CN102054053A - 电路板布线方法 - Google Patents

电路板布线方法 Download PDF

Info

Publication number
CN102054053A
CN102054053A CN200910198074XA CN200910198074A CN102054053A CN 102054053 A CN102054053 A CN 102054053A CN 200910198074X A CN200910198074X A CN 200910198074XA CN 200910198074 A CN200910198074 A CN 200910198074A CN 102054053 A CN102054053 A CN 102054053A
Authority
CN
China
Prior art keywords
wiring
circuit board
difference
signal wire
track lengths
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN200910198074XA
Other languages
English (en)
Inventor
黄聪
杨淑敏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
YINGSHUNDA CO Ltd
Inventec Corp
Original Assignee
YINGSHUNDA CO Ltd
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by YINGSHUNDA CO Ltd, Inventec Corp filed Critical YINGSHUNDA CO Ltd
Priority to CN200910198074XA priority Critical patent/CN102054053A/zh
Publication of CN102054053A publication Critical patent/CN102054053A/zh
Pending legal-status Critical Current

Links

Images

Abstract

一种电路板布线方法,主要是通过一布线软件在电路板上布设一信号线时自动检测该信号线的实际走线长度与设定的走线长度的差值是否落入一容许差值范围,若是,则依据该信号线的实际走线长度与设定的走线长度的差值规划一优选布线路径并显示,以便通过该显示的布线路径对该信号的走线长度进行调整,进而达成提升电路板布线效率、缩短电路板设计周期等目的。

Description

电路板布线方法
技术领域
本发明涉及一种电路板的布线方法,尤其涉及一种在对电路板进行布线时自动显示绕线差值的布线方法。
背景技术
数字器件正朝着高速、低耗、小体积、高抗干扰性的方向发展,这一发展趋势对印刷电路板的设计提出了很多新要求。众所周知,在印刷电路板的设计中,其各元件的布局以及走线的方式都与电路板最终的质量息息相关,尤其高速信号线的走线更是尤为重要,比如对线长、线宽以及线距的限制,甚至信号线的转角角度都要极其严格的要求。
在电路的设计过程中,高速线路设计者往往要求两个器件之间的走线延迟为某一确定值,而这样的要求往往由PCB设计工程师去实现。要满足这个要求,就必须知道信号的传播速度,信号传播速度是和PCB的材料、走线的结构、走线的宽度、过孔等因素相关的。知道了信号传播速度,就知道了要求的走线延迟对应的走线长度。因而,在走线的过程中,就需要对信号线的长度进行不断地校正,常见的调整方法就是找出其中最长的那根走线,然后将其它走线采用蛇形的走线方式将其调整到等长。
但是,在实际的走线过程中,布线工程师虽然知道一条信号线要绕到多长,比如2000Mil,但却不知道究竟绕到哪个位置才能达到2000Mil的长度要求,所以,只能在绕线过程中不断地测量。比如先选中该信号线的网络(Net)查看该网络的长度,再打开相应的表格,找到该网络,将其长度输入表格,比较二者是否符合,如果不符合则修改绕线,然后重复以上步骤,如此反复,直到长度符合要求为止。这样重复的操作,不但花费布线工程师的精力和时间,也使整个PCB设计周期增长。
因此,如何提供一种电路板的布线方法,以节约走线时间提高工作效率,缩短电路板设计周期,进而解决现有技术中存在的缺点,实已成为目前亟待解决的课题。
发明内容
鉴于上述现有技术的缺点,本发明的一个目的在于提一种电路板布线方法,用以自动检查信号线走线长度是否符合要求,并在不符合要求时根据设定走线长度与实际走线长度的差值规划最佳布线路径并显示,进而达到提高工作效率、缩短电路板设计周期等目的。
为达上述目的及其它相关目的,本发明提供一种电路板布线方法,包括:首先,设置欲布设的信号线的走线长度,以及该走线长度的容许差值区间;提供一布线软件,并通过该布线软件在该电路板布设该信号线;该布线软件侦测该布设的信号线的实际布线长度;该布线软件依据所设置的该信号线的走线长度与侦测到的实际走线长度计算出二者之间的差值;该布线软件判断计算所得的差值是否落入该设定的容许差值区间内,若是,则完成该信号线的布线作业,若否,则进至下一步骤;以及该布线软件依据其计算得出的差值规划出该差值部分的布线路径并加以显示,以便通过该显示的布线路径对该信号的走线长度进行调整。
前述本发明的电路板布线方法中,该容许差值区间为0~100Mil。
前述本发明的电路板布线方法中,该差值部分的布线路径的显示长度为该布线软件计算所得的差值的二分之一。
如上所述,运用本发明的电路板布线方法,布线工程师在实际的走线过程中,自动检查所布设的信号线的走线长度是否符合要求,若不符合要求则依据设定的走线长度与实际走线长度之间的差值规划差值部分的布线路径并显示该走线路径以便对该信号线的长度进行调整,进而达到提高工作效率、缩短电路板设计周期等目的。因此利用本发明的电路板布线方法可避免现有电路板布线过程中所引起的种种缺失。
附图说明
图1为本发明的电路板布线方法的步骤流程示意图。
图2为本发明的电路板布线方法的具体实施形态示意图。
[组件符号简单说明]
1     电路板
11    信号线
12    优选布线路径
S10~S15  步骤
具体实施方式
以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭示的内容轻易地了解本发明的其它优点与功效。本发明亦可通过其它不同的具体实例加以施行或应用,本说明书中的各项细节亦可基于不同观点与应用,在不背离本发明的精神下进行各种修饰与变更。
请参阅图1及图2,图1为本发明的电路板布线方法的步骤流程示意图;图2为本发明的电路板布线方法的具体实施形态示意图。本发明的电路板布线方法通过一布线软件实施,且该布线软件装载于一计算机中。
如图1所示,本发明的电路板布线方法,包括以下步骤:首先执行步骤S10,设置电路板1所欲布设的信号线11的走线长度L1,以及该走线长度的容许差值区间Δ1。在本实施例中,暂以预布设的信号线11的网络预定走线长度为2000Mil,该容许差值区间为0~100Mil为例进行说明,接着进至步骤S11。
在步骤S11中,通过该布线软件在该电路板1布设该信号线11。接着进至步骤S12。
在步骤S12中,该布线软件侦测该信号线的实际走线长度L2。在本实施例中,所述侦测该信号线11的实际布线长度的指令是由装载在该计算机布线软件操作界面中一快捷键被触发时发出,即,当鼠标在该布线软件的操作界面选中该布设完成的信号线11时,布线工程师按下该快捷键以发出侦测指令便可得知该信号线11的实际布线长度,接着进至步骤S13。
在步骤S13中,该布线软件依据上述设置的信号线的走线长度L1与步骤S12测得的信号线11的实际走线长度L2计算出走线长度L1、L2之间的差值Δ2。接着进至步骤S14。
在步骤S14中,该布线软件判断步骤S13中计算得出的差值Δ2是否落入上述设定的容许差值区间Δ1内,若是,则表示该信号线11符合长度设计要求,完成该信号线11的布线作业,若否,进至步骤S15。例如,该信号线11的实际布线长度为1950Mil,而该信号线11的设定走线长度为2000Mil,若2000Mil减去1950Mil所得差值位于0~100Mil之内,则为该差值落入该容许差值区间之内,则判断为是;同样地,若该信号线11的实际布线长度为1850Mil,2000Mil减去1850Mil所得差值位于0~100Mil之外,则为该差值没有落入该容许差值区间之内,则判断为否。
在步骤S15中,该布线软件依据上述差值Δ2规划出差值部分(即Δ2)优选布线路径h并加以显示,以便通过该显示的布线路径对该信号11的走线长度进行调整,进而达成该信号线11所设定的走线长度要求。
如图2所示,以信号线11的实际走线长度L2为1850Mil为例进行图示说明,则通过上述步骤可知,信号线11设定走线长度L1与实际走线长度L2的差值Δ2=L1-L2=2000Mil-1850Mil=150Mil,该差值Δ2超出了设定容许差值区间Δ1,因此需对信号线11的走线长度进行调整。如图2所示该优选布线路径12为h,该优选布线路径h的显示长度为该差值Δ2的二分之一,即Δ2/2=h。需要说明的是,所述优选布线路径12以虚线形式呈现,以便与该信号线11进行区隔,进而方便工程师依据该显示出的优选布线路径对该信号线11予以修正。
综上所述,通过运用本发明所提供的电路板布线方法,布线工程师在实际的走线过程中,自动检查所布设的信号线的走线长度是否符合要求,若不符合要求则依据设定的走线长度与实际走线长度之间的差值规划差值部分的布线路径并显示该走线路径以便对该信号线的长度进行调整,进而达到提高布线工程师工作效率、缩短电路板设计周期等目的,进而解决了现有技术中需要人工比较信号线与其网络预定走线的长度而带来的工作效率低下的问题,因此,应用本发明可克服现有技术的前述诸多缺点。
上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何本领域技术人员均可在不违背本发明的精神及范畴下,对上述实施例进行修饰与改变。因此,举凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求书所涵盖。

Claims (3)

1.一种电路板布线方法,其特征在于,该方法包括以下步骤:
1)设置欲布设的信号线的走线长度,以及该走线长度的容许差值区间;
2)提供一布线软件,并通过该布线软件在该电路板布设该信号线;
3)该布线软件侦测该布设的信号线的实际布线长度;
4)该布线软件依据所设置的该信号线的走线长度与侦测到的实际走线长度计算出二者之间的差值;
5)该布线软件判断计算所得的差值是否落入该设置的容许差值区间内,若是,则完成该信号线的布线作业,若否,则进至下一步骤;以及
6)该布线软件依据其计算得出的差值规划出该差值部分的布线路径并加以显示,以便通过该显示的布线路径对该信号的走线长度进行调整。
2.根据权利要求1所述的电路板布线方法,其特征在于,该容许差值区间为0~100Mil。
3.根据权利要求1所述的电路板布线方法,其特征在于,该差值部分的布线路径的显示长度为该布线软件计算所得的差值的二分之一。
CN200910198074XA 2009-10-27 2009-10-27 电路板布线方法 Pending CN102054053A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN200910198074XA CN102054053A (zh) 2009-10-27 2009-10-27 电路板布线方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN200910198074XA CN102054053A (zh) 2009-10-27 2009-10-27 电路板布线方法

Publications (1)

Publication Number Publication Date
CN102054053A true CN102054053A (zh) 2011-05-11

Family

ID=43958374

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200910198074XA Pending CN102054053A (zh) 2009-10-27 2009-10-27 电路板布线方法

Country Status (1)

Country Link
CN (1) CN102054053A (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104636527A (zh) * 2013-11-13 2015-05-20 英业达科技有限公司 线迹检查方法
CN105550460A (zh) * 2015-12-30 2016-05-04 迈普通信技术股份有限公司 一种电子线路板布线评估方法及装置
CN106126813A (zh) * 2016-06-23 2016-11-16 浪潮集团有限公司 一种自动检查高速线线宽的方法
CN106211549A (zh) * 2016-06-28 2016-12-07 广东欧珀移动通信有限公司 移动终端、移动终端的pcb及其布线方法
CN107728037A (zh) * 2016-08-11 2018-02-23 英业达科技有限公司 电源信号线路检查装置及方法
CN117688899A (zh) * 2024-02-02 2024-03-12 深圳华强电子网集团股份有限公司 一种基于高密度集成电路的布线分析优化系统

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104636527A (zh) * 2013-11-13 2015-05-20 英业达科技有限公司 线迹检查方法
CN104636527B (zh) * 2013-11-13 2017-12-29 英业达科技有限公司 线迹检查方法
CN105550460A (zh) * 2015-12-30 2016-05-04 迈普通信技术股份有限公司 一种电子线路板布线评估方法及装置
CN105550460B (zh) * 2015-12-30 2019-02-26 迈普通信技术股份有限公司 一种电子线路板布线评估方法及装置
CN106126813A (zh) * 2016-06-23 2016-11-16 浪潮集团有限公司 一种自动检查高速线线宽的方法
CN106211549A (zh) * 2016-06-28 2016-12-07 广东欧珀移动通信有限公司 移动终端、移动终端的pcb及其布线方法
CN106211549B (zh) * 2016-06-28 2019-03-15 Oppo广东移动通信有限公司 移动终端、移动终端的pcb及其布线方法
CN107728037A (zh) * 2016-08-11 2018-02-23 英业达科技有限公司 电源信号线路检查装置及方法
CN117688899A (zh) * 2024-02-02 2024-03-12 深圳华强电子网集团股份有限公司 一种基于高密度集成电路的布线分析优化系统

Similar Documents

Publication Publication Date Title
CN102054053A (zh) 电路板布线方法
TWI700623B (zh) 觸控處理裝置、系統與方法
CN103064667A (zh) 一种基于JavaScript扩展控制硬件设备的方法
CN107807752A (zh) 电子设备、柔性屏及其防误触控装置和方法
US20150220672A1 (en) Method and apparatus for modelling power consumption of integrated circuit
CN102419675A (zh) 电磁感应装置的坐标校正方法及电磁感应装置
CN106535470A (zh) 一种基于sma接口的pcb布线方法、线宽确定装置及pcb
US20090064068A1 (en) Method and Apparatus for Evaluating the Timing Effects of Logic Block Location Changes in Integrated Circuit Design
CN109441077A (zh) 贴砖方法及其贴砖系统、存储介质
CN103810316B (zh) 降低寄生失配的方法
US7568173B2 (en) Independent migration of hierarchical designs with methods of finding and fixing opens during migration
CN104090844A (zh) 网页自动化测试方法和装置
KR20130076029A (ko) 집적 회로의 커플링 효과 해석 방법
CN101539956A (zh) 信号线布设系统及方法
CN103678347B (zh) 用于将web站点转换为目标web app站点的方法和装置
TW201300802A (zh) 印刷電路板之訊號群延遲分析系統及方法
TWI460626B (zh) 觸控電子裝置及觸控軌跡的校正方法
TWI459874B (zh) 電路佈局方法與裝置
JP4841672B2 (ja) 引出し配線方法、引出し配線プログラムおよび引出し配線装置
CN105224204B (zh) 参数输入方法与装置
CN104199600A (zh) 浏览器多标签页的处理方法及浏览器
CN104573146B (zh) 时钟信号传输调整方法及相关集成电路结构
CN103164546A (zh) 一种电路原理图连线的生成方法
CN104750275B (zh) 一种滑块的移动速度的确定方法及装置
KR101348016B1 (ko) 이미지 테스트에 관한 이미지 데이터를 처리하기 위한 시스템 및 방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20110511