CN104346494A - 串扰分析方法 - Google Patents
串扰分析方法 Download PDFInfo
- Publication number
- CN104346494A CN104346494A CN201410365895.9A CN201410365895A CN104346494A CN 104346494 A CN104346494 A CN 104346494A CN 201410365895 A CN201410365895 A CN 201410365895A CN 104346494 A CN104346494 A CN 104346494A
- Authority
- CN
- China
- Prior art keywords
- crosstalk
- line segment
- field
- wiring
- crosstalk analysis
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
本发明提供一种串扰分析方法,其由一计算机所执行。该方法包括:执行一布线仿真程序;执行一串扰分析程序;该串扰分析程序自该布线仿真程序的一布线结果取得多个参数;根据这些参数计算一串扰能量值;判断该串扰能量值是否大于一预定值;提供一接口,以显示该布线电路的信息以及调整布线电路的多条线。
Description
技术领域
本发明为一种串扰分析方法,特别是一种双带状差动层的串扰分析方法。
背景技术
现在的电子产品,设计越来越轻薄,功能越来越加复杂,故印刷电路板的设计,受限于机构与成本考虑,电路板设计也走向厚度更薄,但是布线层数却增加的设计。此种设计却使得高速信号线的彼此干扰,引发的产品质量问题外,也更加难以检测与预防。
发明内容
本发明所述的串扰分析方法可提供布局建议。
本发明提供一种串扰分析方法,由一计算机所执行,该方法包括:根据一布线电路,执行一布线仿真程序;执行一串扰分析程序;串扰分析程序自布线仿真程序的一布线结果取得多个参数;根据参数计算一串扰能量值;判断串扰能量值是否大于一预定值;以及提供一接口,以显示布线电路的信息以及调整布线电路的多条线。
在一实施例中,接口还包括一第一区域用以显示线的参数以及一第二区域用以显示布线电路,其中显示于第二区域的布线电路还用以在第二区域被使用者调整。第一区域包括一第一字段以及一第二字段,其中第一字段是用以设定要在第二字段显示的线。第一区域还包括一第三字段用以显示在第二字段所选择的线中的一者中的多条线段以及显示线段所相应的信息。第三字段还包括一第四字段以及一第五字段,第四字段还用以显示具有大于一预定长度的一平行长度的线段,并且第五字段还用以显示具有小于预定长度的一并行线段的线段。第二区域还用以突显显示在第三字段所选择的线段。
在另一实施例中,串扰分析方法还包括当串扰能量值大于预定值时,提供一布线建议表格。布线建议表格包括串扰能量值大于预定值的一线段的至少一建议参数组,每一建议参数组包括多个数值。每一建议参数组的多个数值用以提供使用者对线段重新布线,以使得线段重新布线后的串扰能量值小于预定值。每一建议参数组的多个数值包括线段的一角度以及线段与一干扰信号源的一最小距离。串扰能量值为一干扰信号来源线段对线段所产生的串扰能量。参数包括干扰信号来源线段与第一线段之间的一水平位移、一垂直位移、一相对距离、第一线段所在的一布线层以及第一线段的一宽度。
附图说明
图1为一双带状差动层的布线示意图。
图2为一双带状差动层的布线的另一示意图。
图3为根据本发明的一计算串扰所需参数的数据库中表格示意图。
图4A为根据本发明的一串扰分析方法的的实施例的流程图。
图4B为根据本发明的一串扰分析方法的另一实施例的流程图。
图5为一串扰分析软件的一实施例的界面示意图。
图5A为根据本发明的一串扰分析软件的另一实施例的界面示意图。
图5B为根据本发明的一串扰分析软件的另一实施例的界面示意图。
图5C为根据本发明的一串扰分析软件的另一实施例的界面示意图。
图5D为根据本发明的一串扰分析软件的另一实施例的界面示意图。
图6为根据本发明的一串扰分析参数设定方法的一实施例的流程图。
图7为一串扰分析软件的另一实施例的界面示意图。
图7A为根据本发明的一串扰分析软件的另一实施例的界面示意图。
图7B为根据本发明的一串扰分析软件的另一实施例的界面示意图。
图8为根据本发明的一走线建议的一实施例的示意图。
图9为根据本发明的一串扰分析方法的一实施例的流程图。
图10为根据本发明的一串扰分析装置的一实施例的示意图。
图11为使用本发明的串扰分析程序的一计算机的示意图。
图12为一串扰分析软件的另一实施例的接口示意图。
图13为图12所示的接口的一字段的示意图。
图14A-14D显示本发明线的安排方式的多个实施例中。
附图符号说明
1 第一层;
12 第二层;
13 粘合层;
21 信号线;
22 信号线;
51、52、53、54 区域;
71、72、73、74、75、76、77、78、81、82、125、126、127、1271、1272、128 字段;
101 布线模块;
102 串扰分析模块;
103 数据取得模块;
104 分析模块;
110 计算机;
111 处理器;
112 布线程序;
113 串扰分析程序;
120、130 区域;
V1 线;
A3 干扰线。
具体实施方式
有关本发明的前述及其它技术内容、特点与功效,在以下结合附图的一较佳实施例的详细说明中,将可清楚的呈现。以下实施例中所提到的方向用语,例如:上、下、左、右、前或后等,仅是参考附图的方向。因此,使用的方向用语是用来说明并非用来限制本发明。
在目前的电路设计中,双带状差动层(Dual Stripeline difference layers)的设计,较易于信号传输时,在线路之间产生交互干扰,也就是所谓的串扰(crosstalk)。请参考图1。图1为一双带状差动层的布线示意图。图1中的双带状差动层的布线包含了第一层11、第二层12以及一粘合层13。当第一层11中的第一信号线与第二层12中的第二信号线同时传送信号时,第一信号线与第二信号线就容易产生串扰。
图2为一双带状差动层的布线的另一示意图,用以说明与串扰大小相关的参数。在图2中,信号线21与信号线22之间有一平行位移(shift)以及一垂直间距(Thickness),信号线21与信号线22之间的一相对距离(relativedistance)。相对距离可藉由下列公式求得:
Relative Distance(mil)=(Shift^2+Thinkness^2)^0.5
此外,串扰亦与信号线21、信号线22的线宽(Trace Width)以及信号线21与信号线22的平行长度(parallel length)有关。因此,为了能够快速计算串扰的大小,因此可通过建立数据库的方式,储存布线(layout)中每一线段的相关参数,以期能快速计算每一线段可能产生的串扰。请参考图3。图3为根据本发明的一计算串扰所需参数的数据库中表格示意图。在图3中,工作电压与上升时间(Rising Time)由工程师所输入,而线宽(Trace Width)、间层厚度(Thickness)、平行位移(Shift)以及线段的平行长度(parallel length)可由布线软件提供,或是由本发明的串扰分析软件向布线软件取得。在另一实施例中,可通过本发明提出的串扰分析软件分析布线所求得。举例来说,当布线软件产生一布线时,串扰分析软件可以通过一坐标系统对该布线上的每一线段的长度以及线段与线段之间的距离进行估测,并将求得的结果写入数据库中。
图4A为根据本发明的一串扰分析方法的一实施例的流程图。在步骤S41中,使用者先设定一串扰分析软件所需的多个参数。举例来说,这些参数可能包含线宽、间距、并行线段的长度、线段的名称、工作电压、上升时间…等等。同时,在步骤S46中,建立参数数据库,并储存每一次串扰分析所使用的参数数据。在步骤S42中,使用者执行一布线仿真程序。当使用者完成布线时,使用者可能会对该次布线进行编译(compile),此时步骤S43被执行。在步骤S43中,一串扰分析软件被执行,并根据步骤S41中所设定的参数,串扰分析软件会向布线软件取得这些参数的数值。如果有需要使用者输入的参数部分,也会于此时产生一窗口供使用者输入。
在步骤S44中,串扰分析软件根据所得到的参数的数值,计算每一线段的串扰值。本发明提供一串扰估算公式如下:
FXTLK(mV)=346+15.3*Relative
Distance(mil)-161*Relative Distance(mil)^0.5+7.21*Trace
Width(mil)-3.40*Rise(ps)^0.5+27.1*Work
Voltage(V)+1.07*Parallel Length(mil)^0.5
各个参数说明如下:
FXTLK(mV):远程串扰(mV)。一般来说,远程串扰的大小对信号质量才有较大的影响。
Relative Distance(mil):干扰信号线与受干扰信号线之间的间距(mil)。
Trace Width(mil):干扰信号线宽(mil)。
Parallel Length(mil):干扰信号线与受干扰信号线的平行长度(mil)。
Rise time(ps):干扰信号的上升时间(ps)。上升时间是指信号电压,从最大输出电压的20%上升到最大输出电压的80%所需的时间。
Work Voltage(V):工作(输出)电压(V)。在此是指该信号的最大输出电压。
在步骤S44被执行的同时,串扰分析软件也会执行步骤S47,并将计算结果储存在一串扰仿真数据库。举例来说,使用者本次设计的电路板的名称为Project_1,则串扰仿真数据库可以设定对应Project_1的数据库,并储存该电路板上的串扰数据。在步骤S45,串扰分析软件判断计算的一电路线段的串扰值是否大于一预定值?如果没有大于该预定值,则结束该电路线段的串扰分析。如果该电路线段的串扰值大于该预定值,则执行步骤S48。在步骤S48中,串扰分析软件会显示布线结果中的每一电路线段的能量值,以提供给工程师调整布线。在本实施例中,串扰分析软件会与布线软件一同运作,因此串扰分析软件可以传送特定参数给布线软件,使得布线软件可以将串扰值超过预定值的电路线段以不同的颜色标示。在另一实施例中,串扰分析软件只会显示布线结果中的有问题的电路线段的能量值。
图4B为根据本发明的一串扰分析方法的另一实施例的流程图。在步骤S401中,使用者先设定双带状的串扰模拟分析所需的多个参数。举例来说,这些参数可能包含线宽、间距、并行线段的长度、线段的名称、工作电压、上升时间…等等。同时,在步骤S407中,会建立一参数数据库。举例来说,使用者可以将一般常用的芯片组(chipset)的重要的信号线或是全部的信号线的串扰参数储存在数据库中。当下次使用者进行串扰分析时,使用者就可直接由数据库中,手动或自动的加载这些芯片组的参数。在本实施例中,还可将其它控制器或电路组件的串扰参数,一并储存在数据库中。
在步骤S402中,使用者取得一串扰结果分析软件,可用以分析串扰结果,并提供可以减少双带状的串扰能量的走线建议。同时,在步骤S408中,使用者可将这些走线建议储存在一走线建议数据库中,作为走线或调整走线的参考。在步骤S403中,使用者利用一仿真分析软件与一布线软件对一布线进行模拟分析。接着,在步骤S404中,使用者利用仿真分析软件分析双带状布线结果的串扰能量。
同时,使用者还可建立双带状走线的串扰仿真结果数据库。如此一来,使用者就可以利用先前的串扰模拟结果做为本次串扰模拟结果的分析依据。举例来说,若前一次仿真中,一信号线的串扰能量值为8%,而本次模拟的结果中,该信号线的串扰能量值为10%。使用者就可以判断是否要在本次布线中,调整该信号线的走线。
在步骤S40中,仿真分析软件判断布线中的信号线的串扰能量是否小于10%或该信号线的串扰能量小于仿真结果数据库的数值。如果是的话,则结束模拟分析。如果不是的话,则执行步骤S406。在步骤S406中,布线工程师可以依据走线建议调整走线。
图5为一串扰分析软件的一实施例的界面示意图。在图5中,串扰分析软件的界面主要分为5个部分。区域51主要是串扰分析软件的分析结果呈现区域,只要是电路线段的串扰值大于一预定值,则该电路线段的相关信息都会显示在区域51。区域52则是设定欲分析的信号的相关信息。区域53则是设定欲分析的信号以及干扰信号的参数。区域54则是串扰分析软件的指令区域。为更清楚说明,请参考图5A至图5D。
图5A为根据本发明的一串扰分析软件的另一实施例的界面示意图。图5A用以说明区域51内的界面功能。图5A中的Victim Aggressor List用以显示串扰值大于预定值的信号线段,NR则是表示噪声比(noise ratio)。使用者可以设定Victim Aggressor List中要显示的噪声比是小于5%、介于5%至10%之间、或是大于10%。当使用者选择Victim Aggressor List中的信号名称后,INFO字段以及右方的信息字段则会显示信号相关的信息。
图5B为根据本发明的一串扰分析软件的另一实施例的界面示意图。图5B则是可供使用者用来选择串扰分析软件所要分析的信号。使用者可以选择Check All Nets以分析所有的信号,或是在通过Exclude Net Name来排除部分信号不进行分析。或是使用者可以自行输入想分析的信号或是想分析的信号群组(signal group)。使用者亦可以通过Edit/Creak来建立信号的群组。
图5C为根据本发明的一串扰分析软件的另一实施例的界面示意图。使用者可以通过Layer Pair 1与Layer Pair 2设定要分析的信号线所在的层以及可能产生干扰的信号线所在的层,并输入各个层的厚度。使用者可以设定干扰信号线与受干扰信号线的平行长度的一第一预定值,且只有当干扰信号线与受干扰信号线的平行长度(Parallel Length)大于该第一预定值时才会进行串扰信号分析。使用者亦可以设定干扰信号线与受干扰信号线的一第二预定值,且当干扰信号线与受干扰信号线的平行位移(Shift value)小于该第二预定值时,串扰分析软件才会对该信号线进行分析。使用者亦可以设定干扰信号线与受干扰信号线的一第三预定值,且当干扰信号线与受干扰信号线的垂直位移(Distance value)小于该第三预定值时,串扰分析软件才会对该信号线进行分析。
图5D为根据本发明的一串扰分析软件的另一实施例的界面示意图。图5D主要是串扰分析软件运作的相关指令。使用者可以备份(BACK UP)串扰分析软件的分析结果,或是通过加载(LOAD)的方式加载前一次的分析结果。当使用者完成串扰分析软件所需要的参数设定后,使用者只要点选CHECK按钮,即可开始进行分析。
图6为根据本发明的一串扰分析参数设定方法的一实施例的流程图。在步骤S61中,执行一参数匹配功能,由串扰分析软件根据使用者要分析的电路的名称来执行该匹配功能。在步骤S62中,串扰分析软件自一参数数据中查询是否有相符的数据。如果有,则执行步骤S63,由串扰分析软件根据数据库的数据,自动设定参数。如果没有,则执行步骤S64,执行一参数设定功能。在步骤S65中,使用者先选择要设定的信号的名称,接着在步骤S66中输入对应的参数。输入的参数可以参考图3中所列出的参数。接着在步骤S67中,把设定好的参数数据储存在数据库中。最后在步骤S68中,串扰分析软件储存使用者的设定参数。
图7为一串扰分析软件的另一实施例的界面示意图。因为图示规定的关系,图7只能以一示意图表示,详细图示内容请参考图7A至图7B。下面说明则以串扰分析软件操作顺序说明各主要字段。首先,使用者通过字段(Imo/Exo)71加载图6中所设定的参数设定文档。接着,使用者通过字段72(Exclude Net Name)来排除不需要分析的信号名称。接着,使用者通过字段73来设定要分析的信号所在的层别以及相关的参数。接着,在字段74中,使用者设定或调整信号的参数。当参数设定完后,使用者点选图7B的CHECK按钮,执行串扰分析。
在执行完串扰分析后,分析结果会显示在图7A中。字段75可让使用者可以设定Victim Aggressor List中要显示的噪声比是小于5%、介于5%至10%之间、或是大于10%。当字段75中的Failed NR选项被点选时,串扰分析软件会过滤出仿真分析结果中,串扰值超过标准容许值的信号的名称。字段76中的Victim Aggressor List用以显示串扰值大于预定值的信号线段,NR则是表示噪声比(noise ratio)。字段77中的Seg Length则是检视干扰来源走线平行长度大于200mils的线段,并且在检查后判断是否需要更改走线。Y表示需要更改走线,而N表示不需要更改走线。字段78中的INFO字段以及右方的信息字段则会根据使用者于字段76中所选择的信号,显示该信号相关的信息。
图8为根据本发明的一走线建议的一实施例的示意图。如图8所示,走线建议是一走线建议表,用以在仿真分析软件判断布线中的信号线的串扰能量大于一预定值(在步骤S406)时,提供给布线工程师参考。走线建议表中包括字段81、82、83、84。字段81显示的是要避免的走线方式或者目前不符合串扰能量值规范的走线。换言之,字段81显示相应于一线段的目前布线参数,其中目前布线参数包括其串扰能量值大于预定值的线段的一角度以及该线段与一干扰信号源的一最小距离。字段82根据串扰分析程序,显示所建议的布线或者走线方式。换言之,字段82包括相应于字段81中的线段的至少一布线参数组。布线参数组包括多个布线参数用以提供给使用者对相应的线段重新布线,以使得该线段重新布线后的串扰能量值小于该预定值。每一布线参数组包括多条线段所相应的角度以及每一线段以及所相应的干扰信号源的最小距离。字段83用不同线条显示线段以及干扰信号源线,以表示其相应于布线图中的不同层。字段84显示不同层(layers),例如GND、S3、S4等,但本发明不限于此。走线方式包含了信号线的角度,以及信号线与干扰来源的信号线之间的最小距离的数值。
图9为根据本发明的一串扰分析方法的一实施例的流程图。在步骤S91中,使用者先设定一串扰分析软件所需的多个参数。举例来说,这些参数可能包含线宽、间距、并行线段的长度、线段的名称、工作电压、上升时间…等等。在步骤S92中,使用者执行一布线仿真程序。当使用者完成布线时,使用者可能会对该次布线进行编译(compile),此时步骤S93被执行。在步骤S93中,一串扰分析软件被执行,并根据步骤S91中所设定的参数,串扰分析软件会向布线软件取得这些参数的数值。如果有需要使用者需入的参数部分,也会于此时产生一窗口供使用者输入。
在步骤S94中,串扰分析软件根据所得到的参数的数值,计算每一线段的串扰值。在步骤S95,串扰分析软件判断计算的一电路线段的串扰值是否大于一预定值?如果没有大于该预定值,则结束该电路线段的串扰分析。如果该电路线段的串扰值大于该预定值,则执行步骤S96。串扰分析软件先判断该线段是否为被排除分析的电路线段。如果是的话,则结束该电路线段的串扰分析,如果不是的话执行步骤S97。在步骤S97中,串扰分析软件会标示出该电路线段,并显示布线建议以及相关参数。在本实施例中,串扰分析软件会与布线软件一同运行,因此串扰分析软件可以传送特定参数给布线软件,使得布线软件可以将串扰值超过预定值的电路线段以不同的颜色标示。
图10为根据本发明的一串扰分析装置的一实施例的示意图。串扰分析装置包括一布线模块101以及一串扰分析模块102。布线模块101根据使用者的输入数据产生一布线结果,串扰分析模块102则根据该布线结果进行串扰模拟分析。串扰分析模块102包括一数据取得模块103以及一分析模块104。数据取得模块103可以自布线模块101产生的布线结果中取得串扰分析所需的参数,并可以接受使用者输入的参数,接着再将所得到的所有参数传送给分析模块104,由分析模块104进行分析。
图11为使用本发明的串扰分析程序的一计算机的示意图。计算机110包括一处理器111、一布线程序112以及一串扰分析程序113。布线程序112以及串扰分析程序113由处理器111所执行。当布线程序112被编译时,串扰分析程序113会被启动,并且自布线程序112产生的一布线结果取得所需的参数以及接收使用者外部输入的参数。最后根据所有的参数进行串扰模拟分析,并将有问题的走线方式显示,并提供新的布线建议。
图12为一串扰分析软件的另一实施例的接口示意图。图12为图7A的另一实施例,详细内容可参考图7A的说明。接口包括区域120以及130。区域120用以显示线段的参数。区域130用以显示布线电路,其中区域120所显示的线段为区域130所示的布线电路中的线段。
区域120包括字段125、126、127以及128。字段125用以提供使用者设定字段126中要显示的线段(Victim Aggressor List)。使用者可设定字段126(Victim Aggressor List)以显示噪声比(NR)小于5%、大于10%或者在5%到10%之间的线段。当字段125中的“Failed NR”选项被点选时,串扰分析程序会过滤出仿真分析结果中,串扰值超过标准容许值的信号的名称,例如5%。字段126(Victim Aggressor List)包括受干扰的线V1~VN(Victim lines)以及所相应的干扰线A1~AN(Aggressor lines)以及相应受干扰的线的噪声比N1~NN(NR)。另外,使用者可选择字段126中所显示的其中一个受干扰的线以及所相应的干扰线,并且使用者在字段126所选择的线的信息则会显示在字段127中。字段127用以显示所选择的线中的线段V3S1~V3SN以及V3SS1~V3SSN以及线段所相应的信息。字段127中的字段1271用以显示具有一平行长度大于一预定长度的线段V3S1~V3SN,其中预订长度可为200密耳(mil),但本发明不限于此。字段127中的字段1272用以显示具有一平行长度小于预定长度的线段V3SS1~V3SSN,其中预订长度可为200密耳(mil),但本发明不限于此。NR为线段所相应的噪声比NS1~NSN以及NSS1~NSSN。OK为一确认字段,用以纪录使用者是否已经确认过所相应的线段。Y表示需要更改走线。N表示不需要更改走线。字段128中的INFO字段以及右方的信息字段则会根据使用者于字段126中所选择的信号,显示该信号相关的信息。
Victim Aggressor List用以显示串扰值大于预定值的信号线段,NR则是表示噪声比(noise ratio)。使用者可以设定用以在Victim Aggressor List中所显示的线的噪声比临界值。噪声比可被设定为小于5%、介于5%至10%之间、或是大于10%。换言之,Victim Aggressor List是显示噪声比小于5%、介于5%至10%之间、或是大于10%的线。当使用者在Victim AggressorList中选择线V3,字段INFOR及右方的信息栏显示关于所选择的线V3的信息,并且字段127显示所选择的线V3中的线段V3S1~V3SN以及V3SS1~V3SSN以及线段V3S1~V3SN以及V3SS1~V3SSN的信息。当使用者选择线V3时,区域130显示所选择的线段的布线,并且突显(high light)所选择的线段。因此,使用者可直接在区域130中移动线V3以做调整(重新布线)。另外,使用者可放大或者缩小在区域130中所显示的布线电路以更方便的在区域130中调整线。
图13为图12所示的接口中的一字段的示意图。图13中的字段1272相似于图12,除了字段NR用以显示标记“X”,其中标记X用以表示所相应的线段可能有误判。在一实施例中,误判可由线段的安排方式所造成,但本发明不限于此。
图14A-14D显示本发明线的安排方式的多个实施例中。图14A-14D显示四种线段所安排的交叉(cross)方式。图14A-14D所示的线段的交叉方式可能造成误判。详细而言,走线规则的计算可能判断图14A-14D所示的线段大于预定值,但图14A-14D所示的线段其实没有超过预定值,故其为一误判。因此,当线段的安排方式是如图14A-14D所示时,图13中的字段NR显示标记“X”。
以上所述仅为本发明的较佳实施例而已,不能以此限定本发明实施的范围,即凡依本发明权利要求及发明说明内容所作的简单的等效变化与修饰,皆仍属本发明专利涵盖的范围内。另外本发明的任一实施例或权利要求不须实现本发明所公开的全部目的或优点或特点。此外,摘要部分和标题仅是用来辅助专利文件搜索之用,并非用来限制本发明的权利要求范围。
Claims (18)
1.一种串扰分析方法,由一计算机所执行,该方法包括:
根据一布线电路,执行一布线仿真程序;
执行一串扰分析程序;
该串扰分析程序自该布线仿真程序的一布线结果取得多个参数;
根据这些参数计算一串扰能量值;
判断该串扰能量值是否大于一预定值;以及
提供一接口,以显示该布线电路的信息以及调整布线电路的多条线。
2.如权利要求1所述的串扰分析方法,其中该接口还包括一第一区域用以显示这些线的这些参数以及一第二区域用以显示该布线电路,其中显示于该第二区域的该布线电路还用以在第二区域被使用者调整。
3.如权利要求2所述的串扰分析方法,其中该第一区域包括一第一字段以及一第二字段,其中该第一字段是用以设定要在该第二字段显示的线。
4.如权利要求3所述的串扰分析方法,其中该第一区域还包括一第三字段用以显示在第二字段所选择的这些线其中之一中的多条线段以及显示这些线段所相应的信息。
5.如权利要求4所述的串扰分析方法,其中该第三字段还包括一第四字段以及一第五字段,该第四字段还用以显示具有大于一预定长度的一平行长度的这些线段,并且该第五字段还用以显示具有小于该预定长度的一并行线段的这些线段。
6.如权利要求4所述的串扰分析方法,其中该第二区域还用以突显显示在该第三字段所选择的线段。
7.如权利要求1所述的串扰分析方法,还包括当该串扰能量值大于该预定值时,提供一布线建议表格。
8.如权利要求7所述的串扰分析方法,其中该布线建议表格包括该串扰能量值大于该预定值的一线段的至少一建议参数组,每一该建议参数组包括多个数值。
9.如权利要求8所述的串扰分析方法,其中每一该建议参数组的该多个数值用以提供使用者对该线段重新布线,以使得该线段重新布线后的串扰能量值小于该预定值。
10.如权利要求9所述的串扰分析方法,其中每一该建议参数组的该多个数值包括该线段的一角度以及该线段与一干扰信号源的一最小距离。
11.如权利要求8所述的串扰分析方法,其中该串扰能量值为一干扰信号来源线段对该线段所产生的串扰能量。
12.如权利要求9所述的串扰分析方法,其中这些参数包括该干扰信号来源线段与该第一线段之间的一水平位移、一垂直位移、一相对距离、该第一线段所在的一布线层以及该第一线段的一宽度。
13.如权利要求1所述的串扰分析方法,还包括当该串扰能量值大于该预定值时,提供一布线建议表格。
14.如权利要求13所述的串扰分析方法,其中该布线建议表格包括该串扰能量值大于该预定值的一线段的至少一建议参数组,每一该建议参数组包括多个数值。
15.如权利要求14所述的串扰分析方法,其中每一该建议参数组的该多个数值用以提供使用者对该线段重新布线,以使得该线段重新布线后的串扰能量值小于该预定值。
16.如权利要求15所述的串扰分析方法,其中每一该建议参数组的该多个数值包括该线段的一角度以及该线段与一干扰信号源的一最小距离。
17.如权利要求14所述的串扰分析方法,其中该串扰能量值为一干扰信号来源线段对该线段所产生的串扰能量。
18.如权利要求15所述的串扰分析方法,其中这些参数包括该干扰信号来源线段与该第一线段之间的一水平位移、一垂直位移、一相对距离、该第一线段所在的一布线层以及该第一线段的一宽度。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/958,813 US9092588B2 (en) | 2012-08-06 | 2013-08-05 | Crosstalk analysis method |
US13/958,813 | 2013-08-05 | ||
US14/323,130 | 2014-07-03 | ||
US14/323,130 US9015644B2 (en) | 2012-08-06 | 2014-07-03 | Crosstalk analysis method |
Publications (1)
Publication Number | Publication Date |
---|---|
CN104346494A true CN104346494A (zh) | 2015-02-11 |
Family
ID=52502083
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410365895.9A Pending CN104346494A (zh) | 2013-08-05 | 2014-07-29 | 串扰分析方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN104346494A (zh) |
TW (1) | TWI496021B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107690120A (zh) * | 2017-07-18 | 2018-02-13 | 广州视源电子科技股份有限公司 | 音频串扰分析方法及系统 |
CN115828832A (zh) * | 2023-02-16 | 2023-03-21 | 苏州浪潮智能科技有限公司 | 电路板的串扰预测方法、装置、电子设备及存储介质 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6507935B1 (en) * | 2000-02-25 | 2003-01-14 | Sun Microsystems, Inc. | Method of analyzing crosstalk in a digital logic integrated circuit |
US20030227032A1 (en) * | 2002-06-07 | 2003-12-11 | Fujitsu Limited | Wiring design method of integrated circuit device, system thereof, and program product thereof |
CN1503347A (zh) * | 2002-11-20 | 2004-06-09 | ���µ�����ҵ��ʽ���� | 校正串扰的方法 |
CN1725221A (zh) * | 2004-07-20 | 2006-01-25 | 鸿富锦精密工业(深圳)有限公司 | 布线干扰检查系统及方法 |
CN101183401A (zh) * | 2006-11-15 | 2008-05-21 | 国际商业机器公司 | 降低电子电路的线间耦合的布线方法和装置 |
CN101789033A (zh) * | 2009-01-26 | 2010-07-28 | 新思科技有限公司 | 用于在物理验证期间管理违例和错误分类的方法和设备 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005051496A (ja) * | 2003-07-28 | 2005-02-24 | Kanji Otsuka | 信号伝送システム及び信号伝送線路 |
US7228509B1 (en) * | 2004-08-20 | 2007-06-05 | Altera Corporation | Design tools for configurable serial communications protocols |
US8078846B2 (en) * | 2006-09-29 | 2011-12-13 | Mips Technologies, Inc. | Conditional move instruction formed into one decoded instruction to be graduated and another decoded instruction to be invalidated |
US8181149B1 (en) * | 2009-09-03 | 2012-05-15 | Xilinx, Inc. | Interface for managing multiple implementations of a functional block of a circuit design |
-
2014
- 2014-07-18 TW TW103124699A patent/TWI496021B/zh active
- 2014-07-29 CN CN201410365895.9A patent/CN104346494A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6507935B1 (en) * | 2000-02-25 | 2003-01-14 | Sun Microsystems, Inc. | Method of analyzing crosstalk in a digital logic integrated circuit |
US20030227032A1 (en) * | 2002-06-07 | 2003-12-11 | Fujitsu Limited | Wiring design method of integrated circuit device, system thereof, and program product thereof |
CN1503347A (zh) * | 2002-11-20 | 2004-06-09 | ���µ�����ҵ��ʽ���� | 校正串扰的方法 |
CN1725221A (zh) * | 2004-07-20 | 2006-01-25 | 鸿富锦精密工业(深圳)有限公司 | 布线干扰检查系统及方法 |
CN101183401A (zh) * | 2006-11-15 | 2008-05-21 | 国际商业机器公司 | 降低电子电路的线间耦合的布线方法和装置 |
CN101789033A (zh) * | 2009-01-26 | 2010-07-28 | 新思科技有限公司 | 用于在物理验证期间管理违例和错误分类的方法和设备 |
Non-Patent Citations (1)
Title |
---|
路宏敏: "《工程电磁兼容》", 30 September 2010, 西安电子科技大学出版社 * |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107690120A (zh) * | 2017-07-18 | 2018-02-13 | 广州视源电子科技股份有限公司 | 音频串扰分析方法及系统 |
CN115828832A (zh) * | 2023-02-16 | 2023-03-21 | 苏州浪潮智能科技有限公司 | 电路板的串扰预测方法、装置、电子设备及存储介质 |
Also Published As
Publication number | Publication date |
---|---|
TW201506660A (zh) | 2015-02-16 |
TWI496021B (zh) | 2015-08-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109685199B (zh) | 创建包含关于池化类型的信息的表的方法和装置及使用其的测试方法和测试装置 | |
CN117321601A (zh) | 一种集成电路的版图生成方法及装置 | |
US8065623B2 (en) | Method for designing a customized work area | |
JPH07262241A (ja) | プリント板実装設計システム及び方法 | |
CN103336194A (zh) | 一种民航客机机载计算机的通用综合自动测试系统 | |
CN105138250A (zh) | 人机交互操作引导方法、系统、人机交互装置及服务端 | |
CN109243619A (zh) | 预测模型的生成方法、装置及计算机可读存储介质 | |
CN104346494A (zh) | 串扰分析方法 | |
CN104820565B (zh) | 滑动操作指令处理方法及终端 | |
CN104881236A (zh) | 一种基于usb接口电容触摸屏的划线检测系统及检测方法 | |
CN104376835B (zh) | 一种调整亮度的方法及电子设备 | |
CN101782931A (zh) | 电路板布线的约束区域处理方法及系统 | |
CN106294916A (zh) | 一种电缆网电路图的自动布图方法 | |
CN103577622A (zh) | 串扰分析方法 | |
CN103440391B (zh) | 一种基于数值选择函数的半导体工艺角扫描仿真方法 | |
US8245181B2 (en) | Printed circuit board layout system and method thereof | |
US20110099530A1 (en) | Spine selection mode for layout editing | |
CN101303703B (zh) | 穿引通孔的开设系统及方法 | |
CN106934154A (zh) | 一种自动对齐同一类型封装器件方法 | |
CN101398462B (zh) | 贴片焊线自动检测系统 | |
CN112883523B (zh) | 汽车总线拓扑图展示方法、装置和设备 | |
CN101110091A (zh) | 辅助布设信号线的系统及方法 | |
CN102479274A (zh) | 印刷电路板的走线线宽设定方法 | |
CN103402062A (zh) | Ccd驱动时序生成方法及其驱动时序生成装置 | |
CN108256156B (zh) | 一种卫星仪器设备三维接地自动设计方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20150211 |
|
RJ01 | Rejection of invention patent application after publication |