CN103915326B - 自对准金属硅化物的形成方法和半导体器件 - Google Patents
自对准金属硅化物的形成方法和半导体器件 Download PDFInfo
- Publication number
- CN103915326B CN103915326B CN201310006397.0A CN201310006397A CN103915326B CN 103915326 B CN103915326 B CN 103915326B CN 201310006397 A CN201310006397 A CN 201310006397A CN 103915326 B CN103915326 B CN 103915326B
- Authority
- CN
- China
- Prior art keywords
- layer
- metal
- metal silicide
- silicide layer
- forming method
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 101
- 239000004065 semiconductor Substances 0.000 title claims abstract description 16
- 229910052914 metal silicate Inorganic materials 0.000 title claims abstract description 12
- 229910052751 metal Inorganic materials 0.000 claims abstract description 161
- 239000002184 metal Substances 0.000 claims abstract description 150
- 239000010410 layer Substances 0.000 claims abstract description 144
- 229910021332 silicide Inorganic materials 0.000 claims abstract description 97
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims abstract description 97
- 238000000137 annealing Methods 0.000 claims abstract description 54
- 230000008569 process Effects 0.000 claims abstract description 38
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims abstract description 23
- 229910052710 silicon Inorganic materials 0.000 claims abstract description 23
- 239000010703 silicon Substances 0.000 claims abstract description 23
- 239000000463 material Substances 0.000 claims abstract description 18
- 239000002344 surface layer Substances 0.000 claims abstract description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 14
- 229920005591 polysilicon Polymers 0.000 claims description 14
- 230000015572 biosynthetic process Effects 0.000 claims description 6
- 238000005229 chemical vapour deposition Methods 0.000 claims description 4
- 239000000758 substrate Substances 0.000 claims description 4
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 claims description 3
- 239000010931 gold Substances 0.000 claims description 3
- 229910052737 gold Inorganic materials 0.000 claims description 3
- 238000005224 laser annealing Methods 0.000 claims description 2
- 238000005240 physical vapour deposition Methods 0.000 claims 2
- 229910005883 NiSi Inorganic materials 0.000 claims 1
- 150000003377 silicon compounds Chemical class 0.000 claims 1
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 18
- 239000010936 titanium Substances 0.000 description 9
- 229910052759 nickel Inorganic materials 0.000 description 6
- 238000004151 rapid thermal annealing Methods 0.000 description 5
- 229910052691 Erbium Inorganic materials 0.000 description 4
- 229910000990 Ni alloy Inorganic materials 0.000 description 4
- 229910052769 Ytterbium Inorganic materials 0.000 description 4
- 230000008901 benefit Effects 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 229910052697 platinum Inorganic materials 0.000 description 4
- 229910018098 Ni-Si Inorganic materials 0.000 description 3
- 229910018529 Ni—Si Inorganic materials 0.000 description 3
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 3
- 229910045601 alloy Inorganic materials 0.000 description 3
- 239000000956 alloy Substances 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 229910021334 nickel silicide Inorganic materials 0.000 description 3
- 229910052719 titanium Inorganic materials 0.000 description 3
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 2
- 150000001875 compounds Chemical class 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 238000004377 microelectronic Methods 0.000 description 2
- RUFLMLWJRZAWLJ-UHFFFAOYSA-N nickel silicide Chemical compound [Ni]=[Si]=[Ni] RUFLMLWJRZAWLJ-UHFFFAOYSA-N 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 238000011160 research Methods 0.000 description 2
- HZEWFHLRYVTOIW-UHFFFAOYSA-N [Ti].[Ni] Chemical compound [Ti].[Ni] HZEWFHLRYVTOIW-UHFFFAOYSA-N 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000005260 corrosion Methods 0.000 description 1
- 230000007797 corrosion Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000000407 epitaxy Methods 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000005622 photoelectricity Effects 0.000 description 1
- 239000011148 porous material Substances 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/283—Deposition of conductive or insulating materials for electrodes conducting electric current
- H01L21/285—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
- H01L21/28506—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
- H01L21/28512—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
- H01L21/28518—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table the conductive layers comprising silicides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/45—Ohmic electrodes
- H01L29/456—Ohmic electrodes on silicon
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/49—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
- H01L29/4916—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a silicon layer, e.g. polysilicon doped with boron, phosphorus or nitrogen
- H01L29/4925—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a silicon layer, e.g. polysilicon doped with boron, phosphorus or nitrogen with a multiple layer structure, e.g. several silicon layers with different crystal structure or grain arrangement
- H01L29/4933—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a silicon layer, e.g. polysilicon doped with boron, phosphorus or nitrogen with a multiple layer structure, e.g. several silicon layers with different crystal structure or grain arrangement with a silicide layer contacting the silicon layer, e.g. Polycide gate
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Electrodes Of Semiconductors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
一种自对准金属硅化物的形成方法和半导体器件,所述自对准金属硅化物的形成方法包括:在硅层上形成掺杂区;在掺杂区的表面形成第一金属层;进行退火工艺,使得所述第一金属层和与之相接触的掺杂区源漏掺杂区表面的硅结合形成第一金属硅化物层;去除未反应的第一金属层;在所述第一金属硅化物层上形成与所述第一金属层材质不同的第二金属层;进行退火工艺,使得所述第一金属硅化物层的表层和第二金属层结合形成第二金属硅化物层;去除多余的第二金属层。本发明提供的自对准金属硅化物的形成方法形成的金属硅化物能够提供给半导体器件更小的接触电阻。
Description
技术领域
本发明涉及半导体制作领域,尤其涉及一种自对准金属硅化物的形成方法和包含上述自对准金属硅化物的半导体器件。
背景技术
在半导体制造技术中,金属硅化物由于具有较低的电阻率且和其他材料具有很好的粘合性而被广泛应用于源/漏接触和栅极接触来降低接触电阻。高熔点的金属与硅发生反应生成金属硅化物,通过一步或者多步退火工艺可以形成低电阻率的金属硅化物。随着半导体工艺水平的提高,特别是在90nm及其以下技术节点,为了获得更低的接触电阻,镍及镍的合金成为形成金属硅化物的主要材料。在已经公开的申请号为200780015617.9的中国专利申请中公开了一种自对准金属硅化物的形成方法,该方法选择镍合金作为形成金属硅化物的材料。
如作者为中国科学院微电子研究所的尚海平等人的《自对准硅化物工艺研究》(《微电子学》第39卷第6期,2009年12月)中介绍的,现有选择镍合金作为形成金属硅化物的材料的形成自对准硅化物的工艺一般包括一步硅化工艺和两步硅化工艺,其中一步硅化工艺采用一次高温快速退火形成镍硅化物,两步硅化工艺先采用一次低温快速退火工艺,然后采用一次高温快速退火工艺形成镍硅化物。由于两步硅化工艺中形成的硅化物电阻率更小且均匀性好,是现有常用的形成金属硅化物的工艺。
而现有两步硅化工艺提供的金属硅化物的电阻率依然比较大,不能满足一些高性能电子器件的要求。
发明内容
本发明解决的问题是现有形成金属硅化物的工艺提供的金属硅化物的电阻率不能适应高性能电子器件的要求。
为解决上述问题,本发明提供了一种自对准金属硅化物的形成方法,包括:
在硅层的表面形成掺杂区;
在所述掺杂区的表面形成第一金属层;
进行退火工艺,使得所述第一金属层和与之相接触的掺杂区表面的硅结合形成第一金属硅化物层;
去除未反应的第一金属层;
在所述第一金属硅化物层上形成与所述第一金属层材质不同的第二金属层;
进行退火工艺,使得所述第一金属硅化物层的表层和第二金属层结合形成第二金属硅化物层;
去除未反应的第二金属层。
可选的,所述第一金属层或者第二金属层中具有的金属元素包括Er、Yb、Pt、Ti、Co或Ni中的一种。
可选的,形成第一金属硅化物层时的退火工艺为低温快速退火工艺,设置退火温度的范围为180℃~300℃,进行时间为10s~120s。
可选的,在去除未反应的第一金属层之后,在所述第一金属硅化物层上形成与所述第一金属层材质不同的第二金属层之前,还包括一次高温快速退火工艺,设置退火温度的范围为380℃~550℃,进行时间为10s~120s。
可选的,所述形成第二金属硅化物层的退火工艺为恒温退火工艺、尖峰退火工艺、闪光退火工艺或激光退火工艺中的一种。
可选的,所述形成第二金属硅化物层的退火工艺为恒温退火工艺时,设置退火温度的范围为200℃~600℃,进行时间为5s~120s。
可选的,所述形成第二金属硅化物层的退火工艺为尖峰退火工艺时,设置退火温度的尖峰温度范围为300℃~600℃。
可选的,所述形成第二金属硅化物层的退火工艺为闪光退火工艺时,设置退火温度的范围为500℃~900℃,进行时间为0.1ms~1s。
可选的,形成所述第一金属层或所述第二金属层的方法为化学气相沉积或物理气相沉积。
可选的,所述第一金属层的材质为Ni,所述第二金属层的材质为Ti,所述第二金属硅化物为NiSi,所述第三金属硅化物为TiNiSi。
可选的,形成第一金属层之前还包括预清洗所述掺杂区表面的步骤。
可选的,在形成第一金属硅化物层之后,形成第二金属层之前,还包括预清洗所述第一金属硅化物层表面的步骤。
可选的,所述掺杂区为源漏掺杂区。
可选的,所述掺杂区位于多晶硅栅极的表面,所述硅层为多晶硅栅极的栅极材料层。
本发明还提供了一种半导体器件,所述半导体器件具有形成在硅层中的掺杂区,所述掺杂区的表面具有金属硅化物层,所述金属硅化物层从硅层内部向表面的方向上依次包括第一金属硅化物层和第二金属硅化物层,所述第一金属硅化物层中具有第一金属元素,所述第二硅化物层中具有第一金属元素和第二金属元素。
可选的,所述第一金属元素或第二金属元素为Er、Yb、Pt、Ti、Co或Ni中的一种。
可选的,所述第一金属元素为Ni,所述第二金属元素为Ti,所述第二金属硅化物为NiSi,所述第二金属硅化物为TiNiSi。
与现有技术相比,本发明具有以下优点:
本发明提供的自对准金属硅化物的形成方法包括在形成好第一金属硅化物之后,再形成第二金属层,然后再进行一次退火,使得所述第二金属层和第一金属硅化物反应形成具有第一金属元素和第二金属元素的第二金属硅化物。根据发明人的理论推理和多次试验验证,这样形成的第二金属硅化物具有比第一金属硅化物更小的电阻率,能够提供给MOS晶体管更小的接触电阻。
附图说明
图1至图5是本发明的实施例提供的自对准金属硅化物的形成方法的示意图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图对本发明的具体实施方式做详细的说明。
本发明的实施例中以现有常用的选择镍合金作为形成金属硅化物的材料,且进行两步硅化工艺的硅化物的形成工艺为基础,结合图1至图5,详细诠释本发明的技术方案的改进之处。但是本发明的技术方案并不受此限制。
首先,如图1所示,在硅层10上形成掺杂区,所述掺杂区包括MOS晶体管的多晶硅栅极20和在硅层10内形成MOS晶体管的源漏掺杂区22和33。
其中,所述硅层10可以由体硅衬底提供,也可以由诸如SOI衬底这样表面为硅外延层的其它半导体衬底提供,也可以由掺杂多晶硅层提供。
所述多晶硅栅极20包括栅氧化层和掺杂的多晶硅层,以及围绕所述栅氧化层和多晶硅层的侧墙。在其它实施方式中,所述多晶硅栅极也可以为金属栅极,在这种情况中,所述掺杂区也可以只为源漏掺杂区22和33。所述源漏掺杂区22和33通过源漏离子注入形成。
在别的实施例中,所述掺杂区为别的半导体器件需要电性连接的极端,如光电二极管的正负极,三极管的基极、集电极或发射极。
在后续工艺中,需要在所述多晶硅栅极20以及源漏掺杂区22和33上形成金属接触孔结构,以实现与其它半导体器件的金属互连。
接下来,进行形成硅化物前的预清洗,以使得需要形成金属硅化物的区域的表面没有杂质或者氧化膜,避免影响形成金属硅化物的质量。预清洗采用稀释的氢氟酸等进行。
接下来,如图2所示,在图1所示的半导体结构的表面形成第一金属层30,使得多晶硅栅极20和所述源漏掺杂区的表面与第一金属层30相接触。所述第一金属层30的厚度要大于预计形成金属硅化物所需要的金属层的厚度,以使得形成整片晶片上不同区域硅化物的均匀性好。如在本实施例中,后续工艺中形成硅化物所需要的第一金属层30的厚度为在本步骤中形成的第一金属层30的厚度为所述形成第一金属层30的工艺可以为化学气相沉积工艺,也可以为物理气相沉积工艺。
由于金属硅化物NiSi具有低硅耗和低形成热预算、低电阻率和不存在线宽效应等优点,因而得到了广泛的关注和研究,是如今常采用的自对准硅化物材料。在本实施例中,所述第一金属层30为Ni或者主要为Ni的合金(如NiPt)。在其它实施方式中,所述第一金属层30也可以为主要包括Er、Yb、Pt、Ti或Co中的一种的金属或合金层。
优选的,在本实施例中,进行下一步骤之前,还包括在所述第一金属层30上形成一层Ti或TiN层,以保护所述第一金属层30在后续工艺过程中表面不被氧化。所述形成Ti或TiN层的工艺也为化学气相沉积工艺或物理气相沉积工艺中的一种。该Ti或TiN层在后续退火中不参与反应,并且在需要去除多余的第一金属层30时,其会一并被去除。
接下来,如图3所示,进行退火工艺,使得所述第一金属层和与之相接触的多晶硅栅极表面以及源漏掺杂区表面的硅结合形成第一金属硅化物层13。
在本实施例中,采用两步硅化工艺形成第一金属硅化物层。所述两步硅化工艺包括两次退火:第一次为在形成好金属层之后进行的低温快速退火工艺(RTA1),第二次为在去除多余的金属层之后进行的高温快速退火工艺(RTA2)。
具体的,包括:
进行低温快速退火工艺(RTA1),设置退火温度的范围为180℃~300℃,进行时间为10s~120s。经过RTA1,在所述多晶硅栅极20和所述源漏掺杂区的表面形成了Ni-Si化合物。当仅仅经过RTA1的工艺,所述Ni-Si由多种硅化物相组成,主要为富镍相硅化物,其电阻率依然偏大,并且形成的Ni-Si/Si界面粗糙。
去除多余(即未发生反应)的第一金属层30。由于前述形成的第一金属层30的厚度大于所需要的厚度,在进行下一步工艺之前,需要去除没有被反应掉的第一金属层30,防止其在下一步的退火工艺中继续与Si反应。
进行高温快速退火工艺(RTA2),设置退火温度的范围为380℃~550℃,进行时间为10s~120s。经过RTA2的工艺,在RTA1后形成的富镍相硅化物发生相变,形成一硅化镍(NiSi)。
进行两步硅化工艺具有的优点是通过低温的RTA1使得Ni的扩散量得到精确控制,并形成富镍相硅化物,而多余的Ni在随后的选择性腐蚀工艺中全部去除,随后高温的RTA2使得富镍相硅化物相变成一硅化镍,所以高温处理时过度硅化问题得到解决。另外,硅化物仅由NiSi组成,其电阻率小且性质均,并且能够形成光滑的NiSi/Si界面。
但是,在本发明的技术方案中对形成第一金属硅化物层的退火工艺不做具体的限制,其也可以为只有一次退火的一步硅化工艺。
接下来,预清洗所述第一金属硅化物层13表面。以使得需要第一金属硅化物层13的表面没有杂质或者氧化膜,避免影响形成金属硅化物的质量。
接下来,如图4所示,在所述第一金属硅化物层13上形成与所述第一金属层材质不同的第二金属层40,使得多晶硅栅极20和所述源漏掺杂区的表面的第一硅化物13与第一金属层30相接触。
本实施例中,所述第二金属层30为Ti或者主要为Ti的合金(如NiPt)。使得后续工艺中能够形成钛镍硅化物(NiTiSi),减小金属硅化物的电阻率。在其它实施方式中,所述第二金属层40也可以为主要包括Er、Yb、Pt或Co中的一种的金属层,所述第二金属层40中主要包括的金属元素与第一金属层中主要包括的金属元素不同的。接下来,如图5所示,进行退火工艺,使得所述第一金属硅化物层13的表层和第二金属层40结合形成第二金属硅化物层14,去除多余的(即未发生反应的)第二金属层40。
在本步骤中,所述退火工艺为恒温退火工艺、尖峰退火工艺、闪光退火工艺或激光退火工艺中的一种。
其中,经过发明人的实验,NiSi的电阻率会在超过650℃的退火温度下剧烈的增长。本实施例中,第一金属硅化物为NiSi,为了避免NiSi电阻率的增大,本步骤中的退火的温度一般不宜超过650℃。
当本步骤中的退火工艺为恒温退火工艺(Soak Anneal)时,设置退火温度的范围为200℃~600℃,进行时间为5s~120s。
当本步骤中的退火工艺为尖峰退火工艺(Spike Anneal)时,设置退火温度的尖峰温度范围为300℃~600℃。
当本步骤中的退火工艺为闪光退火工艺(Flash Anneal)时,设置退火温度的范围为500℃~900℃,进行时间为0.1ms~1s。
去除多余的第二金属层40后,形成本发明的技术方案提供的MOS晶体管,如图5所示:
所述MOS晶体管具有形成在硅层10中的多晶硅栅极20和在硅层10内的源漏掺杂区22和33。所述源漏掺杂区22和33的表面具有金属硅化物层,所述金属硅化物层从半导体衬底内部向表面的方向上依次包括第一金属硅化物层13和第二金属硅化物层14,在本实施例中,所述第一金属硅化物为NiSi,所述第二硅化物为TiNiSi。
以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制。
虽然本发明已以较佳实施例披露如上,然而并非用以限定本发明。任何熟悉本领域的技术人员,在不脱离本发明技术方案范围情况下,都可利用上述揭示的方法和技术内容对本发明技术方案作出许多可能的变动和修饰,或修改为等同变化的等效实施例。因此,凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所做的任何简单修改、等同变化及修饰,均仍属于本发明技术方案保护的范围内。
Claims (12)
1.一种自对准金属硅化物的形成方法,其特征在于,包括:
在硅层的表面形成掺杂区;
在所述掺杂区的表面形成第一金属层;
进行退火工艺,使得所述第一金属层和与之相接触的掺杂区表面的硅结合形成第一金属硅化物层;
去除未反应的第一金属层;
在所述第一金属硅化物层上形成与所述第一金属层材质不同的第二金属层;
进行退火工艺,使得所述第一金属硅化物层的表层和第二金属层结合形成第二金属硅化物层,从而在掺杂区表面形成金属硅化物层,所述金属硅化物层包括从半导体衬底内部向表面的方向上依次包括第一金属硅化物层和第二金属硅化物层,所述第一金属硅化物层材料为NiSi,所述第二硅化物层材料为TiNiSi;
去除未反应的第二金属层。
2.如权利要求1所述的形成方法,其特征在于,形成第一金属硅化物层时的退火工艺为低温快速退火工艺,设置退火温度的范围为180℃~300℃,进行时间为10s~120s。
3.如权利要求1所述的形成方法,其特征在于,在去除未反应的第一金属层之后,在所述第一金属硅化物层上形成与所述第一金属层材质不同的第二金属层之前,还包括一次高温快速退火工艺,设置退火温度的范围为380℃~550℃,进行时间为10s~120s。
4.如权利要求1所述的形成方法,其特征在于,所述形成第二金属硅化物层的退火工艺为恒温退火工艺、尖峰退火工艺、闪光退火工艺或激光退火工艺中的一种。
5.如权利要求4所述的形成方法,其特征在于,所述形成第二金属硅化物层的退火工艺为恒温退火工艺时,设置退火温度的范围为200℃~600℃,进行时间为5s~120s。
6.如权利要求4所述的形成方法,其特征在于,所述形成第二金属硅化物层的退火工艺为尖峰退火工艺时,设置退火温度的尖峰温度范围为300℃~600℃。
7.如权利要求4所述的形成方法,其特征在于,所述形成第二金属硅化物层的退火工艺为闪光退火工艺时,设置退火温度的范围为500℃~900℃,进行时间为0.1ms~1s。
8.如权利要求1所述的形成方法,其特征在于,形成所述第一金属层或所述第二金属层的方法为化学气相沉积或物理气相沉积。
9.如权利要求1所述的形成方法,其特征在于,形成第一金属层之前还包括预清洗所述掺杂区表面的步骤。
10.如权利要求1所述的形成方法,其特征在于,在形成第一金属硅化物层之后,形成第二金属层之前,还包括预清洗所述第一金属硅化物层表面的步骤。
11.如权利要求1所述的形成方法,其特征在于,所述掺杂区为源漏掺杂区。
12.如权利要求1所述的形成方法,其特征在于,所述掺杂区位于多晶硅栅极的表面,所述硅层为多晶硅栅极的栅极材料层。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310006397.0A CN103915326B (zh) | 2013-01-08 | 2013-01-08 | 自对准金属硅化物的形成方法和半导体器件 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310006397.0A CN103915326B (zh) | 2013-01-08 | 2013-01-08 | 自对准金属硅化物的形成方法和半导体器件 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103915326A CN103915326A (zh) | 2014-07-09 |
CN103915326B true CN103915326B (zh) | 2019-01-29 |
Family
ID=51040924
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310006397.0A Active CN103915326B (zh) | 2013-01-08 | 2013-01-08 | 自对准金属硅化物的形成方法和半导体器件 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103915326B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105374738B (zh) * | 2014-08-29 | 2018-07-10 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件的形成方法 |
CN105575799B (zh) * | 2014-10-14 | 2018-07-24 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件的制作方法及半导体器件 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100449784C (zh) * | 2006-08-11 | 2009-01-07 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其制造方法 |
CN101232016B (zh) * | 2007-01-23 | 2011-01-12 | 联华电子股份有限公司 | 具有双重全金属硅化物栅极的半导体元件及其制造方法 |
-
2013
- 2013-01-08 CN CN201310006397.0A patent/CN103915326B/zh active Active
Non-Patent Citations (1)
Title |
---|
Effect of a titanium cap in reducing interfacial oxides in the formation of nickel silicide;W.L.Tan etc.;《Journal of applied physics》;20020301;第91卷(第5期);第2901-2909页 |
Also Published As
Publication number | Publication date |
---|---|
CN103915326A (zh) | 2014-07-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5646527B2 (ja) | 半導体装置および半導体装置の製造方法 | |
CN101123271A (zh) | 半导体器件及其制造方法 | |
US8293643B2 (en) | Method and structure of forming silicide and diffusion barrier layer with direct deposited film on silicon | |
Byun et al. | High performance poly-Si thin film transistors fabricated by novel and simple crystallization method using Ni-silicide seeds | |
JP2005167249A (ja) | 熱的安定性に優れるシリサイド膜の形成方法、その方法で形成されたシリサイド膜を備える半導体素子と半導体メモリ素子およびそれらの素子の製造方法 | |
US8546259B2 (en) | Nickel silicide formation for semiconductor components | |
CN103915326B (zh) | 自对准金属硅化物的形成方法和半导体器件 | |
CN101447454B (zh) | 一种调节全硅化金属栅的栅功函数的方法 | |
CN102446730A (zh) | 一种微波退火形成镍硅化物的方法 | |
WO2012109079A1 (en) | A method to enable the process and enlarge the process window for silicide, germanide or germanosilicide formation in structures with extremely small dimensions | |
CN111128704A (zh) | 金属硅化物制作方法 | |
JP2009111214A (ja) | 半導体装置及びその製造方法 | |
US8815738B2 (en) | Salicide process | |
US8470703B2 (en) | Semiconductor device and method of fabricating the same | |
CN101447421B (zh) | 一种制备金属栅电极的方法 | |
Tomita et al. | Improvement on sheet resistance uniformity of nickel silicide by optimization of silicidation conditions | |
TWI492285B (zh) | 金屬半導體化合物形成方法 | |
JP2015043458A (ja) | 半導体装置 | |
WO2012083600A1 (zh) | 控制金属硅化物横向侵入沟道区的方法 | |
JP2006059972A (ja) | ニッケル−シリコン化合物の形成方法 | |
TWI242816B (en) | Method for monitoring low-temperature rapid thermal annealing process | |
TW552640B (en) | Manufacturing method of self-aligned silicide | |
KR20110021782A (ko) | 컨택트 형성 방법, 반도체 장치의 제조 방법 및 반도체 장치 | |
TWI292928B (en) | Manufacturing method of semiconductor device | |
CN105551938B (zh) | 一种制作NiGeSn材料的方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |