CN103872245A - 自整流rram存储单元结构及其3d交错阵列 - Google Patents

自整流rram存储单元结构及其3d交错阵列 Download PDF

Info

Publication number
CN103872245A
CN103872245A CN201310597357.8A CN201310597357A CN103872245A CN 103872245 A CN103872245 A CN 103872245A CN 201310597357 A CN201310597357 A CN 201310597357A CN 103872245 A CN103872245 A CN 103872245A
Authority
CN
China
Prior art keywords
conversion layer
resistance conversion
cell structure
metallic element
memory cell
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201310597357.8A
Other languages
English (en)
Other versions
CN103872245B (zh
Inventor
侯拓宏
徐崇威
王怡婷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Winbond Electronics Corp
Original Assignee
Winbond Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Winbond Electronics Corp filed Critical Winbond Electronics Corp
Publication of CN103872245A publication Critical patent/CN103872245A/zh
Application granted granted Critical
Publication of CN103872245B publication Critical patent/CN103872245B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • H10B63/84Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays
    • H10B63/845Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays the switching components being connected to a common vertical conductor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B51/00Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/021Formation of the switching material, e.g. layer deposition
    • H10N70/028Formation of the switching material, e.g. layer deposition by conversion of electrode material, e.g. oxidation
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/823Device geometry adapted for essentially horizontal current flow, e.g. bridge type devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/826Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/883Oxides or nitrides
    • H10N70/8833Binary metal oxides, e.g. TaOx

Abstract

本发明提供一种自整流RRAM存储单元结构及其3D交错阵列,该存储单元结构包含:一第一电极层,由一第一金属元素形成;一第二电极层,由一与该第一金属元素不同的第二金属元素形成;一第一电阻转换层及一第二电阻转换层夹设于该第一电极层及该第二电极层之间,其中该第一电阻转换层及该第二电阻转换层形成一欧姆接触,且该第一电阻转换层具有一第一能隙,该第二电阻转换层具有一第二能隙,该第一能隙小于该第二能隙。通过本发明可较好的解决非易失性存储器在制造上的问题,尤其是3D交错阵列,使得3D交错阵列更易于实际应用。

Description

自整流RRAM存储单元结构及其3D交错阵列
技术领域
本发明实施例关于一种存储器装置,且特别关于一种电阻式随机存取存储器及前述的3D交错阵列。
背景技术
随着集成电路功能性的增加,对存储器的需求亦随的增加。设计者已着眼于减少存储器元件的尺寸,并于单位区域内堆叠更多的存储器元件,以达到更多的容量并使每位元所需的成本更低。在最近几十年中,由于微影技术的进步,快闪存储器已广泛用作大容量且不昂贵的非易失性存储器,其可在电源关闭时仍存储数据。此外,快闪存储器可通过3D交错阵列来达到高密度,例如使用垂直NAND存储单元堆叠。然而,已发现的是,快闪存储器的尺寸微缩会随成本增高而受限。
设计者正在寻找下一代的非易失性存储器,例如磁阻式随机存取存储器(Magnetoresistive Random Access Memory,MRAM)、相变化随机存取存储器(PhaseChange Random Access Memory,PCRAM)、导电桥接式随机存取存储器(ConductiveBridging Random Access Memory,CBRAM)及电阻式随机存取存储器(ResistiveRandom Access Memory,RRAM),以增加写入速度及减少功耗。在上述种类的非易失性存储器中,RRAM的结构简单、且具有简单的交错阵列及可于低温制造,使得RRAM具有最佳的潜力来取代现有的快闪存储器。RRAM的单位元件仅由一绝缘体及两金属电极组成。
虽然RRAM交错阵列的结构简单,但在制造上仍有许多问题待解决,特别是其3D交错阵列。如无法形成3D交错阵列,就高容量的数据存储装置来说,RRAM的每位元成本有可能无法与3D NAND存储器竞争。
RRAM交错阵列理论上可容许4F2的最小单元胞尺寸(其中F为最小元件尺寸),且低温工艺可容许存储器阵列的堆叠达到前所未有的集成密度。然而,在1R结构中(仅具有一电阻元件),会有潜电流(sneak current)通过相邻未被选择的存储单元,而严重地影响读取裕量(read margin),且限制交错阵列的最大尺寸低于64位元。此问题可通过增加非线性选择装置与这些电阻转换元件串联予以解决。例如,已发展出一二极管搭配一电阻(1D1R)、一选择器搭配一电阻(1S1R)、一双极性接面晶体管搭配一电阻(1BJT1R)、一MOSFET晶体管搭配一电阻(1T1R)等存储单元结构。在上述存储单元结构中,1BJT1R结构及1T1R结构过于复杂且需高温工艺而较不适用,且互补式电阻转换元件(CRS)存储单元结构亦有破坏性读出的问题。因此,1D1R结构及1S1R结构较适合3D交错阵列的运用。
然而,1D1R及1S1R的3D交错阵列仍不易于制造。1D1R及1S1R存储单元结构基本上由一金属-绝缘体-金属-绝缘体-金属(MIMIM)结构形成。图1显示一由1D1R或1S1R存储单元堆叠结构所形成的理想RRAM3D交错阵列。1D1R及1S1R存储单元结构的MIMIM结构形成于导线102及104之间并沿一水平轴106延伸,此水平轴106垂直于导线102及104的侧壁。然而,RRAM3D交错阵列通常形成于半导体基材中。在形成导线102之后,微影工艺仅能自方向110进行。自方向110进行的微影工艺可能无法形成如第1图所示的图案化金属层108,因而使得1D1R及1S1R存储单元结构的3D交错阵列无法被实际应用。
发明内容
本发明要解决的技术问题是:提供一种电阻式随机存取存储器及前述的3D交错阵列,以解决上述现有技术中的问题。
本发明提供一种自整流RRAM存储单元结构,其包含:一第一电极层,由一第一金属元素形成;一第二电极层,由一该与第一金属元素不同的第二金属元素形成;一第一电阻转换层及一第二电阻转换层夹设于该第一电极层及该第二电极层之间,其中该第一电阻转换层及该第二电阻转换层形成一欧姆接触,且该第一电阻转换层具有一第一能隙,该第二电阻转换层具有一第二能隙,该第一能隙小于该第二能隙。
本发明实施例还提供一种RRAM3D交错阵列,其包含:一组彼此平行的垂直导线,由一第一金属元素形成;一组彼此平行的水平导线,由一与该第一金属元素不同的第二金属元素形成;一第一电阻转换层,形成于该组彼此平行的垂直导线的侧壁上;以及一第二电阻转换层,形成于该组彼此平行的水平导线的侧壁上,其中该第一电阻转换层及该第二电阻转换层形成欧姆接触于该组彼此平行的垂直导线及该组彼此平行的水平导线的交会处,且该第一电阻转换层具有一第一能隙,该第二电阻转换层具有一第二能隙,该第一能隙小于该第二能隙。
通过本发明可较好的解决非易失性存储器在制造上的问题,尤其是3D交错阵列,使得3D交错阵列更易于实际应用。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合所附图式作详细说明如下。
附图说明
图1显示一具有1D1R或1S1R存储单元结构的理想RRAM  3D交错阵列的示意图。
图2显示一RRAM的本发明实施例的存储单元结构。
图3显示依照本发明一实施例的用于3D交错阵列的RRAM存储单元结构的应用的示意图。
图4显示依照本发明一实施列的RRAM的电流对电压的图示。
主要元件标号说明
102导线                                104导线
108图案化金属层                        110微影工艺
202第一电极层                          204第一电阻转换层
206第二电阻转换层                      208第二电极层
302相互平行的水平导线                  304第一电阻转换层
306第二电阻转换层                      308相互平行的垂直导线
具体实施方式
以下将详述本发明实施例的制作与使用方式。然而,应注意的是,本发明提供许多可供应用的发明概念,其可以多种特定型式实施。文中所举例讨论的特定实施例仅为制造与使用本发明的特定方式,非用以限制本发明的范围。此技艺人士自本发明的申请专利范围中所能推及的所有实施方式皆属本发明所欲揭露的内容。此外,在不同实施例中可能使用重复的标号或标示。这些重复仅为了简单清楚地叙述本发明,不代表所讨论的不同实施例及/或结构之间具有任何关连性。再者,当述及一第一材料层位于一第二材料层上或的上时,包括第一材料层与第二材料层直接接触或间隔有一或更多其他材料层的情形。
本发明提供一RRAM存储单元结构,其不具有选择器,但可表现出类似于1D1R或1S1R存储单元结构的自整流及自选择的特性。此外,本发明的RRAM存储单元结构可应用于RRAM3D交错阵列
图2显示为依照本发明的电阻式随机存取存储器(RRAM)的存储单元结构。此RRAM的存储单元包含一第一电极层202、一第一电阻转换层204、一第二电阻转换层206及一第二电极层208。第一电阻转换层204及第二电阻转换层206可夹设于第一电极层202及第二电极层208之间。在某些实施例中,第一电阻转换层204可邻接第一电极层202,且第二电阻转换层206可邻接第二电极层208。第一电阻转换层204可与第二电阻转换层206直接接触,并形成欧姆接触。
第一电极层202可包含一金属元素。在一实施例中,第一电极层202的金属元素的氧化物可为能隙相对较小的绝缘材料。第二电极层208可包含另一金属元素(不同于第一电极层202的金属元素)。在一实施例中,第二电极层208的金属元素的氧化物可为能隙相对较大的绝缘材料。第一电极层202及第二电极层208的金属元素可择自下列组成的族群:Ti、Ta、Ni、Cu、W、Hf、Zr、Nb、Y、Zn、Co、Al、Si、Ge及前述的合金。例如,在一实施例中,第一电极层202可为Ti层,且第二电极层208可为Ta层。在另一实施例中,第一电极层202可为Ta层,且第二电极层208可为Hf层。
第一电阻转换层204可由一具有第一能隙的绝缘体形成。第二电阻转换层206可由一具有第二能隙的绝缘体形成,且第二能隙较第一能隙大。在一实施例中,第一能隙及第二能隙可为约1eV至约9eV。在某些实施例中,第二能隙可较第一能隙大至少约0.5eV。
在某些实施例中,第一电阻转换层204可由第一电极层202的金属元素的氧化物形成,且第二电阻转换层206可由第二电极层208的金属元素的氧化物形成。例如,在一实施例中,当第一电极层202由Ti形成时,第一电阻转换层204由TiO2形成,且当第二电极层208由Ta形成时,第二电阻转换层206由Ta2O5形成。在另一实施例中,当第一电极层202由Ta形成时,第一电阻转换层204由Ta2O5形成,且当第二电极层208由Hf形成时,第二电阻转换层206由HfO2形成。此RRAM存储单元结构的各膜层的各种材料皆可使用目前于工业上广泛应用的材料。
在一实施例中,第一电阻转换层204可由直接氧化第一电极层202的外部部分形成。例如,第一电阻转换层204可直接通过热氧化法或激光氧化法自第一电极层202形成。在其他实施例中,第一电阻转换层204可由任意沉积方法形成,例如原子层沉积(ALD)、化学气相沉积(CVD)、电浆增强式化学气相沉积(PECVD)、有机金属化学气相沉积(MOCVD)、物理气相沉积(PVD)或其他合适沉积方式。第二电阻转换层206可由任意合适的沉积方法形成,例如原子层沉积(ALD)、化学气相沉积(CVD)、电浆增强式化学气相沉积(PECVD)、有机金属化学气相沉积(MOCVD)、物理气相沉积(PVD)或其他合适沉积方式。在某些实施例中,第一电阻转换层204的厚度可为约1nm至约80nm。第二电阻转换层206的厚度可为约1nm至约80nm
此RRAM存储单元结构可为一双极型(bipolar)的RRAM。在施予一约1V的最小非负偏压时,此RRAM存储单元结构可位于设定状态(set state),且当施予一约-1V的最小负偏压时,此RRAM存储单元结构可位于重设状态(reset state)。
此外,本发明所述的RRAM存储单元结构具有自限流(self-compliance)及自整流(self-rectifying)的特性。电流在正极性时被重整,有效抑制潜电流。例如,本发明所述的RRAM存储单元结构可具有一小于约10-4的电流限制极限(current compliancelimit level)。在偏压约±2V时,此RRAM存储单元结构可具有一大于约105整流比(current rectification ratio)(例如限流水平对整流水平的比例)。在某些实施例中,由于第二电阻转换层206的能隙较第一电阻转换层204的能隙大,流向第二电极层208的电流流经第二电阻转换层206时,会被第二电阻转换层206重整。流向第一电阻转换层204的电流则可轻易通过第一电阻转换层204。
因此,此RRAM存储单元结构可仅为1R存储单元结构,且显现类于似传统与非线性选择器连接的电阻器(例如1T1R、1D1R、1S1R、1BJT1R)的性质。此外,此RRAM存储单元结构可免去初始形成步骤(forming-free),即此RRAM存储单元结构可不需初始形成电压以作活化。通常而言,初始形成电压的电压较大,有时会伤害RRAM存储单元结构。此可免去初始形成步骤的RRAM存储单元结构因而具有较佳的可靠度。
图3显示RRAM存储单元结构依照本发明一实施例应用至3D交错阵列的示意图。此RRAM3D交错阵列可包含一组彼此平行的水平导线302(例如朝图3的Y轴延伸)及一组彼此平行的垂直导线308(例如朝图3的Z轴延伸)。RRAM存储单元结构的阵列形成于这些彼此平行的水平导线302及彼此平行的水平导线308的交错点之间。每一RRAM存储单元结构可沿一水平方向设置(此水平方向垂直于导线302及导线308的延伸方向)。
在一实施例中,这些彼此平行的水平导线302可用作于RRAM存储单元结构的第一电极层,且这些彼此平行的垂直导线308可用作于RRAM存储单元结构的第二电极层。导线302及导线308可各自由与前述实施例的第一电极层202及第二电极层208相同或相似的材料形成。或者,导线302及导线308可各自由与前述实施例的第二电极层208及第一电极层202相同或相似的材料形成。在一实施例中,导线302可作为位线,导线308可为字线,或反之亦可。
第一电阻转换层304可形成于这些彼此平行的水平导线302上并可包覆该些水平导线302的侧壁,且第二电阻转换层306可形成于这些彼此平行的垂直导线308的侧壁上并可包覆该些垂直导线308的侧壁。易言之,每一RRAM存储单元结构形成于第一电阻转换层304及第二电阻转换层306所直接接触之处。在一实施例中,第一电阻转换层304及第二电阻转换层306可各自由与前述实施例中的第一电阻转换层204及第二电阻转换层206由相同或相似的材料形成。或者,第一电阻转换层304及第二电阻转换层306可各自由与前述实施例中的第二电阻转换层206及第一电阻转换层204由相同或相似的材料形成。在某些实施例中,RRAM存储单元结构的3D交错阵列形成于半导体基材中。
如图3所示,RRAM3D交错阵列仅包含1R存储单元结构。因为本发明的1R存储单元结构不需中间金属层,故RRAM3D交错阵列可被轻易制造。并且,由于在此所述的1R存储单元结构具有自限流及自整流的特性,其亦可解决传统RRAM3D交错阵列的1R存储单元的潜电流的问题。因此,本发明所述的RRAM3D交错阵列可用于下一代的非易失性存储器,且具有极大的潜力可取代快闪式存储器装置。
图4显示依照本发明实施例的RRAM的电流对电压图。在此实施例中,此RRAM由一Ti电极、一TiO2层、一Ta2O5层及一Ta电极依续堆叠形成,其中TiO2层的厚度为60nm,且Ta2O5层的厚度为20nm。
如图4所示,本发明实施例的RRAM可看出明显的自整流特性。此外,该RRAM为一双极型(bipolar)的RRAM,其可通过施予一正电压而转换至设定(set)状态,且通过施予一负电压而转换至重设(reset)状态。该RRAM可被约+5V的最小电压转换至设定状态及被约-4V的最小电压转换至重设状态(+/-2V的电压用以进行读取而非用以设定或重设此装置)。并且,当负电压增加时(甚至增加至-4V),本发明的RRAM可具有一小于约10-4的电流限制极限(current compliance limit level)。
虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作更动、替代与润饰。再者,本发明的保护范围并未局限于说明书内所述特定实施例中的工艺、机器、制造、物质组成、装置、方法及步骤,任何所属技术领域中具有通常知识者可从本发明揭示内容中理解现行或未来所发展出的工艺、机器、制造、物质组成、装置、方法及步骤,只要可以在此处所述实施例中实施大体相同功能或获得大体相同结果皆可使用于本发明中。因此,本发明的保护范围应以较宽广的范围或意义来解读。

Claims (16)

1.一种自整流RRAM存储单元结构,其特征在于,所述自整流RRAM存储单元结构包含:
一第一电极层,由一第一金属元素形成;
一第二电极层,由一与该第一金属元素不同的第二金属元素形成;
一第一电阻转换层及一第二电阻转换层夹设于该第一电极层及该第二电极层之间,其中该第一电阻转换层及该第二电阻转换层形成一欧姆接触,且该第一电阻转换层具有一第一能隙,该第二电阻转换层具有一第二能隙,该第一能隙小于该第二能隙。
2.根据权利要求1所述的自整流RRAM存储单元结构,其特征在于,该第一电阻转换层由该第一金属元素的氧化物形成,且该第二电阻转换层由该第二金属元素的氧化物形成。
3.根据权利要求2所述的自整流RRAM存储单元结构,其特征在于,该第一电阻转换层为该第一电极层的热氧化产物或激光氧化产物。
4.根据权利要求3所述的自整流RRAM存储单元结构,其特征在于,该第一金属元素及该第二金属元素择自下列组成的族群:Ti、Ta、Ni、Cu、W、Hf、Zr、Nb、Y、Zn、Co、Al、Si、Ge及前述的合金。
5.根据权利要求1所述的自整流RRAM存储单元结构,其特征在于,该自整流RRAM存储单元结构为一双极型的RRAM。
6.根据权利要求1所述的自整流RRAM存储单元结构,其特征在于,该第二能隙较该第一能隙大至少约0.5eV。
7.根据权利要求1所述的自整流RRAM存储单元结构,其特征在于,该第一电阻转换层为Ti层,该第二电阻转换层为Ta层。
8.一种RRAM3D交错阵列,其特征在于,所述RRAM3D交错阵列包含:
一组彼此平行的垂直导线,由一第一金属元素形成;
一组彼此平行的水平导线,由一与该第一金属元素不同的第二金属元素形成;
一第一电阻转换层,形成于该组彼此平行的垂直导线的侧壁上;以及
一第二电阻转换层,形成于该组彼此平行的水平导线的侧壁上,其中该第一电阻转换层及该第二电阻转换层形成欧姆接触于该组彼此平行的垂直导线及该组彼此平行的水平导线的交会处,且该第一电阻转换层具有一第一能隙,该第二电阻转换层具有一第二能隙,该第一能隙小于该第二能隙。
9.根据权利要求8所述的RRAM3D交错阵列,其特征在于,该第一电阻转换层由该第一金属元素的氧化物形成,且该第二电阻转换层由该第二金属元素的氧化层形成。
10.根据权利要求9所述的RRAM3D交错阵列,其特征在于,该第一电阻转换层为热氧化产物。
11.根据权利要求8所述的RRAM3D交错阵列,其特征在于,该第一金属元素及该第二金属元素择自下列组成的族群:Ti、Ta、Ni、Cu、W、Hf、Zr、Nb、Y、Zn、Co、Al、Si、Ge及前述的合金。
12.根据权利要求8所述的RRAM3D交错阵列,其特征在于,该第二能隙较该第一能隙大至少约0.5eV。
13.根据权利要求8所述的RRAM3D交错阵列,其特征在于,该组彼此平行的水平导线为位线,且该组彼此平行的垂直导线为字线。
14.根据权利要求8所述的RRAM3D交错阵列,其特征在于,该组彼此平行的水平导线为字线,且该组彼此平行的垂直导线为位线。
15.根据权利要求8所述的RRAM3D交错阵列,其特征在于,该第一电阻转换层包覆该组彼此平行的垂直导线的侧壁,且该第二电阻转换层包覆该组彼此平行的水平导线的侧壁。
16.根据权利要求8所述的RRAM3D交错阵列,其特征在于,该第一金属元素为Ti,该第二金属元素为Ta。
CN201310597357.8A 2012-12-10 2013-11-22 自整流rram存储单元结构及其3d交错阵列 Active CN103872245B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201261735397P 2012-12-10 2012-12-10
US61/735,397 2012-12-10

Publications (2)

Publication Number Publication Date
CN103872245A true CN103872245A (zh) 2014-06-18
CN103872245B CN103872245B (zh) 2017-08-04

Family

ID=50879956

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310597357.8A Active CN103872245B (zh) 2012-12-10 2013-11-22 自整流rram存储单元结构及其3d交错阵列

Country Status (5)

Country Link
US (1) US9059391B2 (zh)
JP (1) JP5756847B2 (zh)
KR (1) KR101514814B1 (zh)
CN (1) CN103872245B (zh)
TW (1) TWI492434B (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105161615A (zh) * 2015-09-06 2015-12-16 中南大学 一种基于纤维衬底的忆阻器及其制备方法
CN105336852A (zh) * 2015-12-10 2016-02-17 上海交通大学 带有自整流效应的rram存储单元结构及其制备方法
CN105470277A (zh) * 2014-09-11 2016-04-06 华邦电子股份有限公司 自整流电阻式随机存取存储器存储单元结构及3d交错阵列
CN105489754A (zh) * 2014-10-08 2016-04-13 华邦电子股份有限公司 自整流电阻式随机存储器存储单元结构
CN105552219A (zh) * 2015-12-10 2016-05-04 上海交通大学 具有自整流特性的rram存储单元结构及其制备方法
WO2016101246A1 (zh) * 2014-12-26 2016-06-30 中国科学院微电子研究所 一种自选通阻变存储器单元及其制备方法
US9978941B2 (en) 2014-09-26 2018-05-22 Winbond Electronics Corp. Self-rectifying resistive random access memory cell structure
US10056432B2 (en) 2014-08-27 2018-08-21 Winbond Electronics Corp. Self-rectifying RRAM cell structure having two resistive switching layers with different bandgaps and RRAM 3D crossbar array architecture
CN108963072A (zh) * 2017-05-27 2018-12-07 旺宏电子股份有限公司 半导体结构及其形成方法

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR3027450B1 (fr) 2014-10-20 2016-11-04 Commissariat Energie Atomique Dispositif memoire non volatile hybride et procede de fabrication d'un tel dispositif
US9647207B2 (en) * 2015-01-26 2017-05-09 Taiwan Semiconductor Manufacturing Co., Ltd. Resistive random access memory (RRAM) structure
JP6581370B2 (ja) 2015-03-19 2019-09-25 東芝メモリ株式会社 不揮発性記憶装置及びその製造方法
CN106410024A (zh) * 2015-08-03 2017-02-15 华邦电子股份有限公司 电阻式随机存取存储器
CN106919723A (zh) 2015-12-24 2017-07-04 中国科学院微电子研究所 三维集成阻变存储器的热效应评估及降低热串扰的方法
KR102511693B1 (ko) * 2016-03-22 2023-03-20 삼성전자주식회사 반도체 메모리 소자 및 이의 제조 방법
WO2018009182A1 (en) * 2016-07-06 2018-01-11 Intel Corporation Resistive ram with electroforming functionality
US10686014B2 (en) 2018-06-26 2020-06-16 International Business Machines Corporation Semiconductor memory device having a vertical active region
US10658590B2 (en) 2018-09-21 2020-05-19 International Business Machines Corporation Techniques for forming RRAM cells
KR20200127712A (ko) 2019-05-03 2020-11-11 삼성전자주식회사 가변 저항 메모리 소자
US10658583B1 (en) 2019-05-29 2020-05-19 International Business Machines Corporation Forming RRAM cell structure with filament confinement
US11877524B2 (en) 2021-09-08 2024-01-16 International Business Machines Corporation Nanotip filament confinement
US11812675B2 (en) 2021-09-21 2023-11-07 International Business Machines Corporation Filament confinement in resistive random access memory

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110096595A1 (en) * 2008-06-20 2011-04-28 Masayuki Terai Semiconductor memory device and operation method thereof
JP2011520265A (ja) * 2008-05-01 2011-07-14 インターモレキュラー,インク. 不揮発性抵抗スイッチングメモリ
CN102610616A (zh) * 2011-01-19 2012-07-25 旺宏电子股份有限公司 低成本可微缩的三维存储器及其制造方法
CN102646682A (zh) * 2011-02-16 2012-08-22 海力士半导体有限公司 3d结构非易失性存储器件及其制造方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8551809B2 (en) 2008-05-01 2013-10-08 Intermolecular, Inc. Reduction of forming voltage in semiconductor devices
JP5215741B2 (ja) 2008-06-09 2013-06-19 シャープ株式会社 可変抵抗素子
JP2010016075A (ja) 2008-07-02 2010-01-21 Fujitsu Ltd 記憶装置及び半導体装置
JP5558090B2 (ja) * 2009-12-16 2014-07-23 株式会社東芝 抵抗変化型メモリセルアレイ
JP2011222952A (ja) * 2010-03-24 2011-11-04 Toshiba Corp 抵抗変化メモリ
US8395927B2 (en) 2010-06-18 2013-03-12 Sandisk 3D Llc Memory cell with resistance-switching layers including breakdown layer
JP5156060B2 (ja) * 2010-07-29 2013-03-06 シャープ株式会社 不揮発性半導体記憶装置
JP5680927B2 (ja) * 2010-10-01 2015-03-04 シャープ株式会社 可変抵抗素子、及び、不揮発性半導体記憶装置
US9454997B2 (en) * 2010-12-02 2016-09-27 Micron Technology, Inc. Array of nonvolatile memory cells having at least five memory cells per unit cell, having a plurality of the unit cells which individually comprise three elevational regions of programmable material, and/or having a continuous volume having a combination of a plurality of vertically oriented memory cells and a plurality of horizontally oriented memory cells; array of vertically stacked tiers of nonvolatile memory cells
WO2012169195A1 (ja) * 2011-06-10 2012-12-13 株式会社アルバック 抵抗変化素子及びその製造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011520265A (ja) * 2008-05-01 2011-07-14 インターモレキュラー,インク. 不揮発性抵抗スイッチングメモリ
US20110096595A1 (en) * 2008-06-20 2011-04-28 Masayuki Terai Semiconductor memory device and operation method thereof
CN102610616A (zh) * 2011-01-19 2012-07-25 旺宏电子股份有限公司 低成本可微缩的三维存储器及其制造方法
CN102646682A (zh) * 2011-02-16 2012-08-22 海力士半导体有限公司 3d结构非易失性存储器件及其制造方法

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10056432B2 (en) 2014-08-27 2018-08-21 Winbond Electronics Corp. Self-rectifying RRAM cell structure having two resistive switching layers with different bandgaps and RRAM 3D crossbar array architecture
CN105470277A (zh) * 2014-09-11 2016-04-06 华邦电子股份有限公司 自整流电阻式随机存取存储器存储单元结构及3d交错阵列
CN105470277B (zh) * 2014-09-11 2019-02-15 华邦电子股份有限公司 自整流电阻式随机存取存储器存储单元结构及3d交错阵列
US9978941B2 (en) 2014-09-26 2018-05-22 Winbond Electronics Corp. Self-rectifying resistive random access memory cell structure
CN105489754A (zh) * 2014-10-08 2016-04-13 华邦电子股份有限公司 自整流电阻式随机存储器存储单元结构
CN105489754B (zh) * 2014-10-08 2019-07-26 华邦电子股份有限公司 自整流电阻式随机存储器存储单元结构
WO2016101246A1 (zh) * 2014-12-26 2016-06-30 中国科学院微电子研究所 一种自选通阻变存储器单元及其制备方法
US10608177B2 (en) 2014-12-26 2020-03-31 Institute of Microelectronics, Chinese Academy of Sciences Self-gated RRAM cell and method for manufacturing the same
CN105161615A (zh) * 2015-09-06 2015-12-16 中南大学 一种基于纤维衬底的忆阻器及其制备方法
CN105336852A (zh) * 2015-12-10 2016-02-17 上海交通大学 带有自整流效应的rram存储单元结构及其制备方法
CN105552219A (zh) * 2015-12-10 2016-05-04 上海交通大学 具有自整流特性的rram存储单元结构及其制备方法
CN108963072A (zh) * 2017-05-27 2018-12-07 旺宏电子股份有限公司 半导体结构及其形成方法

Also Published As

Publication number Publication date
CN103872245B (zh) 2017-08-04
TW201424070A (zh) 2014-06-16
TWI492434B (zh) 2015-07-11
JP2014116605A (ja) 2014-06-26
KR20140074823A (ko) 2014-06-18
KR101514814B1 (ko) 2015-04-23
US20140158967A1 (en) 2014-06-12
JP5756847B2 (ja) 2015-07-29
US9059391B2 (en) 2015-06-16

Similar Documents

Publication Publication Date Title
CN103872245A (zh) 自整流rram存储单元结构及其3d交错阵列
US10056432B2 (en) Self-rectifying RRAM cell structure having two resistive switching layers with different bandgaps and RRAM 3D crossbar array architecture
US9208869B2 (en) Resistive RAM, method for fabricating the same, and method for driving the same
Seok et al. A review of three‐dimensional resistive switching cross‐bar array memories from the integration and materials property points of view
Yang et al. Metal oxide memories based on thermochemical and valence change mechanisms
CN102648522B (zh) 非易失性存储元件及其制造方法、以及非易失性存储装置
US8933429B2 (en) Using multi-layer MIMCAPs in the tunneling regime as selector element for a cross-bar memory array
CN101030622B (zh) 非易失存储器件和非易失存储器阵列
CN102903845B (zh) 一种阻变存储器及其制备方法
US9978941B2 (en) Self-rectifying resistive random access memory cell structure
CN101106171A (zh) 包括可变电阻材料的非易失存储器
US8853713B2 (en) Resistive memory having confined filament formation
US20150137062A1 (en) Mimcaps with quantum wells as selector elements for crossbar memory arrays
CN102738388A (zh) 具有忆阻器特性的半导体器件及其实现多级存储的方法
US20130248806A1 (en) Variable resistance memory device and method for fabricating the same
US9349949B2 (en) Horizontally oriented and vertically stacked memory cells
CN104810048B (zh) 电阻式存储装置、电阻式存储装置的操作方法
CN105470277B (zh) 自整流电阻式随机存取存储器存储单元结构及3d交错阵列
TWI597824B (zh) 電阻式記憶裝置、電阻式記憶裝置之操作方法
CN105489754B (zh) 自整流电阻式随机存储器存储单元结构

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant