CN103811339A - 半导体器件及其制造方法 - Google Patents

半导体器件及其制造方法 Download PDF

Info

Publication number
CN103811339A
CN103811339A CN201210447259.1A CN201210447259A CN103811339A CN 103811339 A CN103811339 A CN 103811339A CN 201210447259 A CN201210447259 A CN 201210447259A CN 103811339 A CN103811339 A CN 103811339A
Authority
CN
China
Prior art keywords
semiconductor layer
substrate
fin
dielectric layer
separator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201210447259.1A
Other languages
English (en)
Other versions
CN103811339B (zh
Inventor
朱慧珑
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Institute of Microelectronics of CAS
Original Assignee
Institute of Microelectronics of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Institute of Microelectronics of CAS filed Critical Institute of Microelectronics of CAS
Priority to CN201210447259.1A priority Critical patent/CN103811339B/zh
Priority to PCT/CN2012/084817 priority patent/WO2014071652A1/zh
Priority to US14/439,514 priority patent/US9601566B2/en
Publication of CN103811339A publication Critical patent/CN103811339A/zh
Application granted granted Critical
Publication of CN103811339B publication Critical patent/CN103811339B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823821Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/30604Chemical etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • H01L27/0924Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors including transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Element Separation (AREA)

Abstract

本申请公开了一种鳍结构制造方法。一示例方法可以包括:在衬底上依次形成第一半导体层和第二半导体层;对第二半导体层、第一半导体层进行构图,以形成初始鳍;选择性刻蚀初始鳍中的第一半导体层,使其横向凹入;在衬底上形成隔离层,该隔离填充所述横向凹入,隔离层除填充横向凹入之外的部分的顶面低于第一半导体层的顶面、高于第一半导体层的底面,从而限定出位于隔离层上方的鳍;以及在隔离层上形成横跨鳍的栅堆叠。

Description

半导体器件及其制造方法
技术领域
本公开涉及半导体领域,更具体地,涉及一种半导体器件及其制造方法。
背景技术
随着平面型半导体器件的尺寸越来越小,短沟道效应愈加明显。为此,提出了立体型半导体器件如FinFET(鳍式场效应晶体管)。一般而言,FinFET包括在衬底上竖直形成的鳍以及与鳍相交的栅极。因此,沟道区形成于鳍中,且其宽度主要由鳍的高度决定。然而,在集成电路制造工艺中,难以控制晶片上形成的鳍的高度相同,从而导致晶片上器件性能的不一致性。
另一方面,在鳍的底部,栅与鳍由于之间的电介质而形成寄生电容,寄生电容过大,将导致器件的响应时间过长。
发明内容
本公开的目的至少部分地在于提供一种半导体器件及其制造方法。
根据本公开的一个方面,提供了一种制造半导体器件的方法,包括:在衬底上依次形成第一半导体层和第二半导体层;对第二半导体层、第一半导体层进行构图,以形成初始鳍;选择性刻蚀初始鳍中的第一半导体层,使其横向凹入;在衬底上形成隔离层,该隔离填充所述横向凹入,隔离层除填充横向凹入之外的部分的顶面低于第一半导体层的顶面、高于第一半导体层的底面,从而限定出位于隔离层上方的鳍;以及在隔离层上形成横跨鳍的栅堆叠。
根据本公开的另一方面,提供了一种半导体器件,包括:衬底;在衬底上依次形成的构图的第一半导体层和第二半导体层,其中第一半导体层相对于第二半导体层横向凹入;在衬底上形成的隔离层,该隔离填充所述横向凹入,隔离层除填充横向凹入之外的部分的顶面低于第一半导体层的顶面、高于第一半导体层的底面,从而限定出位于隔离层上方的鳍;以及在隔离层上形成的横跨鳍的栅堆叠。
附图说明
通过以下参照附图对本公开实施例的描述,本公开的上述以及其他目的、特征和优点将更为清楚,在附图中:
图1-13是示出了根据本公开实施例的制造半导体器件流程的示意图。
具体实施方式
以下,将参照附图来描述本公开的实施例。但是应该理解,这些描述只是示例性的,而并非要限制本公开的范围。此外,在以下说明中,省略了对公知结构和技术的描述,以避免不必要地混淆本公开的概念。
在附图中示出了根据本公开实施例的各种结构示意图。这些图并非是按比例绘制的,其中为了清楚表达的目的,放大了某些细节,并且可能省略了某些细节。图中所示出的各种区域、层的形状以及它们之间的相对大小、位置关系仅是示例性的,实际中可能由于制造公差或技术限制而有所偏差,并且本领域技术人员根据实际所需可以另外设计具有不同形状、大小、相对位置的区域/层。
在本公开的上下文中,当将一层/元件称作位于另一层/元件“上”时,该层/元件可以直接位于该另一层/元件上,或者它们之间可以存在居中层/元件。另外,如果在一种朝向中一层/元件位于另一层/元件“上”,那么当调转朝向时,该层/元件可以位于该另一层/元件“下”。
根据本公开的实施例,可以在衬底上例如通过外延形成至少一个半导体层。这样,在例如通过刻蚀来构图鳍时,为形成相同高度的鳍,刻蚀进入衬底中的深度相对于常规技术可以减小(甚至可以为零,这种情况下,完全通过所述至少一个半导体层来形成鳍),从而可以更加容易控制刻蚀深度的一致性。此外,外延层的厚度一致性可以相对容易地控制,结果,可以改善最终形成的鳍的厚度的一致性。
根本公开的优选实施例,所述至少一个半导体层包括两个或更多的半导体层。在这些半导体层中,相邻的半导体层可以相对于彼此具有刻蚀选择性,从而可以选择性刻蚀每一半导体层。在形成鳍之后,可以选择性刻蚀其中的某一层(或多层),使其横向变窄(凹入)。然后可以在衬底上形成隔离层,该隔离层可以填充所述变窄(凹入)部位,并且该隔离层使得变窄(凹入)的所述一层(或多层)的一部分(相对于该隔离层顶面)突出。从而,变窄(凹入)的所述一层(或多层)位于最终形成鳍的底部(初始形成鳍位于所述一层或多层之下的部分由于被隔离层包围,从而不再充当用来形成沟道的真正鳍)。
这样,在最终形成鳍的底部,由于所述变窄(凹入)部位,随后形成的栅与鳍之间的电介质层较厚,从而形成的寄生电容相对较小。
根据本公开的实施例,隔离层可以通过在衬底上淀积电介质层然后回蚀来形成。电介质层可以基本上覆盖所形成的初始鳍,且位于初始鳍顶部的电介质层厚度充分小于位于衬底上的电介质层厚度,例如初始鳍顶部的电介质层厚度可以小于位于衬底上的电介质层厚度的三分之一,优选为四分之一。例如,这可以通过高密度等离子体(HDP)淀积来实现。另外,在形成多个初始鳍的情况下,位于每一初始鳍的顶面之上的电介质层的厚度可以小于与其相邻的鳍之间间距的二分之一。这样,在随后的回蚀中,可以减少刻蚀深度,从而能够增加刻蚀控制精度。
本公开可以各种形式呈现,以下将描述其中一些示例。
如图1所示,提供衬底1000。该衬底1000可以是各种形式的衬底,例如但不限于体半导体材料衬底如体Si衬底、绝缘体上半导体(SOI)衬底、SiGe衬底等。在以下的描述中,为方便说明,以体Si衬底为例进行描述。
在衬底1000中,可以形成n型阱1000-1和p型阱1000-2,以供随后在其中分别形成n型器件和p型器件。例如,n型阱1000-1可以通过在衬底1000中注入n型杂质如P或As来形成,p型阱1000-2可以通过在衬底1000中注入p型杂质如B来形成。如果需要,在注入之后还可以进行退火。本领域技术人员能够想到多种方式来形成n型阱、p型阱,在此不再赘述。
这里需要指出的是,尽管在以下描述中描述了分别在n型阱和p型阱中形成互补器件的工艺,但是本公开不限于此。例如,本公开同样适用于非互补工艺。而且,以下涉及互补器件的一些处理,在某些实现方式中并非是必须的。
在衬底1000上,例如通过外延生长,形成第一半导体层1002。例如,第一半导体层1002可以包括SiGe(Ge原子百分比例如为约5-20%),厚度为约10-50nm。在外延生长第一半导体层的过程中,可以对其进行原位掺杂,例如通过B而掺杂为p型。第一半导体层的掺杂浓度可以高于之下的p型阱的掺杂浓度,例如可为1E18-2E19cm-3。根据一示例,为降低B扩散,可以在p型第一半导体层1002中注入C。
然后,可以通过光刻胶(未示出)遮挡p型阱区上的第一半导体层,并向n型阱区上的第一半导体层注入杂质如As或P,以将该部分第一半导体层转换为n型,且其掺杂浓度可以高于之下的n型阱的掺杂浓度。注入浓度例如可以是2E18-4E19cm-3。之后可以去除光刻胶。于是,形成了n型第一半导体层1002-1和p型第一半导体层1002-2。
接下来,在第一半导体层1002(包括1002-1和1002-2)上,例如通过外延生长,形成第二半导体层1004。例如,第二半导体层1004可以包括Si,厚度为约20-100nm。
随后,可以对如此形成的第二半导体层1004、第一半导体层1002和衬底进行构图,以形成初始鳍。例如,这可以如下进行。具体地,在第二半导体层1004上按设计形成构图的光刻胶1006。通常,光刻胶1006被构图为一系列平行的等间距线条。然后,如图2所示,以构图的光刻胶1006为掩模,依次选择性刻蚀例如反应离子刻蚀(RIE)第二半导体层1004、第一半导体层1002和衬底1000,从而形成初始鳍。
在互补工艺的情况下,还可以如图3所示,来在n型区域和p型区域之间形成隔离。具体地,可以在衬底上形成光刻胶1008,并对光刻胶1008进行构图,以露出n型区域和p型区域之间界面周围的一定区域。然后,通过选择性刻蚀例如RIE,去除该区域存在的第二半导体层、第一半导体层。也可以进一步选择性刻蚀如RIE衬底。从而在n型区域和p型区域之间形成隔离地带,该隔离地带随后被电介质层所填充。然后,可以去除光刻胶1008。
可以看到,在图2的操作中,形成初始鳍的刻蚀步骤进入到衬底1000中;然后,通过图3中的操作,可以使得p型阱和n型阱之间的接触面积(即,形成的pn结的面积)较小。但是,本公开不限于此。例如,在非互补工艺,或者在单一类型(p型或n型)器件的局部区域,图2中对第一半导体层1002的刻蚀可以停止于衬底1000,并且随后不再对衬底1000进行刻蚀也是可行的;图3所示的操作可能也并非是必须的。通过刻蚀所形成的(初始鳍之间的)沟槽的形状不一定是图2中所示的规则矩形形状,可以是例如从上到下逐渐变小的锥台形。另外,所形成的初始鳍的位置和数目不限于图2所示的示例。
在图2所示的示例中,在n型阱1000-1和p型阱1000-2之间的界面处,也形成了初始鳍。由于图3所示的隔离形成工艺,该初始鳍也被去除。于是,得到了图4所示的结构。
为了减小最终形成鳍底部的寄生电容,如图5所示,可以相对于衬底1000和第二半导体层1004(例如,Si),选择性刻蚀第一半导体层1002(例如,SiGe),使得第一半导体层1002横向凹入。因此,初始鳍中由第一半导体层构成的部分变窄。
在通过上述处理形成具有变窄部分的初始鳍之后,可以形成横跨鳍的栅堆叠,并形成最终的半导体器件。
为了隔离栅堆叠和衬底,在衬底上首先形成隔离层。这种隔离层例如可以通过在衬底上淀积电介质层,且然后进行回蚀来形成。因此,电介质层填充了初始鳍中(第一半导体层的)凹入部位。在回蚀过程中,控制回蚀深度,使得回蚀后的电介质层能够使第一半导体层的一部分(相对于电介质层的顶面)突出。即,隔离层(除了填充凹入部位之外的部分)的顶面位于第一半导体层的顶面之下,且位于第一半导体层的底面之上。例如,电介质层可以包括高密度等离子体(HDP)氧化物(例如,氧化硅)。
在此,为了改善回蚀之后隔离层(顶面的)高度的一致性,并因此改善最终形成的鳍的高度的一致性,如图6所示,在淀积电介质层1010的过程中,使得电介质层1010基本上覆盖初始鳍(在多个初始鳍的情况下,基本上填充初始鳍之间的间隙)。根据本公开的实施例,可以如此淀积,使得初始鳍顶部的电介质层厚度充分小于位于衬底上的电介质层厚度,并且一般来说初始鳍顶部的电介质层厚度都小于位于衬底上的电介质层厚度的三分之一,优选为四分之一。例如,每一初始鳍顶部的电介质层厚度一般不大于20nm,而位于衬底上的电介质层厚度可达100nm左右。
根据本公开的一示例,电介质层1010可以包括通过高密度等离子体(HDP)淀积形成的氧化物(例如,氧化硅)。由于HDP的特性,在淀积过程中可以使得初始鳍顶部的电介质层(沿垂直于衬底方向的)厚度和鳍侧面的电介质层(沿平行于衬底的方向,即横向的)厚度要小于初始鳍之间衬底上的电介质层(沿垂直于衬底方向的)厚度。因为HDP的这种特性,在常规技术中通常并不采用HDP淀积来制作氧化隔离。
在此,例如可以通过控制淀积条件,使得电介质层1010在基本上覆盖初始鳍时(或者,基本上填充初始鳍之间的空隙时),位于每一初始鳍顶部上的厚度可以小于与其相邻的初始鳍之间间距的二分之一。如果初始鳍之间的间距并不相同,则可以使电介质层1010位于每一初始鳍顶部的厚度小于与其相邻的初始鳍之间间距中较小间距的二分之一。
随后,如图7所示,对电介质层1010进行回蚀。由于电介质层1010的回蚀深度相对较小,从而对该刻蚀的控制相对容易,并因此可以更加精确地控制从鳍的顶面(在该示例中,第二半导体层1004的顶面)到电介质层1010的顶面的距离(至少部分地决定最终器件的鳍高度并因此决定最终器件的沟道宽度),使得该距离在衬底上基本保持一致。这样,隔离层就限定了位于其上方的鳍。在第一半导体层1002-1和1002-2是如上所述进行掺杂的示例中,其对应的阈值电压要高于第二半导体层1004对应的阈值电压。因此,通过控制栅极控制电压,可以使得第二半导体层导通而第一半导体层并不能导通。这样,最终用作器件的鳍可以仅包括第二半导体层1004,且第一半导体层1002可以充当穿通阻挡层,防止源漏之间的穿通。
随后,可以在电介质层1010上形成横跨鳍的栅堆叠。例如,这可以如下进行。具体地,如图8所示,例如通过淀积,形成栅介质层1012。例如,栅介质层1012可以包括氧化物,厚度为约0.8-1.5nm。在图8所示的示例中,仅示出了“∏”形的栅介质层1012。但是,栅介质层1012也可以包括在电介质层1010的顶面上延伸的部分。然后,例如通过淀积,形成栅导体层1014。例如,栅导体层1014可以包括多晶硅。栅导体层1014可以填充鳍之间的间隙,并可以进行平坦化处理例如化学机械抛光(CMP)。
之后,如图9(图9(b)示出了沿图9(a)中BB′线的截面图)所示,对栅导体层1014进行构图,以形成栅堆叠。在图9的示例中,栅导体层1014被构图为与鳍相交的条形。根据另一实施例,还可以构图后的栅导体层1014为掩模,进一步对栅介质层1012进行构图。
如图9(b)中的椭圆虚线圈所示,在鳍的底部(之下的鳍部分由于被电介质层所包围,从而在最终器件中并不充当用来形成沟道区的真正鳍),栅导体1014与鳍之间的电介质层较厚,从而产生的寄生电容相对较小。
在形成构图的栅导体之后,例如可以栅导体为掩模,进行晕圈(halo)注入和延伸区(extension)注入。
接下来,如图10(图10(b)示出了沿图10(a)中BB′线的截面图)所示,可以在栅导体层1014的侧壁上形成侧墙1016。例如,可以通过淀积形成厚度约为5-30nm的氮化物,然后对氮化物进行RIE,来形成侧墙1016。本领域技术人员知道多种方式来形成这种侧墙,在此不再赘述。
在形成侧墙之后,可以栅导体及侧墙为掩模,进行源/漏(S/D)注入。随后,可以通过退火,激活注入的离子,以形成源/漏区。这样,就得到了根据该实施例的半导体器件。如图10所示,该半导体器件可以包括:衬底;在衬底上依次形成的构图的第一半导体层和第二半导体层,其中第一半导体层相对于第二半导体层横向凹入;在衬底上形成的隔离层,该隔离填充所述横向凹入,隔离层除填充横向凹入之外的部分的顶面低于第一半导体层的顶面、高于第一半导体层的底面,从而限定出位于隔离层上方的鳍;以及在隔离层上形成的横跨鳍的栅堆叠。对于p型器件,第一半导体层中可以掺杂n型杂质;对于n型器件,第一半导体层中可以掺杂p型杂质。这种掺杂的第一半导体层可以充当穿通阻挡层。
在上述实施例中,在形成鳍之后,直接形成了栅堆叠。本公开不限于此。例如,替代栅工艺同样适用于本公开。
根据本公开的另一实施例,在图8中形成的栅介质层1012和栅导体层1014为牺牲栅介质层和牺牲栅导体层。接下来,可以同样按以上结合图9、10描述的方法来进行处理。
接下来,如图11(图11(b)示出了沿图11(a)中BB′线的截面图)所示,例如通过淀积,形成另一电介质层1018。该电介质层1018例如可以包括氧化物。随后,对该电介质层1018进行平坦化处理例如CMP。该CMP可以停止于侧墙1016,从而露出牺牲栅导体1014。
随后,如图12(图12(b)示出了沿图12(a)中BB′线的截面图,图12(c)示出了沿图12(a)中CC′线的截面图)所示,例如通过TMAH溶液,选择性去除牺牲栅导体1014,从而在侧墙1016内侧形成了空隙1020。根据另一示例,还可以进一步去除牺牲栅介质层1012。
然后,如图13(图13(b)示出了沿图13(a)中BB′线的截面图,图13(c)示出了沿图13(a)中CC′线的截面图)所示,通过在空隙1020中形成栅介质层1022和栅导体层1024,形成最终的栅堆叠。栅介质层1022可以包括高K栅介质例如HfO2,厚度为约1-5nm。栅导体层1024可以包括金属栅导体。优选地,在栅介质层1022和栅导体层1024之间还可以形成功函数调节层(未示出)。
这里需要指出的是,在图13中,将栅介质层1022示出为空隙1020底部的一薄层。但是,栅介质层1022还可以形成在空隙1020的侧壁上,从而包围栅导体层1024。
这样,就得到了根据该实施例的半导体器件。该半导体器件与图10所示的半导体器件在结构上基本相同,除了栅堆叠按不同方式形成之外。
在以上的描述中,对于各层的构图、刻蚀等技术细节并没有做出详细的说明。但是本领域技术人员应当理解,可以通过各种技术手段,来形成所需形状的层、区域等。另外,为了形成同一结构,本领域技术人员还可以设计出与以上描述的方法并不完全相同的方法。另外,尽管在以上分别描述了各实施例,但是这并不意味着各个实施例中的措施不能有利地结合使用。
以上对本公开的实施例进行了描述。但是,这些实施例仅仅是为了说明的目的,而并非为了限制本公开的范围。本公开的范围由所附权利要求及其等价物限定。不脱离本公开的范围,本领域技术人员可以做出多种替代和修改,这些替代和修改都应落在本公开的范围之内。

Claims (14)

1.一种制造半导体器件的方法,包括:
在衬底上依次形成第一半导体层和第二半导体层;
对第二半导体层、第一半导体层进行构图,以形成初始鳍;
选择性刻蚀初始鳍中的第一半导体层,使其横向凹入;
在衬底上形成隔离层,该隔离填充所述横向凹入,隔离层除填充横向凹入之外的部分的顶面低于第一半导体层的顶面、高于第一半导体层的底面,从而限定出位于隔离层上方的鳍;以及
在隔离层上形成横跨鳍的栅堆叠。
2.根据权利要求1所述的方法,其中,在形成初始鳍的操作中,还进一步对衬底进行构图。
3.根据权利要求1所述的方法,其中,形成隔离层包括:
在衬底上淀积电介质层,使得电介质层实质上覆盖初始鳍,其中位于初始鳍顶部的电介质层厚度充分小于位于衬底上的电介质层厚度;以及
对电介质层进行回蚀。
4.根据权利要求3所述的方法,其中,位于初始鳍顶部的电介质层厚度小于位于衬底上的电介质层厚度的三分之一。
5.根据权利要求3所述的方法,其中,其中,通过高密度等离子体(HDP)淀积形成电介质层。
6.根据权利要求3所述的方法,其中,在衬底上形成多个初始鳍,且位于每一初始鳍顶部的电介质层厚度小于与其相邻的初始鳍之间间距的二分之一。
7.根据权利要求1所述的方法,其中,对于p型器件,第一半导体层中掺杂n型杂质;对于n型器件,第一半导体层中掺杂p型杂质。
8.根据权利要求1所述的方法,其中,形成栅堆叠包括:
形成横跨鳍的牺牲栅堆叠;
在牺牲栅堆叠的侧壁上形成侧墙;
在衬底上形成另一电介质层,并平坦化,以露出牺牲栅堆叠;
选择性去除牺牲栅堆叠,从而侧墙限定空隙;以及
在所述空隙中形成栅堆叠。
9.一种半导体器件,包括:
衬底;
在衬底上依次形成的构图的第一半导体层和第二半导体层,其中第一半导体层相对于第二半导体层横向凹入;
在衬底上形成的隔离层,该隔离填充所述横向凹入,隔离层除填充横向凹入之外的部分的顶面低于第一半导体层的顶面、高于第一半导体层的底面,从而限定出位于隔离层上方的鳍;以及
在隔离层上形成的横跨鳍的栅堆叠。
10.根据权利要求9所述的半导体器件,其中,
衬底包括体Si,第一半导体层包括SiGe,第二半导体层包括Si。
11.根据权利要求9所述的半导体器件,其中,对于p型器件,第一半导体层中掺杂n型杂质;对于n型器件,第一半导体层中掺杂p型杂质。
12.根据权利要求9所述的半导体器件,其中该半导体器件包括多个鳍,其中每一鳍的顶面大致持平,隔离层的顶面大致持平。
13.根据权利要求9所述的半导体器件,其中,隔离层包括氧化物。
14.根据权利要求9所述的半导体器件,其中,栅堆叠包括高K栅介质层和金属栅导体层。
CN201210447259.1A 2012-11-09 2012-11-09 半导体器件及其制造方法 Active CN103811339B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201210447259.1A CN103811339B (zh) 2012-11-09 2012-11-09 半导体器件及其制造方法
PCT/CN2012/084817 WO2014071652A1 (zh) 2012-11-09 2012-11-19 半导体器件及其制造方法
US14/439,514 US9601566B2 (en) 2012-11-09 2012-11-19 Semiconductor device and method for manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210447259.1A CN103811339B (zh) 2012-11-09 2012-11-09 半导体器件及其制造方法

Publications (2)

Publication Number Publication Date
CN103811339A true CN103811339A (zh) 2014-05-21
CN103811339B CN103811339B (zh) 2016-12-21

Family

ID=50683970

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210447259.1A Active CN103811339B (zh) 2012-11-09 2012-11-09 半导体器件及其制造方法

Country Status (3)

Country Link
US (1) US9601566B2 (zh)
CN (1) CN103811339B (zh)
WO (1) WO2014071652A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105633083A (zh) * 2014-11-26 2016-06-01 台湾积体电路制造股份有限公司 具有可控端到端临界尺寸的鳍式场效应晶体管(FinFET)器件及其形成方法
JP2017523593A (ja) * 2014-06-26 2017-08-17 インテル・コーポレーション ドープサブフィン領域があるオメガフィンを有する非プレーナ型半導体デバイスおよびそれを製造する方法

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107799421B (zh) 2016-09-05 2021-04-02 中芯国际集成电路制造(上海)有限公司 半导体器件的形成方法
WO2020141758A1 (ko) * 2018-12-31 2020-07-09 울산과학기술원 트랜지스터 소자, 이를 포함하는 삼진 인버터 장치, 및 이의 제조 방법
CN112397450B (zh) * 2019-08-12 2023-09-12 中芯国际集成电路制造(上海)有限公司 半导体结构的形成方法
US12009393B2 (en) * 2019-12-30 2024-06-11 Unist(Ulsan National Institute Of Science And Technology) Tunnel field effect transistor and ternary inverter comprising same

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101203947A (zh) * 2005-06-21 2008-06-18 英特尔公司 采用抬高的源极漏极和替代金属栅极的互补型金属氧化物半导体集成电路
CN101228634A (zh) * 2005-07-27 2008-07-23 国际商业机器公司 虚拟体接触的三栅极
CN102651320A (zh) * 2011-02-25 2012-08-29 中国科学院微电子研究所 一种鳍型场效应晶体管的制备方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6885055B2 (en) * 2003-02-04 2005-04-26 Lee Jong-Ho Double-gate FinFET device and fabricating method thereof
US7485520B2 (en) * 2007-07-05 2009-02-03 International Business Machines Corporation Method of manufacturing a body-contacted finfet
US7939889B2 (en) * 2007-10-16 2011-05-10 Taiwan Semiconductor Manufacturing Company, Ltd. Reducing resistance in source and drain regions of FinFETs
US8440517B2 (en) * 2010-10-13 2013-05-14 Taiwan Semiconductor Manufacturing Company, Ltd. FinFET and method of fabricating the same
US8373238B2 (en) * 2009-12-03 2013-02-12 Taiwan Semiconductor Manufacturing Company, Ltd. FinFETs with multiple Fin heights
US8283653B2 (en) 2009-12-23 2012-10-09 Intel Corporation Non-planar germanium quantum well devices

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101203947A (zh) * 2005-06-21 2008-06-18 英特尔公司 采用抬高的源极漏极和替代金属栅极的互补型金属氧化物半导体集成电路
CN101228634A (zh) * 2005-07-27 2008-07-23 国际商业机器公司 虚拟体接触的三栅极
CN102651320A (zh) * 2011-02-25 2012-08-29 中国科学院微电子研究所 一种鳍型场效应晶体管的制备方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017523593A (ja) * 2014-06-26 2017-08-17 インテル・コーポレーション ドープサブフィン領域があるオメガフィンを有する非プレーナ型半導体デバイスおよびそれを製造する方法
US10355093B2 (en) 2014-06-26 2019-07-16 Intel Corporation Non-planar semiconductor device having omega-fin with doped sub-fin region and method to fabricate same
US11276760B2 (en) 2014-06-26 2022-03-15 Intel Corporation Non-planar semiconductor device having omega-fin with doped sub-fin region and method to fabricate same
CN105633083A (zh) * 2014-11-26 2016-06-01 台湾积体电路制造股份有限公司 具有可控端到端临界尺寸的鳍式场效应晶体管(FinFET)器件及其形成方法

Also Published As

Publication number Publication date
CN103811339B (zh) 2016-12-21
WO2014071652A1 (zh) 2014-05-15
US9601566B2 (en) 2017-03-21
US20150318349A1 (en) 2015-11-05

Similar Documents

Publication Publication Date Title
CN103811341B (zh) 半导体器件及其制造方法
CN103811345B (zh) 半导体器件及其制造方法
CN103811344A (zh) 半导体器件及其制造方法
US11810823B2 (en) Semiconductor arrangements and methods for manufacturing the same
CN103811320A (zh) 半导体器件及其制造方法
CN103928335B (zh) 半导体器件及其制造方法
US9508604B1 (en) Methods of forming punch through stop regions on FinFET devices on CMOS-based IC products using doped spacers
CN103811346A (zh) 半导体器件及其制造方法
CN111584486B (zh) 具有交错结构的半导体装置及其制造方法及电子设备
US9614056B2 (en) Methods of forming a tri-gate FinFET device
CN103928334B (zh) 半导体器件及其制造方法
CN103928333A (zh) 半导体器件及其制造方法
US9530869B2 (en) Methods of forming embedded source/drain regions on finFET devices
CN104377132A (zh) 半导体器件及其制造方法
CN103855009B (zh) 鳍结构制造方法
CN103811339A (zh) 半导体器件及其制造方法
CN111106176B (zh) 半导体器件及其制造方法及包括该半导体器件的电子设备
CN103811340A (zh) 半导体器件及其制造方法
CN104716171A (zh) 半导体设置及其制造方法
CN105390497B (zh) 包括带电荷体侧墙的cmos器件及其制造方法
CN104425601A (zh) 半导体器件及其制造方法
CN103985755A (zh) 半导体设置及其制造方法
CN103854981A (zh) 鳍结构制造方法
CN103000664B (zh) 半导体器件及其制造方法
CN103985749A (zh) 半导体设置及其制造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant