CN103698953B - 一种阵列基板、显示面板和显示装置 - Google Patents
一种阵列基板、显示面板和显示装置 Download PDFInfo
- Publication number
- CN103698953B CN103698953B CN201310745801.6A CN201310745801A CN103698953B CN 103698953 B CN103698953 B CN 103698953B CN 201310745801 A CN201310745801 A CN 201310745801A CN 103698953 B CN103698953 B CN 103698953B
- Authority
- CN
- China
- Prior art keywords
- release device
- static release
- array base
- base palte
- short
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000003068 static effect Effects 0.000 claims abstract description 170
- 238000009825 accumulation Methods 0.000 description 25
- 239000010409 thin film Substances 0.000 description 14
- 101100163833 Arabidopsis thaliana ARP6 gene Proteins 0.000 description 11
- 101100274255 Arabidopsis thaliana CHER1 gene Proteins 0.000 description 10
- 101100282741 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) GIC1 gene Proteins 0.000 description 10
- 101100282742 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) GIC2 gene Proteins 0.000 description 10
- 101100256906 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) SIC1 gene Proteins 0.000 description 10
- 238000010304 firing Methods 0.000 description 6
- 230000005540 biological transmission Effects 0.000 description 4
- 239000000758 substrate Substances 0.000 description 4
- 239000012528 membrane Substances 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 101100172705 Arabidopsis thaliana ESD4 gene Proteins 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0296—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices involving a specific disposition of the protective devices
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136204—Arrangements to prevent high voltage or static electricity failures
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/006—Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/133388—Constructional arrangements; Manufacturing methods with constructional differences between the display region and the peripheral region
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/025—Reduction of instantaneous peaks of current
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/04—Display protection
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/06—Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/08—Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Optics & Photonics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明实施例提供了一种阵列基板、显示面板和显示装置,用以解决现有的显示面板在受到挤压或者摩擦时,其中的集成电路中会积累大量的电荷,从而可能击穿该显示面板中的集成电路,进而对该显示面板中的集成电路造成损伤的问题。本发明实施例提供的一种阵列基板,包括:多条数据线和多条栅极线;至少一条数据线通过至少一个第一静电释放装置连接所述阵列基板上的第一引线,每个第一静电释放装置仅连接一条数据线;或者,至少一条栅极线通过至少一个第二静电释放装置连接所述阵列基板上的第二引线,每个第二静电释放装置仅连接一条栅极线。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种阵列基板、显示面板和显示装置。
背景技术
现有的显示装置可以采用多种不同的显示面板,例如,有机发光二极管(OLED,OrganicLight-EmittingDiode)面板,薄膜晶体管液晶显示器(TFT-LCD,ThinFilmTransistorLiquidCrystalDisplay)。下面以TFT-LCD为例说明显示面板中的重要组成部分-阵列基板。
现有的TFT-LCD是由阵列基板和彩膜基板对盒而形成的。阵列基板中相互交叉地配置定义像素区域的栅极线和数据线,在各像素区域中配置像素电极和薄膜晶体管。将驱动信号施加到栅极线上,图像数据通过信号线施加到像素电极。然后在彩膜极板上配置黑矩阵,在各像素区域配置滤色层,配置公共电极,最后在阵列基板和彩膜基板对盒后充入液晶,通过加载栅极驱动信号和像素电极的电压来控制液晶的偏转从而控制光线的强弱,配合彩膜基板的功能,在基板上显示出所要表达的图像。
现有的TFT-LCD在制作和运输过程中,由于受到挤压或者摩擦的作用,很容易在TFT-LCD的集成电路中积累大量的电荷,这些静电荷很可能会击穿TFT-LCD中的集成电路,从而对TFT-LCD中的集成电路造成损伤。
综上所述,现有的显示面板在受到挤压或者摩擦时,会在显示面板的集成电路中积累大量的电荷,这些静电荷很可能会击穿显示面板中的集成电路,从而对显示面板中的集成电路造成损伤。
发明内容
本发明实施例提供了一种阵列基板、显示面板和显示装置,用以解决现有的显示面板在受到挤压或者摩擦时,其中的集成电路中会积累大量的电荷,从而可能击穿该显示面板中的集成电路,进而对该显示面板中的集成电路造成损伤的问题。
基于上述问题,本发明实施例提供的一种阵列基板,包括:多条数据线和多条栅极线;至少一条数据线通过至少一个第一静电释放装置连接所述阵列基板上的第一引线,每个第一静电释放装置仅连接一条数据线;或者,至少一条栅极线通过至少一个第二静电释放装置连接所述阵列基板上的第二引线,每个第二静电释放装置仅连接一条栅极线;
所述第一静电释放装置,用于在其连接的数据线上的信号的电压大于第一阈值时开启,并在其连接的数据线上的信号的电压不大于第二阈值时关断,所述第一引线上的信号的电压不大于第二阈值;
所述第二静电释放装置,用于在其连接的栅极线上的信号的电压大于第三阈值时开启,并在其连接的栅极线上的信号的电压不大于第四阈值时关断,所述第二引线上的信号的电压不大于第四阈值。
本发明实施例还提供一种显示面板,包括本发明实施例提供的阵列基板。
本发明实施例提供的一种显示装置,包括本发明实施例提供的显示面板。
本发明实施例的有益效果包括:
本发明实施例提供了一种阵列基板、显示面板和显示装置,若阵列基板上至少一条数据线通过至少一个第一静电释放装置连接到阵列基板上的第一引线,其中,每个第一静电释放装置仅连接一条数据线,在包含该阵列基板的显示面板中与连接第一静电释放装置的数据线相连的集成电路中积累电荷,且积累的电荷能够使该数据线连接的第一静电释放装置开启时,连接该数据线的集成电路中积累的电荷能够通过第一静电释放装置释放到第一引线上,从而避免了积累的电荷击穿该集成电路,进而避免对该显示面板造成损伤;并在该数据线连接的集成电路中积累的电荷释放至该数据线上的信号的电压不大于第二阈值时,该数据线连接的第一静电释放装置关断,从而使得该数据线能够向该数据线连接的像素传输信号,避免第一引线上的信号对该数据线连接的像素造成干扰,保证包含该阵列基板的显示面板能够正常工作。若至少一条栅极线通过至少一个第二静电释放装置连接该阵列基板上的第二引线,其中,每个第二静电释放装置仅连接一条栅极线;在包含该阵列基板的显示面板中与连接第二静电释放装置的栅极线相连的集成电路中积累电荷,且积累的电荷能够使连接该栅极线的第二静电释放装置开启时,连接该栅极线的集成电路中积累的电荷能够通过第二静电释放装置释放到第二引线上,从而避免积累的电荷击穿该集成电路,进而避免对该显示面板造成损伤;并在该栅极线连接的集成电路中积累的电荷释放至该栅极线上的信号的电压不大于第四阈值时,该栅极线连接的第二静电释放装置关断,从而使得该栅极线能够向该栅极线连接的像素传输信号,避免第二引线上的信号对该栅极线连接的像素造成干扰,保证包含该阵列基板的显示面板能够正常工作。
附图说明
图1a为本发明实施例提供的阵列基板之一的结构示意图;
图1b为本发明实施例提供的阵列基板之二的结构示意图;
图2为本发明实施例提供的阵列基板之三的结构示意图;
图3a为本发明实施例提供的阵列基板之四的结构示意图;
图3b为本发明实施例提供的阵列基板之五的结构示意图;
图4为本发明实施例提供的阵列基板之六的结构示意图。
具体实施方式
本发明实施例提供的一种阵列基板,在该阵列基板中至少一条数据线通过至少一个第一静电释放装置连接该阵列基板上的第一引线,且每个第一静电释放装置仅连接一条数据线时,在包含该阵列基板的显示面板中与连接第一静电释放装置的数据线相连的集成电路中积累电荷,且积累的电荷能够使该数据线连接的第一静电释放装置开启时,连接该数据线的集成电路中积累的电荷能够通过第一静电释放装置释放到第一引线上,从而避免了积累的电荷击穿该集成电路;并在该数据线连接的集成电路中积累的电荷释放至该数据线连接的第一静电释放装置关断时,该数据线能够向该数据线连接的像素传输信号,避免第一引线上的信号对该数据线连接的像素造成干扰。在该阵列基板中至少一条栅极线通过至少一个第二静电释放装置连接该阵列基板上的第二引线,且每个第二静电释放装置仅连接一条栅极线时,在包含该阵列基板的显示面板中与连接第二静电释放装置的栅极线相连的集成电路中积累电荷,且积累的电荷能够使连接该栅极线的第二静电释放装置开启时,连接该栅极线的集成电路中积累的电荷能够通过第二静电释放装置释放到第二引线上,从而避免积累的电荷击穿该集成电路;并在该栅极线连接的集成电路中积累的电荷释放至该栅极线连接的第二静电释放装置关断时,该栅极线能够向该栅极线连接的像素传输信号,避免第二引线上的信号对该栅极线连接的像素造成干扰。
下面结合说明书附图,对本发明实施例提供的一种阵列基板、显示面板和显示装置的具体实施方式进行说明。
本发明实施例提供的一种阵列基板,包括:多条数据线和多条栅极线;至少一条数据线通过至少一个第一静电释放装置连接该阵列基板上的第一引线,每个第一静电释放装置仅连接一条数据线;或者,至少一条栅极线通过至少一个第二静电释放装置连接该阵列基板上的第二引线,每个第二静电释放装置仅连接一条栅极线;其中,第一静电释放装置,用于在其连接的数据线上的信号的电压大于第一阈值时开启,并在其连接的数据线上的信号的电压不大于第二阈值时关断,第一引线上的信号的电压不大于第二阈值;第二静电释放装置,用于在其连接的栅极线上的信号的电压大于第三阈值时开启,并在其连接的栅极线上的信号的电压不大于第四阈值时关断,第二引线上的信号的电压不大于第四阈值。
其中,第一阈值与第一静电释放装置的结构有关,当第一静电释放装置采用两个薄膜晶体管时,第一阈值约为几百伏至几千伏。
其中,第二阈值由第一静电释放装置中的薄膜晶体管的特性决定,大约在零伏左右。
当第一静电释放装置采用两个薄膜晶体管时,若第一静电释放装置连接的数据线上的信号的电压大于第一阈值,此时,第一静电释放装置开启,并且开启电流很大,这样其连接的数据线上积累的静电荷会迅速被释放掉,使得该数据线上的电压与第一引线上的电压相等,即不大于第二阈值,第一静电释放装置关闭。在第一静电释放装置连接的数据线上的电压为十几伏时,第一静电释放装置也会开启,但是开启电流很小,可以忽略其影响,所以当把包括该阵列基板的显示面板正常工作时(即,数据线上的电压为10V左右,栅极线上的电压为20V左右,公共电极上的电压为5V左右)是不会影响该显示面板正常工作的。
其中,第三阈值与第二静电释放装置的结构有关,当第二静电释放装置采用两个薄膜晶体管时,第三阈值约为几百伏至几千伏。
其中,第四阈值由第二静电释放装置中的薄膜晶体管的特性决定,大约在零伏左右。
当第二静电释放装置采用两个薄膜晶体管时,若第二静电释放装置连接的数据线上的信号的电压大于第一阈值,此时,第二静电释放装置开启,并且开启电流很大,这样其连接的栅极线上积累的静电荷会迅速被释放掉,使得该栅极线上的电压与第二引线上的电压相等,即不大于第四阈值,第二静电释放装置关闭。在第二静电释放装置连接的栅极线上的电压为十几伏时,第二静电释放装置也会开启,但是开启电流很小,可以忽略其影响,所以当把包括该阵列基板的显示面板正常工作时(即,数据线上的电压为10V左右,栅极线上的电压为20V左右,公共电极上的电压为5V左右)是不会影响该显示面板正常工作的。
图1a所示的阵列基板11中包括多条数据线(显示区12中纵向的引线)和多条栅极线(显示区12中横向的引线);两条数据线通过第一静电释放装置ESD1连接阵列基板11上的第一引线L1,每个第一静电释放装置ESD1仅连接一条数据线,其中,第一引线L1可以位于显示区12中,也可以位于显示区12以外,较佳地,第一引线L1位于显示区12以外;这两条数据线中的每一条数据线均通过两个第一静电释放装置ESD1连接阵列基板11上的第一引线L1。其中,图1a还包括与数据线相连的源极驱动集成电路SIC1和SIC2,与栅极线相连的栅极驱动集成电路GIC1和GIC2,源极驱动集成电路SIC1和SIC2以及栅极驱动集成电路GIC1和GIC2可以位于阵列基板上,也可以位于与阵列基板相连的柔性电路板上。在本发明实施例中以源极驱动集成电路SIC1和SIC2以及栅极驱动集成电路GIC1和GIC2位于阵列基板上进行说明。阵列基板11上的第一引线L1可以设置一条,也可以设置多条。
当与连接第一静电释放装置的数据线相连的集成电路中积累的静电荷使得该数据线上的电压大于第一阈值时,与该数据线相连的第一静电释放装置开启,使得与该数据线相连的集成电路中积累的静电荷能够通过与该数据线相连的第一静电释放装置释放到第一引线L1上,避免了积累的静电荷击穿与该数据线相连的集成电路。而在静电荷释放至该数据线上的电压不大于第二阈值时,与该数据线相连的第一静电释放装置关断,使得该数据线上的信号不会受到第一引线L1上的信号的干扰,该数据线能够将源极驱动集成电路输出的信号传输到像素(图1a中未示出)上。
图1b所示的阵列基板11中包括多条数据线(显示区12中纵向的引线)和多条栅极线(显示区12中横向的引线);三条栅极线通过第二静电释放装置ESD2连接阵列基板11上的第二引线L2,每个第二静电释放装置ESD2仅连接一条栅极线,其中,第二引线L2可以位于显示区12中,也可以位于显示区12以外,较佳地,第二引线L2位于显示区12以外;这三条栅极线中的一条栅极线通过一个第二静电释放装置ESD2连接阵列基板11上的第二引线L2,这三条栅极线中的另外两条栅极线中的每一条栅极线均通过两个第二静电释放装置连接阵列基板11上的第二引线L2。其中,图1b还包括与数据线相连的源极驱动集成电路SIC1和SIC2,与栅极线相连的栅极驱动集成电路GIC1和GIC2,源极驱动集成电路SIC1和SIC2以及栅极驱动集成电路GIC1和GIC2可以位于阵列基板上,也可以位于与阵列基板相连的柔性电路板上。阵列基板11上的第二引线L2可以设置一条,也可以设置多条。
当与连接第二静电释放装置的栅极线相连的集成电路中积累的静电荷使得该栅极线上的电压大于第三阈值时,与该栅极线相连的第二静电释放装置开启,使得与该栅极线相连的集成电路中积累的静电荷能够通过与该栅极线相连的第二静电释放装置释放到第二引线L2上,避免了积累的静电荷击穿与该栅极线相连的集成电路。而在静电荷释放至该栅极线上的电压不大于第四阈值时,与该栅极线相连的第二静电释放装置关断,使得该栅极线上的信号不会受到第二引线L2上的信号的干扰,该栅极线能够将栅极驱动集成电路输出的信号传输到像素(图1b中未示出)上。
较佳地,阵列基板上的每一条数据线通过至少一个第一静电释放装置连接该阵列基板上的第一引线。
较佳地,阵列基板上的每一条栅极线通过至少一个第二静电释放装置连接该阵列基板上的第二引线。
如图2所示,阵列基板11上每一条数据线通过一个第一静电释放装置ESD1连接阵列基板11上的第一引线L1;阵列基板11上每一条栅极线通过一个第二静电释放装置ESD2连接阵列基板11上的第二引线L2。
较佳地,本发明实施例提供的阵列基板还包括至少一个位于该阵列基板上的第一短路环,每个第一短路环连接至少一个第一静电释放装置,每个第一短路环通过一个第三静电释放装置连接该阵列基板上的第一引线;第三静电释放装置,用于在其连接的第一短路环上的信号的电压大于第五阈值时开启,并在其连接的第一短路环上的信号的电压不大于第六阈值时关断,第一引线上的信号的电压不大于第六阈值。
其中,第五阈值与第三静电释放装置的结构有关,当第三静电释放装置采用两个薄膜晶体管时,第五阈值约为几百伏至几千伏。
其中,第六阈值由第三静电释放装置中的薄膜晶体管的特性决定,大约在零伏左右。
当第三静电释放装置采用两个薄膜晶体管时,若第三静电释放装置连接的第一短路环上的信号的电压大于第五阈值,此时,第三静电释放装置开启,并且开启电流很大,这样其连接的第一短路环上的静电荷会迅速被释放掉,使得该第一短路环上的电压与第一引线上的电压相等,即不大于第六阈值,第三静电释放装置关闭。
如图3a所示的阵列基板11中包括多条数据线(显示区12中纵向的引线)、多条栅极线(显示区12中横向的引线)和两条位于阵列基板11上的第一短路环SR1;六条数据线通过第一静电释放装置ESD1连接阵列基板11上的第一短路环SR1,每个第一静电释放装置ESD1仅连接一条数据线,其中,有四条数据线各自分别连接一个第一静电释放装置ESD1,有两条数据线各自分别连接两个第一静电释放装置ESD1;每条第一短路换SR1通过两个第三静电释放装置ESD3连接第一引线L1,其中,第一短路环SR1可以位于显示区12中,也可以位于显示区12以外,较佳地,第一短路环SR1位于显示区12以外;第一引线L1可以位于显示区12中,也可以位于显示区12以外,较佳地,第一引线L1位于显示区12以外。其中,图3a还包括与数据线相连的源极驱动集成电路SIC1和SIC2,与栅极线相连的栅极驱动集成电路GIC1和GIC2,源极驱动集成电路SIC1和SIC2以及栅极驱动集成电路GIC1和GIC2可以位于阵列基板上,也可以位于与阵列基板相连的柔性电路板上。阵列基板11上的第一引线L1可以设置一条,也可以设置多条。阵列基板上的第一短路环SR1可以设置一条,也可以设置多条。
当第一短路环上的信号的电压大于第五阈值时,与该第一短路环相连的第三静电释放装置开启,使得该第一短路环上的静电荷能够通过与该第一短路环相连的第三静电释放装置释放到第一引线L1上。而在静电荷释放至该第一短路环上的信号的电压不大于第六阈值时,与该第一短路环相连的第三静电释放装置关断,使得连接该第一短路环的第一静电释放装置所连接的数据线上的信号不会受到第一引线L1上的信号的干扰,这些数据线能够不受干扰地将源极驱动集成电路输出的信号传输到像素(图3a中未示出)上。采用这种两级静电释放装置串联的结构,可以更好地避免第一引线L1上的信号对数据线上的信号的干扰。当然,也可以采用更多级的静电释放装置串联的结构,但这会降低显示区的面积与阵列基板的面积的比率。
进一步地,本发明实施例提供的阵列基板中可以设置K个第一短路环,M个第一静电释放装置,K个第一短路环中的mod(M/K)个第一短路环中的每个第一短路环连接个第一静电释放装置;K个第一短路环中的其它第一短路环中的每个第一短路环连接个第一静电释放装置;mod代表取余函数,K小于等于M。
例如,阵列基板上设置了3个第一短路环,7个第一静电释放装置,3个第一短路环中的一个第一短路环连接3个第一静电释放装置,3个第一短路环中的另外两个第一短路环中的每一个第一短路环连接2个第一静电释放装置。
一条第一短路环将第一静电释放装置和第三静电释放装置串联起来,也就是说,要将一条数据线及其连接的源极驱动集成电路上积累的静电荷释放,需要经过第一静电释放装置和第三静电释放装置,从而提高电路的可靠性,避免第一静电释放装置或第三静电释放装置短路时,发生信号串扰。另外,K个第一短路环即K条静电释放的路径可以缓解静电释放的压力,提高静电释放的效率。
较佳地,本发明实施例提供的阵列基板还包括至少一个位于该阵列基板上的第二短路环,每个第二短路环连接至少一个第二静电释放装置,每个第二短路环通过一个第四静电释放装置连接该阵列基板上的第二引线;第四静电释放装置,用于在其连接的第二短路环上的信号的电压大于第七阈值时开启,并在其连接的第二短路环上的信号的电压不大于第八阈值时关断,第二引线上的信号的电压不大于第八阈值。
其中,第七阈值与第四静电释放装置的结构有关,当第四静电释放装置采用两个薄膜晶体管时,第七阈值约为几百伏至几千伏。
其中,第八阈值由第四静电释放装置中的薄膜晶体管的特性决定,大约在零伏左右。
当第四静电释放装置采用两个薄膜晶体管时,若第四静电释放装置连接的第二短路环上的信号的电压大于第七阈值,此时,第四静电释放装置开启,并且开启电流很大,这样其连接的第二短路环上积累的静电荷会迅速被释放掉,使得该第二短路环上的电压与第二引线上的电压相等,即不大于第八阈值,第四静电释放装置关闭。
如图3b所示的阵列基板11中包括多条数据线(显示区12中纵向的引线)、多条栅极线(显示区12中横向的引线)和两条位于阵列基板11上的第二短路换SR2;四条栅极线通过第二静电释放装置ESD2连接阵列基板11上的第二短路环SR2,每个第二静电释放装置ESD2仅连接一条栅极线,其中,有两条栅极线各自分别连接一个第二静电释放装置ESD2,有两条栅极线各自分别连接两个第二静电释放装置ESD2;每条第二短路换SR2通过两个第四静电释放装置ESD4连接第二引线L2,其中,第二短路环SR2可以位于显示区12中,也可以位于显示区12以外,较佳地,第二短路环SR2位于显示区12以外;第二引线L2可以位于显示区12中,也可以位于显示区12以外,较佳地,第二引线L2位于显示区12以外。其中,图3b还包括与数据线相连的源极驱动集成电路SIC1和SIC2,与栅极线相连的栅极驱动集成电路GIC1和GIC2,源极驱动集成电路SIC1和SIC2以及栅极驱动集成电路GIC1和GIC2可以位于阵列基板上,也可以位于与阵列基板相连的柔性电路板上。阵列基板11上的第二引线L2可以设置一条,也可以设置多条。阵列基板上的第二短路环SR2可以设置一条,也可以设置多条。
当第二短路环上的信号的电压大于第七阈值时,与该第二短路环相连的第四静电释放装置开启,使得该第二短路环上的静电荷能够通过与该第二短路环相连的第四静电释放装置释放到第二引线L2上。而在静电荷释放至该第二短路环上的信号的电压不大于第八阈值时,与该第二短路环相连的第四静电释放装置关断,使得连接该第二短路环的第二静电释放装置所连接的栅极线上的信号不会受到第二引线L2上的信号的干扰,该栅极线能够不受干扰地将栅极驱动集成电路输出的信号传输到像素(图3b中未示出)上。采用这种两级静电释放装置串联的结构,可以更好地避免第二引线L2上的信号对栅极线上的信号的干扰。当然,也可以采用更多级的静电释放装置串联的结构,但这会降低显示区的面积与阵列基板的面积的比率。
进一步地,本发明实施例提供的阵列基板上可以设置L个第二短路环,N个第二静电释放装置,L个第二短路环中的mod(N/L)个第二短路环中的每个第二短路环连接个第二静电释放装置;L个第二短路环中的其它第二短路环中的每个第二短路环连接个第二静电释放装置,mod代表取余函数,L小于等于N。
例如,第二短路环为4个,第二静电释放装置为7个,则4个第二短路环中的3个第二短路环中的每个第二短路环分别连接2个第二静电释放装置,4个第二短路环中的另外一个第二短路环连接1个第二静电释放装置。
一条第二短路环将第二静电释放装置和第四静电释放装置串联起来,也就是说,要将一条栅极线及其连接的栅极驱动集成电路上积累的静电荷释放,需要经过第二静电释放装置和第四静电释放装置,从而提高电路的可靠性,避免第二静电释放装置或第四静电释放装置短路时,发生信号串扰。另外,L个第二短路环即L条静电释放的路径可以缓解静电释放的压力,提高静电释放的效率。
较佳地,阵列基板上的第一引线和该阵列基板上的第二引线,均为公共电极线。
图4所示的阵列基板11中包括多条数据线(显示区12中纵向的引线)、多条栅极线(显示区12中横向的引线)、位于阵列基板11上的公共电极线Vcom、四条第一短路环SR1和两条第二短路环SR2;每条数据线分别通过两个第一静电释放装置ESD1连接阵列基板11上的第一短路环SR1,每个第一静电释放装置ESD1仅连接一条数据线,相邻两条数据线分别通过第一静电释放装置ESD1连接在不同的第一短路环SR1上;每条栅极线分别通过两个第二静电释放装置ESD2连接阵列基板11上的第二短路环SR2,每个第二静电释放装置ESD2仅连接一条栅极线;每条第一短路环SR1通过两个第三静电释放装置ESD3连接公共电极线Vcom,每条第二短路环SR2通过两个第四静电释放装置ESD4连接公共电极线Vcom,其中,四条第一短路环SR1和两条第二短路环SR2均位于显示区12以外;其中,图4还包括与数据线相连的源极驱动集成电路SIC1和SIC2,与栅极线相连的栅极驱动集成电路GIC1和GIC2。
本发明实施例还提供一种显示面板,包括本发明实施例提供的阵列基板。
本发明实施例还提供一种显示装置,包括本发明实施例提供的显示面板。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (8)
1.一种阵列基板,其特征在于,包括:多条数据线和多条栅极线;至少一条数据线通过至少一个第一静电释放装置连接所述阵列基板上的第一引线,每个第一静电释放装置仅连接一条数据线;或者,至少一条栅极线通过至少一个第二静电释放装置连接所述阵列基板上的第二引线,每个第二静电释放装置仅连接一条栅极线;
所述第一静电释放装置,用于在其连接的数据线上的信号的电压大于第一阈值时开启,并在其连接的数据线上的信号的电压不大于第二阈值时关断,所述第一引线上的信号的电压不大于第二阈值;
所述第二静电释放装置,用于在其连接的栅极线上的信号的电压大于第三阈值时开启,并在其连接的栅极线上的信号的电压不大于第四阈值时关断,所述第二引线上的信号的电压不大于第四阈值;
所述阵列基板还包括:至少一个位于所述阵列基板上的第一短路环,每个第一短路环连接至少一个第一静电释放装置,每个第一短路环通过至少一个第三静电释放装置连接所述阵列基板上的第一引线;
所述第三静电释放装置,用于在其连接的第一短路环上的信号的电压大于第五阈值时开启,并在其连接的第一短路环上的信号的电压不大于第六阈值时关断,所述第一引线上的信号的电压不大于第六阈值;
其中,在第一短路环为K个,第一静电释放装置为M个时,K个第一短路环中的mod(M/K)个第一短路环中的每个第一短路环连接个第一静电释放装置;其它第一短路环中的每个第一短路环连接个第一静电释放装置,所述mod代表取余函数,K小于等于M。
2.如权利要求1所述的阵列基板,其特征在于,每一条数据线通过至少一个第一静电释放装置连接所述阵列基板上的第一引线。
3.如权利要求1所述的阵列基板,其特征在于,每一条栅极线通过至少一个第二静电释放装置连接所述阵列基板上的第二引线。
4.如权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括:至少一个位于所述阵列基板上的第二短路环,每个第二短路环连接至少一个第二静电释放装置,每个第二短路环通过至少一个第四静电释放装置连接所述阵列基板上的第二引线;
所述第四静电释放装置,用于在其连接的第二短路环上的信号的电压大于第七阈值时开启,并在其连接的第二短路环上的信号的电压不大于第八阈值时关断,所述第二引线上的信号的电压不大于第八阈值。
5.如权利要求4所述的阵列基板,其特征在于,第二短路环为L个,第二静电释放装置为N个,L个第二短路环中的mod(N/L)个第二短路环中的每个第二短路环连接个第二静电释放装置;其它第二短路环中的每个第二短路环连接个第二静电释放装置,所述mod代表取余函数,L小于等于N。
6.如权利要求1所述的阵列基板,其特征在于,所述阵列基板上的第一引线和所述阵列基板上的第二引线均为公共电极线。
7.一种显示面板,其特征在于,所述显示面板包括权利要求1~6任一所述的阵列基板。
8.一种显示装置,其特征在于,所述显示装置包括如权利要求7所述的显示面板。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310745801.6A CN103698953B (zh) | 2013-12-30 | 2013-12-30 | 一种阵列基板、显示面板和显示装置 |
US14/431,488 US9799259B2 (en) | 2013-12-30 | 2014-06-30 | Array substrate, display panel and display device |
PCT/CN2014/081246 WO2015100989A1 (zh) | 2013-12-30 | 2014-06-30 | 阵列基板、显示面板和显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310745801.6A CN103698953B (zh) | 2013-12-30 | 2013-12-30 | 一种阵列基板、显示面板和显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103698953A CN103698953A (zh) | 2014-04-02 |
CN103698953B true CN103698953B (zh) | 2016-07-06 |
Family
ID=50360533
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310745801.6A Active CN103698953B (zh) | 2013-12-30 | 2013-12-30 | 一种阵列基板、显示面板和显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9799259B2 (zh) |
CN (1) | CN103698953B (zh) |
WO (1) | WO2015100989A1 (zh) |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103698953B (zh) * | 2013-12-30 | 2016-07-06 | 京东方科技集团股份有限公司 | 一种阵列基板、显示面板和显示装置 |
CN105321444B (zh) * | 2014-05-29 | 2019-05-31 | 联咏科技股份有限公司 | 图像显示系统及其显示驱动模块 |
CN104218042B (zh) * | 2014-09-02 | 2017-06-09 | 合肥鑫晟光电科技有限公司 | 一种阵列基板及其制备方法、显示装置 |
CN104392990B (zh) * | 2014-11-25 | 2018-07-13 | 合肥鑫晟光电科技有限公司 | 一种阵列基板及显示装置 |
CN104882452B (zh) * | 2015-06-05 | 2017-10-17 | 合肥鑫晟光电科技有限公司 | 一种阵列基板、显示面板及阵列基板的制造方法 |
CN104880881B (zh) * | 2015-06-25 | 2017-07-28 | 京东方科技集团股份有限公司 | 一种阵列基板及其修复方法、显示面板和显示装置 |
CN105182645B (zh) * | 2015-10-12 | 2018-09-11 | 京东方科技集团股份有限公司 | 显示基板及其制作方法和显示装置 |
CN105390118A (zh) * | 2015-12-28 | 2016-03-09 | 武汉华星光电技术有限公司 | 显示面板与阵列栅极驱动电路以及显示面板的布局方法 |
US10037723B2 (en) * | 2016-09-15 | 2018-07-31 | L3 Communications Corp. | Fault-tolerant LCD display |
US10502374B2 (en) * | 2017-01-30 | 2019-12-10 | Ideal Industries Lighting Llc | Light fixtures and methods |
CN106990633A (zh) * | 2017-05-19 | 2017-07-28 | 京东方科技集团股份有限公司 | 显示基板及其驱动方法和显示面板 |
CN106935222A (zh) | 2017-05-22 | 2017-07-07 | 京东方科技集团股份有限公司 | 保护电路、阵列基板以及显示装置 |
KR102402084B1 (ko) | 2017-08-24 | 2022-05-25 | 삼성디스플레이 주식회사 | 표시 장치 |
CN107479285B (zh) | 2017-08-31 | 2020-05-12 | 京东方科技集团股份有限公司 | 一种阵列基板及显示装置 |
JP6753885B2 (ja) * | 2018-04-16 | 2020-09-09 | シャープ株式会社 | アクティブマトリクス基板、表示装置およびアクティブマトリクス基板の欠陥修正方法 |
CN109445211A (zh) * | 2018-11-06 | 2019-03-08 | 惠科股份有限公司 | 阵列基板及其制备方法、显示装置 |
US20200144307A1 (en) * | 2018-11-06 | 2020-05-07 | HKC Corporation Limited | Array substrate, manufacturing method of the array substrate, and display device |
KR20200133888A (ko) * | 2019-05-20 | 2020-12-01 | 삼성디스플레이 주식회사 | 표시 장치 및 그것을 포함하는 전자 장치 |
CN110346994B (zh) * | 2019-07-23 | 2022-07-08 | 昆山国显光电有限公司 | 阵列基板和显示面板 |
CN111403424B (zh) * | 2020-03-30 | 2023-03-21 | 厦门天马微电子有限公司 | 一种阵列基板、显示面板及显示装置 |
US12078897B2 (en) | 2022-07-27 | 2024-09-03 | Hefei Xinsheng Optoelectronics Technology Co., Ltd. | Display panel and display device |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW536648B (en) * | 1998-11-26 | 2003-06-11 | Hitachi Ltd | Liquid crystal display device |
CN1955825A (zh) * | 2005-10-27 | 2007-05-02 | 中华映管股份有限公司 | 薄膜晶体管阵列基板以及液晶显示面板 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3251474B2 (ja) | 1995-09-06 | 2002-01-28 | シャープ株式会社 | アクティブマトリクス基板 |
KR100386849B1 (ko) | 2001-07-10 | 2003-06-09 | 엘지.필립스 엘시디 주식회사 | 박막 트랜지스터 표시장치의 정전방전 방지회로 |
JP4305486B2 (ja) * | 2006-09-28 | 2009-07-29 | エプソンイメージングデバイス株式会社 | 液晶表示パネル |
CN101285974B (zh) * | 2007-04-11 | 2011-08-31 | 北京京东方光电科技有限公司 | 一种tft lcd面板静电放电保护电路及液晶显示器 |
KR101200258B1 (ko) * | 2008-12-26 | 2012-11-12 | 엘지디스플레이 주식회사 | 액정표시장치용 모 어레이 기판 |
CN103698953B (zh) * | 2013-12-30 | 2016-07-06 | 京东方科技集团股份有限公司 | 一种阵列基板、显示面板和显示装置 |
-
2013
- 2013-12-30 CN CN201310745801.6A patent/CN103698953B/zh active Active
-
2014
- 2014-06-30 WO PCT/CN2014/081246 patent/WO2015100989A1/zh active Application Filing
- 2014-06-30 US US14/431,488 patent/US9799259B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW536648B (en) * | 1998-11-26 | 2003-06-11 | Hitachi Ltd | Liquid crystal display device |
CN1955825A (zh) * | 2005-10-27 | 2007-05-02 | 中华映管股份有限公司 | 薄膜晶体管阵列基板以及液晶显示面板 |
Also Published As
Publication number | Publication date |
---|---|
US20160027372A1 (en) | 2016-01-28 |
WO2015100989A1 (zh) | 2015-07-09 |
CN103698953A (zh) | 2014-04-02 |
US9799259B2 (en) | 2017-10-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103698953B (zh) | 一种阵列基板、显示面板和显示装置 | |
CN105405406B (zh) | 栅极驱动电路和使用栅极驱动电路的显示器 | |
CN105609041B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
CN104318902B (zh) | 有机发光显示器的像素电路及驱动方法、有机发光显示器 | |
CN104062784B (zh) | 一种面板检测电路及显示面板 | |
CN103400546B (zh) | 一种阵列基板及其驱动方法、显示装置 | |
CN102654979B (zh) | 像素电路、显示面板、显示设备和电子单元 | |
US9984622B2 (en) | Pixel driving circuit, driving method thereof and display device using the same | |
CN104483789B (zh) | 液晶显示面板及其驱动方法 | |
CN103971640B (zh) | 一种像素驱动电路及其驱动方法和显示装置 | |
CN104680976B (zh) | 像素补偿电路、显示装置及驱动方法 | |
CN110689833B (zh) | 显示装置 | |
CN102655145B (zh) | 一种静电释放保护电路及其工作方法 | |
CN103985353B (zh) | 发光控制电路、其驱动电路及其有机发光二极管显示面板 | |
CN104036731B (zh) | 像素电路和显示装置 | |
CN105139806A (zh) | 阵列基板、显示面板和显示装置 | |
CN106782332B (zh) | 有机发光显示面板及其驱动方法、有机发光显示装置 | |
CN104008726A (zh) | 有源有机电致发光显示器的像素电路及其驱动方法 | |
CN110060645A (zh) | 一种移位寄存器及其驱动方法、栅极驱动电路、显示装置 | |
CN103489401A (zh) | 像素电路及其驱动方法、阵列基板和显示装置 | |
CN104050923A (zh) | 像素电路及采用此像素电路的显示设备 | |
CN110429120B (zh) | 一种阵列基板、其驱动方法、显示面板及显示装置 | |
CN103500556A (zh) | 一种像素电路及其驱动方法、薄膜晶体管背板 | |
CN203366703U (zh) | 一种阵列基板及显示装置 | |
CN108154861A (zh) | 一种削角电压产生电路及液晶显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |