CN103680378B - 时序控制器、显示装置及其驱动方法 - Google Patents
时序控制器、显示装置及其驱动方法 Download PDFInfo
- Publication number
- CN103680378B CN103680378B CN201310363333.6A CN201310363333A CN103680378B CN 103680378 B CN103680378 B CN 103680378B CN 201310363333 A CN201310363333 A CN 201310363333A CN 103680378 B CN103680378 B CN 103680378B
- Authority
- CN
- China
- Prior art keywords
- signal
- output mode
- control signal
- isolation control
- clock pulse
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims description 22
- 238000002955 isolation Methods 0.000 claims abstract description 143
- 238000000926 separation method Methods 0.000 abstract 2
- 238000010586 diagram Methods 0.000 description 26
- 230000002159 abnormal effect Effects 0.000 description 12
- 108010076504 Protein Sorting Signals Proteins 0.000 description 10
- 230000000694 effects Effects 0.000 description 6
- 239000013078 crystal Substances 0.000 description 3
- 238000005070 sampling Methods 0.000 description 3
- 230000003068 static effect Effects 0.000 description 3
- 230000007423 decrease Effects 0.000 description 2
- 230000001737 promoting effect Effects 0.000 description 2
- 208000032365 Electromagnetic interference Diseases 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/025—Reduction of instantaneous peaks of current
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/06—Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/08—Details of image data interface between the display device controller and the data line driver circuit
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明实施例提供一种时序控制器,包括驱动信号产生模块、时脉锁定模块及第一逻辑电路。驱动信号产生模块产生第一分隔控制信号。时脉锁定模块侦测源极驱动器中的复数个源极驱动单元是否均已锁定时脉信号。第一逻辑电路产生第二分隔控制信号,并依据第一时脉锁定信号及第一分隔控制信号的输出模式,调整第二分隔控制信号。闸极驱动器依据第二分隔控制信号的输出模式,选择性地输出复数个闸极驱动信号至闸极驱动器中的复数个闸极驱动单元。
Description
技术领域
本发明是关于一种时序控制器、显示装置及其驱动方法,特别是关于一种能够降低噪声影响并避免显示异常的时序控制器、显示装置及其驱动方法。
背景技术
一般而言,电磁相容(ElectromagneticCompatibility,EMC)包含电磁干扰(ElectromagneticInterference,EMI)及电磁耐受度(ElectromagneticSusceptibility,EMS),其中电磁耐受度中尤以静电放电(ElectrostaticDischarge,ESD)的测试最为重要。需说明的是,静电放电是指电子装置遭受过度电力而产生异常工作,会发生轻微当机、永久损毁或其他异常状况。具体而论,显示装置遭受静电放电可能会出现异常显示画面、画面停止或异常关机等异常状况。
举例而言,公知的显示装置包含有时序控制器、源极驱动器及闸极驱动器,且时序控制器通过可控制源极驱动器及闸极驱动器,使得显示装置的面板可以显示出各种画面。为了使画面能够正常显示,时序控制器应先确认源极驱动器中各个源极驱动单元已经锁定系统的时脉,以确保接受数据的正确性。然而,当静电进入源极驱动器或时序控制器时,可能造成源极驱动单元脱锁(looselock)的情况,使得时序控制器传送异常的数据至源极驱动器中,而导致面板显示异常。
在实际情况中,为了避免面板显示异常,公知的的显示装置在受干扰而脱锁时,会停止传送数据至源极驱动器,并以黑屏取代异常显示画面。然而,黑屏的出现会降低使用者的观影品质,且容易让使用者查觉不正常的显示画面。据此,业界亟需不影响操作效率并能够在受干扰时改善显示效果的显示装置。
发明内容
有鉴于此,本发明在于提出一种避免显示异常并能减少噪声影响的时序控制器。当应用所述时序控制器的显示装置受到噪声干扰时,时序控制器会停止闸极驱动器的动作,使得显示装置维持显示前一个画框里的正确数据,提升使用者的观影品质。
本发明实施例提供一种时序控制器,分别耦接一源极驱动器以及一闸极驱动器。所述时序控制器包括驱动信号产生模块、时脉锁定模块以及第一逻辑电路。驱动信号产生模块用以产生第一分隔控制信号。时脉锁定模块耦接源极驱动器,用以侦测源极驱动器中的复数个源极驱动单元是否均已锁定时脉信号,据以输出经源极驱动器调整后的第一时脉锁定信号。第一逻辑电路耦接驱动信号产生模块以及时脉锁定模块,用以产生第二分隔控制信号,并依据第一时脉锁定信号的输出模式以及第一分隔控制信号的输出模式,调整第二分隔控制信号的输出模式。闸极驱动器依据第二分隔控制信号的输出模式,选择性地输出复数个闸极驱动信号至闸极驱动器中的复数个闸极驱动单元。
本发明在于提出一种避免显示异常并能减少噪声影响的显示装置。当所述显示装置受到噪声干扰时,显示装置中的时序控制器会停止闸极驱动器的动作,使得显示装置维持显示前一个画框里的正确数据,提升使用者的观影品质。
本发明实施例提供一种显示装置,包括显示面板、源极驱动器、闸极驱动器以及时序控制器。源极驱动器具有复数个源极驱动单元,每一个源极驱动单元至少耦接显示面板中的复数个数据线其中之一。闸极驱动器具有复数个闸极驱动单元,每一个闸极驱动单元至少耦接显示面板中的复数个扫描线其中之一。时序控制器包括驱动信号产生模块、时脉锁定模块以及第一逻辑电路。驱动信号产生模块用以产生第一分隔控制信号并依序产生复数个闸极驱动信号。时脉锁定模块耦接源极驱动器,用以侦测源极驱动器中的复数个源极驱动单元是否均已锁定时脉信号,据以输出经源极驱动器调整后的第一时脉锁定信号。第一逻辑电路耦接驱动信号产生模块以及时脉锁定模块,用以产生第二分隔控制信号,并依据第一时脉锁定信号的输出模式以及第一分隔控制信号的输出模式,调整第二分隔控制信号的输出模式。闸极驱动器依据第二分隔控制信号的输出模式,选择性地输出复数个闸极驱动信号至闸极驱动器中的复数个闸极驱动单元。
本发明在于提出一种避免显示异常并能减少噪声影响的显示装置驱动方法。当所述显示装置受到噪声干扰时,显示装置中的时序控制器会应用所述驱动方法会停止闸极驱动器的动作,使得显示装置维持显示前一个画框里的正确数据,提升使用者的观影品质。
本发明实施例提供一种显示装置驱动方法,包括产生第一分隔控制信号并依序产生复数个闸极驱动信号;侦测源极驱动器中的复数个源极驱动单元是否均已锁定时脉信号,据以输出经源极驱动器调整后的第一时脉锁定信号;产生第二分隔控制信号,并依据第一时脉锁定信号的输出模式以及第一分隔控制信号的输出模式,调整第二分隔控制信号的输出模式;依据第二分隔控制信号的输出模式,选择性地输出所述多个闸极驱动信号至闸极驱动器中的复数个闸极驱动单元。
综上所述,本发明实施例提供的显示装置受到干扰而脱锁时,时序控制器可以控制闸极驱动器中的复数个闸极驱动单元停止将受干扰的数据写入对应的暂存电容内,使得显示装置能够维持显示前一个画框里的既有数据。当时序控制器重新训练出源极驱动器中的正确时脉后,则时序控制器可再次驱动闸极驱动器中的复数个闸极驱动单元写入新的正确数据。由此,本发明的显示装置可保持显示数据的正确性,并减少了黑屏与显示异常的情况,从而有助于提升使用者的观影品质。
为使能更进一步了解本发明的特征及技术内容,请参阅以下有关本发明的详细说明与附图,但是此等说明与所附附图仅是用来说明本发明,而非对本发明的权利范围作任何的限制。
附图说明
图1A为本发明一实施例的显示装置的功能方块图。
图1B为本发明另一实施例的显示装置的功能方块图。
图1C为本发明又一实施例的显示装置的功能方块图。
图2为本发明一实施例的信号时序示意图。
图3为本发明一实施例的第一逻辑电路的电路示意图。
图4为本发明另一实施例的信号时序示意图。
图5为本发明另一实施例的第一逻辑电路与第二逻辑电路的电路示意图。
图6为本发明又一实施例的信号时序示意图。
图7为本发明又一实施例的第一逻辑电路的电路示意图。
图8为本发明再一实施例的信号时序示意图。
图9为本发明再一实施例的第一逻辑电路与第三逻辑电路的电路示意图。
图10为本发明又一实施例的显示装置于开机重置状态时的信号时序示意图。
图11为本发明的显示装置驱动方法的流程图。
【主要元件符号说明】
1、1a、1b:时序控制器
3、3a:显示装置10:驱动信号产生模块
12:时脉锁定模块
14、14a:第一逻辑电路
140:反相器142:反及闸
13a、13b:第二逻辑电路
130:取样电路
20:源极驱动器200:源极驱动单元
22:闸极驱动器220:闸极驱动单元
24:面板240:数据线
242:扫描线244:电晶体
246:电容26:画框同步模块
28:启动侦测模块
O1:第一分隔控制信号O2:第二分隔控制信号
O1_1:分隔控制信号
L1:第一时脉锁定信号L2:第二时脉锁定信号
S1~Sn:闸极驱动信号
G1~Gn:组合后的闸极驱动信号
T1~T4:时间点VS:画框起始信号
VCC:电源信号RS:电源启动信号
S40~S46:步骤流程
具体实施方式
请一并参见图1A与图2,图1A为本发明一实施例的显示装置的功能方块图,图2为本发明一实施例的信号时序示意图。如图所示,显示装置3包含时序控制器1、源极驱动器20、闸极驱动器22以及面板24,所述面板24是由复数条数据线240、复数条扫描线242、复数个电晶体244以及复数个电容246所组成,所属技术领域具有通常知识者应可明了面板24的组成与操作方式,本实施例在此不予赘述。
所述时序控制器1分别耦接源极驱动器20以及闸极驱动器22,用以控制源极驱动器20以及闸极驱动器22驱动面板24以显示画面。在此,时序控制器1中包括了驱动信号产生模块10、时脉锁定模块12以及第一逻辑电路14,驱动信号产生模块10耦接第一逻辑电路14,而第一逻辑电路14耦接时脉锁定模块12。另外,源极驱动器20以及闸极驱动器22分别包括有复数个源极驱动单元200以及复数个闸极驱动单元220。以下分别就显示装置3的各部元件作详细说明。
驱动信号产生模块10用以产生第一分隔控制信号O1并依序产生复数个闸极驱动信号S1~Sn。于实务上,闸极驱动信号S1~Sn为接续地输出的信号,而第一分隔控制信号O1是以固定周期送出一个脉波,在此可视为第一分隔控制信号O1周期地切换高电压位准与低电压位准的两种输出模式,也就是说,一个第一分隔控制信号O1脉波包括了从低电压位准输出模式至高电压位准输出模式的切换以及从高电压位准输出模式至低电压位准输出模式的切换。另外,每一个第一分隔控制信号O1的脉波输出的时间恰好包含了相邻传送的两个闸极驱动信号的切换时点。
时脉锁定模块12耦接源极驱动器20,用以侦测源极驱动器20中的复数个源极驱动单元200是否均已锁定时脉信号,据以输出经源极驱动器20调整后的第一时脉锁定信号L1。于实务上,当复数个源极驱动单元200均已锁定时脉信号时,则第一时脉锁定信号L1是处在高电压位准输出模式,而当一个以上的源极驱动单元200没有锁定时脉信号时,则第一时脉锁定信号L1会处在低电压位准输出模式。也就是说,第一时脉锁定信号L1的输出模式是由源极驱动器20中的源极驱动单元200决定。
从实际例子来看,当源极驱动单元200受到噪声或静电干扰而导致脱锁时,第一时脉锁定信号L1即会处在低电压位准输出模式。在脱锁的情况下,由于时序控制器1输出给源极驱动器20的数据并非正确可用的,时脉锁定模块12需提供可做为基准的时脉信号给各个源极驱动单元200,并训练这些源极驱动单元200直至每一个源极驱动单元200都锁定了时脉信号。当每一个源极驱动单元200再次锁定时脉信号后,时脉锁定模块12所输出的第一时脉锁定信号L1便会处在高电压位准输出模式,此时方能确保时序控制器1后续输出给源极驱动器20的数据正确性。
第一逻辑电路14用以产生第二分隔控制信号O2,并依据第一时脉锁定信号L1的输出模式以及第一分隔控制信号O1的输出模式,调整第二分隔控制信号O2的输出模式。详细来说,当第一逻辑电路14判断第一时脉锁定信号L1的输出模式是指示源极驱动器20中的源极驱动单元200均已锁定时脉信号时,第一逻辑电路14所输出的第二分隔控制信号L2的输出模式等于第一分隔控制信号L1的输出模式。另一方面,当第一逻辑电路14判断第一时脉锁定信号L1的输出模式指示至少一个的源极驱动单元200未锁定时脉信号时,则第一逻辑电路14所输出的第二分隔控制信号L2输出模式是固定指示闸极驱动器22停止输出闸极驱动信号S1~Sn(也就是相当于组合后的闸极驱动信号G1~Gn没有输出),即第二分隔控制信号L2输出模式是固定为高电压位准输出模式。
大致上,第一逻辑电路14是参考第一时脉锁定信号L1的输出模式以改变第一分隔控制信号O1的输出模式,而第二分隔控制信号O2实际上是调整后的第一分隔控制信号O1。换句话说,第一逻辑电路14产生的第二分隔控制信号O2合并地参考了第一时脉锁定信号L1的输出模式以及第一分隔控制信号O1的输出模式。
于图2所绘示的实施例中,第一时脉锁定信号L1在时间T1切换为低电压位准输出模式,显示在时间T1时至少一个的源极驱动单元200受到噪声或静电干扰而导致脱锁,恰好此时第一分隔控制信号O1为高电压位准输出模式,故第二分隔控制信号O2于时间T1同步地切换成高电压位准输出模式。值得注意的是,由于第一时脉锁定信号L1直到时间T2才转换成高电压位准输出模式,显示在时间T1到时间T2内的源极驱动单元200仍然在脱锁状态,据此第二分隔控制信号O2同样是固定在高电压位准输出模式。
为了更清楚地示范第一逻辑电路14的实施方式,请参见图3,图3为本发明一实施例的第一逻辑电路的电路示意图。如图3所示,第一分隔控制信号O1经过反相器140连接于反及闸142的一个输入端,而第一时脉锁定信号L1连接于反及闸142的另一个输入端,于反及闸142的输出端即可得第二分隔控制信号O2。请注意,本实施例虽示范了图3的电路,本领域普通技术人员应可在逻辑功能不变的情况下自由设计其他适当的电路,本发明不应以此为限。
请继续参见图1A与图2,闸极驱动器22依据第二分隔控制信号O2的输出模式,选择性地输出所述多个闸极驱动信号S1~Sn至复数个闸极驱动单元220。从信号的角度来看,第二分隔控制信号O2是用来屏蔽闸极驱动信号S1~Sn,当闸极驱动器22判断第二分隔控制信号O2在高电压位准输出模式时,即会停止闸极驱动信号S1~Sn的输出。为了方便解释,闸极驱动器22可视为能够逻辑地组合第二分隔控制信号O2以及闸极驱动信号S1~Sn,并能够将组合后的闸极驱动信号G1~Gn输出至闸极驱动器22中的复数个闸极驱动单元220。
于图2所绘示的实施例中,由于在时间T1之前,第二分隔控制信号O2并非固定在高电压位准输出模式,故闸极驱动信号S1、S2并不会完全被第二分隔控制信号O2屏蔽掉,此时第二分隔控制信号O2的作用在于分离连续出现的闸极驱动信号S1、S2,使得组合后的闸极驱动信号G1与G2有适当的时间间距而不会同时导通对应的扫描线242。但是,由于在时间T1到时间T2内的第二分隔控制信号O2是固定在高电压位准输出模式,故闸极驱动信号S1、S2在时间T1到时间T2内会完全被第二分隔控制信号O2屏蔽掉,即组合后的闸极驱动信号G3与G4相当于没有高电压位准的输出。由此,组合后的闸极驱动信号G3与G4所对应的扫描线242便不会承载有相对较高的电压,使得对应的电晶体244不会导通,从而对应的电容246不会写入数据线240中的错误数据,原本已存于对应的电容246的正确数据就不会遗失。
接着,请一并参见图1B与图4,图1B为本发明另一实施例的显示装置的功能方块图,图4为本发明另一实施例的信号时序示意图。与前一实施例相同的地方在于,源极驱动器20、闸极驱动器22以及面板24,本实施例在此不予赘述。与前一实施例不同的地方在于,时序控制器1a更包括了一个第二逻辑电路13a。此外,本实施例提出了脱锁发生在两个第一分隔控制信号O1脉冲之间时,时序控制器1a与时序控制器1有不同的驱动方式。
由图1B可知,时序控制器1a除了驱动信号产生模块10、时脉锁定模块12以及第一逻辑电路14之外,还包括了第二逻辑电路13a。在此,所述第二逻辑电路13a可依据第一分隔控制信号O1调整第一时脉锁定信号L1的输出模式,以输出一个新的第二时脉锁定信号L2。换句话说,本实施例是利用第一分隔控制信号O1的脉冲当做取样时脉,例如可于第一分隔控制信号O1正缘触发或负缘触发(输出模式改变)时,来取样第一时脉锁定信号L1,并转换第一时脉锁定信号L1成为第二时脉锁定信号L2,使得第二时脉锁定信号L2于任两个第一分隔控制信号O1的脉冲之间具有固定的输出模式。
以图4所绘示的实施例为例,第一时脉锁定信号L1在时间T1切换为低电压位准输出模式,也就是至少一个的源极驱动单元200在两个第一分隔控制信号O1脉冲之间受到噪声或静电干扰而导致脱锁时,实际上,在时间T1时正在进行写入的数据是锁存着正确的时间信号,但是时间T3收到的数据便不再具有正确的时间信号。为了符合实际上的状况,本实施例的第二逻辑电路13a会调整第一时脉锁定信号L1的输出模式,使得第二逻辑电路13a输出的第二时脉锁定信号L2在时间T1到时间T3之间内仍维持高电压位准输出模式。同理,虽然第一时脉锁定信号L1在时间T2之前已切换为高电压位准输出模式(表示时脉信号训练完成),但本实施例的第二逻辑电路13a同样会调整第一时脉锁定信号L1的输出模式,使得第二逻辑电路13a输出的第二时脉锁定信号L2在时间T3到时间T2之间内仍维持低电压位准输出模式。
值得注意的是,本实施例所举出的例子虽是第二逻辑电路13a在第一分隔控制信号O1正缘触发时(例如时间T3)判断正在数据是否锁存着正确的时间信号,即判断第一时脉锁定信号L1是否在高电压位准输出模式。但实务上,本领域普通技术人员应可以明白的是,第二逻辑电路13a同样可以在第一分隔控制信号O1的脉冲结束(也就是负缘触发)时判断第一时脉锁定信号L1是否在高电压位准输出模式,本发明在此并不加以限制。
为了更清楚地示范第二逻辑电路13a的实施方式,请参见图5,图5为本发明另一实施例的第一逻辑电路与第二逻辑电路的电路示意图。如图5所示,图5中公开了第一逻辑电路14与第二逻辑电路13a的组合,其中第一分隔控制信号O1经过第一逻辑电路14的反相器140连接于反及闸142的一个输入端,而第一时脉锁定信号L1与第一分隔控制信号O1先馈入第二逻辑电路13a的一个取样电路130,于第一时脉锁定信号L1以第一分隔控制信号O1取样后,由取样电路130输出第二时脉锁定信号L2。此外,取样电路130输出的第二时脉锁定信号L2连接到反及闸142的另一个输入端,使得反及闸142的输出端即可得第二分隔控制信号O2。请注意,本实施例虽示范了图5的电路,本领域普通技术人员应可在逻辑功能不变的情况下自由设计其他适当的电路,本发明不应以此为限。
接着,请一并参见图1C与图6,图1C为本发明又一实施例的显示装置的功能方块图,图6为本发明又一实施例的信号时序示意图。与图1A所绘示的实施例相同的地方在于,源极驱动器20、闸极驱动器22以及面板24,本实施例在此不予赘述。与图1A所绘示的实施例不同的地方在于,本实施例的显示装置3a还包括了画框同步模块26以及启动侦测模块28,且时序控制器1b还包括了改良过的第一逻辑电路14a以及第三逻辑电路13b。此外,本实施例提出了脱锁发生且重新训练时脉完成后,时序控制器1b会等待第一时脉锁定信号L1的输出模式指示源极驱动器20已锁定时脉信号,且下一个画框开始时才会写入数据至面板24中。
如图所示,画框同步模块26可输出画框起始信号VS,其中画框起始信号VS可以是垂直同步影像信号、水平同步影像信号或其他同步控制信号。需说明的是,当外部信号影响第一时脉锁定信号L1在时间T1切换为低电压位准输出模式,也就是至少一个的源极驱动单元200在两个第一分隔控制信号O1脉冲之间受到噪声或静电干扰而导致脱锁,但随即在时间T2重新完成时脉信号的训练时,为了使面板24画面的更新频率能与各个闸极驱动单元220的驱动时序较一致,提供使用者较舒适的视觉感受。在此,本实施例的第一逻辑电路14a会调整第一时脉锁定信号L1的输出模式,使得第一逻辑电路14a输出的第二时脉锁定信号L2在时间T2到时间T4之间内仍维持高电压位准输出模式。待第二时脉锁定信号L2的输出模式指示源极驱动器20已锁定时脉信号,且下一个画框开始(时间T4)时,才会重新让第二时脉锁定信号L2切换成低电压位准输出模式。
为了更清楚地示范第一逻辑电路14a的实施方式,请参见图7,图7为本发明又一实施例的第一逻辑电路的电路示意图。在此,第一逻辑电路14a会依据第一分隔控制信号O1的取样频率,调整第二时脉锁定信号L2维持高电压位准输出模式时间的长度,并持续到下一个画框开始前才会将第二时脉锁定信号L2切换成低电压位准输出模式。请注意,本实施例虽示范了图7的电路,本领域普通技术人员应可在逻辑功能不变的情况下自由设计其他适当的电路,本发明不应以此为限。
于本实施例中,适当的设计第一逻辑电路14a而使得输出的第二时脉锁定信号L2于目前画框内固定在高电压位准输出模式,并于待下一个画框开始时,才批次地重新驱动所有闸极驱动单元220。本实施例还可以如同图4实施例一般调整第一时脉锁定信号L1的输出模式,使得第二时脉锁定信号L2在时间T1到时间T3之间内仍维持高电压位准输出模式。
请一并参见图8与图9,图8为本发明再一实施例的信号时序示意图,图9为本发明再一实施例的第一逻辑电路与第三逻辑电路的电路示意图。如图所示,本实施例公开了一种第一逻辑电路14a与第三逻辑电路13b可能地实现方式,使得第三逻辑电路13b可以先调整第一时脉锁定信号L1的输出模式成为第二时脉锁定信号L2,所述第二时脉锁定信号L2在时间T1到时间T3之间内仍维持高电压位准输出模式。接着,第三逻辑电路13b输出的第二时脉锁定信号L2替代第一时脉锁定信号L1馈入第一逻辑电路14a中。由此,图9所绘示的第一逻辑电路14a与第三逻辑电路13b的组合,可以同时实现调整第一时脉锁定信号L1以及以画框为单位地驱动多个闸极驱动单元220。
此外,请一并参见图1C及图10,图10为本发明又一实施例的显示装置于开机重置状态时的信号时序示意图。于本实施例中,启动侦测模块28用以侦测显示装置3a是否处于开机重置状态,据以输出电源启动信号RS,第一逻辑电路14a依据电源启动信号RS、第一时脉锁定信号L1的输出模式以及第一分隔控制信号O1的输出模式,调整第二分隔控制信号O2的输出模式。当然,本实施例也可以与前述实施例一样,依据第一分隔控制信号O1调整第一时脉锁定信号L1以输出第二时脉锁定信号L2。详细来说,当显示装置3a刚刚开启时,电源启动信号RS是指示显示装置3a处于开机重置状态时,启动侦测模块28可以侦测显示装置3a的电源信号VCC以产生电源启动信号RS。举例来说,启动侦测模块28可以在刚刚接收到电源信号VCC的一段预设时间内(即在开机重置状态中),将电源启动信号RS设定成低电压位准输出模式。由此,第一逻辑电路14a所输出的第二分隔控制信号O2的输出模式可参考电源启动信号RS,以固定指示闸极驱动器22输出所述多个组合后的闸极驱动信号G1~Gn,直到第一逻辑电路14a接收到电源启动信号RS切换成高电压位准输出模式(指示显示装置3a结束开机重置状态)。
以实际例子来说,当显示装置3a正在开机时,第一时脉锁定信号L1(或第二时脉锁定信号L2)尚未切换成高电压位准输出模式(表示所述多个闸极驱动单元220还没有锁定时脉信号),如前述实施例,第一分隔控制信号O1可以先依据第一时脉锁定信号L1调整后成为一个新的分隔控制信号O1_1。但是实务上显示装置3a可能仍有预设的画面要进行显示(例如商标或特定图样)。据此,本实施例会先判断显示装置3a是否正处于开机重置状态,若是则第一逻辑电路14a所输出的第二分隔控制信号O2会与第一分隔控制信号O1的输出模式相同,让开机时的预设画面得以顺利地被显示。若显示装置3a结束了开机重置状态,则第一逻辑电路14a所输出的第二分隔控制信号O2会与新的分隔控制信号O1_1的输出模式相同,与前述实施例的工作方式相同,本实施例在此不予赘述。
根据本发明的另一具体实施例是一种显示装置驱动方法,请一并参见图1A、图2与图11,图11为本发明的显示装置驱动方法的流程图。于步骤S40中,驱动信号产生模块10用以产生第一分隔控制信号O1并依序产生复数个闸极驱动信号S1~Sn。接着,于步骤S42中,时脉锁定模块12耦接源极驱动器20,用以侦测源极驱动器20中的复数个源极驱动单元200是否均已锁定时脉信号,据以调整第一时脉锁定信号L1的输出模式。接着,于步骤S44中,第一逻辑电路14用以产生第二分隔控制信号O2,并依据第一时脉锁定信号L1的输出模式以及第一分隔控制信号O1的输出模式,调整第二分隔控制信号O2的输出模式。最后,于步骤S46中,闸极驱动器22依据第二分隔控制信号O2的输出模式,选择性地输出所述多个闸极驱动信号S1~Sn至复数个闸极驱动单元220。
请注意,本实施例虽仅明示了本发明部分的显示装置驱动方法,但实际上本发明的显示装置驱动方法的多种实施方式已经隐含在前述各个实施例中,本领域普通技术人员应可了解不同的时序控制器对应有不同的驱动方法,本实施例在此不再重复引述。
综上所述,本发明实施例提供的显示装置受到干扰而脱锁时,时序控制器可以控制闸极驱动器中的复数个闸极驱动单元停止将受干扰的数据写入对应的暂存电容内,使得显示装置能够维持显示前一个画框里的既有数据。当时序控制器重新训练出源极驱动器中的正确时脉后,则时序控制器可再次驱动闸极驱动器中的复数个闸极驱动单元写入新的正确数据。由此,本发明的显示装置可保持显示数据的正确性,并减少了黑屏与显示异常的情况,从而有助于提升使用者的观影品质。
通过以上较佳具体实施例的详述,是希望能更加清楚描述本发明的特征与精神,而并非以上述所公开的较佳具体实施例来对本发明的范畴加以限制。相反地,其目的是希望能涵盖各种改变及具相等性的安排于本发明所欲申请的专利范围的范畴内。
Claims (15)
1.一种时序控制器,分别耦接一源极驱动器以及一闸极驱动器,其特征在于,该时序控制器包括:
一驱动信号产生模块,用以产生一第一分隔控制信号;
一时脉锁定模块,耦接该源极驱动器,用以侦测该源极驱动器中的复数个源极驱动单元是否均已锁定一时脉信号,据以输出经该源极驱动器调整后的一第一时脉锁定信号;以及
一第一逻辑电路,耦接该驱动信号产生模块以及该时脉锁定模块,用以产生一第二分隔控制信号,并依据该第一时脉锁定信号的输出模式以及该第一分隔控制信号的输出模式,调整该第二分隔控制信号的输出模式;
其中该闸极驱动器依据该第二分隔控制信号的输出模式,选择性地输出复数个闸极驱动信号至该闸极驱动器中的复数个闸极驱动单元。
2.如权利要求1所述的时序控制器,其特征在于,当该第一逻辑电路判断该第一时脉锁定信号的输出模式是指示该些源极驱动单元均已锁定该时脉信号时,该第一逻辑电路所输出的该第二分隔控制信号的输出模式等于该第一分隔控制信号的输出模式;其中当该第一逻辑电路判断该第一时脉锁定信号的输出模式指示至少一该源极驱动单元未锁定该时脉信号时,则该第一逻辑电路所输出的该第二分隔控制信号输出模式是固定指示该闸极驱动器停止输出该些闸极驱动信号。
3.如权利要求2所述的时序控制器,其特征在于,还包括:
一第二逻辑电路,分别耦接该驱动信号产生模块、该时脉锁定模块以及该第一逻辑电路,依据该第一分隔控制信号调整该第一时脉锁定信号的输出模式,以输出一第二时脉锁定信号;
其中当该第二逻辑电路接收到该第一分隔控制信号中的正缘触发或负缘触发时,该第二逻辑电路记录该第一时脉锁定信号的输出模式,并设定该第二时脉锁定信号的输出模式与已记录的该第一时脉锁定信号的输出模式相同,直到该第二逻辑电路接收到该第一分隔控制信号中下一次的正缘触发或负缘触发;
其中该第一逻辑电路还依据该第二时脉锁定信号的输出模式以及该第一分隔控制信号的输出模式,调整该第二分隔控制信号的输出模式。
4.如权利要求2所述的时序控制器,其特征在于,该第一逻辑电路还耦接一画框同步模块,接收该画框同步模块输出的一画框起始信号,并依据该画框起始信号、该第一时脉锁定信号的输出模式以及该第一分隔控制信号的输出模式,调整该第二分隔控制信号的输出模式;其中当该第一时脉锁定信号的输出模式指示至少一该源极驱动单元未锁定该时脉信号时,则该第一逻辑电路所输出的该第二分隔控制信号输出模式是固定指示该闸极驱动器停止输出该些闸极驱动信号,直到第一时脉锁定信号的输出模式指示该源极驱动器已锁定该时脉信号且该第一逻辑电路接收到该画框起始信号指示下一个画框开始。
5.如权利要求2所述的时序控制器,其特征在于,该第一逻辑电路还耦接一启动侦测模块,该启动侦测模块用以侦测一显示装置是否处于开机重置状态,据以输出一电源启动信号,该第一逻辑电路依据该电源启动信号、该第一时脉锁定信号的输出模式以及该第一分隔控制信号的输出模式,调整该第二分隔控制信号的输出模式;其中当该电源启动信号是指示该显示装置处于开机重置状态时,该第一逻辑电路所输出的该第二分隔控制信号输出模式是固定指示该闸极驱动器输出该些闸极驱动信号,直到该第一逻辑电路接收到该电源启动信号指示该显示装置结束开机重置状态。
6.一种显示装置,其特征在于,该显示装置包括:
一显示面板;
一源极驱动器,具有复数个源极驱动单元,每一该源极驱动单元至少耦接该显示面板中的复数个数据线其中之一;
一闸极驱动器,具有复数个闸极驱动单元,每一该闸极驱动单元至少耦接该显示面板中的复数个扫描线其中之一;以及
一时序控制器,分别耦接该源极驱动器以及该闸极驱动器,用以产生一第一分隔控制信号并依序产生复数个闸极驱动信号,该时序控制器包括:
一驱动信号产生模块,用以产生一第一分隔控制信号;
一时脉锁定模块,耦接该源极驱动器,用以侦测该些源极驱动单元是否均已锁定一时脉信号,据以输出经该源极驱动器调整后的一第一时脉锁定信号;以及
一第一逻辑电路,耦接该驱动信号产生模块以及该时脉锁定模块,用以产生一第二分隔控制信号,并依据该第一时脉锁定信号的输出模式以及该第一分隔控制信号的输出模式,调整该第二分隔控制信号的输出模式;
其中该闸极驱动器依据该第二分隔控制信号的输出模式,选择性地输出复数个闸极驱动信号至该闸极驱动器中的复数个闸极驱动单元。
7.如权利要求6所述的显示装置,其特征在于,当该第一逻辑电路判断该第一时脉锁定信号的输出模式是指示该些源极驱动单元均已锁定该时脉信号时,该第一逻辑电路所输出的该第二分隔控制信号的输出模式等于该第一分隔控制信号的输出模式;其中当该第一逻辑电路判断该第一时脉锁定信号的输出模式指示至少一该源极驱动单元未锁定该时脉信号时,则该第一逻辑电路所输出的该第二分隔控制信号输出模式是固定指示该闸极驱动器停止输出该些闸极驱动信号。
8.如权利要求7所述的显示装置,其特征在于,该时序控制器还包括:
一第二逻辑电路,分别耦接该驱动信号产生模块、该时脉锁定模块以及该第一逻辑电路,依据该第一分隔控制信号调整该第一时脉锁定信号的输出模式,以输出一第二时脉锁定信号;
其中当该第二逻辑电路接收到该第一分隔控制信号中的正缘触发或负缘触发时,该第二逻辑电路记录该第一时脉锁定信号的输出模式,并设定该第二时脉锁定信号的输出模式与已记录的该第一时脉锁定信号的输出模式相同,直到该第二逻辑电路接收到该第一分隔控制信号中下一次的正缘触发或负缘触发;
其中该第一逻辑电路还依据该第二时脉锁定信号的输出模式以及该第一分隔控制信号的输出模式,调整该第二分隔控制信号的输出模式。
9.如权利要求7所述的显示装置,其特征在于,该显示装置还包括一画框同步模块,该第一逻辑电路耦接该画框同步模块,接收该画框同步模块输出的一画框起始信号,并依据该画框起始信号、该第一时脉锁定信号的输出模式以及该第一分隔控制信号的输出模式,调整该第二分隔控制信号的输出模式;其中当该第一时脉锁定信号的输出模式指示至少一该源极驱动单元未锁定该时脉信号时,则该第一逻辑电路所输出的该第二分隔控制信号输出模式是固定指示该闸极驱动器停止输出该些闸极驱动信号,直到第一时脉锁定信号的输出模式指示该源极驱动器已锁定该时脉信号且该第一逻辑电路接收到该画框起始信号指示下一个画框开始。
10.如权利要求7所述的显示装置,其特征在于,该显示装置还包括一启动侦测模块,该第一逻辑电路耦接该启动侦测模块,该启动侦测模块用以侦测一显示装置是否处于开机重置状态,据以输出一电源启动信号,该第一逻辑电路依据该电源启动信号、该第一时脉锁定信号的输出模式以及该第一分隔控制信号的输出模式,调整该第二分隔控制信号的输出模式;其中当该电源启动信号是指示该显示装置处于开机重置状态时,该第一逻辑电路所输出的该第二分隔控制信号输出模式是固定指示该闸极驱动器输出该些闸极驱动信号,直到该第一逻辑电路接收到该电源启动信号指示该显示装置结束开机重置状态。
11.一种显示装置驱动方法,其特征在于,该显示装置驱动方法包括下列步骤:
产生一第一分隔控制信号;
侦测一源极驱动器中的复数个源极驱动单元是否均已锁定一时脉信号,据以输出经该源极驱动器调整后的一第一时脉锁定信号;
产生一第二分隔控制信号,并依据该第一时脉锁定信号的输出模式以及该第一分隔控制信号的输出模式,调整该第二分隔控制信号的输出模式;以及
依据该第二分隔控制信号的输出模式,一闸极驱动器选择性地输出复数个闸极驱动信号至该闸极驱动器中的复数个闸极驱动单元。
12.如权利要求11所述的显示装置驱动方法,其特征在于,于产生该第二分隔控制信号的步骤中,当该第一时脉锁定信号的输出模式是指示该些源极驱动单元均已锁定该时脉信号时,则该第二分隔控制信号的输出模式等于该第一分隔控制信号的输出模式;当该第一时脉锁定信号的输出模式指示至少一该源极驱动单元未锁定该时脉信号时,则该第二分隔控制信号输出模式是固定指示停止输出该些闸极驱动信号。
13.如权利要求12所述的显示装置驱动方法,其特征在于,还包括下列步骤:
依据该第一分隔控制信号调整该第一时脉锁定信号的输出模式,以输出一第二时脉锁定信号;
其中当该第一分隔控制信号中产生正缘触发或负缘触发时,记录该第一时脉锁定信号的输出模式,并设定该第二时脉锁定信号的输出模式与已记录的该第一时脉锁定信号的输出模式相同,直到该第一分隔控制信号中产生下一次的正缘触发或负缘触发;
其中于产生该第二分隔控制信号的步骤中,还依据该第二时脉锁定信号的输出模式以及该第一分隔控制信号的输出模式,调整该第二分隔控制信号的输出模式。
14.如权利要求12所述的显示装置驱动方法,其特征在于,其中于产生该第二分隔控制信号的步骤中,还依据一画框起始信号、该第一时脉锁定信号的输出模式以及该第一分隔控制信号的输出模式,调整该第二分隔控制信号的输出模式;其中当该第一时脉锁定信号的输出模式指示至少一该源极驱动单元未锁定该时脉信号时,则该第二分隔控制信号输出模式是固定指示停止输出该些闸极驱动信号,直到第一时脉锁定信号的输出模式指示该源极驱动器已锁定该时脉信号且该画框起始信号指示下一个画框开始。
15.如权利要求12所述的显示装置驱动方法,其特征在于,其中于产生该第二分隔控制信号的步骤中,还侦测一显示装置是否处于开机重置状态,据以产生一电源启动信号,并依据该电源启动信号、该第一时脉锁定信号的输出模式以及该第一分隔控制信号的输出模式,调整该第二分隔控制信号的输出模式;其中当该电源启动信号是指示该显示装置处于开机重置状态时,该第二分隔控制信号输出模式是固定指示输出该些闸极驱动信号,直到该电源启动信号指示该显示装置结束开机重置状态。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW101131869A TWI469115B (zh) | 2012-08-31 | 2012-08-31 | 時序控制器、顯示裝置及其驅動方法 |
TW101131869 | 2012-08-31 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103680378A CN103680378A (zh) | 2014-03-26 |
CN103680378B true CN103680378B (zh) | 2016-02-24 |
Family
ID=50186899
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310363333.6A Active CN103680378B (zh) | 2012-08-31 | 2013-08-20 | 时序控制器、显示装置及其驱动方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9196217B2 (zh) |
CN (1) | CN103680378B (zh) |
TW (1) | TWI469115B (zh) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI556202B (zh) | 2014-10-24 | 2016-11-01 | 友達光電股份有限公司 | 顯示器驅動裝置及顯示裝置的驅動方法 |
TWI546790B (zh) * | 2015-05-27 | 2016-08-21 | 友達光電股份有限公司 | 源極驅動裝置及顯示訊號接收方法 |
CN105719587B (zh) | 2016-04-19 | 2019-03-12 | 深圳市华星光电技术有限公司 | 液晶面板检测系统及方法 |
TWI627424B (zh) * | 2017-04-26 | 2018-06-21 | 廣達電腦股份有限公司 | 靜電偵測裝置以及方法 |
CN107068092B (zh) * | 2017-05-04 | 2019-11-01 | 京东方科技集团股份有限公司 | 一种静电防护方法、装置及液晶显示器 |
US10643574B2 (en) * | 2018-01-30 | 2020-05-05 | Novatek Microelectronics Corp. | Timing controller and operation method thereof |
TWI664614B (zh) * | 2018-12-13 | 2019-07-01 | 凌巨科技股份有限公司 | 閘極驅動裝置 |
TWI748798B (zh) * | 2019-12-20 | 2021-12-01 | 瑞鼎科技股份有限公司 | 顯示裝置、顯示驅動電路及顯示驅動方法 |
TWI764459B (zh) * | 2019-12-26 | 2022-05-11 | 瑞鼎科技股份有限公司 | 源極驅動電路 |
CN111243473A (zh) | 2020-03-11 | 2020-06-05 | Tcl华星光电技术有限公司 | 源极驱动器静电起火防护方法及显示装置 |
CN113675183B (zh) * | 2020-05-15 | 2024-01-30 | 敦泰电子股份有限公司 | 显示驱动电路的系统级静电放电保护电路与方法 |
KR20230103558A (ko) * | 2021-12-31 | 2023-07-07 | 엘지디스플레이 주식회사 | 데이터 구동부 및 이를 포함하는 표시장치 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101046941A (zh) * | 2006-03-30 | 2007-10-03 | Lg.菲利浦Lcd株式会社 | 用于驱动液晶显示器件的装置和方法 |
CN101409057A (zh) * | 2007-10-10 | 2009-04-15 | 乐金显示有限公司 | 液晶显示装置及其驱动方法 |
CN101826291A (zh) * | 2009-03-04 | 2010-09-08 | 硅工厂股份有限公司 | 数据驱动器用具有监测单元的显示器驱动系统 |
KR101121958B1 (ko) * | 2010-09-08 | 2012-03-09 | 주식회사 실리콘웍스 | 액정 디스플레이 시스템의 엘씨디 모듈 테스트 장치 및 방법 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20050112953A (ko) * | 2004-05-28 | 2005-12-01 | 엘지.필립스 엘시디 주식회사 | 액정표시장치의 구동장치 및 방법 |
KR101081765B1 (ko) * | 2005-11-28 | 2011-11-09 | 엘지디스플레이 주식회사 | 액정표시장치 및 그 구동방법 |
KR100661828B1 (ko) * | 2006-03-23 | 2006-12-27 | 주식회사 아나패스 | 직렬화된 멀티레벨 데이터 신호를 전달하기 위한디스플레이, 타이밍 제어부 및 데이터 구동부 |
KR101580897B1 (ko) * | 2008-10-07 | 2015-12-30 | 삼성전자주식회사 | 디스플레이 드라이버, 이의 동작 방법, 및 상기 디스플레이 드라이버를 포함하는 장치 |
KR101325362B1 (ko) * | 2008-12-23 | 2013-11-08 | 엘지디스플레이 주식회사 | 액정표시장치 |
KR101325435B1 (ko) * | 2008-12-23 | 2013-11-08 | 엘지디스플레이 주식회사 | 액정표시장치 |
KR101617325B1 (ko) * | 2009-06-03 | 2016-05-19 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 구동 방법 |
US8878792B2 (en) * | 2009-08-13 | 2014-11-04 | Samsung Electronics Co., Ltd. | Clock and data recovery circuit of a source driver and a display device |
CN102024431B (zh) * | 2009-09-16 | 2013-04-03 | 北京京东方光电科技有限公司 | Tft-lcd驱动电路 |
KR101035856B1 (ko) * | 2010-05-31 | 2011-05-19 | 주식회사 아나패스 | 타이밍 컨트롤러와 데이터 구동ic들 사이의 인터페이스 시스템 및 디스플레이 장치 |
TWI444954B (zh) * | 2010-07-01 | 2014-07-11 | Himax Tech Ltd | 顯示裝置的信號傳輸介面及信號傳輸方法 |
KR101872430B1 (ko) * | 2011-08-25 | 2018-07-31 | 엘지디스플레이 주식회사 | 액정표시장치 및 그 구동 방법 |
-
2012
- 2012-08-31 TW TW101131869A patent/TWI469115B/zh active
-
2013
- 2013-02-09 US US13/763,657 patent/US9196217B2/en active Active
- 2013-08-20 CN CN201310363333.6A patent/CN103680378B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101046941A (zh) * | 2006-03-30 | 2007-10-03 | Lg.菲利浦Lcd株式会社 | 用于驱动液晶显示器件的装置和方法 |
CN101409057A (zh) * | 2007-10-10 | 2009-04-15 | 乐金显示有限公司 | 液晶显示装置及其驱动方法 |
CN101826291A (zh) * | 2009-03-04 | 2010-09-08 | 硅工厂股份有限公司 | 数据驱动器用具有监测单元的显示器驱动系统 |
KR101121958B1 (ko) * | 2010-09-08 | 2012-03-09 | 주식회사 실리콘웍스 | 액정 디스플레이 시스템의 엘씨디 모듈 테스트 장치 및 방법 |
Also Published As
Publication number | Publication date |
---|---|
CN103680378A (zh) | 2014-03-26 |
US9196217B2 (en) | 2015-11-24 |
TW201409438A (zh) | 2014-03-01 |
TWI469115B (zh) | 2015-01-11 |
US20140062994A1 (en) | 2014-03-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103680378B (zh) | 时序控制器、显示装置及其驱动方法 | |
KR102316983B1 (ko) | 표시장치 | |
CN106023910B (zh) | 信号传送与接收系统及相关显示器的时序控制器 | |
CN103903576A (zh) | 显示装置及其驱动方法、时序控制电路的数据处理及输出方法 | |
CN103236234A (zh) | 一种栅极驱动器及显示装置 | |
US20160372084A1 (en) | Driving circuit, driving method thereof and display device | |
KR101839328B1 (ko) | 평판표시장치 및 이의 구동회로 | |
CN104680991A (zh) | 用于goa架构液晶面板的电平移位电路及电平移位方法 | |
US9240157B2 (en) | Timing controller, source driving device, panel driving device, display device and driving method for reducing power consumption through reducing standby durations | |
CN103903577A (zh) | 显示装置及其驱动方法、时序控制电路的数据处理及输出方法 | |
US20190073074A1 (en) | Touch Display Device, Gate Driving Circuit and Method for Driving Thereof | |
US10504478B2 (en) | Semiconductor device having shifted operation voltages in different modes and electronic apparatus thereof | |
US10192515B2 (en) | Display device and data driver | |
CN101276565A (zh) | 液晶驱动器电路和驱动包括它的液晶显示器件的方法 | |
KR20120135805A (ko) | 표시장치와 그 구동 방법 | |
CN106601207A (zh) | 控制电路、源极控制电路、驱动方法及显示装置 | |
CN103794170A (zh) | 包括复位控制单元的显示装置及其驱动方法 | |
KR20130009496A (ko) | 표시장치와 그 구동 방법 | |
CN103871380A (zh) | 集成电路设备、集成电路、面板显示设备及显示面板驱动器 | |
CN101174064B (zh) | 液晶显示器的驱动电路、时序控制器及其驱动方法 | |
EP3040977B1 (en) | Display device | |
CN106328080B (zh) | 一种goa电路控制的方法 | |
KR102291255B1 (ko) | 표시장치 | |
RU2645289C2 (ru) | Способ возбуждения и управляющая схема для панели жидкокристаллического дисплея | |
CN105741729A (zh) | 显示装置及其驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |