CN103594511B - 半导体器件及其制造方法 - Google Patents

半导体器件及其制造方法 Download PDF

Info

Publication number
CN103594511B
CN103594511B CN201210287514.0A CN201210287514A CN103594511B CN 103594511 B CN103594511 B CN 103594511B CN 201210287514 A CN201210287514 A CN 201210287514A CN 103594511 B CN103594511 B CN 103594511B
Authority
CN
China
Prior art keywords
source
substrate
resistance adjustment
area
semiconductor device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201210287514.0A
Other languages
English (en)
Other versions
CN103594511A (zh
Inventor
尹海洲
张亚楼
朱慧珑
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ruili Flat Core Microelectronics Guangzhou Co Ltd
Original Assignee
Institute of Microelectronics of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Institute of Microelectronics of CAS filed Critical Institute of Microelectronics of CAS
Priority to CN201210287514.0A priority Critical patent/CN103594511B/zh
Publication of CN103594511A publication Critical patent/CN103594511A/zh
Application granted granted Critical
Publication of CN103594511B publication Critical patent/CN103594511B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66492Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a pocket or a lightly doped drain selectively formed at the side of the gate

Abstract

本发明公开了一种半导体器件,包括衬底、衬底中的源漏延伸区和源漏区、衬底上的栅极堆叠结构、栅极堆叠结构周围的栅极侧墙,其特征在于:源漏延伸区位于栅极侧墙下方,并且栅极侧墙与源漏延伸区之间还具有电阻调节层。本发明还提供了该半导体器件制造方法,依照本发明的半导体器件及其制造方法,在轻掺杂的源漏延伸区上形成电阻调节层,通过施加不同的控制电压来增强源漏延伸区的积累或者耗尽,动态地调整其电阻,有效提高器件性能。

Description

半导体器件及其制造方法
技术领域
本发明涉及半导体集成电路制造领域,更具体地,涉及一种能有效降低源漏延伸区电阻的新型MOSFET及其制造方法。
背景技术
随着MOSFET尺寸持续等比例缩减,器件结构中电场强度不断增加,引起了一系列可靠性问题。例如,电场强度随尺寸减小而增加,使得一部分电子能量显著高于平衡时的平均动能而成为热电子。这些热电子越过势垒发射到栅氧化层中,引起器件阈值漂移、跨导退化,造成氧化层损伤而降低击穿电压,还可以引起碰撞电离化形成电子-空穴对,造成器件中非正常电流。
为了抑制短沟道器件中的热电子效应,必须尽可能降低漏端的最大电场。一种常用的器件结构及其方法是在源漏两端形成轻掺杂的源漏延伸区,也即轻掺杂漏(LDD)结构。这种LDD结构使得漏端峰值电场位置由沟道的漏端移到漏区内n-n+(或者p-p+)结处,并且电场峰值下降。由于LDD结构通常是由低剂量、低能量的离子注入实现的,因此源漏延伸区的结深通常较浅。
然而,这种结深较浅、掺杂浓度较低的源漏延伸区面临电阻较高的问题,这从另一方面降低了器件的性能。常用的降低源漏区电阻的方法包括增大掺杂浓度,这受限于轻掺杂的浓度限制以及源漏区中掺杂剂固溶度的限制,无法进一步增大掺杂浓度;又或者是形成金属硅化物接触等,然却无法适用于在栅极侧墙下方分布的轻掺杂源漏延伸区,也即难以将栅极侧墙两侧重掺杂区上形成的金属硅化物大幅覆盖、延伸到LDD结构上,因为这种横向扩散极可能引起源漏穿通。因此,现有的LDD结构的MOSFET的整体性能提升仍然受限。
发明内容
有鉴于此,本发明的目的在于克服上述难题,有效地动态调整LDD结构的源漏延伸区的电阻,以提高器件性能。
实现本发明的上述目的,是通过提供一种半导体器件,包括衬底、衬底中的源漏延伸区和源漏区、衬底上的栅极堆叠结构、栅极堆叠结构周围的栅极侧墙,其特征在于:源漏延伸区位于栅极侧墙下方,并且栅极侧墙与源漏延伸区之间还具有电阻调节层。
其中,电阻调节层包括Cu、Al、Ti、Mo、Ta、W、掺杂多晶硅、金属硅化物及其组合。
其中,电阻调节层厚度为5nm。
其中,电阻调节层与源漏延伸区之间还具有垫氧化层。
其中,垫氧化层包括氧化硅或者高k材料。
其中,垫氧化层厚度为4~12nm。
其中,源漏延伸区下方还具有晕状源漏掺杂区。
其中,源漏区上还具有金属硅化物。
本发明还提供了一种半导体器件制造方法,包括:在衬底上形成电阻调节层;在电阻调节层上形成假栅极图案;在假栅极图案两侧衬底中形成源漏延伸区;在假栅极图案周围的电阻调节层上形成栅极侧墙;在栅极侧墙两侧衬底中形成源漏区;在源漏区和栅极侧墙上形成层间介质层;去除假栅极图案以及部分电阻调节层,直至暴露衬底,留下栅极沟槽;在栅极沟槽中形成栅极堆叠结构。
其中,电阻调节层包括Cu、Al、Ti、Mo、Ta、W、掺杂多晶硅、金属硅化物及其组合。
其中,电阻调节层厚度为5nm。
其中,形成电阻调节层之前还在衬底上形成垫氧化层。
其中,垫氧化层包括氧化硅或者高k材料。
其中,垫氧化层厚度为4~12nm。
其中,形成假栅极图案之后还包括在假栅极图案周围形成偏移侧墙。
其中,形成假栅极图案之后还包括在衬底中形成晕状源漏掺杂区。
其中,形成源漏区的步骤进一步包括:刻蚀电阻调节层直至暴露衬底;在衬底中注入离子形成源漏区。
其中,形成源漏区之后还包括在源漏区上形成金属硅化物。
其中,形成栅极堆叠结构之后还包括形成与源漏延伸区上方的电阻调节层电连接的接触塞。
依照本发明的半导体器件制造方法,在轻掺杂的源漏延伸区上形成电阻调节层,通过施加不同的控制电压来增强源漏延伸区的积累或者耗尽,动态地调整其电阻,有效提高器件性能。
附图说明
以下参照附图来详细说明本发明的技术方案,其中:
图1至图10为根据本发明的半导体器件制造方法各个步骤的剖视图。
具体实施方式
以下参照附图并结合示意性的实施例来详细说明本发明技术方案的特征及其技术效果。需要指出的是,类似的附图标记表示类似的结构,本申请中所用的术语“第一”、“第二”、“上”、“下”、“厚”、“薄”等等可用于修饰各种器件结构。这些修饰除非特别说明并非暗示所修饰器件结构的空间、次序或层级关系。
参照图1,在衬底上形成垫氧化层和电阻调节层。提供衬底1,其材质例如是体Si、体Ge、SOI、GeOI、GaAs、Si Ge、GeSn、InP、InSb、GaN等等,并且优选体Si(例如单晶Si晶片)或者SOI以便与现有CMOS工艺兼容。采用热氧化(例如快速热氧化RTO)、LPCVD、PECVD、HDPCVD等常规沉积方法在衬底1上沉积形成垫氧化层2,其材质可以是氧化硅、或者其他高k材料,其中高k材料包括但不限于氮氧化物(例如SiON、AlON、TiON)、金属氧化物(主要为副族和镧系金属元素氧化物,例如Al2O3、Ta2O5、TiO2、ZnO、ZrO2、HfO2、CeO2、Y2O3、La2O3)、钙钛矿相氧化物(例如PbZrxTi1-xO3(PZT)、BaxSr1-xTiO3(BST))。优选地,垫氧化层2是氧化硅。垫氧化层用于绝缘隔离电阻调节层与衬底(未来要形成的源漏延伸区),因此其厚度较薄,例如优选地约为4~12nm。通过MOCVD、MBE、ALD、蒸发、溅射等方法,在垫氧化层2上形成电阻调节层3,其材质优选为金属,例如Cu、Al、Ti、Mo、Ta、W及其组合。此外,电阻调节层3也可以是高掺杂多晶硅或者金属硅化物。为了减小与未来形成的栅极之间的寄生电容,电阻调节层3的厚度优选地较薄,例如仅约5nm。
参照图2,在电阻调节层上形成假栅极层。通过LPCVD、PECVD、HDPCVD等常规沉积方法,在电阻调节层3上沉积形成假栅极层4,其材质例如是多晶硅、非晶硅、微晶硅、非晶碳、氧化硅、氮氧化硅等等及其组合。假栅极层4用于限定栅极沟槽以及最终栅极堆叠的分布形态,其厚度/高度依照最终栅极堆叠的需要而设定,例如是10~1000nm。
参照图3,图案化假栅极层,形成假栅极图案。采用常规的光刻/刻蚀技术,刻蚀假栅极层4,形成假栅极图案4A。针对假栅极层4的材质不同,刻蚀方法可以是TMAH湿法刻蚀、碳氟基气体等离子体干法刻蚀等及其组合。假栅极图案4A的宽度依照最终栅极堆叠结构的栅极宽度需要而设定,例如是10~100nm。
参照图4,以假栅极图案为掩模,进行离子注入,在两侧的衬底中形成轻掺杂的源漏延伸区。优选地,通过PECVD、HDPCVD等方法沉积然后刻蚀而在假栅极图案4A周围形成氮化硅等材质的偏移侧墙(未示出),以控制延伸区的位置。以假栅极图案(以及偏移侧墙)为掩膜,执行低剂量、低能量的第一次源漏离子注入,形成轻掺杂的源漏延伸区1A。以NMOS为例,当衬底为本征或者p掺杂时,源漏延伸区1A例如是n-掺杂。源漏延伸区1A的厚度(也即结深)较薄,例如仅10~30nm。值得注意的是,此时由于电阻调节层3和垫氧化层2仍覆盖在衬底上,因此使得注入形成的源漏延伸区1A浓度较低、结深较浅,并且由于这两层本身足够薄,因此不会使得源漏延伸区1A浓度太低、结深太浅。优选地,还通过倾斜离子注入,在假栅极图案4A两侧的衬底中形成晕状(Halo)源漏注入区,进一步调节沟道特性。
参照图5,在假栅极图案周围形成栅极侧墙。通过PECVD、HDPCVD、溅射等方法沉积氮化硅、类金刚石无定形碳(DLC)等材质的绝缘介质层,并随后光刻/刻蚀(例如碳氟基气体等离子体干法刻蚀)而仅在假栅极图案4A周围(侧面)的电阻调节层3上留下了栅极侧墙5。栅极侧墙5的宽度大致决定了未来LDD结构中剩余的轻掺杂源漏延伸区的宽度,例如10~100nm。
参照图6,形成源漏区。通过碳氟基等离子体干法刻蚀,去除了电阻调节层3和垫氧化层2中未被栅极侧墙5和假栅极图案4A覆盖的部分,直至露出源漏延伸区1A。执行大剂量、高能量的第二次源漏离子注入,使得栅极侧墙5两侧的衬底1(源漏延伸区1A)中形成了重掺杂的源漏区1B。源漏区1B与源漏延伸区1A的导电类型相同,但是掺杂浓度更高,例如为n+或者n++型。优选地,在源漏区1B上先溅射Ni、Pt、Co、Ti及其组合的金属薄层,随后高温退火以使得金属薄层与衬底1中Si反应形成金属硅化物(未示出),并剥除未反应金属薄层。这种金属硅化物能有效降低重掺杂源漏区的接触电阻,进一步提高器件性能。值得注意的是,虽然图6中沿沟道方向上被栅极侧墙5和假栅极图案4A覆盖区以外的电阻调节层3和垫氧化层2被刻蚀去除了,但是平行于衬底表面并且垂直于沟道区方向上(也即垂直于纸面方向)仍可以保留部分电阻调节层3和垫氧化层2以便于稍后形成接触而施加控制电压。具体地,刻蚀电阻调节层3的同时,在垂直于纸面方向上刻蚀形成电阻调节层3的接触焊垫(未示出)。
参照图7,在整个器件上形成层间介质层(ILD)。通过旋涂、喷涂、丝网印刷、LPCVD等方法,形成ILD 6,覆盖了重掺杂的源漏区1B、栅极侧墙5、假栅极图案4A等。ILD 6的材质例如是氧化硅、氮氧化硅、低k材料,低k材料包括但不限于有机低k材料(例如含芳基或者多元环的有机聚合物)、无机低k材料(例如无定形碳氮薄膜、多晶硼氮薄膜、氟硅玻璃、BSG、PSG、BPSG)、多孔低k材料(例如二硅三氧烷(SSQ)基多孔低k材料、多孔二氧化硅、多孔SiOCH、掺C二氧化硅、掺F多孔无定形碳、多孔金刚石、多孔有机聚合物)。
参照图8,采用CMP、回刻等方法平坦化ILD 6,直至暴露假栅极图案4A。
参照图9,依次刻蚀假栅极图案4A、电阻调节层3、垫氧化层2,直至暴露衬底1,形成栅极沟槽6A。对于Si材质的假栅极图案4A可以采用TMAH湿法刻蚀,对于非晶碳材质的假栅极图案4A可以采用氧等离子体干法刻蚀。为保证栅极侧墙5下方的电阻调节层3及垫氧化层2不被刻蚀,优选地,采用各向异性的干法刻蚀进行刻蚀,如等离子体干法刻蚀。由于栅极侧墙5的阻挡,栅极侧墙5下方的部分电阻调节层3和垫氧化层2因此得以保留,故栅极沟槽6A的侧面如图所示,依次暴露了残留的栅极侧墙5下方的部分电阻调节层3、垫氧化层2、以及栅极侧墙5。栅极沟槽6A的底部直接暴露衬底1,该区域未来将构成器件的沟道区。
参照图10,在栅极沟槽中形成栅极堆叠结构。在栅极沟槽6A中通过PECVD、HDPCVD、MOCVD、MBE、ALD等方法沉积高k材料的栅极绝缘层7,覆盖了衬底1的顶面,以及垫氧化层2、电阻调节层3、栅极侧墙5的侧面,其厚度例如仅为1~10nm。其中,高k材料包括但不限于氮化物(例如SiN、AlN、TiN)、金属氧化物(主要为副族和镧系金属元素氧化物,例如Al2O3、Ta2O5、TiO2、ZnO、ZrO2、HfO2、CeO2、Y2O3、La2O3)、钙钛矿相氧化物(例如PbZrxTi1-xO3(PZT)、BaxSr1-xTiO3(BST))。随后通过蒸发、溅射、MOCVD、MBE、ALD等方法,在栅极沟槽6A中栅极绝缘层7上形成金属材质的栅极导电层8,其材质例如是Cu、Al、W、Mo、Ti、Ta及其组合。优选地,栅极导电层8与栅极绝缘层7之间还包括TiN、TaN等金属氮化物材质的功函数调节层/扩散阻挡层(未示出),以调节栅极功函数进而控制阈值,并且还可以防止Al、Cu等元素扩散进入沟道区。优选地,采用CMP、回刻等平坦化工艺处理栅极导电层8、栅极绝缘层7,直至暴露ILD6。
此后,可以刻蚀ILD 6形成暴露重掺杂源漏区1B的源漏接触孔(未示出),以及暴露了电阻调节层3的源漏延伸区接触孔(未示出,分布在平行于衬底1表面并且垂直于沟道方向上,也即分布在垂直于纸面的平面上;并且优选地,暴露了电阻调节层3的接触焊垫(未示出))。在这些接触孔中沉积Cu、W、Al、Mo、Ti、Ta等金属形成接触塞,以便于各自实现电连接。
最终形成的器件结构如图10所示,包括衬底1、衬底1中的源漏延伸区1A和源漏区1B、衬底1上的栅极绝缘层7和栅极导电层8构成的栅极堆叠结构、栅极堆叠结构7/8两侧的栅极侧墙5,其特征在于:源漏延伸区1A位于栅极侧墙5下方,并且栅极侧墙5与源漏延伸区1A之间还具有电阻调节层3(以及优选地垫氧化层2)。其余各部件的形状、材料已在方法描述中详细阐述,在此不再赘述。
当器件工作时,可以通过与源漏延伸区1A连接的源漏延伸区接触塞向源漏延伸区1A施加第一电压(例如电压为正,诸如+0.2V、+0.5V、+1V、+1.5V),增强轻掺杂源漏延伸区中的少子积累,降低该源漏延伸区的电阻。当器件不工作(例如计算机睡眠状态)时,向接触塞施加第二电压(例如电压为负,诸如-0.2V、-0.5V、-1V、-1.5V),使得源漏延伸区1A少子耗尽,增大该区域的电阻并且降低器件的泄漏电流。
依照本发明的半导体器件制造方法,在轻掺杂的源漏延伸区上形成电阻调节层,通过施加不同的控制电压来增强源漏延伸区的积累或者耗尽,动态地调整其电阻,有效提高器件性能。
尽管已参照一个或多个示例性实施例说明本发明,本领域技术人员可以知晓无需脱离本发明范围而对形成器件结构的方法做出各种合适的改变和等价方式。此外,由所公开的教导可做出许多可能适于特定情形或材料的修改而不脱离本发明范围。因此,本发明的目的不在于限定在作为用于实现本发明的最佳实施方式而公开的特定实施例,而所公开的器件结构及其制造方法将包括落入本发明范围内的所有实施例。

Claims (18)

1.一种半导体器件,包括衬底、衬底中的源漏延伸区和源漏区、衬底上的栅极堆叠结构、栅极堆叠结构周围的栅极侧墙,其特征在于:源漏延伸区位于栅极侧墙下方,并且栅极侧墙与源漏延伸区之间还具有电阻调节层,接触塞与电阻调节层电连接。
2.如权利要求1的半导体器件,其中,电阻调节层包括Cu、Al、Ti、Mo、Ta、W、掺杂多晶硅、金属硅化物及其组合。
3.如权利要求1的半导体器件,其中,电阻调节层厚度为5nm。
4.如权利要求1的半导体器件,其中,电阻调节层与源漏延伸区之间还具有垫氧化层。
5.如权利要求4的半导体器件,其中,垫氧化层包括氧化硅或者高k材料。
6.如权利要求4的半导体器件,其中,垫氧化层厚度为4~12nm。
7.如权利要求1的半导体器件,其中,源漏延伸区下方还具有晕状源漏掺杂区。
8.如权利要求1的半导体器件,其中,源漏区上还具有金属硅化物。
9.一种半导体器件制造方法,包括:
在衬底上形成电阻调节层;
在电阻调节层上形成假栅极图案;
在假栅极图案两侧衬底中形成源漏延伸区;
在假栅极图案周围的电阻调节层上形成栅极侧墙;
在栅极侧墙两侧衬底中形成源漏区;
在源漏区和栅极侧墙上形成层间介质层;
去除假栅极图案以及部分电阻调节层,直至暴露衬底,留下栅极沟槽;
在栅极沟槽中形成栅极堆叠结构;
形成与源漏延伸区上方的电阻调节层电连接的接触塞。
10.如权利要求9的半导体器件制造方法,其中,电阻调节层包括Cu、Al、Ti、Mo、Ta、W、掺杂多晶硅、金属硅化物及其组合。
11.如权利要求9的半导体器件制造方法,其中,电阻调节层厚度为5nm。
12.如权利要求9的半导体器件制造方法,其中,形成电阻调节层之前还在衬底上形成垫氧化层。
13.如权利要求12的半导体器件制造方法,其中,垫氧化层包括氧化硅或者高k材料。
14.如权利要求12的半导体器件制造方法,其中,垫氧化层厚度为4~12nm。
15.如权利要求9的半导体器件制造方法,其中,形成假栅极图案之后还包括在假栅极图案周围形成偏移侧墙。
16.如权利要求9的半导体器件制造方法,其中,形成假栅极图案之后还包括在衬底中形成晕状源漏掺杂区。
17.如权利要求9的半导体器件制造方法,其中,形成源漏区的步骤进一步包括:刻蚀电阻调节层直至暴露衬底;在衬底中注入离子形成源漏区。
18.如权利要求9的半导体器件制造方法,其中,形成源漏区之后还包括在源漏区上形成金属硅化物。
CN201210287514.0A 2012-08-13 2012-08-13 半导体器件及其制造方法 Active CN103594511B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210287514.0A CN103594511B (zh) 2012-08-13 2012-08-13 半导体器件及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210287514.0A CN103594511B (zh) 2012-08-13 2012-08-13 半导体器件及其制造方法

Publications (2)

Publication Number Publication Date
CN103594511A CN103594511A (zh) 2014-02-19
CN103594511B true CN103594511B (zh) 2017-02-08

Family

ID=50084582

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210287514.0A Active CN103594511B (zh) 2012-08-13 2012-08-13 半导体器件及其制造方法

Country Status (1)

Country Link
CN (1) CN103594511B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01266765A (ja) * 1988-04-18 1989-10-24 Fujitsu Ltd Mis型電界効果半導体装置の製造方法
JPH0319239A (ja) * 1989-06-15 1991-01-28 Matsushita Electron Corp 半導体装置の製造方法
JPH06112219A (ja) * 1992-09-28 1994-04-22 Nec Corp 半導体装置及びその製造方法
US6063680A (en) * 1998-02-19 2000-05-16 Texas Instruments - Acer Incorporated MOSFETS with a recessed self-aligned silicide contact and an extended source/drain junction
CN1855540A (zh) * 2005-04-25 2006-11-01 台湾积体电路制造股份有限公司 半导体元件及其制造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01266765A (ja) * 1988-04-18 1989-10-24 Fujitsu Ltd Mis型電界効果半導体装置の製造方法
JPH0319239A (ja) * 1989-06-15 1991-01-28 Matsushita Electron Corp 半導体装置の製造方法
JPH06112219A (ja) * 1992-09-28 1994-04-22 Nec Corp 半導体装置及びその製造方法
US6063680A (en) * 1998-02-19 2000-05-16 Texas Instruments - Acer Incorporated MOSFETS with a recessed self-aligned silicide contact and an extended source/drain junction
CN1855540A (zh) * 2005-04-25 2006-11-01 台湾积体电路制造股份有限公司 半导体元件及其制造方法

Also Published As

Publication number Publication date
CN103594511A (zh) 2014-02-19

Similar Documents

Publication Publication Date Title
US10242990B2 (en) Structure featuring ferroelectric capacitance in interconnect level for steep sub-threshold complementary metal oxide semiconductor transistors
US7153733B2 (en) Method of fabricating fin field effect transistor using isotropic etching technique
US9245975B2 (en) Recessed channel insulated-gate field effect transistor with self-aligned gate and increased channel length
US8487354B2 (en) Method for improving selectivity of epi process
US8236640B2 (en) Method of fabricating a semiconductor device having gate finger elements extended over a plurality of isolation regions formed in the source and drain regions
US9614050B2 (en) Method for manufacturing semiconductor devices
TWI720283B (zh) 在先進裝置中用於增進裝置效能之側壁工程
TW201937565A (zh) 雙閘極ldmos及其形成的製程
KR100549005B1 (ko) 선택적 에피성장층을 채택하여 비대칭 소오스/드레인트랜지스터를 제조하는 방법 및 그것에 의해 제조된비대칭 소오스/드레인 트랜지스터
US11594631B2 (en) LDMOS transistor and manufacture thereof
TWI744774B (zh) 半導體器件及其製造方法
TW201841207A (zh) 具有多個氮化層的裝置結構
WO2014008691A1 (zh) 半导体器件制造方法
CN110120418B (zh) 垂直纳米线晶体管及其形成方法
CN112928153B (zh) 半导体结构及其形成方法
CN110828542B (zh) 一种半导体器件及其形成方法
CN103594511B (zh) 半导体器件及其制造方法
CN104167358B (zh) 半导体器件制造方法
CN108807266B (zh) 半导体结构及其形成方法
CN112951765A (zh) 半导体结构及其形成方法
CN111710608B (zh) 沟槽mosfet及其制造方法
US20230067672A1 (en) Semiconductor device and manufacturing method thereof
CN112951725B (zh) 半导体结构及其形成方法
CN111627854B (zh) 半导体结构及其形成方法
US8143139B2 (en) Method of fabricating extended drain MOS transistor

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20201229

Address after: 510000 601, building a, 136 Kaiyuan Avenue, Huangpu District, Guangzhou City, Guangdong Province

Patentee after: AoXin integrated circuit technology (Guangdong) Co.,Ltd.

Address before: 100029 No. 3 Beitucheng West Road, Chaoyang District, Beijing

Patentee before: Institute of Microelectronics, Chinese Academy of Sciences

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20220506

Address after: 510000 room 710, Jianshe building, No. 348, Kaifa Avenue, Huangpu District, Guangzhou, Guangdong

Patentee after: Ruili flat core Microelectronics (Guangzhou) Co.,Ltd.

Address before: 510000 601, building a, 136 Kaiyuan Avenue, Huangpu District, Guangzhou City, Guangdong Province

Patentee before: AoXin integrated circuit technology (Guangdong) Co.,Ltd.

TR01 Transfer of patent right