CN1031446C - 多层电子电路的制作方法 - Google Patents

多层电子电路的制作方法 Download PDF

Info

Publication number
CN1031446C
CN1031446C CN92102683.8A CN92102683A CN1031446C CN 1031446 C CN1031446 C CN 1031446C CN 92102683 A CN92102683 A CN 92102683A CN 1031446 C CN1031446 C CN 1031446C
Authority
CN
China
Prior art keywords
thick film
glass
dielectric
conductor paste
roasting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN92102683.8A
Other languages
English (en)
Other versions
CN1068007A (zh
Inventor
A·F·卡罗尔
M·H·拉布兰奇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
EIDP Inc
Original Assignee
EI Du Pont de Nemours and Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by EI Du Pont de Nemours and Co filed Critical EI Du Pont de Nemours and Co
Publication of CN1068007A publication Critical patent/CN1068007A/zh
Application granted granted Critical
Publication of CN1031446C publication Critical patent/CN1031446C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/4664Adding a circuit layer by thick film methods, e.g. printing techniques or by other techniques for making conductive patterns by using pastes, inks or powders
    • H05K3/4667Adding a circuit layer by thick film methods, e.g. printing techniques or by other techniques for making conductive patterns by using pastes, inks or powders characterized by using an inorganic intermediate insulating layer
    • CCHEMISTRY; METALLURGY
    • C03GLASS; MINERAL OR SLAG WOOL
    • C03CCHEMICAL COMPOSITION OF GLASSES, GLAZES OR VITREOUS ENAMELS; SURFACE TREATMENT OF GLASS; SURFACE TREATMENT OF FIBRES OR FILAMENTS MADE FROM GLASS, MINERALS OR SLAGS; JOINING GLASS TO GLASS OR OTHER MATERIALS
    • C03C3/00Glass compositions
    • C03C3/04Glass compositions containing silica
    • C03C3/062Glass compositions containing silica with less than 40% silica by weight
    • C03C3/07Glass compositions containing silica with less than 40% silica by weight containing lead
    • CCHEMISTRY; METALLURGY
    • C03GLASS; MINERAL OR SLAG WOOL
    • C03CCHEMICAL COMPOSITION OF GLASSES, GLAZES OR VITREOUS ENAMELS; SURFACE TREATMENT OF GLASS; SURFACE TREATMENT OF FIBRES OR FILAMENTS MADE FROM GLASS, MINERALS OR SLAGS; JOINING GLASS TO GLASS OR OTHER MATERIALS
    • C03C3/00Glass compositions
    • C03C3/04Glass compositions containing silica
    • C03C3/062Glass compositions containing silica with less than 40% silica by weight
    • C03C3/07Glass compositions containing silica with less than 40% silica by weight containing lead
    • C03C3/072Glass compositions containing silica with less than 40% silica by weight containing lead containing boron
    • CCHEMISTRY; METALLURGY
    • C03GLASS; MINERAL OR SLAG WOOL
    • C03CCHEMICAL COMPOSITION OF GLASSES, GLAZES OR VITREOUS ENAMELS; SURFACE TREATMENT OF GLASS; SURFACE TREATMENT OF FIBRES OR FILAMENTS MADE FROM GLASS, MINERALS OR SLAGS; JOINING GLASS TO GLASS OR OTHER MATERIALS
    • C03C3/00Glass compositions
    • C03C3/12Silica-free oxide glass compositions
    • C03C3/14Silica-free oxide glass compositions containing boron
    • C03C3/142Silica-free oxide glass compositions containing boron containing lead
    • CCHEMISTRY; METALLURGY
    • C03GLASS; MINERAL OR SLAG WOOL
    • C03CCHEMICAL COMPOSITION OF GLASSES, GLAZES OR VITREOUS ENAMELS; SURFACE TREATMENT OF GLASS; SURFACE TREATMENT OF FIBRES OR FILAMENTS MADE FROM GLASS, MINERALS OR SLAGS; JOINING GLASS TO GLASS OR OTHER MATERIALS
    • C03C8/00Enamels; Glazes; Fusion seal compositions being frit compositions having non-frit additions
    • C03C8/02Frit compositions, i.e. in a powdered or comminuted form
    • C03C8/10Frit compositions, i.e. in a powdered or comminuted form containing lead
    • CCHEMISTRY; METALLURGY
    • C03GLASS; MINERAL OR SLAG WOOL
    • C03CCHEMICAL COMPOSITION OF GLASSES, GLAZES OR VITREOUS ENAMELS; SURFACE TREATMENT OF GLASS; SURFACE TREATMENT OF FIBRES OR FILAMENTS MADE FROM GLASS, MINERALS OR SLAGS; JOINING GLASS TO GLASS OR OTHER MATERIALS
    • C03C8/00Enamels; Glazes; Fusion seal compositions being frit compositions having non-frit additions
    • C03C8/14Glass frit mixtures having non-frit additions, e.g. opacifiers, colorants, mill-additions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4867Applying pastes or inks, e.g. screen printing
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/09Use of materials for the conductive, e.g. metallic pattern
    • H05K1/092Dispersed materials, e.g. conductive pastes or inks
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0306Inorganic insulating substrates, e.g. ceramic, glass

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Geochemistry & Mineralogy (AREA)
  • Materials Engineering (AREA)
  • Organic Chemistry (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Inorganic Chemistry (AREA)
  • Dispersion Chemistry (AREA)
  • Ceramic Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Parts Printed On Printed Circuit Boards (AREA)
  • Conductive Materials (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Formation Of Insulating Films (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)

Abstract

一种制作多层电子电路的方法,包括下列步骤:
(1)在由若干交替电介质和导电层组成的基底上涂布一层含有低熔点硅酸盐玻璃的厚膜电介质浆料。
(2)在电介质浆料层上涂布一层含有银的微细颗立无机粘结剂和钌基或铑基烧结抑制剂(所有这些全部分散在有机介质中)的厚膜导电浆料的图案;和
(3)空气共焙烧厚膜电介质浆料和导电浆料。

Description

多层电子电路的制作方法
本发明涉及利用厚膜浆料制作多层电子电路的方法。
随着电路日益复杂和对低成本和高线密度电路需求的增长,混合电路制造商对多层结构的兴趣越来越大。要满足这些日益增长的需要,关键是多层技术的改进。
市场上有若干种主导因素。例如,降低成本是决定性的,这意味着要向纯银、铂/银合金或铜冶金方向发展,与传统的金或钯/银合金恰好相反。对于电路制造商来说,加工成本同等重要,因此,最大限度减少印刷和焙烧步骤的数目,便降低了最终电路的成本。
更细小的线间距在促进微型化方面也是必要的。随着导线宽度缩小,导电率更高的导体也就特别有用。幸好,这一需要与敷银或敷铜的发展趋势是一致的。
电于电路中导线交叉数目增加,所要需要有较高可靠性的电介质层,使用纯银或铜导线时尤其如此。对于丝网印刷用途,顾客为了节省加工费用,不断要求将电介质层的三个印刷和焙烧步骤减少到两个或一个。这一趋势已经导致更加可靠的结晶玻璃系统的开发。结晶玻璃在焙烧后比标准填充的硼硅酸铅型系统要稳定得多,因为结晶防止了再次焙烧后玻璃进一步软化和流动。但是,电介质层的这种相同的可靠性和稳定性水平使标准厚膜导体更难以粘结到基底上。当在以前焙烧的电介质层上焙烧导线时,老化的粘结力通常会退化。这是因为结晶电介质层的稳定性,使得导体中的玻璃和焊剂也不会与导体下面的结晶玻璃发生反应。
本发明涉及多层电子电路的制作方法,包括下列顺序步骤:
(1)在由多层交替无机电介质材料和厚膜导体组成的基底暴露表面上涂布一层包含无定形玻璃微细颗粒的厚膜电介质浆料,所述玻璃含至少25%(重量)SiO2,软化点低于下述步骤(3)的最高焙烧温度;
(2)在步骤(1)的厚膜电介质层上涂布一层包含下列微细颗粒的厚膜导体浆料的图案层:(a)一种含银金属颗粒,选自Ag、Ag与少量Pd和/或Pt的合金和混合物,以及它们的混合物,含银颗粒的最大粒径为20微米,比表面积为至少0.1平方米/克:(b)一种无定形玻璃粘合剂颗粒,其膨胀计软化点为150-800℃,含有至少两种选自PbO、B2O3、SiO2和Bi2O3的金属氧化物和可多达45%(重量)的选自碱金属、碱土金属、过渡金属的氧化物及其混合物的玻璃改性剂:(c)选自钌和铑的氧化物及其混合物和前体的烧结抑制剂,烧结抑制剂与导电金属用量之比落入图1点A至D所定义的区域范围内,(a)、(b)和(c)全部分散于一种有机介质中:和
(3)空气共焙烧厚膜电介质浆料和厚膜导电浆料的涂布层,以使这两层中的有机介质挥发掉,软化玻璃粘结剂并烧结厚膜导电层中的金属颗粒,以及使厚膜电介质层中的玻璃致密化。
附图只有一幅曲线图,图解说明厚膜导电层中含银导电金属与所需要的烧结抑制剂的比例关系。
概括地说,本发明涉及一种在电介质层上形成改进的导体老化粘合力的技术,更具体地说,本发明涉及一种制作多层电子电路的方法,此法包括下列顺序步骤:(1)在包括多个互相交替的电介质层和导体层的基底上涂布一种含有低熔点硅酸盐玻璃的厚膜电介质浆料:(2)在电介质浆料层上涂布一种厚膜导电体浆料的图案层,该浆料包含微细颗粒的银、一种无机粘结剂和一种钌或铑基烧结抑制剂,它们全部分散在一种有机介质中;和(3)将厚膜电介质和导电浆料的涂布层进行空气共熔烧,导致厚膜导电体浆料和厚膜电介质的无机粘结剂互相渗透,从而使该导体和电介质互相粘结。它适用于玻璃质的和填充的玻璃电介质系统,也适用于结晶和填充的结晶系统,鉴于难以将导体与结晶玻璃层粘结,它特别适用于结晶和填充的结晶型系统。这一技术包括在介质完全结晶前在其上焙烧该导体。它可以是指在较低的温度下(低于其结晶点)首先焙烧该电介质,然后印刷该导体。但是,当导体直接印刷在处于生料(未烧结)状态的印刷电介质上时,这一技术是特别有用的。因此,导体和电介质是一起熔烧的。这种共焙烧使导体和电介质玻璃能在电介质结晶点以下一起流动,从而能进行良好的粘合。粘合发生之后,即可在峰值焙烧温度发生结晶,基本上停止了反应。
对于陶瓷填充的玻璃电介质系统,在峰值焙烧温度下发生少量结晶。在这种情况下共焙烧仍能使导体层和电介质层之间在共焙烧步骤中发生良好的粘合作用。这种粘合并不需要结晶作用。但是,正如下面所述,共焙烧对于这种结晶系统特别有用。
上层导体与电介质共焙烧还有其它优点。焙烧步骤的次数减少了,从而降低了成品电路的造价。具体地说,电路制造商只需要较少的带式炉,减少了基建费用。此外,当在印刷的电介质上或在生料带上印刷时,上层导体线的分辩率显著提高了。线分辨提高是由于溶剂从导体快速流进介电体层,增加了导体局部粘度并防止扩展。在玻璃质表面上印刷更加困难,因为导体倾向于在光滑表面上扩展开。一般做法是按顺序在焙烧过的电介质上或在共焙烧过的带状结构上印刷顶层导体,所以线分辩率降低。
因此,共焙烧顶层导体和生料电介质具有下述优点:
*改进了导体与电介质的粘合作用,对于结晶电介质化学尤其如此;
*提高了顶层导体的线清晰度。
*由于焙烧步骤少从而降低了造价。
本发明涉及提供焊接的导体层与相邻的底层电介质层之间的可靠粘合。该粘合旨在防止焊剂中锡金属向外渗透且仍保持高粘合力,为了更有效地实现这种粘合,最好是先将导体和介电体组合物共焙烧。但是,此种粘合性质并不取决于电路和下层基底的特征。因此,顶面电介质层可以涂布在如下各种各样的基底上:
(1)直接涂布在氧化铝基底上;
(2)在事先焙烧过的导体和/或电介质层的多个交替层上;和
(3)在事先干燥的未焙烧导体和/或电介质层的多个交替层上。
因此,虽然在下述实例中各组合物是通过丝网印刷法直接在氧化铝基底上印刷电介质层进行试验的,但这种构型是许多可用以对其进行涂布的方式的例证,而且只不过是选用来简化试验程序的。
含银导体
本发明特别适用于涂布含银厚膜浆料,即,其中导电金属是银或银与少量(可多达35%摩尔)铂和钯等金属的合金的浆料。
含银导电相的最大粒度不得大于20微米,较好是10微米或更小。此外,为了确保该膜的均一性和改进与下面基底的收缩匹配,优选的是导电相颗粒的堆积密度至少为2克/立方厘米,较好为3克/立方厘米或更大。导电颗粒的平均比表面积应为0.1-3平方米/克,更好为0.2-2平方米/克。
无机粘合剂
厚膜导体浆料的无机粘合剂必须是膨胀计软化点为150-800℃的低软化点玻璃。具体地说,该玻璃的软化点应使它在共焙烧期间导电金属组分完成烧结和密实化之前能发生液相烧结,即开始流动。此外,如果电介质层在焙烧步骤期间能结晶,那么在它发生任何结晶之前无机粘合剂就必须开始流动。较好的是玻璃的软化点在200-600℃范围内。也较好的是导电金属颗粒的比表面积在0.1-3平方米/克范围内,更较好的是0.2-2平方米/克。
范围广泛的玻璃组合物可用作厚膜导体的无机粘合剂,只要它符合上述标准即可。具体地说,现已发现铅和铋的无定形硅酸盐、硼硅酸盐和硼酸盐特别适合于与可多达50%(重量)的碱金属氧化物、碱土金属氧化物和过渡金属氧化物等玻璃改性剂一起组合使用。这些组分的混合物和前体物也可使用。
任选地,粘合剂组分也可含有补充的助熔剂,例如Bi2O3和PbO。
烧结抑制剂
本发明中可用作导电金属烧结抑制剂的材料有铑(Rh)和钌(Ru)的氧化物以及那些在其所遭遇的焙烧条件下会变成金属氧化物的铑基和钌基化合物。这些材料既可呈颗粒形式也可呈可溶于有机介质的有机金属化合物形式。例如,适用的Ru-基材料包括Ru金属、RuO2、Ru-基烧绿石化合物,例如钌酸铋铅和钌酸铜铋,树脂酸钌以及它们的混合物。适用的含铑材料包括:Rh金属、RhO2,Rh2O3,树脂酸铑及其混合物。这两类材料的基本标准是:它们是Rh或Ru的氧化物,或者在所采用的空气焙烧条件下它们是上述氧化物的前体物。
用于本发明的较好烧结添加材料有RuO2,钌酸铜铋和树脂酸铑。颗粒状烧结抑制剂和可溶性有机金属烧结抑制剂的使用在实例中有说明。尽管如此,应当认识到的是抑制剂也可以导电金属颗粒上的涂层形式存在。这种涂层可通过下述方法产生:将导电金属颗粒分散于烧结抑制剂金属的树脂酸盐的溶液中,然后从分散液中除去大部分液体,然后将颗粒干燥以形成氧化物涂层。
有机介质
采用机械混合法(例如在辊碾机上)将无机颗粒与基本上惰性的液体介质(载体)混合,形成一种用于丝网印刷的具有适当稠度和流变性的浆状组合物。后者用常用方法在常用电介质基底上印刷成一种“厚膜”。
任何惰性液件均可用作载体。各种有机液体,有或没有增稠剂和/或稳定剂和/或其它普通添加剂,均可用作载体。可以使用的有机液体的例子有:脂族醇,这些醇的酯,例如乙酸酯和丙酸酯、萜烯如松油、松油醇等,树脂如聚甲基丙烯酸低级醇酯的溶液,以及乙基纤维素在诸如松油和-乙酸乙二醇酯的一丁基醚等溶剂中的溶液。一种较好的载体是以乙基纤维素和β-松油醇为基础的。载体可以含有挥发性液体以促进基底涂布后的快速固化。
分散液中载体与固体的比例可以有颇大差异,并且取决于分散液的涂布方式及所用载体的种类。通常要达到良好的覆盖,分散液需含有互补的60-90%固体和40-10%载体。当然,本发明的组合物可以通过添加不影响其有益特性的其它材料来改性。这种配方在本技术领域中是众所周知的。
用一台三辊碾机很容易制备浆料。用一台Brookfield HBT粘度计在低、中和高剪切速率下测量时该  浆料的粘度一般在下述范围内:
剪切速率(秒-1)             粘度(帕斯卡·秒)
    0.2                   100-5000
                          300-2000较好
                          600-1500最好
    4                     40-400
                          100-250较好
                           120-200最好
  40                       10-150
                           25-120较好
                           50-100最好
载体用量由最终预期配方粘度决定。
配方和涂布
在本发明组合物的制备中,颗粒状无机固体与有机载体混合并用适当的设备如三辊碾机分散,形成悬浮液,得到一种在剪切速率为4秒-1时其粘度在约100-250帕斯卡·秒范围内的组合物。
下述实例中的配方按如下方法制作:
浆料各组分,减去相当于约5%(重量)的约5%有机组分,一起放入一容器中称量。然后将这些组分剧烈混合以形成一种均匀掺合物;然后让掺合物通过分散设备,如三辊碾机,以使颗粒达到良好的分散。用Hegman测定仪测定浆料中颗粒的分散状态。该仪器由一钢块中一个一端深25微米(1密耳)、另一端向上倾斜到0“英寸深的孔道构成。用一刮刀沿孔道长度方向向下刮浆料。在结块直径大于孔道深度的情况下,孔道中出现刮痕。满意的分散将典型地给出10-18的四分之一刮痕点。孔道的一半未能覆盖一种分散良好的浆料的那一点一般在3~8之间。大于20微米的四分之一刮痕测量及大于10微米的“半孔道”测量表明悬浮液分散不良。
然后加入由该浆料的有机组分组成的其余的5%,调节树脂量使完成配方后的粘度在剪切速率为4秒-1时达到140和200帕斯卡·秒之间。然后将该组合物涂布到干燥的未焙烧电介质层上,通常采用丝网印刷法涂布,涂层湿厚约30-80微米,较好为35-70微米,最好为40-50微米。可以用一台自动印刷机也可用手动印刷机采用普通方法将本发明的电极组合物印刷到电介质层上,较好是采用200-325目丝网的自动丝网膜版印刷技术。焙烧前将印刷图案在低于200℃,约150℃干燥约5-15分钟。为使无机粘合剂和微细金属颗粒两者烧结的焙烧,较好是在通风良好的传送带烧结炉中进行,其温度分布能使有机物质在约300-600℃烧掉,在最高温度约700-1000℃保持约5-15分钟一段时间,随后是一个受控冷却周期,以防止过度烧结,在中间温度发生所不希望的化学反应,或由于冷却太快而可能发生的基底断裂。总体焙烧步骤较好是历时约1小时,用20-25分钟达到焙烧温度,在焙烧温度保持10分钟,冷却约20-25分钟。在某些情况下总周期时间可短至30分钟或更短。
实例:
在本研究中使用一标准1英寸×1英寸杜邦粘合图案(参阅Du PoutTechnical Service MonographsC-7及C-8)。该图案由2×2(毫米)粘结垫片和-S形曲线0.5×100(毫米)组成。焙烧后,焊剂抗溶出能力是用在S-形曲线显示不连续之前焙烧层能在230℃、组成比为62/36/2的Sn/Pb/Ag焊剂中耐受的10秒钟浸渍的次数确定的。采用中等活性助熔剂,如Alpha 611。S-形曲线上焊剂的断开是由于金属溶出而进入焊剂槽,或是由于S形曲线被焊剂去湿。
对2毫米见方的垫片进行老化粘合力测定,采用预镀锡的20号金属导线、62/36/2焊料及中等活性的Alpha 611助熔剂。在150℃进行1000小时老化试验。以标准90°剥离取向用自动Instron拉力试验机提拉零件。提拉速率(十字夹头速度)为0.5英寸/分钟。
在这些实例中焙烧的厚度为10-12微米,在850℃将另件焙烧2次,每次30分钟。
对本研究中的导体使用的玻璃原料组合物及该原料的膨胀计软化点列于表1。导体实例中所用银粉的性能列于表2。电介质玻璃组合物在表3中给出。电介质浆料组合物在表4给出,导体配方及试验数据列于表5。
                           表1
                    导体玻璃原料组合物
玻璃原料名称               F     G      H     I
 Bi2O3PbO                     80.6B2O3                 12.0SiO2                   6.0Al2O3ZnO                     1.4CaOSnO2BaO软化点℃                365    50.542.43.63.5<350     77.57.515.0490     60373285
                      表1(续)
玻璃原料名称          J K L M
 Bi2O3            49PbO                 30B2O3              4SiO2               16Al2O3             1ZnOCaOSnO2BaO软化点℃  <500     96.43.6<500 43.54.837.54.49.8720 24.516.39.347.81.11.0560
                         表2
                       银粉性质
     银粉   比表面积*(平方米/克)     堆积密度**克/立方厘米       形态
      ABC     1.20.83.2        2.24.00.7     单轴的片  状团  块
     *比表面积用B.E.T.Quantachrome Monosorb测定。**堆积密度用Tap-Pak体积计按美国标准ASTM B527-85方法测定。
                               表3
                        电介质玻璃组合物
  %重量
    组分       N     O     P     Q     R
    SiO2BaOCaOZnOZrO2AlPO4SrOAl2O3性质     35.46.018.036.52.41.7    42.05.918.822.32.94.04.0    41.12.722.431.41.40.70.2   35.96.218.337.12.5   35.822.77.221.83.78.8
    软化点℃结晶温度℃      741859     799970     760876    749838    811890
                                    表4
                                电介质浆料配方
     S    T     U     V     W     X     Y
电介质玻璃N电介质玻璃O电介质玻璃P电介质玻璃Q电介质玻璃R锆,ZrSiO4粉末氧化铝,平均0.7微米铝酸钴、铬着色剂Du Pont Q S482Asahi Ap5576Du Pont5704     94.6500.4 39.639.619.81.0 100 1001 100 100 100
按上表中所示无机物比例配制电介质S-V,使其浆料中含有大约76%(重量)固体。其余(约24%重量)是有机介质。电介质W、x和y是市售厚膜浆料QS482,结晶电介质厚膜浆料,杜邦公司生产;AP5576,结晶电介质厚膜浆料,Asahi Glass生产;5704,含填料玻璃电介质厚膜浆料,杜邦公司生产。
                                      表5
                                导体配方及性质
实例号     1     2     3     4     5
导体玻璃原料原料/Ag加入的Bi2O3/Ag银型Pt/AgPd/Ag烧绿石/AgRuO2/Ag树脂酸钌/Ag总含钌氧化物/Ag树脂酸铑/Ag铑/Ag电介质共焙烧老化粘合力顺序老化粘合力抗溶出能力     F0.0270.013A00000000S<10N<10N1-2次浸渍     F0.0130.013A0000.02100.02100S26N<10N3次浸渍     G0.0160B00000.0250.00500S17N<10N3次浸渍     H0.0600B00.0890.037000.03700T30N<10N4次浸渍     G0.0160B0000000.0190.0019T27N<10N4次浸渍
                                    表5(续)
实例号     6     7     8     9     10
导体玻璃原料原料/Ag加入的Bi2O3/Ag银型Pt/AgPd/Ag烧绿石/AgRuO2/Ag树脂酸钌/Ag总含钌氧化物/Ag树脂酸铑/Ag铑/Ag电介质共焙烧老化粘合力顺序老化粘合力抗溶出能力     I0.0380A000.0078000.00780.0130.0013S29N<10N3次浸渍     J+G0.013+0.00450B0.005200.0077000.00770.0130.0013T29N<10N3-4次浸渍     K0.0390A000.0078000.00780.0130.0013U21N<10N2次浸渍     L0.0390.0079*A0000000.0130.0013U16N<10N1次浸渍     M0.0390.0079*A000.0079000.00790.0130.0013U<10N<10N1次浸渍
                                    表5(续)
实例号     11     12     13     14     15
导体玻璃原料原料/Ag加入的Bi2O3/Ag银型Pt/AgPd/Ag烧绿石/AgRuO2/Ag树脂酸钌/Ag总含钌氧化物/Ag树脂酸铑/Ag铑/Ag电介质共焙烧老化粘合力顺序老化粘合力抗溶出能力     F0.0390.0079*A000.0079000.00790.0130.0013U32N<10N2次浸渍     F0.0390.0079*A000.0079000.00790.0130.0013V24N<10N2次浸渍     G0.0260B000.026000.02600W25N<10N2次浸渍     F0.0130.013B0000.02100.02100X24N<10N3次浸渍     F0.0130.013B0000.02100.02100Y27N27N3次浸渍
            表5(续)
实例号     16
导体玻璃原料原料/Ag加入的Bi2O3/Ag银型Pt/AgPd/Ag烧绿石/AgRuO2/Ag树脂酸钌/Ag总含钌氧化物/Ag树脂酸铑/Ag铑/Ag电介质共焙烧老化粘合力顺序老化粘合力抗溶出能力     G0.0270C0000.02700.02700S有些卷曲<10N
*Bi2O3以树脂酸铋(30%铋)形式加入
一般来说,粘合到结晶玻璃上比粘合到无定形玻璃电介质上更为困难。对于二氧化硅含量降低到约50%SiO2以下的结晶电介质来说尤其如此。在实例1中,导体配方中使用了银粉,低软化点玻璃原料以及氧化铋。当在单独焙烧过的结晶电介质上焙烧时老化粘合力很低,当在上述电介质上共焙烧时老化粘合力也很低。
实例2的老化粘合力获得显著提高,这是由于组合物包含了烧结抑制剂RuO2,而且导体与电介质是一起共焙烧的。使用与实例1相同的玻璃系统。实例3使用RuO2的前体物-树脂酸钌。这表明了使用树脂酸盐前体物可以提高共焙烧老化粘合效果。长期老化粘合力不超过20N,但总Ru含量不太高:追加树脂酸钌可以进一步提高老化粘合力。在实例4中,钌以烧绿石化合物钌酸铜铋的形式存在。另外,与顺序焙烧导体和介电体相比,共焙烧老化粘合力显著提高。
由实例2-4也可看出:焊剂抗溶出能力提高了。加入贵金属钌还具有提高焊剂抗溶出能力的优点,这既是因为它降低了银的溶解速率,也是因为它使得在导体配方中使用较低玻璃含量就能获得足够的老化粘合力。已知银组合物中的高玻璃含量会降低可焊接性,也会困脱湿作用而降低焊剂抗溶出能力。
烧结抑制剂可以基于铑和钌,如在使用了树脂酸钌的实例5所示。无论在哪种情况下,铑和钌的分散液都可望导致在焙烧期间形成贵金属氧化物分散液,这会影响银粒的烧结,使得在焙烧步骤后银/玻璃接触面积较大,从而提高了粘合效果。
铑和钌两者可以一起用作为烧结抑制剂,如实例6所示,该例中同时使用了树脂酸铑和钌酸铜铋。观察到共焙烧老化粘合力比顺序焙烧粘合力有类似的改进。
提出权利要求的、低软化点玻璃加钌基或铑基烧结抑制剂的配方技术对纯银组合物特别有用,因为可焊性严重降低使得难以在纯银浆料中使用高含量玻璃粘合剂。但是该技术并不局限于银组合物。实例4中公开了银/钯配方,而实例7中公开了银/铂组合物,两者都显示出了改进的性能。可以期望金和金的合金系统也有类似的性能。
一般来说,用于共焙烧粘结工艺的最好的导体玻璃组合物是基于Bi、PbB和/或Si的低软化点玻璃。硼硅酸铅、硼硅酸铋铅、硅酸铋铅和硼酸铋铅的例子可在前述实例1-7中找到。硼酸铋组合物在实例8中作了说明。此外,这些玻璃可以掺合,如实例7所示。低软化点玻璃可用来在电介质有可能结晶并熟化之前与电介质璃发生相互作用。软化点较高的导体玻璃是较不理想的,如实例9所示,在该实例中使用了高二氧化硅,改性的硼硅酸铅玻璃原料。该导体玻璃原料的膨胀计软化点大约600℃以上,而共焙烧老化粘合力提高到16N,但仍然没有达到象其它许多实例那样高的水平,即20-30N。在实例10中,使用了低软化点的硼硅酸锌铅型玻璃原料。但是用大量ZnO改性时玻璃组合物超出了提出了权利要求的较理想的化学性质,而且共焙烧老化粘合力很低。
导体玻璃软化点的上限是约800℃,尽管较好的上限为600℃。在本研究中,未发现有下限,所使用的玻璃组合物,其膨胀计软化点低于300℃,但都具有较好的化学性质,参见表2。
可焊接的银组合物几乎总是含有氧化铋,因为众所周知氧化铋有利于提高可焊性。氧化铋可存在于一种或多种含铋玻璃中,或者可以单独加到导体配方中。在实例3-8中,它存在于玻璃原料中;在实例1和2中,它是作为氧化铋相单独加入的;在实例9、11和12中,它是以树脂酸铋单独加入的。但是对于共焙烧技术的实施,配方中不一定要使用氧化铋(在玻璃中或单独加入)。为获得足够的可焊性,一种实用的、不含氧化铋的配方只需最少的玻璃原料。
导体配方的共焙烧技术和方法不限于狭窄的一类电介质组合物。几种电介质实例已在实例1-12中使用,在1991年2月8日提交的未审议美国专利中请S.N.07/653,872和S.N.07/653,874中有更详细的叙述。他们采用了结晶玻璃或结晶玻璃加上外加陶瓷填料颗粒。此外,实例13和14表明使用了市售结晶厚膜组合物QS482(杜邦公司)和AP5576(Asaki Glass)。再者,共焙烧技术对于提出权利要求的导体组合物,在老化后提高高粘结强度也很有用。
如上所述,当与结晶电介质组合物一起使用时,共焙烧技术是特别有用的,但是,对于明显不结晶的玻璃或填充玻璃组合物,也可采用该技术,如实例15所示,该实例中电介质是市售产品5704(杜邦公司生产)。在该实例中由于最少量的电介质结晶,导体组合物既有良好的共焙烧粘合力又有良好的顺序老化粘合力。
共焙烧工艺要求在焙烧过程中导体收缩最小以避免与电介质脱离。此现象在电极与介电体共焙烧的多层电容领域中是熟知的。使用烧结抑制剂,如上述的钌基或铑基材料,可以使收缩减到最小。另外,金属粉末具有大的收缩冲击作用。粉末比表面积是烧结的推动力量,因此,低比表面积的粉末是较佳的。对银而言实际的下限是约0.1平方米/克,低于此值,粉末一般就显得太粗,不能给出微电路应用的可接受表面装饰。高于约3平方米/克,收缩太大,导致与电介质发生大规模分离和卷曲。在例16中共焙烧后观察到一些卷曲、使得共焙烧技术失去效用。
共焙烧期间会影响与电介质分离的另一个银粉参数是其堆积密度。一般地讲,堆积密度愈大,在干膜中的包覆就愈好。为了获得最终所希望的峦度,需要较小的收缩。因此,堆积密度愈大,对共焙烧涂布就愈好。堆积密度的实际下限是0.7克/立方厘米,但较佳的范围是2克/立方厘米以上。
术语表
QS482和5704是E.I.Do Pont公司(Wilmington,DE)生产的厚膜电介质浆料的商品名。
AP5576是Asahi玻璃公司(日本东京)生产的结晶厚膜电介质浆料的商品名。
树脂酸铋是Mooney化学品公司(cleveland,OH)生产的含30%Bi的2-乙基己酸铋的商品名
#8826是Engelhard公司(East Newark;NJ)生产的含10%Rh的树脂酸铑的商品名。
A2575是Engelhard公司生产的含24%Ru的树脂酸钌的商品名。
颜料#211是Sheppard Color公司(Cincinnati,OH)生产的铝酸钴铬的商品名。

Claims (11)

1.制作多层电子电路的方法,包括下列顺序步骤:
A.在包括多个互相交替的无机电介质材料层和厚膜导电层的基底的暴露表面上涂布一层含有无定形玻璃的微细颗粒的厚膜电介质浆料,所述玻璃含有至少25%(重量)SiO2,而其软化点低于下述步骤(c)中的最高焙烧温度;
B.在步骤(A)的厚膜电介质层上涂布一层含有微细颗粒的厚膜导电浆料的图案层,所述微细颗粒包括:(1)一种含银金属,选自Ag、Ag与少量pd和/或pt的合金或混合物,以及它们的混合物,含银颗粒具有20微米的最大粒径,比表面积至少为0.1米2/克;(2)一种无定形玻璃粘结剂,其膨胀计软化点为150-800℃,其组成为至少二种选自pbO、B2O3、SiO2和Bi2O3的金属氧化物和高达45%(重量)的选自碱金属、碱土金属、过渡金属,及其混合物玻璃改性剂;(3)选自钌和铑的氧化物及其混合物和前体的烧结抑制剂,该烧结抑制剂与导电金属用量的比在Rh/Ag为0-0.010、(Rh基氧化物)/Ag为0-0.100和0.004≤{Rh基氧化物)/Ag+10×Rh/Ag}≤0.100的范围内,全部(1)、(2)和(3)均分散在一种有机介质中;和
C.将厚膜电介质浆料和厚膜导电浆料的涂布层进行空气共焙烧,以使有机介质从这二层中挥发掉,软化玻璃粘结剂并烧结厚膜导体层中的金属颗粒,以及使厚膜电介质层的玻璃致密化,导致厚膜导电浆料和厚膜电介质的玻璃粘结剂互相渗透,从而使该导体和电介质互相粘结。
2.根据权利要求1的方法,其特征在于,在厚膜电介质层中的玻璃可在高于厚膜导电层中的玻璃粘结剂的软化点的温度结晶。
3.根据权利要求1的方法,其特征在于,在厚膜导电浆料中的含银颗粒的最大粒径为10微米。
4.根据权利要求1的方法,其特征在于,在厚膜导电浆料中的玻璃的膨胀计软化点为200-600℃。
5.根据权利要求1的方法,其特征在于,在厚膜导电浆料中的粘结剂选自硼硅酸铅、硼硅酸铋、硼硅酸铋铅、硼酸铋、硼酸铋铅、硅酸铋铅等玻璃以及它们的混合物。
6.根据权利要求1的方法,其特征在于,在厚膜导电浆料中的烧结抑制剂是钌酸铅铋。
7.根据权利要求1的方法,其特征在于,在厚膜导电浆料中的烧结抑制剂是RuO2
8.根据权利要求1的方法,其特征在于,在厚膜导电浆料中的烧结抑制剂是树脂酸钌。
9.根据权利要求1的方法,在其特征在于,在厚膜导电浆料中的烧结抑制剂是树酸铑。
10.根据权利要求1的方法,其特征在于,在焙烧时,该电介质玻璃保持无定形状态。
11.根据权利要求1的方法,其特征在于,在焙烧时,在导电层中的玻璃粘结剂保持无定形状态。
CN92102683.8A 1991-06-17 1992-04-16 多层电子电路的制作方法 Expired - Fee Related CN1031446C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US07/725,779 US5162062A (en) 1991-06-17 1991-06-17 Method for making multilayer electronic circuits
US725,779 1991-06-17

Publications (2)

Publication Number Publication Date
CN1068007A CN1068007A (zh) 1993-01-13
CN1031446C true CN1031446C (zh) 1996-03-27

Family

ID=24915936

Family Applications (1)

Application Number Title Priority Date Filing Date
CN92102683.8A Expired - Fee Related CN1031446C (zh) 1991-06-17 1992-04-16 多层电子电路的制作方法

Country Status (7)

Country Link
US (1) US5162062A (zh)
EP (1) EP0519175B1 (zh)
JP (1) JPH0732310B2 (zh)
KR (1) KR960001353B1 (zh)
CN (1) CN1031446C (zh)
CA (1) CA2066069A1 (zh)
DE (1) DE69204571T2 (zh)

Families Citing this family (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5337549A (en) * 1989-12-20 1994-08-16 Tokusen Kogyo Company Limited Steel cord for reinforcement of rubber products
JPH0768673B2 (ja) * 1991-12-27 1995-07-26 トクセン工業株式会社 ゴム製品補強用スチールコード
US5277844A (en) * 1993-03-29 1994-01-11 Rainey Clifford S Resistor composition
US5534194A (en) * 1993-03-30 1996-07-09 E. I. Du Pont De Nemours And Company Thick film resistor composition containing pyrochlore and silver-containing binder
US5632833A (en) * 1993-10-29 1997-05-27 Nec Corporation Method of manufacturing laminated ceramic capacitor
JP3117377B2 (ja) * 1994-11-29 2000-12-11 京セラ株式会社 半導体装置
JP3211641B2 (ja) * 1995-09-22 2001-09-25 株式会社村田製作所 導電性組成物
US5855995A (en) * 1997-02-21 1999-01-05 Medtronic, Inc. Ceramic substrate for implantable medical devices
US6146743A (en) * 1997-02-21 2000-11-14 Medtronic, Inc. Barrier metallization in ceramic substrate for implantable medical devices
US20010001406A1 (en) * 1998-02-17 2001-05-24 Michael James Liberatore Method of making transmission lines and buried passive components in green tape
KR100369565B1 (ko) * 1999-12-17 2003-01-29 대주정밀화학 주식회사 전기발열체용 저항 페이스트 조성물
JP3799933B2 (ja) * 2000-02-09 2006-07-19 株式会社村田製作所 導電性ペーストおよびセラミック電子部品
JP2002076638A (ja) * 2000-08-31 2002-03-15 Kyocera Corp 低温焼成セラミック回路基板
US7157023B2 (en) * 2001-04-09 2007-01-02 E. I. Du Pont De Nemours And Company Conductor compositions and the use thereof
GB0108886D0 (en) * 2001-04-09 2001-05-30 Du Pont Conductor composition II
US20040104262A1 (en) * 2001-04-09 2004-06-03 Mears Sarah Jane Use of conductor compositions in electronic circuits
JP3991218B2 (ja) * 2002-12-20 2007-10-17 信越化学工業株式会社 導電性接着剤及びその製造方法
GB0307547D0 (en) * 2003-04-01 2003-05-07 Du Pont Conductor composition V
US7202154B2 (en) * 2004-01-05 2007-04-10 International Business Machines Corporation Suspension for filling via holes in silicon and method for making the same
US7326367B2 (en) * 2005-04-25 2008-02-05 E.I. Du Pont De Nemours And Company Thick film conductor paste compositions for LTCC tape in microwave applications
JP2007194580A (ja) 2005-12-21 2007-08-02 E I Du Pont De Nemours & Co 太陽電池電極用ペースト
JP5501549B2 (ja) * 2006-03-29 2014-05-21 京セラ株式会社 光電変換素子、およびそれから構成される光電変換モジュール
KR100819876B1 (ko) * 2006-09-19 2008-04-07 삼성전기주식회사 합금배선기판 및 그 제조방법
US20090107546A1 (en) * 2007-10-29 2009-04-30 Palo Alto Research Center Incorporated Co-extruded compositions for high aspect ratio structures
JP4656140B2 (ja) * 2007-12-27 2011-03-23 富士電機システムズ株式会社 半導体装置の製造方法
US7736546B2 (en) * 2008-01-30 2010-06-15 Basf Se Glass frits
US8383011B2 (en) * 2008-01-30 2013-02-26 Basf Se Conductive inks with metallo-organic modifiers
US8308993B2 (en) * 2008-01-30 2012-11-13 Basf Se Conductive inks
JP4932035B2 (ja) * 2008-03-31 2012-05-16 三菱電機株式会社 低温焼成セラミック回路基板
US8080181B2 (en) * 2008-05-13 2011-12-20 Solarworld Innovations Gmbh Coextrusion ink chemistry for improved feature definition
KR20120004419A (ko) * 2009-03-23 2012-01-12 에스비에이 머티어리얼스 인코포레이티드 신규한 유전체 산화필름 및 이를 만드는 방법
JP4888572B2 (ja) * 2010-01-25 2012-02-29 Tdk株式会社 導電性ペーストおよび電子部品の製造方法
TW201227761A (en) 2010-12-28 2012-07-01 Du Pont Improved thick film resistive heater compositions comprising ag & ruo2, and methods of making same
CN102450944A (zh) * 2011-05-30 2012-05-16 浙江苏泊尔家电制造有限公司 一种电热炊具
US20130004659A1 (en) * 2011-06-30 2013-01-03 E I Du Pont De Nemours And Company Thick film paste and use thereof
TWM512217U (zh) 2013-06-20 2015-11-11 Plant PV 太陽能電池
CN103745763B (zh) * 2014-01-21 2016-04-27 江苏欧耐尔新型材料有限公司 太阳能电池背面电极浆料及其制备方法
US10550291B2 (en) 2015-08-25 2020-02-04 Hitachi Chemical Co., Ltd. Core-shell, oxidation-resistant, electrically conducting particles for low temperature conductive applications
US10418497B2 (en) 2015-08-26 2019-09-17 Hitachi Chemical Co., Ltd. Silver-bismuth non-contact metallization pastes for silicon solar cells
US10233338B2 (en) 2015-11-24 2019-03-19 PLANT PV, Inc. Fired multilayer stacks for use in integrated circuits and solar cells

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4090009A (en) * 1977-03-11 1978-05-16 E. I. Du Pont De Nemours And Company Novel silver compositions
US4332343A (en) * 1978-09-20 1982-06-01 International Business Machines Corporation Process for in-situ modification of solder comopsition
US4318830A (en) * 1979-01-15 1982-03-09 E. I. Du Pont De Nemours And Company Thick film conductors having improved aged adhesion
US4414143A (en) * 1981-05-06 1983-11-08 E. I. Du Pont De Nemours & Co. Conductor compositions
US4416932A (en) * 1981-08-03 1983-11-22 E. I. Du Pont De Nemours And Company Thick film conductor compositions
US4381945A (en) * 1981-08-03 1983-05-03 E. I. Du Pont De Nemours And Company Thick film conductor compositions
US4636332A (en) * 1985-11-01 1987-01-13 E. I. Du Pont De Nemours And Company Thick film conductor composition

Also Published As

Publication number Publication date
CA2066069A1 (en) 1992-12-18
JPH05136566A (ja) 1993-06-01
EP0519175A3 (en) 1993-12-01
DE69204571T2 (de) 1996-03-21
US5162062A (en) 1992-11-10
JPH0732310B2 (ja) 1995-04-10
KR930001762A (ko) 1993-01-16
DE69204571D1 (de) 1995-10-12
EP0519175B1 (en) 1995-09-06
EP0519175A2 (en) 1992-12-23
CN1068007A (zh) 1993-01-13
KR960001353B1 (ko) 1996-01-26

Similar Documents

Publication Publication Date Title
CN1031446C (zh) 多层电子电路的制作方法
JP4916442B2 (ja) 鉛フリー及びカドミウムフリー導電性銅厚膜ペースト
CN1090369C (zh) 粘着力增强的厚膜导体组合物
KR970008549B1 (ko) 높은 열 사이클 접착력 및 노화 접착력을 위한 은 풍부 전도체 조성물
KR900006510B1 (ko) 구리 도체 조성물 및 전도성 표면의 제조방법
CN1130795A (zh) 无镉无铅的厚膜糊状组合物
WO2009006242A1 (en) Conductor paste for ceramic substrate and electric circuit
JPH08242062A (ja) 低温焼成セラミック回路基板
CN101679107A (zh) 用于金属芯基板和电子器件的绝缘浆料
US4532075A (en) Thick film conductor composition
CN100358053C (zh) 用在电子电路中的导体成分
JP5364833B1 (ja) 導体ペースト及びそれを用いたセラミック基板
JP4163003B2 (ja) 電子回路での導体組成物の使用
JP2004524665A (ja) 電子回路での導体組成物の使用
US6787068B1 (en) Conductor composition
CN1307124C (zh) 用于氮化铝基片上的厚膜导体组合物
US4567151A (en) Binder glass of Bi2 O3 -SiO2 -GeO2 (-PbO optional) admixed with ZnO/ZnO and Bi2 O3
KR100535851B1 (ko) 전도체 조성물
JP4252315B2 (ja) 導体組成物およびその使用
Taylor et al. Binder glass of Bi2O3–SiO2–GeO2–(PbO optional) admixed with ZnO/ZnO and Bi2O3
JPH1143387A (ja) 金電極用組成物とこれを用いた金電極の製造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C01 Deemed withdrawal of patent application (patent law 1993)
WD01 Invention patent application deemed withdrawn after publication
C14 Grant of patent or utility model
GR01 Patent grant
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee