CN103123900A - FinFET器件制造方法 - Google Patents
FinFET器件制造方法 Download PDFInfo
- Publication number
- CN103123900A CN103123900A CN2011103721427A CN201110372142A CN103123900A CN 103123900 A CN103123900 A CN 103123900A CN 2011103721427 A CN2011103721427 A CN 2011103721427A CN 201110372142 A CN201110372142 A CN 201110372142A CN 103123900 A CN103123900 A CN 103123900A
- Authority
- CN
- China
- Prior art keywords
- silicon
- channel
- finfet
- strain
- layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
- Thin Film Transistor (AREA)
Abstract
本发明提供一种FinFET器件制造方法,在鳍形沟道区原本位置处形成鳍形应变锗硅沟道,保持鳍形沟道原有的宽长比以及尺寸的同时,增大了沟道应力,提高了FinFET器件的驱动电流;同时,沙漏状的鳍形应变锗硅沟道比条状的宽长比性能更高,包括应变锗硅层和应变碳硅层的鳍形应变硅沟道的应力性能更高,栅极结构及FinFET基体上方形成有高应力的应力材料层的沟道区应力性能更高,以此获得的FinFET器件的驱动电流更高。
Description
技术领域
本发明涉及半导体制造领域,尤其涉及一种FinFET器件制造方法。
背景技术
MOSFET(金属氧化半导体场效应晶体管)是大部分半导体器件的主要构件,当沟道长度小于100nm时,传统的MOSFET中,由于围绕有源区的半导体衬底的半导体材料使源极和漏极区间互动,漏极与源极的距离也随之缩短,产生短沟道效应,这样一来栅极对沟道的控制能力变差,栅极电压夹断(pinch off)沟道的难度也越来越大,如此便使亚阀值漏电(Subthrehhold leakage)现象更容易发生。
鳍式场效晶体管(Fin Field effect transistor,FinFET)是一种新的金属氧化半导体场效应晶体管,其结构通常在绝缘体上硅(SOI)基片上形成,包括狭窄而孤立的硅条(即垂直型的沟道结构,也称鳍片),鳍片两侧带有栅极结构。FinFET结构使得器件更小,性能更高。
如图1所示,现有技术中一种FinFET包括:衬底10、源极11、漏极12、鳍状应变硅沟道区13、以及围绕在鳍状应变硅沟道区13两侧及上方的导电栅极结构14。其中,源极11、漏极12与鳍状应变硅沟道区13,是通过图案化覆盖于衬底电介质层上的外延硅层以及离子注入工艺获得,所述鳍状应变硅沟道区13厚度极薄,且其凸出的三个面均为受控面,受到栅极的控制。这样,栅极就可以较为容易的在沟道区构造出全耗尽结构,彻底切断沟道的导电通路。
如图2所示,现有技术中大多采用在沟道表面上形成额外的应力层的方法,来提高器件的驱动电流。但是该类方法制得的沟道区域变大,已经不能满足22nm及其以下技术节点对FinFET器件更小尺寸的要求。
发明内容
本发明的目的在于提供一种FinFET器件制造方法,通过在原沟道区域范围内形成应变硅,保持鳍状沟道的宽长比的同时,增大鳍状沟道的应力,显著提高FinFET器件的驱动电流。
为解决上述问题,本发明提出一种FinFET器件制造方法,包括:
提供半导体衬底,在所述半导体衬底上形成外延硅层;
图案化所述外延硅层,形成FinFET基体,所述FinFET基体包括源区和漏区以及位于所述源区和漏区之间的沟道区;
形成围绕在所述沟道区两侧和上方的多晶硅虚拟栅极结构;
在所述半导体衬底与FinFET基体上方沉积介质层,并化学机械平坦化至多晶硅虚拟栅极结构顶部;
以所述介质层为掩膜,移除所述多晶硅虚拟栅极结构及其下方的预定义厚度的外延硅层,形成沟道开口;
在所述沟道开口中通过锗硅原位掺杂工艺生长应变锗硅层,形成应变硅沟道;
形成围绕在所述应变硅沟道两侧和上方的栅极结构。
进一步的,所述沟道区为沙漏状或条状。
进一步的,所述介质层包括氧化层和氮化层。
进一步的,移除所述多晶硅虚拟栅极结构及其下方的预定义厚度的外延硅层时,所述预定义厚度为10nm~200nm。
进一步的,在所述应变锗硅层中,锗离子的浓度为5%~35%。
进一步的,其特征在于形成应变硅沟道之后还包括向所述应变锗硅层中注入氟离子。
进一步的,所述应变硅沟道还包括应变碳硅层,通过向所述沟道开口下方的外延硅层中注入碳离子形成,或者在所述应变锗硅层上方的沟道开口中继续通过碳硅原位掺杂工艺形成,其厚度与所述应变锗硅层的厚度之和为所述预定义厚度。
进一步的,所述应变碳硅层中碳离子的浓度2%~13%。
进一步的,在形成围绕在所述应变硅沟道两侧和上方的栅极结构之后,还包括:
以所述栅极结构为掩膜,对所述源区和漏区进行轻掺杂源/漏区离子注入以及源/漏极离子注入,形成源极和漏极;
移除所述介质层,在所述半导体衬底、FinFET基体及栅极结构上方沉积应力高于所述介质层的应力材料层。
与现有技术相比,本发明提供的FinFET器件制造方法及结构,在鳍形沟道区原本位置处形成鳍形应变锗硅沟道,保持鳍形沟道原有的宽长比以及尺寸的同时,增大了沟道应力,提高了FinFET器件的驱动电流;同时,沙漏状的鳍形应变锗硅沟道比条状的宽长比性能更高,包括应变锗硅层和应变碳硅层的鳍形应变硅沟道的应力性能更高,栅极结构及FinFET基体上方形成有高应力的应力材料层的沟道区应力性能更高,以此获得的FinFET器件的驱动电流更高。
附图说明
图1A是现有技术的一种FinFET的立体结构示意图;
图1B是现有技术的一种FinFET的沟道区的剖面结构示意图;
图2是本发明具体实施例的FinFET制造工艺的流程图;
图3A至3H是本发明具体实施例的FinFET制造工艺的立体结构示意图或剖面结构示意图。
具体实施方式
以下结合附图和具体实施例对本发明提出的FinFET器件制造方法作进一步详细说明。
如图2所示,本发明提出一种FinFET器件制造方法,包括:
S201,提供半导体衬底,在所述半导体衬底上形成外延硅层;
S202,图案化所述外延硅层,形成FinFET基体,所述FinFET基体包括源区和漏区以及位于所述源区和漏区之间的沟道区;
S203,形成围绕在所述沟道区两侧和上方的多晶硅虚拟栅极结构;
S204,在所述半导体衬底与FinFET基体上方沉积介质层,并化学机械平坦化至多晶硅虚拟栅极结构顶部;
S205,以所述介质层为掩膜,移除所述多晶硅虚拟栅极结构及其下方的预定义厚度的外延硅层,形成沟道开口;
S206,在所述沟道开口中通过锗硅原位掺杂工艺生长应变锗硅层,形成应变硅沟道;
S207,形成围绕在所述应变硅沟道两侧和上方的栅极结构。
下面结合附图3A~3H对图2所示的S201~S207步骤作进一步详细说明。
如图3A所示,在步骤S201中,在所述半导体衬底300上,通过诸如化学气相沉积等的常规方式形成外延硅层301,外延硅层301可以为纯硅层、SiGe层或者SiC层。
如图3B所示,在步骤S202中,图案化所述外延硅层301,形成垂直与所述半导体衬底300的FinFET基体,所述FinFET基体包括源区302a、漏区302b及沟道区303a,沟道区303a的形状可以为条状(如图1A中13所示)或沙漏状。需要说明的是,理论和研究都已表明,提高载流子迁移率、栅极电容、沟道的宽长比及降低阈值电压等均对FinFET器件的驱动电流增大有利,采用沙漏状的沟道区相比条状的沟道区,沟道的宽长比更大,使得FinFET器件的驱动电流显著提高,以此获得的FinFET器件性能更高。
如图3C所示,在步骤S203中,可以在沟道区303a两侧及上方沉积栅氧化层以及多晶硅层(未图示),再依次刻蚀多晶硅层和栅氧化层,形成围绕在所述沟道区303a两侧和上方的多晶硅虚拟栅极结构304a。本步骤中,沟道区303a相对多晶硅虚拟栅极结构304a就是FinFET器件的鳍形沟道区。
如图3D所示,在步骤S204中,在半导体衬底300以及FinFET基体上方沉积介质层305,化学机械平坦化介质层305至多晶硅虚拟栅极结构304a顶部,介质层305可以包括氧化层和氮化层的一种或两种。
如图3E所示,在步骤S205中,以介质层305为掩膜或者接触蚀刻终止层(CESL),采用干法刻蚀工艺移除多晶硅虚拟栅极结构304a及其下方的预定义厚度的外延硅层,该预定义厚度D优选为10nm~200nm,此时相当于预留了形成后续形成的应变硅沟道的所需的沟道开口304b。
如图3F所示,在步骤S206中,在沟道开口304b中通过锗硅原位掺杂(In-situdoping)工艺外延生长出应变锗硅层303c,也就是应变硅外延生长的同时向应变硅中掺杂锗离子,原位掺杂工艺在简化工艺步骤的同时,特别是省略了现有技术中耗时的退火扩散工艺,还可以保证获得应变锗硅层303c的应力性能。应变锗硅层303c中Ge离子浓度为5%~35%,优选的,向应变锗硅层303c中注入氟离子,以改善锗离子掺杂产生的结构缺陷。进一步的,应变硅沟道303还包括一层应变碳硅层303d,应变碳硅层303d可以通过步骤S206实施之前,向所述沟道开口304a下方的外延硅层303b中注入碳离子形成,也可以在生长出应变锗硅层303c之后,在生长出应变锗硅层303c上方的沟道开口304b中通过碳硅原位掺杂工艺形成,即在应变锗硅层303c上方的沟道开口304b中外应变硅外延生长的同时向应变硅中掺杂碳离子。应变碳硅层303d的厚度D1与所述应变锗硅层303c的厚度D2之和为所述预定义厚度D,应变碳硅层303d中碳离子的浓度2%~13%。
需要说明的是,应变硅沟道303在沟道开口304b中形成,因此保持FinFET器件的鳍形沟道的宽长比以及尺寸;同时,和Si相比,Ge具有较高的载流子迁移率;而且,应变锗硅层303c与应变SiC层306c造成晶格失配从而在沟道区303a产生应力,进一步提高了载流子的迁移率。应变硅沟道303只有应变锗硅层303c时,应变锗硅层303c与底部的外延硅层303b晶格失配而产生的应力可以满足一些FinFET器件对驱动电流的要求,而再制造一层应变碳硅层303d,可以造成其与底部的外延硅层303b晶格失配以及与应变锗硅层303c晶格失配,从而进一步增大应变硅沟道303的应力,以满足更高驱动电流的FinFET器件的需求。
如图3G所示,在步骤S207中,可以在所述应变硅沟道303两侧及上方重新沉积栅氧化层及栅极层,然后依次刻蚀栅极层及栅氧化层,形成围绕在所述应变硅沟道303两侧和上方的栅极结构304。栅极结构304可以为多晶硅栅极结构,也可以为高K金属栅极结构。本步骤中,应变硅沟道303相对栅极结构304就是FinFET器件的鳍形应变硅沟道。
在本发明的其他实施例中,如图3H所示,在形成栅极结构304之后,还包括:
以所述栅极结构304为掩膜,对所述源区302a和漏区302b进行轻掺杂源/漏区离子注入以及源/漏极离子注入,形成源极和漏极;
移除所述介质层305,在所述半导体衬底300、FinFET基体及栅极结构304上方沉积应力高于所述介质层305的应力材料层306。
需要说明的是,应力材料层306在栅极结构304上施加的高应力,FinFET器件的应变硅沟道303的载流子迁移率可以得到很大的提高,驱动电流进一步提高。应力材料层306可以是通过炉管沉积、原子层沉积(ALD)及等离子增强化学气相沉积(PECVD)形成,包括氧化硅、氮化硅及氮氧化硅的一种或几种。影响应力材料层306应力的因素较多,其中主要有沉积速率和沉积温度,本发明应力材料层306的沉积速率小于/min、沉积温度为200℃~700℃、沉积厚度为50nm~800nm。应力材料层306沉积之后进行氮等离子体处理和紫外线处理,进一步提高应力材料层306的应力,进而提高FinFET器件的驱动电流。
综上所述,本发明提供的FinFET器件制造方法,在鳍形沟道区原本位置处形成鳍形应变锗硅沟道,保持鳍形沟道原有的宽长比以及尺寸的同时,增大了沟道应力,提高了FinFET器件的驱动电流;同时,沙漏状的鳍形应变锗硅沟道比条状的宽长比性能更高,包括应变锗硅层和应变碳硅层的鳍形应变硅沟道的应力性能更高,栅极结构及FinFET基体上方形成有高应力的应力材料层的沟道区应力性能更高,以此获得的FinFET器件的驱动电流更高。
显然,本领域的技术人员可以对发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (9)
1.一种FinFET器件制造方法,其特征在于,包括:
提供半导体衬底,在所述半导体衬底上形成外延硅层;
图案化所述外延硅层,形成FinFET基体,所述FinFET基体包括源区和漏区以及位于所述源区和漏区之间的沟道区;
形成围绕在所述沟道区两侧和上方的多晶硅虚拟栅极结构;
在所述半导体衬底与FinFET基体上方沉积介质层,并化学机械平坦化至多晶硅虚拟栅极结构顶部;
以所述介质层为掩膜,移除所述多晶硅虚拟栅极结构及其下方的预定义厚度的外延硅层,形成沟道开口;
在所述沟道开口中通过锗硅原位掺杂工艺生长应变锗硅层,形成应变硅沟道;
形成围绕在所述应变硅沟道两侧和上方的栅极结构。
2.如权利要求1所述的FinFET器件制造方法,其特征在于,所述沟道区为沙漏状或条状。
3.如权利要求1所述的FinFET器件制造方法,其特征在于,所述介质层包括氧化层和氮化层。
4.如权利要求1所述的FinFET器件制造方法,其特征在于,移除所述多晶硅虚拟栅极结构及其下方的预定义厚度的外延硅层时,所述预定义厚度为10nm~200nm。
5.如权利要求1所述的FinFET器件制造方法,其特征在于,在所述应变锗硅层中,锗离子的浓度为5%~35%。
6.如权利要求1所述的FinFET器件制造方法,其特征在于形成应变硅沟道之后向所述应变锗硅层中注入氟离子。
7.如权利要求1所述的FinFET器件制造方法,其特征在于,所述应变硅沟道还包括应变碳硅层,通过向所述沟道开口下方的外延硅层中注入碳离子形成,或者在所述应变锗硅层上方的沟道开口中继续通过碳硅原位掺杂工艺形成,其厚度与所述应变锗硅层的厚度之和为所述预定义厚度。
8.如权利要求1所述的FinFET器件制造方法,其特征在于,所述应变碳硅层中碳离子的浓度2%~13%。
9.如权利要求1所述的FinFET器件制造方法,其特征在于,在形成围绕在所述应变硅沟道两侧和上方的栅极结构之后,还包括:
以所述栅极结构为掩膜,对所述源区和漏区进行轻掺杂源/漏区离子注入以及源/漏极离子注入,形成源极和漏极;
移除所述介质层,在所述半导体衬底、FinFET基体及栅极结构上方沉积应力高于所述介质层的应力材料层。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110372142.7A CN103123900B (zh) | 2011-11-21 | 2011-11-21 | FinFET器件制造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110372142.7A CN103123900B (zh) | 2011-11-21 | 2011-11-21 | FinFET器件制造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103123900A true CN103123900A (zh) | 2013-05-29 |
CN103123900B CN103123900B (zh) | 2015-09-02 |
Family
ID=48454841
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110372142.7A Active CN103123900B (zh) | 2011-11-21 | 2011-11-21 | FinFET器件制造方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103123900B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110379858A (zh) * | 2019-07-17 | 2019-10-25 | 上海华力集成电路制造有限公司 | 半导体器件 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020001930A1 (en) * | 2000-06-29 | 2002-01-03 | Hynix Semiconductor Inc. | Method for fabricating a semiconductor device using a damascene process |
CN1591803A (zh) * | 2003-08-28 | 2005-03-09 | 国际商业机器公司 | 使用镶嵌栅极工艺的应变硅沟道mosfet |
CN1902741A (zh) * | 2004-01-12 | 2007-01-24 | 先进微装置公司 | 具有减薄体的窄体金属镶嵌三栅极鳍状场效应晶体管 |
CN101006569A (zh) * | 2004-08-25 | 2007-07-25 | 英特尔公司 | 形成突变的源漏金属栅晶体管 |
CN101154682A (zh) * | 2006-09-30 | 2008-04-02 | 中芯国际集成电路制造(上海)有限公司 | 金属氧化物半导体器件及其制造方法 |
-
2011
- 2011-11-21 CN CN201110372142.7A patent/CN103123900B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020001930A1 (en) * | 2000-06-29 | 2002-01-03 | Hynix Semiconductor Inc. | Method for fabricating a semiconductor device using a damascene process |
CN1591803A (zh) * | 2003-08-28 | 2005-03-09 | 国际商业机器公司 | 使用镶嵌栅极工艺的应变硅沟道mosfet |
CN1902741A (zh) * | 2004-01-12 | 2007-01-24 | 先进微装置公司 | 具有减薄体的窄体金属镶嵌三栅极鳍状场效应晶体管 |
CN101006569A (zh) * | 2004-08-25 | 2007-07-25 | 英特尔公司 | 形成突变的源漏金属栅晶体管 |
CN101154682A (zh) * | 2006-09-30 | 2008-04-02 | 中芯国际集成电路制造(上海)有限公司 | 金属氧化物半导体器件及其制造方法 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110379858A (zh) * | 2019-07-17 | 2019-10-25 | 上海华力集成电路制造有限公司 | 半导体器件 |
Also Published As
Publication number | Publication date |
---|---|
CN103123900B (zh) | 2015-09-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10388772B2 (en) | Tunneling field effect transistor (TFET) having a semiconductor fin structure | |
KR101023208B1 (ko) | 인장 변형된 기판을 구비한 mosfet 디바이스와 그제조방법 | |
US7781771B2 (en) | Bulk non-planar transistor having strained enhanced mobility and methods of fabrication | |
KR100903902B1 (ko) | 변형 채널 영역을 갖는 비평면형 mos 구조 | |
US9660035B2 (en) | Semiconductor device including superlattice SiGe/Si fin structure | |
US7790548B2 (en) | Methods of fabricating field effect transistors including recessed forked gate structures | |
WO2011160477A1 (zh) | 一种应变沟道场效应晶体管及其制备方法 | |
US9660059B2 (en) | Fin replacement in a field-effect transistor | |
CN103855096B (zh) | Cmos晶体管的形成方法 | |
CN103295899B (zh) | FinFET器件制造方法 | |
CN103515231B (zh) | FinFET制造方法 | |
CN102931232B (zh) | Nmos晶体管及其形成方法 | |
CN102931233B (zh) | Nmos晶体管及其形成方法 | |
CN103123899B (zh) | FinFET器件制造方法 | |
CN111863967A (zh) | 一种具有埋层结构的新型低阈值jlfet器件及其制备方法 | |
CN108074870B (zh) | 晶体管及其形成方法 | |
CN103123900B (zh) | FinFET器件制造方法 | |
CN103383961A (zh) | FinFET结构及其制造方法 | |
CN104253090A (zh) | Cmos晶体管的形成方法 | |
CN114512405A (zh) | 减小FinFET器件寄生电容的方法 | |
CN109524306B (zh) | 晶体管的形成方法 | |
CN108010845A (zh) | 一种半导体器件及其制造方法 | |
KR20030095595A (ko) | 피모스 소자 및 그 제조방법 | |
CN105118782A (zh) | 具有突变隧穿结的ssoi隧穿场效应晶体管及制备方法 | |
CN103137478A (zh) | FinFET器件的制造方法及结构 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |