CN103109507A - 使通信链路适配平台上的链路状况的方法和系统 - Google Patents

使通信链路适配平台上的链路状况的方法和系统 Download PDF

Info

Publication number
CN103109507A
CN103109507A CN2011800461411A CN201180046141A CN103109507A CN 103109507 A CN103109507 A CN 103109507A CN 2011800461411 A CN2011800461411 A CN 2011800461411A CN 201180046141 A CN201180046141 A CN 201180046141A CN 103109507 A CN103109507 A CN 103109507A
Authority
CN
China
Prior art keywords
emitter
tolerance
receiving system
equipment according
serial communication
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2011800461411A
Other languages
English (en)
Other versions
CN103109507B (zh
Inventor
V.艾尔
A.库马
S.乔扈里
D.S.朱
D.R.哈利基
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN103109507A publication Critical patent/CN103109507A/zh
Application granted granted Critical
Publication of CN103109507B publication Critical patent/CN103109507B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4291Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40052High-speed IEEE 1394 serial bus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/4013Management of data rate on the bus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/4013Management of data rate on the bus
    • H04L12/40136Nodes adapting their rate to the physical link properties

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Quality & Reliability (AREA)
  • Computer Hardware Design (AREA)
  • Communication Control (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

一种用以使通信链路静态地和/或动态地适配平台上的它们的单独链路状况的方法和系统。通信耦合的装置具有逻辑,该逻辑用以至少部分地基于接收自相应的一个或多个通信链路的数据型式的相应度量,来使相应的一个或多个通信链路的一个或多个设置适配另一个装置。在本发明的一个实施例中,平台中的通信耦合的装置具有反向信道,以允许反馈或信息从一个接收装置发送到发射装置。

Description

使通信链路适配平台上的链路状况的方法和系统
技术领域
本发明涉及通信链路,并且更具体而言但不专有地,涉及促进使各个通信链路静态地和/或动态地适配平台上的各个通信链路的链路状况的方法和系统。
背景技术
装置或代理常常使用一个或多个通信链路或通道以非常高的数据速率通信。通常通过使用平台或板的特性的软件模拟来预先确定发射装置和接收装置的、用以实现最大裕度的设置。
但是,具体板上的各个通信通道的实际特性可随用于软件模拟的模型而有显著的变化。这可使发射装置和接收装置的设置对于通信链路次最佳。当对发射装置和接收装置使用单个设置和共同设置时,显著的通道-通道差异也可使通信链路次优。
附图说明
根据主题的以下详细描述,本发明的实施例的特征和优点将变得显而易见,其中:
图1示出根据本发明的一个实施例的平台的框图;
图2示出根据本发明的一个实施例的两个通信耦合的装置的架构层;
图3示出根据本发明的一个实施例的状态机;
图4示出根据本发明的一个实施例的状态机;
图5示出根据本发明的一个实施例的适配操作的序列;
图6示出根据本发明的一个实施例的编码方案的时序图;
图7示出根据本发明的一个实施例的接收装置的适配的流程图;
图8示出根据本发明的一个实施例的发射装置的适配的流程图;以及
图9示出根据本发明的一个实施例的、用以实现本文公开的方法的系统。
具体实施方式
以示例的方式而非限制的方式在图中示出本文描述的本发明的实施例。为了简洁和清楚地说明,不必按比例绘制图中示出的要素。例如,为了清楚,一些要素的尺寸相对于其它要素可能有所扩大。另外,在认为合适的情况下,在图之中重复参考标号,以指示对应的或类似的要素。在说明书中对本发明的“一个实施例”或“实施例”的参照表示与实施例结合起来描述的特定特征、结构或特性包括在本发明的至少一个实施例中的意思。因而,在整个说明书的各处出现短语“在一个实施例中”未必都是表示同一实施例。
本发明的实施例提供方法和系统用于使通信链路静态地和/或动态地适配它们的平台上的单独的链路状况。平台中的装置使用通信链路,通信链路包括(但不限于)串行通信链路、并行通信链路、半双工通信链路和全双工通信链路等。在本发明的一个实施例中,装置具有用以至少部分地基于接收自相应的一个或多个通信链路的数据型式的相应的度量,来使相应的一个或多个通信链路的一个或多个设置适配另一个装置的逻辑。通信链路中的信号的类型包括(但不限于)单端信号、低电压差分信号(LVDS)和任何其它形式的信号。在本发明的一个实施例中,同时使所有通信链路适配。在本发明的另一个实施例中,一次使一个通信链路适配。
在本发明的一个实施例中,最佳度量的标准包括(但不限于)各个通信通道的一个或多个参数的电压裕度、时序裕度、功率耗散和它们的任何组合。在本发明的另一个实施例中,最佳度量的标准包括(但不限于)任何数量的成组的通信通道的一个或多个参数的电压裕度、时序裕度、功率耗散和它们的任何组合。相关领域的普通技术人员将容易地理解,任何通用标准都能用来确定最佳度量,而不影响本发明的工作方式。
在本发明的一个实施例中,平台中的通信耦合的装置具有反向信道,以允许反馈或信息从一个接收装置发送到发射装置。在本发明的一个实施例中,通信链路的设置包括(但不限于)终止调节、时钟通道最优化、串音、在发射端或接收端处的均衡器、抖动、信号衰减、反射作用、信号传播延迟、工作循环、功率电平以及通信链路的任何其它参数或特性。在本发明的一个实施例中,对每个通道,即,单通道粒度,执行通信链路的设置(一个或多个)的调节。在本发明的另一个实施例中,对多个通道,即,在成任何大小的通道组的粒度内,执行通信链路的设置(一个或多个)的调节。
图1示出根据本发明的一个实施例的平台的框图100。平台包括(但不限于)台式计算机、膝上型计算机、上网本、笔记本计算机、个人数字助理(PDA)、服务器、工作站、蜂窝电话、移动计算装置、互连网家电或任何其它类型的计算装置。
在本发明的一个实施例中,平台100具有装置1(110)、装置2(120)、装置3(130)、装置4(140)、存储器模块1(150)和存储器模块2(160)。装置1(110)通过两个通信链路或通道112和114而与装置2(120)耦合。装置1(110)通过通信链路112将信息发送到装置120,并且通过通信链路114从装置120接收信息。装置1(110)还通过两个通信链路122和124来与装置3(130)耦合,而装置2(120)通过两个通信链路132和134来与装置3(130)耦合。装置3(130)还通过两个通信链路142和144来与装置4(140)耦合。
在本发明的一个实施例中,装置1(110)通过两个通信链路152和154来与存储器模块1(150)耦合。类似地,在本发明的一个实施例中,装置2(120)通过两个通信链路162和164来与存储器模块2(160)耦合。在本发明的一个实施例中,装置1(110)和装置2(120)具有集成式存储器主控制器,以分别与存储器模块1(150)和存储器模块2(160)通信。
通信链路112、114、122、124、132、134、142、144、152、154、162和164包括(但不限于)数据信号信道、时钟信号信道、控制信号信道、地址信号等。在本发明的一个实施例中,通信链路112、114、122、124、132、134、142、144、152、154、162和164的方向或流是可编程或可配置的。例如,在本发明的一个实施例中,通信链路112的一个或多个信道能编程成从装置2(120)流到装置1(110)。类似地,通信链路114的一个或多个信道能编程成从装置1(110)流到装置2(120)。
在本发明的一个实施例中,装置1-4(110、120、130和140)以及存储器模块1-2(150和160)中的各个具有逻辑,该逻辑用以至少部分地基于接收自它们的相应通信链路的数据型式的相应度量,来使它们的相应通信链路的一个或多个设置适配另一个装置。例如,在本发明的一个实施例中,装置1(110)具有用以基于平台100的链路状况来使通信链路112的发射设置和/或通信链路114的接收设置适配的能力。装置1(110)可选择通信链路112中的信道中的一个或多个,以适配所选择信道的单独的链路状况。类似地,在本发明的一个实施例中,装置2(120)具有用以基于平台100的链路状况来使通信链路114的发射设置和/或通信链路112的接收设置适配的能力。
在本发明的一个实施例中,装置1(110)和装置2(120)具有促进通信的反向信道。反向信道允许接收装置对发射装置提供反馈,用于发射装置的适配。例如,在本发明的一个实施例中,装置2(120)在装置1(110)的适配操作期间接收来自装置1(110)的一个或多个数据型式或数据包。装置2(120)评价数据型式中的各个的度量或性能指标,并且通过使用反向信道来对装置1(110)指示接收自装置1(110)的数据型式中的哪一个具有最佳度量。术语数据型式宽泛地用来不仅指示位型式,而且指示型式的形状,该形状随电气设置而改变。在一个实施例中,相同的位型式可用于不同的电气设置,以创建不同的数据型式(pattern)。
在本发明的一个实施例中,在装置3(130)、装置4(140)和存储器模块1-2(150和160)中介绍了针对装置1(110)和装置2(120)所描述的适配逻辑。相关领域的普通技术人员将容易地理解装置3(130)、装置4(140)和存储器模块1-2(150和160)中的适配逻辑的工作方式,并且不会在本文中描述该工作方式。
在本发明的一个实施例中,通信链路112、114、122、124、132、134、142、144、152、154、162和164至少部分地(但不限于)用Intel®快速通道互连(QPI)、外围组件互连(PCI)快速接口、Intel ®可扩展存储器互连(SMI)等来运行。装置1-4(110、120、130和140)包括(但不限于)处理器、控制器、输入/输出(I/O)集线器等。存储器模块1-2(150和160)包括(但不限于)带缓冲的存储器模块等。
平台100的配置用作对本发明的一个实施例的说明,但它不表示限制的意思。相关领域的普通技术人员将容易地理解,能使用平台100的其它配置,而不影响本发明的工作方式,而且不会在本文中描述该其它配置。例如,在本发明的一个实施例中,平台100具有一个或多个外围逻辑模块。
图2示出根据本发明的一个实施例的两个通信耦合的装置或代理的架构层200。为了清楚地说明,在本发明的一个实施例中,架构层200至少部分地遵从Intel®QPI。装置1(210)具有协议层211、传输层212、路由层213、链路层214和物理层215。装置2(220)类似地具有协议层221、传输层222、路由层223、链路层224和物理层225。装置1(210)通过物理层215中的发射(TX)逻辑216来将信息发送到装置2(220)的物理层225中的接收(RX)逻辑227。
在本发明的一个实施例中,装置1(210)和装置2(220)具有物理层215和225中的逻辑,以促进基于平台的链路状况来使通信链路230和232适配。在本发明的一个实施例中,在装置1(210)和装置2(220)的操作模式之前,执行通信链路230和232的适配,即,静态适配。在本发明的另一个实施例中,在装置1(210)和装置2(220)的操作模式期间,执行通信链路230和232的适配,即,动态适配。
在本发明的一个实施例中,物理层215和225之间的通信链路230和232是有线的。接线包括(但不限于)互连线缆或电线、印刷电路板(PCB)电力迹线等。通信链路230和232可表示在物理上不同的连接(即TX逻辑和RX逻辑之间的单向连接)或相同的连接(即TX逻辑和RX逻辑之间的双向连接)的意思,其中,TX逻辑和RX逻辑的角色在两端之间交替。
在本发明的一个实施例中,链路层214和224确保可靠地对装置1(210)和装置2(220)之间的信息进行发射和流程控制。在本发明的一个实施例中,链路层214和224具有用以在装置1(210)和装置2(220)之间实现同步机制的逻辑。在本发明的一个实施例中,路由层213和223提供用于引导数据包通过构造(fabric)的框架。传输层212和222提供高级路由能力,包括(但不限于)数据的端对端发射。
在本发明的一个实施例中,协议层211和221具有用于在装置1(210)和装置2(220)之间交换数据包的规则的高级设置。图2中示出的架构层200不表示限制的意思,而且相关领域的普通技术人员将容易地理解,能使用架构层200的其它配置,而不影响本发明的工作方式。例如,在本发明的一个实施例中,通信链路的任一侧上的装置能具有任何层布置,只要任一个配备成发送合适的型式,以及从另一个中接收合适的型式即可。在本发明的另一个实施例中,传输层212和224不是架构层200的一部分。当装置1(210)和装置2(220)使用另一个通信协议时,相关领域的普通技术人员也将容易地理解如何至少部分地基于架构层200来修改其它通信协议的架构层,并且在本文中不会描述该修改。
图3示出根据本发明的一个实施例的状态机300。为了清楚地说明,参照图1和2来论述图3。在本发明的一个实施例中,在物理层215和225中实现状态机300。在本发明的另一个实施例中,在链路层214和224中实现状态机300。在本发明的又一个实施例中,在装置1(210)和装置2(220)中的固件或软件或者它们的任何组合中实现状态机300。相关领域的普通技术人员将容易地理解,在装置或平台中能以任何配置或形式实现状态机300,而不影响本发明的工作方式。
在本发明的一个实施例中,平台100中的发射装置和接收装置具有用以根据状态机300来运行的逻辑。状态机300促进在发射装置和接收装置上的同步机制,以使它们的通信链路适配平台上的链路状况。在本发明的一个实施例中,状态机300具有复位状态310、配置状态320、适配状态330和活动状态340。在本发明的一个实施例中,当发射装置和接收装置两者处于适配状态330时,在发射装置和/或接收装置处执行通信链路的适配。
在复位状态310中,装置进入复位模式,并且所有设置都设置成它们的默认值或初始值。在本发明的一个实施例中,装置的设置的默认值或初始值是可编程的。例如,在本发明的一个实施例中,通过改变存储装置的默认设置的寄存器(一个或多个)的值,能对装置的默认设置编程。
状态机300具有缓慢操作模式和正常操作模式。在缓慢操作模式中,当复位状态310转到配置状态320时,以及当配置状态320转到活动状态340时,状态机300降低两个装置之间的通信链路的速度。在本发明的一个实施例中,以比正常操作速度更慢的速度执行状态转移332和334。在正常操作模式中,状态机300不降低两个装置之间的通信链路的速度。
在本发明的一个实施例中,状态机300允许发射装置和接收装置一次或多次地重复执行适配。在本发明的一个实施例中,在配置状态320期间,发射装置和/或接收装置确定哪个通信通道(一个或多个)需要适配平台100的链路状况。
例如,在本发明的一个实施例中,发射装置和接收装置以复位状态310中的默认设置初始化。在完成复位状态310之后,发射装置和接收装置转移到配置状态320,并且确定发射装置和接收装置之间的任一个通信通道是否需要适配平台100的链路状况。在本发明的一个实施例中,配置状态320也可包括通过接收装置检测发射装置,并且反之亦然。确定待适配的通信通道(一个或多个)包括(但不限于)评价通道的性能等。在本发明的另一个实施例中,待适配的通信通道(一个或多个)能被预先设置,而且不需要任何确定。
在本发明的一个实施例中,发射装置和接收装置设置或编程成配置状态320,以进入适配状态330。在本发明的一个实施例中,发射装置和接收装置具有能设置或编程成允许进入到适配状态330中的寄存器。相关领域的普通技术人员将容易地理解,能使用将发射装置和接收装置设置成适配状态330的其它方式,而不影响本发明的工作方式。
在本发明的一个实施例中,发射装置和接收装置在适配状态330期间同步。使用(但不限于)共同的时钟信号、定时器、复位信号、由软件启用的设置等来执行发射装置与接收装置的同步。在适配状态330中,接收装置和/或发射装置的一个或多个通信通道能适配平台100的链路状况。
例如,在本发明的一个实施例中,当确定或选择接收装置的一个或多个通信通道进行适配时,发射装置确定待发送到接收装置的数据型式。在本发明的一个实施例中,数据型式由一个或多个伪随机二进制序列(PRBS)或预定用户定义型式组成。在本发明的一个实施例中,发射装置也可调节数据型式的发射设置。发射设置包括(但不限于)终止调节、时钟通道最优化、工作循环、功率电平等。
发射装置以选择的发射设置在已被选来进行适配的通信通道(一个或多个)上发送数据型式。接收装置接收数据型式,并且针对各个选择通信通道来确定或评价接收到的数据型式的度量。在本发明的一个实施例中,用于接收到的数据型式的度量基于数据型式和/或发射装置的发射设置。度量包括(但不限于)信号噪声比(SNR)、包误差速率,以及适于评价数据型式和/或发射装置的发射设置的性能或有效性的任何其它参数。
在本发明的一个实施例中,接收装置使用接收到的数据型式的确定的度量来使选择的通信通道的设置适配。在本发明的一个实施例中,接收装置基于确定的度量来改变默认设置。例如,在本发明的一个实施例中,接收装置基于确定的输入SNR调节接收器参数,诸如接收器均衡、输入增益。
在本发明的一个实施例中,在本发明的一个实施例中接收装置的适配可能需要重复不止一次。当需要另一次重复时,发射装置通过状态转移360而转移回到复位状态310。发射装置在复位状态310中使其设置复位,并且转到配置状态320,以针对选择的通信通道(一个或多个)来选择具有第二发射设置的第二数据型式。发射装置转移到适配状态330,以针对选择的通信通道(一个或多个)来发送具有第二发射设置的第二数据型式。在本发明的一个实施例中,第二数据型式与第一数据型式相同。在本发明的另一个实施例中,第二数据型式不同于第一数据型式。或者通过使用边带信道的软件,或者通过来自接收装置的反向信道通信,来促进发射装置在状态之间转移,其中,软件选项在启动期间启用。
接收器接收第二数据型式,并且针对各个选择的通信通道来确定接收到的第二数据型式的度量。接收器比较接收到的第二数据型式的度量与首先接收到的第二数据型式的度量,以确定哪个度量更好。接收装置使用接收到的数据型式的确定的最佳度量来使选择的通信通道的设置适配。能如需要的那样多次地重复发射装置和接收装置的重复适配。在本发明的一个实施例中,当发射装置和接收装置的适配完成时,发射装置和接收装置两者设置指示适配结束的寄存器。当寄存器设置好时,发射装置和接收装置两者转到复位状态310。在复位状态310期间,接收装置通过使用基于适配而确定的设置来初始化其设置。
当需要发射装置的一个或多个通信通道的适配时,状态机300中的状态转移是相似的,并且接收装置对发射装置提供哪个发射设置具有最佳度量的反馈。例如,在本发明的一个实施例中,在发射装置已经将具有不同的发射设置的数据型式发送到接收器装置之后,接收器装置将最佳度量的指示存储在寄存器中。寄存器的值指示被发送到接收装置的数据型式中的哪个具有最佳度量。
在本发明的一个实施例中,发射装置接收来自接收装置的、指示数据型式中的哪个具有最佳度量的一个或多个边带信号。例如,在本发明的一个实施例中,发射装置将具有五个不同的发射设置的五个数据型式发送到接收装置。接收装置通过使用边带信号来将数字值发送到发射装置,以指示五个数据型式中的哪一个具有最佳度量。例如,如果具有第四发射设置的第四数据型式具有确定的最佳度量,则接收装置将四这个数字数据发送到发射装置。
在本发明的另一个实施例中,接收装置将指示接收到的数据型式中的哪个具有最佳度量的指示存储在寄存器中。例如,在本发明的一个实施例中,如果接收装置确定接收自发射装置的第三数据型式具有最佳度量,则接收装置以三这个值设置寄存器。在本发明的一个实施例中,发射装置通过使用边带信号来将接收装置中的寄存器的值拷贝到发射装置中的另一个寄存器中。发射装置读取拷贝值,以确定哪个发射设置具有最佳度量。在本发明的一个实施例中,发射装置基于具有最佳度量的指示发射设置来设置默认发射设置。
状态机300不表示限制的意思,而且能使用状态机300的其它配置,而不影响本发明的工作方式。例如,在本发明的另一个实施例中,能如需要的那样对状态机300添加较多状态。在本发明的另一个实施例中,一些状态能结合起来。例如,在本发明的一个实施例中,配置状态320和适配状态330结合成一个状态。在动态适配中,活动状态340和配置状态320可结合起来,即,两个装置可定期从活动状态340转到适配状态330,而且然后在适配之后通过复位状态310回到活动状态340。
图4示出根据本发明的一个实施例的、可用于平台中的热插拨或在线支持的状态机400。在本发明的一个实施例中,发射装置和接收装置具有用以根据状态机400来运行的逻辑。状态机400促进发射装置和接收装置的同步机制,以使它们的通信链路适配平台上的链路状况。在本发明的一个实施例中,在发射装置和/或接收装置处执行通信链路的适配。
在本发明的一个实施例中,状态机400具有复位状态410、检测状态420、适配状态430、配置状态440和活动状态450。在复位状态410中,装置进入复位模式,并且所设置都被设置成它们的默认值或初始值。
在本发明的一个实施例中,状态机400促进本发明的一个实施例中的接收装置的适配。例如,在本发明的一个实施例中,在使接收装置的适配的流程中,发射装置和接收装置两者进入到复位状态410中。在复位状态410中,发射装置和接收装置的设置被设置成它们的默认值或初始值。在复位状态410之后,发射装置和接收装置两者进入到检测状态420中,其中,各个装置检测其它装置的存在。检测包括(但不限于)确定一个或多个通信链路的电压水平、接收信号等。
在发射装置和接收装置检测到彼此的存在之后,发射装置和接收装置两者进入到适配状态430中。在适配状态430中,发射装置和/或接收装置选择或确定一个或多个通信通道来适配平台的链路状况。发射装置应用发射器设置,并且通过选择的通信通道(一个或多个)将已知的数据型式发送到接收装置。接收装置通过选择的通信通道(一个或多个)来接收已知的(或未知的)数据型式,并且确定或计算已知的(或未知的)数据型式的度量。
在本发明的一个实施例中,接收装置使用确定的度量来使接收器设置适配。例如,在本发明的一个实施例中,接收装置基于确定接收到的已知数据型式的输入SNR调节其接收器输入参数,诸如接收器均衡、输入增益。在本发明的一个实施例中,接收装置基于确定的度量来改变其默认设置。通过改变默认设置,接收装置被配置成适配平台的链路状况的新设置。
当接收装置的适配完成时,发射装置和接收装置两者进入到复位状态410中。接收装置被设置成在适配状态430期间确定的新设置。每次接收装置进入复位状态410时,接收装置都被设置成适配设置。在复位状态420之后,发射装置和接收装置两者进入到检测状态420中。在检测状态420完成之后,发射装置和接收装置两者进入到发射装置和接收装置两者被配置成的配置状态440中。例如,在本发明的一个实施例中,发射装置和接收装置两者根据QPI标准来运行,并且配置状态440包括(但不限于)位锁定过程、字节锁定过程、迅速锁定过程等。
在配置状态440完成之后,发射装置和接收装置两者进入到活动状态450中,其中,发射装置和接收装置两者通过使用较高的协议层和/或软件来通信或运行。例如,在本发明的一个实施例中,发射装置和接收装置两者的链路层运行,以在两个装置之间建立数据传送。在本发明的另一个实施例中,型式可为未知的,即,接收器可在事先不知道型式的情况下进行适配。
在本发明的一个实施例中,状态机400促进本发明的一个实施例中的发射装置的适配。例如,在本发明的一个实施例中,在适配发射装置的流程中,发射装置和接收装置两者进入到复位状态410中,其中,发射装置和接收装置的设置被设置成它们的默认值或初始值。在复位状态410之后,发射装置和接收装置两者进入到检测状态420中,其中,各个装置检测其它装置的存在。
在发射装置和接收装置已经检测到彼此的存在之后,发射装置和接收装置两者进入到适配状态430中。在适配状态430中,发射装置和/或接收装置选择或确定一个或多个通信通道来适配平台的链路状况。发射装置通过选择的通信通道(一个或多个)来将已知的数据型式发送到接收装置。接收装置通过选择的通信通道(一个或多个)来接收已知的数据型式,并且确定或计算已知的数据型式的度量。
在本发明的一个实施例中,接收装置在由发射装置发送的所有已知数据型式之中确定最佳度量,并且指示信息,或者将该信息发送到发射装置。例如,在本发明的一个实施例中,发射装置将具有五个不同的发射设置的五个数据型式发送到接收装置。五个数据型式可具有相同数据型式,或者所有不同的数据型式,或者它们的任何其它组合。在接收各个数据型式之后,接收装置确定各个数据型式的度量。接收装置在五个数据型式之中确定最佳度量,并且通过使用反向信道来对发射装置指示五个数据型式中的哪一个具有最佳度量。
在本发明的另一个实施例中,发射装置用由接收装置确定的最佳度量来对数据型式执行确定。接收装置确定各个接收到的数据型式的度量,并且通过使用反向信道来将该度量发送到发射装置。发射装置在数据型式的接收到的度量之中确定最佳度量,并且基于该最佳度量来使其发射设置(一个或多个)适配或调节其发射设置(一个或多个)。例如,在本发明的一个实施例中,接收装置确定各个接收到的数据型式的位误差速率(BER),并且将确定的BER发送到发射装置。发射装置确定哪个数据型式具有最低BER,并且将其默认发射设置设置成与具有最低BER的数据型式相关联的发射设置。
在发射装置的适配完成之后,发射装置和接收装置两者进入到复位状态410中。在本发明的一个实施例中,在复位状态410期间,发射装置和接收装置设置被设置成它们的默认值或初始值。在本发明的另一个实施例中,发射装置和接收装置的设置保持为它们的适配值,如果它们的适配完成了的话。
发射装置被设置成在适配状态430期间确定的新的发射设置。每当发射装置进入复位状态410时,发射装置都被设置成适配的设置。在复位状态420之后,发射装置和接收装置两者进入到检测状态420中。在检测状态420完成之后,发射装置和接收装置两者进入到发射装置和接收装置两者被配置的配置状态440中。在配置完成之后,发射装置和接收装置两者进入到活动状态450中,其中,发射装置和接收装置两者能通过使用较高的协议层和软件来通信或运行。
状态机400不表示限制的意思,而且能使用状态机400的其它配置,而不影响本发明的工作方式。例如,在本发明的另一个实施例中,能如需要的那样对状态机400添加较多状态。
图5示出根据本发明的一个实施例的适配操作的序列500。为了清楚地说明,作为示例进行假设,发射装置和接收装置之间存在n个通信通道,而且通信通道2(530)和通信通道3(550)已被选来适配平台的链路状况。
在本发明的一个实施例中,被发射装置发送到接收装置的各个数据型式在数据型式不久之前和不久之后具有静寂时间(dead time)或忽略时间。静寂时间或忽略时间是其中接收装置为了适配目的而忽略来自发射装置的任何数据发射的时期。例如,在本发明的一个实施例中,发射装置将已知的数据型式1(502)发送到接收装置。在通信通道2(530)中,发射装置使用静寂时间532来将信息发送到接收装置。信息包括(但不限于)用于下一个数据型式的发射参数。
发射装置将已知序列503发送到接收装置。在本发明的一个实施例中,已知序列503是通过使用种子而创建的PRBS序列534。种子用来产生PRBS序列534,而且相关领域的普通技术人员将容易地理解如何产生PRBS序列534,而且在本文中不会对其进行描述。
在PRBS序列534被发送之后,发射装置等待静寂时间536。在本发明的一个实施例中,当发射装置改变其发射设置或系数时,静寂时间532和536防止接收装置对通信通道2(530)上的任何瞬时噪声信号起反应。
在本发明的一个实施例中,在通信通道1(510)、3(550)和n(570)在型式1(502)期间未被选来进行适配时,对通信通道1(510),3(550)和n(570)不产生PRBS序列。当接收装置接收来自发射装置的PRBS序列534时,接收装置确定接收到的PRBS序列534的度量。在本发明的一个实施例中,在型式1(502)的静寂时间536期间,接收装置通过使用反向信道通信590来对发射装置指示确定的度量。
在本发明的另一个实施例中,在已知数据型式2(504)的静寂时间542期间,接收装置通过使用反向信道通信592来对发射装置指示确定的度量。在本发明的又一个实施例中,在由发射装置发送的最后的型式的静寂时间期间,接收装置通过使用反向信道通信来对发射装置指示最佳度量。
在本发明的一个实施例中,型式2(504)示出发射装置能使不止一个通信通道适配。在型式1(502)被发送之后的间隔506之后,发射装置开始在静寂时间562期间对接收装置发信号,并且通过通信通道3(550),将使用种子所创造的PRBS序列564发送到接收装置。在PRBS序列564被发送之后,发射装置等待静寂时间566。在本发明的一个实施例中,在通信通道1(510)、2(530)和n(570)在型式2(504)期间未被选来进行适配时,对通信通道1(510)、2(530)和n(570)未产生PRBS序列。当接收装置接收来自发射装置的PRBS序列564时,接收装置确定接收到的PRBS序列564的度量,并且通过使用反向信道通信来对发射装置指示度量。
序列500示出其中型式1(502)和型式2(504)一个接一个地发送的示例,即,在一段时间里交错的型式。型式的交错最大程度地降低型式之间的相互关联。但是,图5中示出的序列500不表示限制的意思。在本发明的一个实施例中,发射装置能针对各个通信通道发送不止一个已知的数据型式。例如,在本发明的另一个实施例中,数据型式1(502)和504并行地发送,或者在相同的时帧或序列期间发送。在本发明的一个实施例中,发射装置和接收装置使被选择的通信通道适配,而且各个通信通道能具有不同的发射设置或接收设置。在本发明的一个实施例中,由发射装置产生的PRBS序列的类型具有高阶。在本发明的一个实施例中,PRBS序列具有23阶。这允许在适配期间测试电力参数,包括(但不限于)转移边缘质量、由边缘创建的视力的宽度、由边缘创建的视力的高度等。相关领域的普通技术人员将容易地理解,能使用测试或强调发射装置中的发射驱动器和接收装置中的接收器框的电力参数的任何其它型式,而不影响本发明的工作方式。
通过使用(但不限于)边带信号、硬件、慢模式软件等来实现促进发射装置和接收装置之间的通信的反向信道。在本发明的一个实施例中,发射装置和接收装置使用不同于发射装置和接收装置之间的通信链路的通信协议作为边带信号。边带信号使用通信协议,包括(但不限于)联合测试行动组(JTAG)接口、互集成式电路通信(I2C)接口、系统管理总线(SM总线)和任何其它通信协议。
例如,在本发明的一个实施例中,发射装置和接收装置使用QPI通信协议,而接收装置使用JTAG接口来对发射装置指示接收到的数据型式的确定的度量。接收装置可通过JTAG接口将度量的值写到发射装置寄存器中。
在本发明的一个实施例中,使用固件和/或软件来实现反向信道。软件包括(但不限于)基本输入/输出系统(BIOS)、统一可扩展固件接口(UEFI)等。在本发明的一个实施例中,发射装置和接收装置具有用以存储确定的度量的寄存器。例如,在本发明的一个实施例中,接收装置确定来自发射装置的各个接收数据型式的度量,并且将度量存储在一个或多个寄存器中。平台使用软件或固件来将接收装置中的寄存器的值拷贝到发射装置中的另一个或多个寄存器。发射装置读取度量,并且基于该度量来确定其发射设置的适配。在本发明的一个实施例中,通过用未适配或部分地适配的通信链路以较慢的速度运行,发射装置和接收装置之间的通信链路能被用作反向信道。
在本发明的一个实施例中,发射装置和接收装置具有用以实现反向信道的硬件逻辑。图6示出根据本发明的一个实施例的编码方案的时序图600。发射使用双相标志代码(BMC)编码方案来对由二进制数据波形620和数据值625表示的数据编码。数据与时钟信号610同步,并且BMC波形630显示使用BMC编码方案编码的数据。BMC编码方案通过确保每一位边界存在至少一个数字转移来使同步更容易。相关领域的普通技术人员将容易地理解BMC编码方案的工作方式,而且在本文中不会对其进行描述。
在本发明的一个实施例中,BMC波形630的频率降低至1/x。数值x可为8、16、32或任何适当的数值。例如,在本发明的一个实施例中,BMC波形630的频率减少至1/8,而且这由采用因子8的BMC波形640示出。
在本发明的一个实施例中,编码方案的接收需要解调,以获得BMC波形。对经频率调制的BMC波形取样,并且各个取样长度确定BMC波形的位值。例如,在本发明的一个实施例中,当BMC波形630的频率除以因子8时,在每个交替的两个连续时钟周期对经频率调制的BMC波形取样,并且防护频带被设置在两个时钟周期。类似地,当BMC波形630的频率除以因子32时,在每个交替的八个连续时钟周期对经频率调制的BMC波形取样,并且防护频带被设置在八个时钟周期。
在本发明的一个实施例中,接收装置使用编码方案来将度量发送到发射装置。在本发明的一个实施例中,接收装置包括在指示度量的数据负载前面的前导码或报头。前导码或报头允许发射装置标识度量的存在。它还允许启动接收装置的取样器,并且估计经频率调制的BMC波形的位边界。
图6中示出的编码方案不表示限制的意思,而且相关领域的普通技术人员将容易地理解,能使用其它形式的编码方案,而不影响本发明的工作方式。
图7示出根据本发明的一个实施例的接收装置的适配的流程图700。为了清楚地说明,参照图1、3和4来论述图7。假设装置1(110)是发射装置,作为示例,以及假设装置2(120)是接收装置。
在步骤710中,发射器和接收器进入到初始化状态中。在本发明的一个实施例中,在步骤710中,发射器和接收器进入到复位状态310中。在本发明的另一个实施例中,在步骤710中,发射器和接收器进入到复位状态410中。在步骤720中,发射器和接收器进入到接收器适配模式中。在本发明的一个实施例中,发射器和接收器通过进入到适配状态330中来进入到接收器适配模式中。在本发明的另一个实施例中,发射器和接收器通过进入到适配状态430中来进入到接收器适配模式中。
在步骤中730,发射器设置发射设置,并且在被选来进行适配的选择的通信通道上发送已知的数据型式。在步骤740中,接收器在选择的通信通道上接收已知的数据型式。在步骤750中,接收器至少部分地基于接收到的已知数据型式来评价选择的通信通道的度量。在步骤760中,选择到的通信通道上的接收器使其本身适配最佳度量,并且流程700结束。
图8示出根据本发明的一个实施例的发射装置的适配的流程图800。为了清楚地说明,参照图1、3和4来论述图8。假设装置1(110)是发射装置或发射器,作为示例,以及假设装置2(120)是接收装置或接收器。
在步骤810中,发射装置和接收装置进入到初始化状态中。在本发明的一个实施例中,在步骤810中,发射装置和接收装置进入到复位状态310中。在本发明的另一个实施例中,在步骤810中,发射装置和接收装置进入到复位状态410中。在步骤820中,发射装置和接收装置进入到发射器适配模式中。在本发明的一个实施例中,发射装置和接收装置通过进入到适配状态330中来进入到发射器适配模式中。在本发明的另一个实施例中,发射装置和接收装置通过进入到适配状态430中来进入到发射器适配模式中。
在步骤830中,发射装置设置下一个发射设置,并且在被选来进行适配的选择的通信通道上发送已知的数据型式。在步骤840中,接收装置在选择的通信通道上接收已知的数据型式。在步骤850中,流程800确定发射装置是否对由接收装置确定的度量执行评价。如果是,在步骤855中,接收装置通过使用反向信道来将确定的度量发送到发射装置,并且流程转到步骤860。如果否,流程转到步骤860,并且检查是否完成所有适配的发射设置。如果否,流程800转到步骤830。如果是,流程800转到步骤870,以确定接收装置是否对由接收装置确定的度量执行评价。
如果是,流程800转到步骤872,并且接收装置选择具有最佳度量的发射装置设置。在步骤874中,接收装置通过反向信道将选择的发射装置设置发送到发射装置。在步骤876中,发射装置接收选择的发射装置设置,并且基于具有最佳度量的发射设置来设置选择的通信通道,并且流程800结束。
如果在步骤870中,接收装置未对由接收装置确定的度量执行评价,则流程800转到步骤880,并且发射装置选择具有最佳度量的发射装置设置。在步骤882中,发射装置将选择的发射装置设置设置成默认发射设置,并且流程800结束。
图9示出根据本发明的一个实施例的、用以实现本文公开的方法的系统900。系统900包括(但不限于)台式计算机、膝上型计算机、上网本、笔记本计算机、个人数字助理(PDA)、服务器、工作站、蜂窝电话、移动计算装置、互连网家电或任何其它类型的计算装置。在另一个实施例中,用来实现本文公开的方法的系统900可为系统级芯片(SOC)系统或封装系统(SIP)系统。
处理器910具有用以执行系统900的指令的处理核912。处理核912包括(但不限于)用以取来指令的预取逻辑、用以对指令解码的解码逻辑、用以执行指令的执行逻辑等。处理器910具有用以高速缓冲系统900的指令和/或数据的高速缓冲存储器916。在本发明的另一个实施例中,高速缓冲存储器916包括(但不限于)一级、二级和三级高速缓冲存储器,或者处理器910内的任何其它配置的高速缓冲存储器。
存储器控制中心(MCH)914执行使得处理器910访问存储器930以及与存储器930通信成为可能的功能,存储器930包括易失性存储器932和/或非易失性存储器934。易失性存储器932包括(但不限于)同步动态随机存取存储器(SDRAM)、动态随机存取存储器(DRAM)、RAMBUS动态随机存取存储器(RDRAM),以及/或者任何其它类型的随机存取存储器装置。非易失性存储器934包括(但不限于)NAND闪速存储器、相变存储器(PCM)、只读存储器(ROM)、电可擦除可编程只读存储器(EEPROM),或者任何其它类型的非易失性存储器装置。
存储器930存储待由处理器910执行的信息和指令。存储器930还可在处理器910执行指令时,存储临时变量或其它中间信息。芯片集920通过点对点(PtP)接口917和922来与处理器910连接。芯片集920使得处理器910连接到系统900中的其它模块成为可能。在本发明的一个实施例中,接口917和922根据PtP通信协议(诸如Intel®快速通道互连(QPI)等)来运行。芯片集920连接到显示装置940上,显示装置940包括(但不限于)液晶显示器(LCD)、阴极射线管(CRT)显示器或任何其它形式的视觉显示装置。
另外,芯片集920连接到一个或多个总线950和960上,总线与各种模块974、980、982、984和986互连。总线950和960可通过总线桥972而互连在一起,如果总线速度或通信协议存在失配的话。芯片集920与(但不限于)非易失性存储器980、大容量存储装置(一个或多个)982、键盘/鼠标984和网络接口986耦合。大容量存储装置982包括(但不限于)固态驱动器、硬盘驱动器、通用串行总线闪速存储器驱动器,或者任何其它形式的计算机数据存储介质。使用任何类型的众所周知的网络接口标准来实现网络接口986,包括(但不限于)以太网接口、通用串行总线(USB)接口、外围构件互连(PCI)高速路接口、无线接口和/或任何其它适当类型的接口。无线接口根据(但不限于)IEEE 802.11标准及其相关标准族、家庭电力线AV(HPAV)、超宽带(UWB)、蓝牙、WiMax或任何形式的无线通信协议来运行。
虽然图9中示出的模块被描绘成系统900内的单独的框,但由这些框中的一些执行的功能可结合在单个半导体电路内,或者可使用两个或更多个单独的集成电路来实现该功能。例如,虽然高速缓冲存储器916被描绘成处理器910内的单独的框,但高速缓冲存储器916能相应地结合到处理器核912中。在本发明的另一个实施例中,系统900可包括不止一个处理器/处理核。
可在硬件、软件、固件或它们的任何其它组合中实现本文公开方法。虽然描述了公开的主题的实施例的示例,但相关领域的普通技术人员将容易地理解,可备选地使用实现公开的主题的许多其它方法。在前面的描述中,已经描述了公开的主题的各方面。为了说明,阐述了具体数量、系统和配置,以便提供主题的详尽理解。但对具有本公开的好处的相关领域的技术人员显而易见的将是,可在没有具体细节的情况下实践主题。在其它情况下,可省略、简化、组合或分开众所周知的特征、构件或模块,以便不使公开的主题模糊不清。
本文中使用的术语“可运行”表示装置、系统、协议等当装置或系统处于无功率状态时能够以其期望功能运行或者适于运行。可在硬件、固件、软件或它们的组合中实现公开的主题的各种实施例,而且可参照或结合程序代码(诸如指令、函数、过程、数据结构、逻辑、应用程序、模拟、仿真的设计表示或格式以及设计的制作)来描述各种实施例,当程序代码由机器访问时会使机器执行任务,从而限定抽象数据类型或低级硬件环境,或者产生结果。
能使用存储在一个或多个计算装置(诸如通用计算机或计算装置)上且在其上执行的代码和数据来实现图中示出的技术。这样的计算装置使用机器可读的介质(诸如机器可读的存储介质(例如磁盘;光盘;随机存取存储器;只读存储器;闪速存储器装置;相变存储器)和机器可读的通信介质(例如电信号、光信号、声音信号或其它形式传播信号,诸如载波、红外信号、数字信号等))来存储和传送(在内部,与网络上的其它计算装置)代码和数据。
虽然已经参照示例性实施例来描述了公开的主题,但不意于在限制意义上理解这个描述。认为对与公开的主题有关的本领域技术人员显而易见的示例性实施例以及主题的其它实施例的各种修改位于公开的主题的范围内。

Claims (25)

1. 一种设备,包括:
逻辑,所述逻辑用以至少部分地基于接收自一个或多个串行通信链路的数据型式的度量,来使所述一个或多个串行通信链路的一个或多个设置适配发射器。
2. 根据权利要求1所述的设备,其中,所接收的数据型式包括伪随机二进制序列(PRBS)和预定用户定义型式中的一个或多个。
3. 根据权利要求1所述的设备,其中,用以使所述一个或多个串行通信链路的所述一个或多个设置适配所述发射器的所述逻辑,要以缓慢的速度运行所述一个或多个串行通信链路。
4. 根据权利要求1所述的设备,其中,所述逻辑进一步进行以下步骤:
基于所述相应的一个或多个串行通信链路的电压裕度、时序裕度、功率耗散中的一个或多个,确定接收自所述相应的一个或多个串行通信链路的所述数据型式的度量;以及
使用反向信道来对所述发射器指示所接收的数据型式的所述度量。
5. 根据权利要求4所述的设备,其中,所述反向信道包括边带信号中的一个或多个。
6. 根据权利要求4所述的设备,其中,用以使用所述反向信道来对所述发射器指示所接收的数据型式的度量的所述逻辑,要将所述设备中的寄存器的值拷贝到所述发射器中的另一个寄存器,其中,所述寄存器的所述值包括所接收的数据型式的所述度量。
7. 根据权利要求1所述的设备,其中,所述一个或多个串行通信链路根据快速通道互连(QPI)、外围组件互连快速(PCIe)和可扩展存储器互连(SMI)而运行。
8. 根据权利要求1所述的设备,其中,所述一个或多个设置包括终止调节、时钟通道最优化、串音、均衡器设置、抖动设置、信号衰减、反射作用、信号传播延迟、工作循环和功率电平中的一个或多个。
9. 一种设备,包括:
用以进行以下步骤的逻辑:
使用串行通信链路来将一个或多个数据流发送到接收器,其中,所述一个或多个数据流将以一个或多个发射设置发送;以及
通过所述接收器接收关于所述相应的一个或多个发射设置中的哪一个具有确定的度量的指示。
10. 根据权利要求9所述的设备,其中,所述逻辑进一步将所述指示的发射设置设置成所述串行通信链路的发射设置。
11. 根据权利要求9所述的设备,其中,用以通过所述接收器接收关于所述一个或多个发射设置中的哪一个具有确定的度量的所述指示的所述逻辑,要读取具有带有所确定的度量的所述一个发射设置的值的寄存器。
12. 根据权利要求9所述的设备,其中,用以通过所述接收器接收关于所述一个或多个发射设置中的哪一个具有确定的所述度量的所述指示的所述逻辑,要通过所述接收器接收指示相应的一个或多个发射设置中的哪一个具有确定的度量的一个或多个边带信号。
13. 根据权利要求9所述的设备,其中,所述一个或多个数据流中的各个在各个数据流不久之前和不久之后具有静止期,以及其中,用以通过所述接收器接收关于所述一个或多个发射设置中的哪一个具有确定的度量的所述指示的所述逻辑,要在所述静止期期间通过所述接收器接收关于所述一个或多个发射设置中的哪一个具有确定的度量的指示。
14. 根据权利要求9所述的设备,其中,所述一个或多个数据流中的各个包括伪随机二进制序列(PRBS)和预定用户定义型式中的一个或多个。
15. 根据权利要求9所述的设备,其中,用以使用所述串行通信链路来将所述一个或多个数据流发送到所述接收器的所述逻辑,要使用所述串行通信链路,以比正常发射速率更慢的发射速率将所述一个或多个数据流发送到所述接收器。
16. 根据权利要求9所述的设备,其中,所述串行通信链路根据快速通道互连(QPI)、外围组件互连快速(PCIe)和可扩展存储器互连(SMI)来运行。
17. 根据权利要求9所述的设备,其中,所述相应的一个或多个发射设置包括终止调节、时钟通道最优化、串音、均衡器设置、抖动设置、信号衰减、反射作用、信号传播延迟、工作循环和功率电平中的一个或多个。
18. 根据权利要求9所述的设备,其中,所确定的度量基于所述串行通信链路的电压裕度、时序裕度、功率耗散中的一个或多个。
19. 一种方法,包括:
选择发射装置和接收装置之间的多个通信通道中的一个或多个;以及
确定接收自所述选择的一个或多个通信通道的所接收数据型式的度量。
20. 根据权利要求19所述的方法,进一步包括:
至少部分地基于所确定的度量,来使所述接收装置的一个或多个设置适配。
21. 根据权利要求19所述的方法,进一步包括:
使用反向信道来对所述发射装置指示所确定的度量。
22. 根据权利要求21所述的方法,其中,所述发射装置和接收装置要使用通信协议,以及其中,反向信道包括待由所述接收装置用来对所述发射装置指示所确定的度量的另一个通信协议。
23. 根据权利要求19所述的方法,进一步包括:
使用双相标志代码(BMC)方案来对所确定的度量编码;
对所确定的编码度量进行频率调制;以及
使用所述反向信道来发送经频率调制的所述度量。
24. 根据权利要求23所述的方法,进一步包括:
对所确定的编码度量添加前导码。
25. 根据权利要求19所述的方法,其中,所述发射装置和所述接收装置要至少部分地根据快速通道互连(QPI)、外围组件互连快速(PCIe)和可扩展存储器互连(SMI)中的一个来运行。
CN201180046141.1A 2010-09-24 2011-09-23 使通信链路适配平台上的链路状况的方法和系统 Active CN103109507B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/890,252 US9104793B2 (en) 2010-09-24 2010-09-24 Method and system of adapting communication links to link conditions on a platform
US12/890252 2010-09-24
PCT/US2011/053137 WO2012040654A2 (en) 2010-09-24 2011-09-23 Method and system of adapting communication links to link conditions on a platform

Publications (2)

Publication Number Publication Date
CN103109507A true CN103109507A (zh) 2013-05-15
CN103109507B CN103109507B (zh) 2018-11-23

Family

ID=45871821

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201180046141.1A Active CN103109507B (zh) 2010-09-24 2011-09-23 使通信链路适配平台上的链路状况的方法和系统

Country Status (5)

Country Link
US (1) US9104793B2 (zh)
EP (1) EP2619956B1 (zh)
CN (1) CN103109507B (zh)
TW (1) TWI541644B (zh)
WO (1) WO2012040654A2 (zh)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9104793B2 (en) 2010-09-24 2015-08-11 Intel Corporation Method and system of adapting communication links to link conditions on a platform
CN104917710A (zh) * 2014-03-10 2015-09-16 英特尔公司 用于在通信系统中配置发送器均衡的技术
CN105930225A (zh) * 2016-04-25 2016-09-07 浪潮电子信息产业股份有限公司 一种链路质量自适应调优方法
CN106294267A (zh) * 2016-08-16 2017-01-04 中国科学院上海高等研究院 一种基于单向通信协议标准的均衡器反馈系统及方法
CN106664245A (zh) * 2014-08-19 2017-05-10 高通股份有限公司 使用多连接来对业务进行多播
CN109388607A (zh) * 2018-10-25 2019-02-26 江苏华存电子科技有限公司 适用于外设互联标准PCIe传送端系数均衡机制的方法
CN109905338A (zh) * 2019-01-25 2019-06-18 晶晨半导体(上海)股份有限公司 一种串行数据接收器的多级均衡器增益的控制方法
CN110022245A (zh) * 2019-04-10 2019-07-16 苏州浪潮智能科技有限公司 一种调试方法、调试系统及存储介质
CN113168393A (zh) * 2018-09-13 2021-07-23 超威半导体公司 高速的硬件传输均衡
CN113722265A (zh) * 2021-08-19 2021-11-30 飞腾信息技术有限公司 一种用于多cpu系统中互联通道的调试优化方法及装置

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014065879A1 (en) * 2012-10-22 2014-05-01 Venkatraman Iyer High performance interconnect physical layer
US9479196B2 (en) 2012-10-22 2016-10-25 Intel Corporation High performance interconnect link layer
US9507746B2 (en) 2012-10-22 2016-11-29 Intel Corporation Control messaging in multislot link layer flit
US9355058B2 (en) 2012-10-22 2016-05-31 Intel Corporation High performance interconnect physical layer
US8990465B2 (en) 2012-12-09 2015-03-24 Lenovo Enterprise Solutions (Singapore) Pte. Ltd. Device presence detection using a single channel of a bus
US9536626B2 (en) * 2013-02-08 2017-01-03 Intel Corporation Memory subsystem I/O performance based on in-system empirical testing
US9397792B2 (en) 2013-12-06 2016-07-19 Intel Corporation Efficient link layer retry protocol utilizing implicit acknowledgements
US9306863B2 (en) * 2013-12-06 2016-04-05 Intel Corporation Link transfer, bit error detection and link retry using flit bundles asynchronous to link fabric packets
US9325449B2 (en) 2013-12-06 2016-04-26 Intel Corporation Lane error detection and lane removal mechanism to reduce the probability of data corruption
US9628382B2 (en) 2014-02-05 2017-04-18 Intel Corporation Reliable transport of ethernet packet data with wire-speed and packet data rate match
US10452594B2 (en) * 2015-10-20 2019-10-22 Texas Instruments Incorporated Nonvolatile logic memory for computing module reconfiguration
US10331203B2 (en) 2015-12-29 2019-06-25 Texas Instruments Incorporated Compute through power loss hardware approach for processing device having nonvolatile logic memory
KR102618563B1 (ko) * 2016-07-01 2023-12-27 삼성전자주식회사 집적 회로 장치와 이를 포함하는 전자 장치
CN106507225B (zh) * 2016-10-31 2019-11-19 华为技术有限公司 一种调整光线路终端的接收参数的方法及光线路终端
US9866443B1 (en) * 2016-11-02 2018-01-09 Quanta Computer Inc. Server data port learning at data switch
KR102679564B1 (ko) * 2019-11-01 2024-06-27 삼성전자주식회사 송신기 회로, 데이터 송신 방법 및 전자 시스템
US11875875B2 (en) * 2021-12-29 2024-01-16 Advanced Micro Devices, Inc. Variable tick for DRAM interface calibration

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040268190A1 (en) * 2003-05-19 2004-12-30 International Business Machines Corporation Adjusting parameters of a serial link
CN1890652A (zh) * 2003-12-31 2007-01-03 英特尔公司 用反馈来选择发送电压
US20080043773A1 (en) * 2006-08-16 2008-02-21 Akihiro Ihori Communication Device, Communication Method and Program
CN101465803A (zh) * 2007-12-17 2009-06-24 美国博通公司 一种用于联网的方法和联网系统

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FI106999B (fi) * 1999-04-06 2001-05-15 Nokia Networks Oy Merkinannon toteutus tietoliikennejärjestelmässä
EP1249972A1 (en) * 2001-04-09 2002-10-16 Telefonaktiebolaget L M Ericsson (Publ) Method of controlling a queue buffer
US7787370B1 (en) * 2001-09-06 2010-08-31 Nortel Networks Limited Technique for adaptively load balancing connections in multi-link trunks
EP1576754A1 (en) * 2002-12-18 2005-09-21 Koninklijke Philips Electronics N.V. Adaptive encoding of digital multimedia information
US7584397B2 (en) * 2004-06-10 2009-09-01 Interdigital Technology Corporation Method and apparatus for dynamically adjusting data transmission parameters and controlling H-ARQ processes
US7132823B2 (en) * 2005-01-21 2006-11-07 Microsoft Corporation Design for test for a high speed serial interface
US20060256747A1 (en) * 2005-05-16 2006-11-16 Mikko Jaakkola Terminal assisted WLAN access point rate adaptation
US7437643B2 (en) * 2005-06-21 2008-10-14 Intel Corporation Automated BIST execution scheme for a link
US7675966B2 (en) * 2006-09-29 2010-03-09 International Business Machines Corporation On-chip detection and measurement of data lock in a high-speed serial data link
US8051217B2 (en) * 2007-01-12 2011-11-01 Dell Products L.P. System and method for providing PCIe over displayport
US20090046641A1 (en) * 2007-08-13 2009-02-19 Interdigital Patent Holdings, Inc. Long term evolution medium access control procedures
WO2009100775A1 (en) * 2008-02-11 2009-08-20 Telefonaktiebolaget L M Ericsson (Publ) Link quality estimation method and apparatus in a telecommunication system
US8296469B2 (en) * 2008-12-31 2012-10-23 Intel Corporation Scalable method and apparatus for link with reconfigurable ports
US8275922B2 (en) * 2010-02-22 2012-09-25 International Business Machines Corporation Implementing serial link training patterns separated by random data for training a serial link in an interconnect system
US9104793B2 (en) 2010-09-24 2015-08-11 Intel Corporation Method and system of adapting communication links to link conditions on a platform
US8599913B1 (en) * 2011-08-01 2013-12-03 Pmc-Sierra Us, Inc. Data regeneration apparatus and method for PCI express

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040268190A1 (en) * 2003-05-19 2004-12-30 International Business Machines Corporation Adjusting parameters of a serial link
CN1890652A (zh) * 2003-12-31 2007-01-03 英特尔公司 用反馈来选择发送电压
US20080043773A1 (en) * 2006-08-16 2008-02-21 Akihiro Ihori Communication Device, Communication Method and Program
CN101465803A (zh) * 2007-12-17 2009-06-24 美国博通公司 一种用于联网的方法和联网系统

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9104793B2 (en) 2010-09-24 2015-08-11 Intel Corporation Method and system of adapting communication links to link conditions on a platform
CN104917710A (zh) * 2014-03-10 2015-09-16 英特尔公司 用于在通信系统中配置发送器均衡的技术
CN104917710B (zh) * 2014-03-10 2019-01-29 英特尔公司 用于在通信系统中配置发送器均衡的技术
US9882748B2 (en) 2014-03-10 2018-01-30 Intel Corporation Technologies for configuring transmitter equalization in a communication system
CN106664245A (zh) * 2014-08-19 2017-05-10 高通股份有限公司 使用多连接来对业务进行多播
CN106664245B (zh) * 2014-08-19 2020-06-09 高通股份有限公司 使用多连接来对业务进行多播
US11323851B2 (en) 2014-08-19 2022-05-03 Qualcomm Incorporated Multicasting traffic using multi-connectivity
WO2017185764A1 (zh) * 2016-04-25 2017-11-02 浪潮电子信息产业股份有限公司 一种链路质量自适应调优方法
CN105930225B (zh) * 2016-04-25 2017-12-05 浪潮电子信息产业股份有限公司 一种链路质量自适应调优方法
CN105930225A (zh) * 2016-04-25 2016-09-07 浪潮电子信息产业股份有限公司 一种链路质量自适应调优方法
CN106294267A (zh) * 2016-08-16 2017-01-04 中国科学院上海高等研究院 一种基于单向通信协议标准的均衡器反馈系统及方法
CN113168393A (zh) * 2018-09-13 2021-07-23 超威半导体公司 高速的硬件传输均衡
CN109388607A (zh) * 2018-10-25 2019-02-26 江苏华存电子科技有限公司 适用于外设互联标准PCIe传送端系数均衡机制的方法
CN109905338A (zh) * 2019-01-25 2019-06-18 晶晨半导体(上海)股份有限公司 一种串行数据接收器的多级均衡器增益的控制方法
CN109905338B (zh) * 2019-01-25 2021-10-19 晶晨半导体(上海)股份有限公司 一种串行数据接收器的多级均衡器增益的控制方法
CN110022245A (zh) * 2019-04-10 2019-07-16 苏州浪潮智能科技有限公司 一种调试方法、调试系统及存储介质
CN113722265A (zh) * 2021-08-19 2021-11-30 飞腾信息技术有限公司 一种用于多cpu系统中互联通道的调试优化方法及装置

Also Published As

Publication number Publication date
TW201217964A (en) 2012-05-01
WO2012040654A3 (en) 2012-06-21
CN103109507B (zh) 2018-11-23
EP2619956A2 (en) 2013-07-31
EP2619956A4 (en) 2014-08-13
US20120079160A1 (en) 2012-03-29
WO2012040654A2 (en) 2012-03-29
TWI541644B (zh) 2016-07-11
US9104793B2 (en) 2015-08-11
EP2619956B1 (en) 2016-12-14

Similar Documents

Publication Publication Date Title
CN103109507A (zh) 使通信链路适配平台上的链路状况的方法和系统
US11327861B2 (en) Cross-talk generation in a multi-lane link during lane testing
US10795841B2 (en) High performance interconnect physical layer
US10747688B2 (en) Low latency retimer
KR101689998B1 (ko) 고성능 인터커넥트 링크 계층
US10198379B2 (en) Early identification in transactional buffered memory
US9444551B2 (en) High performance optical repeater
US9787571B2 (en) Link delay based routing apparatus for a network-on-chip
CN101626352B (zh) 带有恒定误比特率的高速链路的可调整发射器功率
CN105808396A (zh) 一种芯片调试装置、调试方法及soc芯片系统
EP3779711A1 (en) Method for configuring balance time, chips and communication system
US9742603B1 (en) Link training to recover asynchronous clock timing margin loss in parallel input/output interfaces
US20150278138A1 (en) Pseudorandom sequence synchronization
CN110554881A (zh) 一种基于cpld的交换芯片工作模式远程切换系统及方法
CN103918237B (zh) 在高速通信链路的训练期间减小电源噪声的方法和系统
CN203071936U (zh) 用于数据记录与回放的装置及系统
JP2004120054A (ja) フレーム送信回路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant