CN102651384B - 嵌入式外延外基区双极晶体管及其制备方法 - Google Patents

嵌入式外延外基区双极晶体管及其制备方法 Download PDF

Info

Publication number
CN102651384B
CN102651384B CN201210153410.0A CN201210153410A CN102651384B CN 102651384 B CN102651384 B CN 102651384B CN 201210153410 A CN201210153410 A CN 201210153410A CN 102651384 B CN102651384 B CN 102651384B
Authority
CN
China
Prior art keywords
outer base
bipolar transistor
base region
base area
emitter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201210153410.0A
Other languages
English (en)
Other versions
CN102651384A (zh
Inventor
王玉东
付军
崔杰
赵悦
刘志弘
张伟
李高庆
吴正立
许平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tsinghua University
Original Assignee
Tsinghua University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tsinghua University filed Critical Tsinghua University
Priority to CN201210153410.0A priority Critical patent/CN102651384B/zh
Publication of CN102651384A publication Critical patent/CN102651384A/zh
Priority to US13/625,211 priority patent/US20130307122A1/en
Priority to US14/335,468 priority patent/US9012291B2/en
Application granted granted Critical
Publication of CN102651384B publication Critical patent/CN102651384B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Bipolar Transistors (AREA)

Abstract

本发明公开一种嵌入式外延外基区双极晶体管,为解决现有结构存在TED效应问题而设计。本发明嵌入式外延外基区双极晶体管至少包括集电区、集电区上的基区和外基区、基区上的发射极、以及发射极两侧的侧墙,所述外基区采用原位掺杂选择性外延工艺生长而成,而且嵌入在集电区内。外基区的一部分位于侧墙的下方。外基区在基区上产生应力。本发明提供一种嵌入式外延外基区双极晶体管的制备方法。本发明嵌入式外延外基区双极晶体管避免了TED效应,同时也降低了器件的外基区电阻,使器件的性能得到提升。本发明嵌入式外延外基区双极晶体管的制备方法实现了上述嵌入式外延外基区双极晶体管结构,步骤简练,成本低,操作简易,所得结构性能良好。

Description

嵌入式外延外基区双极晶体管及其制备方法
技术领域
本发明涉及一种嵌入式外延外基区双极晶体管及其制备方法。
背景技术
毫米波和THZ应用将是未来无线技术发展的趋势,如毫米波通信、THZ通信、THZ成像等。目前这些应用主要依靠三五族器件完成,其存在低集成度、高成本等缺点,而随着技术的不断进步,锗硅器件及技术将成为三五族器件的竞争对手。锗硅技术目前广泛应用于通信、雷达及高速电路等各个方面。IBM商用锗硅工艺Ft已达到350GHz,欧洲IHP开发的锗硅器件Fmax在常温下已达到500GHz。针对未来的毫米波和THZ应用,锗硅器件的性能仍需要不断提升,这就需要新型的锗硅器件结构。
传统双极晶体管的外基区通常采用注入的方式进行加工,所得结构的性能有缺陷,例如TED(Transient enhanced diffusion,瞬时增强扩散)效应等问题会降低器件的微波性能。一些新型的锗硅双极器件采用抬升基区的方法进行制备,但是所得结构中侧墙下的外基区电阻会较大,从而降低了器件微波性能。
发明内容
为了克服上述的缺陷,本发明提供一种避免TED效应的嵌入式外延外基区双极晶体管。
为达到上述目的,一方面,本发明提供一种嵌入式外延外基区双极晶体管,至少包括集电区、所述集电区上的基区和外基区、所述基区上的发射极、以及所述发射极两侧的侧墙,所述外基区采用原位掺杂选择性外延工艺生长而成,而且嵌入在所述集电区内。
特别是,所述外基区的一部分位于所述侧墙的下方。
特别是,所述外基区在所述基区上产生应力。
另一方面,本发明提供一种嵌入式外延外基区双极晶体管的制备方法,所述方法的至少包括下述步骤:
1.1制备第一掺杂类型的集电区;
1.2在所得结构上制备第二掺杂类型的基区;
1.3在基区上依次制备第一介质层;
1.4光刻、刻蚀去除所述第一介质层的裸露部分形成牺牲发射极;
1.5刻蚀未被牺牲发射极覆盖的基区,刻蚀厚度大于基区的厚度;
1.6在刻蚀所得的结构上制备第二掺杂类型的外基区;
1.7淀积第二介质层形成平坦表面,暴露牺牲发射极的上表面;
1.8去除部分表层牺牲发射极,得到窗口;在所述窗口的内侧壁制备内侧墙结构;
1.9去除未被内侧墙覆盖的牺牲发射极;
1.10淀积多晶层;
1.11去除步骤1.10中的多晶层和步骤1.7中第二介质层的边缘部分,形成发射极;
1.12在外基区和发射极表面淀积金属,形成金属硅化物;
1.13在所得结构上制备接触孔,引出发射极电极和基区电极。
特别是,步骤1.2中制备基区的材质是硅、锗硅或者掺碳锗硅。
特别是,步骤1.3中第一介质层为复合介质层,所述复合介质层包括淀积在基区表面的氧化硅层和淀积在氧化硅层表面的氮化硅层。
特别是,步骤1.5中刻蚀基区时向侧墙下方进行钻蚀。
特别是,步骤1.6中的外基区使用外延生长方法制备,外基区的材质是硅,或者是锗硅,或者是掺碳锗硅;杂质的掺杂浓度在1E19~1E21cm-3
特别是,步骤1.12中淀积的金属是钛、钴或镍中的一种。
本发明嵌入式外延外基区双极晶体管的设置有嵌入式外延基区,避免了TED效应,同时也降低了器件的外基区电阻,使器件的性能得到提升。
本发明嵌入式外延外基区双极晶体管的制备方法采用自对准方案实现了上述嵌入式外延外基区双极晶体管结构,步骤简练,成本低,操作简易,所得结构性能良好。
附图说明
图1~图10为本发明嵌入式外延外基区双极晶体管的制备方法示意图。
具体实施方式
下面结合说明书附图和优选实施例对本发明做详细描述。
本发明嵌入式外延外基区双极晶体管至少包括集电区、集电区上的基区和外基区、基区上的发射极、以及发射极两侧的侧墙。其中,外基区采用原位掺杂选择性外延工艺生长而成,而且嵌入在所述集电区内。
优选结构是外基区的一部分位于侧墙的下方,即在制备该结构时产生一定的钻蚀。而且外基区在基区上产生应力,此时器件性能更加。
本发明不限于硅双极晶体管,其它材料可以是锗硅、三五族等。
本发明嵌入式外延外基区双极晶体管的设置有嵌入式外延基区,避免了TED效应,同时也降低了器件的外基区电阻,使器件的性能得到提升。
优选实施例:本发明嵌入式外延外基区双极晶体管的制备方法至少包括下述步骤:
如图1所示,制备第一掺杂类型的集电区101。在集电区101上外延生长一层掺杂基区102,基区为第二掺杂类型。基区102可以是硅,也可以是锗硅。在基区102上淀积介质层,介质层优选为复合介质层。复合介质层从下到上依次氧化硅层104和氮化硅层106。其中,氧化硅为刻蚀停止层。
如图2所示,对氮化硅层106和氧化硅层104进行光刻、刻蚀,形成牺牲发射极。
如图3所示,刻蚀外延基区102至集电区101,形成刻蚀结构110。采用这一方案的主要目的是降低TED效应。为降低外基区电阻,刻蚀厚度大于外延基区102层厚度。最好有一定程度的钻蚀,这样可以进一步降低外基区电阻。
如图4所示,选择性外延一层外基区120,原位掺杂。该外延层可以是硅,也可以是锗硅。为降低外基区电阻,掺杂浓度要尽量高,一般应在1E19~1E21cm-3
如图5所示,淀积氧化硅层112,采用CMP或者回刻的方法进行平坦化,将牺牲发射极的氮化硅层106暴露出来。
如图6所示,湿法腐蚀掉牺牲发射极的氮化硅层106,然后淀积一层氮化硅,各向异性刻蚀成内侧墙114。
如图7所示,选择性干法刻蚀或者湿法腐蚀掉发射极窗口没有被内侧墙114覆盖的氧化硅层104。
如图8所示,在所得结构上淀积多晶层124。
如图9所示,依次对多晶层124和氧化硅层112进行光刻、刻蚀,形成发射极。
如图10所示,在外基区120和发射极表面淀积金属,经过退火形成金属硅化物结构128。所淀积的金属可以是钛、钴或镍中的一种,但不限于以上金属。
在所得结构上制备接触孔,引出发射极电极和基区电极。
本发明嵌入式外延外基区双极晶体管的制备方法实现了上述嵌入式外延外基区双极晶体管结构,步骤简练,成本低,操作简易,所得结构性能良好。
以上,仅为本发明的较佳实施例,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应该以权利要求所界定的保护范围为准。

Claims (6)

1.一种嵌入式外延外基区双极晶体管的制备方法,其特征在于,所述方法的至少包括下述步骤:
1.1制备第一掺杂类型的集电区;
1.2在所得结构上制备第二掺杂类型的基区;
1.3在基区上依次制备第一介质层;
1.4光刻、刻蚀去除所述第一介质层的裸露部分形成牺牲发射极;
1.5刻蚀未被牺牲发射极覆盖的基区,刻蚀厚度大于基区的厚度;
1.6在刻蚀所得的结构上制备第二掺杂类型的外基区;
1.7淀积第二介质层形成平坦表面,暴露牺牲发射极的上表面;
1.8去除部分表层牺牲发射极,得到窗口;在所述窗口的内侧壁制备内侧墙结构;
1.9去除未被内侧墙覆盖的牺牲发射极;
1.10淀积多晶层;
1.11去除步骤1.10中的多晶层和步骤1.7中第二介质层的边缘部分,形成发射极;
1.12在外基区和发射极表面淀积金属,形成金属硅化物;
1.13在所得结构上制备接触孔,引出发射极电极和基区电极。
2.根据权利要求1所述的嵌入式外延外基区双极晶体管的制备方法,其特征在于,步骤1.2中制备基区的材质是硅、锗硅或者掺碳锗硅。
3.根据权利要求1所述的嵌入式外延外基区双极晶体管的制备方法,其特征在于,步骤1.3中第一介质层为复合介质层,所述复合介质层包括淀积在基区表面的氧化硅层和淀积在氧化硅层表面的氮化硅层。
4.根据权利要求1所述的嵌入式外延外基区双极晶体管的制备方法,其特征在于,步骤1.5中刻蚀基区时向侧墙下方进行钻蚀。
5.根据权利要求1所述的嵌入式外延外基区双极晶体管的制备方法,其特征在于,步骤1.6中的外基区使用外延生长方法制备,外基区的材质是硅,或者是锗硅,或者是掺碳锗硅;杂质的掺杂浓度在1E19~1E21cm-3
6.根据权利要求1所述的嵌入式外延外基区双极晶体管的制备方法,其特征在于,步骤1.12中淀积的金属是钛、钴或镍中的一种。
CN201210153410.0A 2012-05-16 2012-05-16 嵌入式外延外基区双极晶体管及其制备方法 Expired - Fee Related CN102651384B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201210153410.0A CN102651384B (zh) 2012-05-16 2012-05-16 嵌入式外延外基区双极晶体管及其制备方法
US13/625,211 US20130307122A1 (en) 2012-05-16 2012-09-24 Bipolar transistor with embedded epitaxial external base region and method of forming the same
US14/335,468 US9012291B2 (en) 2012-05-16 2014-07-18 Bipolar transistor with embedded epitaxial external base region and method of forming the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210153410.0A CN102651384B (zh) 2012-05-16 2012-05-16 嵌入式外延外基区双极晶体管及其制备方法

Publications (2)

Publication Number Publication Date
CN102651384A CN102651384A (zh) 2012-08-29
CN102651384B true CN102651384B (zh) 2014-09-17

Family

ID=46693346

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210153410.0A Expired - Fee Related CN102651384B (zh) 2012-05-16 2012-05-16 嵌入式外延外基区双极晶体管及其制备方法

Country Status (1)

Country Link
CN (1) CN102651384B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102664190B (zh) * 2012-05-16 2014-12-17 清华大学 嵌入式外延外基区双极晶体管及其制备方法
CN102969242B (zh) * 2012-11-01 2016-02-10 清华大学 嵌入式外延外基区双极晶体管制备方法
CN103022108B (zh) * 2012-12-12 2015-07-15 清华大学 双极晶体管及其制备方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5962880A (en) * 1996-07-12 1999-10-05 Hitachi, Ltd. Heterojunction bipolar transistor
CN1231506A (zh) * 1998-04-07 1999-10-13 日本电气株式会社 高速和低寄生电容的半导体器件及其制造方法
CN101359682A (zh) * 2008-09-12 2009-02-04 清华大学 自对准抬升外基区双极或异质结双极晶体管及其制备方法
CN101908559A (zh) * 2009-06-08 2010-12-08 上海华虹Nec电子有限公司 硅-锗异质结双极晶体管及其制造方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2629162B2 (ja) * 1995-06-26 1997-07-09 日本電気株式会社 半導体装置及びその製造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5962880A (en) * 1996-07-12 1999-10-05 Hitachi, Ltd. Heterojunction bipolar transistor
CN1231506A (zh) * 1998-04-07 1999-10-13 日本电气株式会社 高速和低寄生电容的半导体器件及其制造方法
CN101359682A (zh) * 2008-09-12 2009-02-04 清华大学 自对准抬升外基区双极或异质结双极晶体管及其制备方法
CN101908559A (zh) * 2009-06-08 2010-12-08 上海华虹Nec电子有限公司 硅-锗异质结双极晶体管及其制造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
JP特开平9-8051A 1997.01.10

Also Published As

Publication number Publication date
CN102651384A (zh) 2012-08-29

Similar Documents

Publication Publication Date Title
US7119416B1 (en) Bipolar transistor structure with self-aligned raised extrinsic base and methods
CN100561688C (zh) 单晶外部基极和发射极异质结构双极晶体管及相关方法
US9231089B2 (en) Formation of an asymmetric trench in a semiconductor substrate and a bipolar semiconductor device having an asymmetric trench isolation region
US9224843B2 (en) Formation of a high aspect ratio trench in a semiconductor substrate and a bipolar semiconductor device having a high aspect ratio trench isolation region
CN102651384B (zh) 嵌入式外延外基区双极晶体管及其制备方法
CN103563050B (zh) 晶体管和形成晶体管以具有减小的基极电阻的方法
CN102709318B (zh) 嵌入式外延外基区双极晶体管及其制备方法
EP2372754B1 (en) Spacer formation in the fabrication of planar bipolar transistors
CN102683395B (zh) 自对准抬升外基区锗硅异质结双极晶体管及其制备方法
CN102664190B (zh) 嵌入式外延外基区双极晶体管及其制备方法
CN102651390B (zh) 嵌入式外延外基区双极晶体管及其制备方法
CN101479837B (zh) 制造双极晶体管的方法以及采用该方法得到的双极晶体管
CN102790080B (zh) 自对准抬升外基区锗硅异质结双极晶体管及其制备方法
CN102683399B (zh) 嵌入式外延外基区双极晶体管及其制备方法
CN102664191B (zh) 嵌入式外延外基区双极晶体管及其制备方法
US7442616B2 (en) Method of manufacturing a bipolar transistor and bipolar transistor thereof
CN102683401B (zh) 自对准抬升外基区锗硅异质结双极晶体管及其制备方法
US9012291B2 (en) Bipolar transistor with embedded epitaxial external base region and method of forming the same
CN100533762C (zh) 非自对准抬高外基区锗硅异质结晶体管及其制备工艺
CN103022110B (zh) 金属硅化物抬升外基区全自对准双极晶体管及其制备方法
CN102738178B (zh) 一种基于自对准工艺的双多晶SOI SiGe HBT集成器件及制备方法
CN104282747A (zh) 抑制谐波效应半导体结构及形成抑制谐波效应结构的方法
CN103035686B (zh) 隐埋硅化物抬升外基区全自对准双极晶体管及其制备方法
CN107785412B (zh) 用于制造双极结型晶体管的方法和双极结型晶体管
CN102790081B (zh) 金属硅化物自对准锗硅异质结双极晶体管及其制备方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20140917

Termination date: 20180516

CF01 Termination of patent right due to non-payment of annual fee