CN102569358B - 半导体装置 - Google Patents

半导体装置 Download PDF

Info

Publication number
CN102569358B
CN102569358B CN201110461907.4A CN201110461907A CN102569358B CN 102569358 B CN102569358 B CN 102569358B CN 201110461907 A CN201110461907 A CN 201110461907A CN 102569358 B CN102569358 B CN 102569358B
Authority
CN
China
Prior art keywords
float area
area
float
semiconductor
regions
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201110461907.4A
Other languages
English (en)
Other versions
CN102569358A (zh
Inventor
寺岛知秀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of CN102569358A publication Critical patent/CN102569358A/zh
Application granted granted Critical
Publication of CN102569358B publication Critical patent/CN102569358B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/404Multiple field plate structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1602Diamond
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Element Separation (AREA)

Abstract

本发明提供一种能够减轻多个浮动区域间的电位差不均匀的半导体装置。该半导体装置在区域3(k)和区域3(k+1)之间具备外部电容6(k)。多个外部电容6(k)被选定为其电容随着k的增加(即,从图1的纸面右侧向纸面左侧越来越)变大。利用这种结构,能够减轻区域3(k)与区域3(k+1)间的电位差的不均匀。

Description

半导体装置
技术领域
本发明涉及内藏电位不同的多个区域的半导体装置。
背景技术
以往,例如日本特开2000-243978号公报所示,已知有具备以高耐压化为目的的结构的半导体装置。具体地说,该公报涉及提供在高温偏压可靠性(high temperature bias reliability)上不发生pn结耐压劣化的高可靠性的高耐压半导体装置。该公报涉及的结构具备在n型半导体基板上形成的p型扩散区域和n型扩散区域、配置于它们之间的氧化膜上的第1层平板电极、以及隔着层间绝缘膜配置的第2层平板电极。通过在pn结的正上方配置电容耦合的这些平板电极,谋求改善pn结的耐压。
专利文献1:日本特开2000-243978号公报
专利文献2:日本特开平6-216231号公报
而本发明的发明者对IC(集成电路)等半导体装置中内藏电位不同的多个区域的结构,以提高耐压为目的进行锐意研究,得到如下的见解。
图10是为了说明本申请的发明想要解决的问题而表示的半导体装置的剖面侧视图。图10中图示的半导体装置具备基板1、绝缘层20、电位不同的多个区域3。基板1是具备半导体材料层10和为SiO2绝缘膜的绝缘层20的所谓SOI(Silicon On Insulator:绝缘层上的硅)晶片。区域3是该SOI晶片上的相互绝缘分离的岛状区域。在以下的说明中,为了区别多个区域3,通过使用添加的字母k,标以“3(0)、3(1)、...3(k)、3(k+1)、...3(n)、3(n+1)”的符号。
取不同电位的区域3(0)~3(n+1)以沟道分离相互绝缘分离。而且,在纸面中央,设置为浮动状态的几乎相同形状的n个浮动区域3(即,区域3(1)~3(n),以下为说明方便,也记为3(k))。如图所示,区域3(0)置为0(V)的电位,在区域3(n+1)施加Vn+1(V)的电压。而且如图示,分别设置区域3(1)为电位V1,区域3(n)为电位Vn,根据与此相同的规则,例如将区域3(k)作为置为电位Vk的区域。利用图10的结构,以区域3(k)与区域3(k+1)之间的电容分割保持区域3(0)和区域3(n+1)之间的电位差,以使其在整体上能够耐受高电压。
但是,本申请的发明人在利用上述方式的电容分割提高耐压的方法中,发现存在以下所述的问题。
图11是表示图10的结构的等效电路的电路图。将区域3(k)与基板间的电容记为ak,区域3(k)与区域3(k+1)间的电容记为bk时,成立下述关系式,即
b1(V2-V1)=boV1+a1V1
bk(Vk+1-Vk)=bk-1(Vk-Vk-1)+akVk  ...(1)
b k ( V k + 1 - V k ) = b 0 V 1 + Σ j = 1 k a j V j - - - ( 2 )
在这里,假设ak、bk分别为常数a、b,则下式成立。
根据
α = 2 + a / b + { a / b } 2 + 4 a / b 2
β = 2 + a / b - { a / b } 2 + 4 a / b 2
Vk=((αk-1k-1)V 2+(αβk-1-βαk-1)V1)/(α-β)
V2=(2+a/b)V1
则Vk=V1kk)/(α-β).......(3)
在这里,由于α>1,β<1,因此Vk大约与ak成正比地变大。因此,在a、b为常数的状态下,区域3(k)与区域3(k+1)间的电位差形成为恒定在原理上是不可能的。又,在a<<b的情况下,形成为但在图10的结构不变的情况下,a/b取大致恒定的值,因此实现这样的状况是困难的。
这样,在用图10说明的利用将浮动区域进行了排列的电容分割的方法中,以浮动状态配置的区域3(k)间的电位差会变得不均匀,向着高电位侧电位差变大。其结果是,施加于各沟道分离的电压应力不同,作为整体的绝缘耐压下降,进而有导致可靠性下降的危险。
发明内容
本发明是为解决上述存在问题而作出的,其目的是提供一种能够减轻多个浮动区域间的电位差的不均匀的半导体装置。
第1发明是为了达到上述目的半导体装置,其特征在于,具备:
多个浮动区域,在半导体基板的面上并排设置,在各个所述浮动区域间设置绝缘区域,所述多个浮动区域包含位于离所述半导体基板的规定电位的岛状区域相对较近侧的第1浮动区域和与所述第1浮动区域相比位于离所述规定电位的所述岛状区域相对较远侧的第2浮动区域;
绝缘层,介于所述多个浮动区域的各个区域与所述半导体基板的半导体材料层之间;以及
电容形成部,相对于所述第1浮动区域与所述规定电位的所述岛状区域夹着的所述绝缘区域的电容,或者/以及相对于所述多个浮动区域中的至少包含所述第1浮动区域的一个以上的浮动区域的相邻的浮动区域间夹着的所述绝缘区域的电容的各个电容,并联(in parallelwith,并列)形成外部电容。
第2发明是为了达到上述目的半导体装置,其特征在于,具备:
多个浮动区域,在半导体基板的面上并排设置,在各个所述浮动区域间设置绝缘区域,所述多个浮动区域包含位于离所述半导体基板的规定电位的岛状区域相对较近侧的第1浮动区域和与所述第1浮动区域相比位于离所述规定电位的所述岛状区域相对较远侧第2浮动区域;
绝缘层,介于所述多个浮动区域的各个区域与所述半导体基板的半导体材料层之间;以及
电容形成部,在所述半导体基板的上方或者/以及所述半导体基板的面内的所述多个浮动区域的列的侧方,以包含所述多个浮动区域中的至少所述第1浮动区域的一个以上的浮动区域为对象,形成分别与该一个以上的浮动区域分别耦合的电容。
按照第1发明,利用电容形成部形成的电容的附加,能够减轻各浮动区域间的电位差的不均匀。
按照第2发明,利用电容形成部形成的电容的附加,能够减轻各浮动区域间的电位差的不均匀。
附图说明
图1是本发明实施方式1的半导体装置的剖面侧视图。
图2是本发明实施方式5的半导体装置的剖面侧视图。
图3是表示本发明实施方式5的半导体装置的结构的等效电路的电路图。
图4是本发明实施方式6的半导体装置的俯视图。
图5是本发明实施方式7的半导体装置的俯视图。
图6是本发明实施方式8的半导体装置的俯视图。
图7是本发明实施方式9的半导体装置的俯视图。
图8是本发明实施方式10的半导体装置的俯视图。
图9是本发明实施方式11的半导体装置的俯视图。
图10是为了说明本申请的发明想要解决的问题而表示的半导体装置的剖面侧视图。
图11是表示图10结构的等效电路的电路图。
图12是为了说明本发明实施方式2的半导体装置想要解决的问题而表示的半导体装置的俯视图。
符号说明
1基板
2绝缘膜
3被分离的区域
6外部电容
7、17、27、37、47、57电极
10半导体材料层
20绝缘层
40p型区域
50n-型区域
53电位Vn+1的区域
80n型区域
具体实施方式
实施方式1
图1是本发明实施方式1的半导体装置的剖面侧视图。实施方式1具体地说是对内藏电位不同的多个区域的IC(Integrated Circuit:集成电路)的多个浮动区域适用本发明的结构的实施方式。
实施方式1的半导体装置与图10所示的半导体装置一样,具备基板1、为SiO2绝缘膜的绝缘层20、以及不同电位的多个区域3。又,与图10所示的半导体装置一样,在实施方式1的半导体装置中,基板1是由具备半导体材料层10和为绝缘层的绝缘层20的所谓SOI(SiliconOn Insulator:绝缘层上的硅)晶片制作的基板。区域3是在该SOI晶片上的相互绝缘分离的岛状区域。
在以下的说明中,为区别多个区域3,通过采用添加字母k,赋予“3(0)、3(1)、...3(k)、3(k+1)、...3(n)、3(n+1)”这样的符号。又,下述中,有时候与用图11表示图10的等效电路时一样,将区域3(k)与基板间的电容称为ak,区域3(k)与区域3(k+1)间的电容称为bk进行说明。
与图10所示的结构一样,实施方式1的半导体装置中,形成不同电位的区域3(0)至3(n+1)也以沟道分离相互绝缘分离。而且配置被置于浮动状态的大致相同形状的n个区域3(即区域3(1)~3(n),以下为了说明方便,也记为浮动区域3(k))。与图10的结构相同,在实施方式1的半导体装置中,也以区域3(k)与区域3(k+1)间的电容分割保持区域3(0)与区域3(n+1)间的电位差。
如图1所示,实施方式1的半导体装置具备多个设置于区域3(k)与区域3(k+1)间的外部电容6(k)。外部电容6(k)的实际结构可以形成为例如形成MOS电容器并利用铝配线连接的外部电容。该多个外部电容6(k)可选定为其电容在随着k的增加的同时(即从图1的纸面右侧向纸面左侧越来越)变大。利用本实施方式的结构,可以减轻区域3(k)和区域3(k+1)间的电位差的不均匀。
即,在式(1)中,假设Vk+1-Vk=V1,并取恒定值的情况下,因为Vk=kV1,故下式(4)成立。
b k = b 0 + Σ j = 1 k a j j - - - ( 4 )
根据式(4)和ajj>0判断为,为了使区域3(k)与区域3(k+1)间的电位差为恒定,bk必须随着k的增加的同时而取更大的值。在这一点上,实施方式1的多个外部电容6(k)由于是选定为电容随着k的增加而变大,因此,使那样的条件得到满足,能够减轻区域3(k)与区域3(k+1)间的电位差的不均匀。
又,通常由于在高电位端区域3(k)与区域3(k+1)间的电位差扩大,至少在高电位侧附加外部电容6(k)是有效的。因此,作为变形例,例如也可以只对图1的纸面左侧的一个或几个程度的区域3(n)、3(n-1)...设置外部电容6。
实施方式2
本发明实施方式2的半导体装置是将实施方式1的半导体装置应用于半导体元件(具体地说,在本实施方式中是二极管)的高耐压化的半导体装置。利用本实施方式2的结构,可以抑制各浮动区域间的电位差的变化,实现二极管的高耐压化。
图12是为了在对实施方式2的半导体装置进行说明之前说明实施方式2的半导体装置想要解决的问题而表示出的半导体装置的俯视图。图12相当于图10所示的剖面图的结构的俯视图。但是,在具备含有n型区域(区域80、区域50)和p型区域(区域40)的二极管这一点上,图12所示的结构与图10所示的结构不同。又,为了简化,进行在图12中只在二极管单侧设置浮动区域3(k)这样的图示,但实际上在图12的二极管的两侧设置浮动区域3(k)。具体地说,在图12所图示的结构的基础上,在图12的纸面下方侧也设置,上下对称地设置浮动区域3(k)。利用这样的结构,可以使并排的浮动区域3(k)之间的电位差均一化,抑制二极管的耗尽层中的电场集中,谋求高耐压化。
但是,像已经说明过的那样,在图10所示的结构中,在浮动区域3(k)会发生电位差不均匀的情况。这种电位差的不均匀对二极管的高耐压化效果有很大的损害。
因此,在实施方式2的情况下,对于图12所示的区域3(0)~3(n+1),适用实施方式1的半导体装置的结构。也就是说,以图12的多个区域3为对象,与图1所示的实施方式1一样,附加多个外部电容6。如果采用具备这样的结构的实施方式2的半导体装置,则通过在pn结的两侧配置这种浮动区域,能够缓和从pn结延伸的耗尽层内的电场,提高该pn结的耐压。
还有,实施方式2中,作为半导体元件以二极管为对象,但也可以对其他半导体元件也以高耐压化为目的适用实施方式1的结构。
实施方式3
本发明实施方式3的半导体装置是在实施方式1的半导体装置中,对外部电容之和进行调整,使得相应于k的增加以二次函数增加。利用这样的结构,可以使各浮动区域3之间的电位差大致消失。
式(4)中,像ak=a那样,使ak为恒定的情况下,得到
bk=bo+ak(k+1)/2......(5)
从而,如果选定多个外部电容6(k)的大小,使bk相对于k以二次函数的形式增加,就能够使区域3(k)间的电位差大致为恒定。
实施方式4
本发明实施方式4的半导体装置是将上述实施方式3的结构适用于实施方式2说明的图12的结构的半导体装置。即,实施方式4的半导体装置具备含有图12所示的区域3(0)~区域3(n+1)的结构、实施方式1的外部电容6(k)的结构、实施方式3的“使bk相对于k以二次函数形式增加”的结构。如果采用这种结构,能够使各浮动区域3(k)间的电位差大致为恒定,使pn结最大限度地实现高耐压化。
实施方式5
图2是本发明实施方式5的半导体装置的剖面侧视图。实施方式5的半导体装置对上述实施方式1的各浮动区域3(k),至少在多个浮动区域3(k)上延伸设置电极7,以实现与高电位侧(Vn+1)电容耦合。
图2所示的电极7在图2中用一根线简略图示。但是实际上,电极7具有规定厚度,与区域3(n+1)连接,并且与基板1的表面(浮动区域3的表面)之间有规定的距离并且向纸面右侧延伸。作为电极7的实际结构,可以形成在例如区域3(1)~3(n)上形成绝缘膜,在该绝缘膜上形成铝配线,使该铝配线连接于区域3(n+1)的结构。本实施方式中,电极7延长设置到区域3(1)的正上方的位置。
图3是表示本发明实施方式5的半导体装置的结构的等效电路的电路图。对该电路图,与以图10说明的结构一样用公式表示时,
b1(V2-V1)=boV1+a1V1-c1(Vn+1-V1)
bk(Vk+1-Vk)=bk-1(Vk-Vk-1)+akVk-ck(Vn+1-Vk)......(6)
以上关系成立。根据式(6)的右边第三项的存在,可知bk的上升比实施方式1更加缓和。
在这里,与图10中说明的相同,使ak、bk、ck分别为常数a、b、c,形成γ=cVn+1/b。
于是,
α = 2 + ( a + c ) / b + { ( a + c ) / b } 2 + 4 ( a + c ) / b 2
β = 2 + ( a + c ) / b - { ( a + c ) / b } 2 + 4 ( a + c ) / b 2
根据V2=(2+(a+c)/b)V1-γ,
表示为Vk=[V1kk)-γ{(αk-1)/(α-1)-(βk-1)/(β-1)}]/(α-β)......(7)
可使Vk-Vk-1更接近恒定的值。
一般,在高电位端,区域3(k)与区域3(k+1)间的电位差扩大。因此,延伸设置的电极与其下方的浮动区域3之间的绝缘耐压存在限制的情况下,也可以从高电位侧延长设置到途中为止。总之,也可以不将电极7如图2所示那样延伸设置到纸面右侧。例如,也可以将电极7的长度停留在延长到图2的纸面左侧的一个或多个程度的区域3(n)、3(n-1)...的上方的程度。
又,电极7的形成实际上可以只是通过掩模图形的变更来实现。因此,实施方式5的半导体装置与上述实施方式1的附加多个外部电容6(k)的结构相比,也有制造等方面容易实现的特征。
又,可以取代图2所示的电极7,在Vn+1与浮动区域3(k)的各个之间插入一个以上的电容元件,分别形成图3的等效电路的电容ck
实施方式6
图4是本发明实施方式6的半导体装置的俯视图。实施方式6的半导体装置是对图12所示的结构适用实施方式5的结构,具体地说是适用电极7的结构的半导体装置。符号17是在实施方式6中遵循与实施方式5的电极7相同的思想延伸设置的电极。利用电极17减轻各浮动区域3(k)间的电位差的不均匀,能够使图12中说明的二极管的pn结实现高耐压化。
实施方式7
图5是本发明实施方式7的半导体装置的俯视图。实施方式7的半导体装置是能够得到与上述图4所示的实施方式6的半导体装置相同的效果的另一案例。在实施方式7中,形成以各浮动区域3(k)的侧面与Vn+1侧电容耦合的半导体装置。即,在实施方式6中,如图5所示,将具有Vn+1的电位的区域3(n+1)延长到并排的浮动区域3(k)的侧方。还有,根据上述沟道分离的绝缘耐压关系,也可以仅是对浮动区域3(k)的高电位侧的电容耦合,在那样的情况下也可以得到有益的效果。又,实施方式7的结构也具有以不具有电极7的结构实现与实施方式6相同的效果的特征。
实施方式8
图6是本发明实施方式8的半导体装置的俯视图。实施方式8的半导体装置是对于图5所示的实施方式7的结构,还从各浮动区域3(k)延长设置电极27并且进行电容耦合的半导体装置。本实施方式中,如图6所示,相应于各浮动区域3(1)、...、3(k)、...、3(n)逐一设置电极27(1)、...、27(k)、...、27(n)。如果采用实施方式8的结构,追加的电容的调整范围还有自由度,容易进行电容的调整。又,根据上述的绝缘耐压的情况,即使仅浮动区域3(k)中的高电位侧(例如只是图6的纸面左侧的一个或多个程度的区域3(n)、3(n-1)、...)的电容耦合,也能够得到有益的效果。
实施方式9
图7是本发明实施方式9的半导体装置的俯视图。实施方式9的半导体装置是改善在浮动区域3上延长设置的电极形状以使得在k上升的同时ak/ck的值降低的半导体装置。具体地说,在实施方式9中,设置如图7所示使ak为恒定而使ck变化的电极37。该图7以与从基板1上方往下看图2中延长设置的电极7时相同的位置关系记载电极37。越往纸面的右侧,也就是k越小,电极37的宽度越小。特别是本实施方式的电极37的形状被设计为其幅度的减小呈曲线变化。
本实施方式的方法在原理上具有不受bk影响的特征性优点。也就是使式(6)的右边第二项与第三项之和为0时,形成
ak/ck=(Vn+1-Vk)/Vk    ...(8)
判定具有在k上升的同时ak/ck下降的关系,当该式大致成立时,各浮动区域3(k)几乎不受bk的影响。
又,如上所述,由于绝缘耐压,即使是只对区域3(k)的高电位侧的电容耦合,也能够获得有益的效果。总之,也可以不像图7所示那样将电极37延长设置到纸面右侧。也可以使电极37的长度停留在向图7的纸面左方侧的一个或多个程度的区域3(n)、3(n-1)、...的上方延伸的程度。
实施方式10
图8是本发明实施方式10的半导体装置的俯视图。实施方式8的半导体装置是对图12的结构适用上述实施方式9的结构的半导体装置。又,是使图6所示的实施方式8的结构最佳化的结构。
具体地说,在本实施方式中,如图8所示,相应于各浮动区域3(1)、...、3(k)、...、3(n),逐一设置电极47(1)、...、47(k)、...、47(n)。如图8所示,这些电极47的各个在区域3(n+1)上以不同的长度延伸,决定为长度随k的增加而相对增加。特别是在本实施方式中,使各电极47的长度增长率慢慢增大(换句话说就是曲线式增大)地决定各个电极的长度。
又,根据如上所述的沟道分离的绝缘耐压的情况,也可以只对浮动区域3(k)的高电位侧实施电容耦合。
实施方式11
图9是本发明的实施方式11的半导体装置的俯视图。实施方式11的半导体装置是在k上升的同时使ak下降,使ck增加的半导体装置。如图9所示,本实施方式中,越往图9的纸面右侧(区域3(k)的排列中越是k变小的侧),越是使区域3(n+1)的宽度(图9的纸面上下方向的尺寸)线性减小。另一方面,本实施方式中,与区域3(n+1)的宽度的减小成反比地,使图9的纸面上方侧的0V电位的区域53的宽度增大。
在式(8)中,Vn+1-Vk为恒定的情况下,式(9)成立,即
ak/ck=(n+1-k)/k    ...(9)
例如,若ak∝n+1-k、ck∝k,则ak+ck=常数。
因此,如图9所示,如果与延长设置的电极57(k)一起,改变ak、ck的电容,能够容易地实现式(9)的状况。本实施方式的结构中也有下述特征,即由于能够不使用特殊曲线而以大致为直线的图案来实现上述条件,因此实际设计、制造极为简单。
又,上述各实施方式中,浮动区域3(k)相当于上述第1或第2发明的“浮动区域”,基板1相当于所述第1或第2发明的“半导体基板”,实现各区域3之间的沟道分离的绝缘区域相当于所述第1或第2发明的“绝缘区域”,各图中形成Vn+1电位的区域3(n+1)相当于所述第1或第2发明的“规定电位的岛状区域”、半导体材料层10相当于上述第1或第2发明的“半导体材料层”,绝缘层20相当于所述第1或第2发明的“绝缘层”。
又,上述实施方式中,浮动区域3(1)~3(n)相当于所述第1发明的“一个以上的浮动区域”,特别是浮动区域3(n)相当于所述第1发明的“第1浮动区域”。又,上述实施方式中,外部电容6相当于所述第1发明的“电容形成部”。
又,作为变形例,在只将浮动区域3(1)~3(n)的一部分作为对象设置外部电容6的情况下,其一部分的浮动区域3相当于所述第1发明的“一个以上的浮动区域”。
又,上述实施方式中,浮动区域3(1)~3(n)相当于所述第2发明的“一个以上的浮动区域”,电极7、17、27、37、47、57与实施方式7、8、10、11的区域3(n+1)分别相当于所述第2发明的“电容形成部”。
又,作为变形例,在将实施方式5等的电极结构(电极7~57的延长设置)或实施方式7等的结构(区域3(n+1)的延伸)的适用只停留在浮动区域3(1)~3(n)的一部分的情况下,与电极7等或区域3(n+1)邻接的一部分浮动区域3相当于所述第2发明的“一个以上的浮动区域”。具体地说,例如电极7等只向浮动区域3(n)、3(n-1)、3(n-2)的三个的上方位置延伸,或实施方式5的区域3(n+1)的延伸只停留于与浮动区域3(n)、3(n-1)、3(n-2)的三个侧面邻接的情况下,这些浮动区域3(n)、3(n-1)、3(n-2)相当于所述第2发明的“一个以上的浮动区域”。
又,上述各实施方式的各结构也可以与如图12所示的二极管其它半导体元件组合,不组合使用也可以。具体地说,图7、图8与图9分别含有图12中所示的二极管,但本发明不限于此。也可以不与二极管的结构组合,将对于图7、图8与图9的电极37、47、57以及区域3(n+1)的各实施方式的结构适用于半导体装置(具体地说是IC)。
又,上述各实施方式中,区域3(浮动区域3(1)...3(k)...3(n)、岛状区域3(n+1)、以及半导体基板(半导体材料层10)可使用具有导电性的各种半导体材料。具体地说,作为区域3或半导体基板的材料,也可以使用硅(Si)以外的各种化合物半导体材料。又,也可以利用带隙(bandgap)比硅大的宽带隙半导体形成。作为宽带隙(wide bandgap)半导体,有例如碳化硅(SiC)、氮化镓类材料或金刚石。即使是对耐电压性高的宽带隙半导体形成的多个浮动区域施加高电压的情况下,也由于能够利用上述本发明各实施方式的结构减轻各浮动区域间的电压差的不均匀,因此能够回避作为整体的绝缘耐压的降低,有效利用宽带隙半导体具有的电气特性。
又,由于利用这样的宽带隙半导体形成的开关元件和二极管元件耐电压性高,允许的电流密度也高,因此,可以使开关元件和二极管元件等小型化,通过使用这些小型化的开关元件和二极管元件等,能够使装入这些元件的半导体模块小型化。又,由于耐热性也高,所以也能够实现将热沉(heat sink)的散热片小型化或水冷部的空冷化,因此,能够使含有这些结构的半导体模块实现进一步的小型化。而且还能降低电力损耗,因此能够实现开关元件和二极管元件的高效率化,进而能够实现半导体模块的高效率化。又,在这种情况下,最好是开关元件和半导体元件两者利用宽带隙半导体形成,但也可以是任一方的元件利用宽带隙半导体形成。
又,化合物半导体中也有制作pn结的材料,例如可以用SiC形成pn结。因而,通过将在上述各种实施方式中就pn结的高耐压化进行过说明的结构(实施方式2、4、6的半导体装置的结构)适用于以SiC形成的pn结,可以谋求由SiC形成的pn结的高耐压化。与此相同,也能够对以SiC以外的化合物半导体材料形成的pn结谋求高耐压化。

Claims (6)

1.一种半导体装置,其特征在于,具备:
多个浮动区域,在半导体基板的面上并排设置,各个所述浮动区域之间设置绝缘区域,所述多个浮动区域包含位于离所述半导体基板的规定电位的岛状区域相对较近侧的第1浮动区域和与所述第1浮动区域相比位于离所述规定电位的所述岛状区域相对较远侧的第2浮动区域;
绝缘层,介于所述多个浮动区域的各个区域与所述半导体基板的半导体材料层之间;以及
电容形成部,在所述半导体基板的上方或者/以及所述半导体基板的面内的所述多个浮动区域的列的侧方,以包含所述多个浮动区域中的至少所述第1浮动区域的一个以上的浮动区域为对象,形成分别与该一个以上的浮动区域耦合的电容,
所述电容形成部包含设置于所述半导体基板上并且在所述一个以上的浮动区域的上方延伸以与所述一个以上的浮动区域作为电容进行耦合的电极,
所述电极具有从所述第1浮动区域越往所述第2浮动区域侧宽度变得越窄的形状,
所述宽度的减小呈曲线变化。
2.一种半导体装置,其具备:
多个浮动区域,在半导体基板的面上并排设置,各个所述浮动区域之间设置绝缘区域,所述多个浮动区域包含位于离所述半导体基板的规定电位的岛状区域相对较近侧的第1浮动区域和与所述第1浮动区域相比位于离所述规定电位的所述岛状区域相对较远侧的第2浮动区域;
绝缘层,介于所述多个浮动区域的各个区域与所述半导体基板的半导体材料层之间;以及
电容形成部,以包含所述多个浮动区域中的至少所述第1浮动区域的一个以上的浮动区域为对象,形成分别与该一个以上的浮动区域耦合的电容,
所述电容形成部包含半导体区域,其中,该半导体区域在所述半导体基板的面内,在所述多个浮动区域的列的侧方延伸,
所述半导体区域夹着绝缘区域,邻近所述多个浮动区域中的2个以上的浮动区域地延伸,
在所述多个浮动区域的排列中,从所述第1浮动区域越往所述第2浮动区域侧,所述半导体区域的宽度直线式地变小,
所述半导体装置具备夹着绝缘区域而邻近所述半导体区域地延伸的其他半导体区域,
所述其他半导体区域的宽度与所述半导体区域的宽度的减小成反比地增大,与所述多个浮动区域中离所述岛状区域最远的浮动区域具有相同电位。
3.一种半导体装置,其特征在于,具备:
多个浮动区域,在半导体基板的面上并排设置,各个所述浮动区域之间设置绝缘区域,所述多个浮动区域包含位于离所述半导体基板的规定电位的岛状区域相对较近侧的第1浮动区域和与所述第1浮动区域相比位于离所述规定电位的所述岛状区域相对较远侧的第2浮动区域;
绝缘层,介于所述多个浮动区域的各个区域与所述半导体基板的半导体材料层之间;以及
电容形成部,在所述半导体基板的上方或者/以及所述半导体基板的面内的所述多个浮动区域的列的侧方,以包含所述多个浮动区域中的至少所述第1浮动区域的一个以上的浮动区域为对象,形成分别与该一个以上的浮动区域耦合的电容,
所述电容形成部包含:
半导体区域,该半导体区域在所述半导体基板的面内,沿着所述多个浮动区域的列,夹着绝缘区域,邻近所述多个浮动区域中的2个以上的浮动区域地延伸;以及
分别设置于所述一个以上的浮动区域并且从各浮动区域向所述半导体区域的上方延伸的一个以上的电极,
具备多个向所述半导体区域的上方延伸的所述电极,
具备多个的各该电极之中,越是在所述第1浮动区域侧的该电极越向所述半导体区域的上方相对较长地延伸,越是在所述第2浮动区域侧的该电极越向所述半导体区域的上方相对较短地延伸,
从所述第2浮动区域侧越往所述第1浮动区域侧,各个所述电极的长度的增长率慢慢增大。
4.如权利要求1~3中任意一项所述的半导体装置,其特征在于,
进一步包含半导体元件,其中,该半导体元件在所述半导体基板的所述面上隔着绝缘区域设置在所述多个浮动区域的邻近,在所述第1浮动区域侧具有第1导电型区域并且在所述第2浮动区域侧具有第2导电型区域。
5.如权利要求4所述的半导体装置,其特征在于,
所述半导体元件包含在所述第1浮动区域侧具有n型区域并且在所述第2浮动区域侧具有p型区域的二极管。
6.如权利要求1~3中任意一项所述的半导体装置,其特征在于,
所述浮动区域以宽带隙半导体材料形成。
CN201110461907.4A 2010-12-29 2011-12-28 半导体装置 Active CN102569358B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010294408A JP5565309B2 (ja) 2010-12-29 2010-12-29 半導体装置
JP2010-294408 2010-12-29

Publications (2)

Publication Number Publication Date
CN102569358A CN102569358A (zh) 2012-07-11
CN102569358B true CN102569358B (zh) 2015-03-11

Family

ID=46379976

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110461907.4A Active CN102569358B (zh) 2010-12-29 2011-12-28 半导体装置

Country Status (6)

Country Link
US (1) US8772903B2 (zh)
JP (1) JP5565309B2 (zh)
KR (1) KR101329608B1 (zh)
CN (1) CN102569358B (zh)
DE (1) DE102011086761B4 (zh)
TW (1) TWI442548B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9278346B2 (en) * 2012-07-25 2016-03-08 Clariant Corporation Hydrodeoxygenation catalyst
US9229588B2 (en) 2012-09-28 2016-01-05 Blackberry Limited Touch-sensitive display

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5270568A (en) * 1990-06-12 1993-12-14 Mitsubishi Denki Kabushiki Kaisha Structure for preventing electric field concentration in semiconductor device
CN1207791C (zh) * 1999-12-17 2005-06-22 松下电器产业株式会社 耐高压半导体器件
CN100474620C (zh) * 2004-04-21 2009-04-01 三菱电机株式会社 电介质分离型半导体装置
CN101771080A (zh) * 2008-12-26 2010-07-07 罗姆股份有限公司 半导体装置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5204545A (en) * 1989-11-22 1993-04-20 Mitsubishi Denki Kabushiki Kaisha Structure for preventing field concentration in semiconductor device and method of forming the same
JP2883779B2 (ja) 1993-01-20 1999-04-19 松下電工株式会社 半導体装置
JP3796998B2 (ja) 1999-02-19 2006-07-12 松下電器産業株式会社 高耐圧半導体装置
JP4030257B2 (ja) * 2000-08-14 2008-01-09 株式会社ルネサステクノロジ 半導体集積回路装置
SE0004377D0 (sv) * 2000-11-29 2000-11-29 Abb Research Ltd A semiconductor device and a method for production thereof
JP4275880B2 (ja) * 2001-11-07 2009-06-10 株式会社日立製作所 半導体装置及びそれを用いた電子装置
JP4204895B2 (ja) * 2003-05-12 2009-01-07 三菱電機株式会社 半導体装置
JP4863665B2 (ja) * 2005-07-15 2012-01-25 三菱電機株式会社 半導体装置およびその製造方法
JP2007278358A (ja) * 2006-04-04 2007-10-25 Bridgestone Corp 流体輸送用チューブ及びその製造方法
JP4895890B2 (ja) * 2007-03-29 2012-03-14 三菱電機株式会社 横型高耐圧素子を有する半導体装置の製造方法
US7960772B2 (en) * 2007-04-26 2011-06-14 Peregrine Semiconductor Corporation Tuning capacitance to enhance FET stack voltage withstand
JP2010118548A (ja) * 2008-11-13 2010-05-27 Mitsubishi Electric Corp 半導体装置
US8071461B2 (en) * 2008-12-04 2011-12-06 Freescale Semiconductor, Inc. Low loss substrate for integrated passive devices

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5270568A (en) * 1990-06-12 1993-12-14 Mitsubishi Denki Kabushiki Kaisha Structure for preventing electric field concentration in semiconductor device
CN1207791C (zh) * 1999-12-17 2005-06-22 松下电器产业株式会社 耐高压半导体器件
CN100474620C (zh) * 2004-04-21 2009-04-01 三菱电机株式会社 电介质分离型半导体装置
CN101771080A (zh) * 2008-12-26 2010-07-07 罗姆股份有限公司 半导体装置

Also Published As

Publication number Publication date
JP5565309B2 (ja) 2014-08-06
KR101329608B1 (ko) 2013-11-15
US8772903B2 (en) 2014-07-08
KR20120076306A (ko) 2012-07-09
DE102011086761B4 (de) 2014-05-08
TW201238031A (en) 2012-09-16
JP2012142449A (ja) 2012-07-26
DE102011086761A1 (de) 2012-07-05
TWI442548B (zh) 2014-06-21
US20120168767A1 (en) 2012-07-05
CN102569358A (zh) 2012-07-11

Similar Documents

Publication Publication Date Title
US20200273858A1 (en) Semiconductor device and semiconductor package
US9741788B2 (en) Semiconductor device and method for fabricating the same
US9761705B2 (en) Wide band gap semiconductor device
TWI659536B (zh) 場板渠溝場效電晶體及半導體元件
JP2008543044A (ja) 終端構造を有する半導体デバイス
CN107833919A (zh) 半导体装置及其制造方法
US9818743B2 (en) Power semiconductor device with contiguous gate trenches and offset source trenches
WO2015141212A1 (ja) 半導体装置
US10128367B2 (en) Transistor device with increased gate-drain capacitance
JP5586546B2 (ja) 半導体装置
CN102569358B (zh) 半导体装置
CN109690770A (zh) 半导体装置
JP7465123B2 (ja) 半導体装置
JP6471811B2 (ja) 半導体装置
US9666598B2 (en) Semiconductor device with an integrated heat sink array
US20230062444A1 (en) A Semiconductor Structure and Method For Guarding A Low Voltage Surface Region From A High Voltage Surface Region
CN110838486B (zh) 功率晶体管元件
CN114497219A (zh) 半导体装置
EP2871673A1 (en) Semiconductor device
US20230402445A1 (en) Semiconductor device and its manufacturing method
KR102377400B1 (ko) 전력 반도체 소자 및 그 제조 방법
WO2023058553A1 (ja) 過渡電圧吸収素子
US20190355809A1 (en) Semiconductor device
CN117293187A (zh) 一种耐压可调节的屏蔽栅沟槽型mosfet器件
CN114556588A (zh) 开关元件

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant