CN102467894A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN102467894A
CN102467894A CN2011103394976A CN201110339497A CN102467894A CN 102467894 A CN102467894 A CN 102467894A CN 2011103394976 A CN2011103394976 A CN 2011103394976A CN 201110339497 A CN201110339497 A CN 201110339497A CN 102467894 A CN102467894 A CN 102467894A
Authority
CN
China
Prior art keywords
voltage
reference voltage
image element
signal line
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2011103394976A
Other languages
English (en)
Other versions
CN102467894B (zh
Inventor
笹沼启太
青木义典
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Inc
Panasonic Intellectual Property Corp of America
Original Assignee
Panasonic Liquid Crystal Display Co Ltd
Hitachi Displays Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Liquid Crystal Display Co Ltd, Hitachi Displays Ltd filed Critical Panasonic Liquid Crystal Display Co Ltd
Publication of CN102467894A publication Critical patent/CN102467894A/zh
Application granted granted Critical
Publication of CN102467894B publication Critical patent/CN102467894B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134336Matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • G09G2300/0866Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0283Arrangement of drivers for different directions of scanning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Geometry (AREA)
  • Power Engineering (AREA)
  • Multimedia (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

本发明提供一种显示装置,抑制在正方向扫描驱动时和反方向扫描驱动时产生的像素电极保持电压的差异的影响而提高显示品质。该显示装置具备:数据信号线;多个像素电路;多条栅极信号线;栅极信号线驱动电路,对正方向或者反方向扫描驱动中的任一个进行驱动,并进行栅极重叠驱动;数据信号线驱动电路,将与像素电路的显示数据相应的显示控制电压提供给数据信号线;以及基准电压线驱动电路,将与各像素电路相应的基准电压分别提供给该像素电路,其中,各像素电路具备像素电极、基准电极以及开关元件,所述基准电压线驱动电路在正方向或者反方向扫描驱动时,分别选择正方向基准电压或者反方向基准电压而提供给各像素电路的所述基准电极。

Description

显示装置
技术领域
本发明涉及一种显示装置。尤其涉及一种能够双向扫描驱动的显示装置的显示品质的提高。
背景技术
在显示装置中,栅极信号线驱动电路和数据信号线驱动电路等对设置于显示部的多个像素电路进行控制。通常,在各像素电路中设置有开关元件,例如,通常,显示装置为液晶显示装置等情况下,在各像素电路中设置有像素电极。开关元件被设置于从数据信号线驱动电路延伸的数据信号线与例如像素电极之间,在开关元件的开关上连接有从栅极信号线驱动电路延伸的栅极信号线,使用施加给栅极信号线的电压对开关元件进行控制。
栅极信号线驱动电路将在栅极信号接通期间成为接通电压而在栅极信号断开期间成为断开电压的栅极信号依次输出到按顺序排列的多条栅极信号线。当输出到某一条栅极信号线的栅极信号成为接通电压时,与该栅极信号线相连接的开关元件成为接通状态。数据信号线驱动电路将与具备接通状态的开关元件的像素电路的显示数据相应的显示控制电压提供给数据信号线。因此,通过成为接通状态的开关元件将施加给数据信号线的显示控制电压施加给该像素电路的像素电极。在像素电极与基准电压之间形成有电容,使用保持在像素电极与基准电压之间的保持电压对像素电路的显示进行控制。在此,数据信号线驱动电路将如下期间设为一个水平期间(H),即:对一个像素电路进行显示数据的写入驱动的数据写入期间、也就是将与一个像素电路的显示数据相应的显示控制电压提供给数据信号线的期间。
近年来,由于要求高精细化,而难以在一个水平期间(H)确保足够的时间,为了应对该情况,使用将栅极信号的栅极信号接通期间设为比一个水平期间(H)长的栅极重叠驱动。即,栅极信号的栅极信号接通期间包括对应的一个水平期间(H)以及在此之前的预定期间。
另外,为了能够进行各种图像显示,期望一种能够进行可执行正方向扫描驱动和反方向扫描驱动这两者的双方向扫描驱动的栅极信号线驱动电路,上述正方向扫描驱动中输出到按顺序排列的多条栅极信号线的栅极信号按照与该顺序成正序的顺序成为接通电压;上述反方向扫描驱动中上述栅极信号按照与该顺序成倒序的顺序成为接通电压。
发明内容
图9是通常的显示装置的像素电路的电路图。在图中示出从上侧向下侧按顺序排列的多个像素电路中的、第n个像素电路以及第n+1个像素电路。第n个像素电路具备像素电极110n、开关元件以及基准电极(未图示)。在此,开关元件例如是指薄膜晶体管(Thin FilmTransistor:以下称为TFT)。在图中,将开关元件表示为TFT 109n
如上所述,TFT 109n被设置于所连接的数据信号线107与像素电极110n之间,在TFT 109n的栅极上连接有按顺序排列的多条栅极信号线105中的、第n条栅极信号线105n。基准电极与基准电压线108相连接,由像素电极110n和基准电极形成像素电容Cst
在图中的上侧与下侧,分别与第n-1条栅极信号线105n-1和第n条栅极信号线105n相邻配置第n个像素电路的像素电极110n,在像素电极110n与第n条栅极信号线105n之间产生寄生电容Cgp1,在像素电极110n与第n-1条栅极信号线105n-1之间产生寄生电容Cgp2
栅极信号线驱动电路对多条栅极信号线进行栅极重叠驱动,并且选择正方向扫描驱动或者反方向扫描驱动中的任一者。在此,正方向31是与按顺序排列的栅极信号线105的顺序成正序的方向,反方向32是与按顺序排列的栅极信号线105的顺序成倒序的方向。
随着输出到分别与像素电极110的两侧相邻的栅极信号线105的栅极信号从接通电压变化为断开电压,由于与在像素电极110之间产生的寄生电容的耦合,保持在像素电容Cst中的保持电压发生变动。即,在提供给基准电压线108的基准电压相同的情况下,像素电极110相对于基准电极的电压发生变动。在此,将由寄生电容Cgp1引起变化的电压设为电压V1,将由寄生电容Cgp2引起变化的电压设为电压V2
在正方向31的方向上进行正方向扫描驱动的情况下,在第n个栅极信号的栅极信号接通期间结束时,第n个像素电路的像素电极110n的电压向与显示数据相应的显示控制电压收敛。并且,在从栅极信号接通期间向栅极信号断开期间过渡的定时,第n个栅极信号从接通电压变化为断开电压,在栅极信号断开期间开始时,由寄生电容Cgp1引起像素电极110n的电压从期望的显示控制电压变化电压V1,之后保持该电压。此外,在第n个栅极信号的栅极信号接通期间的过程中,第n-1个栅极信号从接通电压变化为断开电压,由寄生电容Cgp2引起像素电极110n的电压变化电压V2,但是,之后,像素电极110n的电压变化为显示控制电压,因此电压V2的影响得到了抑制。
另一方面,在反方向32的方向上进行反方向扫描驱动的情况下,在第n个栅极信号的栅极信号接通期间结束时,第n个像素电路的像素电极110n的电压向与显示数据相应的显示控制电压收敛,之后,第n个栅极信号从接通电压变化为断开电压,与进行正方向扫描驱动的情况同样地,像素电极110n的电压从期望的显示控制电压变化电压V1。并且,之后,第n-1个栅极信号从接通电压变化为断开电压,由寄生电容Cgp2引起像素电极110n的电压进一步变化电压V2。即,之后,所保持的像素电极110n的电压与期望的显示控制电压之间存在电压V1与电压V2的合计的电压差。
如上所述,在提供给基准电压线108的基准电压相同时,在进行正方向扫描驱动的情况以及进行反方向扫描驱动的情况下,像素电极110相对于基准电压的电压产生差异,从而招致显示品质的降低。
本发明是鉴于这种问题而完成的,其目的在于提供一种抑制在正方向扫描驱动的情况下以及反方向扫描驱动的情况下产生的、像素电路的保持电压的差异的影响而使显示品质提高的显示装置。
(1)为了解决所述问题,本发明所涉及的显示装置的特征在于,具备:数据信号线;多个像素电路,其与所述数据信号线相连接,并且按顺序排列;多条栅极信号线,其分别在相邻的像素电路之间延伸,并且均与配置在一侧的所述像素电路相连接,按所述顺序排列;栅极信号线驱动电路,其随着时间经过,选择与所述顺序成正序或者倒序的顺序中的任一者,将按选择出的顺序分别成为接通电压的多个栅极信号分别输出到按所述顺序排列的所述多条栅极信号线;数据信号线驱动电路,其选择所述多个像素电路中的一个像素电路,将与其显示数据相应的显示控制电压提供给所述数据信号线;以及基准电压线驱动电路,其将与所述各像素电路相应的基准电压分别提供给该像素电路,其中,输出到所述各栅极信号线的栅极信号在由所述数据信号线驱动电路将与连接于该栅极信号线上的像素电路的显示数据相应的显示控制电压提供给所述数据信号线的期间以及在此之前的预定期间内成为接通电压,所述各像素电路具备:像素电极;基准电极,其被提供与该像素电路相应的基准电压;以及开关元件,其被设置于所述数据信号线与该像素电极之间,并且根据所述栅极信号来进行控制,所述基准电压线驱动电路根据所述栅极信号线驱动电路按与所述顺序成正序或者倒序的顺序中的任一个来输出所述栅极信号,分别选择正序用基准电压或者倒序用基准电压而提供给各像素电路的所述基准电极。
(2)根据所述(1)所述的显示装置,所述基准电压线驱动电路也可以具备:存储部,其存储决定所述正序用基准电压和所述倒序用基准电压的电压信息;以及生成电路,其根据所述电压信息来生成与所述各像素电路相应的基准电压。
(3)根据所述(2)所述的显示装置,也可以所述正序用基准电压和所述倒序用基准电压均为直流电压,所述电压信息是所述正序用基准电压和所述倒序用基准电压的值。
(4)根据所述(2)所述的显示装置,也可以所述正序用基准电压和所述倒序用基准电压均为直流电压,所述电压信息是所述正序用基准电压或者所述倒序用基准电压中的任一个的值以及所述正序用基准电压与所述倒序用基准电压的差值。
(5)根据所述(2)所述的显示装置,也可以所述正序用基准电压和所述倒序用基准电压均为直流电压,所述电压信息是所述正序用基准电压与所述倒序用基准电压的平均值以及所述正序用基准电压与所述倒序用基准电压的差值的一半。
(6)根据所述(2)所述的显示装置,也可以所述正序用基准电压和所述倒序用基准电压均为交流电压,该交流电压在预定周期内交替地反复低电压与比该低电压高出预定振幅值的高电压,所述电压信息是所述正序用基准电压的基准值、所述倒序用基准电压的基准值以及所述预定的振幅值。
(7)根据所述(2)所述的显示装置,也可以所述正序用基准电压和所述倒序用基准电压均为交流电压,该交流电压在预定周期内交替地反复低电压与比该低电压高出预定振幅值的高电压,所述电压信息是所述正序用基准电压的基准值和所述倒序用基准电压的基准值中的任一个、所述正序用基准电压的基准值与所述倒序用基准电压的基准值的差值以及所述预定的振幅值。
(8)根据所述(6)或者(7)所述的显示装置,所述基准值也可以是所述交流电压的低电压和高电压中的任一个。
(9)根据所述(2)所述的显示装置,也可以所述正序用基准电压和所述倒序用基准电压均为交流电压,该交流电压在预定周期内交替地反复低电压与比该低电压高出预定振幅值的高电压,所述交流电压的低电压与高电压的平均值为中心值,所述电压信息是所述正序用基准电压的中心值与所述倒序用基准电压的中心值的平均值、所述正序用基准电压的中心值与所述倒序用基准电压的中心值的差值的一半以及所述预定的振幅值的一半。
(10)根据所述(2)所述的显示装置,也可以所述电压信息包括决定所述正序用基准电压和所述倒序用基准电压中的一者的代表值信息、以及使用该代表值信息来决定另一者的差量信息。
(11)根据所述(1)所述的显示装置,还可以具备与所述基准电压线驱动电路相连接的、一条或者多条基准电压线,所述各像素电路的基准电极与所述一条或者多条基准电压线中的任一条相连接,所述基准电压线驱动电路向所述一条或者多条基准电压线分别提供与对应的各像素电路相应的基准电压。
(12)根据所述(1)所述的显示装置,也可以所述显示装置是IPS液晶显示装置,所述各像素电路具有相对于栅极信号线、所述基准电极比所述像素电极更远地形成的结构。
根据本发明,提供一种抑制在进行正方向扫描驱动的情况下以及进行反方向扫描驱动的情况下产生的像素电路的保持电压的差异的影响而使显示品质提高的显示装置。
附图说明
图1是本发明实施方式所涉及的液晶显示装置的整体立体图。
图2是表示本发明实施方式所涉及的液晶显示装置的结构的框结构图。
图3是本发明实施方式所涉及的TFT基板的等效电路的概念图。
图4A是本发明实施方式所涉及的第n个像素电路附近的俯视图。
图4B是表示图4A示出的4B-4B剖面的剖面图。
图5A是表示进行正方向扫描驱动时本发明实施方式所涉及的第n个像素电路以及第n+1个像素电路的驱动的图。
图5B是表示进行反方向扫描驱动时本发明实施方式所涉及的第n个像素电路以及第n+1个像素电路的驱动的图。
图6是表示本发明实施方式所涉及的基准电压线驱动电路的框概念图。
图7是表示本发明第一实施方式所涉及的液晶显示装置的图像显示驱动的图。
图8是本发明第一实施方式所涉及的其它液晶显示装置所具备的TFT基板的等效电路的概念图。
图9是通常的显示装置的像素电路的电路图。
标号的说明
10基准电压线驱动电路
11逻辑电路
12存储器写入电路
13控制寄存器电路
14接口电路
15存储部
16基准电压生成电路
20外部系统
31正方向
32反方向
101滤光片基板
102TFT基板
103背光灯
105栅极信号线
106RGB开关电路
107数据信号线
108基准电压线
109TFT
110像素电极
111基准电极
112移位寄存器电路
114栅极信号线控制电路
115数据信号线驱动电路
120显示部
134驱动器IC
205栅极电极膜
207栅极信号线膜
210像素电极膜
211基准电极膜
220半导体膜
221栅极绝缘膜
222绝缘膜
223保护膜
Cgp1、Cgp2寄生电容
CST像素电容
具体实施方式
(第一实施方式)
本发明的第一实施方式所涉及的显示装置例如为IPS(In-PlaneSwitching:平面转换)液晶显示装置,如图1示出的液晶显示装置的整体立体图所示,构成为包括:TFT(Thin Film Transistor:薄膜晶体管)基板102;滤光片基板101,其与该TFT基板102相对置,设置有滤光片;液晶材料,其被封入到由该两个基板所夹持的区域内;以及背光灯103,其位于TFT基板102的与滤光片基板101侧的相反一侧接触的位置。在此,如后述那样,在TFT基板102上配置有栅极信号线105、数据信号线107、基准电压线108、像素电极110、基准电极111以及TFT 109等(参照图3)。
图2是表示该实施方式所涉及的液晶显示装置的结构的框结构图。TFT基板102设置有驱动器IC 134、RGB开关电路106以及移位寄存器电路112。此外,在此,可以不设置RGB开关电路106。并且,驱动器IC 134设置有栅极信号线控制电路114、数据信号线驱动电路115以及基准电压线驱动电路10。此外,在此,将栅极信号线控制电路114、数据信号线驱动电路115以及基准电压线驱动电路10设置于驱动器IC 134,但是也可以分开设置或者将一部分设置于一个驱动器IC。
栅极信号线控制电路114对分别配置在显示部120两侧的移位寄存器电路112输出控制信号,移位寄存器电路112根据控制信号分别对多条栅极信号线105输出栅极信号。在此,包括栅极信号线控制电路114、移位寄存器电路112来构成栅极信号线驱动电路。数据信号线驱动电路115将与像素电路的显示数据相应的显示控制电压通过RGB开关电路106分别提供给多条数据信号线107。并且,基准电压线驱动电路10通过多条基准电压线108将基准电压提供给各像素电路。
图3是该实施方式所涉及的TFT基板102的等效电路的概念图。在图3示出的TFT基板102中,与移位寄存器电路112相连接的多条栅极信号线105相互隔着相等间隔在图中横向方向上延伸。在此,将多条栅极信号线105从图的上侧起依次分别设为第一条、第二条、第三条、…栅极信号线。另外,与RGB开关电路106相连接的多条数据信号线107相互隔着相等间隔在图中纵向方向上延伸。并且,由这些栅极信号线105和数据信号线107分别对呈棋盘状地排列的像素电路进行划分。并且,与基准电压线驱动电路10相连接的多条基准电压线108与各栅极信号线105平行地在图中横向方向上延伸。此外,在此,在图中,在各像素电路中分开表示基准电极111和多条基准电压线108,但是如后述那样,也可以多个基准电极111形成为一个基准电极膜,基准电压线为一条。
在多条数据信号线107中的、一条数据信号线107上连接有按顺序排列成一列的多个像素电路。栅极信号线105分别在按顺序排列成一列的多个像素电路中的、相邻的像素电路之间延伸,均与配置于一侧的像素电路相连接。在此,一侧是指图中上侧。此外,将按顺序排列成一列的多个像素电路从图的上侧起依次分别设为第一个、第二个、第三个、…像素电路。
各像素电路设置有作为开关元件的TFT 109、像素电极110以及基准电极111。TFT109被设置于所连接的数据信号线107与像素电极110之间,根据输出到与TFT 109的栅极相连接的栅极信号线105的栅极信号对TFT 109进行控制。即,当栅极信号成为接通电压时,TFT109处于接通状态。
移位寄存器电路112与多条栅极信号线105分别对应地设置有多个基本电路。例如,在栅极信号线105存在800条时,同样地,将800个基本电路设置于移位寄存器电路112。根据栅极信号线控制电路114输出的控制信号,设置于移位寄存器电路112的各基本电路将在一帧期间的、对应的栅极扫描期间(栅极信号接通期间)成为接通电压而除此以外的期间(栅极信号断开期间)成为断开电压的栅极信号输出到对应的栅极信号线105。在此,将接通电压设为高电压,将断开电压设为低电压。并且,数据信号线驱动电路115选择按顺序排列成一列的多个像素电路中的具备接通状态的TFT 109的像素电路,将与其显示数据相应的显示控制电压提供给数据信号线107。
在以上的电路结构中,基准电压线驱动电路10通过多条基准电压线108将各个基准电压提供给各像素电路的基准电极111。栅极信号线驱动电路将栅极信号分别提供给按顺序排列的多条栅极信号线105。与栅极信号成为接通电压的栅极信号线105相连接的TFT 109处于接通状态,处于接通状态的TFT 109中流过电流,与具有处于接通状态的TFT 10的像素电路的显示数据相应的显示控制电压从数据信号线驱动电路115提供给数据信号线107,通过TFT 109从数据信号线107施加给该像素电路的像素电极110。由此,在像素电极110与基准电极111之间产生电位差,控制液晶分子的取向等,由此,对遮挡来自背光灯103的光的程度进行控制,从而显示图像。
该实施方式所涉及的栅极信号线驱动电路进行所述栅极重叠驱动。即,栅极信号接通期间比一个水平期间(H)长,在此,成为两个水平期间(2H)。栅极信号接通期间包括对所连接的像素电路写入显示数据的一个水平期间(H)以及在此之前的一个水平期间(H)。
另外,该实施方式所涉及的栅极信号线驱动电路能够进行双方向扫描驱动,在此,能够选择如下的正方向扫描驱动和反方向扫描驱动中的任一个来进行驱动,其中,该正方向扫描驱动中,输出到沿着图2和图3示出的显示部120的图中上侧至下侧按顺序排列的栅极信号线105的栅极信号随着时间变化按与该顺序相同的顺序变为接通电压,该反方向扫描驱动中,与上述正方向扫描驱动相反地沿着下侧至上侧栅极信号随着时间变化按照与上述顺序相反的顺序变为接通电压。
该实施方式所涉及的基准电压线驱动电路10对在显示部120中延伸的多条基准电压线108进行均施加相同基准电压的基准电压固定驱动。在这种情况下,图3示出的多条基准电压线108也可以是一条基准电压线。并且如后述那样,基准电压线驱动电路10对多条基准电压线108施加的基准电压在进行正方向扫描的情况下以及进行反方向扫描的情况下是不同的。
该实施方式所涉及的数据信号线驱动电路115进行数据信号反转驱动。数据信号线驱动电路115通过一条数据信号线107将标号不同的显示控制电压依次提供给与该数据信号线107相连接而排列成一列的多个像素电路。在此,标号指的是分别将像素电极110的电位高于基准电压111的电位时的显示控制电压设为正标号、以及将像素电极110的电位低于基准电压111的电位时的显示控制电压设为负标号。
作为数据信号反转驱动的示例,在提供给设置于显示部120的多个像素电路的显示控制电压的标号如棋盘那样分布为在相互相邻的像素电路中不同的情况下,被称为点反转方式。提供给与一条数据信号线107相连接而排列成一列的多个像素电路中的、第n个像素电路的显示控制电压的标号,不同于提供给连接在与该数据信号线107相邻的数据信号线107上而排列成一列的多个像素电路中的、第n个像素电路的显示控制电压的标号。
作为数据信号反转方式的其它例,在提供给多个像素电路各自的显示控制电压的标号例如在图3示出的纵向方向上在相互相邻的像素电路中不同、而在横向方向上相同的情况下,被称为线反转方式。另外,在提供给多个像素电路各自的显示控制电压的标号例如在图3示出的横向方向上在相互相邻的像素电路中不同、而在纵向方向上相同的情况下,被称为列反转方式。另外,提供给多个像素电路各自的显示控制电压的标号全部相同的情况下,被称为帧反转方式。在此,包括其它方式在内,可以是任一种数据信号反转驱动。
数据信号线驱动电路115进行数据信号反转驱动的理由如下。在各像素电路中,在各帧期间相同标号的显示控制电压被提供给像素电极110的情况下,对在像素电极110与基准电极111之间配置的液晶分子施加相同方向的电场,因此液晶分子的恶化提前。为了抑制液晶分子的恶化,期望使所施加的电场的方向周期性地反转。作为使所施加的电场的方向周期性地反转的驱动之一,存在使提供给像素电极110的显示控制电压的标号反转的数据信号反转驱动。
为了使说明简单,在图3中,仅在左侧图示移位寄存器电路112,但是如上所述,实际上,将移位寄存器电路112的基本电路如上述那样配置在显示部120的左右两侧,例如设为栅极信号线105存在800条时,则使用分别配置在两侧的多个移位寄存器电路112的基本电路,例如位于左侧的基本电路将栅极信号输出到第奇数条栅极信号线105,位于右侧的基本电路将栅极信号输出到第偶数条栅极信号线105。
图4A是第n个像素电路附近的俯视图,该实施方式所涉及的像素电路具有基准电极111(公共电极)配置成比像素电极110更靠上方的公共置顶结构(common top structure)。图4B是表示图4A示出的4B-4B剖面的剖面图。
在玻璃基板等透明基板(未图示)上形成污染防止膜(未图示),该污染防止膜防止来自透明基板的杂质的污染,并且,形成有图4A示出的栅极电极膜205。在图3中分别示出TFT 109的栅极(栅电极)以及栅极信号线105,但是,实际上,TFT 109的栅极与栅极信号线105形成在一个栅极电极膜205上。在图4A中,在图中下侧,作为一个栅极电极膜205而示出第n个像素电路的TFT 109n的栅极以及连接有该TFT 109n的第n条栅极信号线105n,另外,在图中上侧,作为一个栅极电极膜205而示出配置在第n个像素电路的上侧的第n-1个像素电路的TFT 109n-1的栅极以及连接有该TFT 109的第n-1条栅极信号线105n-1。即,在图4A中总计示出两个栅极电极膜205。
形成栅极绝缘膜221(参照图4B)以覆盖栅极电极膜205,并且在该栅极绝缘膜221上形成半导体膜220。在此,半导体膜220例如由非晶(amorphous)硅形成,也可以由多晶硅、单晶硅或者其它半导体形成。
沿着图4A的纵向方向,在图的两侧分别形成数据信号线膜207,在图中央形成像素电极膜210。与栅极电极膜205同样地,在图3中分别示出TFT 109的输入侧以及数据信号线107,但是,实际上,TFT109的输入侧以及数据信号线107形成在一个数据信号线膜207上。在图4A中,在左侧示出包括第n个像素电路的TFT 109n的输入侧以及在纵向方向上延伸的一条数据信号线107的数据信号线膜207,并且在右侧示出包括其它一条数据信号线107的数据信号线膜207。另外,同样地,TFT 109n的输出侧和像素电极110n形成在一个像素电极膜210上。
形成绝缘膜222(参照图4B)以覆盖数据信号线膜207和像素电极膜210,并且在该绝缘膜222上形成基准电极膜211。在图3中在各像素电路中分别示出基准电极111和多条基准电压线108,但是实际上,多个基准电极111和多条基准电压线108形成在一个基准电极膜211上。在基准电极膜211上,在各像素电路的像素电极膜210的上方设置有狭缝(间隙),由于在像素电极膜210与基准电极膜211之间产生的电位差,施加给该狭缝上方的电场在图4B的横向方向上具有电场成分。此外,在基准电极膜211上形成有保护绝缘膜223,液晶分子在保护绝缘膜上方封入液晶分子。图4A示出的基准电极膜211具有在图中纵向方向上延伸的四条狭缝,在该狭缝的下方通过绝缘膜222配置有像素电极膜210。
像素电路的公共顶部结构是以下结构:基准电极111(基准电极膜211)相对于栅极信号线105(栅极电极膜205)比像素电极110(像素电极膜210)位于更远处(上方)形成(层叠)。IPS液晶显示装置的像素电路除了公共顶部结构以外,还存在像素电极配置于基准电极的上方的源极顶部结构(source top structure)。在源极顶部结构中,TFT的输出侧(源电极)形成在源电极膜上,分别通过绝缘膜从TFT基板的下侧起依次形成源电极膜(源电极)、基准电极膜(基准电极)以及像素电极膜(像素电极)。基准电极膜形成为预定形状,因此在没有形成基准电极膜的区域内形成通孔,通过通孔,源电极膜与像素电极膜被电连接,并且,源电极膜和像素电极膜与基准电极膜被电切断。此外,与源电极电连接的像素电极形成在基准电极的上方,因此被称为源极顶部结构。在源极顶部结构中,基准电极膜中成为基准电极的区域呈平面形状,相反,像素电极膜中成为像素电极的区域呈梳齿形状。此外,对成为像素电极膜的梳齿形状的齿间的区域的上方施加的电场具有横向方向成分。
在像素电路具有公共顶部结构的情况下,不需要源极顶部结构那样设置通孔,而开口率提高,并且在公共顶部结构中,源电极和像素电极形成在相同的像素电极膜上,因此具有能够使制造工序简化这一优点。另一方面,与源极顶部结构不同,在栅极电极膜205附近通过栅极绝缘膜221形成具有像素电极110这种较大区域的像素电极膜210。
如图4B所示,栅极绝缘膜205的一端与像素电极膜210的一端之间的距离较短,因此在栅极电极膜205与像素电极膜210之间产生寄生电容。即,在公共顶部结构的情况下,与源极顶部结构相比,具有在栅极电极膜205与像素电极膜210之间产生的寄生电容变大这种特征。在此,在第n个像素电路中,TFT 109n被配置于图4A的下侧,在第n个像素电路中,将在像素电极膜210(像素电极110n)与包括TFT109n的栅极(栅电极)的、位于图中下侧的栅极电极膜205(第n条栅极信号线105n)之间所产生的寄生电容设为Cgp1。另外,将在第n个像素电路的像素电极膜210(像素电极110n)与位于图中上侧的栅极电极膜205(第n-1条栅极信号线105n-1)之间产生的寄生电容设为Cgp2
如图9所示,在像素电极110与基准电极111之间形成像素电容Cst,在数据写入时,使用提供给数据信号线107的显示控制电压对像素电容Cst进行充电。但是,在数据写入结束时,栅极信号线105的电压从接通电压变化为断开电压,由于与存在于栅极信号线105与像素电极110之间的寄生电容之间的耦合,该像素电路或者相邻的像素电路的像素电极100的电位发生变化。
在该实施方式所涉及的第n个像素电路中,在像素电极110n与第n条栅极信号线105n之间存在寄生电容Cgp1,在像素电极110n与第n-1条栅极信号线105n-1之间存在寄生电容Cgp2。当将栅极信号的接通电压与断开电压的电位差设为电压V0时,能够使用V1=(Cgp1/Cst)·V0来表示随着第n条栅极信号线105n从接通电压变化为断开电压而变化的像素电极110n的电压V1,将该式设为(式1)。同样地,能够使用V2=(Cgp2/Cst)·V0来表示随着第n-1条栅极信号线105n-1从接通电压变化为断开电压而变化的像素电极110的电压V2,将该式设为(式2)。
图5A以及图5B是分别表示进行正方向扫描驱动和反方向扫描驱动时第n个像素电路以及第n+1个像素电路的驱动的图。在图中上侧表示第n个像素电路的驱动,在图中下侧表示第n+1个像素电路的驱动。在图5A中,从图中上侧起向下侧(正方向31)依次进行扫描,在图5B中,从图中下侧起向上侧(反方向32)依次进行扫描。
在各像素电路的驱动中,分别随着时间变化示出提供给栅极信号线105的电压、提供给数据信号线107的电压以及提供给像素电极110的电压。在此,栅极信号的接通电压为高电压,断开电压为低电压。
如上所述,栅极信号线驱动电路进行栅极信号接通期间大约成为两个水平期间(2H)的栅极过驱动。因此,第n条栅极信号线105n的电压在对相邻的第n-1个像素电路写入数据的水平期间(H)以及对第n个像素电路本身写入数据的水平期间(H)的期间成为高电压。
首先,说明如图5A的上侧所示那样在进行正方向扫描驱动时第n个像素电路中的驱动。提供给第n-1个像素电路的显示控制电压的标号为负,提供给第n个像素电路的显示控制电压的标号为正。因此,数据信号线107的电压在第n条栅极信号线105的电压成为高电压的两个水平期间(2H)内的、前半水平期间(H)内为负而在后半水平期间(H)内为正。在此,为了简化,在图5A以及图5B中示出排列成一列的像素电路的显示数据相同的情况。即,提供给排列成一列的多个像素电路的显示控制电压的正负标号依次不同,但是对于基准电极111的绝对值变得固定。
在第n条栅极信号线105n的电压成为高电压的两个水平期间(2H)内的、前半水平期间(H)结束的时刻,结束向第n-1个像素电路的数据写入。在该时刻,第n-1条栅极信号线105n-1的电压从高电压变化为低电压。在第n个像素电路中,由存在于像素电极110n与第n-1条栅极信号线105n-1之间的寄生电容Cgp2引起电压V2降低。并且,在该时刻,提供给数据信号线107的显示控制电压变化为提供给第n个像素电路的显示控制电压。即,数据信号线107的电压的标号从负变化为正。
如上所述,在两个水平期间(2H)内的、后半水平期间(H)开始的时刻,由寄生电容Cgp2引起电压V2降低,但是在后半水平期间(H)内,像素电极110n的电压接近与第n个像素电路的显示数据相应的显示控制电压,因此几乎不会受到由电压V2降低引起的影响。
然后,在后半水平期间(H)结束时刻,结束向第n个像素电路的数据写入。在该时刻,第n条栅极信号线105n的电压从高电压变化为低电压。在第n个像素电路中,由存在于像素电极110n与第n条栅极信号线105n之间的寄生电容Cgp1引起电压V1降低,第n个像素电极110n的电压保持为从期望的显示控制电压降低了电压V1而得到的电压。
接着,说明如图5A的下侧所示那样在进行正方向扫描驱动时第n+1个像素电路中的驱动。第n个像素电路中的驱动与第n+1个像素电路中的驱动之间的主要差别在于,在栅极信号线105的电压成为高电压的两个水平期间(2H)内提供给数据信号线17的显示控制电压的标号。提供给第n个像素电路的显示控制电压的标号为正,提供给第n+1个像素电路的显示控制电压的标号为负,因此,数据信号线107的电压的标号与上述情况相反。
在第n+1条栅极信号线105n+1的电压成为高电压的两个水平期间(2H)内的、前半水平期间(H)结束的时刻,结束向第n个像素电路的数据写入。在该时刻,第n条栅极信号线105n-1的电压从高电压变化为低电压。在第n+1个像素电路中,与第n个像素电路同样地,由存在于像素电极110n+1与第n条栅极信号线105n之间的寄生电容Cgp2引起电压V2降低。并且,在该时刻,提供给数据信号线107的电压变化为提供给第n+1个像素电路的显示控制电压。即,数据信号线107的电压的标号从正变化为负。
如上所述,在两个水平期间(2H)内的、后半水平期间(H)开始时刻,由寄生电容Cgp2引起电压V2降低,但是在后半水平期间(H)内,像素电极110n+1的电压接近与第n+1个像素电路的显示数据相应的显示控制电压,因此几乎不会受到由电压V2降低引起的影响。
然后,在后半水平期间(H)结束时刻,结束向第n+1个像素电路的数据写入。在该时刻,第n+1条栅极信号线105n+1的电压从高电压变化为低电压。在第n+1个像素电路中,由存在于像素电极110n+1与第n+1条栅极信号线105n+1之间的寄生电容Cgp1引起电压V1降低,第n+1个像素电极110n+1的电压保持为从期望的显示控制电压降低电压V1而得到的电压。
即,在数据信号线驱动电路115进行数据信号反转驱动、栅极信号线驱动电路进行正方向扫描驱动的情况下,与能够忽视在与像素电极110相邻的两条栅极信号线105之间的寄生电容的情况相比,提供成为正标号的显示控制电压的像素电路的像素电极110或者提供成为负标号的显示控制电压的像素电极110均保持为从期望的显示控制电压降低了电压V1而得到的电压。
与此相对,说明进行反方向扫描驱动时的驱动。首先,说明如图5B的下侧所示那样在进行反方向扫描驱动时第n+1个像素电路中的驱动。第n+1个像素电路中,在第n+1条栅极信号线105n+1的电压成为高电压的两个水平期间(2H)内、前半水平期间(H)结束的时刻,结束向第n+2个像素电路的数据写入。在该时刻,第n+2条栅极信号线105n+2的电压从高电压变化为低电压。但是,在第n+1个像素电路中,像素电极110n+1与第n+2条栅极信号线105n+2之间产生的寄生电容小于与第n+1条栅极信号线105n+1之间产生的寄生电容Cgp1、与第n条栅极信号线105n之间产生的寄生电容Cgp2,因此在该时刻的电压的变动较小。或者,即使在该寄生电容为可忽视大小的情况下,如上所述,在后半水平期间(H)内,像素电极110n+1的电压接近与第n+1个像素电路的显示数据对应的显示控制电压,因此几乎不会受到电压的变动引起的影响。
进而,在该时刻,提供给数据信号线107的显示控制电压变化为提供给第n+1个像素电路的显示控制电压。即,数据信号线107的电压的标号从负变化为正。并且,在后半水平期间(H)结束的时刻,结束向第n+1个像素电路的数据写入。在该时刻,第n+1条数据信号线105n+1的电压从高电压变化为低电压。在第n+1个像素电路中,由存在于像素电极110n+1与第n+1条栅极信号线105n+1之间的寄生电容Cgp1引起电压V1降低。从该时刻起一个水平期间(H)之后,第n条栅极信号线105n的电压从高电压变化为低电压,因此由存在于像素电极110n+1与第n条栅极信号线105n之间的寄生电容Cgp2引起电压V2进一步降低。因此,第n+1个像素电路的像素电极110n+1保持为从期望的显示控制电压降低了电压V1与电压V2的合计电压而得到的电压。
接着,说明如图5B的上侧所示那样在进行反方向扫描驱动时第n个像素电路中的驱动。第n个像素电路中的驱动与第n+1个像素电路中的驱动之间的主要差别在于,与进行正方向扫描的情况同样地,在输出到栅极信号线105的栅极信号成为高电压的两个水平期间(2H)内提供给数据信号线17的显示控制电压的标号。提供给第n+1个像素电路的显示控制电压的标号为正,提供给第n个像素电路的显示控制电压的标号为负,因此,提供给数据信号线107的显示控制电压的标号与所述情况相反。
因此,在第n条栅极信号线105n的栅极信号成为高电压的两个水平期间(2H)内、前半水平期间(H)结束的时刻,第n+1条栅极信号线105n+1的栅极信号从高电压变化为低电压,但是,如上所述,像素电极110n与第n+1条栅极信号线105n+1之间产生的寄生电容较小,因此在该时刻中的电压的变动较小。
进而,在该时刻,提供给数据信号线107的显示控制电压变化为提供给第n个像素电路的显示控制电压,显示控制电压的标号从正变化为负。并且,在后半水平期间(H)结束的时刻,结束向第n个像素电路的数据写入,第n条栅极信号线105n的栅极信号从高电压变化为低电压。在第n个像素电路中,由存在于像素电极110n与第n条栅极信号线105n之间的寄生电容Cgp1引起电压V1降低。在该时刻起一个水平期间(H)之后,第n-1条栅极信号线105n-1的栅极信号从高电压变化为低电压,因此由存在于像素电极110n与第n-1条栅极信号线105n-1之间的寄生电容Cgp2引起电压V2进一步降低。因此,第n个像素电路的像素电极110n保持为从期望的显示控制电压降低了电压V1与电压V2的合计电压而得到的电压。
即,在数据信号线驱动电路115进行数据信号反转驱动、栅极信号线驱动电路进行反方向扫描驱动的情况下,与能够忽视在与像素电极110相邻的两条栅极信号线105之间的寄生电容的情况相比,提供成为正标号的显示控制电压的像素电路的像素电极110或者提供成为负标号的显示控制电压的像素电极110均保持为从期望的显示控制电压降低了电压V1与电压V2的合计电压而得到的电压。
以上,归纳起来,在数据信号线驱动电路115进行数据信号反转驱动的情况下,在提供成为正标号的显示控制电压的像素电路的像素电极110中或者提供成为负标号的显示控制电压的像素电路的像素电极110中,由在与像素电极110相邻的两条栅极信号线105之间的寄生电容引起的电压的降低均从相同的期望的显示控制电压中开始,但是在进行正方向扫描驱动的情况下以及进行反方向扫描驱动的情况下,其电压的降低不同。
图6是该实施方式所涉及的基准电压线驱动电路10的框概念图。基准电压线驱动电路10具备逻辑电路11、基准电压生成电路16以及存储部15。存储部15例如也可以是非易失性存储器所存储的存储部。逻辑电路11具备存储器写入电路12、控制寄存器电路13以及接口电路14。将控制信号从设置于基准电压线驱动电路10外部的外部系统20输入到接口电路14。
在以往技术所涉及的驱动器IC所具备的基准电压线驱动电路中,存储决定一个基准电压的电压信息,在控制寄存器电路控制一个基准电压,然而,该实施方式所涉及的基准电压线驱动电路10的特征在于,在存储部15中存储决定正方向扫描驱动用基准电压VcomF(正序用基准电压)和反方向扫描驱动用基准电压VcomB(倒序用基准电压)的电压信息,控制寄存器电路13控制正方向扫描驱动用基准电压VcomF和反方向扫描驱动用基准电压VcomB
如上所述,该实施方式所涉及的基准电压线驱动电路10进行基准电压固定驱动。即,正方向扫描驱动用基准电压VcomF和反方向扫描驱动用基准电压VcomB均为直流电压。
存储器写入电路12在来自控制寄存器电路13的控制下将正方向扫描驱动用基准电压VcomF和反方向扫描驱动用基准电压VcomB各自的值存储到存储部15。即,期望将存储在存储部15中的电压信息设为正方向扫描驱动用基准电压VcomF和反方向扫描驱动用基准电压VcomB这两个值。另外,在驱动显示装置的过程中,在对驱动器IC 134接通电源之后,控制寄存器电路13读出存储在存储部15中的正方向扫描驱动用基准电压VcomF和反方向扫描驱动用基准电压VcomB各自的值,控制寄存器电路13将各个值保存到内部的寄存器中。
在扫描驱动的扫描方向变更时,将控制信号从外部系统20输入到接口电路14。控制寄存器电路13根据该控制信号以及存储在存储部15中的电压信息来计算要输出的基准电压,从而控制基准电压生成电路16。由此,基准电压生成电路16在正方向扫描驱动时将正方向扫描驱动用基准电压VcomF作为基准电压提供给基准电压线108,在反方向扫描驱动时将反方向扫描驱动用基准电压VcomB作为基准电压提供给基准电压线108。通过基准电压线108将基准电压提供给显示部120的各像素电路的基准电极111。
基准电压线驱动电路10根据存储在存储部15中的两个值的电压信息,在正方向扫描驱动时将正方向扫描驱动用基准电压VcomF提供给各像素电路的基准电极111而在反方向扫描驱动时将反方向扫描驱动用基准电压VcomB提供给各像素电路的基准电极111,由此能够抑制在正方向扫描驱动的情况下以及反方向扫描驱动的情况下产生的显示控制电压的差异,并且能够抑制由寄生电容引起的变动。由此,能够提高显示品质。
此外,如上所述,当设为期望的显示控制电压相同时,在正方向扫描驱动的情况下的像素电极110所保持的电压比在反方向扫描驱动的情况下像素电极110所保持的电压高出电压V2。与此相应地,期望正方向扫描驱动用基准电压VcomF比反方向扫描驱动用基准电压VcomB高出由寄生电容Cgp2引起的电压V2。并且,在正方向扫描驱动的情况下像素电极110所保持的电压比能够忽视在像素电极110与栅极信号线105之间产生的寄生电容的情况低出电压V1。与此相应地,期望正方向扫描驱动用基准电压VcomF比能够忽视寄生电容的情况低出电压V1
另外,在此,将存储在存储部15中的电压信息设为正方向扫描驱动用基准电压VcomF和反方向扫描驱动用基准电压VcomB各自的值,但是如果能够根据存储在存储部15中的信息来生成正方向扫描驱动用基准电压VcomF和反方向扫描驱动用基准电压VcomB,则也可以是其它电压信息。例如,也可以是从正方向扫描驱动用基准电压VcomF和反方向扫描驱动用基准电压VcomB各自的值减去预定值而得到的值等。
图7是表示该实施方式所涉及的液晶显示装置的图像显示驱动的图。示出从正方向扫描驱动变更为反方向扫描驱动的时刻。进行一个画面(帧)的显示数据的写入的期间为一帧期间TF,垂直同步信号VSYNC是以一帧期间为周期的信号,能够根据垂直同步信号VSYNC对一个画面的显示数据的写入定时进行测量。水平同步信号HSYNC是以所述一个水平期间(H)为周期的信号,能够根据水平同步信号HSYNC对一个像素电路的显示数据的写入时刻进行测量。在此,信号PCLK是时钟信号。
在一帧期间TF内,在回扫期间TB内,数据写入期间TD持续,在数据写入期间TD内,在多个像素电路中进行显示数据的写入驱动。与此相应地,栅极信号依次成为高电压,但是在图中示出从第一个栅极信号VG1至第800个栅极信号VG800依次成为高电压的正方向扫描驱动。并且,如上所述,栅极信号线驱动电路进行栅极重叠驱动,相邻栅极信号的成为高电压的栅极信号接通期间重叠。
如上所述,对数据信号线107中提供与进行写入驱动的像素电路的显示数据相应的显示控制电压,在图中示出分别提供给数据写入期间TD的、与从第一个像素电路至第800个像素电路的显示数据相应的显示控制电压。对基准电压线108中提供进行正方向扫描驱动时提供的正方向扫描驱动用基准电压VcomF
在该一帧期间TF内进行正方向扫描驱动,但是在下一帧期间TF内变更为反方向扫描驱动。与此相应地,在接着数据写入期间TD的下一个回扫期间TB内,提供给基准电压线108的基准电压从正方向扫描驱动用基准电压VcomF变化为反方向扫描驱动用基准电压VcomB。但是,优选的是,改变基准电压的定时是紧跟在对于最后进行显示数据的写入驱动的像素电路的、栅极信号从高电压变化为低电压之后的时刻。此外,图示出的偏移期间VOFS是设置成最终的栅极信号充分变化为低电压的偏移期间,在最后的像素电路中进行显示数据的写入驱动时,设置成防止基准电压变动。
此外,在此,说明了数据信号线驱动电路115提供给一条数据信号线107的显示控制电压的标号在每个水平期间(H)内交替变化的情况,但是并不限于此。也可以是以下驱动:在一帧期间内,提供给一条数据信号线107的显示控制电压的标号全部相同,在每个帧期间或者预定数量的帧期间的每个帧期间内该标号交替地变化。可以是提供给与数据信号线驱动电路115相连接的多条数据信号线107的显示控制电压的标号在一帧期间内全部相同的帧反转方式,也可以是在相邻的数据信号线107中显示控制电压的标号不同的列反转方式。
(第二实施方式)
本发明第二实施方式所涉及的显示装置的基本结构与第一实施方式所涉及的显示装置相同,主要由该实施方式所涉及的基准电压线驱动电路10进行基准电压交流驱动这一点与第一实施方式所涉及的基准电压线驱动电路10进行基准电压固定驱动不同。
在此,基准电压交流驱动是指以下驱动。如上所述,数据信号线驱动电路115例如进行线反转或者帧反转等数据信号反转驱动,提供给像素电路的像素电极110的显示控制电压具有正或负的标号。在对像素电路的像素电极110提供正标号的显示控制电压时,对该像素电路的基准电极111中提供负标号的基准电压(低电压),在对像素电路的像素电极110提供负标号的显示控制电压时,对该像素电路的基准电极111中提供正标号的基准电压(高电压)。即,基准电压成为在预定周期内交替地反复低电压和高电压的交流电压。在此,将正标号的基准电压(高电压)与负标号的基准电压(低电压)的差设为振幅值。
对于图像显示,使用对于基准电极111的像素电极110的电压来控制图像显示,通过进行相关的基准电压交流驱动,在进行数据信号反转驱动时,能够减小正标号的显示控制电压与负标号的显示控制电压的差,从而能够抑制功耗。
如上所述,数据信号线驱动电路115进行数据信号反转驱动。在驱动为线反转方式的情况下,在一帧期间中,将正标号的基准电压和负标号的基准电压交替地提供给图3示出的纵向方向排列的多条基准电压线108。即,例如在对从图的上侧起奇数行的基准电压线108中提供正标号的基准电压的情况下,对偶数行的基准电压线108中提供负标号的基准电压。另外,在多个基准电极111形成为一个基准电极膜而基准电压线108为一个的情况下,在与显示控制电压的标号同步的周期内提供正标号和负标号的基准电压。
在进行基准电压交流驱动的情况下,在以往技术所涉及的驱动器IC所具备的基准电压线驱动电路中,存储决定一个基准电压的电压信息,在控制寄存器电路控制一个基准电压,然而,该实施方式所涉及的基准电压线驱动电路10的特征在于,在存储部15中存储决定正方向扫描驱动用基准电压VcomF(正序用基准电压)和反方向扫描驱动用基准电压VcomB(倒序用基准电压)的电压信息,控制寄存器电路13控制正方向扫描驱动用基准电压VcomF和反方向扫描驱动用基准电压VcomB。在此,以往技术中的决定一个基准电压的电压信息是指基准电压的基准值和振幅值这两个值。基准电压的基准值例如是正标号的基准值(高电压)和负标号的基准值(低电压)中的任一个。
在进行正方向扫描驱动的情况下以及进行反方向扫描驱动的情况下,基准值的振幅值仍然相同,因此期望将该实施方式所涉及的存储在存储部15中的电压信息设为正方向扫描驱动用基准电压VcomF的基准值、反方向扫描驱动用基准电压VcomB的基准值以及两个基准电压的振幅值这三个值。
基准电压线驱动电路10根据存储在存储部15中的所述三个值的电压信息,在正方向扫描驱动时将正方向扫描驱动用基准电压VcomF提供给各像素电路的基准电极111而在反方向扫描驱动时将反方向扫描驱动用基准电压VcomB提供给各像素电路的基准电极111,由此即使在进行基准电压交流驱动的情况下,也能够抑制在正方向扫描驱动的情况下以及反方向扫描驱动的情况下产生的显示控制电压的差异,并且能够抑制由寄生电容引起的变动。由此,能够提高显示品质。
此外,在此,将存储在存储部15中的电压信息设为正方向扫描驱动用基准电压VcomF的基准值、反方向扫描驱动用基准电压VcomB的基准值以及两个基准电压的振幅值这三个值,但是如果能够根据存储在存储部15中的电压信息来生成正方向扫描驱动用基准电压VcomF和反方向扫描驱动用基准电压VcomB,则也可以是其它电压信息。例如,存储在存储部15中的电压信息也可以是正方向扫描驱动用基准电压VcomF的中心值、反方向扫描驱动用基准电压VcomB的中心值以及振幅值的一半这三个值。在此,中心值是指正标号的基准电压(高电压)与负标号的基准电压(低电压)的平均值。在这种情况下,对于各基准电压,通过对中心值加减振幅值的一半,能够生成正标号的基准电压(高电压)与负标号的基准电压(低电压)。另外,正方向扫描驱动用基准电压VcomF和反方向扫描驱动用基准电压VcomB的基准值也可以是对高电压或者低电压中的任一个加减预定值而得到的值等。
(第三实施方式)
本发明的第三实施方式所涉及的显示装置的基本结构与第一和第二实施方式所涉及的显示装置相同,与第一和第二实施方式主要不同之处在于,根据存储在该实施方式所涉及的基准电压线驱动电路10的存储部15中的电压信息来生成基准电压的控制方法,。
首先,说明基准电压线驱动电路10与第一实施方式同样地进行基准电压固定驱动的情况。存储在第一实施方式所涉及的存储部15中的电压信息例如是正方向扫描驱动用基准电压VcomF和反方向扫描驱动用基准电压VcomB这两个值,然而,存储在该实施方式所涉及的存储部15中的电压信息例如是正方向扫描驱动用基准电压VcomF和反方向扫描驱动用基准电压VcomB中的任一值、以及正方向扫描驱动用基准电压VcomF和反方向扫描驱动用基准电压VcomB的差值ΔV(=VcomF-VcomB)这两个值。
在扫描驱动的扫描方向变更时,控制寄存器电路13将要输出的基准电压从变更前的基准电压移动存储在存储部15中的差值ΔV而作为变更后的基准电压,来控制基准电压生成电路16。由此,基准电压生成电路16在正方向扫描驱动时将正方向扫描驱动用基准电压VcomF作为基准电压提供给基准电压线108,在反方向扫描驱动时将反方向扫描驱动用基准电压VcomB作为基准电压提供给基准电压线108。
第一实施方式所涉及的基准电压线驱动电路10在存储部15中例如存储了正方向扫描驱动用基准电压VcomF和反方向扫描驱动用基准电压VcomB这两个值的电压信息,然而,该实施方式所涉及的基准电压线驱动电路10在存储部15中存储了正方向扫描驱动用基准电压VcomF或者反方向扫描驱动用基准电压VcomB中的任一值以及其差值ΔV这两个值的电压信息。能够将差值ΔV的电压设定范围设为比基准电压本身的电压设定范围窄,因此能够减少存储在存储部15中的电压信息的信息量(比特数)。其结果,能够减小存储部15所需的区域、设置于控制寄存器电路13的寄存区域,从而能够降低驱动器IC 134的制造成本。例如在将基准电压的电压设定范围设为3V、将差值ΔV的电压设定范围设为300mV的情况下,分别进行每10mV的电压设定所需的电压信息的信息量在基准电压中为9比特、在差值ΔV中为5比特。
另外,存储在存储部15中的电压信息也可以是正方向扫描驱动用基准电压VcomF与反方向扫描驱动用基准电压VcomB的平均值、以及正方向扫描驱动用基准电压VcomF与反方向扫描驱动用基准电压VcomB的差值ΔV的一半。在这种情况下,通过对该平均值加减差值ΔV,能够选择生成正方向扫描驱动用基准电压VcomF或者反方向扫描驱动用基准电压VcomB中的任一个。
接着,与第二实施方式同样地,说明基准电压线驱动电路10进行基准电压交流驱动的情况。存储在第二实施方式所涉及的存储部15中的电压信息例如是正方向扫描驱动用基准电压VcomF的基准值、反方向扫描驱动用基准电压VcomB的基准值以及两个基准电压的振幅值这三个值,然而,存储在该实施方式所涉及的存储部15中的电压信息例如是正方向扫描驱动用基准电压VcomF或者反方向扫描驱动用基准电压VcomB中的任一个的基准值、振幅值以及正方向扫描驱动用基准电压VcomF和反方向扫描驱动用基准电压VcomB的差值ΔV(=VcomF-VcomB)这三个值。在此正方向扫描驱动用基准电压VcomF和反方向扫描驱动用基准电压VcomB均在预定周期内反复,其差值ΔV为仅直流成分的值。与第二实施方式相比,通过将基准电压的基准值设为差值ΔV,能够减少存储在存储部15中的电压信息的信息量。
另外,存储在该实施方式所涉及的存储部15中的电压信息也可以是正方向扫描驱动用基准电压VcomF的中心值与反方向扫描驱动用基准电压VcomB的中心值的平均值、振幅值的一半以及正方向扫描驱动用基准电压VcomF和反方向扫描驱动用基准电压VcomB的差值ΔV(=VcomF-VcomB)的一半这三个值。在这种情况下,通过对该平均值加减差值ΔV的一半以及加减振幅值的一半,来选择正方向扫描驱动用基准电压VcomF或者反方向扫描驱动用基准电压VcomB中的任一个,从而能够生成其正标号的基准电压(高电压)和负标号的基准电压(低电压)。
存储在该实施方式所涉及的存储部15中的电压信息还可以包括能够决定正方向扫描驱动用基准电压VcomF或者反方向扫描驱动用基准电压VcomB中的一个的代表值信息以及能够使用该代表值信息来决定其它的差量信息。在此,代表值信息例如是指正方向扫描驱动用基准电压VcomF或者反方向扫描驱动用基准电压VcomB中的任一个的基准值以及振幅值,差量信息可以是正方向扫描驱动用基准电压VcomF与反方向扫描驱动用基准电压VcomB的差值ΔV且也可以是其它电压信息。
以上,说明了本发明的实施方式所涉及的显示装置,该显示装置为IPS液晶显示装置,其像素电路具有公共顶部结构。如上所述,本发明能够抑制在像素电路具有公共顶部结构的情况下由像素电路的像素电极与相邻的栅极信号线之间的寄生电容引起的像素电极的电压变化的影响,从而提高显示品质。但是,即使在IPS液晶显示装置且像素电路具有其它结构的情况下,在由像素电路的像素电极与相邻的栅极信号线之间的寄生电容引起像素电极产生电压变化时,也能够应用本发明。
即使是IPS液晶显示装置以外的驱动的液晶显示装置、例如VA(Vertically Aligned:垂直排列)液晶显示装置、TN(Twisted Nematic:扭曲向列)液晶显示装置等液晶显示装置或其它显示装置,同样地,在由像素电路的像素电极与相邻的栅极信号线之间的寄生电容引起像素电极产生电压变化的情况下,也能够应用本发明。不仅限于由寄生电容引起的情况,在正方向扫描驱动的情况下以及反方向扫描驱动的情况下,在像素电极产生系统的电压变化时,也能够应用本发明。图8是设置在VA液晶显示装置和TN液晶显示装置中的TFT基板102的等效电路的概念图。在为VA液晶显示装置和TN液晶显示装置的情况下,基准电极111被设置在与TFT基板102相对的滤光片基板101上。
尽管说明了被视为本发明的特定实施例的这些实施例,但应该理解为能够对这些实施例进行各种修改,并且将所述权利要求范围内全部修改取入本发明的实际精神和范围内。

Claims (12)

1.一种显示装置,其特征在于,具备:
数据信号线;
多个像素电路,其与所述数据信号线相连接,并且按顺序排列;
多条栅极信号线,其分别在相邻的像素电路之间延伸,并且均与配置在一侧的所述像素电路相连接,按所述顺序排列;
栅极信号线驱动电路,其随着时间变化,选择与所述顺序成正序或者倒序的顺序中的任一者,将按选择出的顺序分别成为接通电压的多个栅极信号分别输出到按所述顺序排列的所述多条栅极信号线;
数据信号线驱动电路,其选择所述多个像素电路中的一个像素电路,将与其显示数据相应的显示控制电压提供给所述数据信号线;以及
基准电压线驱动电路,其将与所述各像素电路相应的基准电压分别提供给该像素电路,
其中,输出到所述各栅极信号线的栅极信号在所述数据信号线驱动电路将与连接于该栅极信号线上的像素电路的显示数据相应的显示控制电压提供给所述数据信号线的期间、以及在此之前的预定期间内成为接通电压,
所述各像素电路具备:
像素电极;基准电极,其被提供与该像素电路相应的基准电压;以及开关元件,其被设置于所述数据信号线与该像素电极之间,并且根据所述栅极信号来进行控制,
所述基准电压线驱动电路根据所述栅极信号线驱动电路按与所述顺序成正序或者倒序的顺序中的任一者来输出所述栅极信号,从而选择正序用基准电压或者倒序用基准电压而提供给各像素电路的所述基准电极。
2.根据权利要求1所述的显示装置,其特征在于,
所述基准电压线驱动电路具备:存储部,其存储决定所述正序用基准电压和所述倒序用基准电压的电压信息;以及生成电路,其根据所述电压信息来生成与所述各像素电路相应的基准电压。
3.根据权利要求2所述的显示装置,其特征在于,
所述正序用基准电压和所述倒序用基准电压均为直流电压,
所述电压信息是所述正序用基准电压和所述倒序用基准电压的值。
4.根据权利要求2所述的显示装置,其特征在于,
所述正序用基准电压和所述倒序用基准电压均为直流电压,
所述电压信息是所述正序用基准电压和所述倒序用基准电压中的任一个的值、以及所述正序用基准电压与所述倒序用基准电压的差值。
5.根据权利要求2所述的显示装置,其特征在于,
所述正序用基准电压和所述倒序用基准电压均为直流电压,
所述电压信息是所述正序用基准电压与所述倒序用基准电压的平均值、以及所述正序用基准电压与所述倒序用基准电压的差值的一半。
6.根据权利要求2所述的显示装置,其特征在于,
所述正序用基准电压和所述倒序用基准电压均为交流电压,该交流电压在预定周期内交替地反复低电压与比该低电压高出预定振幅值的高电压,
所述电压信息是所述正序用基准电压的基准值、所述倒序用基准电压的基准值以及所述预定的振幅值。
7.根据权利要求2所述的显示装置,其特征在于,
所述正序用基准电压和所述倒序用基准电压均为交流电压,该交流电压在预定周期内交替地反复低电压与比该低电压高出预定振幅值的高电压,
所述电压信息是所述正序用基准电压的基准值和所述倒序用基准电压的基准值中的任一个、所述正序用基准电压的基准值与所述倒序用基准电压的基准值的差值、以及所述预定的振幅值。
8.根据权利要求6或者7所述的显示装置,其特征在于,
所述基准值是所述交流电压的低电压和高电压中的任一个。
9.根据权利要求2所述的显示装置,其特征在于,
所述正序用基准电压和所述倒序用基准电压均为交流电压,该交流电压在预定周期内交替地反复低电压与比该低电压高出预定振幅值的高电压,
所述交流电压的低电压与高电压的平均值为中心值,
所述电压信息是所述正序用基准电压的中心值与所述倒序用基准电压的中心值的平均值、所述正序用基准电压的中心值与所述倒序用基准电压的中心值的差值的一半以及所述预定的振幅值的一半。
10.根据权利要求2所述的显示装置,其特征在于,
所述电压信息包括决定所述正序用基准电压和所述倒序用基准电压中的一者的代表值信息以及使用该代表值信息来决定另一者的差量信息。
11.根据权利要求1所述的显示装置,其特征在于,
还具备与所述基准电压线驱动电路相连接的、一条或多条基准电压线,
所述各像素电路的基准电极与所述一条或多条基准电压线中的任一条相连接,
所述基准电压线驱动电路向所述一条或者多条基准电压线分别提供与对应的各像素电路相应的基准电压。
12.根据权利要求1所述的显示装置,其特征在于,
所述显示装置是IPS液晶显示装置,
所述各像素电路具有相对于栅极信号线、所述基准电极比所述像素电极更远地形成的结构。
CN201110339497.6A 2010-10-29 2011-10-28 显示装置 Active CN102467894B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010244423A JP5679172B2 (ja) 2010-10-29 2010-10-29 液晶表示装置
JP2010-244423 2010-10-29

Publications (2)

Publication Number Publication Date
CN102467894A true CN102467894A (zh) 2012-05-23
CN102467894B CN102467894B (zh) 2015-04-15

Family

ID=45218216

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110339497.6A Active CN102467894B (zh) 2010-10-29 2011-10-28 显示装置

Country Status (6)

Country Link
US (2) US9001090B2 (zh)
EP (1) EP2447937A1 (zh)
JP (1) JP5679172B2 (zh)
KR (1) KR101290838B1 (zh)
CN (1) CN102467894B (zh)
TW (1) TWI460707B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103854621A (zh) * 2012-12-05 2014-06-11 株式会社日本显示器 显示装置
CN108780628A (zh) * 2016-03-16 2018-11-09 夏普株式会社 液晶显示装置及其驱动方法
CN112419993A (zh) * 2020-11-28 2021-02-26 广州易博士管理咨询有限公司 一种利用分时驱动的低功耗低频驱动方法及系统
CN113223437A (zh) * 2021-04-30 2021-08-06 惠科股份有限公司 显示屏、驱动方法和显示装置

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5679172B2 (ja) * 2010-10-29 2015-03-04 株式会社ジャパンディスプレイ 液晶表示装置
WO2014041965A1 (ja) * 2012-09-11 2014-03-20 シャープ株式会社 表示装置ならびにその駆動回路および駆動方法
TWI533271B (zh) * 2014-05-23 2016-05-11 友達光電股份有限公司 顯示面板驅動方法
KR20160021942A (ko) * 2014-08-18 2016-02-29 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
US20160078802A1 (en) * 2014-09-15 2016-03-17 Xi'an Novastar Tech Co., Ltd. Led display control method and control card, led display screen system
TWI599830B (zh) * 2016-05-09 2017-09-21 友達光電股份有限公司 畫素陣列及顯示裝置
KR102554967B1 (ko) * 2016-10-31 2023-07-13 삼성디스플레이 주식회사 프레임 주파수를 변경할 수 있는 표시 장치 및 그것의 구동 방법
US20230153977A1 (en) * 2021-11-17 2023-05-18 Orbotech Ltd. Panel design to improve accurate defect location report
JP2023169749A (ja) 2022-05-17 2023-11-30 株式会社ジャパンディスプレイ 表示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010150562A1 (ja) * 2009-06-22 2010-12-29 シャープ株式会社 液晶表示装置及びその駆動方法
JP4606577B2 (ja) * 2000-12-28 2011-01-05 三菱電機株式会社 液晶表示装置

Family Cites Families (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3325311B2 (ja) 1992-11-26 2002-09-17 京セラ株式会社 液晶表示装置の駆動方法
JPH10313418A (ja) * 1997-03-12 1998-11-24 Seiko Epson Corp デジタルガンマ補正回路並びにそれを用いた液晶表示装置及び電子機器
JP3704976B2 (ja) * 1998-11-13 2005-10-12 株式会社日立製作所 液晶表示装置及び電圧補正回路
US6476785B1 (en) * 1999-11-08 2002-11-05 Atmel Corporation Drive circuit for liquid crystal display cell
TW495729B (en) * 1999-12-01 2002-07-21 Chi Mei Electronics Corp Liquid crystal display module and scanning circuit board thereof
JP3536006B2 (ja) * 2000-03-15 2004-06-07 シャープ株式会社 アクティブマトリクス型表示装置およびその駆動方法
JP4585088B2 (ja) * 2000-06-12 2010-11-24 パナソニック株式会社 アクティブマトリクス型液晶表示装置及びその駆動方法
JP3884229B2 (ja) * 2000-12-04 2007-02-21 株式会社 日立ディスプレイズ 液晶表示装置
JP3820918B2 (ja) * 2001-06-04 2006-09-13 セイコーエプソン株式会社 演算増幅回路、駆動回路、及び駆動方法
JP2003280600A (ja) * 2002-03-20 2003-10-02 Hitachi Ltd 表示装置およびその駆動方法
JP4628650B2 (ja) * 2003-03-17 2011-02-09 株式会社日立製作所 表示装置およびその駆動方法
JP4016201B2 (ja) * 2003-04-08 2007-12-05 ソニー株式会社 表示装置
JP2005004120A (ja) * 2003-06-16 2005-01-06 Advanced Display Inc 表示装置及び表示制御回路
US7187421B2 (en) * 2003-07-11 2007-03-06 Toshiba Matsushita Display Technology Co., Ltd. Liquid crystal display having a source driver and scanning line drive circuit that is shutdown
JP4168270B2 (ja) * 2003-08-11 2008-10-22 ソニー株式会社 表示装置及びその駆動方法
TWI278824B (en) * 2004-03-30 2007-04-11 Au Optronics Corp Method and apparatus for gamma correction and flat-panel display using the same
JP2006030529A (ja) * 2004-07-15 2006-02-02 Seiko Epson Corp 電気光学装置用駆動回路及び電気光学装置用駆動方法、並びに電気光学装置及び電子機器
US7728807B2 (en) * 2005-02-25 2010-06-01 Chor Yin Chia Reference voltage generator for use in display applications
JP4633121B2 (ja) * 2005-09-01 2011-02-16 シャープ株式会社 表示装置ならびにその駆動回路および駆動方法
CN101460989B (zh) * 2006-08-30 2011-04-27 夏普株式会社 显示装置
KR20080026824A (ko) * 2006-09-21 2008-03-26 삼성전자주식회사 액정 표시 장치
KR101318367B1 (ko) * 2006-09-26 2013-10-16 삼성디스플레이 주식회사 표시장치 및 이의 구동방법
JP2008083399A (ja) * 2006-09-27 2008-04-10 Lg Philips Lcd Co Ltd 液晶表示装置用基準電圧回路
TWI351666B (en) * 2006-10-05 2011-11-01 Au Optronics Corp Liquid crystal display and driving method thereof
KR100870510B1 (ko) 2007-04-10 2008-11-26 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
US7932884B2 (en) 2007-01-15 2011-04-26 Lg Display Co., Ltd. Liquid crystal display and driving method thereof
EP2136247B1 (en) * 2007-03-15 2014-07-02 Sharp Kabushiki Kaisha Liquid crystal display device
US9196206B2 (en) * 2007-04-26 2015-11-24 Sharp Kabushiki Kaisha Liquid crystal display
TWI339378B (en) * 2007-05-11 2011-03-21 Chimei Innolux Corp Liquid crystal display device and method for driving the same
US20080303769A1 (en) * 2007-06-07 2008-12-11 Mitsubishi Electric Corporation Image display device and drive circuit
JP4968681B2 (ja) * 2007-07-17 2012-07-04 Nltテクノロジー株式会社 半導体回路とそれを用いた表示装置並びにその駆動方法
TWI378435B (en) * 2007-09-11 2012-12-01 Au Optronics Corp Liquid crystal display device
KR101599351B1 (ko) * 2007-09-28 2016-03-15 삼성디스플레이 주식회사 액정 표시 장치 및 그의 구동 방법
KR101529288B1 (ko) * 2008-04-17 2015-06-17 삼성디스플레이 주식회사 표시장치
JP5679172B2 (ja) * 2010-10-29 2015-03-04 株式会社ジャパンディスプレイ 液晶表示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4606577B2 (ja) * 2000-12-28 2011-01-05 三菱電機株式会社 液晶表示装置
WO2010150562A1 (ja) * 2009-06-22 2010-12-29 シャープ株式会社 液晶表示装置及びその駆動方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103854621A (zh) * 2012-12-05 2014-06-11 株式会社日本显示器 显示装置
CN103854621B (zh) * 2012-12-05 2017-01-04 株式会社日本显示器 显示装置
CN108780628A (zh) * 2016-03-16 2018-11-09 夏普株式会社 液晶显示装置及其驱动方法
US10796650B2 (en) 2016-03-16 2020-10-06 Sharp Kabushiki Kaisha Liquid crystal display device and driving method therefor
CN112419993A (zh) * 2020-11-28 2021-02-26 广州易博士管理咨询有限公司 一种利用分时驱动的低功耗低频驱动方法及系统
CN113223437A (zh) * 2021-04-30 2021-08-06 惠科股份有限公司 显示屏、驱动方法和显示装置

Also Published As

Publication number Publication date
TWI460707B (zh) 2014-11-11
CN102467894B (zh) 2015-04-15
KR20120046036A (ko) 2012-05-09
US20120105425A1 (en) 2012-05-03
US20150170614A1 (en) 2015-06-18
JP5679172B2 (ja) 2015-03-04
JP2012098400A (ja) 2012-05-24
US9378710B2 (en) 2016-06-28
KR101290838B1 (ko) 2013-08-07
US9001090B2 (en) 2015-04-07
TW201232520A (en) 2012-08-01
EP2447937A1 (en) 2012-05-02

Similar Documents

Publication Publication Date Title
CN102467894B (zh) 显示装置
KR101310004B1 (ko) 주사 신호선 구동 회로 및 그것을 구비한 표시 장치
US6707441B1 (en) Active matrix type liquid crystal display device, and substrate for the same
CN102598145B (zh) 移位寄存器以及具备它的扫描信号线驱动电路和显示装置
CN104094345B (zh) 显示装置及其驱动方法
TWI436347B (zh) 液晶顯示器面板、液晶顯示器裝置及驅動液晶顯示器裝置之方法
CN102667909B (zh) 扫描信号线驱动电路以及具备其的显示装置
RU2491651C1 (ru) Схема управления линиями сигнала развертки и устройство отображения, имеющее указанную схему
KR100712118B1 (ko) 도트 반전을 수행하는 액정 표시 장치 및 액정 표시 장치의구동 방법
US9495897B2 (en) Display device, method of driving display device, and electronic appliance
US20100110114A1 (en) Liquid crystal display device and method of driving thereof
CN105206210A (zh) 扫描驱动器及使用扫描驱动器的显示装置
JPWO2008152847A1 (ja) 液晶表示装置、液晶表示装置の駆動方法、およびテレビジョン受像機
CN101393718A (zh) 栅极驱动器以及驱动具有该栅极驱动器的显示设备的方法
US10395617B2 (en) Shift register circuit
CN102782744A (zh) 显示装置和显示驱动方法
CN103403786A (zh) 驱动装置、驱动方法以及显示装置
CN102576517B (zh) 显示驱动电路、显示装置和显示驱动方法
CN102460554B (zh) 显示驱动电路、显示装置及显示驱动方法
JPH07181927A (ja) 画像表示装置
KR101905779B1 (ko) 표시 장치
KR100898789B1 (ko) 액정표시장치의 구동방법
CN112394578A (zh) 阵列基板、显示面板及其驱动方法
TW521229B (en) Method of driving gates of liquid crystal display
CN117174038A (zh) 像素电路、显示装置及显示驱动方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: Tokyo port xixinqiao Japan three chome 7 No. 1

Applicant after: JAPAN DISPLAY Inc.

Applicant after: Panasonic Liquid Crystal Display Co.,Ltd.

Address before: Chiba County, Japan

Applicant before: Japan Display East Inc.

Applicant before: Panasonic Liquid Crystal Display Co.,Ltd.

Address after: Chiba County, Japan

Applicant after: Japan Display East Inc.

Applicant after: Panasonic Liquid Crystal Display Co.,Ltd.

Address before: Chiba County, Japan

Applicant before: Hitachi Displays, Ltd.

Applicant before: Panasonic Liquid Crystal Display Co.,Ltd.

CB02 Change of applicant information
COR Change of bibliographic data

Free format text: CORRECT: APPLICANT; FROM: APAN DISPLAY EAST, INC. TO: JAPAN DISPLAY, INC.

Free format text: CORRECT: APPLICANT; FROM: HITACHI DISPLAY CO., LTD. TO: APAN DISPLAY EAST, INC.

C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20231204

Address after: Tokyo, Japan

Patentee after: JAPAN DISPLAY Inc.

Patentee after: PANASONIC INTELLECTUAL PROPERTY CORPORATION OF AMERICA

Address before: Tokyo port xixinqiao Japan three chome 7 No. 1

Patentee before: JAPAN DISPLAY Inc.

Patentee before: Panasonic Liquid Crystal Display Co.,Ltd.

TR01 Transfer of patent right