CN102443801B - 在硅晶基板表面形成微孔结构或凹槽结构的方法 - Google Patents

在硅晶基板表面形成微孔结构或凹槽结构的方法 Download PDF

Info

Publication number
CN102443801B
CN102443801B CN201110302839.7A CN201110302839A CN102443801B CN 102443801 B CN102443801 B CN 102443801B CN 201110302839 A CN201110302839 A CN 201110302839A CN 102443801 B CN102443801 B CN 102443801B
Authority
CN
China
Prior art keywords
alloy
gold
particle
precious metal
acid
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201110302839.7A
Other languages
English (en)
Other versions
CN102443801A (zh
Inventor
钱家锜
林育玫
高伟哲
江漪凌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Detex Semiconductor Ltd By Share Ltd
Hong Thai Polytron Technologies Inc
Original Assignee
WAKOM SEMICONDUCTOR CORP
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by WAKOM SEMICONDUCTOR CORP filed Critical WAKOM SEMICONDUCTOR CORP
Publication of CN102443801A publication Critical patent/CN102443801A/zh
Application granted granted Critical
Publication of CN102443801B publication Critical patent/CN102443801B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/30604Chemical etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02002Preparing wafers
    • H01L21/02005Preparing bulk and homogeneous wafers
    • H01L21/0203Making porous regions on the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0236Special surface textures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0236Special surface textures
    • H01L31/02363Special surface textures of the semiconductor body itself, e.g. textured active layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/0256Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by the material
    • H01L31/0264Inorganic materials
    • H01L31/028Inorganic materials including, apart from doping material or other impurities, only elements of Group IV of the Periodic Table
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/04Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices
    • H01L31/06Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers
    • H01L31/068Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers the potential barriers being only of the PN homojunction type, e.g. bulk silicon PN homojunction solar cells or thin film polycrystalline silicon PN homojunction solar cells
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/547Monocrystalline silicon PV cells

Landscapes

  • Engineering & Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Electromagnetism (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Sustainable Development (AREA)
  • Inorganic Chemistry (AREA)
  • Weting (AREA)
  • ing And Chemical Polishing (AREA)

Abstract

本发明提供一种在硅芯片基板表面形成微孔结构或凹槽结构的方法,其步骤包含:(A)形成至少一种贵金属合金(alloy)粒子在所述的硅芯片基板表面;(B)对所述的硅芯片基板表面实施化学湿蚀刻工艺,通过贵金属合金粒子催化硅芯片基板表面的氧化及经过蚀刻液蚀刻二氧化硅反应,造成硅芯片基板局部微蚀刻,以便在硅芯片基板表面形成微孔(micro-pores)结构或凹槽(trench)结构。可有效降低硅芯片基板的表面反射率(Reflectivity),提高太阳能电池的发电效率,并降低制造成本,进而达到提升太阳能电池的生产效益的目的。

Description

在硅晶基板表面形成微孔结构或凹槽结构的方法
技术领域
本发明是关于一种在硅芯片基板表面形成微孔结构或凹槽结构的方法,尤指一种通过贵金属合金粒子以便在硅芯片基板表面形成微孔结构或凹槽结构的化学蚀刻方法。
背景技术
近年来国际能源(特别是石油)价格日益高涨,且能源需求亦日趋紧张。再生能源是一种绿色能源且不危害环境,其中太阳能电池是一种非常有前景的干净能源,其可直接从阳光产生电能。太阳能电池是一种能量转换的光电组件,它是经由太阳光照射后,把光的能量转换成电能。不过目前必须有效地降低太阳能电池的生产成本,才能被广泛接受而成为主要电力来源,研究指出硅芯片成本已占结晶硅(crystalline silicon)太阳能电池模块总成本的三分之一强。因此,为了降低成本,利用多晶硅芯片基板(multi-crystalline siliconwafer substrate)制作太阳能电池,及提高太阳能电池的发电效率,已成为重要发展方向。
现有的结晶硅太阳能电池具有层状的堆栈结构,主要包含硅芯片基板、表面钝化/抗反射层以及电极;而硅芯片基板包含浅层的P-N接面。表面钝化/抗反射层的功能之一是在于减少入射光的反射机率,即提高硅芯片基板的光吸收率以增进太阳能电池的光电转换效率。
一般来说,除了表面钝化/抗反射层外,太阳能电池的光照面,即硅芯片基板上表面都会先经过表面制绒处理(surface texturing),更进一步地减少入射光的反射率,以降低反射损失(reflection loss)并改善光捕捉(light-trapping)特性。
近来所有高效率硅晶(crystalline silicon)太阳电池,在硅芯片基板上表面均经过表面制绒处理,即在硅芯片基板上表面蚀刻出微孔结构或凹凸结构,并可选择性添加表面活性剂(surfactant),提升制绒处理的效果。
现有技术1揭示一种多孔性硅芯片基板的制造方法,其是将表面镀有贵金属(铂、银、金或钯)粒子的硅芯片基板,浸泡于氢氟酸(hydrogen fluoride)溶液中,不须施加电性偏压或氧化剂即可进行化学蚀刻。
现有技术2揭示一种贵金属催化的化学蚀刻法,其将表面沉积有纳米银粒子的硅芯片基板,浸泡于氢氟酸及过氧化氢(hydrogenperoxide)的溶液中,探讨氢氟酸/过氧化氢的不同比例,对于蚀刻效率及形态的影响。
现有技术3揭示一种硅芯片的表面制绒(texturization)方法,是通过无电解镀覆法(electroless plating technique),将晶圆表面镀有银粒子(或铂粒子等贵金属粒子),再浸泡于氢氟酸溶液中,可选择性添加氧化剂以进行化学蚀刻。
现有技术4至7等专利文献,均揭示一种多孔性硅芯片基板的制造方法,是将表面镀有贵金属(例如铂、银、金或钯)粒子的硅芯片基板,浸泡于包含氢氟酸及过氧化氢的溶液中进行化学蚀刻,可在硅芯片基板表面蚀刻出一层纳米(nano-meter scale)级的微孔层(micro-porous layer)。惟上述现有技术于化学蚀刻步骤前,均须沉积高价的贵金属元素(例如银元素),制造成本比较高。
此外,在硅芯片基板表面形成制绒的微孔结构,对于制造如半导体内存中的沟槽电容器(现有技术8)、半导体基板封装中的贯穿电极(现有技术9)以及喷墨打印机的喷嘴平板(现有技术10)等组件时,均是不可或缺的技术。因此,半导体工程师均积极思考,如何形成表面具凹凸结构的硅芯片基板,以增加硅芯片基板的表面积。
因此,如何发明出一种在硅芯片基板表面形成微孔结构或凹槽结构的方法,以改善现有技术的缺点,并降低制造成本,进而达到降低太阳能电池的生产成本的目的,将是本发明将要积极揭露之处。
其中,上述现有技术的有关具体内容如下:[现有技术1]ShinjiYae et al.,Formation of porous silicon by metal particle enhancedchemical etching in HF solution and its application for efficient solarcells,Electrochemistry Communications,5,8,2003,632-636(ShinjiYae等,通过金属粒子在氢氟酸溶液中加强化学蚀刻形成的多孔硅及其在高效能太阳能电池的应用,《电化学通讯》,2003年第5卷第8期,632-636页)。
[现有技术2]C.Chartier et al.,Metal-assisted chemical etching ofsilicon in HF-H2O2,Electrochimica Acta,53,17,2008,5509-5516(C.Chartier等,在氢氟酸-双氧水中硅的金属协助化学蚀刻技术,《电化学通讯》,2008年第53卷第17期,5509-5516页)。
[现有技术3]K.Tsujino et al.,Texturization of multicrystallinesilicon wafers for solar cells by chemical treatment using metalliccatalyst,Solar Energy Materials and Solar Cells,90,1,2006,100-110.(K.Tsujino等,使用金属催化剂化学处理太阳能电池用多晶硅薄片的制绒技术,《太阳能材料和太阳能电池》,2006年第90卷第1期,100-110页)
[现有技术4]美国专利第6790785B1号。
[现有技术5]美国专利第7135414B2号。
[现有技术6]日本特许公开第2007-194485号。
[现有技术7]美国专利第7718254B2号。
[现有技术8]日本特许公表第2004-514276号。
[现有技术9]日本特许公开第2004-95849号。
[现有技术10]日本特开第11-268281号。
发明内容
有鉴于上述现有技术的缺憾,发明人有感其未臻于完善,所以竭其心智悉心研究克服,凭其从事该项产业多年的累积经验,进而研发出一种在硅芯片基板表面形成微孔结构或凹槽结构的方法,以期达到降低制造成本,进而达到降低太阳能电池的生产成本的目的。
本发明的主要目的在提供一种在硅芯片基板表面形成微孔(micro-pores)结构或凹槽(trench)结构的方法,其原理是通过贵金属合金粒子催化与其接触的硅芯片基板表面硅层的氧化反应,以形成二氧化硅,同时水溶液中的氟离子会蚀刻二氧化硅,此种连续的硅氧化及二氧化硅蚀刻反应会在与贵金属合金粒子接触处的硅芯片基板表面产生局部微蚀刻效果,而在硅芯片基板表面形成微孔结构或凹槽结构。其中一个在太阳能电池的应用面本发明可有效降低硅芯片基板的表面反射率,提高太阳能电池的发电效率,并降低制造成本,进而达到提升太阳能电池的生产效益的目的。本发明的另一个应用面为IC制造业中之硅通孔技术(Through-Silicon-Via,TSV)。
为达上述目的,本发明提供一种在硅芯片基板表面形成微孔(micro-pores)结构或凹槽(trench)结构的方法,其步骤包含:
(A)形成至少一种贵金属合金粒子在硅芯片基板表面,且贵金属合金粒子至少包含一种下列贵金属元素(element):银(Ag)、金(Au)、铂(Pt)或钯(Pd);在较佳的实施中,步骤(A)系形成一种贵金属的二元合金(binary alloy)粒子,例如由银与一种非贵金属元素所形成的二元合金粒子;
(B)之后使用蚀刻水溶液对硅芯片基板表面实施化学湿蚀刻工序;蚀刻水溶液包含至少一种可在水溶液中释放氟离子(fluoride ionreleasing)的酸性化合物,及至少一种含氧的氧化剂(oxygen-containing oxi dizer)。
在本发明中,形成在硅芯片基板表面的贵金属合金粒子可催化硅芯片基板表面的氧化反应,且蚀刻水溶液中的氟离子会蚀刻二氧化硅,通过连续反应而造成局部微蚀刻,而在硅芯片基板表面形成微孔结构或凹槽结构。
在本发明上述的方法步骤(A)中,若合金为一种贵金属元素与一种非贵金属元素组合而成的二元合金(binary alloy),在室温下并非所有成份比例(composition ratio)均可形成单相(single phase)的二元合金。以Ag1-xZnx(x为原子百分比,atomic percentage)二元合金为例,在室温下当x<0.3(即30%)时,可形成面心立方相(face-centeredcubic phase,FCC phase)Ag1-xZnx二元合金;而当0.3<x<0.35时,可形成双相的混合相二元合金。又如Ag1-xNix的组合(x为原子百分比),在室温下当x>0.001(即0.1%)时,无法形成共溶(eutectic)合金相(alloy phase),仅能形成Ag与Ni的双金属混合金属(bi-metallicmixture metal)。由此可知,并非所有非贵金属元素皆可与贵金属元素(在室温下或较高温下)形成共溶的合金相。
在上述的方法步骤(A)中,在室温下能与银、金、铂、钯四种贵金属形成共溶的合金相的非贵金属元素,一般而言包括例如:铝(Al)、镓(Ga)、铟(In)、镁(Mg)、锡(Sn)、锌(Zn)、铬(Cr)、铜(Cu)、锰(Mn)、镍(Ni)、钴(Co)或锑(Sb)等元素;较佳是锌、锡或铟等元素。
在上述的方法步骤(A)中,贵金属合金为银的二元合金,例如:银-铝(Ag-Al)合金、银-镓(Ag-Ga)合金、银-铟(Ag-In)合金、银-镁(Ag-Mg)合金、银-锡(Ag-Sn)合金、银-锌(Ag-Zn)合金或银-锰(Ag-Mn)合金;上述的非贵金属元素在成份比例较低时,在室温下可与银形成(单相)二元合金,例如Ag1-xSnx(x<0.08)、Ag1-xInx(x<0.20)、Ag1-xAlx(x<0.06)、Ag1-xMgx(x<0.18)、Ag1-xZnx(x<0.30)等,其中x为原子百分比。
贵金属合金为金的二元合金,例如:金-铝(Au-Al)合金、金-铬(Au-Cr)合金、金-镓(Au-Ga)合金、金-铜(Au-Cu)合金、金-铟(Au-In)合金、金-锰(Au-Mn)合金、金-锡(Au-Sn)合金或金-锌(Au-Zn)合金;上述的非贵金属元素在成份比例较低时,在室温下可与金形成(单相)二元合金,例如Au1-xAlx(x<0.08)、Au1-xInx(x<0.08)、Au1-xGax(x<0.02)、Au1-xSnx(x<0.04)、Au1-xZnx(x<0.12)等,其中x为原子百分比。
贵金属合金为铂的二元合金,例如:铂-铝(Pt-Al)合金、铂-铜(Pt-Cu)合金、铂-铟(Pt-In)合金、铂-镁(Pt-Mg)合金、铂-锡(Pt-Sn)合金、铂-锌(Pt-Zn)合金、铂-锰(Pt-Mn)合金、铂-镍(Pt-Ni)合金或铂-钴(Pt-Co)合金;上述的非贵金属元素在成份比例较低时,在室温下可与铂形成(单相)二元合金。
或贵金属为钯的二元合金,例如:钯-铝(Pd-Al)合金、钯-铜(Pd-Cu)合金、钯-铟(Pd-In)合金、钯-镁(Pd-Mg)合金、钯-锡(Pd-Sn)合金、钯-锌(Pd-Zn)合金、钯-锰(Pd-Mn)合金、钯-镍(Pd-Ni)合金或钯-钴(Pd-Co)合金;上述的非贵金属元素在成份比例较低时,在室温下可与钯形成(单相)二元合金。
在上述的方法步骤(A)中,若二元合金是由两种贵金属元素组合而成,由于银、金、铂、钯四种贵金属在室温下,在很大的成分比例范围中彼此均可形成共溶的二元合金相(例如Ag1-xPdx、Ag1-xAux、Au1-xPdx、Pt1-xPdx,其中0.01<x<0.95,x为原子百分比),故由两种贵金属元素组合而成的二元合金有:银-金(Ag-Au)合金、银-铂(Ag-Pt)合金、银-钯(Ag-Pd)合金、金-铂(Au-Pt)合金、金-钯(Au-Pd)合金或铂-钯(Pt-Pd)合金。
在上述的方法步骤(A)中,贵金属合金亦可为三元合金(ternaryalloy)或四元合金(quaternary alloy)。
在上述的方法步骤(A)中,贵金属合金粒子的粒径尺度(particlefeature scale)可为1纳米(nanometer)至5000纳米之间,较佳的尺度范围在30纳米至3000纳米之间。
在上述的方法步骤(A)中,合金粒子形成的方法可使用合金无电解共镀覆法(alloy electroless co-plating technique)在硅芯片基板表面上沉积(deposit)形成粒状或岛状的贵金属合金粒子。举例而言,由于硅的化学活性较低,水溶液中银离子在硅芯片基板上的无电解镀覆(electroless plating)是一种自催化还原反应(autocatalytic reductionreaction),在硅芯片基板表面上还原成银原子,并逐渐沉积成银粒子。
无电解共镀覆法使用的化学药液通常可利用相同化学基的不同金属盐类作为不同金属离子的来源,但亦可利用不相同的化学基金属盐类作为不同金属离子的来源。例如在Ag1-xZnx(x为原子百分比)的无电解共镀覆沉积中,可使用硝酸银(AgNO3)与硝酸锌(Zn(NO3)2)的水溶液为基础,适度调整水溶液的酸碱值及温度,使水溶液中银离子与锌离子可同时在硅芯片基板上进行还原反应而形成共沉积(co-deposition)。硅芯片基板在水溶液中进行Ag1-xZnx的无电解共镀覆沉积时,由于银的标准还原电位(standard reduction potential,E0)约为+0.8V,较锌的标准还原电位(E0为负值)高出很多,水溶液中银离子在硅芯片基板上的还原反应速率比锌离子的还原反应速率高出甚多,故锌离子的水溶液摩尔浓度比例(与银离子浓度相比)要比预期形成(to be formed)的Ag1-xZnx中(x为原子百分比)x比例值高出甚多,经验上水溶液中锌离子浓度与银离子浓度相比,浓度比例值要比以上x值提高数倍以上,以利达成两种离子(此例为银离子与锌离子)的无电解共镀覆的连续反应,逐渐形成预期的银锌合金Ag1-xZnx粒子。
沉积其它种类的贵金属合金粒子的无电解共镀覆法,与银合金无电解共镀覆沉积方法有些相似性,可使用原理相类似的化学方法来达到。例如Pd1-xZnx二元合金可使用氯化钯(palladium dichloride,PdCl2)先预溶于盐酸水溶液中(pre-dissolved in HCL solution),之后再与包含硫酸锌(zinc sulfate)的化学药液混合,共镀覆沉积Pd1-xZnx二元合金粒子。且若在此无电解共镀覆化学药液中添加次磷酸钠(sodium hypophosphite)还原剂(reducing agent),可使还原反应速率加快,而磷亦会部分沉积于粒子表层,因而可共沉积形成Pd1-x-yZnxPy三元合金粒子,其中y一般状况小于0.01至0.02(即小于1%~2%)。
一般而言,无电解共镀覆法中使用的化学药液的温度、离子摩尔浓度与酸碱值皆会强烈影响离子的还原反应(即原子沉积速率)与化学药液的稳定度。此外,一般可添加还原剂(reducing agent)使离子还原反应速率加快,以便增加金属(原子)的沉积速率。常见的还原剂包括有次亚磷酸钠(sodium hypophosphite monohydrate,NaH2PO2·H2O)、甲醛(formaldehyde,CH2O)、硫酸肼(hydrazinesulfate,N2H4·H2SO4)、酒石酸钾钠(Rochelle salt or potassiumsodium tartrate,KNaC4H4O6·4H2O)等化学药剂。
此外,在贵金属合金粒子的表层,由于表面自由能(surface freeenergy)的原因,使表层(二元)原子更易产生具有短程规则性(short-range order)的合金相(alloy phase)。此表层合金相形成短程规则性的现象,可由低能量电子束衍射(low energy electron diffraction,LEED)及X-ray衍射(X-ray diffraction,XRD)等方法来证实,即某些贵金属合金粒子表层合金相存在有短程规则性。而当粒子的粒径约略小于10纳米时,即此系统为准微观系统或介观系统(mesosco picsystem)时,表面自由能对系统有很大的贡献,使系统可能形成(canpossibly form)新的合金相。例如Ag1-xNix(x为原子百分比)宏观系统在室温下无法形成共溶(eutectic)合金相,但当粒径约略小于10纳米时,会形成新的纳米粒子合金相,此现象可由低能量电子束衍射及X-ray衍射等方法来证实。其它的纳米粒子二元合金(nanoparticlebinary alloy)包括例如:银-钴(Ag-Co)纳米粒子合金、金-钴(Au-Co)纳米粒子合金或金-镍(Au-Ni)纳米粒子合金等。
在上述的方法步骤(A)中,亦可使用其它形成合金粒子的方法,例如合金共电镀法(alloy electro co-plating technique)、合金共电泳法(alloy electro-phoresis technique)、网印法(stencil printing technique)、喷墨法(ink-jet printing technique)、喷溅法(spraying technique)、溅镀法(sputtering technique)及共蒸镀法(co-evaporating technique)中的任一者。
其中合金共电镀法及合金共电泳法与合金无电解共镀覆法有些相似性,差异处在于前两者有外加的电极与外加的电流,及使用不同化学药品。若在较短时间内使用较低的电流量,则可在硅芯片基板表面上沉积(deposit)形成粒状或岛状的合金层。
其中网印法、喷墨法是使用含有贵金属合金粒子的浆料(paste),按照预定的图样(pattern)在硅芯片基板表面上进行局部的涂布,后续并增加烘干(dry)过程。其中喷溅法是使用含有贵金属合金粒子的有机溶剂(solvent),在较大面积的范围内随机将贵金属合金粒子洒布在(spray onto)硅芯片基板表面上,后续并增加烘干过程。
其中溅镀法(sputtering technique)是使用贵金属合金的溅镀靶材(sputter target),将贵金属合金(粒子)局部沉积(depo sit)或全部沉积在硅芯片基板表面上,后续并可选择性地增加图样化(patterning)工序,例如使用光刻(lithography)技术或硬膜(hard mask)做图样的定义及使用蚀刻液移除外露的贵金属合金层,因而可决定合金粒子的附着位置,或使合金粒子以特定图案沉积于硅芯片基板表面。而蚀刻水溶液可选用盐酸(HCl)水溶液、硫酸(H2SO4)水溶液、硝酸(HNO3)水溶液或任两者或三者的混合水溶液。
其中共蒸镀法(co-evaporating technique)使用两种以上的金属元素共同蒸镀在(co-evaporate onto)硅芯片基板表面上,形成贵金属合金层,后续并可选择性地增加图样化(patterning)工序,与溅镀法中使用的后续工序相同。
在上述的方法中,步骤(B)是在蚀刻溶液中进行化学湿蚀刻,蚀刻水溶液包含至少一种能于水溶液中释放氟离子的酸性化合物,及至少一种含氧的氧化剂(oxygen-containing oxidizer)。
其原理是通过贵金属合金粒子催化与其接触的硅芯片基板表面氧化以形成二氧化硅,同时水溶液中氟离子会蚀刻二氧化硅,此连续的氧化及蚀刻反应会造成硅芯片基板表面局部微蚀刻效果,而在硅芯片基板表面形成微孔(micro-pores)结构或凹槽(trench)结构。
在上述的方法步骤(B)中,能释放氟离子的酸性化合物是氟化铵(NH4F)、氟化氢铵(NH4HF2)、氢氟酸(HF)、氢氟酸的金属盐或铵盐、三氟乙酸(CF3CO2H)、三氟乙酸(CF3CO2H)的金属盐或铵盐、四氟硼酸(HBF4)、四氟硼酸的金属盐或铵盐、六氟硅酸((NH4)2-(SiF6))、六氟硅酸的金属盐或铵盐;较佳是氢氟酸或氟化铵。
在上述的方法步骤(B)中,氧化剂是过氧化氢(hydrogenperoxide,H2O2)、臭氧(ozone,O3)、过硫酸钠(Na2S2O8)、高锰酸钾(KMnO4)、硝酸(HNO3)、硝酸铵(NH4NO3)、硫酸(H2SO4)、硫酸铵((NH4)2S O4)、过硫酸铵((NH4)2S2O8)、过硫酸钾(K2S2O8)、高氯酸(HClO4)、高氯酸铵(NH4ClO4)、高氯酸钠(NaClO4)、高氯酸钾(KClO4)、高碘酸(HIO4·2H2O)、高碘酸钠(NaIO4)、高碘酸钾(KIO4)、甲磺酸(CH3SO2OH)或硫酸乙二胺(C2H10N2SO4);较佳是过氧化氢或臭氧。
依据本发明的方法,贵金属合金粒子较佳是通过合金无电解共镀覆法,将两种或两种以上的金属元素共镀覆沉积于硅芯片基板表面形成贵金属合金粒子,作为后续化学湿蚀刻的氧化触媒(oxidationcatalyst)。而于湿蚀刻步骤中,由于触媒与蚀刻液中的氧化剂使(与贵金属合金粒子的外表面接触的)硅晶体氧化成二氧化硅,同时湿蚀液中氟离子将二氧化硅溶解于蚀刻液中的连续反应,进而继续溶解硅晶体,因而形成(与贵金属合金粒子粒径相近的)微孔或凹槽,并继续朝硅芯片基板内部延伸发展(develop),使硅芯片基板表面形成微孔结构或凹槽结构,并在微孔或凹槽底部残留该贵金属合金粒子。蚀刻溶液则以混合过氧化氢或臭氧等氧化剂以及氢氟酸为较佳。
因此,本发明由于可使用部分的非贵金属元素与贵金属元素结合成贵金属合金粒子(以银合金为例,例如小于约30%原子比例的锌、小于约8%原子比例的锡或小于约20%原子比例的铟,在室温下可与银形成共溶的二元合金相),不须完全使用贵金属元素,因此可减少贵金属元素用量,降低制造成本,且可达到现有技术揭示的蚀刻效果及微孔或凹槽形态。
最后在硅芯片基板表面形成微孔结构或凹槽结构后,可增加去除(remove)贵金属合金粒子的步骤,例如使用蚀刻水溶液移除残留的贵金属合金粒子,而蚀刻水溶液可选用盐酸(HCl)水溶液、硫酸(H2SO4)水溶液、硝酸(HNO3)水溶液或其中两者或三者的混合水溶液。
因此,本发明的一种在硅芯片基板表面形成微孔结构或凹槽结构的方法,是沉积至少一种贵金属合金粒子,通过贵金属合金粒子催化与其接触的硅芯片基板表面的氧化反应及藉由蚀刻液蚀刻二氧化硅反应,造成硅芯片基板局部微蚀刻,以便在硅芯片基板表面形成微孔结构或凹槽结构,其可有效降低硅芯片基板的表面反射率,提高太阳能电池的发电效率,并降低制造成本,进而达到提升太阳能电池的生产效益的目的。
附图说明
图1和图2:本发明各实施例的剖面示意图。
其中,主要组件符号说明:
1硅芯片基板
2贵金属合金粒子
具体实施方式
为充分了解本发明的目的、特征及功效,现通过下述具体的实施例,并配合所附的附图,对本发明做详细说明,说明如后:
请同时参阅图1及图2,其为本发明各具体实施例的剖面示意图,是用以分别显示本发明各阶段的步骤。如图所示,首先是提供硅芯片基板1,之后使用合金无电解共镀覆法在硅芯片基板1表面形成贵金属合金粒子2。其次,通过蚀刻水溶液(图未示)对硅芯片基板1表面实施化学湿蚀刻工序,以形成微孔结构或凹槽结构,前述蚀刻水溶液包含氢氟酸及过氧化氢;而贵金属合金粒子2在蚀刻进行时存在于微孔结构或凹槽结构内。最后,则在含有贵金属合金粒子2的硅芯片基板1表面使用包含盐酸、硝酸及硫酸的混合蚀刻水溶液,实施贵金属合金粒子去除的步骤,将贵金属合金粒子2完全去除,以完成硅芯片基板1表面的微孔结构或凹槽结构。
实施例
实施例1
准备经切割、表面光滑的单晶硅芯片(尺寸约150厘米),并配制下列水溶液。
清洗液:30%过氧化氢及98%浓硫酸以1∶4(体积比)混合的水溶液。
无电解共镀覆药液(electroless co-plating solution):含有0.05mol/L硝酸银(AgNO3)、0.05mol/L硝酸锌(Zn(NO3)2)及1.0mol/L氢氧化钠(NaOH)混合的水溶液。
蚀刻液:10%氢氟酸及30%过氧化氢以10∶1(体积比)混合的水溶液。
使该芯片浸泡在清洗液中10分钟,以洗净该芯片。接着,将该芯片浸泡在无电解共镀覆药液中约20分钟,以使银及锌形成合金粒子沉积于该芯片表面。其次,将沉积有银-锌合金粒子的芯片浸泡在蚀刻液中10分钟至30分钟。
实施例2
除将实施例1中无电解共镀覆药液的0.05mol/L硝酸锌更换为0.02mol/L硫酸锡(SnSO4)外,其余实施条件及步骤均与实施例1相同。
实施例3
除将实施例1中无电解共镀覆药液的硝酸银与硝酸锌更换为硫酸银(Ag2SO4)与硫酸锌(ZnSO4)外,其余实施条件及步骤均与实施例1相同。
实施例4
将实施例1中无电解共镀覆药液额外加入0.01mol/L硼酸钠还原剂,其余实施条件及步骤均与实施例1相同。
经过扫瞄式电子显微镜(SEM),观察实施例1至4经浸泡无电解共镀覆药液步骤后的芯片表面,可发现沉积的合金粒子的直径约10至100纳米;且通过SEM观察经浸泡蚀刻液步骤后的芯片表面及剖面,可发现晶圆表面形成有直径约70纳米至100纳米的微孔结构,而微孔的深度约达2微米至10微米。
如上所述,本发明完全符合专利三要件:新颖性、进步性和产业上的可利用性。以新颖性和进步性而言,本发明藉由形成至少一种贵金属合金粒子,可有效增强硅芯片基板表面的化学蚀刻效果,在硅芯片基板表面形成微孔结构或凹槽结构,并降低制造成本,进而达到降低太阳能电池的生产成本的目的;就产业上的可利用性而言,利用本发明所衍生的产品,当可充分满足目前市场的需求。
本发明在上文中已以较佳实施例揭露,然本领域普通技术人员应理解的是,该实施例仅用于描绘本发明,而不应解读为限制本发明的范围。应注意的是,举凡与该实施例等效的变化与置换,均应设为涵盖于本发明的范畴内。因此,本发明的保护范围当以权利要求所界定者为准。

Claims (17)

1.一种在硅芯片基板表面形成微孔结构或凹槽结构的方法,其步骤包含:
(A)形成至少一种贵金属合金粒子在所述的硅芯片基板表面,贵金属合金粒子形成面心立方相,且包含至少两种元素,且其中至少一种元素选自银(Ag)、金(Au)、铂(Pt)或钯(Pd),而且至少另一种元素为非贵金属元素;
(B)之后使用蚀刻水溶液对硅芯片基板表面实施化学湿蚀刻工序,蚀刻水溶液包含至少一种可在水溶液中释放氟离子的酸性化合物,及至少一种含氧的氧化剂。
2.如权利要求1所述的方法,其中,所述贵金属合金粒子为一种二元合金、三元合金或四元合金。
3.如权利要求2所述的方法,其中,非贵金属元素是选自下列元素:铝(Al)、镓(Ga)、铟(In)、镁(Mg)、锡(Sn)、锌(Zn)、铜(Cu)、锰(Mn)、镍(Ni)、钴(Co)或锑(Sb)。
4.如权利要求2所述的方法,其中,贵金属合金粒子为银的二元合金,且选自下列合金:银-铝(Ag-Al)合金、银-镓(Ag-Ga)合金、银-铟(Ag-In)合金、银-镁(Ag-Mg)合金、银-锡(Ag-Sn)合金、银-锌(Ag-Zn)合金或银-锰(Ag-Mn)合金。
5.如权利要求2所述的方法,其中,贵金属合金粒子为金的二元合金,且选自下列合金:金-铝(Au-Al)合金、金-铬(Au-Cr)合金、金-镓(Au-Ga)合金、金-铜(Au-Cu)合金、金-铟(Au-In)合金、金-锰(Au-Mn)合金、金-锡(Au-Sn)合金或金-锌(Au-Zn)合金。
6.如权利要求2所述的方法,其中,贵金属合金粒子为铂的二元合金,且选自下列合金:铂-铝(Pt-Al)合金、铂-铜(Pt-Cu)合金、铂-铟(Pt-In)合金、铂-镁(Pt-Mg)合金、铂-锡(Pt-Sn)合金、铂-锌(Pt-Zn)合金、铂-锰(Pt-Mn)合金、铂-镍(Pt-Ni)合金或铂-钴(Pt-Co)合金。
7.如权利要求2所述的方法,其中,贵金属合金粒子为钯的二元合金,且选自下列合金:钯-铝(Pd-Al)合金、钯-铜(Pd-Cu)合金、钯-铟(Pd-In)合金、钯-镁(Pd-Mg)合金、钯-锡(Pd-Sn)合金、钯-锌(Pd-Zn)合金、钯-锰(Pd-Mn)合金、钯-镍(Pd-Ni)合金或钯-钴(Pd-Co)合金。
8.如权利要求2所述的方法,其中,贵金属合金粒子为三元合金或四元合金且包含两种贵金属,该两种贵金属选自下列组合:银-金(Ag-Au)、银-铂(Ag-Pt)、银-钯(Ag-Pd)、金-铂(Au-Pt)、金-钯(Au-Pd)或铂-钯(Pt-Pd)。
9.如权利要求2所述的方法,其中,贵金属合金粒子是粒径小于10纳米的纳米粒子二元合金,且纳米粒子二元合金选自下列纳米粒子合金:银-镍(Ag-Ni)纳米粒子合金、银-钴(Ag-Co)纳米粒子合金、金-钴(Au-Co)纳米粒子合金或金-镍(Au-Ni)纳米粒子合金。
10.如权利要求2所述的方法,其中,贵金属合金粒子的粒径为1纳米至5000纳米。
11.如权利要求1所述的方法,其中,在步骤(A)中贵金属合金粒子是以下列方法形成在硅芯片基板表面:合金无电解共镀覆法、合金共电镀法、合金共电泳法、网印法、喷墨法、喷溅法、溅镀法或共蒸镀法。
12.如权利要求1所述的方法,其中,在步骤(B)中可于水溶液中释放氟离子的酸性化合物选自:氢氟酸(HF)、氟化铵(NH4F)、氟化氢铵(NH4HF2)、氢氟酸的金属盐或铵盐、三氟乙酸(CF3CO2H)、三氟乙酸(CF3CO2H)的金属盐或铵盐、四氟硼酸(HBF4)、四氟硼酸的金属盐或铵盐、六氟硅酸((NH4)2(SiF6))或六氟硅酸的金属盐或铵盐。
13.如权利要求12所述的方法,其中,酸性化合物是氢氟酸或氟化铵。
14.如权利要求1所述的方法,其中,在步骤(B)中含氧的氧化剂选自:过氧化氢(H2O2)、臭氧(O3)、过硫酸钠(Na2S2O8)、高锰酸钾(KMnO4)、硝酸(HNO3)、硝酸铵(NH4NO3)、硫酸(H2SO4)、硫酸铵((NH4)2SO4)、过硫酸铵((NH4)2S2O8)、过硫酸钾(K2S2O8)、高氯酸(HClO4)、高氯酸铵(NH4ClO4)、高氯酸钠(NaClO4)、高氯酸钾(KClO4)、高碘酸(HIO4·2H2O)、高碘酸钠(NaIO4)、高碘酸钾(KIO4)、甲磺酸(CH3SO2OH)或硫酸乙二胺(C2H10N2SO4)。
15.如权利要求14所述的方法,其中,氧化剂是过氧化氢或臭氧。
16.如权利要求1所述的方法,还包含去除步骤:在已含有贵金属合金粒子的硅芯片基板表面,实施贵金属合金粒子去除的步骤,且贵金属合金粒子去除的比例为局部去除或完全去除。
17.如权利要求16所述的方法,其中去除步骤是使用蚀刻水溶液的湿蚀刻工序,且蚀刻水溶液是选自盐酸(HCl)水溶液、硫酸(H2SO4)水溶液、硝酸(HNO3)水溶液及其组合。
CN201110302839.7A 2010-10-08 2011-09-30 在硅晶基板表面形成微孔结构或凹槽结构的方法 Expired - Fee Related CN102443801B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW099134358 2010-10-08
TW099134358A TWI505348B (zh) 2010-10-08 2010-10-08 And a method of forming a microporous structure or a groove structure on the surface of the silicon substrate

Publications (2)

Publication Number Publication Date
CN102443801A CN102443801A (zh) 2012-05-09
CN102443801B true CN102443801B (zh) 2014-11-05

Family

ID=44785506

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110302839.7A Expired - Fee Related CN102443801B (zh) 2010-10-08 2011-09-30 在硅晶基板表面形成微孔结构或凹槽结构的方法

Country Status (5)

Country Link
US (1) US20120088372A1 (zh)
EP (1) EP2439766A1 (zh)
KR (1) KR20120036750A (zh)
CN (1) CN102443801B (zh)
TW (1) TWI505348B (zh)

Families Citing this family (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8815104B2 (en) * 2008-03-21 2014-08-26 Alliance For Sustainable Energy, Llc Copper-assisted, anti-reflection etching of silicon surfaces
US8729798B2 (en) 2008-03-21 2014-05-20 Alliance For Sustainable Energy, Llc Anti-reflective nanoporous silicon for efficient hydrogen production
EP2697820B1 (en) 2009-11-11 2018-04-04 Alliance for Sustainable Energy, LLC Wet-chemical method for producing a black silicon substrate
US8828765B2 (en) 2010-06-09 2014-09-09 Alliance For Sustainable Energy, Llc Forming high efficiency silicon solar cells using density-graded anti-reflection surfaces
KR20120005877A (ko) * 2010-07-09 2012-01-17 삼성전자주식회사 프로톤 전도형 고체산화물 연료전지 제조방법 및 상기 방법으로 제조된 프로톤 전도형 고체산화물 연료전지
WO2012121706A1 (en) 2011-03-08 2012-09-13 Alliance For Sustainable Energy, Llc Efficient black silicon photovoltaic devices with enhanced blue response
EP2826575B1 (en) * 2012-03-16 2024-08-07 M Technique Co., Ltd. Production method of solid gold-nickel alloy nanoparticles
GB201205178D0 (en) * 2012-03-23 2012-05-09 Nexeon Ltd Etched silicon structures, method of forming etched silicon structures and uses thereof
CN102703916A (zh) * 2012-05-14 2012-10-03 晶澳太阳能有限公司 一种用于晶体硅太阳能电池的硅片碱制绒后清洗的清洗液
CN102718181B (zh) * 2012-05-28 2014-11-12 华中科技大学 一种仿壁虎脚结构材料制造工艺
JP6028969B2 (ja) * 2012-08-24 2016-11-24 国立大学法人大阪大学 結晶基板に孔を形成する方法、並びに結晶基板内に配線や配管を有する機能性デバイス
RU2507630C1 (ru) * 2012-09-26 2014-02-20 Общество с ограниченной ответственностью научно-производственное предприятие "Солвэй" Способ очистки и получения пористой поверхности полупроводниковых пластин
US9466662B2 (en) * 2012-12-28 2016-10-11 Intel Corporation Energy storage devices formed with porous silicon
JP6367940B2 (ja) * 2013-07-25 2018-08-01 コリア インスチチュート オブ インダストリアル テクノロジー 複合構造のシリコンウエハーの製造方法
CN103526266B (zh) * 2013-10-22 2016-01-20 河南理工大学 一种在金属表面上加工微坑阵列的方法
CN103578966B (zh) * 2013-10-29 2016-06-15 浙江工业大学 一种表面尖锥状黑硅的湿法化学制备方法
JP6441025B2 (ja) 2013-11-13 2018-12-19 株式会社東芝 半導体チップの製造方法
TWI671812B (zh) * 2013-11-13 2019-09-11 東芝股份有限公司 半導體晶片之製造方法、半導體晶片及半導體裝置
CN103645187B (zh) * 2013-12-31 2015-12-30 广州天至环保科技有限公司 一种在线快速无损检测金镀层品质的测试试剂及使用方法
CN104587567B (zh) * 2015-01-05 2018-01-05 华南师范大学 一种微型空心硅针的制备方法
CN105040108B (zh) * 2015-08-21 2017-11-17 浙江启鑫新能源科技股份有限公司 多晶硅太阳能电池的制绒方法
JP6193321B2 (ja) * 2015-09-01 2017-09-06 株式会社東芝 エッチング方法、物品の製造方法、及びエッチング装置
CN109072451B (zh) 2016-03-18 2021-08-03 麻省理工学院 纳米多孔半导体材料及其制造
KR101772328B1 (ko) * 2016-05-03 2017-08-29 한양대학교 에리카산학협력단 수분 수소 흡착 게터 및 그 제조 방법
JP6081647B1 (ja) * 2016-07-28 2017-02-15 株式会社東芝 エッチング方法、半導体チップの製造方法及び物品の製造方法
CN106409973B (zh) * 2016-11-02 2018-05-04 江苏中宇光伏科技有限公司 一种双相混合腐蚀制备多晶硅绒面的方法
CN106653888B (zh) * 2017-01-25 2018-04-27 北京普扬科技有限公司 包含倒四棱锥绒面结构的多晶硅片及其应用
CN107452615B (zh) * 2017-08-14 2019-11-05 通威太阳能(安徽)有限公司 一种电池片湿法刻蚀液
CN111937120A (zh) 2018-04-05 2020-11-13 麻省理工学院 多孔和纳米多孔半导体材料及其制造
CN108807569B (zh) * 2018-06-20 2020-02-14 通威太阳能(合肥)有限公司 一种单晶电池片的表面微米纳米复合结构的制备方法
CN108911287A (zh) * 2018-07-23 2018-11-30 华进半导体封装先导技术研发中心有限公司 用于集成电路制造的清洗液再生工艺方法与装置
JP7134778B2 (ja) * 2018-08-09 2022-09-12 株式会社東芝 処理システム
JP7080781B2 (ja) * 2018-09-26 2022-06-06 株式会社東芝 多孔質層の形成方法、エッチング方法、物品の製造方法、半導体装置の製造方法、及びめっき液
CN109609129B (zh) * 2018-11-28 2021-02-02 湖北兴福电子材料有限公司 一种硅片打毛液
EP3670700A1 (en) * 2018-12-19 2020-06-24 Paris Sciences et Lettres - Quartier Latin Method for converting carbon dioxide (co2) into syngas by an electrolysis reaction
CN110148554B (zh) * 2019-05-31 2021-05-07 大连理工大学 一种利用光刻及金属催化腐蚀切割晶体硅的方法
JP7457537B2 (ja) * 2020-03-06 2024-03-28 関東化学株式会社 無電解金めっき用組成物
JP7516200B2 (ja) * 2020-10-09 2024-07-16 株式会社東芝 エッチング方法、半導体チップの製造方法及び物品の製造方法
CN118759615A (zh) * 2021-04-10 2024-10-11 光驰科技(上海)有限公司 一种透明低密度的超低反射率薄膜的制作方法
CN113502407B (zh) * 2021-07-13 2022-04-26 湖南金天铝业高科技股份有限公司 碳化硅颗粒的预处理方法及铝基复合材料的制备方法
CN114262940B (zh) * 2021-11-23 2022-09-30 浙江大学杭州国际科创中心 一种氧化镓晶片表面处理方法
CN115207167B (zh) * 2022-09-16 2022-11-22 英利能源发展有限公司 一种硅抛光面的清洗方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7135414B2 (en) * 2002-06-06 2006-11-14 Kansai Technology Licensing Organization Co., Ltd. Method for producing multicrystalline silicon substrate for solar cells
US7718254B2 (en) * 2004-11-09 2010-05-18 Sharp Kabushiki Kaisha Method of forming pores in crystal substrate, and crystal substrate containing pores formed by the same

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4495045A (en) * 1984-03-13 1985-01-22 Jackson Thomas R Electrolytic dental etching apparatus
US5256597A (en) * 1992-09-04 1993-10-26 International Business Machines Corporation Self-aligned conducting etch stop for interconnect patterning
JP3570209B2 (ja) 1998-03-19 2004-09-29 セイコーエプソン株式会社 ノズルプレートの製造方法およびシリコン基板の加工方法
US6790785B1 (en) 2000-09-15 2004-09-14 The Board Of Trustees Of The University Of Illinois Metal-assisted chemical etch porous silicon formation method
DE10055712B4 (de) 2000-11-10 2006-07-13 Infineon Technologies Ag Verfahren zur Herstellung von Grabenkondensatoren für hochintegrierte Halbleiterspeicher
JP2004095849A (ja) 2002-08-30 2004-03-25 Fujikura Ltd 貫通電極付き半導体基板の製造方法、貫通電極付き半導体デバイスの製造方法
JP2007194485A (ja) 2006-01-20 2007-08-02 Osaka Univ 太陽電池用シリコン基板の製造方法
KR101038487B1 (ko) * 2008-02-13 2011-06-02 엘지전자 주식회사 금속 촉매를 이용한 태양전지의 습식 텍스처링 방법
US20090236317A1 (en) * 2008-03-21 2009-09-24 Midwest Research Institute Anti-reflection etching of silicon surfaces catalyzed with ionic metal solutions
US8278191B2 (en) * 2009-03-31 2012-10-02 Georgia Tech Research Corporation Methods and systems for metal-assisted chemical etching of substrates

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7135414B2 (en) * 2002-06-06 2006-11-14 Kansai Technology Licensing Organization Co., Ltd. Method for producing multicrystalline silicon substrate for solar cells
US7718254B2 (en) * 2004-11-09 2010-05-18 Sharp Kabushiki Kaisha Method of forming pores in crystal substrate, and crystal substrate containing pores formed by the same

Also Published As

Publication number Publication date
KR20120036750A (ko) 2012-04-18
CN102443801A (zh) 2012-05-09
EP2439766A1 (en) 2012-04-11
US20120088372A1 (en) 2012-04-12
TW201216347A (en) 2012-04-16
TWI505348B (zh) 2015-10-21

Similar Documents

Publication Publication Date Title
CN102443801B (zh) 在硅晶基板表面形成微孔结构或凹槽结构的方法
US20090188553A1 (en) Methods of fabricating solar-cell structures and resulting solar-cell structures
CN103563097B (zh) 太阳能电池用晶片的制造方法、太阳能电池单元的制造方法以及太阳能电池组件的制造方法
US20130025663A1 (en) Inverted pyramid texture formation on single-crystalline silicon
TWI454557B (zh) 改良之多晶體的紋理加工組成物和方法
CN106098840B (zh) 一种湿法黑硅制备方法
WO2003105209A1 (ja) 太陽電池用多結晶シリコン基板の製造方法
WO2016033519A1 (en) Core-shell nanostructures and related inks, films, and methods
JP5216633B2 (ja) バックグラウンドめっきを抑制する方法
TW200834948A (en) Precision printing electroplating through plating mask on a solar cell substrate
CN105826429A (zh) 一种微纳复合绒面结构黑硅、黑硅太阳能电池的制备方法
US9276153B2 (en) Solar cell wafer and method of producing the same
CN114792740B (zh) 半导体衬底层的制备方法及太阳能电池的制备方法
JP2018050005A (ja) シリコン基板の製造方法
EP3051596B1 (en) Method for modifying cdte layer of cdte thin-layer solar cell
JP5724718B2 (ja) 太陽電池用ウェーハの製造方法、太陽電池セルの製造方法、および太陽電池モジュールの製造方法
Kubendhiran et al. Copper assisted inverted pyramids texturization of monocrystalline silicon in a nitrogen bubbling bath for highly efficient light trapping
TW201222653A (en) Method of forming micro-pore structure or recess structure on silicon chip substrate surface
CN107419336B (zh) 一种Cu基纳米黑硅制绒添加剂制备方法
JP5724614B2 (ja) 太陽電池用ウェーハの製造方法、太陽電池セルの製造方法、および太陽電池モジュールの製造方法
KR102046255B1 (ko) 나노 텍스쳐링 구조를 갖는 태양전지의 제조방법
Haque et al. Extremely low reflectivity nanoporous black silicon surface by copper catalyzed etching for efficient solar cells
Barua et al. Nanowire texturisation of Multi Crystalline Silicon using Silver Assisted Chemical Etching
Muller Photovoltaic Manufacturing: Etching, Texturing, and Cleaning
Huo Controlled fabrication of upright and inverted pyramid arrays of silicon via the interaction of copper ions and oxidants in hydrofluoric acid

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: Hsinchu County, Taiwan, China

Patentee after: Detex semiconductor Limited by Share Ltd.

Address before: Hsinchu County, Taiwan, China

Patentee before: WAKOM SEMICONDUCTOR Corp.

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20170818

Address after: China Taiwan Hsinchu East Road No. 192 5 floor 1

Patentee after: Hong Thai Polytron Technologies Inc.

Address before: Hsinchu County, Taiwan, China

Patentee before: Detex semiconductor Limited by Share Ltd.

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20141105

Termination date: 20190930