CN102414980B - 具有使用累加器和相位-数字转换器的两点调制的数字锁相环 - Google Patents
具有使用累加器和相位-数字转换器的两点调制的数字锁相环 Download PDFInfo
- Publication number
- CN102414980B CN102414980B CN201080018601.5A CN201080018601A CN102414980B CN 102414980 B CN102414980 B CN 102414980B CN 201080018601 A CN201080018601 A CN 201080018601A CN 102414980 B CN102414980 B CN 102414980B
- Authority
- CN
- China
- Prior art keywords
- signal
- phase
- modulation
- input modulating
- phase error
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000003044 adaptive effect Effects 0.000 claims description 63
- 238000001914 filtration Methods 0.000 claims description 30
- 238000000034 method Methods 0.000 claims description 19
- 238000005070 sampling Methods 0.000 claims description 17
- 238000004891 communication Methods 0.000 claims description 11
- 230000008569 process Effects 0.000 claims description 10
- 230000001186 cumulative effect Effects 0.000 claims description 9
- 238000004364 calculation method Methods 0.000 claims description 6
- 238000004422 calculation algorithm Methods 0.000 description 13
- 238000010586 diagram Methods 0.000 description 13
- 230000003111 delayed effect Effects 0.000 description 8
- 206010027336 Menstruation delayed Diseases 0.000 description 6
- 230000001934 delay Effects 0.000 description 5
- 230000008859 change Effects 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 230000001413 cellular effect Effects 0.000 description 3
- 239000013078 crystal Substances 0.000 description 3
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 2
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 2
- 239000000835 fiber Substances 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 230000013011 mating Effects 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 238000009877 rendering Methods 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 102100029469 WD repeat and HMG-box DNA-binding protein 1 Human genes 0.000 description 1
- 101710097421 WD repeat and HMG-box DNA-binding protein 1 Proteins 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 238000004590 computer program Methods 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 230000010355 oscillation Effects 0.000 description 1
- 230000000452 restraining effect Effects 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/089—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/0916—Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/0941—Modifications of modulator for regulating the mean frequency using a phase locked loop applying frequency modulation at more than one point in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/095—Modifications of modulator for regulating the mean frequency using a phase locked loop applying frequency modulation to the loop in front of the voltage controlled oscillator
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/0966—Modifications of modulator for regulating the mean frequency using a phase locked loop modulating the reference clock
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
本发明描述一种支持两点调制的数字锁相环(DPLL)。在一个设计中,所述DPLL包括相位-数字转换器以及在环路中操作的环路滤波器、用于低通调制路径的第一处理单元,以及用于高通调制路径的第二处理单元。所述第一处理单元接收输入调制信号,并向所述环路内部在所述相位-数字转换器后面且在所述环路滤波器前面的第一点提供第一调制信号。所述第二处理单元接收所述输入调制信号,并向所述环路内部在所述环路滤波器后面的第二点提供第二调制信号。所述第一处理单元可包括累加所述输入调制信号以将频率转换为相位的累加器。所述第二处理单元可包括以可变增益缩放所述输入调制信号的缩放单元。
Description
技术领域
本发明一般来说涉及电子设备,且更具体来说涉及具有两点调制的数字锁相环(DPLL)。
背景技术
DPLL是通常用以调整振荡器的频率和/或相位的一种电路。在一个常见应用中,DPLL可用以将振荡器的频率和/或相位锁定于具有精确频率的参考信号。
在另一应用中,DPLL可用以利用调制信号来调制振荡器的频率和/或相位。如果调制信号的带宽比DPLL的闭环带宽小得多,那么可将调制信号应用于DPLL内环路滤波器的前面。然而,如果调制信号的带宽比闭环带宽要宽,那么可执行两点调制。对于两点调制而言,调制信号可应用于DPLL中的两条调制路径——用于窄带调制的一个调制路径以及用于宽带调制的另一调制路径。两点调制可用以有效地增加DPLL的带宽,以使得可利用宽带调制信号对振荡器进行调频,同时对DPLL的正常操作的干扰最小。
发明内容
本文描述支持两点调制的DPLL。在一个设计中,DPLL包括相位-数字转换器(PDC)和在环路中操作的环路滤波器、用于低通调制路径的第一处理单元,以及用于高通调制路径的第二处理单元。低通调制路径支持振荡器的频率和/或相位的窄带调制。高通调制路径支持振荡器的频率和/或相位的宽带调制。第一处理单元接收输入调制信号,并向环路内部在相位-数字转换器后面且在环路滤波器前面的第一点提供第一调制信号。第二处理单元接收输入调制信号,并向环路内部在环路滤波器后面的第二点提供第二调制信号。
在一个设计中,第一处理单元包括累加器,第二处理单元包括缩放单元,且DPLL进一步包括第一加法器、第二加法器以及分隔器。累加器累加输入调制信号以将频率转换为相位,并提供第一调制信号。缩放单元以可变增益缩放输入调制信号,以获得第二调制信号。相位-数字转换器确定反馈信号与参考信号之间的相位差,并提供相位差信号。第一加法器使得相位差信号与第一调制信号相加,并提供相位误差信号。环路滤波器对相位误差信号进行滤波,并提供经滤波的相位误差信号。第二加法器使得经滤波的相位误差信号与第二调制信号相加,并提供用于振荡器的控制信号。分隔器在频率上从振荡器分隔经调制的信号,并提供反馈信号。第二处理单元可进一步包括自适应延迟单元,其使得输入调制信号延迟可变延迟,以匹配低通调制路径和高通调制路径的延迟。
下文更详细地描述本发明的各种方面和特征。
附图说明
图1展示具有两点调制的DPLL的框图。
图2和图3展示具有使用累加器和相位-数字转换器的两点调制的DPLL的两个设计的框图。
图4展示相位-数字转换器的框图。
图5展示自适应缩放单元的框图。
图6展示自适应延迟单元的框图。
图7展示两点调制所用DPLL的操作过程。
图8展示无线通信装置的框图。
具体实施方式
本文中使用词语“示范性”来表示“充当实例、例子或例证”。本文中描述为“示范性”的任何设计不一定被理解为优选或优于其它设计。
图1展示具有两点调制的DPLL 100的模型的框图。两点调制通常也称作双端口调制。在DPLL 100内,为用于低通调制路径的第一处理单元110和用于高通调制路径的第二处理单元120两者提供输入调制信号fm(t)。第一处理单元110累加输入调制信号,可能会使得输入调制信号延迟适量时间,并提供第一调制信号fm1(t),其为调相信号。第二处理单元120以可变增益缩放输入调制信号,可能会使得输入调制信号延迟适量时间,并提供第二调制信号fm2(t)。
加法器142从第一调制信号中减去反馈信号,并提供相位误差信号。环路滤波器150对相位误差信号进行滤波,并提供经滤波的相位误差信号。环路滤波器150设置DPLL100的环动力,并确定闭环带宽、DPLL 100的采集时间和采集范围、相位噪声性能等。加法器152使得经滤波的相位误差信号与第二调制信号相加,并提供用于振荡器160的控制信号。所述控制信号调整振荡器160的频率,以使得振荡器的相位遵循此调制的相位。振荡器160提供经调制的信号m(t),其已利用输入调制信号调制其频率。分隔器170在频率上分隔经调制的信号,并向加法器142提供反馈信号。
如图1中所示,用于低通调制路径的调制点可能位于在环路滤波器150前面的加法器142的输入处。用于高通调制路径的调制点可能位于在环路滤波器150后面的加法器152的输入处。输入调制信号的带宽可由使用了DPLL 100的应用确定,且可能比该DPLL的闭环带宽要宽。低通调制路径的带宽由环路滤波器150确定,且可能相对较窄(例如,低于100KHz),以便实现所要的噪声滤波和环动力。通过经由单独的高通调制路径和低通调制路径应用输入调制信号,DPLL 100可利用与DPLL的闭环带宽相比较宽的信号带宽来调制振荡器160。
振荡器160可为数字控制振荡器(DCO)、电压控制振荡器(VCO)、电流控制振荡器(ICO)、数值控制振荡器(NCO),或其频率可由控制信号调整的某种其它类型的振荡器。振荡器160可在fosc的标称频率下操作,其可由使用了DPLL 100的应用确定。举例来说,DPLL 100可用于无线通信装置,且fosc可为数百兆赫(MHz)或几千兆赫(GHz)。
图1展示具有两点调制的DPLL的模型。可利用多个设计实施图1中的DPLL。
图2展示具有使用了累加器和相位-数字转换器(PDC)的两点调制的DPLL 200的设计的框图。在DPLL 200内,为用于低通调制路径的第一处理单元210和用于高通调制路径的第二处理单元220两者提供输入调制信号fm(t)。在第一处理单元210内,累加器212累加将频率转换为相位的输入调制信号,并提供第一调制信号fm1(t),其为调相信号。在第二处理单元220内,自适应缩放单元224以可变增益g(t)缩放输入调制信号,并提供第二调制信号fm2(t),其为调频信号。
相位-数字转换器240将反馈信号ffb(t)的相位与参考信号fref的相位作比较,并提供相位差信号pd(t)。所述参考信号可能具有固定且精确的频率,并也可称作参考时钟。加法器242使得相位差信号与第一调制信号相加,并提供相位误差信号pe(t)。环路滤波器250对相位误差信号进行滤波,并提供经滤波的相位误差信号。加法器252使得经滤波的相位误差信号与第二调制信号相加,并提供用于DCO 260的控制信号。多模分隔器270从DCO 260接收经调制的信号m(t),在频率上用分频因子除经调制的信号,并提供反馈信号。所述分频因子可由DCO 260的振荡频率fosc和参考信号的频率fref确定。
所述参考信号可基于晶体振荡器(XO)、电压控制晶体振荡器(VCXO)、温度补偿晶体振荡器(TCXO)或具有精确频率的某种其它类型的振荡器产生。参考信号的频率可能比DCO 260的频率要低得多。举例来说,fref可能是数十MHz,而fosc可能是几GHz。
两点调制的性能取决于应用于每一调制路径的适当增益和延迟。自适应缩放单元224可自适应地基于输入调制信号和相位误差信号而改变高通调制路径的增益g(t),以匹配低通调制路径的增益,如下所述。自适应延迟单元可包括在一个调制路径中——通常在延迟较短的调制路径中。自适应延迟单元可改变其调制路径的延迟,以匹配另一调制路径的延迟。
图3展示具有使用了累加器和相位-数字转换器的两点调制且具有自适应的延迟匹配的DPLL 202的设计的框图。DPLL 202包括图2中DPLL 200中的所有电路块,除了图2中高通调制路径所用的第二处理单元220以外,其在图3中被替换为第二处理单元222。在第二处理单元222内,自适应缩放单元224可变增益g(t)缩放输入调制信号,并提供经缩放的调制信号。自适应延迟单元226使得经缩放的调制信号延迟可变延迟τ(t),并提供第二调制信号fm2(t)。
自适应缩放单元224可自适应地基于输入调制信号和相位误差信号而改变高通调制路径的增益g(t),如下所述。自适应延迟单元226可自适应地基于经缩放的调制信号和相位误差信号而改变高通调制路径的延迟τ(t),也如下所述。自适应延迟单元226可放置在自适应缩放单元224后面(如图3中所示)或自适应缩放单元224前面(未显示在图3中)。在图3所示的设计中,自适应延迟单元226用于高通调制路径中。在另一设计中,可删除自适应延迟单元226,且第一处理单元210中可包含一个自适应延迟单元用于低通调制路径(例如,插入到累加器212后面)。
在图3所示的设计中,可分别由自适应缩放单元224和自适应延迟单元226获得用于高通调制路径和低通调制路径的增益和延迟匹配。增益和延迟匹配可使得一旦DPLL202锁定,在环路滤波器250的输入处便消除经由高通调制路径和低通调制路径的两点调制的影响。随后DPLL 202可如同低通调制和高通调制没有应用一样来操作。
图2和图3展示具有使用了累加器和相位-数字转换器的两点调制的DPLL的两个示范性设计。在图2和图3所示的DPLL设计中,低通调制路径添加到环路内的前馈路径中。这可能会提供一定的优势。具体而言,通过将低通调制路径添加入前馈路径中处于相位-数字转换器后面,可避免对反馈路径(从DCO 260,穿过分隔器270,到相位-数字转换器240)的干扰。使用相位-数字转换器240(而不是时间-数字转换器)可能会导致相位-数字转换器240中的增益误差。在没有两点调制的情况下,相位-数字转换器240的增益会变成环路增益的一部分,且PLL环路操作不需要校准。在具有两点调制的情况下,由于第一调制信号与第二调制信号之间的相对增益将受到相位-数字转换器240的增益的影响,因此可执行此增益的校准。
也可利用其它设计实施具有两点调制的DPLL。举例来说,具有两点调制的DPLL可包括从分隔器接收输出信号并提供反馈信号的时间-数字转换器(TDC)。随后可(i)经由Δ-∑调制器向环路外的分隔器或(ii)经由累加器向时间-数字转换器后面的加法器添加低通调制路径。在这两种情况下,DPLL中时间-数字转换器的使用可能会提供一定的弊端。具体而言,所述时间-数字转换器中的增益误差可能会导致经调制的信号中的尖刺。所述时间-数字转换器可能需要精确的增益校准(例如,为实现1%的增益精度)以便降低尖刺和相位噪声。这种高增益精度可能难以实现。因此,图2和图3中的DPLL设计可能比使用了时间-数字转换器的DPLL更具优势。
可利用所有或大多数的数字电路实施图2和图3中的DPLL 200和DPLL 202。举例来说,可利用数字电路实施图2和图3中的所有电路块(可能除DCO 260以外)。可在合适的频率fsamp下,基于取样时钟操作所有数字电路块(可能除分隔器270以外)。因此,向数字电路块或由数字电路块提供的信号可由取样率(fsamp)下的一连串样本组成。这些数字电路块可经设计以具有足够的位宽和分辨率。
图4展示图2和图3中相位-数字转换器240的设计的框图。相位-数字转换器240包括早期/晚期信号多路复用器410以及时间-数字转换器440。信号多路复用器410接收参考信号和反馈信号,提供一个信号作为较早的信号,并提供另一信号作为较晚的信号。时间-数字转换器440确定较早信号与较晚信号之间的相位差,使相位差量化,并提供相位差信号。
在信号多路复用器410内,延迟单元422使得参考信号延迟固定的延迟,并提供经延迟的参考信号。延迟单元424使得反馈信号延迟同一固定的延迟,并提供经延迟的反馈信号。早期/晚期检测器420确定参考信号是否早于反馈信号,反之亦然。检测器420提供设置为“0”的早期/晚期控制信号(如果参考信号早于反馈信号),或设置为“1”的早期/晚期控制信号(如果参考信号晚于反馈信号)。多路复用器426在两个输入处接收经延迟的参考信号以及经延迟的反馈信号,并基于所述早期/晚期控制信号而提供其中一个信号作为第一多路复用器输出信号。多路复用器428也在两个输入处接收经延迟的参考信号以及经延迟的反馈信号,并基于所述早期/晚期控制信号而提供其中一个信号作为第二多路复用器输出信号。脉冲产生器430接收第一多路复用器输出信号,并产生具有针对所述第一多路复用器输出信号中每一前缘的脉冲的较早信号。同样地,脉冲产生器432接收第二多路复用器输出信号,并产生具有针对所述第二多路复用器输出信号中每一前缘的脉冲的较晚信号。
时间-数字转换器440包括N个延迟元件442a到442n、N个D触发器444a到444n以及解码器446,其中N=2B,且B为用于经量化的相位误差的位数。延迟元件442a到442n串联耦合,其中第一延迟元件442a接收较早的信号。每一延迟元件442提供Tunit的延迟,且可利用反相器和/或其它类型的逻辑元件实施以获得所要的延迟分辨率。延迟元件442a到442n可提供近似于参考信号的一个周期的总延迟。触发器444a到444n具有其分别耦合到延迟元件442a到442n的输出的D输入,以及其接收较晚信号的时钟输入。每一触发器444对相关延迟元件442的输出进行取样,并向解码器446提供经取样的输出。逻辑高触发器的数量与逻辑低触发器的数量的比表示参考信号与反馈信号之间的相位差。此相位差可具有Tunit/2的分辨率。反相器448接收较晚的信号,并向解码器446提供锁存信号。解码器446从触发器444a到444n接收N个输出,当由锁存信号触发时将这N个输出转换为B位二进制值,并提供用于相位差信号的B位二进制值。
一般而言,相位-数字转换器240可经设计具有任意位数的分辨率。举例来说,B可能等于8或8以上,这取决于各种因素,例如所要的延迟分辨率、给定集成电路(IC)工艺可用的最小延迟等等。所要的延迟分辨率可能取决于使用了DPLL的应用、参考信号频率等等。
对于具有两点调制的DPLL来说,自适应增益缩放可经执行以匹配这两条调制路径的增益。对于自适应增益缩放来说,高通调制路径的增益可经自适应地调整以顾及这两条调制路径之间的任何增益差。自适应增益调整可基于各种自适应算法,例如最小均方(LMS)算法、最小二乘方(LS)算法、最小均方误差(MMSE)算法等等。由西蒙·赫金在标题为“自适应滤波器原理(Adaptive Filter Theory)”的书中(第三版,Prentice Hall,1996年)对这多种自适应的算法进行了描述。为清楚起见,在下文描述基于LMS算法的自适应增益缩放。
根据LMS算法,可基于输入调制信号fm(t)和相位误差信号pe(t),自适应地确定用于高通调制路径的增益g(t),如下所述:
g(t)=g(t-1)+Δg(t)
=g(t-1)+γ·fm(t)·pe(t) 等式(1)
其中γ为自适应步长,
Δg(t)为针对取样周期t的增益更新值,以及
g(t)为针对取样周期t的增益。
自适应步长γ确定增益收敛为最终值的速度。较大的自适应步长可能会导致增益g(t)较快收敛到其最终值,但也可能会导致更多的抖动。相反,较小的自适应步长可能会导致收敛较慢,但抖动较少。可基于收敛速度与抖动之间的权衡来选择合适的自适应步长。自适应步长也可以是多种多样的。举例来说,较大的自适应步长可用于采集,而较小的自适应步长可用于收敛后的跟踪。
图5展示图2和图3中自适应缩放单元224的设计的框图。自适应缩放单元224包括增益计算单元510和乘法器520。在增益计算单元510内,乘法器512使得输入调制信号与相位误差信号相乘。乘法器514使得乘法器512的输出缩放自适应步长γ。累加器516累加乘法器514的输出,并提供增益g(t)。乘法器520使得输入调制信号与所述增益相乘,并提供图2中的第二调制信号或提供图3中的经缩放的调制信号。
对于具有两点调制的DPLL来说,自适应延迟匹配可经执行以匹配这两条调制路径的延迟。对于自适应延迟匹配来说,一条调制路径(例如,图3所示设计中的高通调制路径)的延迟可经自适应地调整以顾及这两条调制路径之间的任何延迟差(例如,由DCO 260的延迟中的波动引起)。可基于例如LMS算法、LS算法、MMSE算法等等多种自适应算法进行自适应的延迟调整。为清楚起见,在下文描述基于LMS算法的自适应延迟调整。
根据LMS算法,可基于经缩放的调制信号fms(t)和相位误差信号pe(t),自适应地确定用于高通调制路径的延迟τ(t),如下所述:
τ(t)=τ(t-1)+Δτ(t)
=τ(t-1)+μ·fms(t)·pe(t) 等式(2)
其中μ为自适应步长,
Δτ(t)为针对取样周期t的延迟更新值,以及
τ(t)为针对取样周期t的延迟。
较大的自适应步长可能会导致延迟τ(t)较快收敛,而较小的自适应步长可能会导致抖动较少。可基于收敛速度与抖动之间的权衡来选择合适的自适应步长。自适应步长也可能是多种多样的,(例如)以用于采集和跟踪。
在计算等式(2)中的延迟更新值Δτ(t)时,为避免乘法,可自适应地更新延迟如下:
τ(t)=τ(t-1)+μ·sign[fms(t)]·pe(t),等式(3)
其中,sign[fms(t)]是经缩放的调制信号的正负号。自适应步长μ可选为2的方幂。在这种情况下,可通过以下方式获得延迟更新值:(i)使得pe(t)移位由自适应步长确定的具体位数,以及(ii)如果fms(t)小于零,则翻转经移位的pe(t)的正负号。
可以取样周期为单位给出延迟τ(t),且所述延迟τ(t)可分解为整数部分和小数部分。可利用可编程延迟单元获得τ(t)的整数部分,所述可编程延迟单元可提供整数个取样周期的延迟。可利用内插器获得τ(t)的小数部分,所述内插器可提供作为一个取样周期的分数的延迟。
对于任何给定的延迟τ来说(其中τ可为正值或负值),可使得经缩放的调制信号fms(t)延迟τ以获得第二调制信号fm2(t)=fms(t-τ)。可通过在最接近fms(t-τ)的经缩放的调制信号中选择一样本来获得τ的整数部分。可通过内插两个或两个以上位于fms(t-τ)两侧的样本来获得τ的小数部分。
在一个设计中,可使用线性内插法以获得小数延迟。为简单起见,以下描述假定-1≤τ(t)≤1且三个调频样本f(t-1)、f(t)和f(t+1)是可用的,其中f(t)为当前样本,f(t-1)为先前/较旧样本,且f(t+1)为下一/未来样本。可通过延迟经缩放的调制信号并将经延迟信号的最新样本用作f(t+1)来获得这三个样本。
用以获得小数延迟的线性内插法可执行如下:
等式(4)
等式(4)中的设计采用两个乘法——与τ(t)的一个乘法以及与[1-τ(t)]的另一乘法。通过重新排列等式(4)中的各项来减少乘法的数量,如下所示:
等式(5)
等式(5)等效于等式(4)。然而,仅利用与τ(t)的一个乘法来计算fm2(t)。
等式(4)和(5)使用线性内插法来获得小数延迟。也可利用较高阶内插法(例如二次内插法、样条内插法等)来获得小数延迟。
图6展示图3中自适应延迟单元226的设计的框图。在自适应延迟单元226内,延迟计算单元610接收经缩放的调制信号fms(t)和相位误差信号pe(t),并计算针对每一取样周期的延迟τ(t),例如,如等式(2)和(3)中所示。可编程延迟单元620从单元610接收经缩放的调制信号以及延迟的整数部分,并使得经缩放的调制信号延迟整数个取样周期。内插器630从可编程延迟单元620接收输出信号,且从单元610接收延迟的小数部分。内插器630执行内插法以获得小数延迟(例如,如等式(4)或(5)中所示),并提供第二调制信号fm2(t)。
一般来说,一种设备(例如,集成电路、无线通信装置等)可包括能够执行两点调制的DPLL。DPLL可包括相位-数字转换器和在环路中操作的环路滤波器、用于低通调制路径的第一处理单元,以及用于高通调制路径的第二处理单元。第一处理单元可接收输入调制信号,并向环路内部在相位-数字转换器后面且在环路滤波器前面的第一点提供第一调制信号。第二处理单元可接收输入调制信号,并向环路内部在环路滤波器后面的第二点提供第二调制信号。相位-数字转换器可确定环路中的反馈信号与参考信号之间的相位差,并可提供相位差信号。环路滤波器可对基于相位差信号所获得的相位误差信号进行滤波,并提供经滤波的相位误差信号。DPLL可包括其它电路块。
在一个设计中,第一处理单元可包括累加器,其累加输入调制信号以将频率转换为相位并提供第一调制信号。
在一个设计中,第二处理单元可包括自适应缩放单元,其以可变增益缩放输入调制信号。在一个设计中,自适应缩放单元可包括增益计算单元和乘法器,例如,如图5中所示。增益计算单元可基于输入调制信号以及提供给环路滤波器的相位误差信号而确定可变增益。乘法器可使得输入调制信号与可变增益相乘。
第二处理单元可进一步包括自适应延迟单元,其使得输入调制信号延迟可变延迟。在一个设计中,自适应延迟单元可包括延迟计算单元、内插器以及可编程延迟单元。延迟计算单元可基于输入调制信号以及相位误差信号而确定可变延迟。内插器可提供针对输入调制信号的可变延迟的小数部分,所述小数部分在+1与-1取样周期之间。可编程延迟单元可提供针对输入调制信号的可变延迟的整数部分,所述整数部分包括整数个取样周期。
在一个设计中,处理器可经由DPLL的低通调制路径和高通调制路径执行两点调制,所述DPLL包括相位-数字转换器和在环路中操作的环路滤波器。处理器可处理用于低通调制路径的输入调制信号,以获得第一调制信号,且可将所述第一调制信号应用于环路内在相位-数字转换器后面且在环路滤波器前面的第一点。处理器也可处理用于高通调制路径的输入调制信号,以获得第二调制信号,且可将所述第二调制信号应用于环路内在环路滤波器后面的第二点。处理器可通过累加输入调制信号以将频率转换为相位来处理用于低通调制路径的输入调制信号。处理器可通过以可变增益缩放输入调制信号,且可能通过使得输入调制信号延迟可变延迟来处理用于高通调制路径的输入调制信号。
在一个设计中,DPLL可包括累加器、缩放单元、相位-数字转换器、第一加法器、第二加法器、环路滤波器以及分隔器,例如,如图2和图3中所示。累加器可累加输入调制信号以将频率转换为相位,并可提供第一调制信号。缩放单元可以可变增益缩放输入调制信号,以获得第二调制信号。相位-数字转换器可确定反馈信号与参考信号之间的相位差,并可提供相位差信号。第一加法器可使得相位差信号与第一调制信号相加,并可提供相位误差信号。环路滤波器可对相位误差信号进行滤波,并可提供经滤波的相位误差信号。第二加法器可使得经滤波的相位误差信号和第二调制信号相加,并可提供用于振荡器的控制信号。所述分隔器可在频率上从振荡器来分隔经调制的信号,并可提供反馈信号。DPLL可进一步包括自适应延迟单元,其可使得输入调制信号延迟可变延迟,例如,如图3中所示。
图7展示用于操作两点调制所用DPLL的过程700的设计。输入调制信号可经累加以将频率转换为相位,并可获得第一调制信号(块712)。所述输入调制信号可按可变增益进行缩放,且可经进一步延迟可变延迟,以获得第二调制信号(块714)。可分别基于输入调制信号和相位误差信号确定可变增益和可变延迟,例如,如等式(1)、(2)和(3)中所示。可确定反馈信号与参考信号之间的相位差以获得相位差信号(块716)。所述相位差信号与所述第一调制信号可经相加以获得相位误差信号(块718)。所述相位误差信号可经滤波以获得经滤波的相位误差信号(块720)。所述经滤波的相位误差信号与所述第二调制信号可经相加以获得用于振荡器的控制信号(块722)。来自振荡器的经调制的信号可经在频率上分隔以获得反馈信号(块724)。
本文中描述的DPLL可用于例如通信、计算、联网、个人电子设备等各种应用中。举例来说,DPLL可用于无线通信装置、蜂窝式电话、个人数字助理(PDA)、手持式装置、游戏装置、计算装置、膝上型计算机、消费电子装置、个人计算机、无绳电话、无线本地环路(WLL)站等。下文描述DPLL在无线通信装置中的示范性使用。
图8展示用于无线通信系统的无线通信装置800的设计的框图。无线装置800可为蜂窝式电话、终端、手持机、无线调制解调器等。所述无线通信系统可为码分多址(CDMA)系统、全球移动通信(GSM)系统、正交频分多址(OFDMA)系统等。
无线装置800能够经由接收路径和发射路径而提供双向通信。在接收路径中,基站(未显示)所发射的信号由天线810接收,并提供给接收器812。接收器812调节并数字化所接收的信号,且向模块820提供样本用于进一步处理。在发射路径中,发射器816接收要从模块820发射的数据,处理并调节该数据,并产生经调制的信号,所述经调制的信号经由天线810发射到基站。接收器812和发射器816可支持CDMA、GSM、OFDMA等。
模块820包括多种处理单元、接口单元以及存储器单元,例如(举例来说),调制解调器处理器822、精简指令集计算机/数字信号处理器(RISC/DSP)824、控制器/处理器826、存储器828、输入/输出(I/O)电路830以及DPLL 832。调制解调器处理器822可执行针对数据发射和接收的处理,例如,编码、调制、解调、解码等。RISC/DSP 824可执行针对无线装置800的一般和专门处理。控制器/处理器826可引导模块820内部各个单元的操作。存储器828可存储用于模块820内部各个单元的数据和/或指令。I/O电路830可与外部I/O装置840通信。DPLL 832可产生用于模块820内部的处理单元的时钟。
DPLL 814可产生针对降频转换和/或解调而由接收器812使用的接收本机振荡器(LO)信号。DPLL 818可产生针对增频转换和/或调制而由发射器816使用的发射LO信号。可利用图2中的DPLL 200、图3中的DPLL 202或具有两点调制(TPM)的其它某种DPLL来实施DPLL 814和/或818。参考振荡器842可产生用于DPLL 814、818和/或832的精确参考信号。参考振荡器842可为XO、VCXO、TCXO等。
可在IC、模拟IC、射频IC(RFIC)、混合信号IC、专用集成电路(ASIC)、印刷电路板(PCB)、电子装置等上实施本文描述的DPLL。也可利用多种IC工艺技术制造DPLL,例如,互补金属氧化物半导体(CMOS)、N沟道金属氧化物半导体(NMOS)、P沟道金属氧化物半导体(PMOS)、双极结式晶体管(BJT)、双极CMOS(BiCMOS)、硅锗(SiGe)、砷化镓(GaAs)等。
本文描述的实施DPLL的设备可为独立装置,或者可为较大装置的一部分。一种装置可为:(i)独立IC;(ii)可包括用于存储数据和/或指令的存储器IC的一个或一个以上IC的集合;(iii)例如RF接收器(RFR)或RF发射器/接收器(RTR)等RFIC;(iv)例如移动台调制解调器(MSM)等ASIC;(v)可嵌入其它装置内的模块;(vi)接收器、蜂窝式电话、无线装置、手持机或移动单元;(vii)等等。
在一个或一个以上示范性设计中,可以硬件、软件、固件或其任一组合来实施所描述的功能。如果实施于软件中,则可将功能作为计算机可读媒体上的一个或一个以上指令或代码而加以存储或传输。计算机可读媒体包括计算机存储媒体与包括促进计算机程序从一处传递到另一处的任何媒体的通信媒体两者。存储媒体可为可由计算机存取的任何可用媒体。以实例方式(且并非限制),所述计算机可读媒体可包含RAM、ROM、EEPROM、CD-ROM或其它光盘存储装置、磁盘存储装置或其它磁性存储装置,或可用于载送或存储呈指令或数据结构的形式的所要程序代码且可由计算机存取的任何其它媒体。同样,可恰当地将任何连接称作计算机可读媒体。举例来说,如果使用同轴电缆、光纤电缆、双绞线、数字订户线(DSL)或例如红外线、无线电及微波的无线技术从网站、服务器或其它远程源传输软件,则同轴电缆、光纤电缆、双绞线、DSL或例如红外线、无线电及微波的无线技术包括于媒体的定义中。如本文中所使用,磁盘及光盘包括压缩光盘(CD)、激光光盘、光学光盘、数字多功能光盘(DVD)、软磁盘及蓝光光盘,其中磁盘通常磁性地再现数据,而光盘使用激光光学地再现数据。上文的组合也应包括在计算机可读媒体的范围内。
本发明的先前描述经提供以使所属领域的技术人员能够制造或使用本发明。所属领域的技术人员将容易明白本发明的各种修改,且在不偏离本发明的范围的情况下,本文中所界定的一般原理可适用于其它变化。因此,不希望本发明限于本文中描述的实例和设计,而是赋予其与本文中揭示的原理和新颖特征相一致的最广范围。
Claims (23)
1.一种电子设备,其包含:
数字锁相环DPLL,其包含
相位-数字转换器和在环路中操作的环路滤波器,
第一处理单元,其用于低通调制路径,且操作以接收输入调制信号并向所述环路内部在所述相位-数字转换器后面且在所述环路滤波器前面的第一点提供第一调制信号,以及
第二处理单元,其用于高通调制路径,且操作以接收所述输入调制信号并向所述环路内部在所述环路滤波器后面的第二点提供第二调制信号,所述第二处理单元包含:
自适应缩放单元,其操作以按可变增益缩放所述输入调制信号,所述自适应缩放单元包含:
增益计算单元,其操作以基于所述输入调制信号以及提供给所述环路滤波器的相位误差信号而确定所述可变增益,以及
乘法器,其操作以使得所述输入调制信号与所述可变增益相乘。
2.根据权利要求1所述的设备,其中所述第一处理单元包含
累加器,其操作以累加所述输入调制信号从而将频率转换为相位,并提供所述第一调制信号。
3.根据权利要求1所述的设备,其中所述第二处理单元进一步包含
自适应延迟单元,其操作以使得所述输入调制信号延迟可变延迟。
4.根据权利要求3所述的设备,其中所述自适应延迟单元包含
延迟计算单元,其操作以基于所述输入调制信号以及提供给所述环路滤波器的相位误差信号而确定所述可变延迟,以及
内插器,其操作以提供针对所述输入调制信号的所述可变延迟的小数部分,所述小数部分在-1取样周期与+1取样周期之间。
5.根据权利要求4所述的设备,其中所述自适应延迟单元进一步包含
可编程延迟单元,其操作以提供针对所述输入调制信号的所述可变延迟的整数部分,所述整数部分包含整数个取样周期。
6.根据权利要求1所述的设备,其中所述相位-数字转换器操作以确定所述环路中的反馈信号与参考信号之间的相位差并提供相位差信号,且其中所述环路滤波器操作以对基于所述相位差信号获得的相位误差信号进行滤波,并提供经滤波的相位误差信号。
7.根据权利要求6所述的设备,其中所述DPLL进一步包含
第一加法器,其操作以使得所述相位差信号与所述第一调制信号相加,并提供所述相位误差信号,
第二加法器,其操作以使得所述经滤波的相位误差信号与所述第二调制信号相加,并提供用于振荡器的控制信号,以及
分隔器,其操作以在频率上从所述振荡器分隔经调制的信号,并提供所述反馈信号。
8.根据权利要求6所述的设备,其中所述相位-数字转换器包含
信号多路复用器,其操作以接收所述参考信号和所述反馈信号,提供所述参考信号和所述反馈信号中的较早者作为较早信号,且提供所述参考信号和所述反馈信号中的较晚者作为较晚信号,以及
时间-数字转换器,其操作以确定所述较早信号与所述较晚信号之间的相位差,并提供所述相位差信号。
9.根据权利要求1所述的设备,其中所述设备为集成电路。
10.根据权利要求1所述的设备,其中所述设备为无线通信装置。
11.一种操作数字锁相环DPLL的设备,其包含:
用于经由包含相位-数字转换器以及在环路中操作的环路滤波器的数字锁相环DPLL的低通调制路径和高通调制路径来执行两点调制的装置,
用于处理用于所述低通调制路径的输入调制信号以获得第一调制信号的装置,
用于将所述第一调制信号应用于所述环路内部在所述相位-数字转换器后面且在所述环路滤波器前面的第一点的装置,
用于处理用于所述高通调制路径的所述输入调制信号以获得第二调制信号的装置,
用于将所述第二调制信号应用于所述环路内部在所述环路滤波器后面的第二点的装置;
用于通过累加所述输入调制信号从而将频率转换为相位来处理用于所述低通调制路径的所述输入调制信号的装置,以及
用于通过以可变增益缩放所述输入调制信号来处理用于所述高通调制路径的所述输入调制信号的装置,其中所述可变增益是基于所述输入调制信号及提供给所述环路滤波器的相位误差信号而确定的。
12.一种电子设备,其包含:
数字锁相环DPLL,其包含
累加器,其操作以累加输入调制信号来将频率转换为相位,从而获得第一调制信号;
缩放单元,其操作以按可变增益缩放所述输入调制信号,从而获得第二调制信号,所述缩放单元包含:
增益计算单元,其操作以基于所述输入调制信号以及提供给环路滤波器的相位误差信号而确定所述可变增益,以及
乘法器,其操作以使得所述输入调制信号与所述可变增益相乘;
相位-数字转换器,其操作以确定反馈信号与参考信号之间的相位差,并提供相位差信号;
第一加法器,其操作以使得所述相位差信号与所述第一调制信号相加,并提供相位误差信号;
所述环路滤波器,其操作以对所述相位误差信号进行滤波,并提供经滤波的相位误差信号;以及
第二加法器,其操作以使得所述经滤波的相位误差信号与所述第二调制信号相加,并提供用于振荡器的控制信号。
13.根据权利要求12所述的设备,其中所述DPLL进一步包含
分隔器,其操作以在频率上从所述振荡器分隔经调制的信号,并提供所述反馈信号。
14.根据权利要求12所述的设备,其中所述DPLL进一步包含
自适应延迟单元,其操作以使得所述输入调制信号延迟可变延迟。
15.一种操作数字锁相环DPLL的方法,其包含:
累加输入调制信号以将频率转换为相位且获得第一调制信号;
基于所述输入调制信号以及提供给环路滤波器的相位误差信号而确定可变增益;
将所述输入调制信号与所述可变增益相乘以缩放所述输入调制信号,并获得第二调制信号;
确定反馈信号与参考信号之间的相位差,以获得相位差信号;
使得所述相位差信号与所述第一调制信号相加,以获得相位误差信号;
对所述相位误差信号进行滤波,以获得经滤波的相位误差信号;以及
使得所述经滤波的相位误差信号与所述第二调制信号相加,以获得用于振荡器的控制信号。
16.根据权利要求15所述的方法,其进一步包含:
在频率上从所述振荡器分隔经调制的信号,以获得所述反馈信号。
17.根据权利要求15所述的方法,其进一步包含:
使得所述输入调制信号延迟可变延迟,以获得所述第二调制信号。
18.根据权利要求17所述的方法,其进一步包含:
基于所述输入调制信号和所述相位误差信号而确定所述可变延迟。
19.根据权利要求15所述的方法,其进一步包含:
基于所述输入调制信号和所述相位误差信号而确定所述可变增益。
20.一种操作数字锁相环DPLL的设备,其包含:
用于累加输入调制信号以将频率转换为相位并获得第一调制信号的装置;
用于基于所述输入调制信号以及提供给环路滤波器的相位误差信号而确定可变增益的装置;
用于将所述输入调制信号与所述可变增益相乘以缩放所述输入调制信号,并获得第二调制信号的装置;
用于确定反馈信号与参考信号之间的相位差以获得相位差信号的装置;
用于使得所述相位差信号与所述第一调制信号相加以获得相位误差信号的装置;
用于对所述相位误差信号进行滤波以获得经滤波的相位误差信号的装置;以及
用于使得所述经滤波的相位误差信号与所述第二调制信号相加以获得用于振荡器的控制信号的装置。
21.根据权利要求20所述的操作数字锁相环DPLL的设备,其进一步包含:
用于使得所述输入调制信号延迟可变延迟以获得所述第二调制信号的装置。
22.根据权利要求21所述的操作数字锁相环DPLL的设备,其进一步包含:
用于基于所述输入调制信号和所述相位误差信号而确定所述可变延迟的装置。
23.根据权利要求20所述的操作数字锁相环DPLL的设备,其进一步包含:
用于基于所述输入调制信号和所述相位误差信号而确定所述可变增益的装置。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/432,468 | 2009-04-29 | ||
US12/432,468 US8076960B2 (en) | 2009-04-29 | 2009-04-29 | Digital phase-locked loop with two-point modulation using an accumulator and a phase-to-digital converter |
PCT/US2010/033044 WO2010127168A1 (en) | 2009-04-29 | 2010-04-29 | Digital phase-locked loop with two-point modulation using an accumulator and a phase-to-digital converter |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102414980A CN102414980A (zh) | 2012-04-11 |
CN102414980B true CN102414980B (zh) | 2015-04-22 |
Family
ID=42284061
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201080018601.5A Active CN102414980B (zh) | 2009-04-29 | 2010-04-29 | 具有使用累加器和相位-数字转换器的两点调制的数字锁相环 |
Country Status (6)
Country | Link |
---|---|
US (1) | US8076960B2 (zh) |
EP (1) | EP2430745B1 (zh) |
JP (1) | JP5307291B2 (zh) |
KR (1) | KR101273397B1 (zh) |
CN (1) | CN102414980B (zh) |
WO (1) | WO2010127168A1 (zh) |
Families Citing this family (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI364169B (en) * | 2008-12-09 | 2012-05-11 | Sunplus Technology Co Ltd | All digital phase locked loop circuit |
KR101024243B1 (ko) * | 2009-06-02 | 2011-03-29 | 주식회사 하이닉스반도체 | 버스트 트래킹 지연고정루프 |
US8509371B2 (en) * | 2009-09-29 | 2013-08-13 | Analog Devices, Inc. | Continuous-rate clock recovery circuit |
US7902891B1 (en) * | 2009-10-09 | 2011-03-08 | Panasonic Corporation | Two point modulator using voltage control oscillator and calibration processing method |
US8339165B2 (en) * | 2009-12-07 | 2012-12-25 | Qualcomm Incorporated | Configurable digital-analog phase locked loop |
US8446191B2 (en) * | 2009-12-07 | 2013-05-21 | Qualcomm Incorporated | Phase locked loop with digital compensation for analog integration |
KR101202682B1 (ko) * | 2010-06-21 | 2012-11-19 | 에스케이하이닉스 주식회사 | 위상고정루프 |
JP5609585B2 (ja) * | 2010-11-25 | 2014-10-22 | ソニー株式会社 | Pll回路、pll回路の誤差補償方法及び通信装置 |
US8253458B2 (en) * | 2011-01-11 | 2012-08-28 | Freescale Semiconductor, Inc. | Digital phase locked loop with reduced switching noise |
US8669794B2 (en) | 2012-02-21 | 2014-03-11 | Qualcomm Incorporated | Circuit for detecting a voltage change using a time-to-digital converter |
US9000858B2 (en) * | 2012-04-25 | 2015-04-07 | Qualcomm Incorporated | Ultra-wide band frequency modulator |
US9014322B2 (en) * | 2012-05-23 | 2015-04-21 | Finisar Corporation | Low power and compact area digital integrator for a digital phase detector |
CN102946370B (zh) * | 2012-12-05 | 2015-04-22 | 天津光电通信技术有限公司 | 一种基于fpga实现fm调频和解调数字逻辑电路的方法 |
US9331704B2 (en) | 2013-02-01 | 2016-05-03 | Qualcomm Incorporated | Apparatus and method for generating an oscillating output signal |
KR20140113216A (ko) | 2013-03-15 | 2014-09-24 | 삼성전자주식회사 | 위상-디지털 컨버터를 이용한 디지털 위상 동기 루프 회로, 그 동작 방법 및 이를 포함하는 장치 |
US9020089B2 (en) | 2013-07-12 | 2015-04-28 | Infineon Technologies Ag | Phase-locked loop (PLL)-based frequency synthesizer |
KR102090185B1 (ko) * | 2013-10-18 | 2020-03-17 | 현대모비스 주식회사 | 위상 잡음 최적화 장치 및 방법 |
US9395698B2 (en) * | 2014-10-14 | 2016-07-19 | Intel Corporation | Bang-bang time to digital converter systems and methods |
US9484859B2 (en) | 2014-11-05 | 2016-11-01 | Mediatek Inc. | Modulation circuit and operating method thereof |
KR102418966B1 (ko) * | 2016-01-11 | 2022-07-11 | 한국전자통신연구원 | 디지털 위상 고정 루프 및 그의 구동방법 |
US9832011B1 (en) * | 2016-06-30 | 2017-11-28 | Intel IP Corporation | Performance indicator for phase locked loops |
DE102016115657A1 (de) * | 2016-08-23 | 2018-03-01 | Infineon Technologies Ag | Phasenregelkreis |
CN110199481B (zh) | 2016-10-20 | 2021-04-20 | 华为技术有限公司 | 具有高精度的数字可控振荡器 |
CN113196184B (zh) * | 2018-10-22 | 2022-10-18 | 盈诺飞公司 | 宽测量范围高灵敏度时间数字转换器 |
US10819355B1 (en) | 2019-09-24 | 2020-10-27 | Nxp Usa, Inc. | Phase to digital converter |
EP3840219B1 (en) * | 2019-12-20 | 2022-11-09 | Stichting IMEC Nederland | Signal generator |
KR20220032365A (ko) | 2020-09-07 | 2022-03-15 | 삼성전자주식회사 | 위상 고정 루프 및 이를 포함하는 전자 장치 |
US11075784B1 (en) | 2020-09-08 | 2021-07-27 | Apple Inc. | Wideband multiphase transmitter with two-point modulation |
US11418370B2 (en) * | 2021-01-14 | 2022-08-16 | Micron Technology, Inc. | Time-variable decision feedback equalization |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7443206B1 (en) * | 2006-01-06 | 2008-10-28 | Sun Microsystems, Inc. | High-frequency linear phase-frequency detector with wide-pulse outputs |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0718963A1 (en) * | 1994-12-22 | 1996-06-26 | AT&T Corp. | Method and apparatus for broadband frequency modulation of a phase-locked frequency synthesizer |
GB2354649A (en) * | 1999-09-22 | 2001-03-28 | Cadence Design Systems Inc | Method and apparatus for generating a modulated radio frequency output signal |
US6809598B1 (en) * | 2000-10-24 | 2004-10-26 | Texas Instruments Incorporated | Hybrid of predictive and closed-loop phase-domain digital PLL architecture |
DE10127612A1 (de) * | 2001-06-07 | 2003-01-02 | Infineon Technologies Ag | Zwei-Punkt-Modulator mit PLL-Schaltung und vereinfachter digitaler Vorfilterung |
US6892057B2 (en) * | 2002-08-08 | 2005-05-10 | Telefonaktiebolaget Lm Ericsson (Publ) | Method and apparatus for reducing dynamic range of a power amplifier |
US6700447B1 (en) * | 2002-09-06 | 2004-03-02 | Telefonaktiebolaget Lm Ericsson (Publ) | Trimming of a two point phase modulator |
KR100976375B1 (ko) * | 2002-09-06 | 2010-08-18 | 텔레포나크티에볼라게트 엘엠 에릭슨(피유비엘) | 2점 위상변조기의 트리밍 |
JP3934585B2 (ja) * | 2003-08-22 | 2007-06-20 | 松下電器産業株式会社 | 広帯域変調pll、広帯域変調pllのタイミング誤差補正システム、変調タイミング誤差補正方法および広帯域変調pllを備えた無線通信装置の調整方法 |
JP4437097B2 (ja) * | 2004-03-02 | 2010-03-24 | パナソニック株式会社 | 2点変調型周波数変調装置及び無線送信装置 |
JP2006050573A (ja) * | 2004-06-28 | 2006-02-16 | Sanyo Electric Co Ltd | 送信方法および装置ならびに受信方法および装置 |
US7443261B2 (en) * | 2004-12-24 | 2008-10-28 | Matsushita Electric Industrial Co., Ltd. | Phase modulating apparatus, communication device, mobile wireless unit, and phase modulating method |
US7706496B2 (en) | 2005-01-31 | 2010-04-27 | Skyworks Solutions, Inc. | Digital phase detector for a phase locked loop |
US7403750B2 (en) * | 2005-04-25 | 2008-07-22 | Nokia Corporation | Reuse of digital-to-analog converters in a multi-mode transmitter |
US7542519B2 (en) * | 2005-12-29 | 2009-06-02 | Crestcom, Inc. | Radio frequency transmitter and method therefor |
US7425874B2 (en) | 2006-06-30 | 2008-09-16 | Texas Instruments Incorporated | All-digital phase-locked loop for a digital pulse-width modulator |
US7535311B2 (en) * | 2006-11-30 | 2009-05-19 | Infineon Technologies Ag | Direct wideband modulation of a frequency synthesizer |
US20080205571A1 (en) * | 2007-02-27 | 2008-08-28 | Khurram Muhammad | System and Method for Time Aligning Signals in Transmitters |
US8193866B2 (en) * | 2007-10-16 | 2012-06-05 | Mediatek Inc. | All-digital phase-locked loop |
US7728690B2 (en) * | 2007-10-19 | 2010-06-01 | Qualcomm, Incorporated | Method and apparatus for compensating for tuning nonlinearity of an oscillator |
US7760042B2 (en) * | 2008-06-26 | 2010-07-20 | Infineon Technologies Ag | Phase locked loop based frequency modulator with accurate oscillator gain adjustment |
US7974807B2 (en) * | 2008-09-18 | 2011-07-05 | Qualcomm Incorporated | Adaptive calibration for digital phase-locked loops |
-
2009
- 2009-04-29 US US12/432,468 patent/US8076960B2/en active Active
-
2010
- 2010-04-29 CN CN201080018601.5A patent/CN102414980B/zh active Active
- 2010-04-29 EP EP10716247.1A patent/EP2430745B1/en active Active
- 2010-04-29 KR KR1020117028532A patent/KR101273397B1/ko active IP Right Grant
- 2010-04-29 JP JP2012508749A patent/JP5307291B2/ja active Active
- 2010-04-29 WO PCT/US2010/033044 patent/WO2010127168A1/en active Application Filing
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7443206B1 (en) * | 2006-01-06 | 2008-10-28 | Sun Microsystems, Inc. | High-frequency linear phase-frequency detector with wide-pulse outputs |
Also Published As
Publication number | Publication date |
---|---|
US20100277211A1 (en) | 2010-11-04 |
CN102414980A (zh) | 2012-04-11 |
JP5307291B2 (ja) | 2013-10-02 |
JP2012525795A (ja) | 2012-10-22 |
WO2010127168A1 (en) | 2010-11-04 |
KR20120024680A (ko) | 2012-03-14 |
KR101273397B1 (ko) | 2013-06-11 |
EP2430745A1 (en) | 2012-03-21 |
EP2430745B1 (en) | 2020-08-12 |
US8076960B2 (en) | 2011-12-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102414980B (zh) | 具有使用累加器和相位-数字转换器的两点调制的数字锁相环 | |
CN102273066B (zh) | 具有两点调制和自适应延迟匹配的数字锁相回路 | |
CN102369671B (zh) | 具有改进的分辨率的时间-数字转换器(tdc) | |
JP5546812B2 (ja) | デルタ−シグマ・ディジタル/アナログ・コンバータ付きの効率的ハードウェアのトランシーバ | |
CN102308478B (zh) | 具有多个调谐环路的频率合成器 | |
EP2055003B1 (en) | Reference signal generation for multiple communication systems | |
CN103814524B (zh) | 在反馈环路中具有相位校正的锁相环 | |
US8442466B2 (en) | FM transmitter with a delta-sigma modulator and a phase-locked loop | |
US8400195B2 (en) | Synchronization scheme with adaptive reference frequency correction | |
CN102177656A (zh) | 时钟净化锁相环 | |
CN103348644A (zh) | 两点调制数字锁相环 | |
KR20100099754A (ko) | 게이팅된 시간-디지털 변환기를 갖는 디지털 위상-록 루프 | |
EP3440775B1 (en) | Phase locked loop, phase locked loop arrangement, transmitter and receiver and method for providing an oscillator signal | |
EP3232278A1 (en) | Calibration method and apparatus for high tdc resolution | |
US20170371990A1 (en) | Model-based calibration of an all-digital phase locked loop | |
US8674741B2 (en) | Delay chain circuit | |
JP4445415B2 (ja) | 周波数変調装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |