CN102412840B - 超低电压的自动调零的多阶段高速cmos比较器 - Google Patents
超低电压的自动调零的多阶段高速cmos比较器 Download PDFInfo
- Publication number
- CN102412840B CN102412840B CN201110343582XA CN201110343582A CN102412840B CN 102412840 B CN102412840 B CN 102412840B CN 201110343582X A CN201110343582X A CN 201110343582XA CN 201110343582 A CN201110343582 A CN 201110343582A CN 102412840 B CN102412840 B CN 102412840B
- Authority
- CN
- China
- Prior art keywords
- transistor
- feedback
- node
- grid
- stage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
- H03F3/45183—Long tailed pairs
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45479—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
- H03F3/45632—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit
- H03F3/45636—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by using feedback means
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/261—Amplifier which being suitable for instrumentation applications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/294—Indexing scheme relating to amplifiers the amplifier being a low noise amplifier [LNA]
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/453—Controlling being realised by adding a replica circuit or by using one among multiple identical circuits as a replica circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45616—Indexing scheme relating to differential amplifiers the IC comprising more than one switch, which are not cross coupled
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45628—Indexing scheme relating to differential amplifiers the LC comprising bias stabilisation means, e.g. DC level stabilisation means, and temperature coefficient dependent control, e.g. DC level shifting means
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Abstract
为了用于一精密ADC,一个前置放大器电路可以被级联并驱动一锁存器。该前置放大器有一主要部分和一反馈部分,反馈部分连接反馈电阻,而不会在主要部分产生电压降。偏移电荷在自动调零阶段存储在偏移电容上,在放大阶段则被传输门隔离。偏移电容驱动反馈晶体管的栅极,其驱动主要部分的输出节点。反馈部分内的自动调零流入晶体管在线性区域工作运行,而主要部分内的电流流入晶体管在饱和区域工作运行。可以增加反冲电荷隔离晶体管用于电荷隔离。均衡输出也可以被一个均衡传输门来均衡。由于折叠的反馈电阻安排,甚至可以支持一个非常低的电源电压用于高速运行,而且消除偏移。
Description
【技术领域】
本发明涉及模数转换器(ADC),特别涉及用于ADC的一个比较器。
【背景技术】
对于一些高精度的应用,差分输入上不能容忍有偏移电压(Offset voltages)。一个常见的应用就是高解析度的模数转换器(ADC)。一个ADC是不能容忍大于最低有效位(LSB)的输入偏移的,因为LSB精度将被丢失。
因为一个单阶段放大器的增益带宽积是恒定的,所以几个放大器阶段经常级联在一起。级联会提供一个期望的放大因子,具有最小延迟。一个级联的前置放大器可以将一个小的输入电荷放大以产生一个足够大的输出电荷,然后其驱动一个锁存器,该锁存器通常是一个精密装置如ADC的一部分。
但是,在级联的前置放大器上的任意随机输入偏移会传播通过级联的放大器阶段,最后的放大偏移会大大降低系统精度。
可以使用自动调零技术来消除这种偏移。通常使用两个相位来为级联放大器提供时钟,其中偏移电荷存储在一个相位里,信号放大则出现在另一个相位里。
已经降低电源电压来避免损害晶体管(晶体管已经缩小了用于高级的半导体过程)。较低的电源电压会带来电路设计的挑战,因为在一些电路里晶体管饱和电压会切断(cut)残余的电源电压。通过晶体管I*R压降,残余电压(remaining voltage)会进一步降低。传统的放大器电路具有与电阻串联的饱和晶体管,当电源电压降低时,只留下很小的空间给放大晶体管运行。
期望有一个前置放大器阶段,能消除因为电阻串联饱和晶体管而带来的I*R压降。期望放大器能在降低的电源电压下工作运行。也期望能有自动调零的放大器和折叠的晶体管电路设计用于精密应用,如用于一个ADC。
精密ADC应用如图1-2。
一个具有自动调零输入偏移的前置放大器可以用于精密ADC应用,这将在以下描述,如图1-2所示。前置放大器也可以用于其他精密应用,如低噪声放大器、高精度测量放大器、高精度比较器、任意偏移消除放大器、DAC等等。
逐次逼近式ADC(Successive-approximation ADC)使用一系列阶段将一个模拟电压转换为数字比特。每个阶段都比较一个模拟电压和一个参考电压,产生一个数字比特。在分级式ADC(sub-ranging ADC)里,每个阶段比较一个模拟电压和几个电压电平,所以每个阶段产生几个比特。在管线里,后面的阶段比前面的阶段产生更低的有效数字(lower-significantdigital bits)。
算法式ADC、循环式ADC都使用一个回路来转换模拟电压。该模拟电压被采样和比较,以产生一个最高有效数字。然后该数字比特再被转换回模拟并被模拟电压减去,而产生一个残余电压。然后该残余电压乘以2再环回到比较器,以产生下一个数字比特。因此数字比特是在同一个比较器阶段经过多次循环而产生的。
图1显示一个逐次逼近式ADC。逐次逼近寄存器SAR 302接收一个时钟CLK并包含一个寄存器数值,该数值会逐渐改变,慢慢接近于模拟输入电压VIN。例如,当与VIN 0.312伏特比较时,SAR 302里的数值刚开始是0.5,然后0.25,然后0.32,然后0.28,然后0.30,然后0.31,然后0.315,然后0.313,然后0.312。SAR 302输出当前寄存器数值到DAC 300,DAC 300接收一个参考电压VREF,并将该寄存器数值转换为一个模拟电压VA。
输入模拟电压VIN施加在取样保持电路S/H 304上,其对VIN数值采样并保持。例如,一个电容可以被VIN充电,然后该电容与VIN隔离并保持该模拟电压。被取样保持电路304采样了的输入电压被施加到比较器306的反相输入端上。被转换的模拟电压VA则施加到比较器306的同相输入端。
比较器306比较被转换的模拟电压VA和被采样的输入电压,当被转换的模拟电压VA高于采样的VIN,就产生一个高输出,SAR 302内的寄存器数值太高。然后SAR 302的寄存器数值可以降低。
当被转换的模拟电压VA低于采样的输入电压,比较器306就产生一个低输出给SAR 302。SAR 302内的寄存器数值太低。然后SAR 302的寄存器数值可以升高用于下一个循环。
SAR 302的寄存器数值是N比特的二进制数值,D(N-1)是最高有效位(MSB),D0是最低有效位(LSB)。SAR 302刚开始可以设置MSB为D(N-1),然后比较被转换的模拟电压VA和输入电压VIN,然后调整MSB和/或根据比较而设置下一个MSN为D(N-2)。重复该设置和比较直到N次循环后设置LSB。在最后一次循环后,循环结束信号EOC被激活,指示结束。可以和SAR 302一起使用一个状态机或其他控制器,或者包含在SAR 302内,以控制顺序。
也可以用一系列前置放大器阶段和一个最终锁存器来替代比较器306。图2A是前置放大器和锁存器阶段的响应图。前置放大器阶段有负的响应,如曲线312所示,而最终锁存器有正响应,如曲线310所示。对于低电压,曲线312在曲线310的上方和左方,表示前置放大器比锁存器需要更短的时间去达到同一VOUT电压。但是,对于更高的VOUT电压,曲线310在曲线312的上方,表示对于大数值VOUT,锁存器比前置放大器更快达到更大的电压输出。
图2B显示一系列前置放大器和一个最终锁存器。前置放大器阶段320、322、324、326、328是放大器,其增加VIN和VA之间的电压差。特别是接近比较结束时当设置LSB时,VIN和VA之间的差异非常小。这个电压差被前置放大器阶段逐渐增加,直到最后阶段。锁存器阶段330锁存该电压差以产生比较信号,比较信号反馈回SAR 302。因此阶段320-330代替图1中的比较器306。
通过组合一系列前置放大器阶段和有正响应的最终锁存器,可以达到快速的响应时间。前置放大器阶段逐渐放大和增加VIN和VA之间的电压差,直到放大的电压差足够大到驱动最终的锁存器。通过使用低增益、宽带宽的前置放大器,可以最小化延迟时间。
期望前置放大器阶段可以用于一个精密ADC。也期望前置放大器能消除由于电阻串联饱和晶体管而引起的I*R电压降,并能在降低的电源电压下工作运行。还期望能有自动调零的放大器和折叠的晶体管电路设计用于精密应用,如用于图1中的ADC。
【附图说明】
图1显示一个逐次逼近式ADC。
图2A是前置放大器和锁存器阶段的响应图。
图2B显示一系列前置放大器和一个最终锁存器。
图3是一个高速锁存器的示意图。
图4是第一实施例的前置放大器阶段和一个折叠电阻(foldedresistor)的示意图。
图5是前置放大器自动调零的波形图。
图6是存储在前置放大器内一个偏移的波形图。
图7是第二实施例的前置放大器和反冲电荷隔离(kickbackcharge isolation)的示意图。
图8是第三实施例的前置放大器和均衡器的示意图。
【具体实施方式】
本发明涉及一个改进的精密自动调零比较器和放大器。以下描述使本领域技术人员能够依照特定应用及其要求制作和使用在此提供的本发明。所属领域的技术人员将明了对优选实施例的各种修改,且本文所界定的一般原理可应用于其它实施例。因此,本发明不希望限于所展示和描述的特定实施例,而是应被赋予与本文所揭示的原理和新颖特征一致的最广范围。
图3是一个高速锁存器的示意图。图3中的高速锁存器产生锁存输出OUT,OUT可以是ADC的一部分,如图1中的SAR 302。锁存器输入LATP、LATN可以是图2B所示的级联前置放大器的最后阶段的输出,级联中的每个阶段可以使用图4-6中的其中一个电路。
一个偏压BIASP施加到P通道偏压晶体管46的栅极,晶体管46提供电流到P通道差分晶体管48、49(differential transistors)的源极。锁存器输入LATP、LATN是差分信号,其是级联前置放大器的最后阶段的输出。LATP施加到P通道差分晶体管48的栅极,而LATN施加到P通道差分晶体管49的栅极。
交叉连接的与非(NAND)门40、42形成一个双稳态,其通过逆变器44驱动输出OUT。当CLK是高和CLKB是低的时候,交叉连接的P通道晶体管22、24帮助设置双稳态,关闭传输门晶体管30、32、34、36(transmission gate transistors),打开P通道源晶体管20、26(source transistors),以保持到NAND与非门40、42的输入的状态。
当时钟CLK是低,CLKB是高时,P通道源晶体管20、26关闭,传输门晶体管30、32、34、36打开,允许锁存器被输入LATP、LATN设置或重设。N通道共源共栅晶体管28、29(cascode transistors)在其栅极上接收一共源共栅偏压CASCN,每个形成一源跟随器连接到传输门。当传输门打开(CLKB为高)时,电流由N通道电流流入晶体管38、39(current sink transistors)拉下而流经N通道共源共栅晶体管28、29。
当LATP高于LATN时,施加在P通道差分晶体管48栅极上的LATP引导较少的电流到N通道电流流入晶体管38的漏极。这允许更多的电流流经共源共栅晶体管28,将NAND门42的输入拉得更低,设置OUT为高。
图4是第一实施例的前置放大器阶段和一折叠电阻的示意图。反馈电阻50、52不是串联在电源和地之间,因此不会降低电压,不会有V=I*R电压降。这允许两个P通道晶体管和一个饱和N通道晶体管串联在放大器主要部分的Vcc和地之间(晶体管68、60、54),两个P通道晶体管、一个传输门、和一个饱和N通道晶体管串联在放大器反馈部分的Vcc和地之间(晶体管30、74、70/72、76)。电源可以低至饱和晶体管电压降的三倍。
图4电路可以是级联前置放大器的第一阶段,或是任意的中间阶段,或是驱动图3锁存器的最后阶段。输入INP、INN可以是来自前一阶段放大器的LATP、LATN输出,或者是外部输入(当放大器是第一阶段时)。类似地,输出LATP、LATN可以驱动级联中下一阶段的INP、INN输入,或者可以驱动图3锁存器的LATP、LATN输入。
当自动调零信号AZ是低时,开关61、65连接INP到P通道差分晶体管60的栅节点GP,但是在自动调零期间,将栅节点GP接地。类似地,当自动调零信号AZ是低时,开关63、67连接INN到P通道差分晶体管62的栅节点GN,但是在自动调零期间,将栅节点GN接地。
N通道电流流入晶体管54、56在其栅极上接收共模反馈偏压CMFB,并从P通道差分晶体管60、62的漏极吸入电流,它们也分别是锁存器输出LATN、LATP。
P通道源晶体管68接受偏压BIASP,并提供电流给主放大器部分的P通道差分晶体管60、62的源极。在反馈部分,P通道源晶体管30也接收偏压BIASP,并提供电流给P通道反馈晶体管74、84的源极。
前置放大器的反馈部分有N通道自动调零流入晶体管76、86(autozeroing sink transistors),它们在栅极上接收自动调零信号AZB,当AZB是高时,在线性(三极管)区域上打开。因为AZB会跳到Vcc,而CMFB是低电压时,放大器部分的晶体管54、56在饱和区域工作运行,而反馈部分的晶体管76、86在线性区域工作运行。
在自动调零时,偏移电荷存储在偏移电容78、88里。传输门晶体管70、72、80、82打开,自动调零流入晶体管76、86关闭。栅节点GP、GN通过开关65、67接地,因此输入从主放大器部分断开分离。自动调零时的该隔离允许差分晶体管60、62上的偏移电荷(offsets)穿过反馈电阻50、52和传输门晶体管70、72、80、82,而被存储在偏移电容78、88里。
存储在偏移电容78、88里的偏移电荷施加在P通道反馈晶体管74、84的栅极上,其漏极驱动LATN、LATP。因此该偏移电荷反馈通过反馈电阻50、52和反馈晶体管74、84的一个反馈环路。存储在偏移电容78、88里的电荷由反馈环路调整,直到达到稳态。该前置放大器在自动调零以存储偏移电荷时被设置为一个高增益放大器。
当自动调零完成时,偏移电荷存储在偏移电容78、88上。在下一个(放大)时期,AZB是高,AZ是低。将发生INP、INN输入的比较和放大,因为开关61、63闭合以连接INP、INN到差分晶体管60、62的栅极上。
自动调零流入晶体管76、86打开,在线性区域内工作运行。传输门晶体管70、72、80、82关闭,将节点RN、RP和节点FN、FP隔离。存储在偏移电容78、88上的偏移电荷施加在反馈晶体管74、84的栅极上,并被放大以驱动存储偏移电荷到LATN、LATP上,补偿差分晶体管60、62或电路其他部分里的偏移。
在放大时期,前置放大器被设置为一个高速低增益放大器。在此期间前置放大器的增益由反馈电阻50、52的电阻值决定,如300K欧姆。因为反馈电阻50、52是折叠电路设置,到差分晶体管60、62的电源电压不会通过反馈电阻50、52而降低I*R。
图5是前置放大器自动调零的波形图。在模拟里,一个-2.92mV的偏压施加在输入INP、INN上。在此模拟里,自动调零在大约345us开始,在大约349us结束。在所示的几个脉冲里,前置放大器进行采样和转换。在几个循环内,该偏移电荷存储在偏移电容78、88上,反馈环路使LATP、LATN最终均衡并定在大约0.3伏特上。
图6是存储在前置放大器里的偏移的波形图。在模拟里,一个-2.92mV的偏压施加在输入INP、INN上。在几个自动调零循环里,节点FP、FN(它们也是偏移电容78、88的电压)设定在0.48和0.49伏特之间,与表示存储偏移的-2.97mV有差异。请注意,存储偏移-2.97mV与真实偏移-2.92mV相差仅0.05mV。这表示仅有1.7%的注入偏移的误差。
图7是第二实施例的前置放大器和反冲电荷隔离的示意图。反冲电荷隔离晶体管172、174、176、178(Kickback-charge isolation transistors)是栅极接地P通道晶体管,其隔离反馈部分和主放大器部分之间的反冲电荷。反冲电荷(kickback charge)是指在转换(switching)期间的电荷注入。隔离反冲电荷的好处是防止电荷注入而干扰比较器。
因为反冲电荷隔离晶体管172、174、176、178的栅极是接地的,所以它们在线性区域上工作运行,不会切断大部分的电源电压余量。但是,由于这些晶体管,会有一些电压损失。
图8是第三实施例的前置放大器和均衡器的示意图。增加了均衡晶体管160、162(Equalizing transistors)。当均衡时钟CLK是高时,晶体管160、162打开,短路LATP和LATN。CLK可以只在每次比较之前脉冲到高,以允许更快速地设定LATP、LATN。这迫使调整存储在偏移电容78、88上的电荷。
CMFB是共模反馈。在自动调零时使用CMFB信号,因为前置放大器被重设为一个完全差分运算放大器。CMFB信号由另一个复制的低电压前置放大器(连接有一个输出二极管)产生。这个复制的前置放大器不需要高增益,在比较时是关闭的。内部节点电压的一个例子是AZ=1V,AZB=0V,FB和FN=0.5V,CMFB=0.5V,电源电压Vcc是1V。在此例子里,栅长度为0.18nm。
【替代实施例】
发明人还想到一些其他的实施例。例如其他实施例可以是所述的那些的组合。可以增加均衡晶体管160、162,而不增加反冲电荷隔离晶体管172、174、176、178。开关可以用传输门和并联的P通道和N通道晶体管来实现,或者用单独的P通道或N通道晶体管来实现。对于前置放大器,也可以使用不同的锁存器电路。虽然描述了ADC应用,但是前置放大器也可以用于其他电路,例如DAC、比较器、低噪声放大器、仪表放大器、或其他偏移消除放大器。
可以在电路的各个位置增加缓存器、逆变器、门控逻辑(gatinglogic)、电容、电阻、或其他元件,用于与本发明无关的各种理由,例如用于节电模式。
信号可以编码、压缩、反相、组合、或其他改变。时钟可以与其他信号或条件合并。整个电路或部分电路可以反转,P通道和N通道晶体管可以交换。
方向术语如上面、下面、向上、向下、顶部、底部等等都是相对的和可变化的,因为系统、电路或数据是可以旋转的、颠倒的,等等。这些术语对于描述装置是有用的,但是不是绝对的。信号可以是高电平有效或低电平有效,也可以被反相、缓存、编码、限定或其他改变。
可在各种节点处添加额外组件,例如电阻器、电容器、电感器、晶体管等,且还可存在寄生组件。启用和停用所述电路可用额外晶体管或以其它方式实现。可添加传送门晶体管或传输门以用于隔离。可添加反相或额外缓冲。晶体管和电容器的最终大小可在电路模拟或现场测试之后选择。金属掩模选项或其它可编程组件可用以选择最终电容器、电阻器或晶体管大小。
可针对一些技术或工艺使用p通道而非n通道晶体管(或反之亦然),且可将反相、缓冲器、电容器、电阻器、门或其它组件添加到一些节点以用于各种目的或调整设计。可通过添加延迟线或通过控制延迟来调整时序。可针对一些组件使用单独的电源和接地。可添加各种滤波器。可用低有效信号而非高有效信号来替代。
尽管已描述了正电流,但电流可为负或正,因为在一些情况下可将电子或空穴视为载流子。源电流或流入电流可在指代具有相反极性的载流子时为可互换术语。电流可在相反方向上流动。固定偏压可切换到电源或接地以使电路断电。
尽管已描述了互补金属氧化物半导体(CMOS)晶体管,但可用其它晶体管技术和变型来替代,且可使用除硅以外的材料,例如砷化镓(GaAs)和其它变型。
本发明背景技术部分可含有关于本发明的问题或环境的背景信息而非描述其它现有技术。因此,在背景技术部分中包括材料并不是申请人承认现有技术。
本文中所描述的任何方法或工艺为机器实施或计算机实施的,且既定由机器、计算机或其它装置执行且不希望在没有此类机器辅助的情况下单独由人类执行。所产生的有形结果可包括在例如计算机监视器、投影装置、音频产生装置和相关媒体装置等显示装置上的报告或其它机器产生的显示,且可包括也为机器产生的硬拷贝打印输出。对其它机器的计算机控制为另一有形结果。
所描述的任何优点和益处可能并不适用于本发明的所有实施例。当在权利要求元件中叙述词“构件”时,申请人希望所述权利要求元件遵守35USC第112章节第6段。通常,一个或一个以上词的标签出现在词“构件”之前。出现在词“构件”之前的词为既定简化对权利要求元件的参考的标签,而不希望传达结构限制。此类构件加功能权利要求既定不仅涵盖本文中所描述的用于执行功能的结构及其结构等效物,而且涵盖等效结构。举例来说,虽然钉子与螺钉具有不同结构,但其为等效结构,因为其均执行紧固功能。不使用词“构件”的权利要求不希望遵守35USC第112章节第6段。信号通常为电子信号,但可为例如可经由光纤线路携载的光学信号。
已出于说明和描述的目的呈现了对本发明实施例的先前描述。其不希望为详尽的或将本发明限于所揭示的精确形式。鉴于以上教示,许多修改和变型是可能的。希望本发明的范围不受此详细描述限制,而是由所附权利要求书限制。
Claims (20)
1.一种偏移消除放大器,包括:
第一差分晶体管,在放大阶段其栅极接收一真输入(true input);
第二差分晶体管,在放大阶段其栅极接收一补输入(complementinput);
第一电流流入晶体管,其从第一差分晶体管吸入电流;
第二电流流入晶体管,其从第二差分晶体管吸入电流;
第一输出,介于第一差分晶体管和第一电流流入晶体管之间;
第二输出,介于第二差分晶体管和第二电流流入晶体管之间;
第一偏移电容,用于存储第一偏移电荷;
第二偏移电容,用于存储第二偏移电荷;
第一反馈晶体管,其栅极被第一偏移电容控制,并驱动第一偏移电流到第一输出,以响应存储在第一偏移电容上的第一偏移电荷;
第二反馈晶体管,其栅极被第二偏移电容控制,并驱动第二偏移电流到第二输出,以响应存储在第二偏移电容上的第二偏移电荷;
第一反馈开关,用于在放大阶段隔离第一偏移电容和第一反馈节点;
第二反馈开关,用于在放大阶段隔离第二偏移电容和第二反馈节点;
第一反馈电阻,其连接在第一输出和第一反馈节点之间;
第二反馈电阻,其连接在第二输出和第二反馈节点之间;
由此,第一和第二偏移电荷消除该偏移消除放大器上的差分偏移。
2.如权利要求1所述的偏移消除放大器,还包括:
第一线性晶体管,用于在放大阶段停止第一反馈节点;
第二线性晶体管,用于在放大阶段停止第二反馈节点。
3.如权利要求2所述的偏移消除放大器,其中
在放大阶段该偏移消除放大器的增益是第一反馈电阻和第二反馈电阻的电阻值的函数。
4.如权利要求2所述的偏移消除放大器,其中
第一线性晶体管连接第一反馈节点到地;
其中第二线性晶体管连接第二反馈节点到地;
由此,在放大阶段第一和第二反馈节点被停止接地。
5.如权利要求2所述的偏移消除放大器,还包括:
第一接地开关,用于当放大阶段没有激活时,在自动调零阶段将第一差分晶体管的栅极接地;
第二接地开关,用于在自动调零阶段将第二差分晶体管的栅极接地。
6.如权利要求5所述的偏移消除放大器,还包括:
主电流源,其发起一主电流到第一差分晶体管和到第二差分晶体管;
反馈电流源,其发起一反馈电流到第一反馈晶体管和到第二反馈晶体管。
7.如权利要求6所述的偏移消除放大器,其中
第一电流流入晶体管的栅极接收一共模电压;
其中第二电流流入晶体管的栅极接收该共模电压;
其中该共模电压在电源电压和地之间。
8.如权利要求7所述的偏移消除放大器,其中
第一电流流入晶体管和第二电流流入晶体管被偏压以在饱和运行区域上工作运行;
其中第一线性晶体管和第二线性晶体管被偏压以在线性运行区域上工作运行。
9.如权利要求2所述的偏移消除放大器,还包括:
第一共源共栅晶体管,其在第一差分晶体管和第一输出之间连接传导电流;
第二共源共栅晶体管,其在第二差分晶体管和第二输出之间连接传导电流。
10.如权利要求9所述的偏移消除放大器,还包括:
第一反馈共源共栅晶体管,其在第一偏移电容和第一反馈晶体管的栅极之间连接传导电流;
第二反馈共源共栅晶体管,其在第二偏移电容和第二反馈晶体管的栅极之间连接传导电流。
11.如权利要求10所述的偏移消除放大器,其中
第一差分晶体管、第二差分晶体管、第一反馈晶体管、第二反馈晶体管是P通道晶体管;
其中第一共源共栅晶体管、第二共源共栅晶体管、第一反馈共源共栅晶体管、第二反馈共源共栅晶体管每个都包括一栅极接地的P通道晶体管。
12.如权利要求2所述的偏移消除放大器,其中
第一反馈开关包括第一传输门,所述第一传输门有并联的一P通道晶体管和一N通道晶体管;
其中第二反馈开关包括第二传输门,所述第二传输门有并联的一P通道晶体管和一N通道晶体管。
13.如权利要求2所述的偏移消除放大器,还包括:
均衡开关,其连接在第一输出和第二输出之间,该均衡开关用于在放大阶段之前短路第一输出和第二输出。
14.如权利要求13所述的偏移消除放大器,其中
均衡开关包括一传输门,所述传输门有并联的一P通道晶体管和一N通道晶体管。
15.一种自动调零前置放大器,包括:
主电流源,其驱动一主源电流到一主源节点;
第一差分晶体管,其有第一栅极,所述第一栅极控制主源节点和第一输出节点之间的第一电流;
第二差分晶体管,其有第二栅极,所述第二栅极控制主源节点和第二输出节点之间的第二电流;
第一电流流入晶体管,其栅极接收一中间电压,用于吸入第一电流到地;
第二电流流入晶体管,其栅极接收一中间电压,用于吸入第二电流到地;
第一反馈电阻,其连接在第一输出节点和第一反馈节点之间;
第二反馈电阻,其连接在第二输出节点和第二反馈节点之间;
第一停止晶体管,其栅极接收一放大阶段信号,在放大阶段,该信号被驱高至电源电压,当放大阶段信号是高时,第一停止晶体管连接第一反馈节点到地;
第二停止晶体管,其栅极接收一放大阶段信号,当放大阶段信号是高时,第二停止晶体管连接第二反馈节点到地;
第一电容,其在第一电荷节点上存储第一电荷;
第二电容,其在第二电荷节点上存储第二电荷;
第一反馈开关,用于在自动调零阶段,当自动调零信号是高时,连接第一电荷节点到第一反馈节点,在放大阶段,隔离第一电荷节点;
第二反馈开关,用于在当自动调零信号是高时,连接第二电荷节点到第二反馈节点,在放大阶段,隔离第二电荷节点;
反馈电流源,其驱动一反馈源电流到一反馈源节点;
第一反馈晶体管,其栅极被第一电荷节点控制,所述栅极控制第一反馈电流从该反馈源节点到第一输出节点;
第二反馈晶体管,其栅极被第二电荷节点控制,所述栅极控制第二反馈电流从该反馈源节点到第二输出节点。
16.如权利要求15所述的自动调零前置放大器,还包括:
第一输入开关,用于在放大阶段连接第一差分输入到第一栅极;
第二输入开关,用于在放大阶段连接第二差分输入到第二栅极;
第一接地开关,用于在自动调零阶段将第一栅极接地;
第二接地开关,用于在自动调零阶段将第二栅极接地。
17.如权利要求16所述的自动调零前置放大器,其中
第一差分晶体管、第二差分晶体管、第一反馈晶体管、第二反馈晶体管、主电流源、反馈电流源是P通道晶体管;
其中第一电流流入晶体管、第二电流流入晶体管、第一停止晶体管、第二停止晶体管是源极接地的N通道晶体管。
18.如权利要求17所述的自动调零前置放大器,还包括:
第一共源共栅晶体管,其在第一差分晶体管和第一输出节点之间连接传导电流;
第二共源共栅晶体管,其在第二差分晶体管和第二输出节点之间连接传导电流;
第一反馈共源共栅晶体管,其在第一电容和第一反馈晶体管的栅极之间连接传导电流;
第二反馈共源共栅晶体管,其在第二电容和第二反馈晶体管的栅极之间连接传导电流;
其中第一共源共栅晶体管、第二共源共栅晶体管、第一反馈共源共栅晶体管、第二反馈共源共栅晶体管每个都包括一栅极接地的P通道晶体管。
19.一种用于模数转换器(ADC)的自动调零前置放大器,包括:
模拟输入,其有一模拟输入电压;
逐次逼近式寄存器(SAR),其有一数字值,其被逐次调整以收敛而接近模拟输入电压;
数模转换器(DAC),其接收一参考电压和来自SAR的数字值,用于产生一个表示该数字值的转换的模拟电压;
一系列阶段,包括第一阶段和最后阶段,第一阶段接收转换的模拟电压和模拟输入电压作为阶段输入,最后阶段输出转换的模拟电压与模拟输入电压的比较结果作为阶段输出,其中在这一系列阶段中的每个中间阶段的阶段输入连接前一个阶段的阶段输出,每个中间阶段的阶段输出连接下一个阶段的阶段输入;
最终锁存器,其接收来自最后阶段的比较结果,锁存该比较结果,用于传输给SAR;
其中SAR根据来自最终锁存器的比较结果来调整数字值;
其中这一系列阶段中的每个阶段包括:
如权利要求16所述的一个自动调零前置放大器;
其中第一差分输入和第二差分输入是阶段输入;
其中第一输出节点和第二输出节点是阶段输出。
20.一种放大器,包括:
第一差分晶体管装置,用于驱动第一电流,以响应第一差分晶体管装置的第一栅极在放大阶段接收一真输入;
第二差分晶体管装置,用于驱动第二电流,以响应第二差分晶体管装置的第二栅极在放大阶段接收一补输入;
主电流源装置,用于提供一主电流给第一差分晶体管装置和第二差分晶体管装置;
第一接地开关装置,用于当放大阶段没有激活时,在自动调零阶段将第一差分晶体管装置的第一栅极接地;
第二接地开关装置,用于在自动调零时,将第二差分晶体管装置的第二栅极接地;
第一电流流入晶体管装置,用于从第一差分晶体管装置吸入第一电流;
第二电流流入晶体管装置,用于从第二差分晶体管装置吸入第二电流;
第一输出,介于第一差分晶体管装置和第一电流流入晶体管装置之间;
第二输出,介于第二差分晶体管装置和第二电流流入晶体管装置之间;
第一偏移电容装置,用于存储第一偏移电荷;
第二偏移电容装置,用于存储第二偏移电荷;
第一反馈晶体管装置,用于驱动第一偏移电流到第一输出,以响应存储在第一偏移电容装置上的第一偏移电荷,其栅极被第一偏移电容装置控制;
第二反馈晶体管装置,用于驱动第二偏移电流到第二输出,以响应存储在第二偏移电容装置上的第二偏移电荷,其栅极被第二偏移电容装置控制;
反馈电流源装置,用于提供反馈电流到第一反馈晶体管装置和第二反馈晶体管装置;
第一反馈开关装置,用于在放大阶段,隔离第一偏移电容装置和第一反馈节点;
第二反馈开关装置,用于在放大阶段,隔离第二偏移电容装置和第二反馈节点;
第一反馈电阻装置,用于在第一输出和第一反馈节点之间提供一电阻;
第二反馈电阻装置,用于在第二输出和第二反馈节点之间提供一电阻;
第一线性晶体管装置,用于在放大阶段,停止第一反馈节点;
第二线性晶体管装置,用于在放大阶段,停止第二反馈节点;
由此,第一和第二偏移电荷消除了放大器中的差分偏移。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/238,236 US8258864B1 (en) | 2011-09-21 | 2011-09-21 | Ultra low voltage multi-stage high-speed CMOS comparator with autozeroing |
US13/238,236 | 2011-09-21 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102412840A CN102412840A (zh) | 2012-04-11 |
CN102412840B true CN102412840B (zh) | 2013-10-30 |
Family
ID=45914729
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110343582XA Expired - Fee Related CN102412840B (zh) | 2011-09-21 | 2011-11-03 | 超低电压的自动调零的多阶段高速cmos比较器 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8258864B1 (zh) |
CN (1) | CN102412840B (zh) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103051289B (zh) * | 2012-12-20 | 2015-04-29 | 清华大学深圳研究生院 | 低时钟串扰的预放大器、动态比较器及电路 |
CN104090626B (zh) * | 2014-07-03 | 2016-04-27 | 电子科技大学 | 一种高精度多输出电压缓冲器 |
US9577654B2 (en) * | 2015-06-17 | 2017-02-21 | Cypress Semiconductor Corporation | Analog-digital converter and control method |
US10082916B2 (en) * | 2015-07-08 | 2018-09-25 | Samsung Electronics Co., Ltd. | Circuit for cancelling offset capacitance of capacitive touch screen panel and device including the same |
CN106559162B (zh) | 2015-09-24 | 2020-03-06 | 索尼公司 | 用于无线通信的基站侧和用户设备侧的装置及方法 |
US10476456B2 (en) * | 2016-10-04 | 2019-11-12 | Mediatek Inc. | Comparator having a high-speed amplifier and a low-noise amplifier |
US10401427B2 (en) | 2016-11-18 | 2019-09-03 | Via Alliance Semiconductor Co., Ltd. | Scannable data synchronizer |
US9793894B1 (en) * | 2016-11-18 | 2017-10-17 | Via Alliance Semiconductor Co., Ltd. | Data synchronizer for registering a data signal into a clock domain |
CN107315153A (zh) * | 2017-06-09 | 2017-11-03 | 中国电子科技集团公司第四十研究所 | 一种峰值功率探头硬件调节零点偏置电路和方法 |
US10938362B2 (en) | 2017-07-31 | 2021-03-02 | Renesas Electronics Corporation | Offset cancellation |
CN108200365A (zh) * | 2018-01-30 | 2018-06-22 | 中国科学院上海技术物理研究所 | 一种cmos自归零电路 |
KR102600685B1 (ko) | 2019-02-15 | 2023-11-10 | 삼성전자주식회사 | 오토 제로잉 동작에 기초하여 전압을 보상하기 위한 전자 회로 |
CN110166009B (zh) * | 2019-04-30 | 2022-05-13 | 思瑞浦微电子科技(苏州)股份有限公司 | 一种输入耐压保护架构 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6396430B1 (en) * | 2001-08-14 | 2002-05-28 | Texas Instruments Incorporated | Pre-amplifier design for high-speed analog-to-digital converters |
CN101662283A (zh) * | 2008-12-30 | 2010-03-03 | 香港应用科技研究院有限公司 | 用作逐次逼近模数转换器和数模转换器的两用比较器/运算放大器 |
US7714644B2 (en) * | 2007-07-05 | 2010-05-11 | Hitachi, Ltd. | Amplifier circuit |
CN101764612A (zh) * | 2008-12-31 | 2010-06-30 | 香港应用科技研究院有限公司 | 多阶段比较器 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4190805A (en) * | 1977-12-19 | 1980-02-26 | Intersil, Inc. | Commutating autozero amplifier |
US5600275A (en) | 1994-04-29 | 1997-02-04 | Analog Devices, Inc. | Low-voltage CMOS comparator with offset cancellation |
US6429697B1 (en) | 1999-10-05 | 2002-08-06 | Analog Devices, Inc. | Multi-stage, low-offset, fast-recovery, comparator system and method |
EP1561339B1 (en) * | 2002-11-07 | 2015-10-21 | Xenics N.V. | Read-out circuit for infrared detectors |
JP4978022B2 (ja) * | 2006-02-16 | 2012-07-18 | 富士通セミコンダクター株式会社 | 演算増幅器 |
US7795970B2 (en) * | 2009-02-11 | 2010-09-14 | Texas Instruments Incorporated | Reduction of dead-time distortion in class D amplifiers |
-
2011
- 2011-09-21 US US13/238,236 patent/US8258864B1/en not_active Expired - Fee Related
- 2011-11-03 CN CN201110343582XA patent/CN102412840B/zh not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6396430B1 (en) * | 2001-08-14 | 2002-05-28 | Texas Instruments Incorporated | Pre-amplifier design for high-speed analog-to-digital converters |
US7714644B2 (en) * | 2007-07-05 | 2010-05-11 | Hitachi, Ltd. | Amplifier circuit |
CN101662283A (zh) * | 2008-12-30 | 2010-03-03 | 香港应用科技研究院有限公司 | 用作逐次逼近模数转换器和数模转换器的两用比较器/运算放大器 |
CN101764612A (zh) * | 2008-12-31 | 2010-06-30 | 香港应用科技研究院有限公司 | 多阶段比较器 |
Also Published As
Publication number | Publication date |
---|---|
US8258864B1 (en) | 2012-09-04 |
CN102412840A (zh) | 2012-04-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102412840B (zh) | 超低电压的自动调零的多阶段高速cmos比较器 | |
US7764215B2 (en) | Multi-stage comparator with offset canceling capacitor across secondary differential inputs for high-speed low-gain compare and high-gain auto-zeroing | |
Malki et al. | A 70 dB DR 10 b 0-to-80 MS/s current-integrating SAR ADC with adaptive dynamic range | |
KR101199574B1 (ko) | 아날로그 디지털 변환기 | |
McCarroll et al. | A high-speed CMOS comparator for use in an ADC | |
CN102647189B (zh) | 动态比较器 | |
US6037891A (en) | Low power serial analog-to-digital converter | |
US9077323B1 (en) | Latched comparator circuitry | |
Figueiredo et al. | Low kickback noise techniques for CMOS latched comparators | |
CN101753145B (zh) | 乘法数模转换器 | |
CN105959008A (zh) | 预放大器以及包括其的比较器和模数转换装置 | |
US20090015451A1 (en) | Flash a/d converter | |
CN103905046A (zh) | 一种9级十位流水线adc电路 | |
CN106067822B (zh) | 一种高速高精度的cmos锁存比较器 | |
TWI446727B (zh) | 指數-對數轉換之類比數位轉換器 | |
Ramkaj et al. | A 28 nm CMOS triple-latch feed-forward dynamic comparator with< 27 ps/1 V and< 70 ps/0.6 V delay at 5 mV-sensitivity | |
CN105099451A (zh) | 差分放大电路及使用该差分放大电路的流水线模数转换器 | |
US20130285469A1 (en) | Constant slope ramp circuits for sampled-data circuits | |
CN100409574C (zh) | 具有增益的高速取样及保持系统 | |
CN107896112B (zh) | 比较器和信号输出方法 | |
Mahdavi et al. | An ultra high-resolution low propagation delay time and low power with 1.25 GS/s CMOS dynamic latched comparator for high-speed SAR ADCs in 180nm technology | |
Chiwande et al. | Performance analysis of low voltage, low power dynamic double tail comparator for data convertor application | |
US20090021283A1 (en) | High speed latched comparator | |
US6140871A (en) | Switched capacitor amplifier circuit having bus precharge capability and method | |
JP5109692B2 (ja) | 並列型アナログ/デジタル変換回路、サンプリング回路及び比較増幅回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20131030 Termination date: 20211103 |
|
CF01 | Termination of patent right due to non-payment of annual fee |