CN102163455A - 一种高可靠静态存储单元及其应用方法 - Google Patents

一种高可靠静态存储单元及其应用方法 Download PDF

Info

Publication number
CN102163455A
CN102163455A CN 201110031854 CN201110031854A CN102163455A CN 102163455 A CN102163455 A CN 102163455A CN 201110031854 CN201110031854 CN 201110031854 CN 201110031854 A CN201110031854 A CN 201110031854A CN 102163455 A CN102163455 A CN 102163455A
Authority
CN
China
Prior art keywords
transistor
access transistor
rpg
pull
wpg
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN 201110031854
Other languages
English (en)
Other versions
CN102163455B (zh
Inventor
谢成民
王忠芳
王云鹏
吴龙胜
刘佑宝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
771 Research Institute of 9th Academy of CASC
Original Assignee
771 Research Institute of 9th Academy of CASC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 771 Research Institute of 9th Academy of CASC filed Critical 771 Research Institute of 9th Academy of CASC
Priority to CN 201110031854 priority Critical patent/CN102163455B/zh
Publication of CN102163455A publication Critical patent/CN102163455A/zh
Application granted granted Critical
Publication of CN102163455B publication Critical patent/CN102163455B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Static Random-Access Memory (AREA)

Abstract

本发明公开了一种高可靠静态存储单元及其应用方法,包括第一上拉晶体管PU-1、第二上拉晶体管PU-2、第一下拉晶体管PD-1、第二下拉晶体管PD-2、第一读访问晶体管RPG-1、第二读访问晶体管RPG-2、第一写访问晶体管WPG-1和第二写访问晶体管WPG-2;其中第一读访问晶体管RPG-1和第二读访问晶体管RPG-2的栅极接在读访问控制信号RD上,第一写访问晶体管WPG-1和第二写访问晶体管WPG-2接在写访问控制信号WR上。本发明抑制因工艺进步及电源电压降低而日益严重的读噪声容限,保持噪声容限和单粒子翻转问题,提高静态存储单元的可靠性。

Description

一种高可靠静态存储单元及其应用方法
技术领域:
本发明属于静态存储器领域,涉及一种静态存储单元,尤其是一种高可靠静态存储单元。
背景技术:
随着CMOS工艺特征尺寸和电源电压持续降低,使CMOS器件面临重大的可靠性挑战。对静态存储单元而言,其噪声容限,无论是读写还是保持,都随电源电压的降低而降低,影响其可靠性。另外随着特征尺寸下降,工艺变化的影响因素不断加强,尤其是对存储单元这类小尺寸晶体管,驱动能力特性变化范围更宽,加上噪声容限的降低,使静态存储器阵列的成品率难以提高。
由于晶体管在读操作时,存储节点电压升高,使噪声容限降低,因此目前业界的研究重点集中在如何提高单元的读噪声容限。例如文章“A lowvoltage and process variation tolerant SRAM cell in 90-nm CMOS”(VLSIDesign Automation and Test(VL SI-DAT),2010 International Symposium onDigital Publication Year:2010,Page(s):78-81),该文章声称可以提高普通6管SRAM的读噪声容限两倍,但保持噪声容限略有降低。提高读噪声容限的技术手段有以下三种,包括晶体管阈值调整,体区在读写时采用不同偏置,读操作时将存储节点与位线隔离。但这些技术均忽视了单元的保持噪声容限和抗单粒子性能。在特征尺寸不断缩小,电源电压不断降低的情况下,提高这两方面可靠性具有重要的意义。
发明内容:
本发明解决的技术问题是:抑制因工艺进步及电源电压降低而日益严重的读噪声容限,保持噪声容限和单粒子翻转问题,提高静态存储单元的可靠性。
本发明的目的在于克服上述现有技术的缺点,提供一种高可靠静态存储单元,包括第一上拉晶体管PU-1、第二上拉晶体管PU-2、第一下拉晶体管PD-1、第二下拉晶体管PD-2、第一读访问晶体管RPG-1、第二读访问晶体管RPG-2、第一写访问晶体管WPG-1和第二写访问晶体管WPG-2;其中第一读访问晶体管RPG-1和第二读访问晶体管RPG-2的栅极接在读访问控制信号RD上,第一写访问晶体管WPG-1和第二写访问晶体管WPG-2接在写访问控制信号WR上。
所述第一上拉晶体管PU-1、第二上拉晶体管PU-2、第一下拉晶体管PD-1、第二下拉晶体管PD-2、第一读访问晶体管RPG-1、第二读访问晶体管RPG-2、第一写访问晶体管WPG-1和第二写访问晶体管WPG-2的驱动能力比为4∶4∶4∶4∶1∶1∶7∶7。
在读操作时,位线BL和互补位线BLB被充电到高电平然后断开连接;这时读访问控制信号RD升高到高电平,打开第一读访问晶体管RPG-1和第二读访问晶体管RPG-2;设Q点存储的为0,则BL通过第一读访问晶体管RPG-1和第一下拉晶体管PD-1进行放电;放电的过程中,节点Q的电平会升高,为了防止电平过高引起单元翻转,此时第一下拉晶体管PD-1的驱动能力要强于第一读访问晶体管RPG-1,第一下拉晶体管PD-1为第一读访问晶体管RPG-1驱动能力的4倍;在写的情况下,首先所有的BL和BLB先充电至高电平,然后被选中的BL和BLB被写电路驱动到相应的电平,最后读访问控制信号RD和写访问控制信号WR先后升高到高电平,打开写第一写访问晶体管WPG-1和第二写访问晶体管WPG-2和第一读访问晶体管RPG-1和第二读访问晶体管RPG-2;设Q点存储的为0,QB点存储的为1,而BL和BLB分别被写电路驱动为1和0;这时,由于第一写访问晶体管WPG-1和第一读访问晶体管RPG-1的并联,其驱动能力大于第一下拉晶体管PD-1,Q节点被拉高到VDD电平附近;而第二写访问晶体管WPG-2和第二读访问晶体管RPG-2的并联,其驱动能力大于第一上拉晶体管PU-1,QB节点被拉低电平VSS附近,即两边同时实现了写入。
本发明的基本指导思路如下所述。该发明在传统静态存储单元基础上,增加了一对访问晶体管,与原访问晶体管相并联。原访问晶体管的栅极短接,由读访问信号(RD)控制。增加的访问晶体管的栅极短接,由写访问信号(WR)控制。当单元处于保持时,RD和WR均为低电平;读取单元内容时,仅RD信号开启到高电平,WR信号维持低电平。当写入数据时,RD和WR均开启。这种访问控制方式,具有以下三个优点。1)互为反馈的反相器不再受读写约束而呈现极度的偏斜,原驱动能力很弱的上拉管增强,与下拉管驱动能力相近或相等,改善了存储单元的保持噪声容限。2)上拉管的驱动增强,使存储单元在受到粒子撞击时,可以更快速度恢复到高电平,减小恢复时间,增加单元翻转临界电荷值,提高了存储单元抗单粒子翻转SEU(single event upset)性能。3)受可写入和保持噪声容限的约束,传统的存储单元的访问管的驱动能力是下拉管的1/2,这使单元的读噪声容限很低,本发明的读访问管可以是下拉管的1/4或更弱,改善单元读噪声容限。
对普通的6管SRAM单元,为了满足读写的约束条件,上拉管最弱,假设其驱动能力为1,则为了实现可写入,访问管的驱动能力应为2左右。下拉管的驱动能力最强,应为4左右,防止在读过程中存储0的节点电压过高而导致的破坏性读。这种普通单元有以下缺点。互补反相器的上拉管与下拉管的驱动能力不一致,约为1∶4,导致互补反相器的保持噪声容限降低。上拉管驱动能力弱使关闭的NMOS漏区成为单粒子最敏感的点,一些低能粒子撞击在漏区都能引起翻转,降低可靠性。最后一个是读噪声容限,在读取时,由于位线充电至高电平后通过存储为0的节点访问管和下拉管放电,导致存储为0的节点电压会升高,使噪声容限降低。然而不能降低访问管的驱动能力来提高读噪声容限,因为访问管驱动能力降低,就需要降低上拉管的驱动能力,使互补反相器呈现更大的偏斜。
本文提出的发明可以改善这三方面的可靠性问题。通过对SMIC的0.13um,1.2V工艺下的普通单元和加固单元进行仿真。普通单元的上拉,访问,下拉管驱动能力比为1∶2∶4。加固单元的上拉,读访问,写访问,下拉驱动能力比为4∶1∶7∶4。得到的保持噪声容限,读噪声容限和单元的临界翻转电荷,如下表所示:
Figure BDA0000046007170000041
可见保持噪声容限提升了72%,读噪声容限和抗SEU性能均提升一倍多。但是该单元有两个不足,一是读访问时访问管驱动能力弱,导致读速度下降,这个可以通过划分位线上挂载的单元个数来改善;二是单元面积增大了约60%。
附图说明:
图1为一单位存储单元示意图。
图2为存储单元的控制信号操作示意图。
其中:PU-1为第一上拉管;PU-2为第二上拉管;PD-1为第一下拉管;PD-2为第二下拉管;BL为位线;BLB为互补位线;Q为存储节点;QB为互补存储节点;W为工艺的最小沟道宽度;L为工艺的最小沟道长度;WR为写访问信号;RD为读访问信号;WPG-1为第一写访问管;WPG-2为第二写访问管;RPG-1为第一读访问管;RPG-2为第二读访问管。
具体实施方式:
下面结合附图对本发明做进一步详细描述:
参见图1-2,一种高可靠静态存储单元,包括第一上拉晶体管PU-1、第二上拉晶体管PU-2、第一下拉晶体管PD-1、第二下拉晶体管PD-2、第一读访问晶体管RPG-1、第二读访问晶体管RPG-2、第一写访问晶体管WPG-1和第二写访问晶体管WPG-2;其中第一读访问晶体管RPG-1和第二读访问晶体管RPG-2的栅极接在读访问控制信号RD上,第一写访问晶体管WPG-1和第二写访问晶体管WPG-2接在写访问控制信号WR上。
图1是本发明一实施例的8T-SRAM的原理图与晶体管尺寸。其读写访问控制信号的具体实施实例如图2所示。此8T-SRAM单元包括第一上拉晶体管PU-1、第二上拉晶体管PU-2、第一下拉晶体管PD-1、第二下拉晶体管PD-2、第一读访问晶体管RPG-1、第二读访问晶体管RPG-2、第一写访问晶体管WPG-1和第二写访问晶体管WPG-2。其中第一读访问晶体管RPG-1和第二读访问晶体管RPG-2的栅极接在读访问控制信号RD上,第一写访问晶体管WPG-1和第二写访问晶体管WPG-2接在写访问控制信号WR上。根据图中的晶体管尺寸可见,上拉PMOS晶体管的驱动能力显著增强,与下拉NMOS晶体管的驱动能力相当。
本发明基本操作原理如下。在读操作时,位线BL和互补位线BLB被充电到高电平然后断开连接。这时读访问控制信号RD升高到高电平,打开读访问管RPG-1和RPG-2。不失一般性,设Q点存储的为0,则BL通过RPG-1和PD-1进行放电。放电的过程中,节点Q的电平会升高,为了防止电平过高引起单元翻转,此时PD-1的驱动能力要强于RPG-1,通常PD-1的为RPG-1驱动能力的4倍,如图1所示。
在写的情况下,首先所有的BL和BLB先充电至高电平,然后被选中的BL和BLB被写电路驱动到相应的电平,最后读访问控制信号RD和写访问控制信号WR先后升高到高电平,打开写访问管WPG-1和WPG-2和读访问管RPG-1和RPG-2。不失一般性,设Q点存储的为0,QB点存储的为1,而BL和BLB分别被写电路驱动为1和0。这时,由于WPG-1和RPG-1的并联,其驱动能力大于下拉管PD-1,Q节点被拉高到VDD电平附近。而WPG-2和RPG-2的并联,其驱动能力大于上拉管PU-1,QB节点被拉低VSS电平附近,即两边同时实现了写入。
对普通的6管单元,减小读访问管的驱动能力,需要相应减小上拉管的驱动能力以满足写约束,从而使反相器过度偏斜而不能正常保持数据,因此传统单元的读噪声容限是不能提高的。而对本发明而言,可以减小读访问管的驱动能力,增加单元的读噪声容限,不用考虑传统的写约束条件引起的反相器过度偏斜,因为写操作由两个并联的访问管同时操作。
以上内容是结合具体的优选实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施方式仅限于此,对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干简单的推演或替换,都应当视为属于本发明由所提交的权利要求书确定专利保护范围。

Claims (3)

1.一种高可靠静态存储单元,其特征在于:包括第一上拉晶体管PU-1、第二上拉晶体管PU-2、第一下拉晶体管PD-1、第二下拉晶体管PD-2、第一读访问晶体管RPG-1、第二读访问晶体管RPG-2、第一写访问晶体管WPG-1和第二写访问晶体管WPG-2;其中第一读访问晶体管RPG-1和第二读访问晶体管RPG-2的栅极接在读访问控制信号RD上,第一写访问晶体管WPG-1和第二写访问晶体管WPG-2接在写访问控制信号WR上。
2.如权利要求1所述一种高可靠静态存储单元,其特征在于:所述第一上拉晶体管PU-1、第二上拉晶体管PU-2、第一下拉晶体管PD-1、第二下拉晶体管PD-2、第一读访问晶体管RPG-1、第二读访问晶体管RPG-2、第一写访问晶体管WPG-1和第二写访问晶体管WPG-2的驱动能力比为4∶4∶4∶4∶1∶1∶7∶7。
3.如权利要求1或2所述一种高可靠静态存储单元的应用方法,其特征在于:在读操作时,位线BL和互补位线BLB被充电到高电平然后断开连接;这时读访问控制信号RD升高到高电平,打开第一读访问晶体管RPG-1和第二读访问晶体管RPG-2;设Q点存储的为0,则BL通过第一读访问晶体管RPG-1和第一下拉晶体管PD-1进行放电;放电的过程中,节点Q的电平会升高,为了防止电平过高引起单元翻转,此时第一下拉晶体管PD-1的驱动能力要强于第一读访问晶体管RPG-1,第一下拉晶体管PD-1的为第一读访问晶体管RPG-1驱动能力的4倍;在写的情况下,首先所有的BL和BLB先充电至高电平,然后被选中的BL和BLB被写电路驱动到相应的电平,最后读访问控制信号RD和写访问控制信号WR先后升高到高电平,打开写第一写访问晶体管WPG-1和第二写访问晶体管WPG-2和第一读访问晶体管RPG-1和第二读访问晶体管RPG-2;设Q点存储为0,QB点存储为1,而BL和BLB分别被写电路驱动为1和0;这时,由于第一写访问晶体管WPG-1和第一读访问晶体管RPG-1的并联,其驱动能力大于第一下拉晶体管PD-1,Q节点被拉高到VDD电平附近;而第二写访问晶体管WPG-2和第二读访问晶体管RPG-2的并联,其驱动能力大于第一上拉晶体管PU-2,QB节点被拉低VSS电平附近,即两边同时实现了写入。
CN 201110031854 2011-01-28 2011-01-28 一种静态存储单元及其应用方法 Active CN102163455B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201110031854 CN102163455B (zh) 2011-01-28 2011-01-28 一种静态存储单元及其应用方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201110031854 CN102163455B (zh) 2011-01-28 2011-01-28 一种静态存储单元及其应用方法

Publications (2)

Publication Number Publication Date
CN102163455A true CN102163455A (zh) 2011-08-24
CN102163455B CN102163455B (zh) 2012-10-17

Family

ID=44464639

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201110031854 Active CN102163455B (zh) 2011-01-28 2011-01-28 一种静态存储单元及其应用方法

Country Status (1)

Country Link
CN (1) CN102163455B (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104937665A (zh) * 2013-01-25 2015-09-23 高通股份有限公司 具有读优选单元结构、写驱动器的静态随机存取存储器(sram)、相关系统和方法
CN107230491A (zh) * 2017-06-06 2017-10-03 上海兆芯集成电路有限公司 储存装置的控制方法
CN107240415A (zh) * 2017-06-06 2017-10-10 上海兆芯集成电路有限公司 储存装置
CN107240416A (zh) * 2017-06-13 2017-10-10 电子科技大学 一种亚阈值sram存储单元电路
CN107437427A (zh) * 2017-08-07 2017-12-05 上海兆芯集成电路有限公司 读取电路和读取方法
CN109859791A (zh) * 2019-01-31 2019-06-07 西安微电子技术研究所 一种全隔离结构9管sram存储单元及其读写操作方法
CN111951849A (zh) * 2020-08-20 2020-11-17 海光信息技术有限公司 存储单元、随机静态存储器及寄存器堆

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101174455A (zh) * 2006-09-27 2008-05-07 台湾积体电路制造股份有限公司 静态随机存取存储单元
CN101299348A (zh) * 2007-05-04 2008-11-05 台湾积体电路制造股份有限公司 半导体装置、静态存储单元、半导体存储电路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101174455A (zh) * 2006-09-27 2008-05-07 台湾积体电路制造股份有限公司 静态随机存取存储单元
CN101299348A (zh) * 2007-05-04 2008-11-05 台湾积体电路制造股份有限公司 半导体装置、静态存储单元、半导体存储电路

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104937665A (zh) * 2013-01-25 2015-09-23 高通股份有限公司 具有读优选单元结构、写驱动器的静态随机存取存储器(sram)、相关系统和方法
CN104937665B (zh) * 2013-01-25 2018-01-23 高通股份有限公司 具有读优选单元结构、写驱动器的静态随机存取存储器(sram)、相关系统和方法
CN107230491A (zh) * 2017-06-06 2017-10-03 上海兆芯集成电路有限公司 储存装置的控制方法
CN107240415A (zh) * 2017-06-06 2017-10-10 上海兆芯集成电路有限公司 储存装置
CN107230491B (zh) * 2017-06-06 2020-09-04 上海兆芯集成电路有限公司 储存装置的控制方法
CN107240415B (zh) * 2017-06-06 2020-09-15 上海兆芯集成电路有限公司 储存装置
CN107240416A (zh) * 2017-06-13 2017-10-10 电子科技大学 一种亚阈值sram存储单元电路
CN107437427A (zh) * 2017-08-07 2017-12-05 上海兆芯集成电路有限公司 读取电路和读取方法
CN107437427B (zh) * 2017-08-07 2020-06-23 上海兆芯集成电路有限公司 读取电路和读取方法
CN109859791A (zh) * 2019-01-31 2019-06-07 西安微电子技术研究所 一种全隔离结构9管sram存储单元及其读写操作方法
CN111951849A (zh) * 2020-08-20 2020-11-17 海光信息技术有限公司 存储单元、随机静态存储器及寄存器堆

Also Published As

Publication number Publication date
CN102163455B (zh) 2012-10-17

Similar Documents

Publication Publication Date Title
CN102163455B (zh) 一种静态存储单元及其应用方法
CN102394094B (zh) 一种全电流灵敏放大器
CN102169718B (zh) 一种抗单粒子翻转加固的静态存储单元
CN103474093B (zh) 控制灵敏放大器开启的追踪电路和采用追踪电路的sram
CN102592650A (zh) 一种高速低功耗自关断位线灵敏放大器
CN102385916B (zh) 一种具有读写分离的双端口sram单元6t结构
CN109448768A (zh) 一种具有超低失调的灵敏放大器电路
CN103943142B (zh) 一种静态随机存储器及其位线预充电自定时电路
CN102446545B (zh) 适用于低功耗芯片的静态随机访问存储器的设计方法
CN104157303B (zh) 静态随机存储器单元的抗干扰电路和存储元件
CN105895148B (zh) 一种低功耗的静态随机存储器及其写操作的控制方法
CN209168744U (zh) 一种具有超低失调的灵敏放大器电路
CN103426456A (zh) 追踪电路及存储电路
CN101635170B (zh) 电流灵敏放大器
CN103544986A (zh) 基于电荷再利用和位线分级的低功耗8管sram芯片设计方法
CN108074617A (zh) 一种非易失性存储器
CN202549301U (zh) 一种高速低功耗自关断位线灵敏放大器
CN203376978U (zh) 提高sram写能力的位线负电压电路
CN102360567A (zh) 一种自动调节传输管与下拉管强度的8管存储单元
CN105869668A (zh) 应用于dvs系统的抗辐照dice存储单元
CN104157304A (zh) 抗干扰存储元件
CN203799670U (zh) 一种适用于静态随机存储器的写复制电路
CN102915761B (zh) 一种应用于存储单元的延时控制电路以及静态随机存储器
CN109979505A (zh) Sram写电路
CN102394102A (zh) 一种采用虚拟地结构实现的近阈值电源电压sram单元

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant