CN102056404B - 一种中和过孔容性的方法 - Google Patents
一种中和过孔容性的方法 Download PDFInfo
- Publication number
- CN102056404B CN102056404B CN 201010544705 CN201010544705A CN102056404B CN 102056404 B CN102056404 B CN 102056404B CN 201010544705 CN201010544705 CN 201010544705 CN 201010544705 A CN201010544705 A CN 201010544705A CN 102056404 B CN102056404 B CN 102056404B
- Authority
- CN
- China
- Prior art keywords
- via hole
- transmission line
- perception
- capacitive
- hole
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 11
- 230000003472 neutralizing effect Effects 0.000 title abstract 3
- 230000005540 biological transmission Effects 0.000 claims abstract description 32
- 238000012938 design process Methods 0.000 claims abstract description 5
- 230000008447 perception Effects 0.000 claims description 20
- 230000003071 parasitic effect Effects 0.000 claims description 14
- 230000002238 attenuated effect Effects 0.000 claims description 3
- 230000001939 inductive effect Effects 0.000 abstract 1
- 238000005516 engineering process Methods 0.000 description 3
- 230000007423 decrease Effects 0.000 description 2
- 238000006386 neutralization reaction Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000009401 outcrossing Methods 0.000 description 1
- 230000000644 propagated effect Effects 0.000 description 1
- 238000002310 reflectometry Methods 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
Images
Landscapes
- Structure Of Printed Boards (AREA)
- Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
Abstract
本发明提供一种中和过孔容性的方法,该方法是在印刷电路板PCB的设计过程中,把过孔两边的传输线变细,使其相对于原来的传输线来说,呈现感性的增加,容性的减少,这样就相当于使用两个小电感中和掉过孔的电容;通过在过孔周围加入感性串联的方式抵消过孔的容性,使感性和容性相互抵消。
Description
技术领域
本发明主要涉及信号完整性领域,包括所有的信号速度超过1Gbps的,在印刷电路板(PCB)上进行传输的高速信号。
背景技术
目前,高速信号的速度的不断提升,如PCIe总线的速度已经从Gen 1的2.5Gbps,Gen 2的5Gbps已经提升到PCIe Gen3的8Gbps;USB总线已经从USB2.0的480MHZ提升到USB3.0的5Gbps;SAS信号从1.5Gbps、3Gbps提升到了6Gbps;网络芯片的速度早已经突破了10Gbps大关……信号的速度越来越高,信号完整性的重要性已经越来越引起电子设计工程师的重视。
但是随着电路复杂程度的提高,多层板的使用,高速信号线不可避免须要走过孔,过孔对信号完整性的影响也随着信号速度的提升变得越来越明显。
中和过孔寄生电容对信号完整性的影响成为改善信号质量的一个重要方面。我们将着重于研究一种中和过孔容性的方法。
发明内容
本发明的目的是提供一种中和过孔容性的方法。
本发明的目的是按以下方式实现的,在印刷电路板PCB的设计过程中,通过在过孔周围加入感性串联的方式抵消过孔的容性,使感性和容性相互抵消,具体步骤是把过孔两边的传输线变细,使其相对于原来的传输线来说,呈现感性的增加,容性的减少,这样就相当于使用两个小电感中和掉过孔的电容;
过孔两边每段呈现感性的传输线长度如下计算:
其中:Tx=L/670呈现感性传输线的时延
Zx=呈现感性的传输线的特征阻抗Ohm,
Zo=原有传输线的特征阻抗Ohm,
Tx=信号在呈现感性的传输线的传输时间ns,
C=过孔的寄生电容pF
L=呈现感性的传输线的长度mil
计算所得的最大L须使得Tx<Trise,即Tx时间应小于信号的上升时间。
为了保证高速信号在PCB板上传播的过程中能够阻抗连续,不失真,在多层板设计中能够克服过孔的容性阻抗不连续造成的影响,需要对过孔的寄生电容进行中和处理,降低过孔造成的影响。
本发明的方法着重分析过孔造成的影响、为了得到符合PCB阻抗连续要求而对PCB板的过的走线方式进行改善,从而得到符合阻抗规范要求的走线方式,进而达到保证信号完整性及EMI要求。
本发明的方法和现有技术相比,有益效果是:通过对过孔容性中和前后比较可以看出:在调整前,由过孔的容性导致的阻抗偏离范围已经达到了-16%,不满足我们对阻抗管控范围10%或者15%的要求,而调整后其变化范围仅为4.8%。
仅仅通过对Layout的改进,不需要任何成本的增加,就可以使我们信号完整性质量得到显著提高,有利于改善信号完整性质量,降低EMI。
附图说明
图1是改善过孔容性的走线方式;
图2改善过孔的理论模型;
图3改善过孔走线前后的TDR分析波形曲线。
具体实施方式
参照说明书附图对本发明的方法作以下详细地说明。
为了了解过孔寄生电容对信号完整性的影响,我们首先使用HSpice做一下时域反射仿真分析,看一下过孔寄生电容对传输线阻抗造成的不连续。
如图3改善前波形曲线所示,是在13.4Inch的50Ohms传输线中心位置加了一个过孔得到的TDR波形,波形模拟从发送端看到的过孔反射回来的电压波形。
从图3改善前波形曲线可以看出在过孔位置反射电压有明显的下降,说明传输线的特征阻抗有显著的下降,造成了阻抗不连续,不符合我们对信号完整性的要求。为了改善信号质量,提高信号完整性,在印刷电路板PCB的设计过程中,我们必须想办法把过孔寄生电容的容性中和掉,或者使用某种方式减少其影响。
过孔寄生电容的容值计算公式如下:
其中:D2=地平面上间隙孔Antipad的直径(inch),
D1=环绕通孔的焊盘Pad的直径(inch),
T=电路板的厚度(inch),
Er=电路板的相对介电常数
C=通孔的寄生电容(pF)
实施例
一个Pad为20mil,Antipad为30mil,板厚为20mil,介电常数为4的通孔,通过计算得到其寄生电容为0.2256pF。
我们可以通过在过孔周围加入感性串联的方式抵消过孔的容性,使感性和容性相互抵消,如图3改善后波形曲线所示:把过孔两边的传输线变细,使其相对于原来的传输线来说,呈现感性的增加,容性的减少,使用两个小电感中和掉过孔的电容。
过孔两边每段呈现感性的传输线长度如下计算:
其中:Tx=L/670呈现感性传输线的时延
Zx=呈现感性的传输线的特征阻抗(Ohm),
Zo=原有传输线的特征阻抗(Ohm),
Tx=信号在呈现感性的传输线的传输时间(ns),
C=过孔的寄生电容(pF)
L=呈现感性的传输线的长度(mil)
计算所得的最大L须使得Tx<Trise,即Tx时间应小于信号的上升时间,这样如图1所示结构可以认为是集总的,否则会引起响铃,且不会得到我们想要的容性和感性的中和,实际情况也是很容易实现的,通过以下测试数据对比可以看出。
表1过孔改善前后的数据比较
中心电压 电压偏离值 呈现阻抗 偏离范围
Without Adjusting 514mV -45mV 42.0Ohms -16%
After Adjusting 511mV 12mV 52.4Ohms 4.8%
仿真及测试环境
TDR仿真软件:HSpice
阻抗仿真软件:SI9000
除说明书所述的技术特征外,均为本专业技术人员的已知技术。
Claims (1)
1.一种中和过孔容性的方法,其特征在于,在印刷电路板PCB的设计过程中,把过孔两边的传输线变细,使其相对于原来的传输线来说,呈现感性的增加,容性的减少,这样就相当于使用两个小电感中和掉过孔的电容;通过在过孔周围加入感性串联的方式中和过孔的容性,使感性和容性相互中和,过孔两边每段呈现感性的传输线长度如下计算:
其中:Tx=L/670呈现感性传输线的时延
Zx=呈现感性的传输线的特征阻抗Ohm,
Zo=原有传输线的特征阻抗Ohm,
Tx=信号在呈现感性的传输线的传输时间ns,
C=过孔的寄生电容pF
L=呈现感性的传输线的长度mil
计算所得的最大L须使得Tx<Trise,即Tx时间应小于信号的上升时间;
为了改善信号质量,提高信号完整性,在印刷电路板PCB的设计过程中,把过孔寄生电容的容性中和掉,或者使用某种方式减少其影响;
过孔寄生电容的容值计算公式如下:
其中:D2=地平面上间隙孔Antipad的直径(inch),
D1=环绕通孔的焊盘Pad的直径(inch),
T=电路板的厚度(inch),
εr=电路板的相对介电常数
C=通孔的寄生电容(pF) 。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201010544705 CN102056404B (zh) | 2010-11-15 | 2010-11-15 | 一种中和过孔容性的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201010544705 CN102056404B (zh) | 2010-11-15 | 2010-11-15 | 一种中和过孔容性的方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102056404A CN102056404A (zh) | 2011-05-11 |
CN102056404B true CN102056404B (zh) | 2013-01-23 |
Family
ID=43960155
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 201010544705 Active CN102056404B (zh) | 2010-11-15 | 2010-11-15 | 一种中和过孔容性的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102056404B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102970815A (zh) * | 2011-08-31 | 2013-03-13 | 英业达股份有限公司 | 印刷电路板结构 |
CN104102757B (zh) * | 2013-04-15 | 2017-04-05 | 赛恩倍吉科技顾问(深圳)有限公司 | 过孔设计系统 |
CN105025668A (zh) * | 2015-07-02 | 2015-11-04 | 浪潮电子信息产业股份有限公司 | 一种通过添加过孔来实现走线阻抗匹配的方法 |
CN105183962A (zh) * | 2015-08-26 | 2015-12-23 | 浪潮电子信息产业股份有限公司 | 一种改善过长via stub影响的设计方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1852633A (zh) * | 2005-11-21 | 2006-10-25 | 华为技术有限公司 | 一种可实现高速信号传输的印制电路板及制作方法 |
CN1866262A (zh) * | 2005-12-05 | 2006-11-22 | 华为技术有限公司 | 一种电容等效模型的建模装置和方法 |
CN101102002A (zh) * | 2007-05-19 | 2008-01-09 | 中国科学技术大学 | 利用左右手混合传输线结构的宽带/超宽带微带滤波器 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6950300B2 (en) * | 2003-05-06 | 2005-09-27 | Marvell World Trade Ltd. | Ultra low inductance multi layer ceramic capacitor |
US7886431B2 (en) * | 2006-06-06 | 2011-02-15 | Teraspeed Consulting Group Llc | Power distribution system for integrated circuits |
-
2010
- 2010-11-15 CN CN 201010544705 patent/CN102056404B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1852633A (zh) * | 2005-11-21 | 2006-10-25 | 华为技术有限公司 | 一种可实现高速信号传输的印制电路板及制作方法 |
CN1866262A (zh) * | 2005-12-05 | 2006-11-22 | 华为技术有限公司 | 一种电容等效模型的建模装置和方法 |
CN101102002A (zh) * | 2007-05-19 | 2008-01-09 | 中国科学技术大学 | 利用左右手混合传输线结构的宽带/超宽带微带滤波器 |
Also Published As
Publication number | Publication date |
---|---|
CN102056404A (zh) | 2011-05-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101673317A (zh) | 一种高速串行通道预加重调整方法及装置 | |
US7880094B2 (en) | Differential signal layout printed circuit board | |
CN102056404B (zh) | 一种中和过孔容性的方法 | |
CN103179782B (zh) | 阻抗受控、低损耗的单端过孔结构 | |
CN102056401A (zh) | 印刷电路板 | |
CN103547064B (zh) | 一种射频微波电路板中传输线到器件的匹配连接方法 | |
CN104102797A (zh) | 一种降低差分串扰的pcb走线设计方法 | |
CN107077176B (zh) | 两部分电气连接器 | |
CN100562214C (zh) | 具有改良过孔的印刷电路板 | |
CN101441606A (zh) | 高速/高频差分信号传输中使用的电磁耦合器的无部件终端 | |
CN107396541A (zh) | 一种优化视频信号线阻抗匹配的方法 | |
CN104133117A (zh) | 一种针对高速信号损耗测试的设计 | |
CN104092477B (zh) | 射频接口电路的设计方法及射频接口电路 | |
Cho et al. | Novel Optimization Methodology of Design Parameters in High-Speed Differential Via for PCIe Gen5 Channels Based on Particle Swarm Optimization Algorithm | |
CN110162819A (zh) | 一种基于改进型系统法的电磁兼容分析方法 | |
Shu et al. | DC blocking capacitor design and optimization for high speed signalling | |
Wang et al. | Addition of interdigital capacitor to reduce crosstalk between non-parallel microstrip lines | |
Vasa et al. | Demystifying Via Impedance Optimization for High Speed Channels | |
CN112601235A (zh) | 一种wlan接口的测试系统及测试方法 | |
CN102522645A (zh) | 一种背板连接器的近端串扰改善方法 | |
Chen | PCB microstrip line far-end crosstalk mitigation by surface mount capacitors | |
Zenteno et al. | Optimization of PCB via design considering its physical length parameters | |
CN102779078A (zh) | 一种提高背板线缆兼容性的方法 | |
CN104849572B (zh) | 一种基于电磁场模式分解的高速信号线串扰抑制方法 | |
CN100347911C (zh) | 通用串行总线连接器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |