CN101882469A - 保险丝电路、系统和方法 - Google Patents
保险丝电路、系统和方法 Download PDFInfo
- Publication number
- CN101882469A CN101882469A CN2010101779490A CN201010177949A CN101882469A CN 101882469 A CN101882469 A CN 101882469A CN 2010101779490 A CN2010101779490 A CN 2010101779490A CN 201010177949 A CN201010177949 A CN 201010177949A CN 101882469 A CN101882469 A CN 101882469A
- Authority
- CN
- China
- Prior art keywords
- fuse
- transistor
- current
- circuit
- state
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/18—Auxiliary circuits, e.g. for writing into memory
Abstract
本发明公开了一种保险丝电路,系统及方法,用于熔断保险丝,探测保险丝状态并减小流经保险丝的静态放电电流,其包括:保险丝,具有完整状态和熔断状态,其中当熔断电流流经所述保险丝后,所述保险丝处于所述熔断状态;第一晶体管,耦合于电源和所述保险丝之间;以及与所述第一晶体管互补的第二晶体管,所述第二晶体管耦合于所述保险丝和地之间;导通所述第一晶体管和所述第二晶体管,以使所述熔断电流流经所述保险丝,并且通过所述第一晶体管和所述第二晶体管减少流经所述保险丝的静态放电电流。
Description
技术领域
本发明是关于一种电路保护系统,尤其是关于一种保险丝电路、系统和方法。
背景技术
保险丝电路可用于多种半导体应用,例如,存储器设备或可编程逻辑设备。在应用中,用于数据存储的存储器设备可包括保险丝电路。图1所示为传统保险丝电路100的方框图。
在图1中,晶体管104(例如,P沟道金属氧化物半导体场效应(PMOS)晶体管)耦合于保险丝102的一端,用于响应于修调信号为保险丝102提供熔断电流IB。通常将修调信号经由反相器110和112发送至晶体管104的栅极。晶体管104的源极连接至电源,用于为晶体管104提供输入电压VDD。保险丝102的另一端连接至地。晶体管106(例如,PMOS晶体管)耦合于保险丝102,用于为保险丝102提供读电流IR(IR<IB)。将偏置电压VB提供至晶体管106的栅极。将电源连接至晶体管106的源极,从而为晶体管106提供输入电压VDD。此外,反相器108耦合于保险丝102,用于检测保险丝102上的压降,并根据该压降输出信号。
保险丝102具有完整状态和熔断状态。如果保险丝102已被熔断,保险丝102的电阻值将会相对较高(例如,100千欧);否则,保险丝102的电阻值将会相对较低(例如,100欧)。即保险丝102可呈现出高阻态或短路状态。一旦发送修调信号至晶体管104,晶体管104将被导通,从而使熔断电路IB流经保险丝102,进而将保险丝102熔断。为了检测保险丝102是处于熔断状态还是完整状态,晶体管106提供读电流IR流经保险丝102。反相器108根据保险丝102上的压降产生表示保险丝102当前状态的信号。如果保险丝102上的压降低于预设值VTHR(例如,1V),即可确认保险丝102处于完整状态,此时反相器108将在输出端提供一个逻辑高信号;如果保险丝102上的压降高于预设值VTHR,即可确认保险丝102处于熔断状态,此时反相器108将在输出端提供一个逻辑低信号。
然而,流经保险丝102的静电放电电流可能导致保险丝102过热甚至熔断。当出现静电放电现象时,处于不同电位的两点之间突然产生流经该两点的瞬时电流,即为静电充电电流。静电放电现象可由静态电流产生。当两种材质互相摩擦时,可产生静态电流,例如,当两种保险丝电路发生摩擦时,即可出现磨擦生电,从而导致保险丝两端的电位不同。由此,产生静态放电电流流经保险丝。这样,保险丝有可能被永久损坏,从而导致探测到错误的保险丝状态。
此外,系统退化、周围温度的变化、供电电压的变化或者保险丝的老化会导致保险丝102的电阻值发生变化。例如,熔断的保险丝的阻值有可能逐步减小,从而导致保险丝上的压降可能低于预设值VTHR,进一步导致在输出端输出逻辑高信号。由此,针对保险丝电路的不一致探测结果将导致误差,并降低系统的鲁棒性。
发明内容
本发明要解决的技术问题在于提供一种保险丝电路、系统提及方法,用于熔断保险丝,同时其能够探测保险丝的状态,并对保险丝进行保护,从而提高保险丝应用电路的准确性和可靠性。
为解决上述技术问题,本发明提供了一种保险丝电路,其包括:保险丝,具有完整状态和熔断状态,其中当熔断电流流经所述保险丝后,所述保险丝处于所述熔断状态;第一晶体管,耦合于电源和所述保险丝之间;以及第二晶体管,与所述第一晶体管互为互补晶体管,其中所述第二晶体管耦合于所述保险丝和地之间;其中导通所述第一晶体管和所述第二晶体管,以使所述熔断电流流经所述保险丝,并且通过所述第一晶体管和所述第二晶体管减少流经所述保险丝的静态放电电流。
本发明还提供了一种包括多个保险丝电路的电子系统,其包括:多个并联耦合的保险丝电路,每个所述保险丝电路至少包括:保险丝,具有完整状态和熔断状态,其中当熔断电流流经所述保险丝后,所述保险丝处于所述熔断状态;以及第一晶体管,耦合于所述保险丝和地之间;耦合于电源和所述保险丝电路之间的第二晶体管,用于使所述熔断电流流经每个所述保险丝电路中的所述保险丝,其中所述第二晶体管和所述第一晶体管为互补晶体管,通过所述第一晶体管和所述第二晶体管减少流经所述保险丝的静电放电电流;以及耦合于所述保险丝电路和所述第二晶体管的主控制器,用于控制所述保险丝电路和所述第二晶体管。
本发明还提供了一种应用于保险丝电路的方法,至少包括下列步骤:导通互补的第一晶体管和第二晶体管;使熔断电流流经串联耦合于所述第一晶体管和所述第二晶体管之间的保险丝;根据所述熔断电流,熔断所述保险丝;以及关断所述第一晶体管和所述第二晶体管,从而减少流经所述保险丝的静态放电电流。
与现有技术相比,本发明提供了一种保险丝电路、系统和方法,通过将保险丝串行耦合于两个互补晶体管之间,从而减小或阻断非期望的静电放电电流。此外,通过在不同环境下调整流经保险丝的读电流,从而可以相对精确地探测保险丝的状态。
附图说明
以下结合附图和具体实施例对本发明的技术方案进行详细的描述,以使本发明的特征和优点更为明显。其中:
图1所示为现有技术的传统保险丝电路的结构框图;
图2所示为根据本发明的一个实施例的保险丝电路的结构框图;
图3所示为根据本发明的另一个实施例的一个保险丝电路的结构框图;
图4所示为根据本发明的一个实施例的保险丝电路的示意图;
图5所示为根据本发明的一个实施例的一种包括多个保险丝电路的电路的结构框图;
图6所示为根据本发明的一个实施例的包括多个保险丝电路的用于保存数据的固件的结构框图;
图7所示为根据本发明的一个实施例的由保险丝电路所实施的方法流程图。
具体实施方式
以下将对本发明的实施例给出详细的说明。虽然本发明将结合实施例进行阐述,但应理解为这并非意指将本发明限定于这些实施例。相反,本发明旨在涵盖由后附权利要求项所界定的本发明精神和范围内所定义的各种可选项、可修改项和等同项。
此外,在以下对本发明的详细描述中,为了提供针对本发明的完全的理解,阐明了大量的具体细节。然而,本领域技术人员将理解,没有这些具体细节,本发明同样可以实施。在另外的一些实例中,对于大家熟知的方案、流程、元件和电路未作详细描述,以便于凸显本发明之主旨。
本发明提供了一种保险丝电路,用于将保险丝熔断,并探测保险丝的状态。有利的是,通过将保险丝串联耦合于两个互补晶体管之间,从而减小或阻断非期望的静电放电电流。
此外,耦合于保险丝的探测电路为保险丝提供一种可调的读电流,并根据保险丝上的压降探测保险丝的状态。有利的是,通过在不同环境下调整该读电流,可以相对精确地探测保险丝的状态。
图2所示为根据本发明的一个实施例的保险丝电路200的结构框图。保险丝电路200可以用于很多应用中。例如,保险丝电路200可作为修调电路,基于保险丝电路中保险丝的阻值提供不同状态的信号(例如,数字信号)。保险丝的阻值可基于流经保险丝的电流发生相应变化。然而,本发明并非仅限于此,该保险丝电路还可广泛应用于其他应用中。
保险丝电路200包括保险丝202,其具有完整状态和熔断状态。在完整状态下,保险丝202的阻值小于第一预设值(例如,100欧)。在一个实施例中,将保险丝熔断表示使电流流经保险丝直至该保险丝熔化断裂。通过使熔断电流IB(例如,100毫安)流经保险丝202,从而熔断保险丝202。在熔断状态下,保险丝202的阻值大于第二预设值(例如,1兆欧)。
在一个实施例中,晶体管204(例如,PMOS晶体管)耦合于保险丝202一端,用于导通流经保险丝202的熔断电流IB。输入电源耦合于晶体管204的源极,用于为晶体管204提供输入电压VDD。控制器212耦合于晶体管204的栅极,用于控制晶体管204。
此外,晶体管210(例如,NMOS晶体管)耦合于保险丝202的另一端。在一个实施例中,晶体管210和晶体管204是互补晶体管。互补晶体管204和210为具有互为反相的导通状态的晶体管(例如,PMOS晶体管和NMOS晶体管,或PNP晶体管和NPN晶体管)。然而,晶体管204和210的尺寸不一定相同。晶体管210的源极耦合于地。控制器212耦合于晶体管210的栅极,从而控制晶体管210。此外,二极管220耦合于输入电压VDD和地之间,用于当静电放电现象发生时导通电流从负极(地)流向正极(输入电压VDD)。
在一个实施例中,控制器212响应于多个控制信号将晶体管204和210导通和关断,所述控制信号可包括修调信号。为了熔断保险丝202,可以产生一个修调信号至控制器212。响应于该修调信号,控制器212导通晶体管204和晶体管210,从而使熔断电流IB流经保险丝202。当没有产生修调信号时,控制器212将晶体管204和210关断。
保险丝电路200还包括耦合于保险丝202的探测电路214,用于探测保险丝202的状态并产生一个指示保险丝202的状态的探测信号FUSE_STA。在一个实施例中,探测电路214包括电流源206和探测单元208。电流源206耦合于保险丝202,用于将读电流IR(例如,1μA)提供至保险丝202。在一个实施例中,读电流IR远远小于熔断电流IB。探测单元208探测保险丝202上的压降,并根据该压降输出探测信号FUSE_STA。
在一个实施例中,控制信号还包括读信号。为了探测保险丝202的状态并输出探测信号FUSE_STA,可以发送一个读信号至控制器212。响应于该读信号,控制器212将晶体管210导通,从而使读电流IR流经保险丝202。晶体管204保持关断。当没有读信号时,控制器212将晶体管210关断。
一旦将输入电压VDD提供至保险丝电路200,保险丝电路200即开始工作。在没有任何信号发送至控制器212的情况下,控制器212将晶体管204和210关断。在一个实施例中,在不同的时间帧可以将不同的控制信号(例如,修调信号和读信号)发送至控制器212。如果将修调信号发送至控制器212,控制器212将晶体管204和210导通,从而使熔断电流IB流经保险丝202。由此,保险丝202即可被熔断电流IB熔断。当晶体管204和210导通时,读电流IR也将流经保险丝202。然而,由于读电流IR远远小于熔断电流IB,读电流IR可被忽略不计。当修调信号无效后,控制器212将晶体管204和210关断。
如果将读信号发送至控制器212,控制器212将晶体管210导通,从而使读电流IR流经保险丝202。此时晶体管204关断。由于当晶体管210导通时,晶体管210上的压降相对较小,由探测单元208所探测的在端点VA处的压降将近似等于电阻丝202上的压降。如果读信号无效,控制器212将晶体管210关断。
在一个实施例中,探测单元208将保险丝202上的压降与预设值VTHR(例如,1V)相比较,并根据比较结果产生探测信号FUSE_STA。如果该压降高于预设值VTHR,探测单元208产生处于第一状态(例如,逻辑低)的探测信号FUSE_STA。如果该压降低于预设值VTHR,探测单元208产生处于第二状态(例如,逻辑高)的探测信号FUSE_STA。
由此,如果保险丝202已被熔断,由于保险丝202的阻值大于1兆欧,保险丝202上的压降将高于预设值VTHR。因此,探测单元208产生处于第一状态的探测信号FUSE_STA。如果保险丝202是完整的,由于保险丝202的阻值小于100欧,保险丝202上的压降将小于预设值VTHR。因此,探测单元208产生处于第二状态的探测信号FUSE_STA。
在本发明的内容说明中,相关的术语,例如“高”和“低”,将不排除在不超出本发明的思想和范围的可替代实施例中应用相反的极性或信号电平等惯用语。
在一个实施例中,如果输入电压VDD无效,晶体管204的源极和栅极处的电位与晶体管210的源极和栅极处的电位将几乎相同。如果发生静电放电现象,晶体管204的源极处的电位将与晶体管210的源极处的电位不同。静电放电现象将导致某一点(例如,晶体管204的源极)的电位发生变化,同时在另一点(例如,晶体管210的源极)的电位仍保持不变。
如果晶体管204的源极电位高于晶体管210的源极电位,例如,当晶体管204的源极电位升高时,晶体管204的源极和栅极间的压差有可能高于晶体管204的源-栅阈值电压。然而,由于晶体管210与晶体管204为互补晶体管,晶体管210的源极和栅极电位将大致相同。由此,晶体管210仍然保持关断状态,从而阻止静态放电电流流经保险丝202。
当晶体管210的源极电位减小时,晶体管210的栅极和源极间的压差将高于晶体管210的栅-源阈值电压。然而,由于晶体管204与晶体管210为互补晶体管,晶体管204的源极和栅极的电位将大致相同。由此,晶体管204仍然保持关断状态,从而阻止静态放电电流流经保险丝202。
如果晶体管204的源极电位低于晶体管210的源极电位,晶体管204和210将全部关断,此时,将导通静电放电电流流经二极管220。
有利的是,晶体管204和210为互补的晶体管,将分别耦合于输入电压VDD和保险丝202之间,以及保险丝202和地之间,当静态放电现象发生时,阻止静态放电电流流经流经保险丝202。由此,当静态放电现象发生时,保护保险丝202以防止被意外熔断,从而提高保险丝电路的稳定性。
图3所示为根据本发明的另一个实施例的保险丝电路300的结构框图。与图2中标记相同的元件具有相似的功能。
在保险丝电路300中,探测电路314包括耦合于保险丝202的电流源306,用于提供第一读电流IR1(例如,1μA)至保险丝202,以及耦合于保险丝202的电流源302,用于提供第二读电流IR2(例如,0.5μA)至保险丝202。在一个实施例中,第一读电流IR1和第二读电流IR2都远远小于熔断电流IB。开关304串联耦合于第二电流源302,并由控制器212控制。
控制器212响应于多个控制信号以控制晶体管204,晶体管210和开关304。在一个实施例中,控制信号包括修调信号,第一读信号和第二读信号。探测电路314还包括探测单元208,用以探测保险丝202上的压降,并根据该压降输出表示保险丝202当前状态的探测信号FUSE_STA。
当将输入电压VDD提供至保险丝电路300时,保险丝电路300开始工作。在工作过程中,通过产生一个修调信号至控制器212,控制器212导通晶体管204和210,从而使熔断电流IB流经保险丝202。之后保险丝202被熔断。当修调信号无效时,控制器210将关断晶体管204和210。
此外,通过产生第一读信号至控制器212,控制器212导通晶体管210,从而使第一读电流IR1流经保险丝202。此时晶体管204处于关断状态。因此,探测单元208根据保险丝202上的压降探测保险丝202的状态。当该第一读信号无效时,控制器212将关断晶体管210。类似地,通过产生第二读信号至控制器212,控制器212导通晶体管210和开关304,从而使第一读电流和第二读电流一并流经保险丝202。此时晶体管204处于关断状态。因此,探测单元208根据保险丝202上的压降探测保险丝202的状态。当该第二读信号无效时,控制器212关断晶体管210和开关304。
有利的是,可以根据不同的情况调节用于探测保险丝202当前状态的流经保险丝202的读电流。在修调之后,保险丝电路300进入一种自动测试设备(Automatic Test Equipment,ATE)的测试阶段。在ATE测试阶段,采用自动测试设备(例如,用于测试印刷电路板、集成电路,或者其他电子组件或模块的自动设备)测试保险丝202的状态。ATE测试用于检测在修调之后保险丝202是否熔断。在一个实施例中,自动测试设备产生第一读电流至控制器212,用以检测保险丝202是否被熔断。如果探测单元208输出的探测信号FUSE_STA表示保险丝202仍然保持完整状态,将再次产生一个修调信号至控制器212,用以熔断保险丝202。当通过ATE测试之后,保险丝电路300将进入应用阶段。例如,可将保险丝电路300集成入芯片中,并应用于多种应用中。
在应用阶段,由于系统退化、周围温度变化、输入电压的变化或保险丝老化,熔断保险丝202的阻值将会缓慢减小。有利的是,在应用阶段,通过产生第二读电流,从而探测保险丝202的状态。响应于该第二读电流,控制器212导通晶体管210和开关304,从而使第一读电流IR1和第二读电流IR2一并流经保险丝202。由于保险丝202上的压降等于(IR1+IR2)*RF(RF表示保险丝202的阻值),第二读电流IR2提供一个附加读电流差额,从而抵消保险丝202的阻值下降所产生的影响。因此,避免由于保险丝202的阻值下降导致错误的探测结果。
图4所示为根据本发明的又一个实施例的保险丝电路400的示意图。与图2中标记相同的元件具有相似的功能。
在图4中,栅极和源极连接至一起的晶体管402、406和422组成两个电流源。将输入电压VDD提供至晶体管402、406和442的源极。在一个实施例中,晶体管402、406和442互为匹配或相同。因此,晶体管402、404和442的源-栅电压大体上相同。此外,晶体管442的栅极和漏极连接至一起。
晶体管406提供第一读电流IR1(例如,1μA)至保险丝202。晶体管402提供第二读电流IR2(例如,0.5μA)至保险丝202。在一个实施例中,第一读电流IR1和第二读电流IR2远远小于熔断电流IB。此外,开关404耦合于晶体管402,并由控制器212控制。
类似于图3中的保险丝电路300,如果控制器212响应于第一读信号将晶体管210导通,使第一读电流IR1流经保险丝202,从而探测保险丝202是否被熔断或仍然完整。如果控制器212响应于第二读信号将晶体管210和开关404导通,使第一读电流IR1和第二读电流IR2一并流经保险丝202。第二读电流IR2提供一个附加读电流差额,从而抵消保险丝202的阻值下降所产生的影响。
此外,耦合于晶体管442的漏极和地之间的晶体管440用于减小或消除瞬时电流。瞬时电流是当没有信号作用于控制器212时存在的流入保险丝电路的冲击电流。当第一读信号或第二读信号输入至保险丝电路400时,将偏置电压VB1提供至晶体管440的栅极。如果没有任何读信号输入至保险丝电路400,将晶体管440的栅极连接至地,从而关断晶体管440。由此,减少或消除瞬时电流。
保险丝电路400还包括探测单元408,用于探测保险丝202的状态,并产生指示保险丝202当前状态的探测信号FUSE_STA。在探测单元408中,晶体管412的栅极和源极分别与保险丝202的两端相耦合。作为有功负载的晶体管410耦合于晶体管412和输入电压VDD之间。将偏置电压VB2提供至晶体管410的栅极。当第一读电流IR1或第一和第二读电流IR1和IR2一并流经保险丝202时,如果保险丝202已被熔断,保险丝202上的压降将高于晶体管412的源-栅阈值电压。由此,晶体管412导通。由于晶体管210也导通,晶体管210和412上的压降相对较小。因此,晶体管412的漏极电压相对较小。如果保险丝202仍然完整,保险丝202上的压降低于晶体管412的源-栅阈值电压。由此,晶体管412关断,且晶体管412的漏极电压相对较高。
耦合于晶体管412的漏极的探测逻辑420用于根据晶体管412的漏极电压产生逻辑信号。在一个实施例中,如果晶体管412的漏极电压低于参考值,探测逻辑420产生一个逻辑高信号。当晶体管412的漏极电压高于参考值时,探测逻辑420产生一个逻辑低信号。
耦合于探测逻辑420的寄存器(例如,RS寄存器422)用于在S端接受逻辑信号。采用逻辑信号使RS寄存器422翻转,并在Q端输出探测信号FUSE_STA。探测信号FUSE_STA锁存至RS寄存器422直到下一个逻辑信号来临时将RS寄存器翻转。在必要情况下,通过将重置信号输入RS寄存器422的R端,从而重置RS寄存器422。
当控制器212响应于第一读信号将晶体管210导通,从而使第一读电流IR1流经保险丝202,或响应于第二读信号将晶体管210和开关404导通,从而使第一读电流IR1和第二读电流IR2一并流经保险丝202时,控制器212还产生使能信号SON,用以启动探测逻辑420。响应于使能信号SON,探测逻辑420探测晶体管412的漏极电压,并根据所探测的漏极电压产生逻辑信号至RS寄存器422。
如果保险丝202已被熔断,晶体管412的漏极电压低于参考值。探测逻辑420产生一个逻辑高信号至RS寄存器422的S端。响应于该逻辑高信号,RS寄存器422翻转,从而输出处于第一状态的探测信号FUSE_STA。如果保险丝202仍然完整,晶体管412的漏极电压高于参考值。探测逻辑420产生逻辑低信号至RS寄存器422的S端。响应于该逻辑低信号,RS寄存器422翻转,从而输出处于第二状态的探测信号FUSE_STA。在一个实施例中,当保险丝202熔断时,设置探测信号FUSE_STA为逻辑高信号,当保险丝202保持完整时,设置探测信号FUSE_STA为逻辑低信号。
一旦第一读信号或第二读信号无效时,控制器212通过停止发送信号SON,从而屏蔽探测逻辑420的功能。探测信号FUSE_STA将锁存入RS寄存器422中。
图5所示为根据本发明的一个实施例的包括多个保险丝电路的电路500的结构框图。与图2,3,4中标记相同的元件具有相似的功能。
在一个实施例中,电路500(例如,集成电路)包括多个保险丝电路,通过选择性熔断多个保险丝电路中的部分保险丝,并根据相应保险丝的状态产生信号,从而提供多个处于不同状态的信号(例如,逻辑高和/或逻辑低信号)。
电路500包括多个并联耦合的保险丝电路,例如,保险丝电路502_1至502_N。在一个实施例中,保险丝电路502_1至502_N具有与图3所示的保险丝电路300相类似的结构。在保险丝电路502_1中,晶体管210(例如,NMOS晶体管)与保险丝202串联耦合,以阻止非期望电流(例如,静电放电电流)流经保险丝202。电流源306和电流源302耦合于保险丝202,从而分别向保险丝202提供第一读电流IR1和第二读电流IR2。开关304耦合于电流源302和保险丝202之间。探测单元408耦合于保险丝202,以探测保险丝202是否处于熔断状态或是完整状态,并产生指示保险丝202当前状态的探测信号FUSE_STA。耦合于晶体管210、开关304和探测单元408的控制器212用于根据多个控制信号控制晶体管210和开关304。在一个实施例中,控制信号包括修调信号、第一读信号和第二读信号。
电路500还包括晶体管506(例如,PMOS晶体管),通过与保险丝电路502_1至502_N串联耦合,从而将熔断电流提供至保险丝电路502_1至502_N中的保险丝。将输入电压VDD提供至晶体管506的源极。电路500还包括主控制器504,用于控制晶体管506,并根据多个输入信号产生控制信号至保险丝电路502_1至502_N中的控制器。
在一个实施例中,当第一输入信号(修调使能信号)输入主控制器504时,同时输入一组比特序列信号至主控制器504。响应于第一输入信号,主控制器504基于比特序列信号判断哪些保险丝需要被熔断。例如,假设电路500包括10个保险丝电路。当产生第一输入信号至主控制器504时,一个比特序列信号0111000110同时输入至主控制器504。主控制器504根据比特序列信号0111000110选择第二、第三、第四、第八和第九个保险丝电路作为目标保险丝电路。
主控制器504将晶体管506导通,并依序将修调信号发送至目标保险丝电路中的控制器。在一个实施例中,主控制器504将在一预设时间段内持续产生一个修调信号至第一目标保险丝电路(例如,保险丝电路502_1)。响应于该修调信号,该第一目标保险丝电路的控制器导通晶体管210。由此,在该预设时间段内使熔断电流IB流经保险丝202,从而熔断保险丝202。在该预设时间段结束后,主控制器504不再产生修调信号至第一目标保险丝电路。接下来,主控制器504在一预设时间段内产生一个修调信号至下一个目标保险丝电路。由此,这些目标保险丝电路的控制器依序接收持续一段预设时间的修调信号。因此,依序熔断这些目标保险丝电路中的保险丝。
在一个实施例中,当第二输入信号输入至主控制器504时,主控制器504依序产生第一读信号至保险丝电路502_1至502_N的控制器。
在一个实施例中,主控制器504在预设时间段内持续产生第一读信号至第一保险丝电路(例如,保险丝电路502_1)。响应于该第一读信号,第一保险丝电路502_1中的控制器导通晶体管210,从而使第一读电流IR1流经保险丝202。第一保险丝电路502_1的控制器启动探测单元408,从而探测保险丝202的状态。探测单元408根据保险丝202上的压降产生指示保险丝202的当前状态的探测信号FUSE_STA。在该预设时间段结束后,主控制器504停止产生第一读信号至第一保险丝电路。之后,主控制器504在预设时间段内持续产生第一读信号至下一个保险丝电路。由此,保险丝电路502_1至502_N的控制器依序接收持续一段预设时间的第一读信号。因此,保险丝电路502_1至502_N依序输出表示相应保险丝的当前状态的探测信号。
在一个实施例中,当产生一个第三输入信号至主控制器504时,主控制器504依序产生第二读信号至保险丝电路502_1至502_N的控制器。
在一个实施例中,主控制器504在预设时间段内持续产生第二读信号至第一保险丝电路(例如,保险丝电路502_1)。响应于该第二读信号,第一保险丝电路502_1中的控制器导通晶体管210和开关304,从而使第一读电流IR1和第二读电流IR2一并流经保险丝202。第一保险丝电路502_1的控制器启动探测单元408,从而探测保险丝202的状态。探测单元408根据保险丝202上的压降产生指示保险丝202当前状态的探测信号FUSE_STA。在该预设时间段结束后,主控制器504停止产生第二读信号至第一保险丝电路。之后,主控制器504在预设时间段内持续产生第二读信号至下一个保险丝电路。由此,保险丝电路502_1至502_N的控制器依序接收持续一段预设时间的第二读信号。因此,保险丝电路502_1至502_N依序输出表示相应保险丝的当前状态的探测信号。
有利的是,可以在某一时间段内使熔断电流IB持续流经每个目标保险丝。由此,流经每个目标保险丝的电流将足够大,从而熔断保险丝。此外,在某一时间段内将每个保险丝电路的晶体管202和开关304持续导通,从而使读电流IR1和IR2在该时间段内持续流经每个保险丝。由于可以分别地顺序地探测保险丝的状态,该探测结果相对准确。
图6所示为根据本发明的一个实施例的包含多个保险丝电路的用于存储数据的固件602的结构框图600。与图5中标记相同的元件具有类似的功能。该固件602可用于多个电子设备或系统中,例如,移动电话、电脑、数字相机等。
在图6所示的实施例中,固件602包括多个集成电路500_1至500_N。在一个实施例中,集成电路500_1至500_N具有与图5所示电路500相似的结构。控制总线604耦合于集成电路500_1至500_N,从而分别产生输入信号至集成电路500_1至500_N。数据总线606耦合于集成电路500_1至500_N,从而分别接收来自集成电路500_1至500_N中的保险丝电路502_1至502_N的探测信号。
将数据或指令写入固件602中。在一个实施例中,为了将由一段比特流(例如,00110000111010110010000111010001110)所表示的指令写入固件602中,控制总线基于指令的比特流将第一输入信号(修调使能信号)和比特序列信号分别输入集成电路500_1至500_N。响应于输入信号,每个集成电路基于相应的比特序列信号从保险丝电路502_1至502_N中选择一个或多个目标保险丝电路,并将修调信号分别输入至目标保险丝电路,从而熔断相应的保险丝。
经过修调,固件602进入ATE测试阶段。控制总线604分别地顺序地将第二输入信号输入至集成电路500_1至500_N,从而测试其中保险丝的状态。响应于该第二输入信号,每个集成电路分别地顺序地将第一读信号输入至保险丝电路502_1至502_N。响应于该第一读信号,保险丝电路502_1至502_N依序探测相应的保险丝的状态,并将探测信号发送至数据总线606。
当固件602进入应用阶段后,控制总线604分别地顺序地产生一个第三输入信号至集成电路500_1至500_N,从而读取存储于固件602中的数据或指令。响应于该第三输入信号,每个集成电路分别地顺序地产生第二读信号至保险丝电路502_1至502_N。响应于该第二读信号,保险丝电路502_1至502_N依序探测相应的保险丝的状态,并将探测信号发送至数据总线606。在一个实施例中,探测信号是表示存储于固件602中的数据或指令的数字信号。
图7所示为根据本发明的一个实施例的由如图3所示的保险丝电路300所执行的流程图700。图7将结合图2和图3进行描述。
在步骤702中,启动保险丝电路300。在步骤704中,产生一个控制信号至保险丝电路300。在步骤706中,如果控制信号为修调信号,流程图700转向步骤708;否则,流程图700转向步骤710。在步骤708中,通过导通两个互补晶体管(例如,第一晶体管204和第二晶体管210),从而使熔断电流IB流经保险丝202。由此,通过熔断电流IB将保险丝202熔断。
在步骤710中,如果控制信号为第一读信号,流程图700转向步骤712;否则,流程图700转向步骤714。在步骤712中,通过导通第二晶体管210,从而使第一读电流IR1流经保险丝202。在步骤718中,启动探测单元408,从而根据保险丝202上的压降探测保险丝202的状态,并产生指示保险丝202当前状态的探测信号。
在步骤714中,如果控制信号为第二读信号,流程图700转向步骤716。否则,流程图700转向步骤720。在步骤716中,导通第二晶体管210和开关304,从而使第一读电流IR1和第二读电流IR2一并流经保险丝202。在步骤718中,启动探测单元408,从而根据保险丝202上的压降探测保险丝202的状态,并产生指示保险丝202当前状态的探测信号。在步骤710中,保险丝电路300将执行其他功能。
因此,本发明提供了一种用于熔断保险丝以及探测保险丝状态的保险丝电路。该保险丝电路包括具有完整状态和熔断状态的保险丝,通过使熔断电流流经该保险丝,从而使保险丝达到熔断状态。本发明的保险丝电路还包括耦合于电源和保险丝之间的第一晶体管以及耦合于保险丝和地之间的第二晶体管,其中该第一晶体管和第二晶体管为互补晶体管,从而减少或阻断流经保险丝的静电放电电流。
此外,本发明还具有耦合于保险丝的探测电路,用于探测保险丝的状态,并产生指示保险丝状态的探测信号。该探测电路包括耦合于保险丝的第一电流源,用于提供第一读电流至保险丝,以及耦合于保险丝的第二电流源,用于提供第二读电流至保险丝。此外,本发明还具有一个开关耦合于第二电流源和保险丝之间。最后,本发明的探测电路还包括耦合于保险丝的探测单元,用于探测保险丝上的压降,并根据该压降产生探测信号。
上文具体实施方式和附图仅为本发明之常用实施例。显然,在不脱离后附权利要求书所界定的本发明精神和保护范围的前提下可以有各种增补、修改和替换。本领域技术人员应该理解,本发明在实际应用中可根据具体的环境和工作要求在不背离发明准则的前提下在形式、结构、布局、比例、材料、元素、组件及其它方面有所变化。因此,在此披露之实施例仅用于说明而非限制,本发明之范围由后附权利要求及其合法等同物界定,而不限于此前之描述。
Claims (22)
1.一种保险丝电路,其特征在于,所述保险丝电路至少包括:
保险丝,具有完整状态和熔断状态,其中当熔断电流流经所述保险丝后,所述保险丝处于所述熔断状态;
第一晶体管,耦合于电源和所述保险丝之间;以及
第二晶体管,与所述第一晶体管互为互补晶体管,其中所述第二晶体管耦合于所述保险丝和地之间;
其中导通所述第一晶体管和所述第二晶体管,以使所述熔断电流流经所述保险丝,并且通过所述第一晶体管和所述第二晶体管减少流经所述保险丝的静态放电电流。
2.根据权利要求1所述的保险丝电路,其特征在于,所述保险丝电路还包括:
耦合于所述保险丝的探测电路,用于探测所述保险丝的状态,并且产生表示所述保险丝的状态的探测信号。
3.根据权利要求2所述的保险丝电路,其特征在于,如果所述保险丝处于所述完整状态,所述探测电路产生处于第一状态的所述探测信号,并且如果所述保险丝处于所述熔断状态,所述探测电路产生处于第二状态的所述探测信号。
4.根据权利要求1所述的保险丝电路,其特征在于,所述保险丝电路还包括:
耦合于所述保险丝的第一电流源,用于提供流经所述保险丝的第一读电流,其中所述第一读电流小于所述熔断电流;以及
耦合于所述保险丝的探测单元,用于基于所述第一读电流探测所述保险丝上的压降,并根据所述压降产生指示所述保险丝的所述状态的探测信号。
5.根据权利要求4所述的保险丝电路,其特征在于,当所述压降高于预设值时,所述探测单元产生处于第一状态的所述探测信号,并且当所述压降低于所述预设值时,所述探测单元产生处于第二状态的所述探测信号。
6.根据权利要求4所述的保险丝电路,其特征在于,所述保险丝电路还包括:
耦合于所述第一晶体管和所述第二晶体管的控制器,用于控制所述第一晶体管和所述第二晶体管;
其中所述控制器导通所述第一晶体管和所述第二晶体管,从而使所述熔断电流流经所述保险丝,并且所述控制器关断所述第一晶体管,并导通所述第二晶体管,从而使所述第一读电流流经所述保险丝。
7.根据权利要求4所述的保险丝电路,其特征在于,所述保险丝电路还包括:
耦合于所述保险丝的第二电流源,用于提供流经所述保险丝的第二读电流,其中所述第二读电流小于所述熔断电流;以及
与所述第二电流源串联耦合的开关。
8.根据权利要求7所述的保险丝电路,其特征在于,所述保险丝电路还包括:
耦合于所述第一晶体管、所述第二晶体管和所述开关的控制器,用于导通所述第一晶体管和所述第二晶体管,以使所述熔断电流流经所述保险丝;关断所述第一晶体管,并导通所述第二晶体管,以使所述第一读电流流经所述保险丝;以及关断所述第一晶体管,并导通所述第二晶体管和所述开关,以使所述第一读电流和所述第二读电流流经所述保险丝。
9.一种电子系统,其特征在于,所述电子系统至少包括:
多个并联耦合的保险丝电路,每个所述保险丝电路至少包括:
保险丝,具有完整状态和熔断状态,其中当熔断电流流经所述保险丝后,所述保险丝处于所述熔断状态;以及
第一晶体管,耦合于所述保险丝和地之间;
耦合于电源和所述保险丝电路之间的第二晶体管,用于使所述熔断电流流经每个所述保险丝电路中的所述保险丝,其中所述第二晶体管和所述第一晶体管为互补晶体管,通过所述第一晶体管和所述第二晶体管减少流经所述保险丝的静电放电电流;以及
耦合于所述保险丝电路和所述第二晶体管的主控制器,用于控制所述保险丝电路和所述第二晶体管。
10.根据权利要求9所述的电子系统,其特征在于,所述主控制器基于序列信号从所述多个保险丝电路中选择一组目标保险丝电路,产生控制信号至每个所述目标保险丝电路,并导通所述第二晶体管,再响应于所述控制信号,导通其中每个所述目标保险丝电路中的所述第一晶体管,以使所述熔断电流流经相应的保险丝。
11.根据权利要求9所述的电子系统,其特征在于,每个所述保险丝电路还包括:
耦合于所述保险丝的探测电路,用于探测所述保险丝的状态,并产生指示所述保险丝的状态的探测信号。
12.根据权利要求11所述的电子系统,其特征在于,如果所述保险丝处于所述完整状态,所述探测电路产生处于第一状态的所述探测信号,并且如果所述保险丝处于所述熔断状态,所述探测电路产生处于第二状态的所述探测信号。
13.根据权利要求9所述的电子系统,其特征在于,每个所述保险丝电路还包括:
耦合于所述保险丝的第一电流源,用于提供流经所述保险丝的第一读电流,其中所述第一读电流小于所述熔断电流;以及
耦合于所述保险丝的探测单元,用于探测所述保险丝上的压降,并根据所述压降产生指示所述保险丝的状态的探测信号。
14.根据权利要求13所述的电子系统,其特征在于,当所述压降高于预设值时,所述探测单元产生处于第一状态的所述探测信号,并且当所述压降低于所述预设值时,所述探测单元产生处于第二状态的所述探测信号。
15.根据权利要求13所述的电子系统,其特征在于,所述主控制器依序产生控制信号至每个所述保险丝电路,其中响应于所述控制信号,导通每个所述保险丝电路中的所述第一晶体管,从而使所述第一读电流流经相应的保险丝。
16.根据权利要求13所述的电子系统,其特征在于,每个所述保险丝电路还包括:
耦合于所述保险丝的第二电流源,用于提供流经所述保险丝的第二读电流,其中所述第二读电流小于所述熔断电流;以及
与所述第二电流源串联耦合的开关。
17.根据权利要求16所述的电子系统,其特征在于,所述主控制器依序产生控制信号至每个所述保险丝电路,其中响应于所述控制信号,导通每个所述保险丝电路中的所述第一晶体管和所述开关,以使所述第一读电流和所述第二读电流流经相应的保险丝。
18.一种用于保险丝电路的方法,其特征在于,所述方法至少包括下列步骤:
导通互补的第一晶体管和第二晶体管;
使熔断电流流经串联耦合于所述第一晶体管和所述第二晶体管之间的保险丝;
根据所述熔断电流,熔断所述保险丝;以及
关断所述第一晶体管和所述第二晶体管,从而减少流经所述保险丝的静态放电电流。
19.根据权利要求18所述的方法,其特征在于,所述方法还包括下列步骤:
使第一读电流流经所述保险丝;以及
基于所述第一读电流产生指示所述保险丝是否被熔断的探测信号。
20.根据权利要求19所述的方法,其特征在于,产生所述第一读电流的步骤包括:
基于所述第一读电流探测所述保险丝上的压降;
如果所述压降高于预设值,产生处于第一状态的所述探测信号;以及
如果所述压降低于所述预设值,产生处于第二状态的所述探测信号。
21.根据权利要求18所述的方法,其特征在于,所述方法还包括下列步骤:
使第一读电流和第二读电流流经所述保险丝;以及
基于所述第一读电流和所述第二读电流产生指示所述保险丝是否被熔断的探测信号。
22.根据权利要求21所述的方法,其特征在于,产生所述探测信号的步骤包括:
基于所述第一读电流和所述第二读电流探测所述保险丝上的压降;
如果所述压降高于预设值,产生处于第一状态的所述探测信号;以及
如果所述压降低于所述预设值,产生处于第二状态的所述探测信号。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/463,071 US8058921B2 (en) | 2009-05-08 | 2009-05-08 | Fuse circuits |
US12/463,071 | 2009-05-08 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101882469A true CN101882469A (zh) | 2010-11-10 |
CN101882469B CN101882469B (zh) | 2014-07-09 |
Family
ID=43054455
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201010177949.0A Expired - Fee Related CN101882469B (zh) | 2009-05-08 | 2010-05-07 | 保险丝电路、系统和方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8058921B2 (zh) |
JP (1) | JP2010263181A (zh) |
CN (1) | CN101882469B (zh) |
TW (1) | TWI460731B (zh) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104901266A (zh) * | 2015-05-06 | 2015-09-09 | 深圳市明微电子股份有限公司 | 保险丝修调电路 |
CN105301483A (zh) * | 2014-07-23 | 2016-02-03 | 中芯国际集成电路制造(上海)有限公司 | 用于集成电路的检测电路和方法 |
CN106057783A (zh) * | 2016-05-27 | 2016-10-26 | 上海路虹电子科技有限公司 | 一种熔断电路 |
CN109270872A (zh) * | 2018-11-01 | 2019-01-25 | 郑州云海信息技术有限公司 | 一种保险丝芯片的配置方法与装置 |
CN110994706A (zh) * | 2019-04-30 | 2020-04-10 | 宁德时代新能源科技股份有限公司 | 电池保护装置、电池系统和保护方法 |
CN110994544A (zh) * | 2019-04-30 | 2020-04-10 | 宁德时代新能源科技股份有限公司 | 主动保险丝控制方法和电路、第一和第二控制装置 |
CN112630628A (zh) * | 2021-03-08 | 2021-04-09 | 上海伟测半导体科技股份有限公司 | 多晶硅工艺保险丝的熔断装置及方法 |
CN115857605A (zh) * | 2023-03-03 | 2023-03-28 | 无锡市晶源微电子股份有限公司 | 一种熔丝修调电路 |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101062775B1 (ko) * | 2009-12-28 | 2011-09-06 | 주식회사 하이닉스반도체 | 퓨즈 회로 및 그 제어 방법 |
US8207783B2 (en) * | 2010-08-16 | 2012-06-26 | Taiwan Semiconductor Manufacturing Co., Ltd. | Circuit and method for characterizing the performance of a sense amplifier |
US10026690B1 (en) * | 2017-07-18 | 2018-07-17 | Nanya Technology Corporation | Fuse blowing method and fuse blowing system |
JP7368198B2 (ja) | 2019-11-22 | 2023-10-24 | ローム株式会社 | 半導体装置、メモリ異常判定システム |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5327381A (en) * | 1992-06-03 | 1994-07-05 | Mips Computer Systems, Inc. | Redundancy selection apparatus and method for an array |
CN1208254A (zh) * | 1997-07-29 | 1999-02-17 | 日本电气株式会社 | 减少不需要电流的半导体集成电路 |
US6208549B1 (en) * | 2000-02-24 | 2001-03-27 | Xilinx, Inc. | One-time programmable poly-fuse circuit for implementing non-volatile functions in a standard sub 0.35 micron CMOS |
US6919754B2 (en) * | 2003-05-14 | 2005-07-19 | Oki Electric Industry Co., Ltd. | Fuse detection circuit |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6054893A (en) * | 1997-04-10 | 2000-04-25 | Institute Of Microelectronics | Low current differential fuse circuit |
US6501817B2 (en) * | 2000-08-25 | 2002-12-31 | United Memories, Inc. | Area efficient redundancy multiplexer circuit technique for integrated circuit devices providing significantly reduced parasitic capacitance |
WO2002060063A1 (en) * | 2001-01-26 | 2002-08-01 | True Circuits, Inc. | Self-biasing phase-locked loop system |
KR100557623B1 (ko) * | 2004-01-06 | 2006-03-10 | 주식회사 하이닉스반도체 | 퓨즈 회로 |
JP2008042054A (ja) * | 2006-08-09 | 2008-02-21 | Matsushita Electric Ind Co Ltd | 電気ヒューズ装置 |
TWI307953B (en) * | 2006-09-01 | 2009-03-21 | Etron Technology Inc | A fuse circuit |
TWI397150B (zh) * | 2008-10-03 | 2013-05-21 | Advanced Analog Technology Inc | 一種可將修剪導體墊置於一晶圓之切割道之修剪保險絲電路 |
-
2009
- 2009-05-08 US US12/463,071 patent/US8058921B2/en active Active
- 2009-11-25 JP JP2009267959A patent/JP2010263181A/ja active Pending
-
2010
- 2010-05-05 TW TW099114324A patent/TWI460731B/zh not_active IP Right Cessation
- 2010-05-07 CN CN201010177949.0A patent/CN101882469B/zh not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5327381A (en) * | 1992-06-03 | 1994-07-05 | Mips Computer Systems, Inc. | Redundancy selection apparatus and method for an array |
CN1208254A (zh) * | 1997-07-29 | 1999-02-17 | 日本电气株式会社 | 减少不需要电流的半导体集成电路 |
US6208549B1 (en) * | 2000-02-24 | 2001-03-27 | Xilinx, Inc. | One-time programmable poly-fuse circuit for implementing non-volatile functions in a standard sub 0.35 micron CMOS |
US6919754B2 (en) * | 2003-05-14 | 2005-07-19 | Oki Electric Industry Co., Ltd. | Fuse detection circuit |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105301483A (zh) * | 2014-07-23 | 2016-02-03 | 中芯国际集成电路制造(上海)有限公司 | 用于集成电路的检测电路和方法 |
CN105301483B (zh) * | 2014-07-23 | 2019-01-08 | 中芯国际集成电路制造(上海)有限公司 | 用于集成电路的检测电路和方法 |
CN104901266A (zh) * | 2015-05-06 | 2015-09-09 | 深圳市明微电子股份有限公司 | 保险丝修调电路 |
CN104901266B (zh) * | 2015-05-06 | 2018-01-19 | 深圳市明微电子股份有限公司 | 保险丝修调电路 |
CN106057783A (zh) * | 2016-05-27 | 2016-10-26 | 上海路虹电子科技有限公司 | 一种熔断电路 |
CN109270872A (zh) * | 2018-11-01 | 2019-01-25 | 郑州云海信息技术有限公司 | 一种保险丝芯片的配置方法与装置 |
CN110994706A (zh) * | 2019-04-30 | 2020-04-10 | 宁德时代新能源科技股份有限公司 | 电池保护装置、电池系统和保护方法 |
CN110994544A (zh) * | 2019-04-30 | 2020-04-10 | 宁德时代新能源科技股份有限公司 | 主动保险丝控制方法和电路、第一和第二控制装置 |
CN110994544B (zh) * | 2019-04-30 | 2021-10-08 | 宁德时代新能源科技股份有限公司 | 主动保险丝控制方法和电路、第一和第二控制装置 |
CN112630628A (zh) * | 2021-03-08 | 2021-04-09 | 上海伟测半导体科技股份有限公司 | 多晶硅工艺保险丝的熔断装置及方法 |
CN115857605A (zh) * | 2023-03-03 | 2023-03-28 | 无锡市晶源微电子股份有限公司 | 一种熔丝修调电路 |
Also Published As
Publication number | Publication date |
---|---|
TWI460731B (zh) | 2014-11-11 |
CN101882469B (zh) | 2014-07-09 |
JP2010263181A (ja) | 2010-11-18 |
TW201101313A (en) | 2011-01-01 |
US20100283531A1 (en) | 2010-11-11 |
US8058921B2 (en) | 2011-11-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101882469A (zh) | 保险丝电路、系统和方法 | |
US7629802B2 (en) | Semiconductor device including fuse and method for testing the same capable of suppressing erroneous determination | |
US9171639B2 (en) | eFuse macro | |
US7902903B2 (en) | Programmable efuse and sense circuit | |
US7376036B2 (en) | Semiconductor device including fuse and method for testing the same capable of suppressing erroneous determination | |
CN101512360A (zh) | 用以测试集成电路的上电复位跳变点的方法和设备 | |
JP2009047473A (ja) | 半導体装置 | |
US8514638B2 (en) | Write control circuit and semiconductor device | |
JP2010266254A (ja) | 半導体装置のオープンテスト回路、オープンテスト回路を備えた半導体チップ及び半導体装置 | |
US8610472B2 (en) | Power-up signal generating circuit of semiconductor integrated circuit | |
JP2002185301A (ja) | 半導体装置及び制御方法 | |
US7394637B2 (en) | Sense amplifier with leakage compensation for electrical fuses | |
US6972612B2 (en) | Semiconductor device with malfunction control circuit and controlling method thereof | |
JP3980560B2 (ja) | テスト可能なカスコード回路およびそれをテストする方法 | |
JP5487777B2 (ja) | 故障検出回路,故障検出方法および半導体集積回路 | |
CN109428479A (zh) | 电源就绪指示器电路 | |
KR100689804B1 (ko) | 반도체 메모리 장치의 고전압 발생회로 | |
CN112863585B (zh) | 用于电子装置的差分熔丝读出电路 | |
US11063588B1 (en) | Reset device, circuit device, and resetting method | |
US9368227B2 (en) | Semiconductor device and test method | |
KR100361531B1 (ko) | 리페어 회로 | |
KR101551201B1 (ko) | 집적회로 장치를 구분하기 위한 스플릿 회로 및 스플릿 장치 | |
KR20050109344A (ko) | 칩을 식별하기 위한 장치 | |
KR20070076080A (ko) | 반도체 메모리 장치의 테스트 장치 및 테스트 방법 | |
KR100632617B1 (ko) | 리페어 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20140709 Termination date: 20160507 |
|
CF01 | Termination of patent right due to non-payment of annual fee |