CN101819941B - 半导体器件栅氧化层完整性的测试结构 - Google Patents

半导体器件栅氧化层完整性的测试结构 Download PDF

Info

Publication number
CN101819941B
CN101819941B CN201010164898.8A CN201010164898A CN101819941B CN 101819941 B CN101819941 B CN 101819941B CN 201010164898 A CN201010164898 A CN 201010164898A CN 101819941 B CN101819941 B CN 101819941B
Authority
CN
China
Prior art keywords
gate oxide
shallow
trench isolation
grid
stress
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201010164898.8A
Other languages
English (en)
Other versions
CN101819941A (zh
Inventor
高超
沈玺
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Original Assignee
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Huahong Grace Semiconductor Manufacturing Corp filed Critical Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority to CN201010164898.8A priority Critical patent/CN101819941B/zh
Publication of CN101819941A publication Critical patent/CN101819941A/zh
Application granted granted Critical
Publication of CN101819941B publication Critical patent/CN101819941B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

本发明揭露了一种半导体器件栅氧化层完整性的测试结构,包括:有源区;所述多个浅槽隔离平行间隔设置于所述有源区中;所述多个栅极结构平行间隔的覆盖于所述浅槽隔离上。利用本发明提供的半导体器件栅氧化层完整性的测试结构可以监测出多晶硅栅边缘和浅槽隔离边缘相接近处的应力对栅氧化层造成的影响,并通过缺陷分析可以有效的避免浅槽隔离边缘的应力对栅边缘的刻蚀的负面影响。

Description

半导体器件栅氧化层完整性的测试结构
技术领域
本发明涉及半导体制造技术领域,特别涉及一种半导体器件栅氧化层完整性的测试结构。
背景技术
随着半导体技术的不断发展,集成电路中的MOS晶体管的栅氧化层的厚度也由20-30nm降至1nm以下。栅氧化层不断向薄膜方向发展,而电源电压却不宜降低,在较高的电场强度下。势必使栅氧化层的性能成为一个突出的问题。栅氧抗电性能不好将引起MOS器件电参数不稳定,如:阐值电压漂移,跨导下降、漏电流增加等,进一步可引起栅氧的击穿,导致器件的失效,使整个集成电路陷入瘫痪状态。因此,栅氧化层的可靠性变的至关重要,而栅氧化层的可靠性问题主要讨论缺陷密度(Defect Density)问题和与时间有关的介质击穿(TDDB:Time Dependent Dielectric Breakdown)问题,多年来这些问题一直是超大规模集成电路可靠性研究领域关注的热点,也是限制集成度提高的重要原因。
栅氧化层完整性(GOI)测试主要监测评估栅氧化层受外在因素的影响,这些因素包括制程中产生的缺陷或者微粒。现有技术GOI测试结构主要监测有源区,多晶硅栅边缘,浅槽隔离边缘的缺陷,请参见图1A至图1C,现有技术的GOI测试结构主要有以下类型:
请参见图1A,其所示的GOI测试结构为有源区类型:方形的多晶硅栅110覆盖方形的有源区120,该结构拥有最大的有源区面积,用以监测有源区120的应力(stress)对栅氧化层造成的影响。
请参见图1B,其所示的GOI测试结构为多晶硅栅边缘类型:条状多晶硅栅130覆盖方形有源区140,该结构拥有最大的多晶硅栅边缘长度,用以监测条状多晶硅栅130边缘的应力对栅氧化层造成的影响。
请参见图1C,其所示的GOI测试结构为浅槽隔离边缘类型:方形多晶硅栅150覆盖包括条状浅槽隔离160的有源区170,该结构拥有最大的浅槽隔离边缘长度,用以监测浅槽隔离160边缘的应力对栅氧化层造成的影响。
然而由于工艺的发展,对GOI的测试技术也提出了新的挑战,特别是随着栅氧化层厚度的变化,新材料的引入,传统的GOI测试方法已经远远不能满足工艺的进步。
在现有技术中,GOI测试结构只是注重在栅有源区,多晶硅栅边缘,浅槽隔离边缘的应力对栅氧化层造成的影响进行监测,然而这些结构却忽略了多晶硅栅边缘和浅槽隔离边缘相接近处的应力所产生的影响,而浅槽隔离边缘的应力对多晶硅栅边缘的刻蚀有负面的影响,请参见图2,其所示为STI剖面结构示意图,据图可知在有源区210的平面区上生长出的栅氧化膜厚度220为而在顶角区域,由于受到挤压应力,氧化膜厚度只有
Figure GSA00000111216600022
这种厚度不均匀会造成两个严重的后果:一是导致双峰效应(double-hump effect);二是影响栅介质层的可靠度,即栅氧化层完整性GOI。对于采用STI工艺的MOS器件,边缘电场的作用会造成器件的阈值电压(thereshold voltage,Vth)在接近STI区域降低,产生寄生的低阈值电压MOS管,恶化了器件在亚阈值区域的性能。而且较薄的氧化膜的击穿特性差,通常在GOI测试中最早失效的区域就是在STI边缘。
由于现有技术中的GOI测试结构忽略对这部分进行缺陷分析,导致器件因这部分存在缺陷而失效的情况时有发生,特别是随着栅氧化层厚度的减小,和新材料的应用,如高介电常数的材料和新型金属栅的应用,以上问题导致器件失效的问题变的日益突出。
发明内容
本发明旨在解决现有技术中的栅氧化层完整性测试结构忽略对栅氧化层边缘和浅槽隔离边缘相接近处的缺陷,导致器件因这部分存在缺陷而失效的情况时有发生的问题。
有鉴于此,本发明提供一种半导体器件栅氧化层完整性的测试结构,包括:有源区;所述多个浅槽隔离平行间隔设置于所述有源区中;所述多个栅极结构平行间隔的覆盖于所述浅槽隔离上。
进一步的,所述栅极结构包括:栅极及栅氧化层。
进一步的,所述栅极为多晶硅或金属栅。
进一步的,所述栅氧化层为氧化层,氮化层或高介电常数材料层。
进一步的,所述多个栅极结构与所述多个浅槽隔离呈平行设置。
进一步的,所述多个栅极结构与所述多个浅槽隔离呈交叉设置。
利用本发明提供的半导体器件栅氧化层完整性的测试结构可以监测出多晶硅栅边缘和浅槽隔离边缘相接近处的应力对栅氧化层造成的影响,并通过缺陷分析可以有效的避免浅槽隔离边缘的应力对栅边缘的刻蚀的负面影响。
附图说明
图1A至图1C所示为现有技术中的栅氧化层完整性的测试结构示意图;
图2所示为浅槽隔离剖面结构示意图;
图3A至图3C所示为本发明一实施例提供的半导体器件栅氧化层完整性的测试结构示意图;
图4A至图4B所示为本发明另一实施例提供的半导体器件栅氧化层完整性的测试结构示意图。
具体实施方式
为使本发明的技术特征更明显易懂,下面结合附图,给出具体实施例,对本发明做进一步的描述。
本发明的实施例提供一种半导体器件栅氧化层完整性的测试结构,该测试结构,包括:有源区;所述多个浅槽隔离(STI)平行间隔设置于所述有源区中;所述多个栅极结构平行间隔的覆盖于所述浅槽隔离上。
其中所述栅极结构包括:栅极及栅氧化层。所述栅极为多晶硅或金属栅。所述栅氧化层为氧化层,氮化层或高介电常数材料层。
在本发明一实施例中,所述多个栅极结构与所述多个浅槽隔离呈平行设置。
请参见图3A,3B,其中图3A中的浅槽隔离320位于栅极结构330下方,图3B中的浅槽隔离320’位于栅极结构330’之间。当设置于有源区310,310’中的栅极结构330,330’与稀疏型的浅槽隔离320,320’相平行时,此时浅槽隔离320,320’对栅极结构330,330’边缘产生的一个应力的方向是垂直于栅极结构330,330’的,因而此结构可以监测到垂直于栅极结构330,330’边缘方向的一个应力产生的影响。
请参见图3C,当设置于有源区310”中的栅极结构330”与致密型的浅槽隔离320”相平行时,即栅极结构330”下方和之间均存在浅槽隔离320”,此时浅槽隔离320”之间相邻很近其中相邻浅槽隔离320”的边缘应力会同时影响到栅极结构330”,导致栅氧化层中的应力较大,因而此结构可以监测到垂直于栅极结构330”边缘的方向相反的两个应力共同作用的影响。
在本发明的另一实施例中,多个栅极结构与所述多个浅槽隔离呈交叉设置。
请参见图4A,当设置于有源区410中的栅极结构430与稀疏型的浅槽隔离420相交时,此时浅槽隔离420边缘会产生一个方向平行于栅极结构430边缘的应力,因而该结构可以监测到平行于栅极结构230边缘方向的一个应力产生的影响。
请参见图4B,当设置于有源区410’中的栅极结构430’与致密型的浅槽隔离420’相交时,此时浅槽隔离420’相邻很近,相邻的两个浅槽隔离420’会同时对栅极结构430’的边缘产生应力,所产生的两个应力的方向平行于栅极结构430’边缘并且方向相反,因而该结构可以监测到平行于栅极结构430’边缘的方向相反的两个应力共同作用的影响。
利用本发明实施例提供的半导体器件栅氧化层完整性的测试结构可以监测出多晶硅栅边缘和浅槽隔离边缘相接近处的应力对栅氧化层造成的影响,并通过缺陷分析可以有效的避免浅槽隔离边缘的应力对多晶硅栅边缘的刻蚀的负面影响。
虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保护范围当视权利要求书所界定者为准。

Claims (6)

1.一种半导体器件栅氧化层完整性的测试结构,其特征在于,包括:
有源区;
多个浅槽隔离平行间隔设置于所述有源区中;
多个栅极结构平行间隔的覆盖于所述浅槽隔离上;
所述多个浅槽隔离为长条形。
2.根据权利要求1所述的半导体器件栅氧化层完整性的测试结构,其特征在于,所述栅极结构包括:栅极及栅氧化层。
3.根据权利要求2所述的半导体器件栅氧化层完整性的测试结构,其特征在于,所述栅极为多晶硅或金属栅。
4.根据权利要求2所述的半导体器件栅氧化层完整性的测试结构,其特征在于,所述栅氧化层为氧化层。
5.根据权利要求1所述的半导体器件栅氧化层完整性的测试结构,其特征在于,所述多个栅极结构与所述多个浅槽隔离呈平行设置。
6.根据权利要求1所述的半导体器件栅氧化层完整性的测试结构,其特征在于,所述多个栅极结构与所述多个浅槽隔离呈交叉设置。
CN201010164898.8A 2010-04-29 2010-04-29 半导体器件栅氧化层完整性的测试结构 Active CN101819941B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201010164898.8A CN101819941B (zh) 2010-04-29 2010-04-29 半导体器件栅氧化层完整性的测试结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201010164898.8A CN101819941B (zh) 2010-04-29 2010-04-29 半导体器件栅氧化层完整性的测试结构

Publications (2)

Publication Number Publication Date
CN101819941A CN101819941A (zh) 2010-09-01
CN101819941B true CN101819941B (zh) 2014-03-12

Family

ID=42654971

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201010164898.8A Active CN101819941B (zh) 2010-04-29 2010-04-29 半导体器件栅氧化层完整性的测试结构

Country Status (1)

Country Link
CN (1) CN101819941B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103811466B (zh) * 2012-11-07 2016-10-05 中芯国际集成电路制造(上海)有限公司 Goi_tddb测试电路结构
CN104465614B (zh) * 2013-09-18 2017-02-22 中芯国际集成电路制造(上海)有限公司 测试结构和对应的测试方法
CN106558510B (zh) * 2015-09-30 2020-02-11 无锡华润微电子有限公司 多栅氧器件工艺监控方法、监控结构及其制造方法
CN108022834B (zh) * 2017-11-30 2021-10-01 上海华力微电子有限公司 监控3d栅极氧化层工艺的方法及结构
FR3077678B1 (fr) 2018-02-07 2022-10-21 St Microelectronics Rousset Procede de detection d'une atteinte a l'integrite d'un substrat semi-conducteur d'un circuit integre depuis sa face arriere, et dispositif correspondant

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6593157B1 (en) * 1999-07-16 2003-07-15 Taiwan Semiconductor Manufacturing Company Early response to plasma/charging damage by special pattern design of active region
CN101281898A (zh) * 2007-04-03 2008-10-08 中芯国际集成电路制造(上海)有限公司 栅介质层完整性的测试结构、其形成方法及其测试方法
CN101800212A (zh) * 2010-03-12 2010-08-11 上海宏力半导体制造有限公司 半导体器件栅氧化层完整性的测试结构

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6593157B1 (en) * 1999-07-16 2003-07-15 Taiwan Semiconductor Manufacturing Company Early response to plasma/charging damage by special pattern design of active region
CN101281898A (zh) * 2007-04-03 2008-10-08 中芯国际集成电路制造(上海)有限公司 栅介质层完整性的测试结构、其形成方法及其测试方法
CN101800212A (zh) * 2010-03-12 2010-08-11 上海宏力半导体制造有限公司 半导体器件栅氧化层完整性的测试结构

Also Published As

Publication number Publication date
CN101819941A (zh) 2010-09-01

Similar Documents

Publication Publication Date Title
CN101800212B (zh) 半导体器件栅氧化层完整性的测试结构
CN101819941B (zh) 半导体器件栅氧化层完整性的测试结构
CN104157691B (zh) 一种半导体器件及其制造方法
CN104584216A (zh) 用于静电放电(esd)保护的延伸漏极非平面mosfet
US9337112B2 (en) Semiconductor device having test structure
CN102157496B (zh) 接触孔测试装置和有源区接触孔对栅极的漏电流测试方法
KR101319470B1 (ko) 반도체 장치
US20080076196A1 (en) TEG system for acquiring FET capacity and method of capacity acquisition
CN104471710A (zh) 半导体装置及其制造方法
CN102693959B (zh) Mos晶体管栅极电阻测试结构
US20150295088A1 (en) Diode Structure Compatible with FinFET Process
CN101853843B (zh) 半导体器件栅氧化层完整性的测试结构
CN103779326A (zh) Goi测试电路结构
US9076760B2 (en) JFET having width defined by trench isolation
US20120098031A1 (en) Dual-directional silicon controlled rectifier
CN105097782A (zh) 一种栅氧化层完整性的测试结构及测试方法
Binder et al. Effects of heterostructure design on performance for low voltage GaN power HEMTs
CN103943608B (zh) 一种检测多晶硅残留的测试结构
CN205789954U (zh) 一种半导体测试结构
CN204088304U (zh) 半导体测试结构
CN106158744B (zh) 静电保护结构及其制作方法、芯片及其制作方法
KR101995331B1 (ko) 트랜지스터의 특성 테스트를 위한 반도체 장치 및 테스트 방법
CN202888176U (zh) 一种bcd工艺下的esd器件结构
US9281389B2 (en) Semiconductor device
TW200412637A (en) Test structure of DRAM

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: SHANGHAI HUAHONG GRACE SEMICONDUCTOR MANUFACTURING

Free format text: FORMER OWNER: HONGLI SEMICONDUCTOR MANUFACTURE CO LTD, SHANGHAI

Effective date: 20140514

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20140514

Address after: 201203 Shanghai Zhangjiang hi tech park Zuchongzhi Road No. 1399

Patentee after: Shanghai Huahong Grace Semiconductor Manufacturing Corporation

Address before: 201203 Shanghai Guo Shou Jing Road, Zhangjiang hi tech Park No. 818

Patentee before: Hongli Semiconductor Manufacture Co., Ltd., Shanghai