CN101677022A - 用于采样和保持器件的泄漏补偿 - Google Patents

用于采样和保持器件的泄漏补偿 Download PDF

Info

Publication number
CN101677022A
CN101677022A CN200910173581A CN200910173581A CN101677022A CN 101677022 A CN101677022 A CN 101677022A CN 200910173581 A CN200910173581 A CN 200910173581A CN 200910173581 A CN200910173581 A CN 200910173581A CN 101677022 A CN101677022 A CN 101677022A
Authority
CN
China
Prior art keywords
switch
capacitor
voltage
response
produces
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN200910173581A
Other languages
English (en)
Other versions
CN101677022B (zh
Inventor
王兆军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Power Integrations Inc
Original Assignee
Power Integrations Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Power Integrations Inc filed Critical Power Integrations Inc
Publication of CN101677022A publication Critical patent/CN101677022A/zh
Application granted granted Critical
Publication of CN101677022B publication Critical patent/CN101677022B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C27/00Electric analogue stores, e.g. for storing instantaneous values
    • G11C27/02Sample-and-hold arrangements
    • G11C27/024Sample-and-hold arrangements using a capacitive memory element
    • G11C27/026Sample-and-hold arrangements using a capacitive memory element associated with an amplifier

Landscapes

  • Electronic Switches (AREA)
  • Measurement Of Current Or Voltage (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

本发明公开了用于采样和保持器件的泄漏补偿。在一个方面,采样和保持电路包括第一和第二开关。第一开关可以被耦合来接收输入信号并利用第一电容器采样输入信号。第一漏电流在第一开关的第一和第二导电端子之间流动并且在第一电容器中累积为第一漏电荷。第二漏电流在第二开关的第一和第二导电端子之间流动并且在第二电容器中累积为第二漏电荷。偏移电路通过从响应于所保持的采样信号以及经由第一开关累积的电荷而产生的信号中减去一个量来产生补偿采样值,其中,该量是响应于第二电容器中累积的漏电荷而产生的。

Description

用于采样和保持器件的泄漏补偿
技术领域
本发明一般涉及对电子值的采样,更具体地,本发明涉及采样值的存储。
背景技术
电子采样被许多电子系统所使用。公知的应用包括诸如音频、数据获取、控制等之类的应用。在一些应用中,可能需要将采样的值保持相对较长的时间段。例如,在电源的调节期间,可能需要检测模拟峰值输入电压。可能需要将采样值保持相对较长的时间段(例如,10ms)。采样和保持电路可以通过将信号值转换为电流来进行操作,电流随后被用来对电容器充电,从而可以存储样本。开关可以用来选择性地控制电容器何时被用来采样。具体地,开关可以被接通以使得电容器能够充电,并且被断开以使得电容器维持采样电荷。开关还可以再次被接通以从电容器释放采样电荷。
然而,当在集成电路上使用这种特定采样和保持技术时,通常存在流经开关的漏电流,从而使存储在电容器中的电荷量改变。例如,即使在开关被断开后,漏电流也可能使附加电荷流入存储电容器中并被存储电容器存储。随着值被存储的时长增加,所存储的值也因附加电荷的累积而增大。当所存储的电荷被保持相当长的时间后,所存储的值可能因漏电流引起的附加电荷的累积而不再是初始采样值的精确表示。在另一示例中,漏电流可能从电容器流出,并且随着持续时间的增加电荷可能流出电容器,因此这使得在较长的持续时间之后所存储值远小于初始采样值。
可以通过增大存储电容器的电容来减小漏电流对存储电荷的影响。然而,尺寸增大的电容器可能导致包括尺寸增大的电容器的集成电路的相应较高成本。还可以通过改进存储电容器的设计来减小漏电流对存储电容器的影响。然而,经改进的设计通常会带来用于制造包括具有经改进设计的电容器的集成电路的较高设计和处理成本。可以看出,这些方法通常增大了电路设计的成本和/或尺寸。
发明内容
在一个方面,本发明公开了一种采样和保持集成电路,包括:第一开关,第一开关具有耦合到用于接收缓冲输入信号的缓冲器的第一导电端子以及耦合到用于对缓冲输入信号采样的第一存储电容器的第二导电端子,其中第一开关被接通以通过采样缓冲输入信号来产生采样输入信号,并且被断开以将第一存储电容器与缓冲输入信号解除耦合,以使得采样信号被第一存储电容器保持,并且其中第一漏电流在第一和第二导电端子之间流动并且在第一存储电容器中累积第一漏电荷;第二开关,第二开关具有耦合到电压基准的第一导电端子以及耦合到用于存储第二漏电流的第二存储电容器的第二导电端子,其中第二漏电流在第二开关的第一和第二导电端子之间流动并且在第二存储电容器中累积第二漏电荷;以及偏移电路,偏移电路通过从响应于保持的采样信号而产生的信号中减去一个量来产生补偿采样值,其中,该量是响应于在第二存储电容器中累积的漏电荷而产生的。
在另一个方面,本发明公开了一种用于补偿采样和保持电路中的泄漏的方法,包括:缓冲接收的输入信号;接通第一开关以采样所缓冲的输入信号以产生采样输入信号,其中,第一开关被接通以利用第一电容器来产生采样输入信号,以使得采样输入信号由第一电容器保持;响应于在第一开关的第一和第二导电端子之间流动的第一漏电流而在第一电容器中累积第一漏电荷;响应于在第二开关的第一和第二导电端子之间流动的第二漏电流而在第二电容器中累积第二漏电荷;并且通过从响应于保持的采样信号和累积的第一漏电荷而产生的信号中减去一个量来产生补偿采样值,其中,该量是响应于第二电容器中累积的漏电荷而产生的。
在另一个方面,本发明公开了一种在集成电路中使用的采样电路,包括:第一开关,第一开关被耦合来接收输入信号并被耦合到用于采样输入信号的第一存储电容器,其中,第一开关被接通以响应于输入信号在第一存储电容器中产生电荷以使得采样信号由第一存储电容器来保持,并且其中,第一开关使得第一漏电流在第一开关的第一和第二导电端子之间流动并且在第一存储电容器中累积第一漏电荷;第二开关,第二开关被耦合到用于存储第二漏电流的第二存储电容器,其中,第二开关使得第二漏电流在第二开关的第一和第二导电端子之间流动并且在第二存储电容器中累积第二漏电荷;以及偏移电路,用于通过从响应于所保持的采样信号和经由第一开关累积的电荷而产生的信号中减去一个量来产生补偿采样值,其中,响应于第二存储电容器中累积的漏电荷而减去该量。
附图说明
将参考附图描述本发明的非限制性和非排他实施例,其中,除非以其他方式指出,否则在各个图中,相似的标号指相似的部分。
图1是图示出根据本发明实施例的采样和保持电路的示意图。
图2是标识出了特定电流和电压以图示说明根据本发明一个实施例的操作的图1的采样和保持电路的示意图。
图3是图示出了根据本发明一个实施例的图1的采样和保持电路的操作的示例流程的流程图。
具体实施方式
公开了用于在较长持续时间内将采样值保持在电容器上并且极大地减小开关漏电流对所存储值的影响的方法和装置。在下面的描述中,阐述了大量具体细节,以提供对本发明的透彻理解。然而,本领域技术人员将清楚,这些具体细节不是实施本发明所必须采用的。在其它实例中,未描述公知的材料或方法,以避免模糊本发明。
在本说明书中对“一个实施例”、“实施例”、“一个示例”或“示例”的引用是指结合实施例或示例描述的特定特征、结构或特性被包括在本发明的至少一个实施例中。因此,在本发明中各个地方出现的短语“在一个实施例中”、“在实施例中”、“一个示例”或“示例”不一定都指同一实施例或示例。此外,在一个或多个实施例或示例中,特定特征、结构或特性可以被组合在任何合适的组合和/或子组合中。另外,将会理解,这里提供的附图对于本领域技术人员来说仅用于说明性目的,并且附图不一定按比例绘制。
现在描述用于在较长持续时间内将采样值保持在保持电容器上并且极大地减小开关漏电流对所存储值的影响的示例技术。本发明涉及通过利用模拟的漏电流来补偿采样和保持开关两端的漏电流,从而采样和保持特定值。在另一实施例中,开关可以被耦合来使得表示某个值的电压被存储。更具体地,当开关导通时,开关被“使能”,而当开关基本上不导通时,开关被“禁用”。可以(例如)通过将高电压(例如,逻辑“1”)施加到开关的控制端子来使能开关。可以(例如)通过将低电压(例如,逻辑“0”)施加到开关的控制端子来禁用开关。开关随后可以被禁用以保持采样值。虽然公开了有限的实施例,然而,本公开还可以应用到希望在持续时间段内将采样模拟值维持在集成电路上的其它应用中。
在一个方面,采样和保持电路包括第一和第二开关。第一开关可以被耦合来接收输入信号并且利用第一电容器采样输入信号。第一漏电流在第一开关的第一和第二导电端子之间流动,在第一电容器中累积作为第一漏电荷。第二漏电流在第二开关的第一和第二导电端子之间流动,在第二电容器中累积作为第二漏电荷。偏移电路通过从表示经由第一开关累积的电荷和所保持的采样信号的量中减去表示第二开关上累积的电荷的量来产生偏移采样值。
图1示出了根据本发明的教导的集成采样和保持电路100的一个示例。采样和保持电路100使用具有对输入电路120提供的输入信号INPUT0采样的配置的模拟保持电路110。在一个示例中,输入信号INPUT0可以是但不限于整流时变输入电压的峰值的表示。利用开关SW1对输入信号INPUT0采样,并且利用电容器C1来存储采样值。然而,开关SW1通常不是理想开关,并且即使当开关断开时,也会有电流在导电端子之间泄漏。例如可以通过与开关的导电端子并联耦合的电阻器来模拟漏电流。如图所示,开关SW1的第一导电端子耦合到电压源VDD
采样和保持控制器130被配置为提供用于控制模拟保持电路110的控制信号。例如,当由初始采样输入信号INPUT0表示的特定值被选择来供采样和保持控制器130采样时,采样和保持控制器130提供接通和断开开关SW1的控制信号SAMPLE(采样)。采样和保持控制器130还提供用来接通和断开开关SW3和SW4的RESET(重置)信号。在操作中,开关SW3被接通以将电容器C1设为内部电压VINT。类似地,开关SW4被接通以将电容器C2设为内部电压VINT。在一个示例中,可以利用单个电压源来向电容器C1和C2提供内部电压VINT
在一个示例中,开关SW3和SW4同时被使能以使得电容器C1和C2被设为相同电压(VINT)。当电容器C1和C2被设为相同电压,即内部电压VINT后,SW3和SW4被禁用。在操作中,此时可以在某个持续时间内通过SAMPLE信号选择性地使能开关SW1,以使得由初始采样值信号INPUT0表示的特定值被存储在电容器C1上。在一个示例中,在新的值被存储在电容器C1上之前,开关SW3和SW4被使能和禁用以设置电容器C1和C2
如图所示,模拟保持电路110还包括开关SW2,开关SW2被配置为保持断开以提供对开关SW1的漏电流ILEAKA进行模拟的漏电流。开关SW2的漏电流基本上等于开关SW1的漏电流,这是因为开关SW2被设计为具有与开关SW1的操作特性基本类似的操作特性。在操作中,在电容器C1响应于初始采样值INPUT0而存储电压的持续时间期间,令开关SW2断开以在电容器C2上收集漏电流ILEAKB。更具体地,开关SW2被配置为保持断开,以在持续时间内提供模拟开关SW1的漏电流ILEAKA的漏电流ILEAKB。开关SW2的漏电流ILEAKB基本上等于开关SW1的漏电流ILEAKA,这是因为开关SW2被设计为具有与开关SW1的操作特性基本上类似的操作特性。在另一示例中,漏电流ILEAKA和ILEAKB可以彼此成正比。
如图所示,电容器C1的第一端子耦合到偏移电路145的反向端子。电容器C2的第一端子耦合到偏移电路145的第一输入。偏移电路145被配置为将存储的输入信号(INPUT)提供给感测电路140。更具体地,偏移电路145被配置为减去因漏电流引起的初始样本值INPUT0的改变,以使得在持续时间内存储的输入值基本上等于初始采样值INPUT0。换言之,存储的输入信号INPUT被偏移某个值,以在持续时间之后呈现初始采样输入信号INPUT0的值。
在操作中,电容器C1两端的电压表示最初存储时的初始采样输入信号INPUT0。随着持续时间的增加,来自开关SW1的漏电流ILEAKA增大了电容器C1两端的电压,因此扭曲了存储在电容器C1上的原始值。由于在一定时间段中电容器C2累积了形成漏电流ILEAKB的、与电容器C1累积的形成漏电流ILEAKA的电荷基本上相同的电荷,因此,偏移电路可以从电容器C1上的电压中减去在电容器C2上累积的电压,以使得被表示为存储的输入信号INPUT的差值是与初始采样值INPUT0基本上相同的值。
在一个实施例中,通过补偿采样开关SW1两端的泄漏,存储的输入信号INPUT与初始采样输入信号INPUT0相对应。感测电路140被设置来解析所存储输入信号INPUT(例如,其可以表示功率转换器的一个周期期间的功率转换器峰值输入电压)。
在操作中,采样和保持控制器130声明RESET信号(例如,通过将RESET信号设置为高电压),该信号接通开关SW3和SW4。接通开关SW3和SW4将电容器C1和电容器C2的电压和/或电荷设为电压Vint。如图所示,Vint可以是具有相同电压值的两个分离的内部电压源,或者在另一实施例中,是耦合到两个保持电容器C1和C2的单个电压源。
开关SW3和SW4被包括来在电容器C1接收采样电压(例如初始采样输入信号INPUT0)之前将电容器C1和C2重置为相同电压。开关SW3和SW4通常是相同类型的开关,这是因为开关SW3和SW4两者都可以允许漏电流流入电容器C1和C2或者允许电流流出电容器C1和C2,由此来改变电容器C1和C2两端的电压。在各个实施例中,可以使用缩放版本的开关来进行模拟(例如,通过使用根据模拟开关的尺寸而缩放的电流镜)。
当电容器C1和C2被重置为共同的电压VINT后,采样和保持控制器130禁用信号RESET(断开SW3和SW4),并且选择性地声明SAMPLE信号。因此,采样和保持控制器130控制SAMPLE信号的定时,并且由此控制模拟保持电路110对初始采样输入信号INPUT0进行采样的定时。当SAMPLE信号被使能时,由输入电路120提供的电量(INPUT0)被采样。在一个实施例中,电量的大小通常由输入电路120来确定(虽然在各个实施例中,输入电路120可以与采样和保持控制器130或其它电路相组合)。因此,采样和保持控制器130通过控制开关SW1被使能(例如,接通)的持续时间来使能对电容器C1的充电,从而控制电容器C1的采样时间。
采样的电量可以是电流和/或电压,并且可以被表示为电流和/或电压。根据一个实施例,经整流的AC线路电压被转换为电流并被输入模拟保持电路110,在模拟保持电路110中通常被保持大约10ms。
在一个实施例中,当SW1被禁用时,SW1两端的电压可以等于SW2被禁用时的SW2两端的电压。在另一实施例中,SW2两端的电压可以不同,并且电容器C2两端的值可以在被从C1两端的值中减去之前被相应地缩放。
模拟保持电路110还包括第二采样和保持电路,该电路包括通常为断开状态的开关SW2以及电容器C2。开关SW2通常是与开关SW1相同的设计,以允许精确地表示开关SW1两端的漏电流。第二采样和保持电路用来确定在采样被保持的时间段期间由电容器C1收集的漏电流的量。
当两个采样和保持电路使用的开关类似时(例如,当开关SW1和SW2具有基本上类似的设计时),可以从第一采样和保持电路上的电压减去来自第二采样和保持电路的电压改变量,以确定第一电容器C1上的电压因漏电流引起的任何改变。因此,通过从第一电容器C1(电容器C1保持所存储值加上因开关漏电流引起的附加电压)两端的电压减去第二电容器C2(电容器C2保持来自开关漏电流的电压)两端的电压,就通过消除漏电流的影响而得出了所存储值。
图2是标识了特定电流和电压以图示说明根据本发明一个实施例的操作的图1的采样和保持电路的示意图。如上对于图1所说明的,RESET信号是使能并禁用开关SW3和SW4以重置电容器C1和电容器C2的值的脉冲信号。SAMPLE信号随后被应用来使能开关SW1,以使得电容器C1被用来采样和存储在晶体管204的漏极处呈现的电压。晶体管204被布置在晶体管202控制下的电流镜布置(用于缓冲)中。来自电压源VDD 201的电压被施加到电流镜的晶体管202和204。在各个实施例中,电压源VDD 201可以与电压源VCC 203相同或不同,电压源VCC 203被图示为向转化器(translator)电路302和304提供电能。如下面所讨论的,经过电流镜的电流是响应于电流信号IINPUT0而被控制的。具体地,电流IINPUT0是初始采样输入信号INPUT0的表示。
晶体管204的漏极处产生的电压被施加到开关SW1的输入端子以及开关SW2的输入端子。当响应于对SAMPLE信号的声明而接通开关SW1时,电容器C1对响应于电流IINPUT0而产生的电压进行采样。当响应于对SAMPLE信号的取消而断开开关SW1时,电容器C1保持所采样的电压,其经受断开的开关SW1两端向电容器C1的电荷泄漏。
所采样电压被施加到转化器电路302的晶体管T1(晶体管T1具有高阻抗输入以防止电流从电容器C1泄漏)的栅极。晶体管T1响应于栅电压和由电流源IINT提供的电流在晶体管T1的源极产生电压。所产生的电压被用来控制由双极型晶体管206和208形成的电流镜。流经由双极型晶体管206和208形成的电流镜的电流还由耦合到晶体管208的射极的电流源ISINK来控制。电流镜响应于通过晶体管206镜像产生的电流而在电阻器R1两端产生电压V1PROP。电阻器R1两端产生的电压V1PROP基本上与电容器C1上的电压成比例。利用晶体管207和209形成的电流镜产生电流I1,电流I1表示电容器C1两端的电压。利用晶体管207和209形成的电流镜可以利用1∶1的电流比来实现,然而也可以使用其它比率。
如上所述,晶体管204的漏极处产生的电压被施加到开关SW2的输入端子。开关SW2(通常断开)两端的漏电流使得电容器C2存储的电荷逐渐增长。与电容器C2所存储的电荷相关联的电压(V2)被施加到转化器电路304的晶体管T2(晶体管T2具有高阻抗输入以防止泄漏)的栅极。晶体管T2响应于栅电压和电流源IINT提供的电流在晶体管T2的源极产生电压。所产生的电压用来控制由双极型晶体管210和212形成的电流镜。流经由晶体管210和212形成的电流镜的电流还由耦合到晶体管210的射极的电流源ISINK控制。电流镜响应于通过晶体管212镜像产生的电流而在电阻器R2两端产生电压。具体地,电阻器R2两端的电压与电容器C2两端的电压基本上成比例。利用晶体管214和216形成的电流镜产生镜像电流,该镜像电流(继而)用来控制利用晶体管217和219形成的另一电流镜。利用晶体管217和219形成的电流镜产生表示电容器C2两端的电压的电流I2。利用晶体管217和219形成的电流镜可以利用1∶1的电流比来实现,然而也可以使用其它比率。
当利用晶体管207和209形成的电流镜以及利用晶体管217和219形成的电流镜的比率(例如)相等时,可以从电流I1减去电流I2以产生基本上表示电流IINPUT0的电流(IDIFF)。当电阻器R1等于电阻器R2时(R1=R2=R),IDIFF等于I1减去I2,并且因此等于(V1-V2)/R。因此,IDIFF是V1和V2两端的电压之间的差值表示,该差值是初始采样输入信号INPUT0的表示。
电流IDIFF耦合到由晶体管220、222和224形成的电流镜。晶体管220的栅极直接连接到晶体管220的漏极,以使得晶体管220用作电流镜的控制晶体管。因此,晶体管222和224响应于电流IDIFF而被偏置。由于开关SW1和SW2两端的漏电流相同(或成比例缩放),因此,两个电容器中电压随着时间(例如,在10ms时段内)的改变相同。由于初始设置条件,因此电流IDIFF表示由电容器C1采样的初始电压。
当初始化电路时,由于开关SW3和SW4将电容器C1和C2预设为相同电压,电流IDIFF通常为空值。由于电容器C1和C2相等,因此,转化器302和304产生的电流I1和I2相等,这导致不存在电流差。因此,最终的输入电流INPUT是从SAMPLE信号被声明直到通过声明RESET信号来使能和禁用开关SW3和SW4而重置电容器C1和C2为止时的初始采样输入信号IINPUT0的表示。由晶体管226和228形成的电流镜缓冲IINPUT0信号,并且控制由晶体管202和204形成的电流镜。因此,电流IINPUT0被镜像反映,以使得响应于电流IINPUT0的镜像电流可以通过脉冲控制开关SW1而被采样。当IINPUT0被采样之后,电容器C1上的电压响应于镜像电流而增大。电容器C1上的增大使得电流I1增大,从而使得电流IDIFF与电流I1的增大成比例地增大。当初始采样输入IINPUT0经电容器C1采样后,电容器C1和C2两端的电压以相同的比率改变,以使得电流IDIFF在一段时间内基本上不改变。
图3是图示出根据本发明一个实施例的图1的采样和保持电路的操作的示例流程的流程图。在操作310中,第一和第二电容器被预设为第一值(第一值可以与其它电容器中的值不同或相同)。在操作320中,接收并缓冲要采样的信号。在操作330中,第一采样开关被接通并随后被断开以对要采样的缓冲信号进行采样。在操作340中,将采样信号保持一相当长的时间。该相当长的时间段可以是对于采样和预设开关两端的泄漏来说足够长以改变所存储值的时间段。在操作350中,利用第二存储电容器来模拟采样开关两端的泄漏,并且从自第一存储电容器得出的值减去该泄漏以产生补偿值。在操作360中,利用感测电路来感测补偿值。
以上对本发明所示示例的描述(包括摘要中描述的在内)不希望是排它的或者被限制为所公开的精确形式。虽然为了说明性目的在这里描述了本发明的具体实施例以及示例,然而,在不脱离本发明的广泛精神和范围的情况下可以进行各种等同修改。实际上,将会理解,具体电压、电流、频率、功率范围值、时间等被提供来仅用于说明的目的,并且根据本发明的教导也可以在其它实施例和示例中采用其它值。
根据上面的详细描述可以对本发明的示例作出这些修改。在下面的权利要求书中使用的术语不应当被解释为将本发明限制到说明书和权利要求书中公开的具体实施例。相反,该范围完全由权利要求书来确定,权利要求书是根据已确立的权利要求解释的原则来进行解释的。因此,本说明书和附图被认为是说明性的而非限制性的。

Claims (22)

1.一种采样和保持集成电路,包括:
第一开关,所述第一开关具有耦合到用于接收缓冲输入信号的缓冲器的第一导电端子以及耦合到用于对所述缓冲输入信号采样的第一存储电容器的第二导电端子,其中所述第一开关被接通以通过采样所述缓冲输入信号来产生采样输入信号,并且被断开以将所述第一存储电容器与所述缓冲输入信号解除耦合,以使得采样信号被所述第一存储电容器保持,并且其中第一漏电流在所述第一和第二导电端子之间流动并且在所述第一存储电容器中累积第一漏电荷;
第二开关,所述第二开关具有耦合到电压基准的第一导电端子以及耦合到用于存储第二漏电流的第二存储电容器的第二导电端子,其中所述第二漏电流在所述第二开关的第一和第二导电端子之间流动并且在所述第二存储电容器中累积第二漏电荷;以及
偏移电路,所述偏移电路通过从响应于保持的采样信号而产生的信号中减去一个量来产生补偿采样值,其中,所述量是响应于在所述第二存储电容器中累积的漏电荷而产生的。
2.如权利要求1所述的电路,还包括:第三开关,所述第三开关被耦合来将所述第一存储电容器预设为第一初始电压。
3.如权利要求2所述的电路,还包括:第四开关,所述第四开关被耦合来将所述第二存储电容器预设为第二初始电压。
4.如权利要求3所述的电路,其中,所述第三和第四开关每10毫秒将所述第一和第二存储电容器预设为所述第一和第二初始电压。
5.如权利要求1所述的电路,其中,响应于所述第一存储电容器两端的电压而产生第一电流,并且响应于所述第二存储电容器两端的电压而产生第二电流。
6.如权利要求5所述的电路,其中,所述补偿采样值是通过从响应于所述第二存储电容器两端的电压产生的第二电流中减去响应于所述第一存储电容器两端的电压产生的第一电流而产生的。
7.如权利要求5所述的电路,其中,通过将第一晶体管的高阻抗输入耦合到所述第一存储电容器的第一端子来产生响应于所述第一存储电容器两端的电压产生的所述第一电流。
8.如权利要求7所述的电路,其中,还通过利用第一双极型电流镜镜像生成由所述第一晶体管产生的电流来产生响应于所述第一存储电容器两端的电压产生的所述第一电流。
9.如权利要求1所述的电路,其中,通过将第二晶体管的高阻抗输入耦合到所述第二存储电容器的第一端子并且通过利用第二双极型电流镜镜像生成由所述第二晶体管产生的电流,来产生响应于所述第二存储电容器两端的电压产生的第二电流。
10.如权利要求1所述的电路,其中,所述补偿采样值用来产生表示所述补偿采样值的输出电流。
11.如权利要求1所述的电路,其中,所述补偿采样值用来控制耦合到所述第一开关的第一端子的电压。
12.如权利要求1所述的电路,其中,所示第一开关在功率转换器的每一周期期间被断开和接通。
13.一种用于补偿采样和保持电路中的泄漏的方法,包括:
缓冲接收的输入信号;
接通第一开关以采样所缓冲的输入信号以产生采样输入信号,其中,所述第一开关被接通以利用第一电容器来产生所述采样输入信号,以使得所述采样输入信号由所述第一电容器保持;
响应于在所述第一开关的第一和第二导电端子之间流动的第一漏电流而在所述第一电容器中累积第一漏电荷;
响应于在第二开关的第一和第二导电端子之间流动的第二漏电流而在第二电容器中累积第二漏电荷;并且
通过从响应于保持的采样信号和累积的第一漏电荷而产生的信号中减去一个量来产生补偿采样值,其中,所述量是响应于所述第二电容器中累积的漏电荷而产生的。
14.如权利要求13所述的方法,还包括将所述第一电容器预设为第一初始电压。
15.如权利要求14所述的方法,还包括将所述第二电容器预设为第二初始电压。
16.如权利要求13所述的方法,还包括响应于所述第一电容器两端的电压产生第一电流,并且响应于所述第二电容器两端的电压产生第二电流。
17.如权利要求16所述的方法,其中所述补偿采样值是通过从响应于所述第二电容器两端的电压产生的第二电流中减去响应于所述第一电容器两端的电压产生的第一电流而产生的。
18.如权利要求17所述的方法,其中还通过利用第一双极型电流镜镜像生成由所述第一晶体管产生的电流来产生响应于所述第一电容器两端的电压产生的第一电流。
19.一种在集成电路中使用的采样电路,包括:
第一开关,所述第一开关被耦合来接收输入信号并被耦合到用于采样所述输入信号的第一存储电容器,其中,所述第一开关被接通以响应于所述输入信号在所述第一存储电容器中产生电荷以使得采样信号由所述第一存储电容器来保持,并且其中,所述第一开关使得第一漏电流在所述第一开关的第一和第二导电端子之间流动并且在所述第一存储电容器中累积第一漏电荷;
第二开关,所述第二开关被耦合到用于存储第二漏电流的第二存储电容器,其中,所述第二开关使得所述第二漏电流在所述第二开关的第一和第二导电端子之间流动并且在所述第二存储电容器中累积第二漏电荷;以及
偏移电路,用于通过从响应于所保持的采样信号和经由所述第一开关累积的电荷而产生的信号中减去一个量来产生补偿采样值,其中,响应于所述第二存储电容器中累积的漏电荷而减去所述量。
20.如权利要求19所述的采样电路,其中,第三和第四开关每10毫秒将所述第一和第二存储电容器分别预设为第一和第二初始电压。
21.如权利要求20所述的采样电路,其中,通过从响应于所述第二存储电容器两端的电压产生的第二电流中减去响应于所述第一存储电容器两端的电压产生的第一电流,来产生偏移采样值。
22.如权利要求19所述的采样电路,其中所述偏移采样值用来产生表示所述补偿采样值的输出电流。
CN200910173581.8A 2008-09-18 2009-09-17 用于采样和保持器件的泄漏补偿 Expired - Fee Related CN101677022B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US12/233,463 2008-09-18
US12/233,463 US7746119B2 (en) 2008-09-18 2008-09-18 Leakage compensation for sample and hold devices

Publications (2)

Publication Number Publication Date
CN101677022A true CN101677022A (zh) 2010-03-24
CN101677022B CN101677022B (zh) 2015-02-18

Family

ID=41170905

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200910173581.8A Expired - Fee Related CN101677022B (zh) 2008-09-18 2009-09-17 用于采样和保持器件的泄漏补偿

Country Status (5)

Country Link
US (2) US7746119B2 (zh)
EP (1) EP2166541B1 (zh)
JP (1) JP5311259B2 (zh)
CN (1) CN101677022B (zh)
AT (1) ATE515036T1 (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102565504A (zh) * 2010-11-09 2012-07-11 波音公司 电池遥测采样和保持放大器
CN102565504B (zh) * 2010-11-09 2016-12-14 波音公司 电池遥测采样和保持放大器
CN106415282A (zh) * 2016-08-16 2017-02-15 深圳市汇顶科技股份有限公司 一种电流采样保持电路及信号采集系统
CN106645879A (zh) * 2017-01-18 2017-05-10 深圳市思远半导体有限公司 一种开关电源电路的电感电流采样保持装置及方法
CN109949837A (zh) * 2017-12-21 2019-06-28 旺宏电子股份有限公司 存储装置的漏电流补偿读取方法
CN110166035A (zh) * 2019-06-26 2019-08-23 上海艾为电子技术股份有限公司 电流补偿电路及模拟开关电路
CN111693758A (zh) * 2019-03-15 2020-09-22 英飞凌科技股份有限公司 用于监测降压功率转换器中负载电流的电流感测

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009231941A (ja) * 2008-03-19 2009-10-08 Nec Electronics Corp サンプルホールド回路およびccdイメージセンサ
US7746119B2 (en) * 2008-09-18 2010-06-29 Power Integrations, Inc. Leakage compensation for sample and hold devices
FR3014266B1 (fr) * 2013-12-03 2017-07-21 Stmicroelectronics Rousset Procede et dispositif de commande d'un echantillonneur bloqueur.
WO2015092474A1 (en) * 2013-12-16 2015-06-25 Sondex Wireline Limited Wide temperature range peak hold circuit
US10496116B2 (en) 2017-05-03 2019-12-03 Shenzhen Winsemi Microelectronics Co., Ltd. Small capacitance compensation network circuit
US10389226B1 (en) 2018-10-23 2019-08-20 Power Integrations, Inc. Controller with ripple compensation
US10784917B2 (en) * 2018-11-27 2020-09-22 Texas Instruments Incorporated PSI5 base current sampling in synchronous mode

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5691657A (en) * 1995-02-14 1997-11-25 Nec Corporation Sample-and-hold circuit including a robust leakage current compensating circuit
US6281717B1 (en) * 1999-12-08 2001-08-28 Linear Technology Corporation Dynamic error compensation in track-and-hold circuits
CN1744438A (zh) * 2004-08-31 2006-03-08 三洋电机株式会社 采样电路
CN1988046A (zh) * 2005-12-22 2007-06-27 松下电器产业株式会社 半导体泄漏电流检测器、测定方法及其半导体集成电路

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2396463A1 (fr) * 1977-06-30 1979-01-26 Ibm France Circuit pour compenser les decalages du zero dans les dispositifs analogiques et application de ce circuit a un convertisseur analogique-numerique
JPS6020100U (ja) * 1983-07-18 1985-02-12 株式会社ケンウッド サンプルアンドホ−ルド回路
US5909131A (en) * 1996-07-31 1999-06-01 Analog Devices, Inc. Low-distortion technique to bandlimit a switched-capacitor sampling circuit
US6175254B1 (en) * 1999-01-29 2001-01-16 Rochester Microsystems, Inc. System for compensating a signal for an offset from a reference level
US6753912B1 (en) * 1999-08-31 2004-06-22 Taiwan Advanced Sensors Corporation Self compensating correlated double sampling circuit
US6636083B1 (en) * 2001-04-24 2003-10-21 Pacesetter, Inc. Leakage current cancellation technique for low power switched-capacitor circuits
JP2004158138A (ja) * 2002-11-07 2004-06-03 Texas Instr Japan Ltd サンプリング/ホールドの方法および回路
JP4247181B2 (ja) * 2004-11-30 2009-04-02 富士通株式会社 サンプルホールド回路
JP2010028160A (ja) * 2008-07-15 2010-02-04 Yokogawa Electric Corp サンプルホールド回路
US7746119B2 (en) * 2008-09-18 2010-06-29 Power Integrations, Inc. Leakage compensation for sample and hold devices

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5691657A (en) * 1995-02-14 1997-11-25 Nec Corporation Sample-and-hold circuit including a robust leakage current compensating circuit
US6281717B1 (en) * 1999-12-08 2001-08-28 Linear Technology Corporation Dynamic error compensation in track-and-hold circuits
CN1744438A (zh) * 2004-08-31 2006-03-08 三洋电机株式会社 采样电路
CN1988046A (zh) * 2005-12-22 2007-06-27 松下电器产业株式会社 半导体泄漏电流检测器、测定方法及其半导体集成电路

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102565504B (zh) * 2010-11-09 2016-12-14 波音公司 电池遥测采样和保持放大器
CN102565504A (zh) * 2010-11-09 2012-07-11 波音公司 电池遥测采样和保持放大器
CN106415282B (zh) * 2016-08-16 2019-06-21 深圳市汇顶科技股份有限公司 一种电流采样保持电路及信号采集系统
CN106415282A (zh) * 2016-08-16 2017-02-15 深圳市汇顶科技股份有限公司 一种电流采样保持电路及信号采集系统
US10186328B2 (en) 2016-08-16 2019-01-22 Shenzhen GOODIX Technology Co., Ltd. Current sampling and holding circuit and signal acquisition system
CN106645879A (zh) * 2017-01-18 2017-05-10 深圳市思远半导体有限公司 一种开关电源电路的电感电流采样保持装置及方法
CN106645879B (zh) * 2017-01-18 2019-04-05 深圳市思远半导体有限公司 一种开关电源电路的电感电流采样保持装置及方法
CN109949837A (zh) * 2017-12-21 2019-06-28 旺宏电子股份有限公司 存储装置的漏电流补偿读取方法
CN109949837B (zh) * 2017-12-21 2020-12-11 旺宏电子股份有限公司 存储装置的漏电流补偿读取方法
CN111693758A (zh) * 2019-03-15 2020-09-22 英飞凌科技股份有限公司 用于监测降压功率转换器中负载电流的电流感测
CN111693758B (zh) * 2019-03-15 2024-02-20 英飞凌科技股份有限公司 用于监测降压功率转换器中负载电流的电流感测
CN110166035A (zh) * 2019-06-26 2019-08-23 上海艾为电子技术股份有限公司 电流补偿电路及模拟开关电路
CN110166035B (zh) * 2019-06-26 2023-03-21 上海艾为电子技术股份有限公司 电流补偿电路及模拟开关电路

Also Published As

Publication number Publication date
US7746119B2 (en) 2010-06-29
US20100066414A1 (en) 2010-03-18
ATE515036T1 (de) 2011-07-15
US20100194441A1 (en) 2010-08-05
JP2010074833A (ja) 2010-04-02
US8179166B2 (en) 2012-05-15
CN101677022B (zh) 2015-02-18
JP5311259B2 (ja) 2013-10-09
EP2166541A1 (en) 2010-03-24
EP2166541B1 (en) 2011-06-29

Similar Documents

Publication Publication Date Title
CN101677022A (zh) 用于采样和保持器件的泄漏补偿
CN100563080C (zh) 主备电源切换控制的方法及装置
TW200846894A (en) Integrated circuit power-on control and programmable comparator
CN104811171A (zh) 零电流的上电复位电路
CN101882469A (zh) 保险丝电路、系统和方法
CN106329898A (zh) 一种用于软启动电路的快速放电电路及放电方法
CN104571241B (zh) 电压稳压电路及其方法
CN101813757A (zh) 磁检测电路
CN107317568A (zh) 消除比较器失调电压的振荡器
CN103018588B (zh) 一种低功耗抗干扰的三态输入检测电路
CN108667450A (zh) 位准移位器与位准移位方法
CN105790566A (zh) 具有电源管理芯片的电源的辅助电路
CN101106325A (zh) 开关式稳压器
CN101242180B (zh) 电压电平转换电路与电压电平转换方法
CN100464504C (zh) 一种模拟信号采样装置
CN103176020B (zh) 电压检测电路
CN205353827U (zh) 均流控制电路及电源系统
US9438038B1 (en) Power supply fast turn-on and increased hold-up time within an electrical device
CN205490464U (zh) 一种快速放电的延时电路
CN109358226B (zh) 电流传感器
CN103578525B (zh) 用于限流地给节点再充电的电路
CN105071637A (zh) 一种开关电源输出幅度调节电路
CN206180889U (zh) 一种自驱同步整流电源
CN105021973A (zh) 一种数显式电容放电器及检测方法
CN103795039A (zh) 电源转换器及其电容保护装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20150218

Termination date: 20200917

CF01 Termination of patent right due to non-payment of annual fee