CN101547295B - 行缓冲器电路、图像处理装置、和图像形成装置 - Google Patents

行缓冲器电路、图像处理装置、和图像形成装置 Download PDF

Info

Publication number
CN101547295B
CN101547295B CN200910129764XA CN200910129764A CN101547295B CN 101547295 B CN101547295 B CN 101547295B CN 200910129764X A CN200910129764X A CN 200910129764XA CN 200910129764 A CN200910129764 A CN 200910129764A CN 101547295 B CN101547295 B CN 101547295B
Authority
CN
China
Prior art keywords
data
pixel
port memory
line buffer
buffer circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN200910129764XA
Other languages
English (en)
Other versions
CN101547295A (zh
Inventor
石仓知弥
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Publication of CN101547295A publication Critical patent/CN101547295A/zh
Application granted granted Critical
Publication of CN101547295B publication Critical patent/CN101547295B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/32Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device
    • H04N1/32358Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device using picture signal storage, e.g. at transmitter
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1006Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/32Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device
    • H04N1/32358Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device using picture signal storage, e.g. at transmitter
    • H04N1/32443Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device using picture signal storage, e.g. at transmitter with asynchronous operation of the image input and output devices connected to the memory
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N2201/00Indexing scheme relating to scanning, transmission or reproduction of documents or the like, and to details thereof
    • H04N2201/0077Types of the still picture apparatus
    • H04N2201/0091Digital copier; digital 'photocopier'
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N2201/00Indexing scheme relating to scanning, transmission or reproduction of documents or the like, and to details thereof
    • H04N2201/32Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device
    • H04N2201/3285Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device using picture signal storage, e.g. at transmitter
    • H04N2201/329Storage of less than a complete document page or image frame
    • H04N2201/3292Storage of less than a complete document page or image frame of one or two complete lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Image Processing (AREA)
  • Image Input (AREA)
  • Facsimiles In General (AREA)
  • Storing Facsimile Image Data (AREA)

Abstract

本发明涉及行缓冲器电路、图像处理装置、和图像形成装置。在进行对单端口存储器写入数据的写入处理时,将由数据连接部连接的规定像素量的数据一并写入到单端口存储器,在进行从单端口存储器读出数据的读出处理时,从单端口存储器一并读出规定像素量的数据,在进行规定像素量的数据对单端口存储器的写入处理后,在用于写入单端口存储器的接下来的规定像素量的数据被输入前,进行从单端口存储器读出数据的读出处理。由此,可以提供一种能以高速进行读出动作和写入动作而不增大电路规模的行缓冲器电路。

Description

行缓冲器电路、图像处理装置、和图像形成装置
技术领域
本发明涉及具有存储1行的图像数据的单端口存储器的行缓冲器电路、具有该行缓冲器电路的图像处理装置和图像形成装置。
背景技术
以往,例如使用FIFO(First-in-First-out:先入先出)存储器作为图像处理装置具有的行缓冲器。
另外,作为使FIFO存储器的动作速度高速化的技术,例如在专利文献1(日本国公开专利公报的特开平10-3782号公报(平成10年1月6日公开))中,公开了将FIFO存储器做成由2个存储器电路构成的双端口存储器,对上述各个存储器电路交替地进行写入和读出的技术。
但是,在上述专利文献1的技术中,由于是用2个存储器电路来构成1个FIFO存储器,所以需要安装对该2个存储器电路的合计4个端口进行控制的存储器控制电路,导致电路规模增大。另外,由于各FIFO存储器具有2个存储器电路,与仅具有1个存储器电路的情况相比,存储器电路的端子数变为2倍,所以导致配线数增加,FIFO存储器的设置面积增加。
发明内容
本发明是鉴于上述问题点而完成的,其目的在于提供一种能高速地进行读出动作和写入动作而不增大电路规模的行缓冲器电路。
为了解决上述课题,本发明的行缓冲器电路是一种具有存储1行的图像数据的单端口存储器、和控制对上述单端口存储器的数据的写入和读出的存储器控制部的行缓冲器电路,包括:数据连接部,将用于写入到上述单端口存储器的规定像素量的每个像素的数据彼此连接;数据展开部,将从上述单端口存储器读出的规定像素量的数据分割成每个像素的数据;和数据输出部,将由上述数据展开部分割的每个像素的数据按每个像素依次输出,上述存储器控制部,在进行对上述单端口存储器写入数据的写入处理时,将由上述数据连接部连接的规定像素量的数据一并写入到上述单端口存储器,在进行从上述单端口存储器读出数据的读出处理时,从上述单端口存储器一并读出规定像素量的数据,在进行规定像素量的数据对上述单端口存储器的写入处理后,在用于写入到上述单端口存储器的接下来的规定像素量的数据被输入该行缓冲器电路之前,进行从上述单端口存储器读出数据的读出处理。
根据上述结构,存储器控制部在进行对单端口存储器写入数据的写入处理时将由数据连接部连接的规定像素量的数据一并写入单端口存储器,在进行从单端口存储器读出数据的读出处理时从单端口存储器一并读出规定像素量的数据。并且,在进行规定像素量的数据对单端口存储器的写入处理后,在用于写入到单端口存储器的接下来的规定像素量的数据被输入行缓冲器电路之前,进行从单端口存储器读出数据的读出处理。
由此,能够以例如专利文献1那样具有双端口存储器的行缓冲器电路同样的处理时间进行写入处理和读出处理。而且,不需要如上述专利文献1的技术那样具有双端口存储器,因此,相比专利文献1的技术能够缩小电路规模。即,在相比具有双端口存储器的行缓冲器电路缩小电路规模的同时,能以和具有双端口存储器的行缓冲器电路同样的处理速度进行读出动作和写入动作。并且,与具有单端口存储器或者双端口存储器的以往的行缓冲器电路相比能够减少对存储器的存取次数,因此,能够降低功耗。
本发明的其他目的、特征、和优异点将通过以下所示的记载得到充分了解。并且,本发明的优点将通过以下参照附图进行的说明得到明确。
附图说明
图1是表示本发明的一个实施方式的行缓冲器电路的结构的框图。
图2是本发明的一个实施方式的图像处理装置的框图。
图3是具有图1的行缓冲器电路的信号处理电路的框图。
图4是表示在图2所示的图像处理装置的空间滤波处理部中使用的滤波器系数的一例的说明图。
图5是表示在图2所示的图像处理装置中进行的膨胀处理和缩退处理(erosion process)中的关注像素与参照像素之间的关系的说明图。
图6是表示在图2所示的图像处理装置中进行的膨胀处理和缩退处理中的关注像素与参照像素之间的关系的说明图。
图7是在图2所示的图像处理装置中使用的使能信号的信号波形图。
图8是表示图1所示的信号处理电路的变形例的框图。
图9是在图1所示的行缓冲器电路中处理的信号的信号波形图。
图10是在图1所示的行缓冲器电路中处理的信号的信号波形图。
图11是在图1所示的行缓冲器电路中处理的信号的信号波形图。
图12是表示本发明的其他实施方式的图像处理装置的概略结构的框图。
具体实施方式
〔实施方式1〕
以下说明本发明的一个实施方式。
(1.整体结构)
图2是表示本实施方式的具有彩色图像处理装置10的数字彩色复合机(图像处理装置、图像形成装置)1的概略结构的框图。
彩色图像输入装置20例如由具有电荷耦合元件(Charge CoupledDevice,以下称作“CCD”)的扫描器部构成,来自记录有原稿图像的纸的反射光像由CCD作为RGB的模拟信号读取,输入到彩色图像处理装置10。
彩色图像处理装置(图像处理装置)10如图2所示,包括A/D转换部11、黑点(shading)校正部12、输入灰度等级校正部13、区域分离处理部14、色校正部15、黑生成底色除去部16、空间滤波处理部17、输出灰度等级校正部18、和灰度等级再现处理部19。并且,上述彩色图像处理装置10与彩色图像输入装置20和彩色图像输出装置30相连接,作为整体构成数字彩色复合机1。另外,数字彩色复合机1包括操作面板40。
由彩色图像输入装置20读取的模拟信号在彩色图像处理装置10内按A/D转换部11、黑点校正部12、输入灰度等级校正部13、区域分离处理部14、色校正部15、黑生成底色除去部16、空间滤波处理部17、输出灰度等级校正部18、和灰度等级再现处理部19的顺序传递,作为CMYK的数字彩色信号向彩色图像输出装置30输出。
A/D(模拟/数字)转换部11将已输入的RGB的模拟信号转换成数字信号。黑点校正部12对由A/D转换部11传送来的RGB的数字信号实施除去由彩色图像输入装置20的照明系统、成像系统、摄像系统产生的各种变形的处理。
输入灰度等级校正部13调整由黑点校正部12除去各种变形后的RGB信号(RGB的反射率信号)的色平衡(color balance),并且转换成浓度信号等彩色图像处理装置10所采用的图像处理系统的容易处理的信号。另外,输入灰度等级校正部13进行基底浓度除去、对比度(contrast)等的画质调整处理。
区域分离处理部14将由RGB信号表现的输入图像的各像素分离成例如文字区域、网点区域、照片区域(相纸照片区域)等多个区域。然后,区域分离处理部14根据上述分离结果,向区域识别信号校正部14b输出表示输入图像的各像素属于哪个区域的区域识别信号,并且将从输入灰度等级校正部13输出的输入信号原样输出到后段的色校正部15。
区域分离处理的方法没有特别的限制,可以使用以往公知的各种方法。在本实施方式中,使用专利文献2(日本国公开专利公报的特开2002-232708号公报(平成14年8月16日公开))所公开的区域分离方法,将输入图像数据分离成文字区域、网点区域、相纸照片区域、和基底区域。
在专利文献2的方法中,计算作为包含关注像素的n×m的块(block)(例如15×15像素)的最小浓度值与最大浓度值之差的最大浓度差,和作为邻接的像素间的浓度差的绝对值的总和的总和浓度繁杂度,进行最大浓度差与预先所确定的最大浓度差阈值的比较,和总和浓度繁杂度与总和浓度繁杂度阈值的比较。并且,根据这些比较结果将关注像素分类到文字区域·网点区域或者其他区域(基底·相纸照片区域)。
具体而言,基底区域的浓度分布通常浓度变化较少,因此,最大浓度差和总和浓度差都非常小。另外,相纸照片区域(例如,将相纸照片那样的连续灰度等级区域在这里表现为相纸照片区域)的浓度分布呈现平滑的浓度变化,最大浓度差和总和浓度繁杂度都较小,并且比基底区域稍大。即,在基底区域、相纸照片区域(其他区域)中,最大浓度差和总和浓度繁杂度都是较小的值。
因此,在判断为最大浓度差比最大浓度差阈值小,并且,总和浓度繁杂度比总和浓度繁杂度阈值小时,判定关注像素是其他区域(基底·相纸照片区域),在不是上述情况时,判定为是文字·网点区域。另外,在判定为是基底·相纸照片区域时,根据最大浓度差和总和浓度繁杂度进一步分类成相纸照片区域和基底区域。
另外,在判断为是上述文字·网点区域时,将计算出的总和浓度繁杂度与最大浓度差乘以文字·网点判定阈值后的值进行比较,根据比较结果分类成文字区域或者网点区域。
具体而言,网点区域的浓度分布,最大浓度差因网点而不同,而总和浓度繁杂度则只存在网点数的浓度变化,因此,相对于最大浓度差的总和浓度繁杂度的比率变大。另一方面,文字区域的浓度分布是最大浓度差变大,随着最大浓度差变大总和浓度繁杂度也变大,但浓度变化比网点区域要少,因此,总和浓度繁杂度比网点区域要小。
因此,在总和浓度繁杂度比最大浓度差与文字·网点判定阈值的积大时判别为是网点区域的像素。在总和浓度繁杂度比最大浓度差与文字·网点判定阈值的积小时判别为是文字区域的像素。
区域识别信号校正部14b通过对区域识别信号进行后述的膨胀处理和缩退处理,进行除去孤立点等噪声的校正处理。并且,将已实施上述校正处理的区域识别信号输出到黑生成底色除去部16、空间滤波处理部17、和灰度等级再现处理部19。关于区域识别信号校正部14b的详细将在后文叙述。
色校正部15为了对颜色进行忠实地再现,进行除去由于包含不要吸收成分的CMY色材的分光特性而造成的色浑浊的处理。
黑生成底色除去部16通过进行从色校正后的CMY的3色信号生成黑(K)信号的黑生成,和减去原始的CMY信号重叠的部分生成新的CMY信号的处理,由此将CMY的3色信号转换成CMYK的4色信号。
空间滤波处理部17根据区域识别信号对从黑生成底色除去部16输入的CMYK信号的图像数据进行基于数字滤波器的空间滤波处理,通过对空间频率特性进行校正来减轻输出图像的模糊、粒状性劣化。关于空间滤波处理部17的详细将在后文叙述。
输出灰度等级校正部18进行将浓度信号等信号转换成作为彩色图像输出装置30的特性值的网点面积率的输出灰度等级校正处理。
灰度等级再现处理部19与空间滤波处理部17同样地基于区域识别信号对CMYK信号的图像数据施以规定的处理,灰度等级再现处理部19施以灰度等级再现处理,该灰度等级再现处理以使得能够最终地对图像的灰度等级进行模拟再现的方式进行处理。
例如,由领域分离处理部14作为文字区域分离的区域,为了特别提高黑文字或者色文字的再现性,在空间滤波处理部17的空间滤波处理中实施锐化增强处理增强高频成分,由灰度等级再现处理部19施以使用适宜于高频成分的再现的高分辨率网屏(screen)的二值化或者多值化处理。
另外,关于由区域分离处理部14作为网点区域分离的区域,由空间滤波处理部17施以用于除去输入网点成分的低通滤波处理,由灰度等级再现处理部19施以使用重视灰度等级性的抖动网屏(ditherscreen)的多值抖动处理。
另外,关于由区域分离处理部14作为照片区域分离的区域,由灰度等级再现处理部19施以使用重视灰度等级性的网屏的二值化或者多值化处理。
已实施上述各种处理的图像数据被临时保存到未图示的存储部,以规定的定时被读出,并被输出到彩色图像输出装置30。
彩色图像输出装置30将对应于所输入的图像数据的图像输出到记录介质(例如纸等)上。彩色图像输出装置30的图像的形成方法没有特别的限制,例如,可以使用电子照片方式、喷墨方式等。此外,以上的处理由未图示的主控制部(CPU(Central Processing Unit:中央处理单元))控制。
操作面板40受理来自用户的指示输入,输入到操作面板40的信息被发送到彩色图像处理装置10的主控制部(未图示)。作为操作面板40例如可以使用液晶显示器等显示部与设定按钮等操作部一体形成的触摸面板等。主控制部根据输入到操作面板40的信息控制彩色图像输入装置20、彩色图像处理装置10、和彩色图像输出装置30的各部的动作。
(2.信号处理电路17)
在本实施方式中,区域识别信号处理部14b和空间滤波处理部17使用共用的信号处理电路(图3所示的信号处理电路50)进行各自的处理。
图3是表示信号处理电路50、空间滤波处理部17、和区域识别信号校正部14b的概略结构的框图。
空间滤波处理部17对于由包含处理对象的图像数据的关注像素的多个像素构成的块,通过与使用被分配给与该块相同大小的矩阵的各像素的滤波器系数的像素值的卷积运算(convolution operation),针对上述块内的各像素,计算对关注像素的滤波处理(增强处理、平滑化处理、或者具有增强处理和平滑处理两者的特性的处理等)的结果。
图4是表示在空间滤波处理部17中使用的滤波器的说明图。如该图所示,在本实施方式中,使用以关注像素为中心的7像素×7像素的滤波器。具体而言,空间滤波处理部17从信号处理电路50输入主扫描方向7像素×副扫描方向7像素(7行)的图像数据,将这些输入的图像数据中的各像素与对应于这些像素的滤波器系数相乘,计算针对各像素的乘法计算结果的总和,以该计算出的总和除以规定值(根据针对滤波器内的各项素的滤波器系数的总和来设定。在本实施方式中是186。)后得出的值作为关注像素的滤波处理结果。
此外,空间滤波处理部17针对CMYK的各色成分进行上述滤波处理。为此,按CMYK的每1个色分别具有信号处理电路50、即具有4个信号处理电路50。但是,本发明不限于此,也可以仅具有1个信号处理电路50,按一个个的颜色依次进行针对CMYK的各色的处理。
区域识别信号校正部14b如图3所示,具有膨胀处理部14c和缩退处理部14d。
膨胀处理部14c从信号处理电路50输入包括关注像素的主扫描方向3像素×副扫描方向3像素(3行)的区域分离信号,如图5所示,参照该输入的区域分离信号中的关注像素的周围8个像素的值,只要在这8个像素中存在1个被判定为是文字区域的像素,就对各像素进行将该关注像素作为文字区域的膨胀处理。另外,膨胀处理部14c将已实施膨胀处理的区域分离信号作为输入信号2输入到信号处理电路50。
此外,膨胀处理部14c将输入的区域识别信号视作表示是否为文字区域的2值数据(2值图像数据)进行膨胀处理。即,在关注像素是文字区域时将该像素的像素值视作1、在关注像素不是文字区域时将该像素的像素值视作0进行处理。接下来,在膨胀处理后,输出反映该膨胀处理的结果的、表示各像素是属于文字区域、网点区域、相纸照片区域、和基底区域中的哪一个的区域识别信号。更具体而言,由膨胀处理将像素值1的像素作为文字区域,将像素值0的像素作为被输入到膨胀处理部14c时区域识别信号所表示的区域(网点区域、相纸照片区域、和基底区域中的任意一个)。
缩退处理部14d经由信号处理电路50输入由膨胀处理部14c已实施膨胀处理后的区域分离信号,只要在关注像素的周围8个像素中存在1个被判别为是基底区域的像素,就对各像素进行将该关注像素作为基底区域的缩退处理。例如,如图6所示,在根据第二~第四行的图像数据进行针对第三行的关注像素的膨胀处理后,根据膨胀处理后的第一~第三行的图像数据进行针对第二行的关注像素的缩退处理。此外,缩退处理部14d当在关注像素的周边8像素存在网点区域的像素时,不进行关注像素的判定结果的变更(缩退处理)。这是因为可能存在在网点上记载有文字的情况(例如地图等),为了防止在这种情况下文字被删除。接下来,将已实施该缩退处理的区域分离信号输出到黑生成底色除去部16、空间滤波处理部17、和灰度等级再现处理部19。
另外,缩退处理部14d将输入的区域识别信号视作表示是否为基底区域的2值数据(2值图像数据)进行缩退处理。即,在关注像素是基底区域时将该像素的像素值视作1、在关注像素不是基底区域时将该像素的像素值视作0进行处理。接下来,在缩退处理后,输出反映该缩退处理的结果的、表示各像素是属于文字区域、网点区域、相纸照片区域、和基底区域中的哪一个的区域识别信号。更具体而言,由缩退处理将像素值1的像素作为基底区域,将像素值0的像素作为被输入到缩退处理部14d时的区域识别信号所表示的区域(文字区域、网点区域、和相纸照片区域中的任意一个)。
由此,能够对区域分离信号进行校正以除去因图像读取时的读取误差等造成的文字区域内的文字区域以外的像素的孤立点(噪声)。此外,虽然在本实施方式中在进行膨胀处理部14c的膨胀处理后,进行缩退处理部14d的缩退处理,但本发明不限于此,也可以是在进行缩退处理部14d的缩退处理后进行膨胀处理部14c的膨胀处理。在这种情况下,能够除去因图像读取时的读取误差等造成的基底区域内的文字区域的像素的孤立点(噪声)。
此外,由于区域识别信号是按每个像素判定的信号,因此,在具有对应于CMYK的4个信号处理电路50时,只需使用这4个信号处理电路50中的任一个进行膨胀处理和缩退处理即可。
信号处理电路50选择性地(排他地)进行(1)按每个规定量(例如主扫描方向7像素×副扫描方向7行)将从黑生成底色除去部16输出的图像数据输出到空间滤波处理部17的处理(滤波处理模式),和(2)按每个规定量(例如主扫描方向3像素×副扫描方向3行)将从区域分离处理部14输出的区域分离信号输出到区域识别信号14b的膨胀处理部14c,将从膨胀处理部14c输入的膨胀处理后的区域分离信号输出到缩退处理部14d的处理(区域识别信号校正模式)。
此外,彩色图像处理装置10具有对从黑生成底色除去部16输出的图像数据进行暂时存储的第一存储单元(未图示)、和对从区域分离处理部14输出的区域分离信号进行暂时存储的存储单元(未图示),主控制部在进行上述(1)的处理(滤波处理模式)时使存储在第一存储单元的上述图像数据输入到信号处理电路50,在进行上述(2)的处理(区域识别信号校正模式)时使存储在第二存储单元的上述区域分离信号输入到信号处理电路50。
以下具体说明信号处理电路50的结构。信号处理电路50如图3所示,具有输入端口Pi1~Pi4、时钟脉冲门(clock gate)部51、切换开关52、延迟调整部53、延迟调整部54、行缓冲器电路LB1~LB6、和输出端口Po1~Po3。
延迟调整部53将经由输入端口Pi1输入的1行的输入信号1(在滤波处理模式中为从黑生成底色除去部16输出的图像数据,在区域识别信号校正模式中为从区域分离处理部14输出的区域分离信号)、和从主控制部输入的使能信号1延迟使其与从后述的各个行缓冲器电路(在滤波处理模式中为行缓冲器电路LB1~LB6,在区域识别信号校正模式中至少行缓冲器电路LB1、LB2)输出的输出信号同步后输出到输出端口Po1、Po2。此外,输出端口Po1与空间滤波处理部17相连接,输出端口Po2与膨胀处理部14c相连接。
此外,使能信号中包括表示1页的有效期间的页使能信号、表示1行的有效期间的行使能信号、和表示数据的有效/无效的数据使能信号这3种控制信号。信号处理电路50、空间滤波处理部17、和区域识别信号校正部14b根据这些使能信号进行各种控制。图7是这3种使能信号的时序图。页使能信号被肯定(assert)的期间(高电平期间)显示图像的1页。行使能信号被肯定的期间显示1行。数据使能信号被肯定的期间显示1个数据。
延迟调整部54将经由切换开关52输入的输入信号2(由膨胀处理部14c已实施膨胀处理的区域识别信号)、和使能信号2延迟使其与来自行缓冲器电路LB3、LB4的输出信号同步后输出到输出端口Po3。此外,输出端口Po3与缩退处理部14d相连接。
切换开关52根据从主控制部经由输入端口Pi3输入的切换信号,将信号处理电路50内的各部件的连接状态,在(1)用于向空间滤波器电路17输出图像数据的状态(滤波处理模式)、和(2)用于向区域识别信号校正部14b输出区域分离信号的状态(区域识别信号校正模式)之间进行切换。
具体而言,在滤波处理模式(例如切换信号为“0”时)中,将从行缓冲器电路LB2输出的图像数据和使能信号输入到行缓冲器电路LB3。在这种情况下,行缓冲器电路LB1~LB6和延迟调整部53作为以使从黑生成底色除去部16输入的副扫描方向7行的图像数据在相互同步的定时输出的7行缓冲器发挥功能。
另一方面,在区域识别信号校正模式(例如切换信号为“1”时)中,将经由输入端口Pi2从膨胀处理部14c输入的膨胀处理后的区域分离信号(输入信号2)和使能信号2输入到行缓冲器电路LB3。在这种情况下,行缓冲器电路LB1、LB2、和延迟调整部53作为以使从区域分离处理部14输入的区域分离信号在相互同步的定时输出的3行缓冲器发挥功能,行缓冲器电路LB3、LB4、和延迟调整部54作为以使从膨胀处理部14c输入的膨胀处理后的区域分离信号在相互同步的定时输出的3行缓冲器发挥功能。
时钟脉冲门部51根据从主控制部经由输入端口Pi3输入的切换信号(寄存器信号)在区域识别信号校正模式的选择期间中,切断对行缓冲器电路LB5、LB6的时钟信号的输入,停止行缓冲器电路LB5、LB6的动作。即,由于在区域识别信号校正模式中不使用行缓冲器电路LB5、LB6,因此,切断对行缓冲器电路LB5、LB6的时钟信号的输入,停止行缓冲器电路LB5、LB6的动作。由此,能够谋求降低功耗。
此外,虽然在本实施方式中,在空间滤波处理中使用7行的图像数据,但本发明不限于此。例如,在使用15行的图像数据时,只需信号处理电路50具有14行的行缓冲器电路即可。在这种情况下,在膨胀处理和缩退处理中只需使用合计4行的行缓冲器电路即可,因此,能够在区域识别信号校正模式中停止对10行缓冲器电路的时钟信号的供给。因此,削减功耗的效果更大。另外,虽然在本实施方式中,对文字区域进行膨胀处理,对基底区域进行缩退处理,但本发明不限于此,例如,也可以是对文字区域和照片区域进行膨胀处理,对基底区域进行缩退处理。在这种情况下,膨胀处理和缩退处理需要合计8行的行缓冲器电路,而在使用15行的图像数据时能够在区域识别信号校正模式中停止对6行缓冲器电路的时钟信号的供给。
另外,虽然在本实施方式中,根据用于切换切换开关52的动作的切换信号来控制时钟脉冲门部51的动作,但本发明不限于此,也可以使用与上述切换信号不同的信号(寄存器)。
另外,虽然在本实施方式中由时钟脉冲门部51控制对行缓冲器电路LB5、LB6的时钟信号的输入/切断,但本发明不限于此。例如,也可以如图8所示,在省略时钟脉冲门部51的同时,使用与输入到行缓冲器电路LB1~4的时钟信号不同的信号(getting clock:门控时钟信号)作为输入到行缓冲器电路LB5、LB6的时钟信号,由在信号处理电路50的外部设置的切换单元(未图示)在区域识别信号校正模式的选择期间中使门控时钟信号不输入信号处理电路50。
行缓冲器电路LB1~LB6临时存储1行的输入信号,以规定的定时输出。此外,行缓冲器电路LB1、LB2的输出端子与输出端口Po1、Po2相连接,行缓冲器电路LB3、LB4的输出端子与输出端口Po1、Po3相连接,行缓冲器电路LB3、LB4的输出端子与输出端口Po1相连接。关于行缓冲器电路LB1~LB6的详细将在后文叙述。
由此,在为滤波处理模式时,从黑生成底色除去部16输入的第一行的图像数据和从主控制部输入的使能信号被输入到行缓冲器电路LB1,第二行的图像数据和使能信号被输入到行缓冲器电路LB2,第三行的图像数据和使能信号被输入到行缓冲器电路LB3,第四行的图像数据和使能信号被输入到行缓冲器电路LB4,第五行的图像数据和使能信号被输入到行缓冲器电路LB5,第六行的图像数据和使能信号被输入到行缓冲器电路LB6,第七行的图像数据和使能信号被输入到延迟调整部53,上述各行的图像数据和使能信号以相互同步的定时经由输出端口Po1输出到空间滤波处理部17。
另外,在为区域识别信号校正模式时,从区域分离处理部14输入的第一行的区域识别信号和从主控制部输入的使能信号被输入到行缓冲器电路LB1,第二行的区域识别信号和使能信号被输入到行缓冲器电路LB2,第三行的区域识别信号和使能信号被输入到延迟调整部53,上述各行的区域识别信号以相互同步的定时经由输出端口Po2输出到膨胀处理部14c。并且,从膨胀处理部14c输出的膨胀处理后的区域识别信号和使能信号,第一行的区域识别信号和使能信号被输入到行缓冲器电路LB3,第二行的区域识别信号和使能信号被输入到行缓冲器电路LB4,第三行的区域识别信号和使能信号被输入到延迟调整部54,上述各行的区域识别信号和使能信号以相互同步的定时经由输出端口Po3输出到缩退处理部14d。
此外,空间滤波处理部17在使能信号是表示滤波处理模式的信号时进行滤波处理,另一方面,在使能信号是表示区域识别信号校正模式的信号时,即使输入图像数据也不进行滤波处理。使能信号是表示滤波处理模式的信号、还是表示区域识别信号校正模式的信号的判断,例如只需根据数据使能信号被肯定的期间(高电平期间)的长度来判断即可。另外,除上述3种使能信号外,也可以使用表示是滤波处理模式还是区域识别信号校正模式的使能信号。
另外,膨胀处理部14c在使能信号是表示区域识别信号校正模式的信号时进行膨胀处理,另一方面,在使能信号是表示滤波处理模式的信号时,即使输入区域识别信号也不进行膨胀处理。同样地,缩退处理部14d在使能信号是表示区域识别信号校正模式的信号时进行缩退处理,另一方面,在使能信号是表示滤波处理模式的信号时,即使输入区域识别信号也不进行缩退处理。但是,本发明不限于此,也可以采用如下的结构,即:在使能信号是表示区域识别信号校正模式的信号时,不进行从输出端口Po1对空间滤波处理部17的图像数据的输出,在使能信号是表示滤波处理模式的信号时,不进行从输出端口Po2对膨胀处理部14c的区域识别信号的输出,和从输出端口Po3对缩退处理部14d的区域识别信号的输出。
(3.行缓冲器电路LB1~LB6)
接下来,说明行缓冲器电路LB1~LB6的结构。图1是表示行缓冲器电路LB1的结构的框图。此外,关于行缓冲器电路LB2~LB6也是同样的结构。
如该图所示,行缓冲器电路LB1具有存储器控制部61、输入切换开关62、写入侧保持部63、数据连接部64、单端口存储器65、数据展开部66、读出侧保持部67、和输出切换开关68。
单端口存储器65是存储1行的输入信号(图像数据或者区域分离信号)的单端口的存储器。
存储器控制部61根据使能信号生成用于控制行缓冲器电路LB1的各部的控制信号,即,表示对单端口存储器65的写入地址或者读出地址的地址信号,切换对单端口存储器65的写入处理和读出处理的写入·读出切换信号(存储器写入有效信号·存储器读出有效信号),和表示对单端口存储器65的存取的有效/无效的存储器存取有效信号。
输入切换开关62是根据从存储器控制部61输入的控制信号将输入信号的输出对象在第奇数个的数据和第偶数个的数据之间进行切换的开关。具体而言,输入切换开关62将第奇数个(第奇数个的像素)的输入信号输出到写入侧保持部63,将第偶数个(第偶数个的像素)的输入信号输出到数据连接部64。
写入侧保持部63临时保存经由输入切换开关62输入的第奇数个的输入信号,例如由触发器(Flip-Flop)构成。
数据连接部64使写入侧保持部63所保持的第奇数个的输入信号、与经由输入切换开关62输入的第偶数个的输入信号连接。
数据展开部66将从单端口存储器65读出的数据展开为第奇数个的数据和第偶数个的数据,第偶数个的数据输出到读出侧保持部67,第奇数个的数据输出到输出切换开关68。
读出侧保持部67临时保存经由数据展开部66输入的第偶数个的数据,例如由触发器(Flip-Flop)构成。
输出切换开关68根据从存储器控制部61输入的控制信号适当地进行选择并进行输出,使得从输出切换开关68输入的第奇数个的数据与从读出侧保持部67输入的第偶数个的数据以被输入到输入切换开关62时相同的顺序(FIFO(First-in-First-out):先入先出)输出。
图9是1行12像素量的数据对单端口存储器65写入的写入处理和从单端口存储器65读出的读出处理的时序图。
在输入第奇数个的数据时,存储器控制部61将该第奇数个的数据从输入切换开关62发送至写入侧保持部63,使其临时保存在写入侧保持部63。
之后,在接着上述第奇数个的数据输入第偶数个的数据时,存储器控制部61将该第偶数个的数据从输入切换开关62发送至数据连接部64,并且将临时保存在写入侧保持部63的上述第奇数个的数据发送至数据连接部64。
接下来,存储器控制部61使数据连接部64对从写入侧保持部63输入的第奇数个的数据和从输入切换开关62输入的第偶数个的数据进行连接。然后,存储器控制部61输出表示写入对象的地址的地址信号、和用于使写入动作有效的存储器写入有效信号,使数据连接部64所连接的上述数据写入到单端口存储器65。
这样,通过对单端口存储器65的1次存取来写入2个像素量的数据。
另外,存储器控制部61在读出写入到单端口存储器65中的数据时,输出表示读出的数据的地址的地址信号、和用于使读出动作有效的存储器读出有效信号,一并地读出2个像素量的数据发送到数据展开部66。
然后,存储器控制部61使从单端口存储器65读出的2个像素量的数据中第奇数个的像素的数据从数据展开部66输出到输出切换开关68,使第偶数个的像素的数据输出到读出侧保持部67并进行存储。另外,存储器控制部61按照从输出切换开关68输出第奇数个的像素的数据的定时将存储在读出侧保持部67的第偶数个的像素的数据从读出侧保持部67输出到输出切换开关68。
另外,存储器控制部61在输出从数据展开部66输入的第奇数个的像素的数据后,控制输出切换开关68的动作使得输出从读出侧保持部67输入的第偶数个的像素的数据。
这样,通过对单端口存储器65的1次的存取来读出2个像素量的数据。此外,在将数据写入到单端口存储器65后,以按每个行缓冲器电路不同的方式设定成,到开始该数据的读出为止的时间,使来自各个行缓冲器电路的输出定时同步。
这样,在本实施方式中,交替地进行2个像素量的数据的写入和2个像素量的数据的读出。即,以第奇数个的数据被输入到行缓冲器电路的定时进行从单端口存储器65读出2个像素量的数据的读出,以第偶数个的数据被输入的定时进行2个像素量的数据对单端口存储器65的写入。
由此,能够在单端口存储器65中实现高速的FIFO处理。即,由于单端口存储器仅存在一个存储器存取的端子,因此,一个周期(1次存取)能进行的处理仅限于写入或者读出中的一者。为此,在以往的技术中,在进行写入处理和读出处理时需要像素数(数据数)的2倍的存取次数。相对于此,在本实施方式中,通过以每次2个像素进行写入或者读出能够将存取次数降低到以往的一半,并且,通过在第奇数个的数据被输入到行缓冲器电路后,到输入第偶数个的数据为止的等待时间进行从单端口存储器65的读出,能够将写入和读出的处理时间缩短到以往的一半。
此外,虽然在图9的例子中,说明的是以每次2个像素进行对单端口存储器65的数据的写入和从单端口存储器65的数据的读出的情况,但以1次的存取进行写入或者读出的像素数(数据数)不限于此。
图10是对以1次存取进行写入或者读出的像素数(数据数)取8个像素时的时序图。在这种情况下,从第一个像素到第七个像素的数据被临时存储到写入侧保持部63,在第八个像素被输入时8个像素量的数据被数据连接部64连接,以1次存取被写入到单端口存储器65。
另外,在从第一个像素到第七个像素的数据被输入的期间中,8个像素量的数据以1次存取从单端口存储器65读出。所读出的8个像素量的数据中的第一个像素的数据从数据展开部66发送到输出切换开关68输出,第二个像素到第八个像素的数据被暂时保存到读出侧保持部67后,从第二个像素的数据开始依次一个一个像素发送到输出切换开关68输出。
这样,通过增加以1次的存取进行写入或者读出的像素数,能够进一步减少对单端口存储器65的存取次数。但是,在以1次的存取进行写入或者读出的像素数变多时,写入侧保持部63和读出侧保持部67保持的数据量变多,而且从输出切换开关68输出的数据的管理变得复杂,因此,优选根据写入侧保持部63和读出侧保持部67的容量、存储器控制部61的处理能力等来适当设定以1次的存取进行写入或者读出的像素数。
此外,图10表示1行是由18个像素量的数据构成时的例子。为此,虽然第17个和第18个像素能在这两个像素量的数据被输入的时刻写入到单端口存储器65中,但由于需要与从单端口存储器65读出其他的像素的数据的读出定时相一致,因此,在输入第18个像素后,延迟相当于6个像素的输入时间的时间进行写入。但是,本发明不限于此,也可以如图11所示,在输入第18个像素的数据的时刻写入第17个和第18个像素的数据。
如以上这样,本实施方式的数字彩色复合机1,在行缓冲器电路LB1~LB6中,在进行对单端口存储器65写入数据的写入处理时将由数据连接部64连接的规定像素量的数据一并写入到单端口存储器65,在进行从单端口存储器65读出数据的读出处理时从单端口存储器65一并地读出规定像素量的数据,在进行了规定像素量的数据对单端口存储器65的写入处理后,在用于写入到单端口存储器65的接下来的规定像素量的数据被输入前,进行从单端口存储器65读出数据的读出处理。
由此,相比具有双端口存储器的行缓冲器电路能够缩小电路规模,并且能够以与具有双端口存储器的行缓冲器电路同样的处理时间进行写入处理和读出处理。另外,相比具有单端口存储器或者双端口存储器的以往的行缓冲器电路能够减少对存储器的存取次数,因此,能够降低功耗。
另外,本实施方式的数字彩色复合机1具有行缓冲器电路LB1~LB6、和延迟调整部53,在进行空间滤波处理时,使存储在行缓冲器电路LB1~LB6中的6行的图像数据和输入到延迟调整部53的1行的图像数据同步后输出到空间滤波处理部17,在进行膨胀处理时,使存储在行缓冲器电路LB1~LB2中的2行的图像数据和输入到延迟调整部53的1行的图像数据同步后输出到膨胀处理部14c。
由此,与分别设置空间滤波处理部17和对应于膨胀处理部14c的信号处理部的情况相比,能够缩小电路规模。
另外,在膨胀处理后进行缩退处理时,将膨胀处理后的3行的图像数据中的2行输入行缓冲器电路LB3、LB4、和延迟调整部54,使这3行的图像数据同步后输出到缩退处理部14d。
由此,与分别设置对应于第一图像处理部、膨胀处理部14c、和缩退处理部14d的信号处理部的情况相比,能够缩小电路规模。
另外,虽然在本实施方式中说明将本发明适用于数字彩色复印机的情况的例子,但本发明的适用对象不限于此。例如,也可以适用于黑白复印机。并且,既可以适用于单独具有复印机功能、打印机功能、传真发送功能、扫描到邮件(scan to e-mail)功能等的装置,也可以适用于具有上述各功能中的2种以上的复合机。
例如,也可以是在上述数字彩色复合机1的结构的基础上还具有包括调制解调器、网卡的通信装置,能进行传真通信的结构。在这种情况下,例如,在进行传真的发送时,只需如以下这样进行即可,即:由通信装置进行与通信对方的发送手续以确保处于可发送的状态,在确保处于可发送状态后,从存储器读出以规定的格式压缩的图像数据(用扫描器读入的图像数据),施以压缩格式的变更等必要的处理,经由通信线路依次发送到通信对方。
另外,在接收传真时,只需如以下这样进行即可,即:主控制部进行通信手续,并且接收从通信对方发送来的图像数据,输入到彩色图像处理装置10,在彩色图像处理装置10中,对接收到的图像数据根据需要进行压缩/解压处理、旋转处理、分辨率转换处理等,施以输出灰度等级校正处理和灰度等级再现处理,从彩色图像输出装置30输出。
另外,也可以经由网卡、LAN线缆与连接在网络上的计算机、其他的数字复合机进行数据通信。
(实施方式2)
以下说明本发明的其他实施方式。为了便于说明,对于具有与实施方式1同样的功能的部件标注与实施方式1相同的标号,省略相关的说明。
图12是表示本实施方式的数字彩色复合机(图像处理装置、图像形成装置)1b的概略结构的框图。如该图所示,数字彩色复合机1b取代实施方式1的数字彩色复合机1的彩色图像处理装置10而具有彩色图像处理装置10b。另外,在实施方式1的数字彩色复合机1的结构的基础上还具有通信装置70。
彩色图像处理装置(图像处理装置)10b在实施方式1的彩色图像处理装置10的结构的基础上还具有膨胀·缩退处理部71、分辨率转换处理部72、旋转处理部73、和压缩·解压处理部74。
此外,在彩色图像处理装置10b中,在进行传真的接收和发送时(选择进行传真的发送的模式时、或者接收到传真的接收信号时),使输入灰度等级校正部13b之后的处理与实施方式1有一部分不同。在图12中,用虚线表示进行传真的发送和接收时的数据的流程。以下说明进行传真的发送和接收时的处理。
A/D转换部11将彩色的模拟信号转换成数字信号。
黑点校正部12对于由A/D转换部11发送来的数字的彩色信号施以除去图像读取时由照明系统、成像系统、摄像系统产生的各种变形的处理。
输入灰度等级校正部13b对于已实施黑点校正处理的图像数据校正灰度等级的非线型性(转换成浓度数据)。该处理例如参照LUT(LookUp Table:查找表)来进行。并且,将彩色图像数据例如通过矩阵运算等转换成亮度信号(K)。
区域分离处理部14对于从输入灰度等级校正部输出的图像数据例如将各像素分离成文字区域、网点区域、照片区域的任意一个。并且,区域分离处理部14根据分离结果将表示像素属于哪个区域的区域识别信号经由区域识别信号校正部14b输出到空间滤波处理部17和灰度等级再现处理部19。此外,在进行传真的发送和接收时,区域识别信号校正部14b对于从区域分离处理部14输出的区域识别信号不进行校正处理地原样输出到空间滤波处理部17和灰度等级再现处理部19。或者,也可以在进行传真的发送和接收时,区域分离处理部14不进行区域分离处理。并且,区域分离处理部14将从输入灰度等级校正部13b输出的信号原样输出到后段的空间滤波处理部17。
色校正部15和黑生成底色除去部16在进行传真的发送和接收时不进行色校正处理和黑生成底色除去处理,将所输入的数据原样输出到空间滤波处理部17。
空间滤波处理部17对于从区域分离处理部14输出的图像数据根据区域识别信号进行基于数字滤波器的空间滤波处理,通过校正空间频率特性来进行处理从而防止输出图像的模糊、粒状性劣化。关于空间滤波处理的方法使用与实施方式1同样的方法。
输出灰度等级校正部18在进行传真的发送和接收时将所输入的数据原样输出到灰度等级再现处理部19。
灰度等级再现处理部19将从空间滤波处理部17输出的数据的各像素的8位灰度等级的值例如使用误差扩散法转换成2位灰度等级的值。该处理根据从区域分离处理部14输出的区域识别信号来进行。例如,由区域分离处理部14分离为文字的区域施以适宜于高频的再现的2值化处理,对于由区域分离处理部14分离为照片的区域进行重视灰度等级再现性的2值化处理。
膨胀·缩退处理部71对从灰度等级再现处理部19输出的2值图像数据施以膨胀处理·缩退处理,进行噪声除去。膨胀处理和缩退处理的方法与实施方式1中的膨胀处理部14c和缩退处理部14d的处理相同。
分辨率转换处理部72根据需要对图像数据施以分辨率转换处理。旋转处理部73根据需要对图像数据施以旋转处理。压缩·解压处理部74以规定的格式对图像数据进行压缩,并将其临时存储到未图示的存储器中。
主控制部在进行传真的发送和接收时,将表示传真的发送和接收模式的值设定到未图示的寄存器。并且,主控制部生成用于将信号处理电路50在用于向空间滤波处理部17输出图像数据的状态(滤波处理模式)、和用于向膨胀·缩退处理部71输出图像数据的状态(膨胀·缩退处理模式)之间切换的切换信号,输出到信号处理电路50。信号处理电路50的动作与实施方式1大致相同,所以在这里省略对其的说明。
通信装置70与经由通信线路与数字彩色复合机1b相连接的其他装置之间进行通信。在本实施方式中,经由通信装置70进行传真的发送和接收。
主控制部在进行传真的发送时,经由通信装置70与发送对方的装置之间进行发送手续,在确保处于可发送状态后,从上述存储器读出以规定的格式压缩的图像数据,施以压缩格式的变更等必要的处理,从通信装置70经由通信线路依次进行发送。
另外,主控制部在进行传真的接收时,进行通信手续,并且接收从对方发送来的压缩为规定的格式的状态的图像数据,并且将接收到的图像数据输入到彩色图像处理装置10b。另外,主控制部使压缩·解压处理部74进行上述图像数据的解压处理,再现作为页图像发送来的原稿图像。进而,主控制部控制分辨率转换处理部72和旋转处理部73,对原稿图像进行对应于彩色图像输出装置30的规格的分辨率转换处理和旋转处理,输出到彩色图像输出装置30。此外,用传真发送的数据被二值化,因此,输出到彩色图像输出装置30。彩色图像输出装置30根据该原稿图像的图像数据在记录材料上形成图像。
如以上这样,本实施方式的数字彩色复合机1b具有行缓冲器电路LB1~LB6、和延迟调整部53,在进行空间滤波处理时,使存储在行缓冲器电路LB1~LB6中的6行的图像数据和输入到延迟调整部53的1行的图像数据同步后输出到空间滤波处理部17,在进行膨胀处理时,使存储在行缓冲器电路LB1~LB2中的2行的图像数据和输入到延迟调整部53的1行的图像数据同步后输出到膨胀处理部14c。
由此,能够取得与实施方式1的数字彩色复合机1大致相同的效果。
另外,虽然在上述各实施方式中说明了使用从信号处理电路50输出的图像数据进行空间滤波处理和膨胀·缩退处理的情况,但本发明不限于此。本发明能够适用于具有使用不同行数的图像数据进行图像处理的多个图像处理部的图像处理装置。例如,也可以是使用来自信号处理电路50的输出进行滤波处理、区域分离处理、旋转处理、变倍处理、变倍处理、和加标(labeling)处理(例如根据关注像素的像素值与邻接像素的像素值的关系对关注像素附加表示该像素的特性的标签的处理)中的2个以上的处理。
另外,在上述各实施方式中,构成数字彩色复合机1所具有的彩色图像处理装置10的各部(各块(block))也可以使用CPU等处理器通过软件来实现。即,数字彩色复合机1也可以采用具有执行实现各个功能的控制程序的命令的CPU(central processing unit:中央处理器)、存储有上述程序的ROM(read only memory:只读存储器)、展开上述程序的RAM(random access memory:随机存取存储器)、存储上述程序和各种数据的存储器等存储装置(记录介质)等的结构。在这种情况下,本发明的目的可以通过将能用计算机读取地存储有作为实现上述功能的软件的彩色图像处理装置10的控制程序的程序代码(执行格式程序、中间码程序、源程序)的记录介质提供给数字彩色复合机1,该计算机(或者CPU、MPU)读出并执行记录介质所记录的程序代码来实现。
作为上述记录介质,例如能够使用磁带、盒带等带类;包括软(floppy:注册商标)盘/硬盘等磁盘、CD-ROM/MO/MD/DVD/CD-R等光盘的盘类;IC卡(包括存储卡(memory card))/光卡等卡类;或者掩模ROM(mask ROM)/EPROM/EEPROM/闪存ROM(flash ROM)等半导体存储器类等。
另外,也可以构成为彩色图像处理装置10能与通信网络连接,经由通信网络提供上述程序代码。作为该通信网络,没有特别的限制,例如能够使用互联网、内联网(intranet)、外联网(extranet)、LAN、ISDN、VAN、CATV通信网、虚拟专用网(virtual private network)、电话线路网、移动体通信网、卫星通信网等。另外,作为构成通信网络的传输介质没有特别的限制,例如既可以使用IEEE1394、USB、电力线输送、有线TV线路、电话线、ADSL线路等有线,也可以使用IrDA、远程遥控(remote control)这样的红外线、蓝牙(Bluetooth(注册商标))、802.11无线、HDR、移动电话网、卫星线路、地上波数字网等无线。此外,本发明还能通过以电子传输实现上述程序代码的、埋入载波的计算机数据信号的形式来实现。
另外,彩色图像处理装置10的各块不限于使用软件来实现,既可以由硬件逻辑构成,也可以是将进行一部分处理的硬件与执行用于进行该硬件的控制和剩余的处理的软件的运算单元相组合的结构。
本发明的行缓冲器电路是一种具有存储1行的图像数据的单端口存储器、和控制对上述单端口存储器的数据的写入和读出的存储器控制部的行缓冲器电路,包括:数据连接部,将用于写入到上述单端口存储器的规定像素量的每个像素的数据彼此连接;数据展开部,将从上述单端口存储器读出的规定像素量的数据分割成每个像素的数据;和数据输出部,将由上述数据展开部分割的每个像素的数据按每个像素依次输出,上述存储器控制部,在进行对上述单端口存储器写入数据的写入处理时,将由上述数据连接部连接的规定像素量的数据一并写入到上述单端口存储器,在进行从上述单端口存储器读出数据的读出处理时,从上述单端口存储器一并读出规定像素量的数据,在进行规定像素量的数据对上述单端口存储器的写入处理后,在用于写入到上述单端口存储器的接下来的规定像素量的数据被输入该行缓冲器电路之前,进行从上述单端口存储器读出数据的读出处理,在行终端的像素的数据被输入到上述行缓冲器电路时,即使在已将数据输入到该行缓冲器电路并且未对上述单端口写入数据的像素数未到达上述规定像素数的情况下,也使上述数据连接部对上述未写入的各像素的数据进行连接,将这些已连接的各像素的数据一并写入到上述单端口存储器。
根据上述结构,存储器控制部在进行对单端口存储器写入数据的写入处理时,将由数据连接部所连接的规定像素量的数据一并写入到单端口存储器中,在进行从单端口存储器读出数据的读出处理时,从单端口存储器一并读出规定像素量的数据。然后,在进行将规定像素量的数据写入到单端口存储器的写入处理后,在用于写入到单端口存储器的接下来的规定像素量的数据被输入行缓冲器电路之前,进行从单端口存储器读出数据的读出处理。
由此,能够以例如专利文献1那样具有双端口存储器的行缓冲器电路同样的处理时间进行写入处理和读出处理。另外,又不需要如上述专利文献1的技术那样具有双端口存储器,因此,相比专利文献1的技术能够缩小电路规模。即,在相比具有双端口存储器的行缓冲器电路缩小电路规模的同时,能以和具有双端口存储器的行缓冲器电路同样的处理速度进行读出动作和写入动作。并且,与具有单端口存储器或者双端口存储器的以往的行缓冲器电路相比能够降低对存储器的存取次数,因此,能够降低功耗。
另外,根据上述结构,存储器控制部在行终端的像素的数据被输入到上述行缓冲器电路时,即使在已将数据输入到该行缓冲器电路并且未对上述单端口写入数据的像素数未到达上述规定像素数的情况下,也使上述数据连接部对上述未写入的各像素的数据进行连接,将已连接的这些各像素的数据一并写入到上述单端口存储器。
由此,能够在已输入行终端的像素的数据时,将包括该像素的未写入的各像素的数据适当地写入到单端口存储器。
另外,也可以采用如下的结构,即,包括:输入切换开关,切换输入到上述行缓冲器电路的每个像素的数据的输出对象;和输入侧数据保持部,保持经由上述输入切换开关输入的每个像素的数据直到将这些数据写入上述单端口存储器为止,上述输入切换开关,到第规定数目的像素的数据被输入之前将所输入的每个像素的数据输出到上述输入侧数据保持部,另一方面,在第规定数目的像素的数据被输入时将该第规定数目的像素的数据输出到上述数据连接部,上述数据连接部,将从上述数据保持部输出的数据与从上述输入切换开关输出的数据作为上述规定像素量的数据进行连接。
根据上述结构,通过使输入侧数据保持部保持有比第规定数目靠前的像素的数据,能够在已输入第规定数目的像素的数据时,用数据连接部适当地连接到第规定数目为止的各像素的数据。
另外,还可以采用如下的结构,即,包括:输出侧数据保持部,保持由上述数据展开部展开的每个像素的数据中的一部分;和输出切换开关,切换输出到外部的数据,上述数据展开部,将分割后的每个像素的数据中的先头像素的数据输出到上述输出切换开关,另一方面将剩余的像素的数据输出到上述输出侧数据保持部,上述数据输出部在输出从上述数据展开部输入的先头像素的数据后,按每个像素依次输出从上述输出侧数据保持部输入的上述剩余的像素的数据。
根据上述结构,通过将从单端口存储器读出的规定像素量的数据按每个像素进行分解后的每个像素的数据中的先头像素的数据输出到输出切换开关,使输出侧数据保持部保持剩余的像素的数据,能够按每个像素依次输出各像素的数据。
本发明的图像处理装置的特征在于,包括:上述任意一种行缓冲器电路、和使用从上述行缓冲器电路输入的每个像素的数据进行规定的图像处理的图像处理部。
根据上述结构,在图像处理装置所具有的行缓冲器电路中,在相比具有双端口存储器的行缓冲器电路缩小电路规模的同时,能以和具有双端口存储器的行缓冲器电路同样的处理速度进行读出动作和写入动作。
本发明的图像形成装置的特征在于,包括:上述图像处理装置、和在记录材料上形成对应于从上述图像处理装置输出的图像数据的图像的图像形成部。
根据上述结构,在图像形成装置的图像处理装置所具有的行缓冲器电路中,在相比具有双端口存储器的行缓冲器电路缩小电路规模的同时,能以和具有双端口存储器的行缓冲器电路同样的处理速度进行读出动作和写入动作。
在发明的详细说明事项中具体的实施方式或实施例只是为了明确本发明的技术内容,不应限定于这些具体的例子而作出狭义的解释,可以在本发明的精神和以下记载的权利要求书的范围内进行各种变更来实施。

Claims (4)

1.一种行缓冲器电路,其具有存储1行的图像数据的单端口存储器、和控制对所述单端口存储器的数据的写入和读出的存储器控制部,其特征在于,包括:
数据连接部,将用于写入到所述单端口存储器的规定像素量的每个像素的数据彼此连接;
数据展开部,将从所述单端口存储器读出的规定像素量的数据分割成每个像素的数据;和
数据输出部,将由所述数据展开部分割的每个像素的数据按每个像素依次输出,其中,
所述存储器控制部,
在进行对所述单端口存储器写入数据的写入处理时,将由所述数据连接部连接的规定像素量的数据一并写入到所述单端口存储器,
在进行从所述单端口存储器读出数据的读出处理时,从所述单端口存储器一并读出规定像素量的数据,
在进行规定像素量的数据对所述单端口存储器的写入处理后,在用于写入到所述单端口存储器的接下来的规定像素量的数据被输入该行缓冲器电路之前,进行从所述单端口存储器读出数据的读出处理,
在行终端的像素的数据被输入到所述行缓冲器电路时,即使在数据已被输入到该行缓冲器电路但未被写入所述单端口存储器的像素的数量未到达所述规定像素量的情况下,也使所述数据连接部对未被写入所述单端口存储器的各像素的数据进行连接,并且使这些已连接的各像素的数据一并写入到所述单端口存储器,
所述数据输出部包括:
输出侧数据保持部,保持由所述数据展开部展开的每个像素的数据中的一部分;和
输出切换开关,切换输出到所述行缓冲器电路的外部的数据,
所述数据展开部,将分割后的每个像素的数据中的先头像素的数据输出到所述输出切换开关,而将剩余的像素的数据输出到所述输出侧数据保持部,
所述输出切换开关,在输出从所述数据展开部输入的先头像素的数据后,按每个像素依次输出从所述输出侧数据保持部输入的所述剩余的像素的数据。
2.根据权利要求1所述的行缓冲器电路,其特征在于,包括:
输入切换开关,切换输入到所述行缓冲器电路的每个像素的数据的输出对象;和
输入侧数据保持部,保持经由所述输入切换开关输入的每个像素的数据直到将这些数据写入所述单端口存储器为止,其中,
所述输入切换开关,到第规定数目的像素的数据被输入之前将所输入的每个像素的数据输出到所述输入侧数据保持部,而在第规定数目的像素的数据被输入时将该第规定数目的像素的数据输出到所述数据连接部,
所述数据连接部,将从所述数据保持部输出的数据与从所述输入切换开关输出的数据作为所述规定像素量的数据进行连接。
3.一种图像处理装置,其特征在于,包括:
权利要求1所述的行缓冲器电路;和
图像处理部,使用从所述行缓冲器电路输出的每个像素的数据进行规定的图像处理。
4.一种图像形成装置,其特征在于,包括:
权利要求3所述的图像处理装置;和
图像形成部,在记录材料上形成对应于从所述图像处理装置输出的图像数据的图像。
CN200910129764XA 2008-03-28 2009-03-26 行缓冲器电路、图像处理装置、和图像形成装置 Expired - Fee Related CN101547295B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2008-088029 2008-03-28
JP2008088029A JP4528843B2 (ja) 2008-03-28 2008-03-28 ラインバッファ回路、画像処理装置、および画像形成装置
JP2008088029 2008-03-28

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN2011101938114A Division CN102215316B (zh) 2008-03-28 2009-03-26 行缓冲器电路、图像处理装置、和图像形成装置

Publications (2)

Publication Number Publication Date
CN101547295A CN101547295A (zh) 2009-09-30
CN101547295B true CN101547295B (zh) 2011-08-31

Family

ID=41116415

Family Applications (2)

Application Number Title Priority Date Filing Date
CN200910129764XA Expired - Fee Related CN101547295B (zh) 2008-03-28 2009-03-26 行缓冲器电路、图像处理装置、和图像形成装置
CN2011101938114A Expired - Fee Related CN102215316B (zh) 2008-03-28 2009-03-26 行缓冲器电路、图像处理装置、和图像形成装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN2011101938114A Expired - Fee Related CN102215316B (zh) 2008-03-28 2009-03-26 行缓冲器电路、图像处理装置、和图像形成装置

Country Status (3)

Country Link
US (1) US20090244080A1 (zh)
JP (1) JP4528843B2 (zh)
CN (2) CN101547295B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8634084B2 (en) * 2010-03-29 2014-01-21 Kabushiki Kaisha Toshiba Data processing system and image forming apparatus
KR101230397B1 (ko) * 2010-09-29 2013-02-07 (주) 인텍플러스 영상 데이터 고속 송/수신 방법 및 장치
JP2014164788A (ja) 2013-02-27 2014-09-08 Casio Comput Co Ltd 半導体記憶装置
KR102186960B1 (ko) 2014-03-11 2020-12-04 삼성전자주식회사 디스플레이 구동 회로 및 디스플레이 장치
CN104050635B (zh) * 2014-05-30 2017-02-15 北京理工大学 一种模板尺寸可变的图像非线性滤波实时处理系统及方法
JP7170478B2 (ja) * 2018-09-18 2022-11-14 株式会社東芝 画像処理装置、画像処理方法及び画像処理プログラム

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6535218B1 (en) * 1998-05-21 2003-03-18 Mitsubishi Electric & Electronics Usa, Inc. Frame buffer memory for graphic processing
US6608630B1 (en) * 1998-11-09 2003-08-19 Broadcom Corporation Graphics display system with line buffer control scheme
JP2001285644A (ja) * 2000-03-31 2001-10-12 Sony Corp ラインメモリの制御方法
US7593016B2 (en) * 2004-04-08 2009-09-22 Teranex Systems, Inc Method and apparatus for high density storage and handling of bit-plane data

Non-Patent Citations (5)

* Cited by examiner, † Cited by third party
Title
JP特开2001-285644A 2001.10.12
JP特开2001-53959A 2001.02.23
JP特开2002-232708A 2002.08.16
JP特开平10-3782A 1998.01.06
JP特开平5-183761A 1993.07.23

Also Published As

Publication number Publication date
CN102215316A (zh) 2011-10-12
CN101547295A (zh) 2009-09-30
JP4528843B2 (ja) 2010-08-25
CN102215316B (zh) 2013-12-25
US20090244080A1 (en) 2009-10-01
JP2009246488A (ja) 2009-10-22

Similar Documents

Publication Publication Date Title
CN101547295B (zh) 行缓冲器电路、图像处理装置、和图像形成装置
CN101616231B (zh) 图像处理装置、图像形成装置及图像处理方法
KR0171655B1 (ko) 화상처리장치
CN100373909C (zh) 图像处理系统、图像处理方法及图像处理程序
JP3267289B2 (ja) カラー画像処理方法
JPH02132963A (ja) 画像処理装置
CN101567959B (zh) 像素输入输出方法及装置、图像压缩方法及装置
CN101547293B (zh) 图像处理装置和图像形成装置
JP3870892B2 (ja) カラー画像読取記録装置
CN101729729A (zh) 原稿读取设备
JP3015308B2 (ja) 画像処理装置
CN101662563A (zh) 图像处理装置、图像形成装置和图像处理装置的控制方法
JP3048155B2 (ja) 画像処理装置
US5245446A (en) Image processing system
JP2974362B2 (ja) カラー画像通信装置
JP3101295B2 (ja) カラー画像通信方法
JP3109806B2 (ja) 画像処理装置
JP3004995B2 (ja) 画像処理装置
JP3048156B2 (ja) 画像処理装置
JP2974361B2 (ja) カラー画像通信装置
JP2821452B2 (ja) カラー画像処理方法
JP3082918B2 (ja) 画像処理装置
JP2886886B2 (ja) 画像処理装置
JP2974360B2 (ja) 画像通信方法
JP3384688B2 (ja) 画像データ処理装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110831

Termination date: 20210326