CN101521190A - 反熔丝及其形成方法和具有该反熔丝的非易失性存储器件的单位单元 - Google Patents
反熔丝及其形成方法和具有该反熔丝的非易失性存储器件的单位单元 Download PDFInfo
- Publication number
- CN101521190A CN101521190A CN200910005686A CN200910005686A CN101521190A CN 101521190 A CN101521190 A CN 101521190A CN 200910005686 A CN200910005686 A CN 200910005686A CN 200910005686 A CN200910005686 A CN 200910005686A CN 101521190 A CN101521190 A CN 101521190A
- Authority
- CN
- China
- Prior art keywords
- dielectric layer
- fuse
- electrode
- layer
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 37
- 239000000758 substrate Substances 0.000 claims abstract description 54
- 239000004065 semiconductor Substances 0.000 claims description 20
- 239000012535 impurity Substances 0.000 claims description 16
- 239000000463 material Substances 0.000 claims description 15
- 230000004888 barrier function Effects 0.000 claims description 9
- 229910052751 metal Inorganic materials 0.000 claims description 8
- 239000002184 metal Substances 0.000 claims description 8
- 230000015572 biosynthetic process Effects 0.000 claims description 7
- 230000005669 field effect Effects 0.000 claims description 6
- 229910044991 metal oxide Inorganic materials 0.000 claims description 5
- 150000004706 metal oxides Chemical class 0.000 claims description 5
- 239000011248 coating agent Substances 0.000 claims description 4
- 238000000576 coating method Methods 0.000 claims description 4
- 150000004767 nitrides Chemical class 0.000 claims description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 3
- 229920005591 polysilicon Polymers 0.000 claims description 3
- 229920002120 photoresistant polymer Polymers 0.000 description 11
- 230000008569 process Effects 0.000 description 8
- 229910052723 transition metal Inorganic materials 0.000 description 7
- 150000003624 transition metals Chemical class 0.000 description 7
- 239000003990 capacitor Substances 0.000 description 6
- 150000001875 compounds Chemical class 0.000 description 6
- 238000005516 engineering process Methods 0.000 description 6
- 230000003647 oxidation Effects 0.000 description 6
- 238000007254 oxidation reaction Methods 0.000 description 6
- DCRGHMJXEBSRQG-UHFFFAOYSA-N 1-[1-(cyclooctylmethyl)-5-(hydroxymethyl)-3,6-dihydro-2H-pyridin-4-yl]-3-ethyl-2-benzimidazolone Chemical compound O=C1N(CC)C2=CC=CC=C2N1C(CC1)=C(CO)CN1CC1CCCCCCC1 DCRGHMJXEBSRQG-UHFFFAOYSA-N 0.000 description 5
- 238000005530 etching Methods 0.000 description 5
- 238000004519 manufacturing process Methods 0.000 description 4
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 3
- 229910000673 Indium arsenide Inorganic materials 0.000 description 3
- RPQDHPTXJYYUPQ-UHFFFAOYSA-N indium arsenide Chemical compound [In]#[As] RPQDHPTXJYYUPQ-UHFFFAOYSA-N 0.000 description 3
- 238000005086 pumping Methods 0.000 description 3
- 229910052711 selenium Inorganic materials 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 229910010271 silicon carbide Inorganic materials 0.000 description 3
- 229910052714 tellurium Inorganic materials 0.000 description 3
- 229910017115 AlSb Inorganic materials 0.000 description 2
- 229910005542 GaSb Inorganic materials 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- 229910052796 boron Inorganic materials 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 229910052733 gallium Inorganic materials 0.000 description 2
- 229910052732 germanium Inorganic materials 0.000 description 2
- 229910052738 indium Inorganic materials 0.000 description 2
- WPYVAWXEWQSOGY-UHFFFAOYSA-N indium antimonide Chemical compound [Sb]#[In] WPYVAWXEWQSOGY-UHFFFAOYSA-N 0.000 description 2
- 238000005468 ion implantation Methods 0.000 description 2
- 229910052742 iron Inorganic materials 0.000 description 2
- 229910003465 moissanite Inorganic materials 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- 229910052717 sulfur Inorganic materials 0.000 description 2
- 229910052719 titanium Inorganic materials 0.000 description 2
- 229910000314 transition metal oxide Inorganic materials 0.000 description 2
- YBNMDCCMCLUHBL-UHFFFAOYSA-N (2,5-dioxopyrrolidin-1-yl) 4-pyren-1-ylbutanoate Chemical compound C=1C=C(C2=C34)C=CC3=CC=CC4=CC=C2C=1CCCC(=O)ON1C(=O)CCC1=O YBNMDCCMCLUHBL-UHFFFAOYSA-N 0.000 description 1
- -1 BN/BP/BAs Chemical compound 0.000 description 1
- 229910015894 BeTe Inorganic materials 0.000 description 1
- 229910004613 CdTe Inorganic materials 0.000 description 1
- 229910021589 Copper(I) bromide Inorganic materials 0.000 description 1
- 229910021591 Copper(I) chloride Inorganic materials 0.000 description 1
- 229910021593 Copper(I) fluoride Inorganic materials 0.000 description 1
- 229910021595 Copper(I) iodide Inorganic materials 0.000 description 1
- VMQMZMRVKUZKQL-UHFFFAOYSA-N Cu+ Chemical compound [Cu+] VMQMZMRVKUZKQL-UHFFFAOYSA-N 0.000 description 1
- 229910016344 CuSi Inorganic materials 0.000 description 1
- 229910005540 GaP Inorganic materials 0.000 description 1
- 229910005829 GeS Inorganic materials 0.000 description 1
- 229910005866 GeSe Inorganic materials 0.000 description 1
- 229910005900 GeTe Inorganic materials 0.000 description 1
- 229910005939 Ge—Sn Inorganic materials 0.000 description 1
- 229910004262 HgTe Inorganic materials 0.000 description 1
- 229910010199 LiAl Inorganic materials 0.000 description 1
- 229910016897 MnNi Inorganic materials 0.000 description 1
- 229910002665 PbTe Inorganic materials 0.000 description 1
- 229910018540 Si C Inorganic materials 0.000 description 1
- 229910008355 Si-Sn Inorganic materials 0.000 description 1
- 229910003811 SiGeC Inorganic materials 0.000 description 1
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 1
- 229910021607 Silver chloride Inorganic materials 0.000 description 1
- 229910021608 Silver(I) fluoride Inorganic materials 0.000 description 1
- 229910008310 Si—Ge Inorganic materials 0.000 description 1
- 229910006453 Si—Sn Inorganic materials 0.000 description 1
- 229910005642 SnTe Inorganic materials 0.000 description 1
- 229910010069 TiCo Inorganic materials 0.000 description 1
- 229910010340 TiFe Inorganic materials 0.000 description 1
- 229910010389 TiMn Inorganic materials 0.000 description 1
- 229910007709 ZnTe Inorganic materials 0.000 description 1
- ORILYTVJVMAKLC-UHFFFAOYSA-N adamantane Chemical compound C1C(C2)CC3CC1CC2C3 ORILYTVJVMAKLC-UHFFFAOYSA-N 0.000 description 1
- 229910001573 adamantine Inorganic materials 0.000 description 1
- QVQLCTNNEUAWMS-UHFFFAOYSA-N barium oxide Inorganic materials [Ba]=O QVQLCTNNEUAWMS-UHFFFAOYSA-N 0.000 description 1
- CSSYLTMKCUORDA-UHFFFAOYSA-N barium(2+);oxygen(2-) Chemical compound [O-2].[Ba+2] CSSYLTMKCUORDA-UHFFFAOYSA-N 0.000 description 1
- 230000006399 behavior Effects 0.000 description 1
- 229910052793 cadmium Inorganic materials 0.000 description 1
- UHYPYGJEEGLRJD-UHFFFAOYSA-N cadmium(2+);selenium(2-) Chemical compound [Se-2].[Cd+2] UHYPYGJEEGLRJD-UHFFFAOYSA-N 0.000 description 1
- 229910052799 carbon Inorganic materials 0.000 description 1
- 229910052804 chromium Inorganic materials 0.000 description 1
- OXBLHERUFWYNTN-UHFFFAOYSA-M copper(I) chloride Chemical compound [Cu]Cl OXBLHERUFWYNTN-UHFFFAOYSA-M 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 229910052741 iridium Inorganic materials 0.000 description 1
- 229910052748 manganese Inorganic materials 0.000 description 1
- 229910052753 mercury Inorganic materials 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 229910052758 niobium Inorganic materials 0.000 description 1
- 229910052763 palladium Inorganic materials 0.000 description 1
- 229910052697 platinum Inorganic materials 0.000 description 1
- 150000005837 radical ions Chemical class 0.000 description 1
- 230000008439 repair process Effects 0.000 description 1
- 229910052703 rhodium Inorganic materials 0.000 description 1
- 229910052707 ruthenium Inorganic materials 0.000 description 1
- 229910052706 scandium Inorganic materials 0.000 description 1
- SBIBMFFZSBJNJF-UHFFFAOYSA-N selenium;zinc Chemical compound [Se]=[Zn] SBIBMFFZSBJNJF-UHFFFAOYSA-N 0.000 description 1
- 239000005368 silicate glass Substances 0.000 description 1
- ADZWSOLPGZMUMY-UHFFFAOYSA-M silver bromide Chemical compound [Ag]Br ADZWSOLPGZMUMY-UHFFFAOYSA-M 0.000 description 1
- HKZLPVFGJNLROG-UHFFFAOYSA-M silver monochloride Chemical compound [Cl-].[Ag+] HKZLPVFGJNLROG-UHFFFAOYSA-M 0.000 description 1
- REYHXKZHIMGNSE-UHFFFAOYSA-M silver monofluoride Chemical compound [F-].[Ag+] REYHXKZHIMGNSE-UHFFFAOYSA-M 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- 229910052713 technetium Inorganic materials 0.000 description 1
- OCGWQDWYSQAFTO-UHFFFAOYSA-N tellanylidenelead Chemical compound [Pb]=[Te] OCGWQDWYSQAFTO-UHFFFAOYSA-N 0.000 description 1
- 229910052718 tin Inorganic materials 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 229910052720 vanadium Inorganic materials 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
- 238000009279 wet oxidation reaction Methods 0.000 description 1
- 229910052727 yttrium Inorganic materials 0.000 description 1
- 229910052725 zinc Inorganic materials 0.000 description 1
- 229910052726 zirconium Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/525—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections
- H01L23/5252—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections comprising anti-fuses, i.e. connections having their state changed from non-conductive to conductive
- H01L23/5254—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections comprising anti-fuses, i.e. connections having their state changed from non-conductive to conductive the change of state resulting from the use of an external beam, e.g. laser beam or ion beam
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B20/00—Read-only memory [ROM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B20/00—Read-only memory [ROM] devices
- H10B20/20—Programmable ROM [PROM] devices comprising field-effect components
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B99/00—Subject matter not provided for in other groups of this subclass
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Semiconductor Memories (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Non-Volatile Memory (AREA)
- Read Only Memory (AREA)
Abstract
本发明是涉及一种反熔丝及其形成方法和具有该反熔丝的非易失性存储器件的单位单元,所述反熔丝包括:栅极介电层,其形成在衬底上;栅电极,其包括本体部分和从本体部分延伸的多个突出部分,其中本体部分和突出部分形成为在栅极介电层上与该层接触;和结区,其形成在通过所述突出部分的侧壁暴露的衬底的一部分中。
Description
相关申请
本发明要求2008年2月20日申请的韩国专利申请No.10-2008-0015153的优先权,其全文通过引用并入本文。
技术领域
本发明是涉及一种用于制造半导体器件的方法,更是具体涉及非易失性存储器件的可一次编程(OTP)单位单元(unit cell)及其制造方法。
背景技术
OTP单位单元是用于在诸如动态随机存取存储器(DRAM)、电可擦除可编程只读存储器(EEPROM)以及闪存的易失性或非易失性存储器件中的存储器修复。OTP单位单元也用于在模拟芯片及数字芯片共存的混合信号芯片中修整内部操作电压或频率。
通常,OTP单位单元包括由金属氧化物半导体场效应晶体管(MOSFET,下文中称为“MOS晶体管”)组成的反熔丝(anti-fuse)以及一个或多个MOS晶体管。OTP单位单元是以单个类型或阵列类型形成且用于修复或修整。
图1说明OTP单位单元的典型反熔丝的横截面图。为了描述的便利,说明了包括OTP单位单元的典型反熔丝的特定部分而未说明由其它OTP单位单元组成的其它晶体管。
参看图1,OTP单位单元的典型反熔丝包括衬底100、形成在衬底100上的栅电极105以及形成在由栅电极105侧壁暴露的衬底100的一部分中的结区106如源极区域和漏极区域。此外,典型反熔丝还包括形成在栅电极105与衬底100之间的具有相对较薄厚度的栅极介电层104。
下文将描述具有上述结构的典型OTP单位单元的写入操作。
结区106与拾取区域(pick-up region)107互连且与VSS连接。拾取区域107用于将偏压施加至阱101。写入电压VWR经由金属互连层108而施加至栅电极105。因此,高场效应发生于栅电极105与衬底100之间且引起栅极介电层104的击穿。因此,栅电极105和衬底100短路。
然而,OTP单位单元的典型反熔丝的栅极介电层104的局限在于其不被所施加的写入电压稳定地击穿。
在写入操作期间,经由金属互连层108转移至栅电极105的写入电压VWR具有由薄层电阻RS(由金属互连层108所引起)导致的下降电压,且下降的写入电压VWR被施加至栅电极105。因此,由于栅电极105与衬底100之间的场效应同下降电压一样地减小,因此栅极介电层104没有稳定地击穿。
此外,在写入操作的初始周期期间,栅极介电层104部分击穿且栅电极105和衬底100部分地短路。在此情况下,存在的问题是:由于阱101与沟道阻挡区域102之间的漏电流,导致在栅电极105与衬底100之间没有持续地形成高场效应。部分击穿表示栅极介电层104被击穿的程度未达到目标水平的状态。
举例而言,当阱101如图1中所示为P-阱时,沟道阻挡区域102掺杂有N型杂质。因此,正向二极管形成在阱101与沟道阻挡区域102之间。因此,当栅电极105与衬底100由于栅极介电层104的部分击穿而部分短路时,正向二极管操作并且引起漏电流。
当在阱101与沟道阻挡区域102之间引起漏电流时,难以使栅极介电层104的稳定击穿的程度达到目标水平。因此,在读取操作期间,因为数据的感测容限减小,故器件发生故障。该故障减小OTP单位单元的读取操作的可靠性。
发明内容
本发明的实施方案涉及一种反熔丝以及制造方法,其能够通过使得包括金属氧化物半导体(MOS)晶体管的反熔丝的栅极介电层稳定击穿而改良操作可靠性,从而在读操作期间改良数据感测容限,还涉及具有该反熔丝的非易失性存储器件的单位单元。
根据本发明的一方面,提供一种反熔丝。该反熔丝包括:形成在衬底上的栅极介电层;栅电极,其包括本体部分以及从本体部分延伸的至少一个突出部分,其中本体部分和突出部分以接触栅极介电层的方式形成在该触栅极介电层上;和结区,其形成在由所述突出部分的侧壁暴露的衬底的一部分中。
根据本发明的另一方面,提供一种反熔丝。该反熔丝包括金属氧化物半导体场效应晶体管(MoS晶体管)以及平行接触MOS晶体管的补偿电容器。
根据本发明的另一方面,提供一种包括反熔丝的非易失性存储器件的单位单元。该反熔丝包括:形成在衬底上的栅极介电层;栅电极,其包括本体部分以及从本体部分延伸的至少一个突出部分,其中本体部分和突出部分形成为在栅极介电层上与该层接触;和结区,其形成在由所述突出部分的侧壁暴露的衬底的一部分中。
根据本发明的另一方面,提供一种包括反熔丝的非易失性存储器件的单位单元。该反熔丝包括金属氧化物半导体场效应晶体管(MOS晶体管)以及平行接触MOS晶体管的补偿电容器,其中补偿电容器包括接触MOS晶体管的栅电极的第一电极、接触MOS晶体管的结区的第二电极以及形成在第一电极与第二电极之间的第一介电层,其中栅电极和第一电极包含金属材料或多晶硅层。
根据本发明的另一方面,提供一种用于制造反熔丝的方法。该方法包括在衬底上形成栅极介电层,在栅极介电层上形成包括本体部分和从本体部分延伸的至少一个突出部分的栅电极以及在由所述突出部分的侧壁暴露的衬底的一部分中形成结区。
附图说明
图1说明OTP单位单元的典型反熔丝的横截面图。
图2为根据本发明实施方案的非易失性存储器件的单位单元的反熔丝平面图。
图3说明沿图2的线I-I′截取的横截面图。
图4说明沿图2的线II-II′截取的横截面图。
图5说明沿图2的线III-III′截取的横截面图。
图6A为描述根据本发明实施方案的反熔丝的操作特性的横截面图。
图6B为描述根据本发明实施方案的反熔丝操作特性的详细电路图。
图7A至图7F为描述根据本发明实施方案的用于制造反熔丝的方法的横截面图。
具体实施方式
在附图中,为说明的清晰起见,层及区域的尺寸被放大。还应理解,当一层被称作位于另一层或衬底“上/下”时,其可直接位于所述另一层或衬底上/下,或也可存在插入层。同样,当一层被称作在两层“之间”时,其可为两层之间的唯一层,或也可存在一个或多个插入层。整个附图中相同的附图标记表示相同的元件。另外,在层的附图标记之后的不同英文字母字符表示层在一个或多个处理步骤(诸如,蚀刻工艺或抛光工艺)之后的不同状态。
下文中,将参看根据附图详细描述本发明的优选实施方案。
图2为根据本发明实施方案的非易失性存储器件的单位单元的反熔丝平面图。图3说明沿图2的线I-I′截取的横截面图,图4说明沿图2的线II-II′截取的横截面图,图5说明沿图2的线III-III′截取的横截面图。
参看图2至图5,根据本发明实施方案的非易失性存储器件的单位单元的反熔丝包括具有本体部分208和从本体部分208延伸的多个突出部分209的栅电极205A。反熔丝还包括形成在栅电极205A与衬底200之间的栅极介电层204A。反熔丝还包括形成在由突出部分209的侧壁暴露的衬底200的一部分中的结区206如源极区域和漏极区域。
栅电极205A的本体部分208和突出部分209形成在栅极介电层204A上方,以接触栅极介电层204A。以下情况是可能的:在每侧上可形成一个或多个突出部分209,总共四个侧面。然而,理想的是突出部分209通过从一侧延伸而彼此平行地形成,以便简化制造方法。即,突出部分在同一方向上自本体部分的一侧延伸。在此,“延伸”包括突出部分209作为本体部分208的一部分而以单一体类型形成的结构,以及电接触本体部分208的结构(突出部分209通过使用与形成本体部分208的材料不同的材料所形成)。此外,本体部分208和突出部分209形成为在衬底200的有源区中重迭。突出部分209的数量、宽度(是指短轴上的长度)及长度(是指长轴上的长度)并非限制性的,并且可根据预设写入电压的水平与栅极介电层204A的厚度而适当地加以选择。
栅极介电层204A包括形成在与本体部分208重迭的部分中的第一介电层以及形成在与突出部分209重迭的部分中的第二介电层。第一介电层和第二介电层可形成为具有高度差。理性的是第一介电层的厚度大于第二介电层的厚度。在此,根据写入电压的水平,可在第一介电层的厚度的大约三分之一的至大约一半的范围内选择第二介电层的厚度。此外,第一介电层和第二介电层可通过使用相同材料而形成为具有单一体(single body)类型结构,或可通过使用不同材料而形成。
结区206可包括轻掺杂杂质的区域及高掺杂杂质的区域,其中高掺杂杂质的区域可形成在轻掺杂杂质的区域中。高掺杂杂质的区域在结区206与接触塞(未图示)之间引起欧姆接触。
下文中,参看图6A至图7,将描述根据本发明实施方案的在非易失性存储器件的单位单元的写入操作期间反熔丝的操作特性。
图6A说明沿图2的线II-II′截取的横截面图,图6B为其详细电路图。在此,举例而言,反熔丝包括具有n-沟道的MOS晶体管。
参看图6A及图6B,在反熔丝中存在两个电容器。电容器中的一个可用作熔丝FS,因为电容器由写入电压VWR击穿,另一个电容器可用作补偿电容器CC,其不被写入电压VWR击穿并且补偿电容器CC累积电荷。
结区206与拾取区域207彼此互连并且还连接至VSS。写入电压VWR施加至栅电极205A,并实施单位单元的写入操作。在写入操作的初始周期期间,写入电压VWR累积在补偿电容器CC中。当作为第二介电层的熔丝FS的介电层被击穿时,补偿电容器CC补偿由芯片中金属互连层210的薄层电阻RS所引起的下降写入电压VWR。即,可通过使用累积在补偿电容器CC中的电荷而获取电压抽运效应(voltage pumping effect)。
可通过使用补偿电容器CC的电压抽运效应而将等于或大于写入电压VWR的高电压不断地施加至熔丝FS的第二介电层。通过在栅电极205A(其是图2的突出部分209)与衬底200之间不断维持产生高场效应,高电压可稳定地击穿第二介电层。
下文中,将描述根据本发明实施方案的用于制造非易失性存储器件的单位单元的反熔丝的方法。
图7A至图7F为描述制造过程的沿图2的线II-II′截取的横截面图。
参看图7A,阱201形成在衬底200中。本文中,衬底200包括半导体衬底且可包括块体衬底或绝缘体上硅(SOI)衬底。衬底200的半导体层可包括选自由以下各物组成的组中的一种:Si、Ge、SiGe、GaP、GaAs、SiC、SiGeC、InAs和InP。
在衬底200的一部分中形成沟槽(未图示),并实施离子注入工艺以在沟槽的内表面中形成沟道阻挡区域202。在此,沟道阻挡区域202形成为具有与阱201不同的杂质类型,如P型杂质或N型杂质。例如,当通过使用P型杂质形成阱201时,则通过使用N型杂质形成沟道阻挡区域202。
通过形成填充沟槽的绝缘层而形成隔离层203。因此,在衬底200上限定有源区和非有源区(填充区域)。在此,可通过化学气相沉积(CVD)方法使用具有良好填充特性的高密度等离子体(HDP)-未掺杂硅酸盐玻璃(USG)层而形成隔离层203。
参看图7B,在衬底200上形成具有不同厚度的介电层204。介电层204用于栅极介电层。可通过使用氧化方法形成具有极佳层品质的栅极介电层204。氧化方法可包括选自由以下工艺组成的组中的一种:干氧化工艺、湿氧化工艺以及使用自由基离子的氧化工艺。栅极介电层可包括选自由以下各物质组成的组中的一种:氧化物层、氮化物层、氧氮化物层、金属氧化物层及其组合。
特定地,可通过使用下文将描述的三种不同方法来形成栅极介电层204。
第一,在衬底200上形成第一介电层。光刻胶图案(未图示)暴露出与图2的栅电极205A的突出部分209重迭的部分,且使用光刻胶图案作为蚀刻掩模经由蚀刻工艺来选择性地移除由光刻胶图案暴露的第一介电层。在移除了第一介电层的部分上形成第二介电层。在此,第二介电层可具有比第一介电层厚度更薄的厚度。可通过使用氧化方法来形成第一介电层和第二介电层。
第二,在衬底200上形成第一介电层。光刻胶图案(未图示)暴露出与图2的栅电极205A的本体部分208重迭的部分,且使用光刻胶图案作为蚀刻掩模经由蚀刻工艺来选择性地移除由光刻胶图案暴露的第一介电层。在移除了第一介电层的部分上形成第二介电层。在此,第二介电层可具有比第一介电层厚度更厚的厚度。可通过使用氧化方法来形成第一介电层和第二介电层。
第三,在衬底200上形成第一介电层。光刻胶图案(未图示)暴露出与图2的栅电极205A的本体部分208重迭的部分。第二介电层形成在光刻胶图案和第一介电层上,而光刻胶图案覆盖与突出部分209重迭的部分。随着移除光刻胶图案而选择性地移除在光刻胶图案上形成的第二介电层。用于选择性地移除第二介电层的方法被称为剥离(lift-off)方法。因此,第一介电层和第二介电层形成在与本体部分208重迭的部分上,且第一介电层仅形成在与突出部分209重迭的部分上。在此,第一介电层与第二介电层可具有相同厚度。
参看图7C,在栅极介电层204上形成导电层205。导电层205用于栅电极。导电层205可包括过渡金属、半导体材料、含有过渡金属的化合物以及过渡金属氧化物。特定地,选自由以下各物质组成的组中的一种可用作过渡金属:Sc、Ti、V、Cr、Mn、Fe、Co、Ni、Cu、Zn、Y、Zr、Nb、Mo、Tc、Ru、Rh、Pd、Ag、Cd、La、Hf、Ta、W、Fe、Os、Ir、Pt、Au和Hg。将具有晶体结构的半导体材料用作半导体材料。特定地,选自由以下各物质组成的组中的一种:Si、Ge、Sn、Se、Te、B、包括金刚石的C、P、B-C、B-P(BP6)、B-Si、Si-C、Si-Ge、Si-Sn、Ge-Sn、SiC、BN/BP/BAs、AlN/AlP/AlAs/AlSb、GaN/GaP/GaAs/GaSb、InN/InP/InAs/InSb、BN/BP/BAs、AlN/AlP/AlAs/AlSb、GaN/GaP/GaAs/GaSb、InN/InP/InAs/InSb、ZnO/ZnS/ZnSe/ZnTe、CdS/CdSe/CdTe、HgS/HgSe/HgTe、BeS/BeSe/BeTe/MgS/MgSe、GeS、GeSe、GeTe、SnS、SnSe、SnTe、PbO、PbS、PbSe、PbTe、CuF、CuCl、CuBr、CuI、AgF、AgCl、AgBr、AgI、BeSiN2、CaCN2、ZnGeP2、CdSnAs2、ZnSnSb2、CuGeP3、CuSi2P3、(Cu,Ag)(Al,Ga,In,Ti,Fe)(S,Se,Te)2、Si3N4、Ge3N4、Al2O3、(Al,Ga,In)2(S,Se,Te)3、Al2CO及其组合。
含有过渡金属的化合物可包括诸如LaNi5、MnNi3及Mg2Ni的含Ni的化合物、诸如TiMn2、TiV2、TiFe、TiCo、TiVCr及TiVMn的含Ti的化合物、诸如LiAl的含Li的化合物。换言之,可通过使用选自含有过渡金属的化合物(包括与其它材料结合的过渡金属)或具有稳定形式的过渡金属中的一种来形成导电层205。就过渡金属氧化物而言,诸如VO2、V2O3及V2O5的钒氧化物。
参看图7D,通过蚀刻导电层205而形成具有本体部分208及多个突出部分209的栅电极205A(如图2中所示)。在此,通过使用干蚀刻工艺、湿蚀刻工艺或两者来实施蚀刻工艺。
尽管在导电层205的蚀刻期间如图7C中所示也蚀刻导电层205下的栅极介电层204,但导电层205下的栅极介电层204可不被蚀刻而保留。
参看图7E,在由栅电极205A的一侧所暴露的衬底200的一部分中形成结区206。结区206可包括作为轻掺杂杂质区域的轻掺杂漏极(LDD)区域。即,结区206可包括高掺杂杂质区域及轻掺杂杂质区域。举例而言,轻掺杂杂质的区域形成在衬底200中,高掺杂杂质的区域形成在轻掺杂杂质区域中。
参看图7F,通过实施离子注入工艺在衬底200中形成拾取区域207。拾取区域207形成为与结区206接触。
尽管未展示,但形成分别接触栅电极205A、结区206及拾取区域207的接触塞以及与接触塞接触的金属互连层。
尽管已用特定实施方案对本发明进行了描述,但本领域技术人员将容易了解,在不脱离以下权利要求中所界定的本发明精神及范畴的情况下,可进行各种改变及修改。
根据包括上述结构的本发明,可实现下文将描述的效应。
第一,根据本发明,可通过在形成包括本体部分及多个突出部分的栅电极和击穿与所述多个突出部分中的一个相重迭的介电层时终止写入操作而改良写入操作特性。
第二,根据本发明,可通过在写入操作期间经补偿电容器提供补偿电压(其是写入电压的下降电压)而实现稳定的写入操作。在此,因为根据与栅电极重迭的部分,将栅极介电层形成为具有不同厚度,因此可通过形成用作栅电极与衬底之间的熔丝的电容器及补偿电容器而提供补偿电压。
Claims (27)
1.一种反熔丝,包括:
形成在衬底上的栅极介电层;
栅电极,所述栅电极包括本体部分和从所述本体部分延伸的至少一个突出部分,其中所述本体部分和所述突出部分形成为在所述栅极介电层上与该层接触;和
结区,所述结区形成在由所述突出部分的侧壁暴露出的所述衬底的一部分中。
2.权利要求1的反熔丝,其中所述栅极介电层包括第一介电层和比所述第一介电层更薄的第二介电层。
3.权利要求2的反熔丝,其中所述第一介电层与所述本体部分相重迭,所述第二介电层与所述突出部分相重迭。
4.权利要求2的反熔丝,其中所述突出部分与所述第一介电层和所述第二介电层相重迭。
5.权利要求1的反熔丝,其中所述突出部分在相同方向上从所述本体部分的一侧延伸。
6.权利要求1的反熔丝,其中所述本体部分和所述突出部分与所述衬底的有源区相重迭。
7.权利要求1的反熔丝,其中所述栅极介电层包括选自由氧化物层、氮化物层、氧氮化物层、金属氧化物层及其组合所组成的组中的一种。
8.一种反熔丝,包括:
金属氧化物半导体场效应晶体管(MOS晶体管);和
补偿电容器,其平行接触所述MOS晶体管。
9.权利要求8的反熔丝,其中所述补偿电容器包括:
具有与所述MOS晶体管的栅电极成单一体类型结构的第一电极;
接触所述MOS晶体管的结区的第二电极;和
形成在所述第一电极与所述第二电极之间的第一介电层。
10.权利要求9的反熔丝,其中所述第一介电层的厚度大于形成在所述栅电极与衬底之间的第二介电层的厚度。
11.权利要求8的反熔丝,其中所述补偿电容器包括:
第一电极,其接触所述MOS晶体管的栅电极;
第二电极,其接触所述MOS晶体管的结区;和
第一介电层,其形成在所述第一电极与所述第二电极之间。
12.权利要求11的反熔丝,其中所述第一介电层的厚度大于形成在所述栅电极与衬底之间的第二介电层的厚度。
13.权利要求11的反熔丝,其中所述第一电极由与用于形成所述栅电极的材料相同的材料形成。
14.权利要求11的反熔丝,其中所述第一电极由与用于形成所述栅电极的材料不同的材料形成。
15.权利要求11的反熔丝,其中所述栅电极和所述第一电极包含金属材料或多晶硅层。
16.权利要求10的反熔丝,其中所述第一介电层和所述第二介电层包括选自由氧化物层、氮化物层、氧氮化物层、金属氧化物层及其组合所组成的组中的一种。
17.一种包含反熔丝的非易失性存储器件的单位单元,所述反熔丝包括:
形成在衬底上的栅极介电层;
栅电极,其包括本体部分和从所述本体部分延伸的至少一个突出部分,其中所述本体部分和所述突出部分形成为在所述栅极介电层上与该层接触;和
结区,其形成在由所述突出部分的侧壁暴露出的所述衬底的一部分中。
18.一种包含反熔丝的非易失性存储器件的单位单元,所述反熔丝包括:
金属氧化物半导体场效应晶体管(MOS晶体管);和
补偿电容器,其平行接触所述MOS晶体管,
其中所述补偿电容器包括接触所述MOS晶体管的栅电极的第一电极、接触所述MOS晶体管的结区的第二电极以及形成在所述第一电极与所述第二电极之间的第一介电层,
其中所述栅电极和所述第一电极包含金属材料或多晶硅层。
19.一种用于制造反熔丝的方法,所述方法包括:
在衬底上形成栅极介电层;
在所述栅极介电层上形成包括本体部分和从所述本体部分延伸的多个突出部分的栅电极;和
在由所述突出部分的侧壁暴露出的所述衬底的一部分中形成结区。
20.权利要求19的方法,其中所述栅极介电层的形成包括:
在所述衬底上形成第一介电层;
移除在与所述突出部分相重迭的部分上所形成的所述第一介电层的部分;和
在移除了所述第一介电层的所述部分上形成比所述第一介电层更薄的第二介电层。
21.权利要求19的方法,其中所述栅极介电层的形成包括:
在所述衬底上形成第一介电层;
移除在与所述本体部分相重迭的部分上所形成的所述第一介电层的部分;和
在移除了所述第一介电层的所述部分上形成比所述第一介电层更厚的第二介电层。
22.权利要求19的方法,其中所述栅极介电层的形成包括:
在所述衬底上选择性地在与所述本体部分重迭的部分上形成第一介电层;和
在所述第一介电层上形成第二介电层。
23.权利要求19的方法,其中所述突出部分在相同方向上从所述本体部分的一侧延伸。
24.权利要求19的方法,其中所述本体部分和所述突出部分与所述衬底的有源区相重迭。
25.权利要求19的方法,其中所述栅极介电层包括选自由氧化物层、氮化物层、氧氮化物层、金属氧化物层及其组合所组成的组中的一种。
26.权利要求19的方法,在形成所述栅极介电层之前,还包括:
在所述衬底的一部分中形成沟槽;
在所述沟槽的内表面中形成沟道阻挡区域;和
形成填充所述沟槽的隔离层。
27.权利要求19的方法,在形成所述结区之前,还包括:
在待形成所述结区的部分中形成轻掺杂漏极(LDD)区域,其中所述LDD区域具有低于所述结区的杂质浓度。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080015153A KR101051673B1 (ko) | 2008-02-20 | 2008-02-20 | 안티퓨즈 및 그 형성방법, 이를 구비한 비휘발성 메모리소자의 단위 셀 |
KR1020080015153 | 2008-02-20 | ||
KR10-2008-0015153 | 2008-02-20 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110261671.XA Division CN102306643B (zh) | 2008-02-20 | 2009-02-19 | 反熔丝及其形成方法和具有该反熔丝的非易失性存储器件的单位单元 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101521190A true CN101521190A (zh) | 2009-09-02 |
CN101521190B CN101521190B (zh) | 2012-06-20 |
Family
ID=40954288
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009100056862A Active CN101521190B (zh) | 2008-02-20 | 2009-02-19 | 反熔丝及其形成方法和具有该反熔丝的非易失性存储器件的单位单元 |
CN201110261671.XA Active CN102306643B (zh) | 2008-02-20 | 2009-02-19 | 反熔丝及其形成方法和具有该反熔丝的非易失性存储器件的单位单元 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110261671.XA Active CN102306643B (zh) | 2008-02-20 | 2009-02-19 | 反熔丝及其形成方法和具有该反熔丝的非易失性存储器件的单位单元 |
Country Status (5)
Country | Link |
---|---|
US (2) | US7880211B2 (zh) |
JP (1) | JP2009200497A (zh) |
KR (1) | KR101051673B1 (zh) |
CN (2) | CN101521190B (zh) |
TW (1) | TWI478286B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103745977A (zh) * | 2014-01-14 | 2014-04-23 | 创飞有限公司 | Otp器件结构及其加工方法 |
CN104576600A (zh) * | 2013-10-10 | 2015-04-29 | 中芯国际集成电路制造(上海)有限公司 | 一种反熔丝结构 |
CN110718531A (zh) * | 2018-07-13 | 2020-01-21 | 南亚科技股份有限公司 | 反熔丝结构 |
Families Citing this family (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2010032599A1 (en) | 2008-09-19 | 2010-03-25 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
JP5299105B2 (ja) * | 2009-06-16 | 2013-09-25 | ソニー株式会社 | 二酸化バナジウムナノワイヤとその製造方法、及び二酸化バナジウムナノワイヤを用いたナノワイヤデバイス |
US9331211B2 (en) * | 2009-08-28 | 2016-05-03 | X-Fab Semiconductor Foundries Ag | PN junctions and methods |
GB0915501D0 (en) * | 2009-09-04 | 2009-10-07 | Univ Warwick | Organic photosensitive optoelectronic devices |
JP5590842B2 (ja) * | 2009-09-29 | 2014-09-17 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置および半導体記憶装置の制御方法 |
KR101767035B1 (ko) * | 2009-10-01 | 2017-08-10 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 그 제작 방법 |
KR101145383B1 (ko) * | 2010-02-25 | 2012-05-15 | 에스케이하이닉스 주식회사 | 반도체 장치의 전기적 퓨즈 및 그 제조방법 |
KR101659834B1 (ko) * | 2010-03-31 | 2016-09-27 | 삼성전자주식회사 | 반도체 퓨즈 회로, 상기 반도체 퓨즈 회로를 포함하는 반도체 장치, 및 상기 반도체 장치를 포함하는 반도체 모듈 |
US20120056257A1 (en) * | 2010-09-02 | 2012-03-08 | Mosys, Inc. | Non-Volatile Memory System with Modified Memory Cells |
EP2544227A1 (en) | 2011-07-07 | 2013-01-09 | eMemory Technology Inc. | Non-volatile memory cell structure and method for programming and reading the same |
CN103456711B (zh) * | 2012-06-05 | 2016-03-23 | 中芯国际集成电路制造(上海)有限公司 | 鳍型反熔丝结构及其制造方法 |
KR101916463B1 (ko) * | 2012-06-29 | 2018-11-07 | 에스케이하이닉스 주식회사 | 반도체 소자의 안티퓨즈 및 그 제조 방법 |
KR101731129B1 (ko) * | 2012-08-02 | 2017-04-28 | 매그나칩 반도체 유한회사 | Otp 메모리 셀 및 그 제조 방법 |
KR20150029848A (ko) | 2013-09-10 | 2015-03-19 | 매그나칩 반도체 유한회사 | 메모리 프로그래밍 방법 및 이를 수행하는 장치 |
CN104576602B (zh) * | 2013-10-15 | 2017-10-20 | 中芯国际集成电路制造(上海)有限公司 | 一种反熔丝结构 |
US9496270B2 (en) * | 2014-05-30 | 2016-11-15 | Qualcomm Incorporated | High density single-transistor antifuse memory cell |
US9202815B1 (en) * | 2014-06-20 | 2015-12-01 | Infineon Technologies Ag | Method for processing a carrier, a carrier, and a split gate field effect transistor structure |
JP6549466B2 (ja) * | 2015-10-22 | 2019-07-24 | ラピスセミコンダクタ株式会社 | 半導体装置及び半導体装置の製造方法 |
KR102106664B1 (ko) | 2016-06-22 | 2020-05-06 | 매그나칩 반도체 유한회사 | Otp 셀 및 이를 이용한 otp 메모리 어레이 |
JP2018006525A (ja) | 2016-06-30 | 2018-01-11 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
KR102178025B1 (ko) * | 2016-08-09 | 2020-11-13 | 매그나칩 반도체 유한회사 | 감소된 레이아웃 면적을 갖는 otp 셀 |
KR101958518B1 (ko) * | 2016-08-09 | 2019-03-15 | 매그나칩 반도체 유한회사 | 프로그래밍의 신뢰성이 개선된 otp 셀 |
DE102016124968B4 (de) * | 2016-12-20 | 2024-01-18 | Infineon Technologies Ag | Ausbilden von Siliziumoxidschichten durch Oxidation mit Radikalen |
KR102592928B1 (ko) * | 2017-01-18 | 2023-10-24 | 삼성디스플레이 주식회사 | 데이터 보정 장치 및 이를 포함하는 표시 장치 |
US10163520B1 (en) * | 2017-10-16 | 2018-12-25 | Synopsys, Inc. | OTP cell with improved programmability |
US10720389B2 (en) * | 2017-11-02 | 2020-07-21 | Nanya Technology Corporation | Anti-fuse structure |
US11276697B2 (en) * | 2018-04-02 | 2022-03-15 | Intel Corporation | Floating body metal-oxide-semiconductor field-effect-transistors (MOSFET) as antifuse elements |
WO2020014859A1 (zh) * | 2018-07-17 | 2020-01-23 | 深圳市为通博科技有限责任公司 | 反熔丝、反熔丝的制造方法以及存储装置 |
KR102606814B1 (ko) * | 2018-12-28 | 2023-11-29 | 에스케이하이닉스 주식회사 | 안티 퓨즈를 구비한 반도체장치 및 그 제조 방법 |
US10854545B1 (en) * | 2019-09-26 | 2020-12-01 | Nanya Technology Corporation | Anti-fuse structure |
KR102247375B1 (ko) | 2020-07-03 | 2021-04-30 | 매그나칩 반도체 유한회사 | 메모리 프로그래밍 방법 및 이를 수행하는 장치 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5235335A (en) * | 1992-06-02 | 1993-08-10 | Texas Instruments Incorporated | Circuit and method for tuning capacitor arrays |
TW256940B (en) * | 1994-09-12 | 1995-09-11 | United Microelectronics Corp | Thin film transistor and process thereof |
US6087707A (en) * | 1996-04-16 | 2000-07-11 | Micron Technology, Inc. | Structure for an antifuse cell |
US6630724B1 (en) * | 2000-08-31 | 2003-10-07 | Micron Technology, Inc. | Gate dielectric antifuse circuits and methods for operating same |
EP1233453A3 (en) * | 2001-02-19 | 2005-03-23 | Kawasaki Microelectronics, Inc. | Semiconductor integrated circuit having anti-fuse, method of fabricating, and method of writing data in the same |
TW519761B (en) * | 2001-11-19 | 2003-02-01 | Silicon Integrated Sys Corp | MOS device having dual-gate insulation layer and its manufacturing method |
JP4981661B2 (ja) | 2004-05-06 | 2012-07-25 | サイデンス コーポレーション | 分割チャネルアンチヒューズアレイ構造 |
TWI256940B (en) | 2004-06-18 | 2006-06-21 | Walsin Lihwa Corp | Integration manufacturing process for MEMS element |
US7553704B2 (en) * | 2005-06-28 | 2009-06-30 | Freescale Semiconductor, Inc. | Antifuse element and method of manufacture |
-
2008
- 2008-02-20 KR KR1020080015153A patent/KR101051673B1/ko active IP Right Grant
-
2009
- 2009-02-12 US US12/379,094 patent/US7880211B2/en active Active
- 2009-02-19 CN CN2009100056862A patent/CN101521190B/zh active Active
- 2009-02-19 CN CN201110261671.XA patent/CN102306643B/zh active Active
- 2009-02-20 TW TW098105536A patent/TWI478286B/zh active
- 2009-02-20 JP JP2009038064A patent/JP2009200497A/ja active Pending
-
2010
- 2010-12-15 US US12/968,878 patent/US8513770B2/en active Active
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104576600A (zh) * | 2013-10-10 | 2015-04-29 | 中芯国际集成电路制造(上海)有限公司 | 一种反熔丝结构 |
CN103745977A (zh) * | 2014-01-14 | 2014-04-23 | 创飞有限公司 | Otp器件结构及其加工方法 |
CN110718531A (zh) * | 2018-07-13 | 2020-01-21 | 南亚科技股份有限公司 | 反熔丝结构 |
CN110718531B (zh) * | 2018-07-13 | 2021-08-27 | 南亚科技股份有限公司 | 反熔丝结构 |
Also Published As
Publication number | Publication date |
---|---|
KR20090089965A (ko) | 2009-08-25 |
US20110079875A1 (en) | 2011-04-07 |
TW200943486A (en) | 2009-10-16 |
US7880211B2 (en) | 2011-02-01 |
CN102306643A (zh) | 2012-01-04 |
CN101521190B (zh) | 2012-06-20 |
JP2009200497A (ja) | 2009-09-03 |
TWI478286B (zh) | 2015-03-21 |
US8513770B2 (en) | 2013-08-20 |
KR101051673B1 (ko) | 2011-07-26 |
CN102306643B (zh) | 2014-12-31 |
US20090206381A1 (en) | 2009-08-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101521190B (zh) | 反熔丝及其形成方法和具有该反熔丝的非易失性存储器件的单位单元 | |
US5723375A (en) | Method of making EEPROM transistor for a DRAM | |
US7291877B2 (en) | Integrated circuit arrangement with capacitor | |
US8937345B2 (en) | Integrated circuits comprising an active transistor electrically connected to a trench capacitor by an overlying contact | |
WO2007044190A2 (en) | Semiconductor device having nano-pillars and method therefor | |
US6436767B1 (en) | Semiconductor memory device and process for manufacturing the same | |
US8766374B2 (en) | One-time programmable semiconductor device | |
US7173302B2 (en) | Integrated circuit arrangement having capacitors and having planar transistors and fabrication method | |
US7687847B2 (en) | Semiconductor device and fabricating method thereof | |
US8937357B2 (en) | One-time programmable semiconductor device | |
US20110042735A1 (en) | Semiconductor storage device and manufacturing method of semiconductor storage device | |
US6489200B1 (en) | Capacitor fabrication process for analog flash memory devices | |
KR101338736B1 (ko) | 안티퓨즈 및 그 형성방법, 이를 구비한 비휘발성 메모리 소자의 단위 셀 | |
US5689120A (en) | MOS field effect transistor in a dynamic random access memory device and method for fabricating the same | |
CN113192987B (zh) | 一种soi体接触器件结构及其形成方法 | |
CN115312491A (zh) | 反熔丝结构、其制作方法以及存储器 | |
CN116847650A (zh) | 一种半导体结构及其制作方法 | |
US20100165540A1 (en) | Capacitor and method for fabricating the same | |
KR19990018366A (ko) | 반도체 메모리 장치용 트랜지스터의 제조 방법 | |
JP2005340297A (ja) | 半導体装置およびその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right |
Effective date of registration: 20240425 Address after: Han Guozhongqingbeidao Patentee after: Megna Zhixin Hybrid Signal Co.,Ltd. Country or region after: Republic of Korea Address before: Cheongju Chungbuk Korea Patentee before: MagnaChip Semiconductor, Ltd. Country or region before: Republic of Korea |