CN101379672B - 减少输入端子与功率轨之间的泄漏的设备和方法 - Google Patents
减少输入端子与功率轨之间的泄漏的设备和方法 Download PDFInfo
- Publication number
- CN101379672B CN101379672B CN2006800400366A CN200680040036A CN101379672B CN 101379672 B CN101379672 B CN 101379672B CN 2006800400366 A CN2006800400366 A CN 2006800400366A CN 200680040036 A CN200680040036 A CN 200680040036A CN 101379672 B CN101379672 B CN 101379672B
- Authority
- CN
- China
- Prior art keywords
- diode
- voltage
- input
- coupled
- rail
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title description 12
- 230000008878 coupling Effects 0.000 claims abstract description 58
- 238000010168 coupling process Methods 0.000 claims abstract description 58
- 238000005859 coupling reaction Methods 0.000 claims abstract description 58
- 230000003068 static effect Effects 0.000 description 4
- 230000009977 dual effect Effects 0.000 description 3
- 230000005611 electricity Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H9/00—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
- H02H9/04—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
- H02H9/045—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere
- H02H9/046—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere responsive to excess voltage appearing at terminals of integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0255—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using diodes as protective elements
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Logic Circuits (AREA)
- Train Traffic Observation, Control, And Security (AREA)
- Electronic Switches (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本发明提供一种用于减少系统的输入位点(34)与至少一个功率轨(36、38)之间的电流泄漏的设备(30),其针对每个各别功率轨包含:(a)第一二极管单元(56、57),其耦合在所述输入位点与耦合位点(61、65)之间。所述第一二极管单元经配置以在所述设备的正常操作期间实现大体上零电位降,(b)第二二极管单元(58、59),其耦合在所述耦合位点与所述各别功率轨之间。所述第二二极管单元经配置以在所述设备的正常操作期间不呈现正向偏置。在所述设备的预定操作条件期间,所述第一和第二二极管单元协作以实现所述输入位点与所述各别功率轨之间的电流流动。
Description
技术领域
本发明针对输入电路,且尤其针对操作以适应静电放电(ESD)条件的输入电路。
背景技术
设计静电放电(ESD)单元或箝位单元以防止电压在特定电路位置(例如端子)处增大。与ESD单元一起使用的电路应限制或防止正常操作期间特定端子处或通过特定端子的电泄漏,还应支持静电荷在ESD单元的控制下从特定端子放电。难以确保在正常操作条件期间只准许非常少的电流在特定端子处或通过特定端子流动(即,泄漏)。
需要一种用于在正常操作期间严格限制电流泄漏,同时准许电流在ESD条件期间流经电路位点(例如端子)的设备和方法。
发明内容
本发明提供一种用于减少系统的输入位点与至少一个功率轨之间的电流泄漏的设备,其针对每个各别功率轨包含:(a)第一二极管单元,其耦合在所述输入位点与耦合位点之间。所述第一二极管单元经配置以在所述设备的正常操作期间实现大体上零电位降,(b)第二二极管单元,其耦合在所述耦合位点与所述各别功率轨之间。所述第二二极管单元经配置以在所述设备的正常操作期间不呈现正向偏置。在所述设备的预定操作条件期间,所述第一和第二二极管单元协作以实现所述输入位点与所述各别功率轨之间的电流流动。
本发明提供一种用于减少系统的输入位点与至少一个功率轨之间的电流泄漏的方法,其针对每个各别功率轨包含以下步骤:(a)以非特定次序:(1)提供耦合在所述输入位点与耦合位点之间的第一二极管单元;且(2)提供耦合在所述耦合位点与所述各别功率轨之间的第二二极管单元,(b)以非特定次序:(1)配置所述第一二极管单元以在设备的正常操作期间实现跨越第一二极管单元的大体上零电位降;且(2)配置所述第二二极管单元以在设备的正常操作期间不呈现正向偏置,(c)在设备的预定操作条件期间,协作地操作第一和第二二极管单元以实现输入位点与各别功率轨之间的电流流动。
因此,本发明的目的是提供一种用于在正常操作期间严格限制电流泄漏,同时在ESD条件期间允许电流流经电路位点(例如端子)的设备和方法。
当结合说明本发明优选实施例的附图考虑时,将从以下说明书和权利要求书明白本发明的进一步目的和特征,在附图中,在各个图中使用相同参考标号来标记相同元件。
附图说明
图1是现有技术防泄漏电路布置的电气示意图。
图2是根据本发明教示而配置的防泄漏电路布置的第一实施例的电气示意图。
图3是根据本发明教示而配置的防泄漏电路布置的第二实施例的电气示意图。
图4是根据本发明教示而配置的防泄漏电路布置的第三实施例的电气示意图。
图5是说明本发明的方法的流程图。
具体实施方式
图1是现有技术防泄漏电路布置的电气示意图。在图1中,输入电路12使用电路10。输入电路12包含用于接收输入电压VIN的输入引脚14;输入电压VIN被提供到主机系统(图1中未展示)。输入电路12还包含:下电压轨16,其与下电压轨引脚17耦合,下轨电压VSS被施加到所述下电压轨引脚17;以及上电压轨18,其与上电压轨引脚19耦合,上轨电压VDD被施加到所述上电压轨引脚19。下电压轨16和上电压轨18可提供轨电压VSS、VDD,以供主机系统(图1中未展示)使用。优选的是,下轨电压VSS小于输入电压VIN,且输入电压VIN小于上轨电压VDD。以举例方式而并非以限制的方式,下轨电压VSS可为零伏,输入电压VIN可围绕2伏变化,且上轨电压VDD可为5伏。静电放电(ESD)单元20可与至少下轨引脚16和上轨电压引脚18耦合,以有助于静电放电到接地22。
电路10包含:第一二极管26,其经耦合以用于从下电压轨16到输入引脚14的正向导通;以及第二二极管28,其经耦合以用于从输入引脚14到上电压轨18的正向导通。二极管26、28中的每一者都在输入电路12的正常操作期间反向偏置。在(例如)由人触摸输入引脚14或下电压轨引脚17中的一者而导致的ESD操作期间,二极管26、28中的一者或两者将正向偏置,使得可建立经由ESD单元20到达接地22的电流路径。
电路10存在问题,因为在主机系统(图1中未展示)的正常操作期间,跨越二极管26、28强加有相对较高的电压,其足以建立跨越二极管26、28中的一者或两者的泄漏。所述泄漏是不合需要的。最希望的是,输入电路(例如输入电路10)与ESD单元20协作,以处理用于一些操作(例如ESD放电)的功率的高电平,同时在正常操作期间提供很少或不提供泄漏。
图2是根据本发明教示而配置的防泄漏电路布置的第一实施例的电气示意图。在图2中,输入电路32使用电路30。输入电路32包含用于接收输入电压VIN的输入引脚34;输入电压VIN被提供到主机系统(图2中未展示)。输入电路32还包含:下电压轨36,其与下电压轨引脚37耦合,下轨电压VSS被施加到所述下电压轨引脚37;以及上电压轨38,其与上电压轨引脚39耦合,上轨电压VDD被施加到所述上电压轨引脚39。下电压轨36和上电压轨38可提供轨电压VSS、VDD,以供主机系统(图2中未展示)使用。优选的是,下轨电压VSS小于输入电压VIN,且输入电压VIN小于上轨电压VDD。以举例方式而并非以限制的方式,下轨电压VSS可为零伏,输入电压VIN可围绕2伏变化,且上轨电压VDD可为5伏。静电放电(ESD)单元40可与至少下轨引脚36和上轨电压引脚38耦合,以有助于将静电放电放电到接地42。
电路30包含:第一二极管组50,其经耦合以用于从下电压轨36到输入引脚34的正向导通;以及第二二极管组52,其经耦合以用于从输入引脚34到上电压轨38的正向导通。第一二极管组50包含第一二极管单元56和第二二极管单元58。第一二极管单元56优选包含二极管60,其与输入引脚34耦合,且与第二二极管单元58耦合。二极管60经耦合以在主机系统(图2中未展示)的正常操作期间,实现输入引脚34与第二二极管单元58之间的大体上零电压降。第二二极管单元58包含至少一个二极管621、622、623、62n。二极管621、622、623、62n优选协作以在正常操作期间,不在下电压轨36与输入引脚34之间建立正向偏置。使用指示符“n”来表示第二二极管单元58中可存在任何数目的二极管。图2中包含四个二极管621、622、623、62n只是说明性的,且不对本发明中可包含的二极管的数目构成任何限制。
用于实现二极管60和二极管621、622、623、62n的所需偏置的优选结构是缓冲器单元70,所述缓冲器单元70具有:输入端子72,其与输入引脚34耦合;以及输出端子74,其与二极管60与二极管621、622、623、62n之间的耦合端子61耦合。缓冲器单元70优选经配置以在输出端子74处呈现大体上与输入端子72处接收到的电压电平相同的电压电平,从而实现跨越二极管60的所需的大体上零电压降,且实现跨越二极管621、622、623、62n的所需的反向偏置。可使用其它电路结构来实现所需的电压降和偏置。
第二二极管组52包含第一二极管单元57和第二二极管单元59。第一二极管单元57优选包含二极管64,其与输入引脚34耦合,且与第二二极管单元59耦合。二极管64经耦合以在主机系统(图2中未展示)的正常操作期间,实现输入引脚34与第二二极管单元59之间的大体上零电压降。第二二极管单元59包含至少一个二极管661、662、663、66m。二极管661、662、663、66m优选协作以在正常操作期间,不在输入引脚34与上电压轨38之间建立正向偏置。使用指示符“m”来表示第二二极管单元59中可存在任何数目的二极管。图2中包含四个二极管621、622、623、62m只是说明性的,且不对本发明中可包含的二极管的数目构成任何限制。
用于实现二极管64和二极管661、662、663、66m的所需偏置的优选结构是缓冲器单元70,所述缓冲器单元70具有输出端子74,其与二极管64与二极管661、662、663、66m之间的耦合端子65耦合。如早先所述,缓冲器单元70优选经配置以在输出端子74处呈现大体上与输入端子72处接收到的电压电平相同的电压电平,从而实现跨越二极管64的所需的大体上零电压降,且实现跨越二极管661、662、663、66m的所需的反向偏置。可使用其它电路结构来实现所需的电压降和偏置。
二极管组50、52的每一者在输入电路32的正常操作期间均反向偏置。二极管60、64的每一者从输入引脚34到各别第二二极管单元58、59呈现大体上零电压降,从而减少跨越二极管60、64的泄漏,且从而还减少输入引脚34与电压轨36、38之间的泄漏。在(例如)由人触摸输入引脚34或下电压轨引脚37中的一者而导致的ESD操作期间,二极管组50、52中的一者或两者将正向偏置,使得可建立经由ESD单元40到达接地42的电流路径。
图3是根据本发明教示而配置的防泄漏电路布置的第二实施例的电气示意图。在图3中,输入电路82使用电路80。输入电路82包含用于接收输入电压VIN的输入引脚84;输入电压VIN被提供到主机系统(图3中未展示)。输入电路82还包含:下电压轨86,其与下电压轨引脚87耦合,下轨电压VSS被施加到所述下电压轨引脚87;以及上电压轨88,其与上电压轨引脚89耦合,上轨电压VDD被施加到所述上电压轨引脚89。下电压轨86和上电压轨88可提供轨电压VSS、VDD,以供主机系统(图3中未展示)使用。优选的是,下轨电压VSS小于输入电压VIN,且输入电压VIN小于上轨电压VDD。以举例方式而并非以限制的方式,下轨电压VSS可为零伏,输入电压VIN可围绕2伏变化,且上轨电压VDD可为5伏。静电放电(ESD)单元90可与至少下轨引脚86和上轨电压引脚88耦合,以有助于将静电放电放电到接地92。
电路80包含:第一二极管组100,其经耦合以用于从下电压轨86到输入引脚84的正向导通;以及第二二极管组102,其经耦合以用于从输入引脚84到上电压轨88的正向导通。第一二极管组100包含第一二极管单元106和第二二极管单元108。第一二极管单元106优选包含二极管连接的双极晶体管110,其具有基极112、集电极114和发射极116。发射极116与输入引脚84耦合。集电极114与基极112耦合,从而实现晶体管110的二极管连接。基极112还与第二二极管单元108耦合。第二二极管单元108优选包含二极管连接的双极晶体管120,其具有基极122、集电极124和发射极126。发射极126与晶体管110的基极112耦合。基极122与下电压轨86耦合。可通过电路设计领域的设计者在适当时建立集电极114与下电压轨86,或与上电压轨88或与发射极126的连接,以实现晶体管120的二极管连接,且实现所需的泄漏特征。
第二二极管组102包含第一二极管单元136和第二二极管单元138。第一二极管单元136优选包含二极管连接的双极晶体管140,其具有基极142、集电极144和发射极146。发射极146与输入引脚84耦合。集电极144与基极142耦合,从而实现晶体管140的二极管连接。基极142还与第二二极管单元138耦合。第二二极管单元138优选包含二极管连接的双极晶体管150,其具有基极152、集电极154和发射极156。发射极156与晶体管140的基极142耦合。基极152与上电压轨88耦合。可通过电路设计领域的设计者在适当时建立集电极154与下电压轨86,或与上电压轨88或与发射极156的连接,以实现晶体管150的二极管连接,且实现所需的泄漏特征。
第一二极管单元106经耦合以在主机系统(图3中未展示)的正常操作期间,实现输入引脚84与第二二极管单元108之间的大体上零电压降。第二二极管单元108优选在正常操作期间,不在下电压轨86与输入引脚84之间建立正向偏置。第一二极管单元136经耦合以在主机系统(图3中未展示)的正常操作期间,实现输入引脚84与第二二极管单元138之间的大体上零电压降。第二二极管单元138优选在正常操作期间,不在输入引脚84与上电压轨88之间建立正向偏置。
缓冲器单元160具有与输入引脚84耦合的输入端子162,以及输出端子164。输出端子164与二极管单元106、108之间的耦合端子113耦合,且与二极管单元136、138之间的耦合端子143耦合。缓冲器单元160优选经配置以在输出端子164处呈现大体上与输入端子162处接收到的电压电平相同的电压电平,从而实现跨越二极管单元106和跨越二极管单元136的所需的大体上零电压降。输出端子164与耦合位点113、143的连接还实现了跨越二极管单元108、138的所需反向偏置。可使用其它电路结构来实现所需的电压降和偏置。
二极管组100、102的每一者在输入电路82的正常操作期间均反向偏置。二极管单元106、136的每一者从输入引脚84到各别第二二极管单元108、138呈现大体上零电压降,从而减少跨越二极管单元106、136的泄漏,且从而减少输入引脚84与电压轨86、88之间的泄漏。在(例如)由人触摸输入引脚84或下电压轨引脚87中的一者而导致的ESD操作期间,二极管组100、102中的一者或两者将正向偏置,使得可建立经由ESD单元90到达接地92的电流路径。
图4是根据本发明教示而配置的防泄漏电路布置的第三实施例的电气示意图。在图4中,输入电路182使用电路180。输入电路182包含用于接收输入电压VIN的输入引脚184;输入电压VIN被提供到主机系统(图4中未展示)。输入电路182还包含:下电压轨186,其与下电压轨引脚187耦合,下轨电压VSS被施加到所述下电压轨引脚187;以及上电压轨188,其与上电压轨引脚189耦合,上轨电压VDD被施加到所述上电压轨引脚189。下电压轨186和上电压轨188可提供轨电压VSS、VDD,以供主机系统(图4中未展示)使用。优选的是,下轨电压VSS小于输入电压VIN,且输入电压VIN小于上轨电压VDD。以举例方式而并非以限制的方式,下轨电压VSS可为零伏,输入电压VIN可围绕2伏变化,且上轨电压VDD可为5伏。静电放电(ESD)单元190可与至少下轨引脚186和上轨电压引脚188耦合,以有助于静电放电到接地192。
电路180包含:第一二极管组200,其经耦合以用于从下电压轨186到输入引脚184的正向导通;以及第二二极管组202,其经耦合以用于从输入引脚184到上电压轨188的正向导通。第一二极管组200包含第一二极管单元206和第二二极管单元208。第一二极管单元206优选包含二极管连接的双极晶体管210,其具有基极212、集电极214和发射极216。发射极216与输入引脚184耦合。集电极214与上电压轨188耦合,以为第一双极晶体管210建立硬反向偏置。发明者已经发现,为第一双极晶体管210建立此类硬反向偏置导致电路180显示较少泄漏。基极212与第二二极管单元208耦合。第二二极管单元208优选包含二极管连接的双极晶体管220,其具有基极222、集电极224和发射极226。发射极226与晶体管210的基极212耦合。基极222与下电压轨186耦合。可通过电路设计领域的设计者在适当时建立集电极214与下电压轨186,或与上电压轨188或与发射极226的连接,以实现晶体管220的二极管连接,且实现所需的泄漏特征。
第二二极管组202包含第一二极管单元236和第二二极管单元238。第一二极管单元236优选包含二极管连接的双极晶体管240,其具有基极242、集电极244和发射极246。发射极246与输入引脚184耦合。集电极244与下电压轨186耦合,以为第一双极晶体管240建立硬反向偏置。发明者已经发现,为第一双极晶体管240建立此类硬反向偏置导致电路180显示较少泄漏。基极242与第二二极管单元238耦合。第二二极管单元238优选包含二极管连接的双极晶体管250,其具有基极252、集电极254和发射极256。发射极256与晶体管240的基极242耦合。基极252与上电压轨188耦合。可通过电路设计领域的设计者在适当时建立集电极254与下电压轨186,或与上电压轨188或与发射极256的连接,以实现晶体管250的二极管连接,且实现所需的泄漏特征。
第一二极管单元206经耦合以在主机系统(图4中未展示)的正常操作期间实现输入引脚184与第二二极管单元208之间的大体上零电压降。第二二极管单元208优选在正常操作期间不在下电压轨186与输入引脚184之间建立正向偏置。第一二极管单元236经耦合以在主机系统(图4中未展示)的正常操作期间实现输入引脚184与第二二极管单元238之间的大体上零电压降。第二二极管单元238优选在正常操作期间不在输入引脚184与上电压轨188之间建立正向偏置。
缓冲器单元260具有与输入引脚184耦合的输入端子262,以及输出位点264,266。缓冲器单元260优选经配置以在输出端子264处呈现大体上与输入端子262处接收到的电压电平相同的电压电平,加上差分电压量δ。缓冲器单元260还优选经配置以在输出端子266处呈现大体上与输入端子262处接收到的电压电平相同的电压电平,减去差分电压量δ。缓冲器单元260起双输出偏移缓冲器的作用,在位点264、266处呈现输出信号,所述输出信号与输入端子262处接收到的输入信号偏移了用于偏置二极管单元206、208、236、238的较小量。以举例方式而非以限制的方式,可将电压输出偏移值δ选择为大约几个热电压(kT)。电路设计领域的技术人员已知热电压kT是涉及二极管设计的与温度有关的因素。以进一步举例的方式而非以限制的方式,一个热电压kT在室温下为约0.026伏;一个热电压kT在电路的高操作温度(例如150摄氏度)下为约0.04伏。
输出端子264与耦合端子243的连接实现了跨越二极管单元236的所需的大体上零电压降,且实现了跨越二极管单元238的所需的反向偏置。输出端子266与耦合端子213的连接实现了跨越二极管单元206的所需的大体上零电压降,且实现了跨越二极管单元208的所需的反向偏置。
使用以双输出偏移缓冲器的形式实施的缓冲器单元260准许用于实现运算放大器操作(例如操作缓冲器单元260)的电路组件中所准许的较不严格的电压偏移容限。较不严格的容限准许较廉价的电路装置(例如缓冲器单元260),准许较小的电路布局要求(即,用于实现所述电路的较小“不动产”或电路小片空间),且准许电路180(图4)的输入电容比电路80(图3)可能呈现的输入电容低。可使用除双输出偏移缓冲器之外的其它电路结构来实现所需的电压降和偏置。
二极管组200、202的每一者都在输入电路182的正常操作期间被反向偏置。二极管单元206、236的每一者从输入引脚184到各别第二二极管单元208、238呈现大体上零电压降,从而减少跨越二极管单元206、236的泄漏,且从而减少输入引脚184与电压轨186、188之间的泄漏。在(例如)由人触摸输入引脚184或下电压轨引脚187中的一者而导致的ESD操作期间,二极管组200、202中的一者或两者将被正向偏置,使得可建立经由ESD单元190到达接地192的电流路径。
图5是说明本发明的方法的流程图。在图5中,用于减少系统的输入位点与至少一个功率轨之间的电流泄漏的方法300在开始位点302处开始。方法300针对至少一个功率轨的每个各别选定功率轨包含以下步骤:(a)以非特定次序:(1)提供耦合在所述输入位点与耦合位点之间的第一二极管单元,如由框304指示;且(2)提供耦合在所述耦合位点与所述各别选定功率轨之间的第二二极管单元,如由框306指示。方法300继续(b)以非特定次序:(1)配置所述第一二极管单元以在电路的正常操作期间实现跨越第一二极管单元的大体上零电位降,如由框308指示;且(2)配置所述第二二极管单元以在电路的正常操作期间不呈现正向偏置,如由框310指示。方法300继续(c)在电路的预定操作条件期间,协作地操作第一和第二二极管单元以实现输入位点与各别功率轨之间的电流流动,如由框312指示。方法300在结束位点314处终止。
本发明所涉及领域的技术人员将了解,可在不脱离所主张的本发明的范围的情况下,对所实施的前述实施例和其它实施例作出改变。
Claims (3)
1.一种用于减少输入端子与功率轨之间的泄漏的装置,其包括:
第一电压轨;
第二电压轨;
输入节点,其接收输入电压;
第一晶体管,其与所述输入节点在其发射极耦合;
第二晶体管,其与所述第一电压轨在其基极耦合,且与所述第一晶体管的基极在其发射极耦合;
第三晶体管,其与所述输入节点在其发射极耦合;
第四晶体管,其与所述第二电压轨在其基极耦合,且与所述第三晶体管的基极在其发射极耦合;以及
缓冲器,其耦合于所述输入节点和所述第一和第三晶体管的基极之间。
2.一种用于减少输入端子与功率轨之间的泄漏的装置,其包括:
第一电压轨;
第二电压轨;
输入节点,其接收输入电压;
第一晶体管,其与所述输入节点在其发射极耦合,且与所述第二电压轨在其集电极耦合;
第二晶体管,其与所述第一电压轨在其基极耦合,且与所述第一晶体管的基极在其发射极耦合;
第三晶体管,其与所述输入节点在其发射极耦合,且与所述第一电压轨在其集电极耦合;
第四晶体管,其与所述第二电压轨在其基极耦合,且与所述第三晶体管的基极在其发射极耦合;以及
缓冲器,其耦合于所述输入节点和所述第一和第三晶体管的基极之间。
3.根据权利要求2所述的装置,其中所述缓冲器包括差分输出,其中每一输出与所述第一和第三晶体管的基极中的一者耦合。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/257,839 US7639463B2 (en) | 2005-10-25 | 2005-10-25 | Apparatus and method for reducing leakage between an input terminal and power rail |
US11/257,839 | 2005-10-25 | ||
PCT/US2006/060207 WO2007051114A2 (en) | 2005-10-25 | 2006-10-25 | Apparatus and method for reducing leakage between an input terminal and a power rail |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101379672A CN101379672A (zh) | 2009-03-04 |
CN101379672B true CN101379672B (zh) | 2012-05-30 |
Family
ID=37968651
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2006800400366A Active CN101379672B (zh) | 2005-10-25 | 2006-10-25 | 减少输入端子与功率轨之间的泄漏的设备和方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US7639463B2 (zh) |
EP (1) | EP1949518A4 (zh) |
JP (1) | JP2009513033A (zh) |
CN (1) | CN101379672B (zh) |
TW (1) | TWI346435B (zh) |
WO (1) | WO2007051114A2 (zh) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1811568B1 (fr) * | 2006-01-24 | 2010-03-17 | Stmicroelectronics Sa | Dispositif de protection d'un circuit intégré contre les phénomènes de déclenchement parasite |
US7724486B2 (en) * | 2007-08-30 | 2010-05-25 | Infineon Technologies Ag | Sensing a current signal in an integrated circuit |
US7978449B2 (en) * | 2007-11-30 | 2011-07-12 | National Semiconductor Corporation | Integrated electrostatic discharge (ESD) protection circuitry for signal electrode |
EP2410566A1 (en) * | 2010-07-22 | 2012-01-25 | Nxp B.V. | An integrated circuit, comprising ESD circuitry for protecting a terminal of the integrated circuit |
US8780512B2 (en) * | 2011-04-01 | 2014-07-15 | Neurosky, Inc. | Low leakage ESD structure for non-contact bio-signal sensors |
US8576526B2 (en) | 2012-02-16 | 2013-11-05 | International Business Machines Corporation | Reduced current leakage in RC ESD clamps |
US8643987B2 (en) | 2012-05-04 | 2014-02-04 | International Business Machines Corporation | Current leakage in RC ESD clamps |
US9219473B2 (en) * | 2013-03-15 | 2015-12-22 | International Business Machines Corporation | Overvoltage protection circuit |
US20200059092A1 (en) * | 2018-08-20 | 2020-02-20 | Superc-Touch Corporation | Esd protection circuit with reduced parasite capacitance and method for reducing esd parasite capacitance |
CN111404135B (zh) * | 2020-03-24 | 2022-04-15 | 思瑞浦微电子科技(苏州)股份有限公司 | 用于超低漏电的esd保护电路 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5973897A (en) * | 1997-07-09 | 1999-10-26 | National Semiconductor Corporation | Electrostatic discharge (ESD) protection circuit with reduced node capacitance |
US6665159B2 (en) * | 2000-02-21 | 2003-12-16 | Hitachi, Ltd. | Semiconductor integrated circuit device |
US6844596B2 (en) * | 2000-09-21 | 2005-01-18 | Mitsubishi Denki Kabushiki Kaisha | Si-MOS high-frequency semiconductor device |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4068278A (en) * | 1976-05-27 | 1978-01-10 | Williams Bruce T | Overload protection circuit for amplifiers |
US4048584A (en) * | 1976-11-26 | 1977-09-13 | Motorola, Inc. | Input protection circuit for cmos oscillator |
US5563757A (en) * | 1995-02-27 | 1996-10-08 | Texas Instruments Incorporated | Low leakage ESD network for protecting semiconductor devices and method of construction |
US6639772B2 (en) * | 2002-01-07 | 2003-10-28 | Faraday Technology Corp. | Electrostatic discharge protection circuit for protecting input and output buffer |
US7315438B2 (en) * | 2003-06-10 | 2008-01-01 | Seiko Epson Corporation | Technique to reduce ESD loading capacitance |
JP4421849B2 (ja) * | 2003-07-22 | 2010-02-24 | 株式会社デンソー | 入力保護回路 |
US7002216B2 (en) * | 2004-06-08 | 2006-02-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | ESD performance using separate diode groups |
US7064593B2 (en) * | 2004-09-20 | 2006-06-20 | Texas Instruments Incorporated | Bus-hold circuit |
JP4282581B2 (ja) * | 2004-09-29 | 2009-06-24 | 株式会社東芝 | 静電保護回路 |
US7609495B2 (en) * | 2006-10-31 | 2009-10-27 | Infineon Technologies Ag | Electrostatic discharge (ESD) protection arrangement and ESD protection method |
US7978449B2 (en) * | 2007-11-30 | 2011-07-12 | National Semiconductor Corporation | Integrated electrostatic discharge (ESD) protection circuitry for signal electrode |
-
2005
- 2005-10-25 US US11/257,839 patent/US7639463B2/en active Active
-
2006
- 2006-10-25 WO PCT/US2006/060207 patent/WO2007051114A2/en active Application Filing
- 2006-10-25 TW TW095139415A patent/TWI346435B/zh active
- 2006-10-25 JP JP2008538152A patent/JP2009513033A/ja not_active Abandoned
- 2006-10-25 EP EP06846146.6A patent/EP1949518A4/en not_active Ceased
- 2006-10-25 CN CN2006800400366A patent/CN101379672B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5973897A (en) * | 1997-07-09 | 1999-10-26 | National Semiconductor Corporation | Electrostatic discharge (ESD) protection circuit with reduced node capacitance |
US6665159B2 (en) * | 2000-02-21 | 2003-12-16 | Hitachi, Ltd. | Semiconductor integrated circuit device |
US6844596B2 (en) * | 2000-09-21 | 2005-01-18 | Mitsubishi Denki Kabushiki Kaisha | Si-MOS high-frequency semiconductor device |
Also Published As
Publication number | Publication date |
---|---|
TW200729660A (en) | 2007-08-01 |
WO2007051114A2 (en) | 2007-05-03 |
US7639463B2 (en) | 2009-12-29 |
TWI346435B (en) | 2011-08-01 |
US20070091526A1 (en) | 2007-04-26 |
CN101379672A (zh) | 2009-03-04 |
EP1949518A2 (en) | 2008-07-30 |
WO2007051114A3 (en) | 2008-08-28 |
JP2009513033A (ja) | 2009-03-26 |
EP1949518A4 (en) | 2017-04-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101379672B (zh) | 减少输入端子与功率轨之间的泄漏的设备和方法 | |
CN100490151C (zh) | 用于cmos静电放电保护的可控硅结构 | |
CN101114514A (zh) | 差分电路和包括该差分电路的输出缓冲器电路 | |
CN103760444A (zh) | 一种esd瞬态检测电路 | |
CN104635835A (zh) | 带隙基准电路 | |
CN104094523B (zh) | 高功率效率的跨导放大器设备和系统 | |
US8502567B2 (en) | Apparatus and method for protecting a semiconductor junction | |
CN104635836A (zh) | 带隙基准电路 | |
CN201398183Y (zh) | 功率开关驱动电路 | |
CN108322208A (zh) | 用于正负电压信号输入的信号接口及其信号接口电路 | |
CN218162431U (zh) | 一种双向电平转换电路 | |
CN101644938B (zh) | 低电压带隙基准源的安全启动电路 | |
CN116436448A (zh) | 断电隔离电路及具有断电隔离电路的模拟开关 | |
US20140118870A1 (en) | Connection device with electrostatic discharge protection | |
CN101841228B (zh) | 箝位保护电路及使用所述箝位保护电路的pfc控制电路 | |
CN105006476A (zh) | 一种静电保护电路及一种scr器件 | |
CN112821366B (zh) | 双向静电防护电路 | |
CN104518778A (zh) | 在低电压bicmos工艺中实现高电压io驱动器的技术 | |
CN213240454U (zh) | 一种星型三相负载短路检测装置 | |
CN105388951A (zh) | 带隙基准源电路 | |
CN108512539B (zh) | 一种宽带载波信号通道开关系统 | |
CN102811050B (zh) | 一种缓冲器和数字步进衰减器 | |
CN103430310A (zh) | 具有提高的切换速度及提高的交叉控制及增加的输出电压的互补达林顿射极跟随器 | |
CN101873410A (zh) | 视频信号输入电路 | |
CN219107285U (zh) | 互锁驱动电路及电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |