CN101187950A - 多重负载拓扑布线架构 - Google Patents
多重负载拓扑布线架构 Download PDFInfo
- Publication number
- CN101187950A CN101187950A CNA2006101568949A CN200610156894A CN101187950A CN 101187950 A CN101187950 A CN 101187950A CN A2006101568949 A CNA2006101568949 A CN A2006101568949A CN 200610156894 A CN200610156894 A CN 200610156894A CN 101187950 A CN101187950 A CN 101187950A
- Authority
- CN
- China
- Prior art keywords
- receiving end
- signal receiving
- signal
- tie point
- transmission
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0237—High frequency adaptations
- H05K1/0246—Termination of transmission lines
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0237—High frequency adaptations
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09218—Conductive traces
- H05K2201/09254—Branched layout
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10007—Types of components
- H05K2201/10022—Non-printed resistor
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Dc Digital Transmission (AREA)
- Structure Of Printed Boards (AREA)
Abstract
一种多重负载拓扑布线架构,应用于印刷电路板上的同一信号传送端多重信号接收端的布线,其中所述信号传送端经由一条主传输线连接至一第一连接点,所述第一连接点分别经由两条分支传输线连接至一第二连接点与一第一信号接收端,所述第二连接点再分别经由两条分支传输线连接至一第二信号接收端和一第三信号接收端,其中所述第二信号接收端与所述信号传送端间的距离较第一及第三信号接收端与所述信号传送端间的距离远,所述第二连接点与第二信号接收端间的传输线上串接一阻尼电阻。
Description
技术领域
本发明涉及一种多重负载拓扑布线架构,特别是涉及一种电脑主板上的多重负载拓扑布线架构。
背景技术
在印刷电路板上,由于元件摆放空间的限制,使得同一传输端的多重负载接收端分布的远近产生极大的差距,由于电脑主板上负载之间的距离分布不平衡,导致若干高频暂态信号从最远接收端反射到其他较近接收端,此时会在距离负载较近的接收端信号中产生非单调现象(non-monotonic),该现象会影响信号完整性,导致时序和数位运算错误。
针对多重负载的线路布线,现有的方法是在靠近信号传送端处串联一电阻,以匹配传送端输出电阻与传输线阻抗。如图1所示为现有的多重负载布线架构的示意图,接收端60、70、80、90泛指晶片装置与外加电路板等元件,Rs为串联在靠近信号传送端100处的电阻。然而在实际设计中,因为接收端晶片摆放位置的限制,各段传输线的长度相差较大,图1中接收端70距离信号传送端100较接收端60、80、90远,此时接收端70会将高频暂态信号反射到接收端60、80、90,并在接收端60、80、90产生非单调现象,影响了信号完整性并导致时序与数位运算错误。请参考图2,为现有的多重负载布线架构接收端上的波形图,其中信号曲线66、77、88、99分别对应为接收端60、70、80、90的信号仿真曲线,我们可以看到所述接收端60、80、90对应的信号仿真曲线66、88、99在上升期间产生严重的非单调现象,导致时序与数位运算错误。
发明内容
鉴于以上内容,有必要提供一种多重负载拓扑布线架构,用以减弱采用现有的多重负载布线架构所产生的非单调现象。
一种多重负载拓扑布线架构,应用于印刷电路板上的同一信号传送端多重信号接收端的布线,其中所述信号传送端经由一条主传输线连接至一第一连接点,所述第一连接点分别经由两条分支传输线连接至一第二连接点与一第一信号接收端,所述第二连接点再分别经由两条分支传输线连接至一第二信号接收端和一第三信号接收端,其中所述第二信号接收端与所述信号传送端间的距离较第一及第三信号接收端与所述信号传送端间的距离远,所述第二连接点与第二信号接收端间的传输线上串接一阻尼电阻。
相较现有技术,所述多重负载拓扑布线架构在距离信号发送端最远接收端的连接传输线上串接一电阻,有效的减弱了高速印刷电路板上信号接收端所接收到的信号的非单调现象,提高了信号的传输品质。
附图说明
下面结合附图及较佳实施方式对本发明作进一步详细描述:
图1是现有的多重负载布线架构的示意图。
图2是现有的多重负载布线架构接收端上的波形图。
图3是本发明多重负载拓扑布线架构较佳实施方式的示意图。
图4是本发明多重负载拓扑布线架构较佳实施方式接收端上的波形图。
具体实施方式
请参考图3,为本发明多重负载拓扑布线架构较佳实施方式的示意图。在一印刷电路板中,一信号传送端50经由一条主传输线12连接至一第一连接点A,所述第一连接点A分别经由两条分支传输线13和14连接至一第二连接点B与一第一信号接收端10,所述第二连接点B再分别经由两条分支传输线15、16连接至一第二信号接收端20和一第三连接点C,所述第三连接点C再分别经由两条分支传输线17、18连接至一第三信号接收端30和一第四信号接收端40,其中所述第二信号接收端20与所述信号传送端50间的距离较第一、第三及第四信号接收端10、30、40与所述信号传送端50间的距离远。所述第一连接点A与第二连接点B间的传输线13上串接一阻尼电阻Rs1,所述第二连接点B与第二信号接收端20间的传输线15上串接一阻尼电阻Rs2,所述阻尼电阻Rs1和Rs2的阻值应与其所在传输线的阻抗相匹配,在本发明的较佳实施方式中Rs1和Rs2的阻值分别为22欧姆和56欧姆。
在本发明多重负载拓扑布线架构的较佳实施方式中,所述信号传送端50发出的信号沿所述主传输线12传递,经过所述连接点A后分别沿所述分支传输线13和14向所述第二连接点B和所述第一信号接收端10传递,传递至所述第二连接点B的信号又分别沿所述分支传输线15、16向所述第二信号接收端20、第三连接点C传递,传递至所述第三连接点C的信号又分别沿所述分支传输线17、18向所述第三信号接收端30和第四信号接收端40传递。此时所述阻尼电阻Rs2可有效衰减进入第二信号接收端20的电压信号,因而降低了所述第二信号接收端20反射回传的信号,使得所述第一信号接收端10、第三信号接收端30和第四信号接收端40的信号品质得以提升,信号的非单调现象大大减弱,同时阻尼电阻Rs1进一步衰减远端反射回传信号对第一信号接收端10的影响。
请参阅图4,为本发明多重负载拓扑布线架构较佳实施方式接收端上的波形图。其中信号曲线11、22、33、44分别对应接收端10、20、30、40的信号仿真曲线,从图4中可以看到本发明多重负载拓扑布线架构的较佳实施方式中,所述第一信号接收端10、第三信号接收端30和所述第四信号接收端40所接收到的信号的非单调现象已经明显减弱,信号质量较好。
在以上具体实施方式中,在信号传送端与信号接收端的连接中采用了多重负载拓扑布线架构,但本发明不仅限于此,本印刷电路板的布线架构还可以应用到其他的单信号传送端多信号接收端或多传送端多接收端的电路结构中。
Claims (5)
1.一种多重负载拓扑布线架构,应用于印刷电路板上的同一信号传送端多重信号接收端的布线,其中所述信号传送端经由一条主传输线连接至一第一连接点,所述第一连接点分别经由两条分支传输线连接至一第二连接点与一第一信号接收端,所述第二连接点再分别经由两条分支传输线连接至一第二信号接收端和一第三信号接收端,其中所述第二信号接收端与所述信号传送端间的距离较第一及第三信号接收端与所述信号传送端间的距离远,其特征在于:所述第二连接点与第二信号接收端间的传输线上串接一阻尼电阻。
2.如权利要求1所述的多重负载拓扑布线架构,其特征在于:所述第一连接点与第二连接点间的传输线上串接另一阻尼电阻。
3.如权利要求2所述的多重负载拓扑布线架构,其特征在于:所述第一连接点与第二连接点间的传输线上所串接的阻尼电阻的阻值为22欧姆。
4.如权利要求1至3中任意一项所述的多重负载拓扑布线架构,其特征在于:所述第二连接点与第二信号接收端间的传输线上所串接的阻尼电阻的阻值为56欧姆。
5.如权利要求1至3中任意一项所述的多重负载拓扑布线架构,其特征在于:一第四信号接收端经由一条分支传输线连接到所述第二连接点与第三信号接收端之间的传输线上,所述第二信号接收端与所述信号传送端间的距离较所述第四信号接收端与所述信号传送端间的距离远。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2006101568949A CN100561487C (zh) | 2006-11-17 | 2006-11-17 | 具有多重负载拓扑布线架构的印刷电路板 |
US11/838,238 US7843281B2 (en) | 2006-11-17 | 2007-08-14 | Circuit topology for multiple loads |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2006101568949A CN100561487C (zh) | 2006-11-17 | 2006-11-17 | 具有多重负载拓扑布线架构的印刷电路板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101187950A true CN101187950A (zh) | 2008-05-28 |
CN100561487C CN100561487C (zh) | 2009-11-18 |
Family
ID=39416360
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2006101568949A Expired - Fee Related CN100561487C (zh) | 2006-11-17 | 2006-11-17 | 具有多重负载拓扑布线架构的印刷电路板 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7843281B2 (zh) |
CN (1) | CN100561487C (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101887712A (zh) * | 2009-05-15 | 2010-11-17 | 鸿富锦精密工业(深圳)有限公司 | Rgb信号过驱动拓扑架构 |
CN102958268A (zh) * | 2011-08-30 | 2013-03-06 | 鸿富锦精密工业(深圳)有限公司 | 印刷电路板 |
CN102957411A (zh) * | 2011-08-25 | 2013-03-06 | 鸿富锦精密工业(深圳)有限公司 | 多负载拓扑硬件架构 |
WO2024016934A1 (zh) * | 2022-07-21 | 2024-01-25 | 中国第一汽车股份有限公司 | 放电电阻的电路及其设计方法、装置、设备以及介质 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2017037409A (ja) * | 2015-08-07 | 2017-02-16 | キヤノン株式会社 | プリント回路板 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3904990A (en) * | 1974-06-07 | 1975-09-09 | Hazeltine Corp | N-way power divider with remote isolating resistors |
US4356462A (en) * | 1980-11-19 | 1982-10-26 | Rca Corporation | Circuit for frequency scan antenna element |
US4460877A (en) * | 1982-11-22 | 1984-07-17 | International Telephone And Telegraph Corporation | Broad-band printed-circuit balun employing coupled-strip all pass filters |
US4556856A (en) * | 1984-09-18 | 1985-12-03 | Rca Corporation | Planar, lumped element, matched N-way power divider |
EP0341944A3 (en) | 1988-05-10 | 1991-06-26 | Gec Plessey Telecommunications Limited | Improvements in or relating to methods of and apparatus for registration |
US5126704A (en) * | 1991-04-11 | 1992-06-30 | Harris Corporation | Polyphase divider/combiner |
US5579357A (en) * | 1995-03-20 | 1996-11-26 | General Electric Company | Transmission line using a phase splitter for high data rate communication in a computerized tomography system |
JP2000307313A (ja) * | 1999-04-16 | 2000-11-02 | Mitsubishi Electric Corp | 電力分配合成器 |
US6518663B1 (en) * | 1999-08-30 | 2003-02-11 | Texas Instruments Incorporated | Constant impedance routing for high performance integrated circuit packaging |
US6600384B2 (en) * | 2001-05-18 | 2003-07-29 | Endwave Corporation | Impedance-compensating circuit |
JP2003108512A (ja) * | 2001-09-27 | 2003-04-11 | Elpida Memory Inc | データバス配線方法、メモリシステム及びメモリモジュール基板 |
US7199681B2 (en) * | 2002-04-19 | 2007-04-03 | Intel Corporation | Interconnecting of digital devices |
US6922169B2 (en) * | 2003-02-14 | 2005-07-26 | Andrew Corporation | Antenna, base station and power coupler |
US8763063B2 (en) * | 2004-06-01 | 2014-06-24 | Time Warner Cable Enterprises Llc | Controlled isolation splitter apparatus and methods |
WO2006065647A2 (en) * | 2004-12-15 | 2006-06-22 | Rf Magic, Inc. | Tuner design and system for lossless interconnect of multiple tuners |
CN100405336C (zh) * | 2004-12-25 | 2008-07-23 | 鸿富锦精密工业(深圳)有限公司 | 高速印刷电路板中传输线的布线架构 |
JP4371065B2 (ja) * | 2005-03-03 | 2009-11-25 | 日本電気株式会社 | 伝送線路、通信装置及び配線形成方法 |
US7492146B2 (en) * | 2005-05-16 | 2009-02-17 | Teradyne, Inc. | Impedance controlled via structure |
-
2006
- 2006-11-17 CN CNB2006101568949A patent/CN100561487C/zh not_active Expired - Fee Related
-
2007
- 2007-08-14 US US11/838,238 patent/US7843281B2/en active Active - Reinstated
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101887712A (zh) * | 2009-05-15 | 2010-11-17 | 鸿富锦精密工业(深圳)有限公司 | Rgb信号过驱动拓扑架构 |
CN101887712B (zh) * | 2009-05-15 | 2014-12-17 | 深圳市齐创美科技有限公司 | Rgb信号过驱动拓扑装置 |
CN102957411A (zh) * | 2011-08-25 | 2013-03-06 | 鸿富锦精密工业(深圳)有限公司 | 多负载拓扑硬件架构 |
CN102958268A (zh) * | 2011-08-30 | 2013-03-06 | 鸿富锦精密工业(深圳)有限公司 | 印刷电路板 |
WO2024016934A1 (zh) * | 2022-07-21 | 2024-01-25 | 中国第一汽车股份有限公司 | 放电电阻的电路及其设计方法、装置、设备以及介质 |
Also Published As
Publication number | Publication date |
---|---|
US20080116994A1 (en) | 2008-05-22 |
CN100561487C (zh) | 2009-11-18 |
US7843281B2 (en) | 2010-11-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102056400B (zh) | 印刷电路板 | |
US7916497B2 (en) | Printed circuit board and differential signaling structure | |
CN101631425B (zh) | 电路板及其共存布线方法 | |
CN100561487C (zh) | 具有多重负载拓扑布线架构的印刷电路板 | |
JP2008130976A (ja) | プリント配線基板 | |
US8933718B2 (en) | Signal distribution structure and method for distributing a signal | |
CN103294423A (zh) | 包括信号发射电路的芯片、芯片间通信系统及其配置方法 | |
Engin et al. | Power transmission lines: A new interconnect design to eliminate simultaneous switching noise | |
US7746195B2 (en) | Circuit topology for multiple loads | |
CN101170866A (zh) | 印刷电路板 | |
US7307492B2 (en) | Design, layout and method of manufacture for a circuit that taps a differential signal | |
US8604351B2 (en) | Printed circuit board with circuit topology | |
CN102348323A (zh) | 电路板 | |
Anish et al. | Minimization of crosstalk in high speed PCB | |
CN203675437U (zh) | 电路板及具有此电路板的电子装置 | |
CN114025465A (zh) | 一种带隔离结构的pcb板 | |
US20140119422A1 (en) | Multi-stage equalizer | |
US8456457B2 (en) | Printed circuit board | |
JP2016207834A (ja) | 印刷配線板 | |
CN219555246U (zh) | 一种设置有差分信号走线的印刷电路板 | |
US20130049461A1 (en) | Circuit topology of printed circuit board | |
CN220292254U (zh) | 一种改善阻抗的pcie金手指结构 | |
CN210641126U (zh) | 一种pcb板 | |
JP5305717B2 (ja) | マルチポイント接続信号伝送回路 | |
US11304289B1 (en) | Method and apparatus for near-end crosstalk reduction |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20091118 Termination date: 20141117 |
|
EXPY | Termination of patent right or utility model |