CN101183139A - 一种基于jtag接口的单板及其设计方法 - Google Patents

一种基于jtag接口的单板及其设计方法 Download PDF

Info

Publication number
CN101183139A
CN101183139A CNA2007101767858A CN200710176785A CN101183139A CN 101183139 A CN101183139 A CN 101183139A CN A2007101767858 A CNA2007101767858 A CN A2007101767858A CN 200710176785 A CN200710176785 A CN 200710176785A CN 101183139 A CN101183139 A CN 101183139A
Authority
CN
China
Prior art keywords
jtag
interface
chip
test
isolation resistance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2007101767858A
Other languages
English (en)
Other versions
CN101183139B (zh
Inventor
李璞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ZTE Corp
Original Assignee
ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZTE Corp filed Critical ZTE Corp
Priority to CN2007101767858A priority Critical patent/CN101183139B/zh
Publication of CN101183139A publication Critical patent/CN101183139A/zh
Application granted granted Critical
Publication of CN101183139B publication Critical patent/CN101183139B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

本发明公开了一种基于JTAG接口的单板,该单板包括至少两个JTAG芯片,所述JTAG芯片携带JTAG接口,该JTAG接口包括测试数据输入线接口、测试数据输出线接口、测试时钟输入接口、测试模式选择输入接口和测试复位输入线接口,所述JTAG芯片间测试数据输出线接口和测试数据输入线接口互相串接以形成边界扫描链,并且边界扫描链上的每个JTAG芯片根据隔离要求配备和连接隔离器件。相应地,本发明还提供一种基于JTAG接口的单板设计方法。借此,本发明实现了对工作不可靠的JTAG芯片进行兼容设计,从而保证JTAG芯片工作和测试的可靠性。

Description

一种基于JTAG接口的单板及其设计方法
技术领域
本发明涉及电子通讯技术领域,尤其涉及一种基于JTAG(Joint Test ActionGroup,联合测试行动组合)接口的单板及其设计方法。
背景技术
随着科学技术的发展,电子通讯产品的系统集成化程度越来越高、物理尺寸越来越小,由此可供进行电路测试的结点间距越来越小,有的甚至完全成为隐性结点,比如BGA(Ball Grid Array,球栅阵列封装)封装器件。
在上述情况下,若只是使用探针、针床等传统测试设备则无法对所述电子通讯产品进行有效的测试,而且其还会带来开发电子系统时测试成本的不断上升,测试周期的加长以及其它不可测的情况。
为此,JTAG(Joint Test Action Group,联合测试行动组合)起草了BST(Board Scan Test,边界扫描测试)规范,该规范后来被制定为IEEE1149.1标准。由IEEE-1149.1标准规定的边界扫描是测试PCB(print circuit board,印制电路板)板上IC(integrated circuit,集成电路)之间互连的综合测试方法。边界扫描的基本思想是:在靠近器件的每一个I/O(Input/Output,输入/输出)管脚处,增加一个移位寄存器单元和锁存器单元。在测试期间,这些寄存器单元用于控制输入管脚的状态,并读出输出管脚的状态。在正常工作期间,这些附加的移位寄存器单元不影响电路的工作。
JTAG接口是符合IEEE STD 1149.1的测试接口,该接口是芯片制造商为开发者预留的在线仿真口,同时也是边界扫描测试技术的一种应用。目前的传输系统中,各种单板使用的芯片,比如一般的CPU(central processing unit,中央处理器)、EPLD(EEPROM-based programmable logic devices,电可擦除可编程逻辑器件)、FPGA(Field Programmable Gate Array,现场可编程逻辑阵列)以及一些专用芯片等都提供了符合IEEE 1149.1的JTAG接口。为方便起见,本发明以下将所述带有JTAG接口的芯片简称为JTAG芯片。
图1是通用的JTAG芯片结构模块示意图,所述JTAG芯片包括:TAP(TestAccess Port,测试存取通道)、TAP控制器100、IR寄存器(Instruction Register,指令寄存器)101、TDR寄存器(Test Data Register,测试数据寄存器)。其中,
TAP是一个通用的端口,通过TAP可以访问芯片提供的所有TDR寄存器和IR寄存器。该TAP包括5个用于完成边界扫描测试的接口:TCK(Test Clock,测试时钟输入)接口102,TMS(Test Mode Select,测试模式选择输入)接口103、TDI(Test Date input,测试数据输入线)接口104、TDO(Test Date Output,测试数据输出线)接口105和TRST*(Test Reset,测试复位输入线)接口106。TCK接口102与系统的时钟无关,是个独立的基本的时钟源;TMS接口103用于通过其状态来控制TAP控制器;TDI接口104是IR寄存器的指令和TDR寄存器的数据的串行输入端,在TCK的上升沿被采样,结果送到相应的JTAG寄存器;TDO接口105是IR寄存器的指令和TDR寄存器的数据的串行输出端,在TCK的下降沿被输送到TDO;TRST*接口106在低电平时有效,用于对TAP控制器进行复位。异步复位时,TRST*接口106产生一个持续时间足够长的‘0’信号对TAP控制器进行异步复位。TRST*接口106可选,不是所有的带有JTAG接口的芯片都有该TRST*接口106。TAP控制器100,用于对所有的TAP进行控制。IR寄存器101,用于实现对TDR寄存器的控制。TDR寄存器包括BSR(Boundary-Scan Register,边界扫描寄存器)107、BR(BypassRegister,旁路寄存器)108和DIR(Device Identification Register,器件识别寄存器)109。其中,BSR寄存器107构成边界扫描路径,用于存放测试数据和测试结果,由串行移位级和并行锁存级组成;BR寄存器108可旁路其它移位寄存器,而获得TDI到TDO最短的扫描路径。
JTAG接口的测试方法是基于边界扫描的测试方法,其可以实现对各个JTAG芯片的分别测试。为此,基于JTAG接口的测试方法可以被引入单板测试如单板焊接质量、元件之间的互连正确性等生产检验、单板维修虚焊等检查中来提高板卡的生产质量,而基于JTAG接口的电路设计也随之成为关系到单板可测性,以及稳定性和可靠性的重要因素。
现有的基于JTAG接口的单板在硬件实现上是将内部所有JTAG芯片通过JTAG接口串联在一起,形成一个边界扫描链,从而实现单板生产测试。但是由于JTAG接口在集成电路正常工作时,可以控制其接口状态,如不对JTAG接口做任何处理,由于系统的干扰,可能使JTAG接口出现错误操作,影响芯片及其接口的工作状态,造成芯片不能正常工作,给产品的稳定性和可靠性带来隐患,而某些芯片的JTAG接口并没有完全按照IEEE Std 1149.1设计,按照现有的测试方法串接在边界扫描链中会对整个系统带来极大的影响,另外,对现有的基于JTAG接口的单板对复位接口的处理不够灵活,这样会导致电路在正常工作和JTAG测试时是不同的电路,测试相对变得复杂,或者整个边界扫描链工作不可靠,背离了设计的初衷。
综上可知,现有的基于JTAG接口的单板的设计技术,在实际使用上,显然存在不便与缺陷,所以有必要加以改进。
发明内容
针对上述的缺陷,本发明的第一目的在于提供一种基于JTAG接口的单板,该单板可以保证JTAG芯片工作和测试的可靠性。
本发明的第二目的在于提供一种基于JTAG接口的单板设计方法,该方法可以保证JTAG芯片工作和测试的可靠性。
为了实现上述第一目的,本发明提供一种基于JTAG接口的单板,该单板包括至少两个JTAG芯片,所述JTAG芯片携带JTAG接口,该JTAG接口包括测试数据输入线接口、测试数据输出线接口、测试时钟输入接口、测试模式选择输入接口和测试复位输入线接口,所述JTAG芯片间测试数据输出线接口和测试数据输入线接口互相串接以形成边界扫描链,并且边界扫描链上的每个JTAG芯片根据隔离要求配备和连接隔离器件。
根据本发明基于JTAG接口的单板,所述隔离器件包括隔离电阻,该隔离电阻为零欧姆电阻。
根据本发明基于JTAG接口的单板,当需要隔离一JTAG芯片,在该JTAG芯片的测试数据输出线接口和测试复位输入线接口间配备和连接所述隔离电阻。
根据本发明基于JTAG接口的单板,所述隔离电阻包括第一隔离电阻和第二隔离电阻;或者所述隔离电阻包括第二隔离电阻和第三隔离电阻;或者所述隔离电阻包括第一隔离电阻、第二隔离电阻和第三隔离电阻。
根据本发明基于JTAG接口的单板,在JTAG芯片的测试数据输出线接口和测试复位输入线接口间配备一个第二隔离电阻和/或在JTAG芯片的测试数据输出线接口和测试复位输入线接口上分别配备一个第二隔离电阻,并在需要隔离该JTAG芯片时连接该第二隔离电阻。
根据本发明基于JTAG接口的单板,当边界扫描链的JTAG芯片具有JTAG接口下载功能时,对该JTAG芯片预留JTAG接口下载插座。
根据本发明基于JTAG接口的单板,当边界扫描链的JTAG芯片具有JTAG接口下载功能时,在该JTAG芯片的测试数据输出线接口和测试复位输入线接口上分别配备一个第一隔离电阻和第二隔离电阻,并在该JTAG芯片处于非下载状态和需要隔离该JTAG芯片时,连接该第一隔离电阻和第二隔离电阻;和/或
在该JTAG芯片的测试数据输出线接口和测试复位输入线接口间配备一个第二隔离电阻和在该JTAG芯片的测试数据输出线接口和测试复位输入线接口上分别配备一个第一隔离电阻,并在该JTAG芯片处于非下载状态和需要隔离该JTAG芯片时,连接该第一隔离电阻和第二隔离电阻。
根据本发明基于JTAG接口的单板,当边界扫描链上的JTAG芯片不具有JTAG接口下载功能时,在该JTAG芯片的测试数据输出线接口和测试复位输入线接口上分别配备一个第二隔离电阻和在该JTAG芯片的测试数据输出线接口配备一个第三隔离电阻,并在需要隔离该JTAG芯片时,连接该第二隔离电阻和第三隔离电阻;和/或
在该JTAG芯片的测试数据输出线接口和测试复位输入线接口间配备一个第二隔离电阻和在该JTAG芯片的测试数据输出线接口配备一个第三隔离电阻,并在需要隔离该JTAG芯片时,连接该第二隔离电阻和第三隔离电阻。
根据本发明基于JTAG接口的单板,所述单板进一步包括:
复位电路,用于在单板上电后对JTAG芯片所携带JTAG接口进行复位。
根据本发明基于JTAG接口的单板,所述复位电路进一步包括:
复位器件,用于对在单板上电后对JTAG芯片所携带JTAG接口进行复位。
根据本发明基于JTAG接口的单板,所述复位电路进一步包括:
与门电路,用于保证所述复位器件对JTAG芯片所携带JTAG接口的正确复位。
根据本发明基于JTAG接口的单板,所述与门电路包括第一二极管和第二二极管,该第一和第二二极管的阴极与边界扫描链上的每个JTAG芯片的测试复位输入线接口相连,且第一二极管的阳极与复位器件的复位输出端口和单板的中央处理单元复位输入端口相连。
根据本发明基于JTAG接口的单板,所述第一二极管和第二二极管为肖特基二极管,规格型号为BAT54SLT1。
根据本发明基于JTAG接口的单板,所述单板进一步包括:
JTAG边界扫描插座,用于对边界扫描链上的每个JTAG芯片进行测试。
根据本发明基于JTAG接口的单板,所述JTAG边界扫描插座包括测试复位输入线接口、测试模式选择输入接口、测试时钟输入接口和测试数据输入线;
所述测试复位输入线接口与第二二极管的阳极相连;
所述测试模式选择输入接口、测试时钟输入接口和测试数据输入线分别与JTAG测试链上的每个JTAG芯片的测试模式选择输入接口、测试时钟输入接口和测试数据输入线相连。
根据本发明基于JTAG接口的单板,所述测试模式选择输入接口、测试时钟输入接口和测试数据输入线接口上分别连接上拉电阻。
根据本发明基于JTAG接口的单板,根据边界扫描链上的测试器件个数调整上拉电阻的阻值。
根据本发明基于JTAG接口的单板,当边界扫描链上的JTAG芯片个数小于8时,所述上拉电阻的阻值为4.7K。
为了实现上述第二目的,本发明提供一种基于JTAG接口的单板设计方法,该单板包括至少两个JTAG芯片,所述JTAG芯片携带JTAG接口,该JTAG接口包括测试数据输入线接口、测试数据输出线接口、测试时钟输入接口、测试模式选择输入接口和测试复位输入线接口,所述方法包括如下步骤:
A、将所述JTAG芯片间测试数据输出线接口和测试数据输入线接口互相串接以形成边界扫描链;
B、根据隔离要求为边界扫描链上的每个JTAG芯片配备和连接隔离器件。
根据本发明的方法,所述步骤A进一步包括:
A1、将所述JTAG芯片间测试数据输出线接口和测试数据输入线接口互相串接以形成边界扫描链;
A2、在单板上增加复位电路以在该单板上电后对JTAG芯片所携带JTAG接口进行复位。
本发明通过在单板中将JTAG芯片间测试数据输出线接口和测试数据输入线接口互相串接以形成边界扫描链,并且边界扫描链上的每个JTAG芯片根据隔离要求配备和连接隔离器件,实现了对工作不可靠的JTAG芯片进行兼容设计,从而保证JTAG芯片工作和测试的可靠性。并且,本发明通过在单板中加入复位电路,实现了单板的正常工作。
附图说明
图1是通用的JTAG芯片结构模块示意图;
图2a和图2b是本发明提供的基于JTAG接口的单板电路图;
图3是本发明提供的JTAG边界扫描插座信号定义图;
图4是本发明提供的基于JTAG接口的单板设计方法流程图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
本发明的基本思想是:在单板中将JTAG芯片间测试数据输出线接口和测试数据输入线接口互相串接以形成边界扫描链,并且边界扫描链上的每个JTAG芯片根据隔离要求配备和连接隔离器件。
本发明提供的基于JTAG接口的单板如图2a和图2b所示,该单板包括多个携带JTAG接口的JTAG芯片:IC1、IC2……ICm和ICn。所述JTAG芯片可以为FPGA芯片如IC2,也可以为CPLD(Complex Programmable LogicDevice,复杂可编程逻辑器件)如IC1,或者是其它具有JTAG接口的CPU等芯片。所述JTAG接口符合IEEE Std 1149.1标准,包括TDI接口、TDO接口、TMS接口、TCK接口和TRST接口。与现有技术相同,所述TCK接口是个独立的基本的时钟源;TMS接口用于通过其状态来控制TAP控制器;TDI接口是指令和数据的串行输入端,在TCK的上升沿被采样,结果送到相应的JTAG寄存器;TDO接口是指令和数据的串行输出端,在TCK的下降沿被输送到TDO;TRST接口在低电平时有效,用于对TAP控制器进行复位。异步复位时,TRST接口产生一个持续时间足够长的‘0’信号对TAP控制器进行异步复位。
参见图2a,所述IC1、IC2……ICm和ICn间的TDI接口和TDO接口互相串接以形成边界扫描链,所述边界扫描链也称为JTAG菊花链。当JTAG芯片为可编程逻辑器件串接形成边界扫描链时,该边界扫描链上JTAG芯片的最多数目要遵守厂家手册的要求,并且当JTAG接口电平不相同的JTAG芯片串接在同一边界扫描链时还需要考虑接口电平的匹配转换。
所述IC1、IC2……ICm和ICn的TMS接口、TCK接口和TRST接口并接到一起统一连接到JTAG边界扫描插座J3,所述JTAG边界扫描插座J3主要是用于对边界扫描链上的每个JTAG芯片即IC1、IC2……ICm和ICn芯片进行测试。在所有的单板,所述JTAG边界扫描插座J3必须使用统一的con2X7插座,其信号定义如图3所示,包括:电源VCC接口、TRST接口、TDI接口、TDO接口、TMS接口、TCK接口以及多个GND接地接口。JTAG边界扫描插座J3根据JTAG接口类型与IC1、IC2……ICm和ICn相连。本发明中,所述JTAG边界扫描插座J3的TMS接口、TCK接口和TDI接口分别连接上拉电阻R4,所述上拉电阻R4的一端与电源VCC相连,如图2b所示。该上拉电阻R4用于在单板内统一上拉IC1、IC2……ICm和ICn芯片的TMS接口、TCK接口和TDI接口。在测试过程中,若发现对于明确要求TCK接口下拉的JTAG芯片,则可以通过配置和连接隔离电阻将该JTAG芯片进行旁路或隔离。本发明是根据边界扫描链上的测试器件个数调整上拉电阻的阻值,具体可通过理论计算和实际测试确定。当边界扫描链上的JTAG芯片个数小于8时,所述上拉电阻的阻值优选地为4.7K。
考虑到单板研发时对可编程逻辑器件下载的应用,本发明中为具有JTAG接口下载功能的JTAG芯片IC1和JTAG芯片IC2分别预留JTAG管脚下载插座J1和JTAG管脚下载插座J2,可参见图2a。所述JTAG管脚下载插座J1和J2的接插件和信号定义由设计人员根据JTAG芯片的要求和下载电缆的情况自行规定。
考虑到个别JTAG芯片器件有可能不能与其它JTAG芯片器件互通JTAG测试信号的情况,为了不影响整个边界扫描测试链的正常功能,本发明边界扫描链上的每个JTAG芯片上根据隔离要求配备和连接隔离器件。所述隔离器件为但不限于隔离电阻。所述隔离电阻优选地为零欧姆电阻。当需要隔离一JTAG芯片,在该JTAG芯片的TDO接口和TDI接口间配备和连接所述隔离电阻。本发明所述的隔离电阻包括第一隔离电阻R1和第二隔离电阻R2;或者所述隔离电阻包括第二隔离电阻R2和第三隔离电阻R3;或者所述隔离电阻包括第一隔离电阻R1、第二隔离电阻R2和第三隔离电阻R3。其中,
第一隔离电阻R1只配备给具有JTAG接口下载功能的JTAG芯片IC1和IC2,用于在单板研发调试时即IC1和IC2处于下载状态时,将IC1和IC2从边界扫描测试链中隔离出来,方便单独通过JTAG管脚下载插座J1、J2下载。
第二隔离电阻R2配备给边界扫描链上的所有的JTAG芯片;第三隔离电阻R3配备给不具有JTAG接口下载功能的JTAG芯片ICm和ICn;所述第二隔离电阻R2和第三隔离电阻R3用于在保证整个边界扫描测试链的正常工作。
具体而言,当边界扫描链的JTAG芯片具有JTAG接口下载功能时如IC1和IC2,在该JTAG芯片的TDO接口和TDI接口上分别配备一个第一隔离电阻R1和第二隔离电阻R2,并在该JTAG芯片处于非下载状态和需要隔离该JTAG芯片时,连接该第一隔离电阻R1和第二隔离电阻R2。考虑到要使PCB上信号分叉尽可能短,所述第一隔离电阻R1和第二隔离电阻R2在PCB上要尽量靠近JTAG芯片的TDO接口和TDI接口。当JTAG芯片的TDO接口和TDI接口相距很近时,可以在JTAG芯片只配备一个第二隔离电阻R2,即在该JTAG芯片的TDO接口和TDI接口间配备一个第二隔离电阻R2和在该JTAG芯片的TDO接口和TDI接口分别配备一个第一隔离电阻R1,并在该JTAG芯片处于非下载状态和需要隔离该JTAG芯片时,连接该第一隔离电阻R1和第二隔离电阻R2。
对于边界扫描链上不具有JTAG接口下载功能的JTAG芯片如ICm和ICn而言,在该JTAG芯片的TDO接口和TDI接口上分别配备一个第二隔离电阻R2和在该JTAG芯片的TDO接口配备一个第三隔离电阻R3,并在需要隔离该JTAG芯片时,连接该第二隔离电阻R2和第三隔离电阻R3。同样地,所述第二隔离电阻R2在PCB上要尽量靠近JTAG芯片的TDO接口和TDI接口;所述第三隔离电阻R3在PCB上要尽量靠近JTAG芯片的TDO接口。当JTAG芯片的TDO接口和TDI接口相距很近时,可以在JTAG芯片只配备一个第二隔离电阻R2,即在JTAG芯片的TDO接口和TDI接口间配备一个第二隔离电阻R2和在该JTAG芯片的TDO接口配备一个第三隔离电阻R3,并在需要隔离该JTAG芯片时,连接该第二隔离电阻R2和第三隔离电阻R3。
为了保证单板上电后能对各芯片的JTAG接口进行可靠的复位,本发明在单板上外加一个复位电路,如图2b所示,该复位电路包括复位器件和与门电路。其中,
复位器件,用于在单板上电后对JTAG芯片所携带JTAG接口进行复位。本发明中,所述复位器件优选为专用的复位芯片。作为本发明的一种实施方式,参见图2b,该复位芯片为MAX706/704,包括MR接口和Rst_Out*(复位输出接口)接口。其中,Rst_Out*接口通过一上拉电阻与电源VCC和单板CPU的Rst_in*(复位输入)接口相连。本发明可以通过上电复位或MR低触发复位的方式对JTAG芯片所携带JTAG接口进行复位,但无论是上述上电复位还是MR低触发复位方式,在MAX706/704Rst_Out*接口都会产生一个大于200ms低脉冲,通过该脉冲可以保证JTAG接口的可靠复位。
与门电路,用于保证所述复位器件对JTAG芯片所携带JTAG接口的正确复位。由于单板CPU的Rst_in*接口与MAX706/704的Rst_Out*接口相连,通过所述与门电路可以保证采用JTAG边界扫描插座J3调试时,只会对边界扫描链的JTAG芯片的JTAG接口进行复位,而不会引起CPU整个芯片的误复位。本发明中,所述与门电路包括第一二极管D1和第二二极管D2,该第一和第二二极管D1和D2的阴极与边界扫描链上的每个JTAG芯片的Trst接口相连,且第一二极管D1的阳极与MAX706/704的Rst_Out*接口和单板CPU的Rst_in*接口相连,第二二极管D2的阳极与JTAG边界扫描插座J3的TRST接口管脚相连。为了保证复位时,JTAG边界扫描插座J3的TRST接口得到尽量低的电平,所述第一二极管D1和第二二极管D2的导通压降要求尽量小。优选地,所述二极管D1和第二二极管D2为肖特基二极管,规格型号为BAT54SLT1。该规格型号的技术参数如下:最大前向电流200mA,反向电压30V,前向导通电压和电流为0.4V@10mA。
图4是本发明提供的基于JTAG接口的单板设计方法流程图,该方法用于设计如图2a和图2b所示的单板,该单板包括至少两个JTAG芯片,所述JTAG芯片携带JTAG接口,该JTAG接口包括TDI接口、TDO和TRST接口,所述方法包括如下:
步骤S401,将所述JTAG芯片间TDI接口、TDO接口互相串接以形成边界扫描链,如图2a。
步骤S402,在单板上增加复位电路以在该单板上电后对JTAG芯片所携带JTAG接口进行复位。所述复位电路包括复位器件和与门电路,具体可参见图2b。
步骤S403,根据隔离要求为边界扫描链上的每个JTAG芯片配备和连接隔离器件。
通过上述步骤设计出来的基于JTAG接口的单板可以保证单板有效的完成JTAG测试,同时不影响单板的正常工作。
综上可知,本发明通过在单板中将JTAG芯片间测试数据输出线接口和测试数据输入线接口互相串接以形成边界扫描链,并且边界扫描链上的每个JTAG芯片根据隔离要求配备和连接隔离器件,实现了对工作不可靠的JTAG芯片进行兼容设计,从而保证JTAG芯片工作和测试的可靠性。并且,本发明通过在单板中加入复位电路,实现了单板的正常工作。
当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员当可根据本发明作出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。

Claims (20)

1.一种基于JTAG接口的单板,该单板包括至少两个JTAG芯片,所述JTAG芯片携带JTAG接口,该JTAG接口包括测试数据输入线接口、测试数据输出线接口、测试时钟输入接口、测试模式选择输入接口和测试复位输入线接口,其特征在于,所述JTAG芯片间测试数据输出线接口和测试数据输入线接口互相串接以形成边界扫描链,并且边界扫描链上的每个JTAG芯片根据隔离要求配备和连接隔离器件。
2.根据权利要求1所述的单板,其特征在于,所述隔离器件包括隔离电阻,该隔离电阻为零欧姆电阻。
3.根据权利要求2所述的单板,其特征在于,当需要隔离一JTAG芯片,在该JTAG芯片的测试数据输出线接口和测试复位输入线接口间配备和连接所述隔离电阻。
4.根据权利要求3所述的单板,其特征在于,所述隔离电阻包括第一隔离电阻和第二隔离电阻;或者所述隔离电阻包括第二隔离电阻和第三隔离电阻;或者所述隔离电阻包括第一隔离电阻、第二隔离电阻和第三隔离电阻。
5.根据权利要求4所述的单板,其特征在于,在JTAG芯片的测试数据输出线接口和测试复位输入线接口间配备一个第二隔离电阻和/或在JTAG芯片的测试数据输出线接口和测试复位输入线接口上分别配备一个第二隔离电阻,并在需要隔离该JTAG芯片时连接该第二隔离电阻。
6.根据权利要求5所述的单板,其特征在于,当边界扫描链的JTAG芯片具有JTAG接口下载功能时,对该JTAG芯片预留JTAG接口下载插座。
7.根据权利要求5所述的单板,其特征在于,当边界扫描链的JTAG芯片具有JTAG接口下载功能时,在该JTAG芯片的测试数据输出线接口和测试复位输入线接口上分别配备一个第一隔离电阻和第二隔离电阻,并在该JTAG芯片处于非下载状态和需要隔离该JTAG芯片时,连接该第一隔离电阻和第二隔离电阻;和/或
在该JTAG芯片的测试数据输出线接口和测试复位输入线接口间配备一个第二隔离电阻和在该JTAG芯片的测试数据输出线接口和测试复位输入线接口上分别配备一个第一隔离电阻,并在该JTAG芯片处于非下载状态和需要隔离该JTAG芯片时,连接该第一隔离电阻和第二隔离电阻。
8.根据权利要求5所述的单板,其特征在于,当边界扫描链上的JTAG芯片不具有JTAG接口下载功能时,在该JTAG芯片的测试数据输出线接口和测试复位输入线接口上分别配备一个第二隔离电阻和在该JTAG芯片的测试数据输出线接口配备一个第三隔离电阻,并在需要隔离该JTAG芯片时,连接该第二隔离电阻和第三隔离电阻;和/或
在该JTAG芯片的测试数据输出线接口和测试复位输入线接口间配备一个第二隔离电阻和在该JTAG芯片的测试数据输出线接口配备一个第三隔离电阻,并在需要隔离该JTAG芯片时,连接该第二隔离电阻和第三隔离电阻。
9.根据权利要求1所述的单板,其特征在于,所述单板进一步包括:
复位电路,用于在单板上电后对JTAG芯片所携带JTAG接口进行复位。
10.根据权利要求9要求所述的单板,其特征在于,所述复位电路进一步包括:
复位器件,用于对在单板上电后对JTAG芯片所携带JTAG接口进行复位。
11.根据权利要求10所述的单板,其特征在于,所述复位电路进一步包括:
与门电路,用于保证所述复位器件对JTAG芯片所携带JTAG接口的正确复位。
12.根据权利要求11所述的单板,其特征在于,所述与门电路包括第一二极管和第二二极管,该第一和第二二极管的阴极与边界扫描链上的每个JTAG芯片的测试复位输入线接口相连,且第一二极管的阳极与复位器件的复位输出端口和单板的中央处理单元复位输入端口相连。
13.根据权利要求12所述的单板,其特征在于,所述第一二极管和第二二极管为肖特基二极管,规格型号为BAT54SLT1。
14.根据权利要求12所述的单板,其特征在于,所述单板进一步包括:
JTAG边界扫描插座,用于对边界扫描链上的每个JTAG芯片进行测试。
15.根据权利要求14所述的单板,其特征在于,所述JTAG边界扫描插座包括测试复位输入线接口、测试模式选择输入接口、测试时钟输入接口和测试数据输入线;
所述测试复位输入线接口与第二二极管的阳极相连;
所述测试模式选择输入接口、测试时钟输入接口和测试数据输入线分别与JTAG测试链上的每个JTAG芯片的测试模式选择输入接口、测试时钟输入接口和测试数据输入线相连。
16.根据权利要求15所述的单板,其特征在于,所述测试模式选择输入接口、测试时钟输入接口和测试数据输入线接口上分别连接上拉电阻。
17.根据权利要求16所述的单板,其特征在于,根据边界扫描链上的测试器件个数调整上拉电阻的阻值。
18.根据权利要求17所述的单板,其特征在于,当边界扫描链上的JTAG芯片个数小于8时,所述上拉电阻的阻值为4.7K。
19.一种设计如权利要求1~18任意一项所述单板的方法,该单板包括至少两个JTAG芯片,所述JTAG芯片携带JTAG接口,该JTAG接口包括测试数据输入线接口、测试数据输出线接口、测试时钟输入接口、测试模式选择输入接口和测试复位输入线接口,其特征在于,所述方法包括如下步骤:
A、将所述JTAG芯片间测试数据输出线接口和测试数据输入线接口互相串接以形成边界扫描链;
B、根据隔离要求为边界扫描链上的每个JTAG芯片配备和连接隔离器件。
20.根据权利要求19所述的方法,其特征在于,所述步骤A进一步包括:
A1、将所述JTAG芯片间测试数据输出线接口和测试数据输入线接口互相串接以形成边界扫描链;
A2、在单板上增加复位电路以在该单板上电后对JTAG芯片所携带JTAG接口进行复位。
CN2007101767858A 2007-11-02 2007-11-02 一种基于jtag接口的单板及其设计方法 Expired - Fee Related CN101183139B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2007101767858A CN101183139B (zh) 2007-11-02 2007-11-02 一种基于jtag接口的单板及其设计方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2007101767858A CN101183139B (zh) 2007-11-02 2007-11-02 一种基于jtag接口的单板及其设计方法

Publications (2)

Publication Number Publication Date
CN101183139A true CN101183139A (zh) 2008-05-21
CN101183139B CN101183139B (zh) 2010-12-08

Family

ID=39448478

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007101767858A Expired - Fee Related CN101183139B (zh) 2007-11-02 2007-11-02 一种基于jtag接口的单板及其设计方法

Country Status (1)

Country Link
CN (1) CN101183139B (zh)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011009409A1 (zh) * 2009-07-23 2011-01-27 中兴通讯股份有限公司 Jtag设备及实现jtag数据传输的方法
CN102103186A (zh) * 2009-12-18 2011-06-22 上海贝尔股份有限公司 一种fpga调试方法及其设备
WO2011091750A1 (zh) * 2010-01-27 2011-08-04 华为技术有限公司 单板内器件的边界扫描方法、装置及单板
CN101871995B (zh) * 2009-04-23 2013-01-02 华为技术有限公司 一种jtag连接控制装置及单板
CN104237772A (zh) * 2013-06-24 2014-12-24 英业达科技有限公司 除错系统
CN105548863A (zh) * 2015-12-29 2016-05-04 广州慧睿思通信息科技有限公司 一种板级多芯片jtag链互联的结构及方法
WO2016202011A1 (zh) * 2015-06-16 2016-12-22 中兴通讯股份有限公司 一种fpga系统的jtag调试方法及系统
CN107577635A (zh) * 2017-08-29 2018-01-12 西安微电子技术研究所 一种兼容ahb协议的非握手式jtag调试链路及其调试方法
CN107943734A (zh) * 2017-12-14 2018-04-20 郑州云海信息技术有限公司 一种多fpga异构加速卡调试系统及其接口连接方法、系统
CN108008275A (zh) * 2017-11-20 2018-05-08 上海华力微电子有限公司 一种具备故障诊断的系统级芯片生产方法
CN109766292A (zh) * 2019-01-23 2019-05-17 济南浪潮高新科技投资发展有限公司 一种jtag接口功能复用电路

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100365423C (zh) * 2004-10-20 2008-01-30 华为技术有限公司 一种jtag链自动连接系统及其实现方法
CN100440805C (zh) * 2006-11-06 2008-12-03 华为技术有限公司 一种atca中jtag器件远程维护的方法及系统
CN100529765C (zh) * 2007-02-27 2009-08-19 中兴通讯股份有限公司 用于单板上的jtag链路的测试访问端口的复位装置

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101871995B (zh) * 2009-04-23 2013-01-02 华为技术有限公司 一种jtag连接控制装置及单板
WO2011009409A1 (zh) * 2009-07-23 2011-01-27 中兴通讯股份有限公司 Jtag设备及实现jtag数据传输的方法
CN101621293B (zh) * 2009-07-23 2012-09-26 中兴通讯股份有限公司 Jtag设备及隔离电路实现jtag数据下载的方法
US8689063B2 (en) 2009-07-23 2014-04-01 Zte Corporation JTAG apparatus and method for implementing JTAG data transmission
CN102103186A (zh) * 2009-12-18 2011-06-22 上海贝尔股份有限公司 一种fpga调试方法及其设备
WO2011091750A1 (zh) * 2010-01-27 2011-08-04 华为技术有限公司 单板内器件的边界扫描方法、装置及单板
CN104237772A (zh) * 2013-06-24 2014-12-24 英业达科技有限公司 除错系统
WO2016202011A1 (zh) * 2015-06-16 2016-12-22 中兴通讯股份有限公司 一种fpga系统的jtag调试方法及系统
CN105548863A (zh) * 2015-12-29 2016-05-04 广州慧睿思通信息科技有限公司 一种板级多芯片jtag链互联的结构及方法
CN105548863B (zh) * 2015-12-29 2018-04-17 广州慧睿思通信息科技有限公司 一种板级多芯片jtag链互联的结构及方法
CN107577635A (zh) * 2017-08-29 2018-01-12 西安微电子技术研究所 一种兼容ahb协议的非握手式jtag调试链路及其调试方法
CN107577635B (zh) * 2017-08-29 2020-12-01 西安微电子技术研究所 一种兼容ahb协议的非握手式jtag调试链路及其调试方法
CN108008275A (zh) * 2017-11-20 2018-05-08 上海华力微电子有限公司 一种具备故障诊断的系统级芯片生产方法
CN108008275B (zh) * 2017-11-20 2020-05-01 上海华力微电子有限公司 一种具备故障诊断的系统级芯片生产方法
CN107943734A (zh) * 2017-12-14 2018-04-20 郑州云海信息技术有限公司 一种多fpga异构加速卡调试系统及其接口连接方法、系统
CN107943734B (zh) * 2017-12-14 2021-06-29 郑州云海信息技术有限公司 一种多fpga异构加速卡调试系统及其接口连接方法、系统
CN109766292A (zh) * 2019-01-23 2019-05-17 济南浪潮高新科技投资发展有限公司 一种jtag接口功能复用电路

Also Published As

Publication number Publication date
CN101183139B (zh) 2010-12-08

Similar Documents

Publication Publication Date Title
CN101183139B (zh) 一种基于jtag接口的单板及其设计方法
US10054638B2 (en) TCK, TMS(C) clock, gating circuitry providing selection and deselection outputs
JP4406648B2 (ja) SoCのための再設定可能なファブリック
US7661048B2 (en) Apparatus and method for embedded boundary scan testing
US6016563A (en) Method and apparatus for testing a logic design of a programmable logic device
US8225156B1 (en) Methods and apparatuses for external voltage test methodology of input-output circuits
US7409612B2 (en) Testing of integrated circuits
EP0367710B1 (en) Diagnostics of a board containing a plurality of hybrid electronic components
CN114578217B (zh) 一种可控的Chiplet串行测试电路
CN105372536B (zh) 航空电子通用测试平台
US6862705B1 (en) System and method for testing high pin count electronic devices using a test board with test channels
US7428676B2 (en) Boundary scan device
CN101470169B (zh) 一种对被测试器件进行故障检测的方法、系统及装置
US7733112B2 (en) Semiconductor testing circuit and semiconductor testing method
KR20080002344A (ko) Jtag연결장치 및 이를 이용한 이동통신단말기
KR100503692B1 (ko) 고정논리값을출력하는수단의출력과회로의입력사이의접속테스팅장치
Wang et al. Instrumentation of Twin-MCMs based mutual-test
KR100622143B1 (ko) 입출력 포트의 다중화 장치
EP1248953A1 (en) A printed circuit assembly with configurable boundary scan paths
GB2342722A (en) Electronic module interconnection including a switch array to simulate fault conditions
Srivani SPI IMPLEMENTATION WITH LOGIC BIST USING VIVADO IDE
Thompson The new age of digital circuit cards drives the need for innovative automated test strategies

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20101208

Termination date: 20161102