CN101145079A - 数据传输控制系统、电子设备及程序 - Google Patents
数据传输控制系统、电子设备及程序 Download PDFInfo
- Publication number
- CN101145079A CN101145079A CNA200710162886XA CN200710162886A CN101145079A CN 101145079 A CN101145079 A CN 101145079A CN A200710162886X A CNA200710162886X A CN A200710162886XA CN 200710162886 A CN200710162886 A CN 200710162886A CN 101145079 A CN101145079 A CN 101145079A
- Authority
- CN
- China
- Prior art keywords
- electric power
- electronic equipment
- processing
- data transmission
- register requirement
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
- G06F13/4221—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
- G06F13/4226—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus with asynchronous protocol
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/40—Bus networks
- H04L12/40052—High-speed IEEE 1394 serial bus
- H04L12/40123—Interconnection of computers and peripherals
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
Abstract
本发明提供了可以实现节电效果明显的电力控制的数据传输控制系统、电子设备及程序。该数据传输控制系统(10)用于控制通过BUS(1)连接的PC(1)(第一电子设备)和通过BUS(2)连接的HDD(100)(装置)之间的数据传输,包括:管理部(60),当从PC(1)发出的用于获取对HDD(100)的访问权的注册请求到来时,进行注册请求的接受处理,当从PC(1)发出的用于放弃通过注册请求获取的访问权的注销请求到来时,进行注销请求的接受处理;以及电力控制部(90),当从PC(1)发出的对HDD(100)的注册请求到来时,进行电力控制,开启向HDD(100)的电力供给。
Description
本申请是申请日为2005年7月12日、申请号为200510084081.9、发明名称为“数据传输控制系统、电子设备及程序”的申请的分案申请。
技术领域
本发明涉及数据传输控制系统、电子设备及程序。
背景技术
近年来,IEEE1394和USB2.0等高速串行接口备受注目。并且,在各个现有技术中披露了电子设备的节电方法,该电子设备安装了实现这种高速串行接口的数据传输控制系统。
但是,在以往的节电方法中,通过检测个人电脑(PC)等主机系统的电力供给状态等方法,实现安装有数据传输控制系统的电子设备(外围设备)的低功耗。而且,关于电子设备所配置的硬盘驱动器(HDD)等装置的节电化也非常不够。
专利文献1:特开平11-212681号公报
发明内容
为解决上述技术问题,本发明的目的在于提供可以实现节电效果良好的电力控制的数据传输控制系统、电子设备及程序。
本发明涉及一种数据传输控制系统,该数据传输控制系统用于控制通过第一总线连接的第一电子设备和通过第二总线连接的装置之间的数据传输,其包括:管理部,当所述第一电子设备发出的注册请求到来时,进行注册请求的接受处理,当所述第一电子设备发出的注销请求到来时,进行注销请求的接受处理,其中,该注册请求用于获取对所述装置的访问权,该注销请求用于放弃通过注册请求获取的访问权;以及电力控制部,当所述第一电子设备发出的对所述装置的注册请求到来时,进行电力控制,开启对所述装置的电力供给。
在本发明中,当用于获取、放弃对装置的访问权的注册请求、注销请求到来时,进行这些请求的接受处理。而且,当注册请求到来时(接受了注册请求的情况)进行电力控制,开启对装置的电力供给,进行第一电子设备和装置之间的数据传输。这样,在注册请求到来前,可以关闭对装置的电力供给,从而实现节电效果良好的电力控制。
此外,在本发明中,当所述第一电子设备发出的对所述装置的注销请求到来时,所述电力控制部可以进行电力控制,关闭或节省对所述装置的电力供给。
这样,在注销请求到来之后,可以关闭或节省对装置的电力供给,从而可以防止在由于注销请求而不被使用的装置中发生无用的功耗。
此外,在本发明中,当所述第一总线处于非偏置状态或断开状态时,所述电力控制部进行电力控制,关闭或节省对所述装置的电力供给。
此外,在本发明中,当所述第一总线不处于有源状态(处于无源状态)、与第二电子设备连接的第三总线的电力线的供电处于开启状态时,可以从所述第一电子设备和所述装置之间的第一数据传输处理切换为所述第二电子设备和所述装置之间的第二数据传输处理。
这样,可以通过简单的判断处理,实现从第一数据传输处理向第二数据传输处理的切换。
此外,在本发明中,也可以在从所述第一数据传输处理切换为所述第二数据传输处理时,所述电力控制部进行电力控制,关闭对所述第一数据传输处理用的链路层电路的电力供给。
此外,在本发明中,当所述第一总线处于有源状态、所述第三总线的电力线的供电处于关闭状态时,可以从所述第二数据传输处理切换为所述第一数据传输处理。
这样,可以通过简单的判断处理,实现从第二数据传输处理向第一数据传输处理的切换控制。
此外,在本发明中,也可以在从所述第二数据传输处理切换为所述第一数据传输处理时,所述电力控制部进行电力控制,开启对所述第一数据传输处理用的链路层电路的电力供给。
此外,本发明涉及一种数据传输控制系统,用于控制通过第一总线连接的第一电子设备和通过第二总线连接的装置之间的数据传输,其包括:管理部,当所述第一电子设备发出的注册请求到来时,进行注册请求的接受处理,当所述第一电子设备发出的注销请求到来时,进行注销请求的接受处理,其中,该注册请求用于获取对所述装置的访问权,该注销请求用于放弃通过注册请求获取的访问权;以及电力控制部,当所述第一电子设备发出的对所述装置的注销请求到来时,进行电力控制,关闭或节省对所述装置的电力供给。
在本发明中,当用于获取、放弃对装置的访问权的注册请求、注销请求到来时,进行这些请求的接受处理。然后,当注销请求到来时(接受了注销请求的情况)进行电力控制,关闭或节省对装置的电力供给。这样,可以防止在由于注销请求而不被使用的装置中发生无用的功耗。
此外,本发明涉及电子设备,包括上述任一所述的数据传输控制系统和通过所述第二总线连接的所述装置。
此外,本发明涉及一种电子设备,其包括:电力开关,用于开启、关闭电子设备的电力;电力电路,当所述电力开关开启时进行电力供给;以及开关电路,从所述数据传输控制系统接受了用于控制对所述装置的电力供给的电力控制信号,当所述电力控制信号激活时,来自于所述电力电路的电力供给到所述装置;当电力控制信号非激活时,关闭或节省所述电力电路的电力对所述装置的供给。
此外,本发明涉及一种程序,用于控制通过第一总线连接的第一电子设备和通过第二总线连接的装置之间的数据传输,使计算机执行以下程序:当从所述第一电子设备发出的用于获取对所述装置的访问权的注册请求到来时,进行注册请求的接受处理;当从所述第一电子设备发出的用于放弃通过注册请求获取的访问权的注销请求到来时,进行注销请求的接受处理;以及当从所述第一电子设备发出的对所述装置的注册请求到来时,进行电力控制,开启对所述装置的电力供给。
此外,本发明涉及一种程序,用于控制通过第一总线连接的第一电子设备和通过第二总线连接的装置之间的数据传输,使计算机执行以下程序:当从所述第一电子设备发出的用于获取对所述装置的访问权的注册请求到来时,进行注册请求的接受处理;当从所述第一电子设备发出的用于放弃通过注册请求获取的访问权的注销请求到来时,进行注销请求的接受处理;以及当从所述第一电子设备发出的对所述装置的注销请求到来时,进行电力控制,关闭或节省对所述装置的电力供给。
附图说明
图1是关于SBP-2的处理概要的说明图。
图2是采用了包含写指令的ORB的SBP-2的数据传输说明图。
图3是采用了包含读指令的ORB的SBP-2的数据传输说明图。
图4(A)~图4(C)是注册ORB、注销ORB等的说明图。
图5是本实施例的数据传输控制系统、电子设备的结构例的示意图。
图6是本实施例的数据传输控制系统、电子设备的其他结构例的示意图。
图7(A)、图7(B)和图7(C)是本实施例的方法的说明图。
图8(A)和图8(B)是本实施例的方法的说明图。
图9是本实施例的处理流程图。
图10是本实施例的处理流程图。
图11是本实施例的处理流程图。
具体实施方式
下面,对本发明的实施例进行详细说明。另外,以下描述的本发明的实施例,不是对记载在权利要求范围内的本发明内容的不当限定。而且实施例中所描述的全部构成,不一定是本发明所要解决的技术问题的必要构成要件。
1.IEEE1394、SBP-2
1.1SBP-2
IEEE1394(IEEE1394-1995、P1394a、P1394b等)的协议,包括事务处理层、链路层、物理层。而且,作为含有IEEE1394(广义上的第一接口标准)的事务处理层一部分功能的上位协议,提出了称做SBP-2(Serial Bus Protoco1-2)的协议。在SBP-2(SBP)中,可以在IEEE1 394协议的基础上使用SCSI(小型计算机系统接口)的指令置位(指挥台)。
图1是SBP-2(广义上的第一接口标准的上位第一协议)的处理概要流程图。在SBP-2中,首先进行用于确认连接设备的配置ROM的读处理(步骤T1)。然后,进行用于起始装置(个人电脑等电子设备、主机系统)获得对目标(HDD等装置)的访问权(总线的使用权)的注册处理(步骤T2)。具体地说,利用起始装置制作的注册ORB(Operation Request Block:执行请求程序段)进行注册处理。然后,进行取代理的初始化(步骤T3)。然后利用指令块ORB(指令包)进行指令处理(步骤T4),最后,利用注销ORB进行注销处理(步骤T5)。
在图1的步骤T4的指令处理中,如图2的A1所示,起始装置发送写请求包,唤醒目标的门铃寄存器。这样,如A2所示目标发送读请求包,起始装置返回对应的读响应包。这样,起始装置制成的ORB被取到目标的数据缓冲器中,目标对取出的ORB中所包含的指令进行解析。
然后,当ORB中所包含的指令是SCSI的写指令时,如A3所示,目标向起始装置发送读请求包,起始装置返回对应的读响应包。这样,起始装置的数据缓冲器中存储的数据被发送到目标中,并写入目标装置(HDD等存储装置)中。
另一方面,当ORB中所包含的指令是SCSI的读指令时,如图3的B1所示,目标向起始装置发送一序列的写指令。这样,从装置中读出的数据被传输到起始装置的数据缓冲器中。
根据SBP-2,目标在其自身方便的时候可以制成请求包(发布事务处理),进行收发数据。因此,由于起始装置和目标没有必要同步运转,所以可以提高数据的传输效率。
此外,通过起始装置向目标发送如图4(A)所示的注册ORB,目标向起始装置返回如图4(B)所示的注册响应包,从而实现图1的步骤T2的注册处理。此外,通过起始装置向目标发送如图4(C)所示的注销ORB,从而实现图1的步骤T5的注销处理。
2.整体构造
图5是本实施例的数据传输控制系统以及包括该系统的电子设备的结构例的示意图。此外,以下,以作为目标的电子设备所配备的装置是HDD(硬盘驱动器)时为例进行说明,但是,本发明并不只限定于此。例如,电子设备所配备的装置也可以是HDD之外的存储装置(光盘驱动器、光磁盘驱动器等)或存储装置之外的装置。此外,以下以通过BUS1与电子设备连接的第一电子设备是PC时为例进行说明,但是,本发明并不只限定于此。例如第一电子设备也可以是便携式信息处理终端、手机等PC之外的电子设备。此外,BUS1既可以是IEEE1394总线以外的高速串行总线(包括多通道的串行总线),也可以是BUS1的一部分或全部是无线总线。
在包括数据缓冲器4的个人电脑PC1(广义上的第一电子设备、第一主机系统)和电子设备8之间,通过符合IEEE1394等的BUS1(第一总线、第一串行总线)进行连接。
而且,电子设备8包括数据传输控制系统10以及装置100(一个或多个逻辑单元)。此外,电子设备8包括:电力开关110,用于开启·关闭电子设备8(数据传输控制系统10)的电力;电力电路112,当电力开关110开启时进行电力供给;以及开关电路114,基于来自于数据传输控制系统10的电力控制信号PSC,开启或关闭(节省)来自于电力电路112的电力向HDD100的供给。此外,在图5中示出了逻辑单元HDD为一个的情况,但是逻辑单元也可以是两个或大于两个。此外,电子设备8也可以包括未做图示的系统CPU、系统存储器(ROM、RAM)、操作部、显示部、或者信号处理装置等。
数据传输控制系统10包括传输控制器12、缓冲器控制器38、数据缓冲器40、和处理部50。此外,也可以省略这些装置的一部分,例如可以省略缓冲器控制器38或缓冲器40。
传输控制器12是控制连接至BUS 1的PC1(第一电子设备)和连接至BUS2的HDD100(装置)之间的数据传输的控制器。
缓冲器控制器38是控制访问(写入访问、读入访问)数据缓冲器40的控制器,该数据缓冲器40用于暂时存储传输数据。缓冲器控制器38包括指针管理部39。该指针管理部39以环缓冲器的方式对数据缓冲器40的指针进行管理,进行更新用于写入、读入的多个指针的处理。此外,缓冲器控制器38中可以包括:用于控制缓冲器控制器38的寄存器、用于调整对数据缓冲器40的总线连接的调整电路、生成各种控制信号的序列发生器等。
数据缓冲器40(包缓冲器)是用于暂时存储传输数据(包)的缓冲器(存储器),可以由SRAM、SDRAM、或DRAM等硬件构成。此外,在本实施例中,数据缓冲器40可以进行随机访问。此外,数据缓冲器40可以外设于数据传输控制系统10的外部,而不用内置于其中。
传输控制器12包括:物理层(PHY)电路14、链路层(&事务处理层)电路(link layer(&transaction)circuit)20、SBP-2电路22、和接口电路30。此外,传输控制器12没有必要包括如图5所示的全部的电路块,可以省略其一部分。例如,可以省略物理层(PHY)电路14。
物理层电路14是用于通过硬件实现物理层协议的电路,具有将链路层电路20所使用的逻辑符号转换为电气信号的功能。链路层电路20是用于通过硬件实现一部分链路层协议或事务处理层协议的电路,提供用于节点之间的包传输的各种服务。利用这些物理层电路14、链路层电路20的功能,可以通过BUS1,和PCI之间进行符合IEEE1394的数据传输。
SBP-2电路22(广义上的传输执行电路)是实现一部分SBP-2协议或一部分事务处理层协议的电路。利用该SBP-2电路22的功能,可以将传输数据分割成一序列的包,并且实现将分割后的一序列的包进行连续传输的处理。
接口电路30是进行和HDD100(广义上的装置)之间的接口处理的电路。利用该接口电路30的功能,可以通过BUS2在数据传输控制系统10和HDD100之间进行符合ATA(AT Attachment)、ATAPI(ATA Packet Interface)的数据传输。
然后,通过设置物理层电路14、链路层电路20、接口电路30等,可以使数据传输控制系统10具有IEEE1394(广义上的第一接口标准)和ATA(IDE)/ATAPI广义上的第二接口标准)之间的转换桥接功能。
接口电路30所包括的DMA控制器32是通过BUS2和HDD100之间进行DMA(Direct Memory Access:直接内存存取)传输的电路。此外,与BUS2连接的HDD100包括:接口电路102,用于进行符合ATA(IDE)/ATAPI的传输;访问控制电路104,进行对存储器106的访问控制(写入或读出控制);以及硬盘等存储器106。
处理部50进行数据传输的控制或装置整体的控制。处理部50包括通信部52、管理部60、取部(读取部)70、任务部80以及电力控制部90。此外,也可以省略其中的一部分。处理部50所包括的各部分可以由CPU(处理器)等硬件电路以及在CPU上执行的程序(固件)来实现,该程序(处理模块)可以存储在可电气改写数据的非易失性存储器(EEPROM)或ROM等存储器中。但是,处理部50所包括的各部分的全部或一部分也可以通过专用的硬件电路(ASIC)来实现。
通信部52进行和物理层电路14或链路层20等的硬件电路之间的接口处理。
管理部60(管理代理)进行注册、重新连接、注销、复位等管理处理。例如,当从PC1(第一电子设备、起始装置)发出的用于获取对HDD(装置)的访问权的注册请求到来时,首先,管理部60进行接受该注册请求的处理。此外,当从PC1发出的注销请求(注销ORB)到来时,管理部60进行接受该注销请求的处理,其中,该注销请求用于放弃通过注册请求获取的访问权。
当接受了注册请求时,就可以在通过BUS1连接的PC1和通过BUS2连接的HDD100之间进行数据传输(流模式传输:streamtransfer)。即通过传输控制器12的控制,可以进行PC1和HDD100之间的数据传输。另一方面,当接受了注销请求时,PC1则丧失了对HDD100的访问权,从而无法进行PC1和HDD100之间的数据传输。
取部70(取代理)进行ORB(Operation Request Block)的接收、状态的发布、以及向任务部80请求指令等的处理。取部70与只能处理单一请求的管理部60不同,也可以对根据来自于起始装置的请求由取部70自身取出的ORB的链接表进行处理。
任务部80(存储任务部)执行ORB所包括的指令处理和DMA传输处理。任务部80包括指令处理部82。
指令处理部82进行关于ORB的各种处理,该ORB是通过BUS1(IEEE1394等的第一接口标准的第一总线)传输来的。具体地说,在接受了注册请求之后,当接收了来自于PC1的指令ORB(指令包)时,则基于由ORB指示的指令(SCSI、SPC-2的指令),开始数据传输控制系统10与连接至BUS2(ATA/ATAPI等的第二接口标准的第二总线)的HDD100之间的数据传输。更具体地说,当指令处理部82从PC1接收了ORB时,向HDD100发布ORB所包括的指令,开始通过BUS2的DMA传输(没有处理部的数据传输)。
电力(和时钟)控制部90进行HDD100或链路层电路20(传输控制器12)的电力(和时钟)供给所涉及的各种控制。例如,当从PC1向HDD100发出的注册请求到来时(接受了注册请求的情况),进行开启向HDD100提供电力的电力控制。具体地说,将用于控制HDD100的电力供给的电力控制信号PSC设定为激活。这样,接受了该电力控制信号PSC的开关电路114将来自于电力电路112的电力供给到HDD100。于是,因为在注册请求到来前,并不向HDD100提供来自于电力电路112的电力,所以,可以实现节电化。而且,当注册请求到来之后,HDD100可以利用来自于电力电路112的电力进行适当的动作。
另一方面,当从PC1向HDD发出的注销请求到来时(接受了注销请求的情况),进行关闭(节省)向HDD100提供电力的电力控制。具体地说,将电力控制信号PSC设定为非激活。这样,接受了该电力控制信号PSC的开关电路114关闭(节省)向HDD提供来自于电力电路112的电力。于是,当PC1丧失了对HDD100的访问权,HDD100不被使用时,可以关闭(节省)HDD100的电力供给,从而实现节电化。
图6示出本实施例的数据传输控制系统及电子设备的其他结构例的示意图。在图6中,电子设备8包括第一总线BUS1用(IEEE1394用)的端口121和第三总线BUS3用(USB用)的端口122。而且,数据传输控制系统10(第一数据传输控制IC)在通过BUS1(端口121)连接的PC1和通过BUS2连接的HDD100之间进行数据传输(第一数据传输处理)。此外,数据传输控制系统11(第二数据传输控制IC)在通过BUS3(端口122)连接的PC2和通过BUS2连接的HDD100之间进行数据传输(第二数据传输处理)。
根据图6的结构,当PC1不使用HDD100时,PC2使用HDD100,可以进行写入或读入。具体地说,当BUS1不处于有源状态(电缆有源)、BUS3的VBUS(广义上的电力线)的电力供给处于开启状态时,PC1和HDD100之间的第一数据传输处理被切换为PC2和HDD100之间的第二数据传输处理。另一方面,当PC2不使用HDD100时,PC1使用HDD100,可以进行写入或读入。具体地说,当BUS 1处于有源状态、BUS3的VBUS的电力供给处于关闭状态时,PC2和HDD100之间的第二数据传输处理被切换为PC1和HDD100之间的第一数据传输处理。
3.本实施例的方法
3.1电力连动动作
在现有技术中,当开启电子设备8的电力开关110时,HDD100的电力供给也一直处于开启状态。这样,即使在电力开关110开启之后,PC1向HDD100注册之前,在HDD100中也一直在消耗电能。
但是,在PC1向HDD100注册之前的期间中,PC1没有对HDD100的访问权。HDD100处于不被使用的状态。因此,在这个期间内HDD100所消耗的电量就是无用的。
这样,在本实施例中,通过IEEE1394的注册/注销状态或IEEE1394电缆的连接/断开状态,实现电力连动(联锁)动作,该电力连动动作控制向装置(HDD)提供电力。此外,在USB的情况下,通过VBUS的连通/断开或USB电缆的连接/断开,实现电力连动动作,控制向装置供给电力。
具体地说,如图7(A)所示,当开启电子设备8的电力开关110时,向HDD100的电力供给也是处于开启状态。即,电力控制部90将电力控制信号PSC设定为非激活,那么,接收了该信号的开关电路114关闭从电力电路112向HDD100的电力供给。
然后,如图7(B)所示,当来自于PC1的注册请求到来时,开启向HDD100的电力供给。具体地说,电力控制部90将电力控制信号PSC设定为激活,那么,接收了该信号的开关电路114开启从电力电路112向HDD100的电力供给。当接受了注册请求之后,PC1可以占有并使用HDD100。因此,如果以注册请求到来为条件开启HDD100的电力,则可以基于在注册请求后PC1发布的指令ORB,实现PC1和HDD100之间的数据传输(DMA传输)。此外,在本实施例中,即使是开启了电力开关110,只要是注册请求没有到来,也不会开启向HDD100的电力供给。因此,根据本实施例,可以防止在电力开关110开启之后注册请求到来之前的期间内,在HDD100中发生无用的功耗。
在这种情况下,可以使用例如以BUS1处于偏置状态或连接状态为条件,开启HDD100的电力供给的方法。但是,在这种方法中,在BUS1处于偏置状态或连接状态之后注册请求到来之前的期间内,HDD100中会发生无用的功耗。相反,在本实施例中,即使是BUS1处于偏置状态或连接状态时,只要注册请求没有到来,就不会开启HDD100的电力供给,这样,就可以实现节电效果明显的电力控制。
此外,在本实施例中,如图7(C)所示,当来自于PC1的注销请求到来时,关闭向HDD100的电力供给。具体地说,电力控制部90将电力控制信号PSC设定为非激活,那么,接收了该信号的开关电路114关闭从电力电路112向HDD100的电力供给。接受了注销请求之后,PC1失去HDD100的占有权并且不能再使用HDD100。因此,即使在注销之后,如果HDD100仍被供电,就会造成电力浪费。就此而言,根据本实施例,在注销之后,HDD100的电力供给被关闭,因此,可以避免HDD100发生不希望的功耗。
此外,在本实施例中,即使在BUS1处于非偏置状态(不提供偏置电压的状态)或断开状态(BUS1电缆未被物理连接的状态)的情况下,关闭HDD100的电力供给。这样,例如当PC1处于暂停(中止)状态、BUS1处于非偏置状态,或者拆下IEEE1394电缆、BUS1处于断开状态的时候,可以避免HDD100发生不希望的功耗。
此外,还有例如只以BUS1处于非偏置状态或断开状态为条件,关闭对HDD100的电力供给的方法。但是,在这种方法中,只有在PC1处于暂停状态、BUS1处于非偏置状态,或者拆下IEEE1394电缆、BUS1处于断开状态的情况下,关闭HDD100的电力供给,在PC1注销之后,并不关闭HDD100的电力供给。
反之,在本实施例中,即使在例如PC1不处于暂停状态而处于正常状态,BUS1电缆处于连接状态的情况下,通过PC1注销可以关闭HDD100的电力供给。这样,就可以实现节电效果明显的电力控制。而且,根据本实施例,可以通过软件的注销处理来关闭HDD100的电力供给。这样,不用改变硬件状况,只通过软件处理,就可以实现节电化以及高度灵活的节电控制。
以上说明了向HDD100的电力供给在注册请求到来时开启并且在注销请求到来时关闭的方法。但是,可以例如只采用在注册请求到来时开启HDD100的电力供给的方法,而不采用在注销请求到来时关闭HDD100的电力供给的方法。也可以例如只采用在注销请求到来时关闭HDD100的电力供给的方法,而不采用在注册请求到来时开启HDD100的电力供给的方法。
3.2数据传输处理的切换控制
如图6所示的结构,可以进行PC1和HDD100之间的第一数据传输控制处理及PC2和HDD100之间的第二数据传输控制处理。在本实施例中,该第一、第二数据传输控制处理的切换控制通过以下方式实现。
具体地,如图8(A)所示,当BUS1不处于有源的状态,并且连接到PC2上的BUS3的VBUS的电力供给处于开启状态时(当VBUS电压超过预定电压时),PC1和HDD100之间的第一数据传输控制处理被切换(转移)成PC2和HDD100之间的第二数据传输控制处理。此外,有源状态是指物理连接了BUS1电缆、提供了偏置电压并且可以传输数据的状态。
此外,在本实施例中,如图8(A)所示,当第一数据传输控制处理被切换成第二数据传输控制处理时,电力控制部90通过关闭用于第一数据传输控制处理的链路层电路20(及SBP-2电路22等)的电力供给来实现电力控制。这样,因为在进行第二数据传输控制处理时,关闭了链路层电路20的电力供给,所以可以实现节电效果明显的电力控制。
此外,在本实施例中,如图8(B)所示,当BUS1处于有源的状态、并且连接到PC2上的BUS3的VBUS的电力供给处于关闭状态时,PC2和HDD100之间的第二数据传输控制处理被切换成PC1和HDD100之间的第一数据传输控制处理。
通过上述方法,如果进行了数据传输控制处理(数据传输路径)的切换,PC1和PC2可以共享HDD100,提高了用户的便利性。此外,因为只通过检测BUS1是否处于有源状态或者VBUS是否处于开启状态,就可以判断数据传输处理的切换,所以可以实现切换控制的简洁化。
此外,优选在关闭HDD100的电力供给、即关闭电力时进行数据传输控制处理(总线获取处理)的切换。具体地说,优选在HDD100关闭电力、并且PC1未向HDD100注册时进行数据传输控制处理的切换。这样,可以防止在PC1或PC2正在访问HDD100时发生切换。
4.详细处理
下面,参照图9至图11所示的流程图,对本实施例的方法的详细处理例进行说明。
图9是从开启电力到初始化结束的处理流程图。当开启设备(电子设备、数据传输控制IC)的电力时(步骤S1),作为内部控制变量的切断电力(继电)开始标志和切断电力中标志被分别设定为关闭、开启(步骤S2)。
然后,判断USB的VBUS是否开启(VBUS的电力供给处于开启状态,或者USB电缆被连接状态)(步骤S3)。如果VBUS处于开启状态,如图8(B)所示,处理转换为USB处理(第二数据传输处理)(步骤S4)。这样,控制转移到了USB侧。相反,如果VBUS不处于开启状态,判断IEEE1394电缆是否有源(偏置状态、IEEE1394电缆被连接状态,或者可以进行数据传输控制的状态)(步骤S5)。
当IEEE1394电缆不处于有源状态时,返回步骤S3。另一方面,如果IEEE1394电缆处于有源状态,发布总线复位以催促PC1(主机系统)注册(步骤S6)。即,由于初始化结束,所以发布用于催促PC1注册的总线复位。然后,处理转换为普通处理(1394包接收处理)(步骤S7)。具体地说,当PC1通过IEEE1394连接并且已经启动的时候,进行配置ROM的读出和注册请求,并转换为普通处理。
图10是不对IDE(ATA、ATAPI)装置(HDD)进行任何处理的状态下(IDE处理待机中)的被叫处理流程图。
首先,判断是否处于注销状态或者切断电力开始标志是否是开启状态,以及切断电力中标志是否是关闭状态(步骤S11)。然后,如果处于注销状态、并且切断电力中标志是关闭状态,或者是切断电力开始标志是开启状态、并且切断电力中标志是关闭状态,则将切断电力开始标志设定成关闭,将切断电力中标志设定成开启(步骤S12)。然后,如图7(C)所示,IDE电力控制信号PSC转为非激活状态,这样就关闭了(节省)HDD的电力供给(步骤S13)。然后,返回主处理的常规处理(步骤S14)。
另一方面,如果在步骤S11中,当判断出关闭电力开始标志是关闭状态或者切断电力中标志是开启状态时,处理转换为步骤S15。然后,重新确认切断电力中标志是否开启,如果是开启的话,再判断是否是注册状态(步骤S15、步骤S16)。然后,如果是注册状态,如图8(B)所示,IDE电力控制信号PSC转为有源状态,开启了HDD的电力供给(步骤S17)。此外将切断电力中标志设定回关闭状态(步骤S18),进行IDE(HDD)的初始化处理(步骤S19),并返回主处理的常规处理(步骤S20)。
另一方面,如果在步骤S16中,当判断出不是注册状态时,则转换为总线获取处理(数据传输处理的切换处理)(步骤S21)。然后,返回总线获取处理结束的主处理的常规处理(步骤S22)。
在步骤S15中,当判断出切断电力中标志不是处于开启状态时,再判断IEEE1394总线是否处于非偏置状态或者是否处于断开状态(步骤S23)。然后,如果判断出IEEE1394总线处于非偏置状态或者处于断开状态,则将切断电力开始标志设定成开启,并返回主处理的常规处理(步骤S24、步骤S25)。相反,如果判断IEEE1394总线处于偏置状态并且处于连接状态,就直接返回主处理的常规处理(步骤S25)。
例如在电子设备的电力开启后,将切断电力中标志设定成开启(图9的步骤S2)。在这种情况下,由图10中的步骤S11转换为步骤S15和步骤S16。然后,如果判断出正处于步骤S16的注册状态,则转换为步骤S17、S18、S19和S20,开启HDD的电力供给的同时将切断电力中标志设定成关闭,并返回主处理的常规处理。
然后,如果判断出处于注销状态,则由图10的步骤S11转换为步骤S12、S13和S14,关闭HDD的电力供给,并且返回主处理的常规处理。
相反,在步骤S23中,如果判断出IEEE1394总线处于非偏置状态或者处于断开状态,则转换为步骤S24和步骤25,并且将切断电力开始标志设定成开启,并返回主处理的常规处理。这样,之后,在步骤S11中,因为切断电力开始标志处于开启状态,所以处理转换为步骤S12、S13和S14,并且关闭HDD的电力供给,处理返回主处理的常规处理。
图11是图10中步骤S21的总线获取处理的流程图。首先,判断IEEE1394电缆是否处于有源状态(步骤S31)。然后,如果电缆处于无源状态,如图8(A)所示,关闭链路层电路(SBP-2电路)的电力供给(步骤S32)。然后,重复步骤S33和S34,直到IEEE1394电缆处于有源状态或者USB的VBUS处于开启状态。然后,当VBUS处于开启状态时,如图8(A)所示,转换为USB处理(第二数据传输处理)(步骤S35)。相反,当IEEE1394处于电缆有源的状态时,如图8(B)所示,开启链路层电路的电力供给(步骤S36),然后返回到呼叫源(图10中的步骤S21)(步骤S37)。即、返回到IEEE1394的处理。
在步骤S31中,当判断出IEEE13994电缆处于有源状态时,进行USB的VBUS是否处于开启状态的判断(步骤S38)。然后,如果是开启状态,则转换为USB处理(步骤S39)。相反,如果不是开启状态,则返回到呼叫源(图10中的步骤S21)(步骤S40)。
此外,本发明不局限于本实施例,在本发明主题范围内可以有各种变形。例如,在说明书或附图的描述中,作为广义或同义的术语(第一电子设备、第二电子设备、装置、电力线、第一接口标准、第二接口标准、第一接口标准的上层的第一协议等)所引用的术语(PC1、PC2、HDD、VBUS、IEEE1394、ATA/ATAPI、SBP-2等),在说明书或附图的其他描述中也可以替换成广义术语。
另外,本发明的数据传输控制系统、电子设备的结构不限于图5、图6所示的结构,可以有各种变形。例如,既可以省略各部分中的一部分,也可以变更其连接关系。此外,第二总线(BUS2)连接的装置并不只限定于HDD等存储装置。另外,物理层电路、链路层电路和数据缓冲器的连接结构也不限于图5所示的连接结构。
此外,本实施例中,虽然对通过固件(程序)实现管理部和电力控制部等的功能的情况进行了说明,但也可以通过硬件电路实现这些功能中的部分或全部。
此外,本发明可以适用于各种电子设备(硬盘驱动器、光盘驱动器、光磁盘驱动器、便携式信息终端、PDA、扩展装置、音响装置、数码录像机、手机、打印机、扫描仪、TV、VTR、电话机、显示装置、投影机、个人电脑或者电子记事本等)。
另外,在本实施例中,对将本发明适用于IEEE1394、UBS、SBP-2、ATA/ATAPI标准中的数据传输进行了说明。不过本发明对基于和这些标准相同的思想的标准,或发展了这些标准的标准中的数据传输也适用。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
附图标记说明
BUS1第一总线 BUS2第二总线
BUS3第三总线
PC1、PC2个人电脑(第一、第二电子设备)
8电子设备 10、11 数据传输控制系统
12传输控制器 14物理层电路
20链路层电路 22 SBP-2电路
30接口电路 32 DMA控制器
38缓冲器控制器 39指针管理部
40数据缓冲器 50处理部
52通信部 60管理部
70取部 80任务部
82指令处理部 90电力控制部
100HDD(装置) 102接口电路
104访问控制电路 106存储器
Claims (12)
1.一种数据传输控制系统,用于控制第一电子设备和装置之间的数据传输,其特征在于,包括:
管理部,当从所述第一电子设备发出的用于获取对所述装置的访问权的注册请求到来时,进行注册请求的接受处理;
当从所述第一电子设备发出的用于放弃通过注册请求获取的访问权的注销请求到来时,进行注销请求的接受处理;以及电力控制部,当从所述第一电子设备发出的对所述装置的注册请求到来时,进行开启对所述装置的电力供给的电力控制。
2.根据权利要求1所述的数据传输控制系统,其特征在于:
当从所述第一电子设备发出的对所述装置的注销请求到来时,所述电力控制部进行关闭或节省对所述装置的电力供给的电力控制。
3.根据权利要求1或2所述的数据传输控制系统,其特征在于:
所述的数据传输控制系统通过第一总线与所述第一电子设备连接,且通过第二总线与所述装置连接,
当所述第一总线处于非偏置状态或者断开状态时,所述电力控制部进行关闭或节省对所述装置的电力供给的电力控制。
4.根据权利要求1或2所述的数据传输控制系统,其特征在于:
所述的数据传输控制系统通过第一总线与所述第一电子设备连接,且通过第二总线与所述装置连接,
当所述第一总线不处于有源状态、与第二电子设备连接的第三总线的电力线的供电处于开启状态时,从所述第一电子设备和所述装置之间的第一数据传输处理切换为所述第二电子设备和所述装置之间的第二数据传输处理。
5.根据权利要求4所述的数据传输控制系统,其特征在于:
在从所述第一数据传输处理切换为所述第二数据传输处理时,所述电力控制部进行关闭对所述第一数据传输处理用的链路层电路的电力供给的电力控制。
6.根据权利要求4或5所述的数据传输控制系统,其特征在于:
当所述第一总线处于有源状态、所述第三总线的电力线的供电处于关闭状态时,从所述第二数据传输处理切换为所述第一数据传输处理。
7.根据权利要求6所述的数据传输控制系统,其特征在于:
在从所述第二数据传输处理切换为所述第一数据传输处理时,所述电力控制部进行开启对所述第一数据传输处理用的链路层电路的电力供给的电力控制。
8.一种数据传输控制系统,用于控制第一电子设备和装置之间的数据传输,其特征在于,包括:
管理部,当从所述第一电子设备发出的用于获取对所述装置的访问权的注册请求到来时,进行注册请求的接受处理;
当从所述第一电子设备发出的用于放弃通过注册请求获取的访问权的注销请求到来时,进行注销请求的接受处理;以及
电力控制部,当从所述第一电子设备发出的对所述装置的注销请求到来时,进行关闭或节省对所述装置的电力供给的电力控制。
9.一种电子设备,其特征在于,包括:
根据权利要求1至8中任一项所述的数据传输控制系统;以及
通过所述第二总线连接的所述装置。
10.根据权利要求9所述的电子设备,其特征在于,包括:
电力开关,用于开启、关闭电子设备的电力;
电力电路,当所述电力开关开启时进行电力供给;以及
开关电路,从所述数据传输控制系统接受用于控制对所述装置的电力供给的电力控制信号,当所述电力控制信号激活时,来自于所述电力电路的电力供给到所述装置;当所述电力控制信号非激活时,关闭或节省所述电力电路对所述装置的电力供给。
11.一种程序,用于控制第一电子设备和装置之间的数据传输,其特征在于使计算机执行以下程序:
当从所述第一电子设备发出的用于获取对所述装置的访问权的注册请求到来时,进行注册请求的接受处理;
当从所述第一电子设备发出的用于放弃通过注册请求获取的访问权的注销请求到来时,进行注销请求的接受处理;以及
当从所述第一电子设备发出的对所述装置的注册请求到来时,进行开启对所述装置的电力供给的电力控制。
12.一种程序,用于控制第一电子设备和装置之间的数据传输,其特征在于使计算机执行以下程序:
当从所述第一电子设备发出的用于获取对所述装置的访问权的注册请求到来时,进行注册请求的接受处理;
当从所述第一电子设备发出的用于放弃通过注册请求获取的访问权的注销请求到来时,进行注销请求的接受处理;以及
当从所述第一电子设备发出的对所述装置的注销请求到来时,进行关闭或节省对所述装置的电力供给的电力控制。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004239631A JP4239930B2 (ja) | 2004-08-19 | 2004-08-19 | データ転送制御システム、電子機器及びプログラム |
JP2004239631 | 2004-08-19 | ||
JP2004-239631 | 2004-08-19 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2005100840819A Division CN100353292C (zh) | 2004-08-19 | 2005-07-12 | 数据传输控制系统、电子设备及数据传输控制方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101145079A true CN101145079A (zh) | 2008-03-19 |
CN101145079B CN101145079B (zh) | 2012-02-29 |
Family
ID=35910807
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2005100840819A Expired - Fee Related CN100353292C (zh) | 2004-08-19 | 2005-07-12 | 数据传输控制系统、电子设备及数据传输控制方法 |
CN200710162886XA Expired - Fee Related CN101145079B (zh) | 2004-08-19 | 2005-07-12 | 数据传输控制系统、电子设备及程序 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2005100840819A Expired - Fee Related CN100353292C (zh) | 2004-08-19 | 2005-07-12 | 数据传输控制系统、电子设备及数据传输控制方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20060041611A1 (zh) |
JP (1) | JP4239930B2 (zh) |
CN (2) | CN100353292C (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108885484A (zh) * | 2016-03-29 | 2018-11-23 | 日本电气株式会社 | 远程终端设备、其控制方法、计算机系统和程序 |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7610497B2 (en) * | 2005-02-01 | 2009-10-27 | Via Technologies, Inc. | Power management system with a bridge logic having analyzers for monitoring data quantity to modify operating clock and voltage of the processor and main memory |
US7890646B2 (en) * | 2006-04-27 | 2011-02-15 | Microsoft Corporation | Synchronization orchestration |
JP2008217561A (ja) * | 2007-03-06 | 2008-09-18 | Kenwood Corp | 情報処理装置、情報処理システム、及びデータ再生装置 |
JP2009157452A (ja) | 2007-12-25 | 2009-07-16 | Hitachi Ltd | ストレージ管理方法、そのプログラム及びシステム |
JP5103198B2 (ja) * | 2008-01-18 | 2012-12-19 | 株式会社日立製作所 | 情報記録再生装置 |
JP5143191B2 (ja) * | 2010-06-30 | 2013-02-13 | 株式会社バッファロー | 周辺装置を利用するためのシステム、サーバ装置、方法 |
CN102662458B (zh) | 2012-04-18 | 2015-07-08 | 华为技术有限公司 | 一种pcie设备动态节能方法、装置及其通信系统 |
CN103777725A (zh) * | 2012-10-18 | 2014-05-07 | 鸿富锦精密工业(深圳)有限公司 | 存储装置电源管理系统及方法 |
CN103268143B (zh) * | 2013-04-26 | 2016-03-30 | 福建星网视易信息系统有限公司 | 一种usb移动设备实现无电存储的方法 |
CN109144754B (zh) * | 2018-08-27 | 2022-04-22 | 郑州云海信息技术有限公司 | 一种可靠性测试方法及装置 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6308278B1 (en) * | 1997-12-29 | 2001-10-23 | Intel Corporation | Supplying standby voltage to memory and wakeup circuitry to wake a computer from a low power mode |
JPH11212681A (ja) * | 1998-01-23 | 1999-08-06 | Canon Inc | 周辺装置および消費電力低減方法 |
JP4109770B2 (ja) * | 1998-12-02 | 2008-07-02 | キヤノン株式会社 | 通信制御方法及び機器 |
JP3091184B2 (ja) * | 1999-03-03 | 2000-09-25 | 株式会社神戸製鋼所 | 通信システム及び通信装置 |
JP3387466B2 (ja) * | 1999-03-19 | 2003-03-17 | セイコーエプソン株式会社 | データ通信装置 |
US6625740B1 (en) * | 2000-01-13 | 2003-09-23 | Cirrus Logic, Inc. | Dynamically activating and deactivating selected circuit blocks of a data processing integrated circuit during execution of instructions according to power code bits appended to selected instructions |
JP2002318646A (ja) * | 2001-04-24 | 2002-10-31 | Sony Corp | 情報処理装置および方法 |
KR100711914B1 (ko) * | 2001-09-15 | 2007-04-27 | 엘지전자 주식회사 | 유에스비 전원 제어장치 |
JP3599048B2 (ja) * | 2002-07-26 | 2004-12-08 | セイコーエプソン株式会社 | データ転送制御システム、電子機器、プログラム及びデータ転送制御方法 |
JP2004070571A (ja) * | 2002-08-05 | 2004-03-04 | Seiko Epson Corp | データ転送制御システム、電子機器、プログラム及びデータ転送制御方法 |
JP3714420B2 (ja) * | 2002-08-13 | 2005-11-09 | セイコーエプソン株式会社 | データ転送制御装置、電子機器、プログラム及び電子機器の製造方法 |
JP4027189B2 (ja) * | 2002-09-05 | 2007-12-26 | キヤノン株式会社 | 情報処理システム、情報処理装置、情報処理方法、プログラム及び記憶媒体 |
-
2004
- 2004-08-19 JP JP2004239631A patent/JP4239930B2/ja not_active Expired - Fee Related
-
2005
- 2005-07-12 CN CNB2005100840819A patent/CN100353292C/zh not_active Expired - Fee Related
- 2005-07-12 CN CN200710162886XA patent/CN101145079B/zh not_active Expired - Fee Related
- 2005-07-21 US US11/186,080 patent/US20060041611A1/en not_active Abandoned
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108885484A (zh) * | 2016-03-29 | 2018-11-23 | 日本电气株式会社 | 远程终端设备、其控制方法、计算机系统和程序 |
US11061462B2 (en) | 2016-03-29 | 2021-07-13 | Nec Corporation | Remote terminal apparatus enabled to reset a plug-and-play compatible device even fixedly connected without removing the device from the apparatus, control method thereof, computer system, and non-transitory recording medium |
CN108885484B (zh) * | 2016-03-29 | 2021-10-08 | 日本电气株式会社 | 远程终端设备、其控制方法、计算机系统和记录介质 |
Also Published As
Publication number | Publication date |
---|---|
US20060041611A1 (en) | 2006-02-23 |
JP2006059088A (ja) | 2006-03-02 |
JP4239930B2 (ja) | 2009-03-18 |
CN101145079B (zh) | 2012-02-29 |
CN100353292C (zh) | 2007-12-05 |
CN1737728A (zh) | 2006-02-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100353292C (zh) | 数据传输控制系统、电子设备及数据传输控制方法 | |
JP5454224B2 (ja) | 記憶装置および記憶システム | |
JP5138100B2 (ja) | 複数の通信インターフェイスを有する情報処理装置、該情報処理装置の制御方法 | |
US7352486B2 (en) | Printer | |
US5919261A (en) | Methods and apparatus for controlling operation of a link layer controller based upon a state of connection between multiple electronic apparatus | |
JP2008204209A (ja) | 電子機器、復帰用インターフェース設定方法、復帰通信方法及びコンピュータプログラム | |
US20080228973A1 (en) | Memory card having plurality of interface ports, memory card system, and data communication method for the memory card | |
JPH0916735A (ja) | Pcカード | |
US20100218026A1 (en) | Interface control device | |
KR102151178B1 (ko) | 직렬 통신 장치 및 그 방법 | |
EP2207101A1 (en) | Method and device for parallel interfacing | |
US8327124B2 (en) | SD switch box in a cellular handset | |
CN112965926A (zh) | 一种spi接口安全芯片及spi接口电子装置 | |
WO2014023247A1 (zh) | 嵌入式设备和基于该设备进行数据通信的控制方法 | |
JP4660140B2 (ja) | データ転送制御システム、電子機器及びプログラム | |
JP3655597B2 (ja) | 電子機器、電子カード、及びカード識別方法 | |
JP4954023B2 (ja) | 画像形成装置および接続通知方法 | |
US20060206644A1 (en) | Method of hot switching data transfer rate on bus | |
JP2003256791A (ja) | Pcカード装置 | |
US20070124442A1 (en) | Computer and control method thereof | |
JP2004302778A (ja) | インタフェイス装置 | |
US20220382692A1 (en) | Peripheral component interconnect express interface device and operating method thereof | |
JP3635573B2 (ja) | ネットワーク機器及びネットワークシステム | |
JP4485113B2 (ja) | 小型カード用pcアダプタ | |
JP5619112B2 (ja) | 通信装置、通信装置の制御方法、および、プログラム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20120229 Termination date: 20130712 |