CN101089995B - 存储器及控制装置 - Google Patents

存储器及控制装置 Download PDF

Info

Publication number
CN101089995B
CN101089995B CN2007101100806A CN200710110080A CN101089995B CN 101089995 B CN101089995 B CN 101089995B CN 2007101100806 A CN2007101100806 A CN 2007101100806A CN 200710110080 A CN200710110080 A CN 200710110080A CN 101089995 B CN101089995 B CN 101089995B
Authority
CN
China
Prior art keywords
address
data
holding circuit
kept
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2007101100806A
Other languages
English (en)
Other versions
CN101089995A (zh
Inventor
宫本英明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2006285959A external-priority patent/JP4272227B2/ja
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Publication of CN101089995A publication Critical patent/CN101089995A/zh
Application granted granted Critical
Publication of CN101089995B publication Critical patent/CN101089995B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

本发明提供一种存储器,具备:第一保持电路,其对第一数据的第一地址进行保持;第二保持电路,其对第一数据的第二地址和第一数据的尺寸量中至少任一方进行保持;和动作控制电路,其进行以下动作:用于改写第一地址的动作、用于改写第二地址或第一数据的尺寸量的动作、用于继续保持第一地址及第二地址或第一数据的尺寸量的动作。

Description

存储器及控制装置
技术领域
本发明涉及存储器及控制装置。
背景技术
以往,用于再生CD或DVD等所记录的音乐或映像的光盘装置中,用户期望在电源上升时从前一次进行完再生的地方(处)继续开始进行音乐或映像的再生。作为用于实现该期望的方法,提出了以下的方法:在电源下降时,在以下信息被储存到非易失性存储器后结束电源的下降,该以下信息用来表示保持有在下一次的电源上升时所使用的数据(数据从光盘读出且译码后的数据)的易失性存储器的内容以及表示微机等中央处理装置的内部状态。
但是,在以往的电源下降时,用于保持下一次的电源上升时所使用的数据的方法中,需要进行以下动作:在电源下降时微机将易失性存储器的内容一旦读出后、写入到非易失性存储器的动作;和将用于表示微机的内部状态的信息写入非易失性存储器的动作,从而存在微机的控制变得复杂的问题。
发明内容
本发明的第一局面的存储器,具备:非易失性存储器单元阵列,包含用于依次储存数据的多个非易失性存储器单元;第一保持电路,对储存有非易失性存储器单元阵列的第一数据的存储器区域的开头地址即第一地址进行保持;第二保持电路,对储存有非易失性存储器单元阵列的第一数据的存储器区域的终端地址即第二地址和第一数据的尺寸量中至少任一方进行保持;和动作控制电路,基于用于控制非易失性存储器单元阵列的控制信号,进行以下动作:用于改写第一保持电路所储存的第一地址的动作、用于改写第二保持电路所储存的第二地址或第一数据的尺寸量的动作、和用于继续保持第一保持电路所储存的第一地址及第二保持电路所储存的第二地址或第一数据的尺寸量的动作。
本发明的第二局面的控制装置,具备:译码电路,将从光盘读出的数据进行译码;存储器;和控制电路,控制所述存储器及所述译码电路,该存储器包括:非易失性存储器单元阵列,包含用于依次储存译码电路进行译码后的数据的多个非易失性存储器单元;第一保持电路,对储存有非易失性存储器单元阵列所储存的、译码电路进行译码后的数据即第一数据的存储器区域的作为开头地址的第一地址进行保持;第二保持电路,对储存有非易失性存储器单元阵列的第一数据的存储器区域的终端地址即第二地址或第一数据的尺寸量进行保持;和动作控制电路,基于用于控制非易失性存储器单元阵列的控制信号,进行以下动作:用于改写第一保持电路所储存的第一地址的动作、用于改写第二保持电路所储存的第二地址或第一数据的尺寸量的动作、和用于继续保持第一保持电路所储存的第一地址及第二保持电路所储存的第二地址或第一数据的尺寸量的动作。
本发明的第三局面的控制装置,具备:译码电路,对由无线发送来的数据进行译码;存储器;和控制电路,控制存储器及译码电路,该存储器包括:非易失性存储器单元阵列,包含用于依次储存译码电路进行译码后的数据的多个非易失性存储器单元;第一保持电路,对储存有非易失性存储器单元阵列所储存的由译码电路译码后的数据即第一数据的存储器区域的作为开头地址的第一地址进行保持;第二保持电路,对储存有非易失性存储器单元阵列的第一数据的存储器区域的终端地址即第二地址或第一数据的尺寸量进行保持;和动作控制电路,基于用于控制非易失性存储器单元阵列的控制信号,进行以下动作:用于改写第一保持电路所储存的第一地址的动作、用于改写第二保持电路所储存的第二地址或第一数据的尺寸量的动作、和用于继续保持第一保持电路所储存的第一地址及第二保持电路所储存的第二地址或第一数据的尺寸量的动作。
附图说明
图1是表示本发明的第一实施方式的存储器的全体构成的框图。
图2是用于进行本发明的第一实施方式的存储器的控制的控制信号的输入时序图。
图3是表示本发明的第二实施方式的存储器的全体构成的框图。
图4是表示本发明的第三实施方式的光盘再生装置的全体构成的框图。
图5是表示图4所示的第三实施方式的光盘再生装置的铁电体存储器的存储器空间的示意图。
图6是表示图4所示的第三实施方式的光盘再生装置的铁电体存储器的存储器空间的示意图。
图7是表示图4所示的第三实施方式的光盘再生装置的铁电体存储器的存储器空间的示意图。
图8是表示本发明的第四实施方式的携带型视频播放器的全体构成的框图。
具体实施方式
下面,参照附图说明本发明的实施方式。
(第一实施方式)
参照图1说明本发明的第一实施方式的存储器的构成。
第一实施方式的存储器具备:铁电体存储器单元阵列1、读出放大器(sense amplifier)2、列译码器3、行译码器4、位线源驱动器5、字线源驱动器6、电压生成电路7、列地址缓冲器8、行地址缓冲器9、写入放大器10、读出放大器(read amplifier)11、输入缓冲器12、输出缓冲器13、动作控制电路14、由锁存电路(未图示)等构成的第一保持电路15、由锁存电路(未图示)等构成的第二保持电路16、和电源下降检测电路17。此外,铁电体存储器单元阵列1是本发明的“非易失性存储器单元阵列”的一例。在此,第一实施方式中,动作控制电路14中包含模式判定电路14a。模式判定电路14a具有判定后述的存储块(bank)激活命令、读出命令、写入命令及寄存器(register)设定命令四个命令的功能。另外,第一实施方式中,在第一保持电路15中保持有储存了铁电体存储器单元阵列1的第一数据(例如,从光盘被译码后的数据)的存储器区域的开头地址即第一地址,并且在第二保持电路16中保持有储存了铁电体存储器单元阵列1的第一数据的存储器区域的终端地址即第二地址。
另外,在铁电体存储器单元阵列1中交叉配置有128条字线WL和128条位线BL,并且在其各交叉位置以矩阵状配置有仅由单一的铁电体电容器18构成的存储器单元19。另外,铁电体电容器18包括字线WL、位线BL、和配置在字线WL及位线BL之间的铁电体膜(未图示)。另外,行译码器4与字线WL连接。
另外,位线源驱动器5及字线源驱动器6分别与读出放大器2及行译码器4连接。另外,对位线源驱动器5及字线源驱动器6供给具有由电压生成电路7所生成的规定电位的信号。另外,列地址缓冲器8及行地址缓冲器9分别与列译码器3及行译码器4连接。另外,写入放大器10及读出放大器11与读出放大器2连接,并且输入缓冲器12及输出缓冲器13分别与写入放大器10及读出放大器11连接。另外,动作控制电路14与列译码器3、位线源驱动器5、字线源驱动器6、列地址缓冲器8、行地址缓冲器9、写入放大器10及读出放大器11连接。在此,第一实施方式中,第一保持电路15及第二保持电路16与列地址缓冲器8、行地址缓冲器9、写入放大器10、读出放大器11、输入缓冲器12及动作控制电路14连接。
另外,第一实施方式中,对动作控制电路14输入/RAS、/CAS及/WE三个控制信号。另外,对列地址缓冲器8、行地址缓冲器9及动作控制电路14输入控制信号,其是用于指定行地址及列地址的N+1个的地址信号(A0~AN)、及用于选择铁电体存储器单元阵列1的存储块(memorybank)的存储块选择信号(BS0及BS1)。
接着参照图1及图2说明本发明的第一实施方式的存储器的动作。
如图2所示,通过三个控制信号(/RAS、/CAS及/WE)的输入电位(High(H)电平或Low(L)电平)的组合、和存储块选择信号BS0及BS1的输入电位(H电平或L电平)的组合,由图1所示的模式判定电路14a判定是存储块激活命令(Active)、读出命令(Read)、写入命令(Write)、及寄存器设定命令(MRS)中的哪一个,根据其结果由动作控制电路14进行存储器的控制。
另外,模式判定电路14a,在输入读出命令或写入命令的情况下,当作为存储块选择信号(BS0及BS1)所输入的电位(H电平或L电平)的组合,例如BS1输入L电平且BS0输入L电平时(图2所示的Dec为0时),将该时刻所输入的地址信号(A0~AN)及在之前由存储块激活命令所输入的地址信号识别为应保持在第一保持电路15中的地址。由此,由存储块激活命令保持在行地址缓冲器9中的地址、和由读出(或者写入)命令保持在列地址缓冲器8中的地址被写入且被保持到第一保持电路15中。另外,当作为BS1输入H电平且作为BS0输入L电平时(图2所示的Dec为10时),选择对于储存有第一数据的存储器区域的终端地址即第二地址的控制,第二地址被写入且被保持在第二保持电路16。另外,当BS1及BS0为除了上述的组合(BS1为L电平且BS0为L电平,BS1为H电平且BS0为L电平)以外的组合时(图2所示的Dec为其他时),不对第一保持电路15及第二保持电路16进行写入,所保持的地址被继续保持。
另外,当由电源下降检测电路17检测出电源的下降时,或者电源的下降信息通过命令输入或信号输入等的何种方法从未图示的微机或逻辑电路被传递时,第一保持电路15及第二保持电路16所保持的地址信息被写入到铁电体存储器单元阵列1的存储器单元19。将写入后的存储器单元19放置在从外部不能访问的地址(通过A0~AN不能指定的地址)中。另外,当写入地址信息的位数和写入数据的位数不同时,将地址信息分割为多个后写入到存储器单元19。例如,在地址位数为24位而数据位数为8位时,将地址按8位分割为三个后写入。另外,动作控制电路14按照在写入第一地址的信息之后接着自动地写入第二地址信息的方式进行控制。
另外,在电源上升的情况下,当未图示的微机(逻辑电路)输入例如作为MRS命令(寄存器设定命令)、对存储器要求读出第一地址的信息和第二地址的信息的命令时,动作控制电路14从输出缓冲器13依次输出第一地址信息和第二地址信息。
第一实施方式中,如上所述,具备:包括多个存储器单元19的铁电体存储器单元阵列1;对铁电体存储器单元阵列1的储存有第一数据的存储器区域的开头地址即第一地址进行保持的第一保持电路15;对铁电体存储器单元阵列1的储存有第一数据的存储器区域的终端地址即第二地址进行保持的第二保持电路16;和对第一保持电路15和第二保持电路16之间的改写的动作进行控制的动作控制电路14,由此例如在将下一次的电源上升时所需的数据作为第一数据的情况下,该第一数据在电源下降后也被储存到非易失性的铁电体存储器单元阵列1,并且在电源下降检测电路17检测出电源的下降时,将第一地址和第二地址写入到存储器单元19。作为在电源下降时未图示的微机所进行的用于下一次的电源上升的动作,仅将第一地址和第二地址写入到存储器单元19也可,因此与电源下降时将易失性存储器的内容和微机的状态写入到非易失性存储器阵列的以往的方法相比,能使电源下降时的控制简单化。
(第二实施方式)
参照图3,该第二实施方式中,与上述第一实施方式不同,对进一步具备由锁存电路(未图示)等构成的第三保持电路21、由锁存电路(未图示)等构成的第四保持电路22、保护判定电路23的存储器进行说明。
第二实施方式的存储器,如图3所示,第三保持电路21及第四保持电路22与列地址缓冲器8、行地址缓冲器9、第一保持电路15、第二保持电路16及保护判定电路23连接。另外,保护判定电路23与动作控制电路14连接。在此,第二实施方式中,第三保持电路21对铁电体存储器单元阵列1的储存有第二数据(例如,光盘的系统信息等)的存储器区域的开头地址即第三地址进行保持,并且,第四保持电路22对铁电体存储器单元阵列1的储存有第二数据的存储器区域的终端地址即第四地址进行保护。另外,保护判定电路23具有对在位于第三地址和第四地址之间的地址所对应的存储器区域禁止写入或允许写入进行控制的功能。此外,第二实施方式的其他构成与上述第一实施方式相同。
接着,参照图2及图3对本发明的第二实施方式的存储器的动作进行说明。
例如,根据图2所示的MRS命令(寄存器设定命令),将对存储器单元19进行信息写入的命令输入到模式判定电路14a时,其中该信息是储存有第二数据的存储器区域的开头地址即第三地址的信息及储存有第二数据的存储器区域的终端地址即第四地址的信息,输入到行地址缓冲器9及列地址缓冲器8的地址依次分别被写入且被保持于第三保持电路21及第四保持电路22。
另外,当电源下降检测电路17检测出电源的下降时,第一保持电路15及第二保存电路6所保持的地址的信息被写入到存储器单元19,并且,第三保持电路21及第四保持电路22所保持的地址的信息也被写入到存储器单元19。
另外,保护判定电路23对第三保持电路21所保持的第三地址和第四保持电路22所保持的第四地址进行识别。并且,保护判定电路23,在通过图2所示的存储块激活命令(Active)及写入命令(Write)产生写入要求时,对要求写入的地址是否在第三地址和第四地址的范围内(包含第三地址及第四地址)或是否在范围外进行判断。基于该保护判定电路23的判断结果,动作控制电路14,在要求写入的地址在第三地址和第四地址的范围内时,按照不进行写入的方式输出控制信号,并且在要求写入的地址不在第三地址和第四地址的范围内时,按照进行写入的方式输出控制信号。
另外,模式判定电路14a,例如接受到输入了根据MRS命令(寄存器设定命令)用于使第三地址信息及第四地址信息复位的命令,对第三保持电路21和第四保持电路22进行复位。由此,第三保持电路21和第四保持电路22所保持的地址返回到初始状态(零),而使第三保持电路21和第四保持电路22所保持的地址变为相同的地址。其结果,可按照能在铁电体存储器单元阵列1的整个区域中写入的方式进行控制、或可按照在整个区域中禁止写入的方式进行控制。
第二实施方式中,如上所述,具备:对铁电体存储器单元阵列1的储存有第二数据的存储器区域的开头地址即第三地址进行保持的第三保持电路21;和对铁电体存储器单元阵列的储存有第二数据的存储器区域的终端地址即第四地址进行保持的第四保持电路22,动作控制电路14对在位于第三地址和第四地址之间的地址所对应的存储器区域禁止写入或允许写入进行控制,就可对在由铁电体存储器单元阵列1的第三地址和第四地址指定的任意的地址的范围禁止数据写入或允许数据写入进行控制,因此在电源下降时或电源上升时的不稳定的状态中,未图示的微机或逻辑电路的一部分失控而进行不必要的动作时,也能抑制第三地址和第四地址之间的地址的范围的数据的改写。
此外,第二实施方式的其他效果与上述第一实施方式相同。
(第三实施方式)
参照图4,该第三实施方式中,对应用上述第二实施方式的存储器的光盘再生装置的构成进行说明。此外,该第三实施方式中,作为控制装置的一例对光盘再生装置进行说明。
第三实施方式的光盘再生装置,如图4所示,具备:拾取器(Pick up)31、拾取控制部32、模拟信号处理部33、数字信号处理部34、译码器35、铁电体存储器36、显示部37、微机(CPU)38、闪存39。此外,铁电体存储器36是本发明的“存储器”的一例。另外,微机38是本发明的“控制电路”的一例。另外,在光盘再生装置中可交换地收纳光盘30。
映像等压缩后的再生用数据(第一数据)调制为适宜记录的数据而被记录到光盘30。拾取器31具有对光盘30照射激光、且检测该所照射的激光的反射光、由此将光盘30所记录的数据作为电信号取出的功能。拾取控制部32具有通过控制拾取器31对光盘30的位置,来对从光盘30读出的数据进行控制的功能。模拟信号处理部33具备基于拾取器31所取出的电信号的变化而生成规定的脉冲信号的功能。数字信号处理部34具有将模拟信号处理部33所生成的脉冲信号进行解调、且对解调后的信号施加错误修正处理、来生成所压缩的再生用数据的功能。
译码器35具有将从数字信号处理部34供给的压缩后的再生用数据进行译码的功能。另外,译码器35具有将译码后的再生用数据储存到铁电体存储器36,并且将储存在铁电体存储器36的再生用数据输出到显示部37的功能。另外,译码器35还具有将输出到显示部37的再生用数据从铁电体存储器36中消除的功能。
在此,第三实施方式中,铁电体存储器36具有多个存储器单元,并且多个存储器单元由铁电体电容器构成,从而具有非易失性。另外,对多个存储器单元分别分配用于表示铁电体存储器36内的位置的地址。另外,将铁电体存储器36构成为按照多个存储器单元的地址的顺序储存从译码器35供给的译码后的再生用数据。
另外,在译码器35为了将再生用数据进行译码而访问铁电体存储器36(写入或读出)时,将用于表示何种访问(或用于数据缓冲的写入、或用于错误修正的访问、或用于显示再生的读出)的模式(相当于图2所示的第一实施方式的Dec)载置于控制信号(存储块选择信号的BS1及BS0)后传递给铁电体存储器36。由此,铁电体存储器36储存译码后的再生用数据的开头(第一地址)及终端(第二地址)的存储器单元的地址的信息。此外,错误意味着当光盘30划伤时数据位就部分地反转。另外,错误修正意味着利用奇偶校验位(将所赋予的2进数的数据中存在偶数个1还是奇数个1由编号0或1表示、赋给数据的位),对赋给数据的奇偶校验位与从实际的数据由运算求出的奇偶校验位进行比较,来检测出错误。
另外,第三实施方式中,微机38具有对拾取控制部32、模拟信号处理部33、数字信号处理部34、译码器35及闪存39的动作进行控制的功能。另外,微机38按照以下方式构成:在光盘再生装置的电源处于接通状态而光盘30的再生再开(恢复),并且在铁电体存储器36中储存有开头及终端的存储器单元的地址信息时,将开头的存储器单元的地址信息从铁电体存储器36读出且由译码器35从储存在存储器单元的再生用数据起依次向显示部37输出,并且将终端的存储器单元的地址信息从铁电体存储器36读出且将储存到终端的存储器单元的再生用数据的持续部分按顺序储存。在闪存39中存储微机38用的控制程序。
另外,微机38在新光盘30再生时,首先将光盘30的系统信息(第二数据:第几首的音乐数据、第几章的映像数据被写入到光盘30的哪个扇区等的光盘30的特有信息)读出后写入铁电体存储器36。另外,微机38按照只要不产生光盘30的替换就不改写铁电体存储器36所写入的系统信息的方式,将用于表示以对铁电体存储器36不进行改写方式设定的地址范围的开头地址(第三地址)和终端地址(第四地址)写入到铁电体存储器36。
接着,参照图4~图7对第三实施方式的光盘再生装置的动作进行说明。
首先,若光盘30开始再生,则通过微机38,介由拾取器31、模拟信号处理部33及数字信号处理部34,将记录到光盘30的再生用数据依次供给到译码器35。
此时,若光盘30的再生为替换光盘30后的最初再生,则由微机38将光盘30的系统信息读出后写入到铁电体存储器36。另外,如图7所示,将以对铁电体存储器36不进行改写的方式设定的地址的范围(第三地址和第四地址)向铁电体存储器36写入。由此,禁止译码后的数据写入到第三地址和第四地址之间的地址。另外,若为对以前读出的光盘30再度再生,则无需读出来自光盘30的系统信息。
并且,通过译码器35所压缩的再生用数据被译码,并且该译码后的再生用数据按存储器单元的地址顺序被储存到铁电体存储器36。接着,通过译码器35将铁电体存储器36所储存的再生用数据依次输出到显示部37,并且从铁电体存储器36中消除该输出后的再生数据。
由此,译码后的再生数据依次被写入到铁电体存储器36,并且所输出的再生用数据从铁电体存储器36被消除,从而第一地址和第二地址之间的译码后的再生数据的区域,在如图7所示的情况下,从铁电体存储器空间的一方端向第三地址移动。并且,在第二地址和第三地址重叠时,第二地址被设定在铁电体存储器空间的一方端。
在此,第三实施方式中,在光盘30的再生中、译码器35为了对再生用的数据进行译码而访问铁电体存储器36(写入或读出)时,将用于表示何种访问(用于数据缓冲的写入、用于错误修正的访问、用于显示再生的读出)的模式(相当于图2所示的第一实施方式的Dec)载置于控制信号(存储块选择信号的BS1及BS0)后传递给铁电体存储器36,由此使铁电体存储器36储存所译码的再生用的数据的开头及终端的存储器单元的地址的信息。另外,第三实施方式中,再生用的数据的开头和终端之间的位容量的数据(图5~图7所示的、储存有译码后的再生数据的存储器区域)的再生时间被调整得比从光盘30读出数据起到完成数据的译码为止所需的时间更长。
另外,光盘再生装置的电源处于断开状态(停止)时,如图5所示,通过微机38,储存有经由译码器35译码后的再生用数据的铁电体存储器36的存储器单元中的、开头及终端的存储器单元的地址信息(第一地址及第二地址)被储存到铁电体存储器36。
其后,光盘再生装置的电源处于接通而光盘30的再生再开(恢复)时,如图6所示,通过微机38,读出铁电体存储器36所储存的开头的存储器单元的地址信息(第一地址),由译码器35从开头的存储器单元所储存的再生用数据起依次输出给显示部37,从而进行再生显示。与该再生显示并行,通过微机38,读出铁电体存储器36所储存的终端的存储器单元的地址信息(第二地址),且将该终端的存储器单元所储存的再生用数据的持续部分从光盘30读出。并且,由译码器35将该所读出的再生用数据进行译码,并且按照该所译码的再生用数据与停止时的终端的再生用数据连续的方式依次储存到铁电体存储器36。
第三实施方式中,如上所示,将再生数据储存到非易失性存储器即铁电体存储器36,并且将再生用数据的开头和终端的地址在电源下降时储存到铁电体存储器36,从而在电源下降时无需将易失性存储器的内容和微机的状态另外写入到非易失性存储器单元,因此能使电源下降时的微机38的控制简单化。另外,作为用于将光盘30的数据进行译码的存储器,使用非易失性存储器即铁电体存储器36,从而无需在电源下降时进行数据的储存,或无需在电源上升时进行数据的读出,因此能使电源上升后的再生恢复高速化。
另外,第三实施方式中,如上所述,通过设置将由译码器35译码的再生用数据依次储存到多个存储器单元的非易失性铁电体存储器36,从而光盘30的再生中光盘再生装置的电源处于断开状态之后,当光盘再生装置的电源处于接通状态而光盘30的再生再开时,在光盘再生装置的电源处于断开状态之前由译码器35储存到铁电体存储器36的再生用数据,在光盘再生装置的电源处于接通状态而光盘30的再生再开之后,可通过译码器35被输出到显示部37,因此能使光盘30的再生再开为止的时间缩短相应的量。
另外,第三实施方式中,如上所述,在按照对铁电体存储器36不进行改写的方式设定的地址的范围(第三地址和第四地址)内写入系统信息,从而在对以前读出的光盘30进行再度再生时,无需读出来自光盘30的系统信息,因此能缩短进行再度再生为止的时间。
另外,第三实施方式中,如上所述,将非易失性存储器即铁电体存储器36所存储的再生用的数据进行再生所需的时间,调整得比从光盘30读出数据起至数据的译码结束为止所需的时间更长,从而在电源上升后铁电体存储器36所储存的再生用数据再生的期间,从光盘30将新的数据进行译码,因此在电源上升后也无间断地继续进行再生。
(第四实施方式)
参照附图8,在该第四实施方式中,对作为控制装置的一例的携带型视频播放器进行说明。
第四实施方式的携带型视频播放器,如图8所示,具备:天线51、RF(射频)变换部52、模拟基带处理部53、数字基带处理部54、微机(CPU)55、译码器35、铁电体存储器36、显示部37、和闪存39。并且,天线51是为了与未图示的基站装置进行通信而设置的。RF(射频)变换部52具有将天线51所接收的接收信号变换为IF(中频)信号的功能。模拟基带处理部53具有将由RF变换部52变换后的IF(中频)信号变换为模拟基带信号、且将模拟基带信号变换为数字基带信号的功能。数字基带处理部54具有用于生成通过由模拟基带处理部53变换的数字基带信号所压缩的再生用数据的功能。微机(CPU)55具有用于对模拟基带处理部53、数字基带处理部54、译码器35及闪存39的动作进行控制的功能。
接着,参照图8,对本发明的第四实施方式的携带型视频播放器的动作进行说明。
首先,根据携带型视频播放器的用户所输入或选择的信息,通过微机55经由模拟基带处理部53将数据发送要求信号发送到未图示的基站装置。
接着,根据所发送的数据发送要求信号,视频数据(第一数据)从未图示的基站装置发送。此外,从未图示的基站装置发送的视频数据在施加了附加用于错误修正的奇偶校验位等的编码处理、数字基带处理、模拟基带处理、RF变换处理的状态下进行发送。该视频数据由天线51来接收,通过RF变换部52、模拟基带处理部53、数字基带处理部54、译码器35后返回到原来的视频数据。
另外,由数字基带处理部54变换且被输入到译码器35的数字基带信号是与图4所示的从上述第三实施方式的光盘再生装置中的数字信号处理部34输入到译码器35的数据同样地被压缩的视频数据。另外,译码器35与上述第三实施方式同样也具有将译码后的视频数据储存到铁电体存储器36、且将铁电体存储器36所储存的视频数据输出到显示部37的功能。另外,译码器35也具有将输出到显示部37的视频数据从铁电体存储器36中消除的功能。
另外,携带型视频播放器的电源处于断开状态后,如果视频数据的再生再度从携带型视频播放器的电源处于断开状态之前的继续部分起进行,则为了携带型视频播放器的电源处于断开状态之前的持续的视频数据再度由未图示的基站装置发送,所以将数据发送要求信号发送到未图示的基站装置。
此外,携带型视频播放器的电源处于断开状态(停止)时,与上述第三实施方式相同,通过微机55,储存有经由译码器35译码后的视频数据的铁电体存储器36的存储器单元中的、开头及终端的存储器单元的地址信息(第一地址及第二地址)被储存到铁电体存储器36。
另外,携带型视频播放器的电源处于接通状态而视频数据的再生再开(恢复)时,与上述第三实施方式相同,通过微机55,将铁电体存储器36所储存的开头的存储器单元的地址信息(第一地址)读出并由译码器35从开头的存储器单元所储存的视频数据起依次输出到显示部37,从而进行再生显示。与该再生显示并行,通过微机55,读出铁电体存储器36所储存的终端的存储器单元的地址信息(第二地址),且将该终端的存储器单元所储存的视频数据的持续的数据的数据发送要求信号发送给未图示的基站装置。于是,所接收的视频数据由译码器35进行译码,并且该译码后的视频数据按照与停止时的终端的视频数据连续的方式依次被储存到铁电体存储器36。
第四实施方式中,如上所述,将视频数据储存到非易失性存储器即铁电体存储器36,且将视频数据的开头和终端的地址在电源下降时储存到铁电体存储器36,从而携带型视频播放器的电源处于接通状态而视频数据的再生再开(恢复)时,视频数据的持续部分从未图示的基站装置被接收到携带型视频播放器,该所接收的视频数据作为可再生的数据被写入到铁电体存储器36为止的期间,在携带型视频播放器的电源处于断开状态之前可将铁电体存储器36所储存的视频数据依次进行再生且进行显示,因此能高速地进行电源上升后的携带型视频播放器的再生的恢复。
此外,第四实施方式的其他效果与上述第三实施方式相同。
此外,这次公开的实施方式应考虑为上述的全部的方面仅为例示并非为限制。本发明的范围不是上述的实施方式的说明,而由权利要求范围来表示,进一步包含与权利要求的范围均等的思想及范围内的全部的变更。
例如,上述第一实施方式中,示出了在第二保持电路16中保持有储存了第一数据的存储器区域的终端地址即第二地址的例子,但本发明并不限于此,代替第二地址也可以将第一数据的尺寸量保持在第二保持电路16中。此时,根据第一地址和第一数据的尺寸量能容易地求出储存有第一数据的存储器区域的终端地址即第二地址。另外,也可以将第二地址及第一数据的尺寸量双方保持在第二保持电路16中。
另外,在上述第二实施方式中,示出了在第四保持电路22中保持有储存了第二数据的存储器区域的终端地址即第四地址的例子,但本发明并不限于此,代替第四地址而将第二数据的尺寸量保持在第四保持电路22中也可。此时,根据第三地址和第二数据的尺寸量能容易地求出储存有第二数据的存储器区域的终端地址即第四地址。另外,将第四地址及第二数据的尺寸量双方保持在第四保持电路22中也可。
另外,在上述第三实施方式中,示出了通过微机38,储存有经由译码器35译码后的再生用数据的铁电体存储器36的存储器单元中的、开头及终端的存储器单元的地址信息(第一地址及第二地址)被储存到铁电体存储器36的例子,但是本发明并不限于此,也可以代替第二地址而通过微机38将储存有经由译码器35译码后的再生用数据的铁电体存储器36的存储器单元中的、开头的存储器单元的地址信息(第一地址)和再生用数据的尺寸量储存在铁电体存储器36。此时,根据第一地址和再生用数据的尺寸量,能容易地求出储存有再生用数据的存储器区域的终端地址即第二地址。另外,也可以将第二地址和再生用数据的尺寸量双方储存在铁电体存储器36中。
另外,在上述第四实施方式中,示出了通过微机55,储存有经由译码器35译码后的视频数据的铁电体存储器36的存储器单元中的、开头及终端的存储器单元的地址信息(第一地址及第二地址)被储存到铁电体存储器36的例子,但本发明并不限于此,也可以通过微机55,储存有经由译码器35译码后的视频数据的铁电体存储器36的存储器单元中的、开头地址信息(第一地址)和视频数据的尺寸量被储存在铁电体存储器36中。此时,根据第一地址和视频数据的尺寸量能容易地求出储存有视频数据的存储器区域的终端地址即第二地址。另外,也可以将第二地址及视频数据的尺寸量双方储存在铁电体存储器36中。
另外,在上述第三实施方式中,示出了在铁电体存储器36内的一个区域中储存译码后的再生用数据,并且将该一个区域的开头及终端的存储器单元的地址储存到铁电体存储器36的例子,但是本发明并不限于此,在铁电体存储器36内的多个区域中储存译码后的再生用数据,并且将该多个区域的开头及终端的存储器单元的地址储存到铁电体存储器36。
另外,在上述第三实施方式中,示出了将开头及终端的存储器单元的地址储存到铁电体存储器36的例子,本发明并不限于此,也可以将开头及终端的存储器单元的地址储存在非易失性外部存储器中。
另外,在上述第三实施方式中,示出了将微机38用的控制程序存储到闪存39的例子,但本发明并不限于此,也可以将微机38用的控制程序存储到铁电体存储器36。此时,就不需要闪存39。

Claims (16)

1.一种存储器,具备:
非易失性存储器单元阵列,包含用于依次储存数据的多个非易失性存储器单元;
第一保持电路,被配置为对所述非易失性存储器单元阵列的储存有第一数据的存储器区域的开头地址即第一地址进行保持;
第二保持电路,被配置为对第二地址和所述第一数据的尺寸量中至少任一方进行保持,该第二地址是所述非易失性存储器单元阵列的储存有所述第一数据的存储器区域的终端地址;和
动作控制电路,被配置为基于用于控制所述非易失性存储器单元阵列的控制信号,进行以下动作:用于改写所述第一保持电路所保持的所述第一地址的动作、用于改写所述第二保持电路所保持的所述第二地址或改写所述第一数据的尺寸量的动作、和用于继续保持所述第一保持电路所保持的所述第一地址及所述第二保持电路所保持的所述第二地址、或所述第一数据的尺寸量的动作,
其中如果电源下降,则向所述非易失性存储器单元写入所述第一地址和所述第二地址或所述第一数据的尺寸量。
2.根据权利要求1所述的存储器,其特征在于,
还具备:用于检测所述电源下降的电源下降检测电路。
3.根据权利要求1所述的存储器,其特征在于,
还具备:
第三保持电路,被配置为对所述非易失性存储器单元阵列的储存有第二数据的存储器区域的开头地址即第三地址进行保持;和
第四保持电路,被配置为对第四地址和所述第二数据的尺寸量之间的至少任一方进行保持,该第四地址是所述非易失性存储器单元阵列的储存有所述第二数据的存储器区域的终端地址;
其中所述动作控制电路被配置为对在所述第二数据所对应的存储器区域禁止写入或允许写入进行控制。
4.根据权利要求3所述的存储器,其特征在于,
还具备保护判定电路,被配置为对向位于所述第三保持电路所保持的所述第三地址、和所述第四保持电路所保持的所述第四地址之间的地址所对应的存储器区域禁止写入或允许写入进行判定。
5.根据权利要求1所述的存储器,其特征在于,
所述动作控制电路包括被配置为对存储块激活信号、读出信号、写入信号及寄存器设定信号进行识别的模式判定电路,基于所述模式判定电路的识别,在输入所述读出信号或所述写入信号时,向所述第一保持电路及所述第二保持电路分别写入且保持所述第一地址及所述第二地址。
6.根据权利要求1所述的存储器,其特征在于,
所述非易失性存储器单元包括铁电体存储器单元。
7.一种控制装置,具备:
译码电路,被配置为将从光盘读出的数据进行译码;
存储器,包括:非易失性存储器单元阵列,包含被配置为依次储存由所述译码电路译码后的数据的多个非易失性存储器单元;第一保持电路,被配置为对第一地址进行保持,该第一地址是储存有所述非易失性存储器单元阵列所储存的由所述译码电路译码后的数据即第一数据的存储器区域的开头地址;第二保持电路,被配置为对储存有所述第一数据的所述存储器区域的终端地址即第二地址或所述第一数据的尺寸量进行保持;和动作控制电路,被配置为基于用于控制所述非易失性存储器单元阵列的控制信号,进行以下动作:用于改写所述第一保持电路所保持的所述第一地址的动作、用于改写所述第二保持电路所保持的所述第二地址或改写所述第一数据的尺寸量的动作、和用于继续保持所述第一保持电路所保持的所述第一地址及所述第二保持电路所保持的所述第二地址、或所述第一数据的尺寸量的动作;和
控制电路,被配置为控制所述存储器及所述译码电路,
其中如果电源下降,则向所述非易失性存储器单元写入所述第一地址和所述第二地址或所述第一数据的尺寸量。
8.根据权利要求7所述的控制装置,其特征在于,
还具备:
第三保持电路,被配置为对所述非易失性存储器单元阵列的储存有第二数据的存储器区域的开头地址即第三地址进行保持;和
第四保持电路,被配置为对第四地址和所述第二数据的尺寸量之间的至少一方进行保持,该第四地址是所述非易失性存储器单元阵列的储存有所述第二数据的存储器区域的终端地址;
其中所述动作控制电路被配置为对在所述第二数据所对应的存储器区域禁止写入或允许写入进行控制。
9.根据权利要求8所述的控制装置,其特征在于,
所述第二数据是所述光盘的系统信息。
10.根据权利要求9所述的控制装置,其特征在于,
如果所述光盘替换后最初执行再生,则所述光盘的系统信息被写入到所述非易失性存储器单元。
11.根据权利要求7所述的控制装置,其特征在于,
将所述非易失性存储器单元阵列所储存的所述第一数据进行再生所需的时间,比从所述光盘读出数据起至所述数据译码结束为止所需的时间长。
12.根据权利要求7所述的控制装置,其特征在于,
所述第一数据是再生用的数据。
13.根据权利要求7所述的控制装置,其特征在于,
所述非易失性存储器单元包含铁电体存储器单元。
14.一种控制装置,具备:
译码电路,被配置为对无线发送的数据进行译码;
存储器,包括:非易失性存储器单元阵列,包含被配置为依次储存由所述译码电路译码后的数据的多个非易失性存储器单元;第一保持电路,被配置为对第一地址进行保持,该第一地址是储存有所述非易失性存储器单元阵列所储存的由所述译码电路译码后的数据即第一数据的存储器区域的开头地址;第二保持电路,被配置为对储存有所述第一数据的所述存储器区域的终端地址即第二地址或所述第一数据的尺寸量进行保持;和动作控制电路,被配置为基于用于控制所述非易失性存储器单元阵列的控制信号,进行以下动作:用于改写所述第一保持电路所保持的所述第一地址的动作、用于改写所述第二保持电路所保持的所述第二地址或改写所述第一数据的尺寸量的动作、和用于继续保持所述第一保持电路所保持的所述第一地址及所述第二保持电路所保持的所述第二地址、或所述第一数据的尺寸量的动作;和
控制电路,被配置为控制所述存储器及所述译码电路,
其中如果电源下降,则向所述非易失性存储器单元写入所述第一地址和所述第二地址或所述第一数据的尺寸量。
15.根据权利要求14所述的控制装置,其特征在于,
所述第一数据是视频数据。
16.根据权利要求14所述的控制装置,其特征在于,
所述非易失性存储器单元包含铁电体存储器单元。
CN2007101100806A 2006-06-16 2007-06-14 存储器及控制装置 Active CN101089995B (zh)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
JP2006166768 2006-06-16
JP2006-166768 2006-06-16
JP2006166768 2006-06-16
JP2006-285959 2006-10-20
JP2006285959A JP4272227B2 (ja) 2006-06-16 2006-10-20 メモリおよび制御装置
JP2006285959 2006-10-20

Publications (2)

Publication Number Publication Date
CN101089995A CN101089995A (zh) 2007-12-19
CN101089995B true CN101089995B (zh) 2012-02-29

Family

ID=38943294

Family Applications (2)

Application Number Title Priority Date Filing Date
CN2007101100806A Active CN101089995B (zh) 2006-06-16 2007-06-14 存储器及控制装置
CN2007101100810A Active CN101089992B (zh) 2006-06-16 2007-06-14 存储器

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN2007101100810A Active CN101089992B (zh) 2006-06-16 2007-06-14 存储器

Country Status (1)

Country Link
CN (2) CN101089995B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101782870B (zh) * 2009-01-16 2011-12-14 旺宏电子股份有限公司 存储器装置与其控制方法
KR101974108B1 (ko) * 2012-07-30 2019-08-23 삼성전자주식회사 리프레쉬 어드레스 생성기, 이를 포함하는 휘발성 메모리 장치 및 휘발성 메모리 장치의 리프레쉬 방법
KR102400991B1 (ko) * 2015-12-30 2022-05-23 삼성전자주식회사 반도체 메모리 장치 및 이를 포함하는 메모리 시스템
JP6707628B2 (ja) * 2016-04-08 2020-06-10 ウルトラメモリ株式会社 半導体記憶装置
US10152378B2 (en) * 2016-10-04 2018-12-11 Futurewei Technologies, Inc. Data protection for a cold storage system

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1501707A (zh) * 2002-11-15 2004-06-02 松下电器产业株式会社 记录装置及记录方法
CN1645926A (zh) * 2004-01-22 2005-07-27 三洋电机株式会社 信息记录装置
CN1735179A (zh) * 2004-07-07 2006-02-15 三星电子株式会社 具有数据恢复功能的数字视频记录和再现设备及其方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63247997A (ja) * 1987-04-01 1988-10-14 Mitsubishi Electric Corp 半導体記憶装置
JP4111304B2 (ja) * 1999-12-08 2008-07-02 株式会社ルネサステクノロジ 半導体装置
JP2004199842A (ja) * 2002-12-20 2004-07-15 Nec Micro Systems Ltd 半導体記憶装置及びその制御方法
JP2006092640A (ja) * 2004-09-24 2006-04-06 Sanyo Electric Co Ltd メモリ

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1501707A (zh) * 2002-11-15 2004-06-02 松下电器产业株式会社 记录装置及记录方法
CN1645926A (zh) * 2004-01-22 2005-07-27 三洋电机株式会社 信息记录装置
CN1735179A (zh) * 2004-07-07 2006-02-15 三星电子株式会社 具有数据恢复功能的数字视频记录和再现设备及其方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
JP特开2005-115720A 2005.04.28

Also Published As

Publication number Publication date
CN101089992B (zh) 2012-09-05
CN101089995A (zh) 2007-12-19
CN101089992A (zh) 2007-12-19

Similar Documents

Publication Publication Date Title
US10803926B2 (en) Memory with on-die data transfer
KR100616345B1 (ko) 반도체 기억 장치
CN100543876C (zh) 存取存储器的方法
US4814903A (en) Alternate storage areas in magnetooptical media
KR20040101222A (ko) 섹터 포인터들을 활용하는 메모리 맵핑 장치
CN101089995B (zh) 存储器及控制装置
JP4272227B2 (ja) メモリおよび制御装置
CN1933001B (zh) 信息记录再现装置及其数据再现方法,以及其光盘
KR20020018115A (ko) 매체 재생장치
US20030193863A1 (en) Method and related apparatus for storing program code and optimized power calibration data in the same non-volatile memory
EP1220229B1 (en) An electrically modifiable, non-volatile, semiconductor memory which can keep a datum stored until an operation to modify the datum is completed
US7277977B2 (en) DRAM for high-speed data access
KR100789198B1 (ko) 반도체 메모리의 동작 제어 방법 및 반도체 메모리
JP4547490B2 (ja) 不揮発性記憶装置およびその制御方法
KR100665498B1 (ko) 광 기록매체 상에 디지탈 방식으로 저장된 정보를 재생하는 장치
RU96106815A (ru) Способ и устройство для воспроизведения информации с записывающей среды в виде диска
JP4488962B2 (ja) 光ディスク再生装置の制御回路
RU2009111334A (ru) Оптический диск однократной записи и способ и устройство для записи/воспроизведения управляющей информации на/с оптического диска
CN117672300A (zh) 一种存储器的控制方法及相关设备
JPH1021653A (ja) 磁気ディスク装置
JPH03102646A (ja) カード状記録媒体における光ビームの移動制御方法
JPH0714291A (ja) Cdオートチェンジャー
KR20150020023A (ko) 플래시 메모리의 재생 방법 및 이에 관한 메모리 컨트롤러
JPH03103917A (ja) 光ディスクサブシステムの制御方式
JPS6215950B2 (zh)

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
ASS Succession or assignment of patent right

Owner name: PATE LANNILA FORTUNE CO., LTD.

Free format text: FORMER OWNER: SANYO ELECTRIC CO., LTD.

Effective date: 20101223

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: 2-5-5, KEIHAN-HOND RI, MORIGUCHI CITY, OSAKA PREFECTURE, JAPAN TO: DELAWARE, USA

TA01 Transfer of patent application right

Effective date of registration: 20101223

Address after: Delaware

Applicant after: Sanyo Electric Co.

Address before: Japan's Osaka Moriguchi city Beijing Sakamoto 2 D eyes 5 times 5

Applicant before: Sanyo Electric Co., Ltd.

C14 Grant of patent or utility model
GR01 Patent grant