CN1010261B - 用于传输信号和数据的装置 - Google Patents

用于传输信号和数据的装置

Info

Publication number
CN1010261B
CN1010261B CN86102839.2A CN86102839A CN1010261B CN 1010261 B CN1010261 B CN 1010261B CN 86102839 A CN86102839 A CN 86102839A CN 1010261 B CN1010261 B CN 1010261B
Authority
CN
China
Prior art keywords
peripherals
data
logic
principal computer
state
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
CN86102839.2A
Other languages
English (en)
Other versions
CN86102839A (zh
Inventor
彼得·B·阿什金
迈克尔·克拉克
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Apple Inc
Original Assignee
Apple Computer Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Apple Computer Inc filed Critical Apple Computer Inc
Priority to CN 90102572 priority Critical patent/CN1016834B/zh
Priority to CN 90102574 priority patent/CN1024961C/zh
Priority to CN 90102573 priority patent/CN1017285B/zh
Publication of CN86102839A publication Critical patent/CN86102839A/zh
Publication of CN1010261B publication Critical patent/CN1010261B/zh
Expired legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/362Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0646Configuration or reconfiguration
    • G06F12/0653Configuration or reconfiguration with centralised address assignment
    • G06F12/0661Configuration or reconfiguration with centralised address assignment and decentralised selection
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/368Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control
    • G06F13/376Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control using a contention resolving method, e.g. collision detection, collision avoidance
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/403Bus networks with centralised control, e.g. polling

Abstract

在多个外部设备和主计算机之间传输数据的一种通讯装置。总线上,一次只有一个设备可以执行讲命令而且仅仅响应来自主计算机的命令。当外部设备需要服务时,它通过使总线在任一命令之后保持低电平来发出服务请求信号。设备在接收到主计算机的讲命令之前,持续发出服务请求。当不只一个同类型设备耦合到总线上时(如两个鼠主型定标器),主计算机给设备分配新地址。当设备要发送“1”时,可向总线发送低电平信号以检测碰撞。

Description

本发明涉及在数据源及与其耦合的多个外部设备之间传输数据的通讯装置的领域。更具体地讲,本发明是涉及多个外部设备和主计算机之间外部设备总线上的数据传输。
计算机工业中,经常需要在多个数据处理设备(如计算机、打印机、存贮器等等)之间传递数据和命令。本世纪70年代初,由于计算机网络系统的问世,计算机与其它外部设备之间的相互联接有了重要发展。计算机网络系统使得可以在远离大型计算机的地方分布式访问计算资源。
网络,例如ARPA网络,主要用于提供不同用户对较大的分时系统的存取及这种系统之间的数据传输。在地理上的局部网络中,称做“局部地区网络”(LANS),用于联接一批计算机,终端及其外部设备,通常是在一座建筑物或邻近的建筑物中,使这些设备可以相互通讯或与联在其它网络中的设备通讯。使用局部地区网络可以实现分布式计算。换言之,联在局部地区网络上的某些设备可以被指定来完成特定功能,如文件存贮,数据库管理,终端处理等等。由于不同的机器完成不同的任务,这种分布式处理使系统更简单,效率更高。
目前,网络技术只用于提供数据处理设备之间的通讯,这些设备是机器输入设备。然而,网络技术还可以用来提供在单独的计算机与多个外部设备之间的进行通讯的网络装置。例如人工输入设备,只听设备(listen    only    clevice)和仪表(appliance)等 等。人工输入设备包括键盘,光标控制设备(如鼠型定标器)及草图板等等。只听设备包括处理过程记录器(transaction    log)等等。在先有技术中,这些设备是通过每个设备的指定端口与主计算机相联的。为联接外部输入设备,常常需要有附加“板”。插入附加板时,还要求主计算机断电,不可在系统工作时插入。这种现有技术的系统效率不高,因为通常外部设备不同时工作。(例如,使用鼠型定标器的用户一般不会同时使用键盘或绘图笔),因此,这些设备可以共享一条联接到主计算机的公共线路,不需附加板而不会引起数据传输问题
先有技术的网络设计方案还包括了良好的建立网络控制的方法,以使某一设备可以实现传输。将外部设备联网时,并不需要这样的系统,因为通常在某一时刻只使用一台设备。此处,先有技术的网络设计方案使得联网设备可以通过复杂的“查询”方法相互识别。另一方面,这种复杂的过程对于联接外部设备是不需要的,因为除主计算机之外,这些设备本身并不需要被其它设备识别。
因此,本发明的一个目的就是给出多个外部设备之间的通讯装置,这种装置使得将那些设备耦合到主计算机时简单而有效。
本发明的另一个目的是给出使所有上述外部设备通过单一的输入端口耦合到主计算机的通讯装置。
本发明的又一个目的是给出使外部设备可指出向主计算机发出服务请求信号的通讯装置。
本发明还有一个目的是提供一个给出可以确定通讯装置线路是否被占用的的装置的通讯线路。
本发明的另一个目的是给出使外部设备可以在系统工作时加入的 通讯装置。
已公开了一种包括有仪器和方法的用于在多个外部设备与主计算机之间传输数据的通讯装置。在优选实施例中,多个外部设备,如人工输入设备(包括鼠型定标器,键盘,草图板等),仪表,只听设备等等,都耦合到公共电缆上以传输数据和接收命令。当耦合到电缆上的设备需要服务时,它可以通知主计算机,该设备将不断发出服务请求,直到接收到主计算机的发送数据命令。所有相同的通用型外部设备(如所有键盘),都有做为识别码的完全相同的硬件跳线地址。用这种方式,主计算机可以识别在电缆上通讯的通用型设备。如果不只一个同类型的外部设备耦合到电缆上(例如有两个鼠型定标器),主计算机将给鼠型定标器的状态寄存器分配新地址,这样,它们相互可区别。
在优选实施例中,在电缆上传输数据和命令时采用了归零调制方式。这就使得如果某一外部设备要在电缆上传输一高电平信号,而此时电缆被另一设备拉低。该外部设备将发生碰撞。为简化系统模型,只有主计算机可以启动通讯过程。
本发明允许在计算机工作时,将外部设备接到计算机上,而不必使计算机系统断电。本发明可实施于窄带、宽带、光纤、远红外及其它通讯装置。
图1给出了本发明网络系统的方框图。
图2给出了本发明使用的归零编码方法时序图。
图3给出了本发明外部设备的寄存器。
图4给出了某一外部设备请求主计算机服务时操作顺序的流程图。
图5给出了为共享硬件跳线地址的设备提供新地址的操作顺序流程图。
图6给出了本发明中命令处理的时序图。
本发明公开了用于在耦合到主计算机的外部设备之间传输数据的外部设备总线。其中包括所用仪器和方法。为使对本发明能有透彻了解,在下面的描述中,给出了大量特殊细节,如特定数字、寄存器、地址、时序、信号及格式等。但对本技术领域的技术人员来讲,很明显,实施本发明时可以不需要这些特殊细节。在另外一些情况下,为了避免不必要地使本发明难于理解,对一些众所周知的电路和设备则用方框图表示。
参见图1,其中给出了本发明的优选实施例。多个外部设备,用数字11到16来标誌,通过单电缆17耦合到主计算机10。在本优选实施例中,所有设备通过小型电话插座与主计算机通讯,并对联接器做如下配置:插座芯-信号(tip-power),环形数据(ringdata)和外壳-信号返回(sleeve-power    refurn)。高电平信号(1)最低为2.4伏,低电平信号(0)最高为0.8伏。尽管在本发明的优选实施例中希望使用单根电缆,但其它通讯装置,如宽频带法、光纤系统及红外信号也可以使用。
本发明中的总线支持编码设备(这种设备一个键表示一个符号或一种功能,如键盘14),相对设备(这种设备的对应控制设备(如鼠型定标器11或12,的显示光标的移动可以任一点为起点)和绝对设备(这种设备的显示位置和设备位置之间有一恒定的直接关系,如绘图笔13)。
这个系统也允许将扩展地址设备联网,扩展地址设备共享公共的 硬件跳线地址,但对特定设备还有唯一地址,主计算机在访问该设备之前需判别这个地址。例如,假定仪表可以耦合到主计算机,并受主计算机控制。在这种情况下,所有仪表都有相同的固定硬件跳线地址。第一层的主计算机为了选中仪表,只要简单地选择该硬件跳线地址即可。此时,所有仪表都处于无效状态。如果主计算机向某一仪表发一信号,且这个信号与仪表的扩展地址匹配,则该仪表就被该主计算机变为有效状态。扩展地址是一个识别码,在优选实施例中,扩展地址可长达64字节。只要主计算机给出扩展地址,具有该地址的设备即进入有效状态。以后向仪表地址所发的命令都由这个设备执行,而不必每次都给出扩展地址。有效仪表执行所有对仪表地址的命令,而无效设备则处于被动状态。为使有效的扩展地址设备变为无效,主计算机只要给出另一扩展地址设备的扩展地址,使其变为有效,同时就使原有效设备变为无效。任何可以由主计算机控制的设备都适用于本网络设计方案,如电灯,电炉、喷灌系统及电话应答机等。在这个系统中至少有另一个扩展地址设备的硬件跳线地址,这个地址将用于系统保护或用户识别。例如,在这个地址上的某一设备,可以有一扩展地址,只有当系统用户给出这一扩展地址后,系统才能工作。在其它情况下,某些单独操作在执行前可能要求主计算机给出其它安全设备的扩展地址。这些安全设备像“钥匙”一样,用来锁住整个系统或在系统上执行的某些操作。
此外,本发明为网络应用保留了软地址段16。保留软地址段是为有相同的外部设备耦合到总线上时所用。例如,如果总线上耦合了不只一个鼠型定标器,主计算机给每一个鼠型定标器分配新地址,这些地址就放在软地址段。
尽管给出了耦合到总线上每一类型设备的特例,但对于分配的地址可能每类设备不只有一种。例如,草图板是一种绝对设备,而触摸式荧光屏也是绝对设备,且其与绘图笔有相同的固定命令地址。此时,主计算机将在软地址段给每一设备分配新地址。
在本发明的优选实施例中,多个外部设备的地址分配如下:
地址    设备类型    例
0000(0)    扩展地址设备    安全系统,用户ID
0001(1)    扩展地址设备    仪表
0010(2)    编码设备    键盘
0011(3)    相对设备    鼠型定标器
0100(4)    绝对设备    草图板、触摸式荧光屏
0101(5)    保留    无
0110(6)    保留    无
0111(7)    保留    无
1000(8)    软地址寻址    相同外部设备
……    ……    ……
1111(15)    软地址寻址    相同外部设备
本领域的技术人员将意识到,还可以给这些设备分配其它地址,这些地址的位数可以比实施例中多或少。
本优选实施例中,所有外部设备都有四个寄存器用于接收和发送数据。对每一设备,讲寄存器3和听寄存器3包含了诸如设备地址、处理程序信息的状态信息。其余寄存器都是数据寄存器,除听寄存器2以外,这些寄存器是专有设备,听寄存器2包含扩展地址设备的扩展地址或软地址寻址设备的设备专有信息。
在本发明的这一优选实施例中,外部总线上有三种类型的通讯,即命令、数据和全程信号。命令由主计算机传送到外部设备;数据由主计算机传送到外部设备或由外部设备传送到主计算机;全程信号是特殊的传送到全系统的信息。
在该优选实施例中,数据按每一位元的低电平时间与高电平时间之比编码。位元边界定义为总线上的下降沿。零编码为这样的位元,其低电平时间大于高电平时间,如图2位元20所示。“1”则定义为这样的位元,其低电平时间小于高电平时间,如图2位元21所示。在本优选实施例中,起始位定义为“1”,停止位为“0”,停止位没有额外的下降沿来定义位元时间。停止位用来同步总线上处理过程的终止。
命令信号和低速数据传输的位元周期大约为100微秒±30%。高速数据传输的位元为50微秒±1%。数据处理的格式为起始位(1)其后是可达256位的数据位。最后是停止位,当使用其它的通讯装置时,则可采用其它信号格式。
命令只能由主计算机发送。在本发明的优选实施例中,有三种命令:讲、听和清零。如图6所示,为指示命令的开始,先给出了提示脉冲,提示脉冲由主计算机通过总线在“T-attn”周期内为低电平发送而产生。本优选实施例中,T-attn周期大约为560-1040微秒。提示脉冲后是同步脉冲,同步脉冲用以启动总线时序。同步脉冲的后沿用做命令第一位的时序参考点。命令后是一停止位(在本实施例中为“0”)。停止位后,如果没有其它设备的服务请求,总线恢复到其正常的高电平状态。
本优选实施例中,命令是一8位值。该命令含有4位设备地址段, 规定所需外部设备的固定硬件跳线地址(如鼠型定标器的地址是0011)。其后两位是命令位,最后是两位寄存器地址段,它在被选中待指定的外部设备中提供一个专用寄存器R0-R3。本优选实施例中,命令代码如下:
命令    代码
清零    01
听    10
讲    11
讲命令使被选中设备将其数据传到主计算机,听命令使被选中设备接收来自主计算机的数据并存入其寄存器。清零命令对由特殊设备定义的每个设备都有作用。它可用于寄存器清零或使键盘上的所有键复位以便再发送。
当选中某外部设备执行讲命令时,该设备必须在一定时间内做出响应这称做“时间超出”周期。时间超出周期“Tlt”大约为140-260微秒(2个位元)。被选中设备如果没有时间超出,则在总线上变为有效状态,执行数据传输,然后结束命令执行,恢复到总线上的无效状态。
全程信号用于既非命令亦非数据的过程处理。全程信号包括:提示与同步信号,用于起始命令和总线时序;服务请求信号,用于设备向主计算机请求服务;复位信号,使总线在Tres的极小值内为低电平,以在总线上产生中断。Tres周期大约为2.8-5.2毫秒(40个位元)。全程信号将与其它处理过程一起做详细描述。
由于一个外部设备在接到主计算机的讲命令后只能发送数据,本系统提供了一种设备可以通知主计算机需要服务的方法,这由设备向 主计算机发送服务请求信号来实现。本发明中,发送服务请求信号就是在任一命令处理的停止位后使总线保持低电平。耦合到总线上的每一外部设备都有若干寄存器(本优选实施例中为4个寄存器),图3示出了外部设备的一个寄存器。A13位是服务请求使能位,当这一位被主计算机置为高电平,需要服务时,设备就能够在命令处理的停止位后使总线处于低电平,如图6所示。设备将持续发出服务请求,直到接到主计算机的说命令。图4的流程图给出了设备请求服务后的处理步骤。
最初,该设备确定它是否请求服务,即它是否有数据向主计算机传送。如果有数据要传送,设备将其内部标志位置位。当主计算机发出下一个命令时,设备检查这是否发给它的命令。如果命令未选中这个设备,设备将检查其服务请求使能位(寄存器3的A13位)是否置为高电平。如果是高电平,该设备在命令停止位后使总线为低电平,参见图6。然后设备等待接收下一个主计算机命令,检查是否被选中执行说命令。如果命令选中这个设备。它将确定是否讲命令,如果不是讲命令,设备发出服务请求,执行接到的命令,然后等待下一个命令;如果是讲命令,设备发出数据,并认为服务请求已被满足。设备继续监视其自身状态,以决定何时需要服务。由于使主计算机能够控制服务请求使能位,在总线上实现了更有效的操作。接到服务请求后,主计算机只需检查服务请求使能位被置位的设备是否需要服务。此外,主计算机可以禁止某些对特殊应用不需要的设备。
传送数据时,设备可以检测碰撞。如果外部设备要输出1,而数据线是0或将要变为0,可认为该设备与另一设备发生了一次碰撞。这意味着,另一设备也在总线上传送数据。这种情况发生时,被撞设 备停止在总线上执行讲命令,并保留发送数据以备再发送。发生碰撞时,设备将其内部标志位置位。先有技术中,外部设备无法检测碰撞。本发明的这一新特点使通讯操作更为有效。通过检测碰撞,设备可以保留传送的数据,并向主计算机发出服务请求。本发明的检测方法,在检测到碰撞前不需要等待周期。如果总线被其它设备占用,设备将终止其数据传输,或当总线被占用时,就简单地不开始传输,此外,这种检测方法对于定位具有同样硬件跳线地址的多个设备也是有用的,例如对于图1所示的鼠型定标器11和12。
这种情况下,主计算机通过使碰撞设备共享相同的地址就可改变设备的地址,主计算机通过讲R3命令选中这些设备以实现上述目的。R3(设备的寄存器之一)包含图3所示的信息。A0到A7位是设备的处理程序信息,主计算机由此可知设备的功能和设备所提供数据的用途。A8到A11是地址段,当不只一个耦合到总线上的设备有相同的命令地址时,该段的内容被改变。此时,软地址段之一将分配给A8到A11各位,以后这就用做设备的命令地址。在此之前,这些位元内是一随机数,用于辅助检测碰撞。例如,如有两个鼠型定标器接到讲R3命令,且同时开始执行命令,二者都检测不到碰撞。但如果寄存器R3的地址段内为随机数,则两个设备的最终输出将是不同的,此时,两个设备之一将检测到碰撞并停止执行说命令。A12位是高速使能位,如果此位置位,则数据传输采用较高调制速率(每一位帧50微秒)。高速使能位由主计算机置位。如果主计算机不能用高调制速率接收数据,它就将所有设备的高速使能位都置于低电平。如果主计算机可以用高调制速率接收数据,且设备可以用高调制速率发送(那个信息包含在寄存器3内处理程序位中),则主计算机 将设备的高速使能位置高电平。如前所述,A13位是服务请求使能位,由主计算机置位,以使设备能执行服务请求处理。A14和A15位留做日后之用,被置为0。
接收到讲R3命令之后,设备将其状态(即处理程序和地址)提供给主计算机。如果总线上耦合了两个同类型的设备,则只有一个响应命令,因为另一个会检测到碰撞。图5示出了在总线上分配新地址的方法。
接收到讲R3命令后,设备将从寄存器3发送出它的状态。如果数据线转为低电平,设备就认为发生碰撞,停止发送(即停止执行讲命令),并将其内部标志位置位以表示发生了碰撞。主计算机向鼠型定标器的地址发送听R3命令。每个命令都将设备的内部碰撞标志位复位,设备检查其碰撞位是否置位,如果没有置位,设备将用听R3命令中的软地址取代A8到A11各位。在这种方式中,通过主计算机可以跟踪设备的新地址可改变接收到命令的设备地址。如果设备在听R3命令后检测到碰撞位,设备不改变软地址位,但可以改变R3的其它段。主计算机发出另一个讲R3命令,以检查是否有任何设备仍用鼠型定标器地址。此时,剩下的鼠型定标器将发出其起始位,检测不到碰撞,并从寄存器3发出它的状态。主计算机向鼠型定标器地址发回一个听R3命令。此时,剩下的鼠型定标器将检测不到本例中被置位的碰撞位,于是用从主计算机接收到的软地址取代寄存器3中的A8到A11各位。然后主计算机向鼠型定标器发出另一个讲R3命令,此时,因为在那个地址没有鼠型定标器,所以总线上将时间超出,主计算机知道已经给每一个共享鼠型定标器地址的设备都分配了新的地址。
在本发明的一个实施例中,外部设备上有一设备,用于指示有效性,称做有效性指示器。有效性指示器可以是键盘上的一个特殊键或是鼠型定标器上的一个按钮。当不只一个设备耦合到总线上时,主计算机能显示一条信息要求某个设备使用有效性指示器。而后,主计算机发听R3命令,这条命令改变有效设备的地址。用这种方法,在多用户系统中,每个设备都可被定位并分配新的地址。
到此,已经完整描述了允许将多个外部设备通过单端口耦合到主计算机的外部设备总线。

Claims (17)

1、用于传输信号和数据的装置,其中信号和数据是在主计算的控制下从主计算机传输到第一和第二外围设备,和从第一、第二外围设备传输到主计算机;其中信号和数据是在将第一、第二外围设备连接到主计算机的总线上外输的,并且该总线通常是在逻辑的第一状态,其特征在于,该装置包括:
一装置,连接到上述第一外围设备,包括一第一硬件识别号作为第一外围设备的第一地址;
一装置,连接到上述第二外围设备,包括一第二硬件识别号作为第二外围设备的第一地址;
一装置,连接上述主计算机,用于在总线上产生多个传输信号给至少一个上述外围设备,其中多个信号包括有提示信号,同步信号,一各种命令之一和一停止信号;其中所述多个信号使得主计算机去控制至少一个所述外围设备,并且每个各种命令之一包括第一、第二外围设备中的至少一个外围设备的地址,所述命令是发给上述外围设备的;
一装置,连接到上述第一外围设备,用于在传输停止信号之后通过将总线保持在逻辑的第二状态一段时间产生用于传输的第一服务请求信号给主计算机;其中第一服务请求信号指示主计算机至少有一个外围设备有数据要送给主计算机,并且请求主计算机命令允许外围设备传输数据给主计算机,其中主计算机选择地允许和不允许第一服务请求信号传输;
一装置,连接到上述第二外围设备,用于在传输停止信号之后通过将总线保持在逻辑的第二状态一段时间产生用于传输的第二服务请求信号给主计算机;其中第二服务请求信号指示主计算机至少有一个外围设备有数据要送给主计算机,并且请求计算机命令允许外围设备传送数数据给主计算机,其中主计算机选择地允许和不允许该服务请求信号的传输;
一装置,连接到主计算机,用于在总线上从主计算机传输数据给至少一个所述外围设备;
一装置,连接到第一外围设备,用于在总线上当和仅当第一外围设备从主计算机中接收到的命令是从第一外围设备向主计算机传输数据的命令的情况下,从第一外围设备向主计算机传输数据;
一装置,连接到第二外围设备,用于在总线上当和仅当第外围设备从主计算机中接收到的命令是从第二外围设备向主计算机传输数据的情况下,从第二外围设备向主计算机传输数据;
第一碰撞检测装置,连接到第一外围设备,用于在当第一外围设备试图在总线上以逻辑的第一状态传输数据时而总线处在或进入逻辑的第二状态的情况下,将一碰撞检测位从逻辑的第二状态置位到逻辑的第一状态;其中在碰撞检测位被置位到逻辑的第一状态之后第一外围设备停止传输数据;其中第一碰撞检测装置提供一控制,对第一外围设备占用总线加以控制;
第二碰撞检测装置,连接到第二外围设备,用于在当第二外围设备试图在总线上以逻辑的第一状态传输数据时而总线处在或进入逻辑的第二状态情况下,将一碰撞检测位从逻辑的第二状态置位到逻辑的第一状态,其中在碰接检测位置位到逻辑的第一状态之后,第二外围设备停止传输数据;其中第二碰撞检测装置提供一控制,对第二外围设备占用总线加以控制;和
一装置,连接到计算机,用于(1)在第一软地址位置存储一第一号码,和(2)在第二软地址位置存储第二号码,其中如果检测到一碰撞,并且第一硬件识别号码与第二硬件识别号码相同,则(1)主计算机将存储在第一软地址位置的第一号码作为数据在总线上发送给第一外围设备,以由第一外围设备存储作为第一外围设备的一第二地址;和(2)主计算机将存储在第二软地址位置的第二号码作为数据在总线上发送给第二外围设备,以由第二外围设备存储作为第二外围设备的一第二地址;其中第一号码与第二号码是不同的。
2、根据权利要求1的用于传输信号和数据的装置,是特征在于:所述第一外围设备包括一用于将所述第一号码作为第一外围设备的第二地址存储起来的寄存器,所述第二外围设备包括一用于将所述第二号码作为第二外围设备的第二地址存储起来的寄存器。
3、根据权利要求2的用于传输信号和数据的装置,是特征在于:所述用于产生第一服务请求信号的装置包括一第一服务请求允许位,该位可由主计算机选择地设置为逻辑的第一状态和逻辑的第二状态,其中如果主计算机将第一服务请求允许位设置为逻辑的第一状态,则允许用于产生第一服务请求信号的装置发送服务请求信号给主计算机,其中如果主计算机将第一服务请求位置为逻辑的第二状态,则不允许(禁止)用于产生第一服务请求信号的装置发送第一服务请求信号给主计算机,和
用于产生第二服务请求信号的装置包括一第二服务请求允许位,该位可由主计算机选择地设置为逻辑的第一状态和逻辑的第二状态,其中如果主计算机将第二服务请求位设置为逻辑的第一状态,则允许用于产生第二服务请求信号的装置发送服务请求信号给主计算机,其中如果主计算机将第二服务请求允许位设置为第二状态,则不允许(禁止)用于产生第二服务请求信号的装置发送第二服务请求信号给主计算机。
4、根据权利要求3的用于传输信号和数据的装置,是特征在于:用于从第一外围设备传输数据的装置,包括一内部标记位,该位可由第一外围设备数据传输装置选择地设置为逻辑的第一状态和逻辑的第二状态;其中如果第一外围设备有数据送给主计算机时,第一外围设备数据传输装置将内部标记位设置为逻辑的第一状态;其中在第一外围设备数据装置将数据传输给主计算机之后第一外围设备数据传输装置将内部标记位设置为逻辑的第二状态;和
用于从第二外围设备传输数据的装置包括一内部标记位,该位可由第二外围设备数据传输装置选择地设置为逻辑的第一状态和逻辑的第二状态;其中如果第二外围设备有数据发送给主计算机时,第二外围设备数据传输装置将内部标记位设置为逻辑的第一状态;其中在第二外围设备数据数传输装置将数据发送给主计算机之后,第二外围设备数据传输装置将内部标记位设置为逻辑的第二状态。
5、根据权利要求4的用于传输信号和数据的装置,是特征在于:所述逻辑的第一状态是一逻辑高状态,逻辑的第二状态是一逻辑的低状态。
6、根据权利要求5的用于传输信号和数据的装置,是特征在于:所述第一和第二外围设备中至少一个包括有鼠型定标器。
7、根据权利要求5的用于传输信号和数据的装置,是特征在于:所述第一和第二外围设备中的至少一个包括一草图板。
8、根据权利要求5的用于传输信号和数据的装置,是特征在于:所述第一和第二外围设备中至少一个包括有一键盘。
9、根据权利要求5的用于传输信号和数据的装置,是特征在于:所述第一和第二碰撞检测装置每一个都包括有脉冲检测电路,用以检测出在总线上的信号为逻辑低状态。
10、根据权利要求9的用于传输信号和数据的装置,是特征在于:所述在总线上发出的信号是以归零编码格式进行的。
11、根据权利要求5的用于传输信号和数据的装置,是特征在于:所述各种命令包括讲命令,听命令和清零命令。
12、根据权利要求5的用于传输信号和数据的装置,是特征在于:用于从第一外围设备传输数据的装置包括:第一高速允许位,该位可由主计算机选择地设置为逻辑的第一状态和逻辑的第二状态;其中如果第一高速允许位被设置为逻辑的第一状态,则第一外围设备数据传输装置以第一调制速率发送数据;其中如果第一高速允许位被设置为逻辑的第二状态,则第一外围设备数据传输装置以第二调制速率发送数据;和
用于从第二外围设备传输数据的装置,包括一第二高速允许位,该位可由主计算机选择地设置为逻辑的第一状态和逻辑的第二状态;其中如果第二高速允许位被设置为逻辑的第一状态,则第二外围设备数据传输装置以第一调制速率发送数据;其中如果第二高速允许位被设置为逻辑的第二状态,则第二外围设备数据传输装置以第二调制速率发送数据;其中第一调制速率比第二调制速率为高。
13、根据权利要求12的用于传输信号和数据的装置,是特征在于:逻辑的第一状态是一逻辑高状态,逻辑的第二状态是一逻辑低状态。
14、根据权利要求2的用于传输信号和数据的装置,是特征在于:进一步包括一通过总线连接到主计算机上的第三外围设备,其中第三外围设备包括一装置,该装置包括(1)作为该第三外围设备的第一地址的一第三硬件识别号和(2)一用于存储该第三号码作为该第三外围设备的扩展地址的寄存器;其中当主计算机在总线上发送该第三外围设备的第一地址和一与上述第三外围设备的扩展地址相匹配的信号时,第三外围设备被初始化激励;当主计算机然后在总线上发送一随后命令给第三外围设备的第一地址,该命令由第三外围设备执行,而不需要主计算机发送第三外围设备的扩展地址。
15、根据权利要求14的用于传输信号和数据的装置,是特征在于:进一步包括一通过总线连接到主计算机上的第四外围设备,其中第四外围设备包括一装置,该装置包括(1)第四硬件识别号码作为第四外围设备的第一地址和(2)一用于存储第四号码作为第四外围设备的扩展地址的寄存器,其中当在第三外围设备已经被激励之后主计算机在总线上发送第四外围设备的扩展地址时,第四外围设备被初始化激励和第三外围设备被去激励;和其中当主计算机然后在总线上发出一随后命令给第四外围设备的第一地址时,该命令由第四外围设备执行,而不需要主计算机发送第四外围设备的扩展地址。
16、根据权利要求15的用于传输信号和数据的装置,是特征在于:所述第一和第二外围设备中至少一个包括一仪表。
17、根据权利要求15的用于传输信号和数据的装置,是特征在于:所述第一和第二外围设备包括一系统保护装置。
CN86102839.2A 1985-08-14 1986-04-24 用于传输信号和数据的装置 Expired CN1010261B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN 90102572 CN1016834B (zh) 1985-08-14 1986-04-24 用于传输信号和数据的方法
CN 90102574 CN1024961C (zh) 1985-08-14 1986-04-24 用于传输信号和数据的方法
CN 90102573 CN1017285B (zh) 1985-08-14 1986-04-24 用于由一设备请求服务的方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US765,396 1985-08-14
US06/765,396 US4910655A (en) 1985-08-14 1985-08-14 Apparatus for transferring signals and data under the control of a host computer

Related Child Applications (3)

Application Number Title Priority Date Filing Date
CN 90102573 Division CN1017285B (zh) 1985-08-14 1986-04-24 用于由一设备请求服务的方法
CN 90102572 Division CN1016834B (zh) 1985-08-14 1986-04-24 用于传输信号和数据的方法
CN 90102574 Division CN1024961C (zh) 1985-08-14 1986-04-24 用于传输信号和数据的方法

Publications (2)

Publication Number Publication Date
CN86102839A CN86102839A (zh) 1987-02-11
CN1010261B true CN1010261B (zh) 1990-10-31

Family

ID=25073454

Family Applications (1)

Application Number Title Priority Date Filing Date
CN86102839.2A Expired CN1010261B (zh) 1985-08-14 1986-04-24 用于传输信号和数据的装置

Country Status (10)

Country Link
US (1) US4910655A (zh)
JP (4) JPH0792784B2 (zh)
CN (1) CN1010261B (zh)
BR (1) BR8603240A (zh)
CA (2) CA1272807A (zh)
FR (1) FR2586331B1 (zh)
GB (1) GB2179225B (zh)
HK (4) HK95390A (zh)
IN (1) IN167031B (zh)
SG (1) SG47890G (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1818796B (zh) * 2006-03-16 2010-11-10 上海微电子装备有限公司 光强数据总线系统及其总线控制器

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5241627A (en) * 1987-04-09 1993-08-31 Tandem Computers Incorporated Automatic processor module determination for multiprocessor systems for determining a value indicating the number of processors
US5107256A (en) * 1987-11-02 1992-04-21 Matsushita Electric Industrial Co., Ltd. Method and apparatus for controlling terminals on communication network
JP3169590B2 (ja) * 1988-12-29 2001-05-28 カシオ計算機株式会社 受信情報表示システム
JP2574892B2 (ja) * 1989-02-15 1997-01-22 株式会社日立製作所 自動車における負荷分担制御方法
US5121487A (en) * 1989-02-21 1992-06-09 Sun Microsystems, Inc. High speed bus with virtual memory data transfer capability using virtual address/data lines
US5175750A (en) * 1989-09-15 1992-12-29 Apple Computer, Inc. Application specific integrated circuit for a serial data bus
US5038345A (en) * 1989-10-30 1991-08-06 Amp Incorporated Traffic pattern information for a local area network
US5274771A (en) * 1991-04-30 1993-12-28 Hewlett-Packard Company System for configuring an input/output board in a computer
US5367640A (en) * 1991-04-30 1994-11-22 Hewlett-Packard Company System for configuring an input/output board in a computer
US5371863A (en) * 1991-05-30 1994-12-06 Tandem Computers Incorporated High speed processor bus extension
US5546587A (en) * 1991-05-30 1996-08-13 Tandem Computers Incorporated Decentralized bus arbitration system which continues to assert bus request signal to preclude other from asserting bus request signal until information transfer on the bus has been completed
JP2935307B2 (ja) * 1992-02-20 1999-08-16 株式会社日立製作所 ディスプレイ
JP3334211B2 (ja) 1993-02-10 2002-10-15 株式会社日立製作所 ディスプレイ
US5768542A (en) * 1994-06-08 1998-06-16 Intel Corporation Method and apparatus for automatically configuring circuit cards in a computer system
US5566304A (en) * 1995-05-08 1996-10-15 Apple Computer, Inc. Method of dynamic selection between immediate and delayed read access acknowledgement
US5799203A (en) * 1996-05-17 1998-08-25 Advanced Micro Devices, Inc. System for receiving peripheral device capability information and selectively disabling corresponding processing unit function when the device failing to support such function
US6901457B1 (en) * 1998-11-04 2005-05-31 Sandisk Corporation Multiple mode communications system
US6279114B1 (en) 1998-11-04 2001-08-21 Sandisk Corporation Voltage negotiation in a single host multiple cards system
US6820148B1 (en) * 2000-08-17 2004-11-16 Sandisk Corporation Multiple removable non-volatile memory cards serially communicating with a host
AU2003214046A1 (en) * 2002-01-18 2003-09-09 Pact Xpp Technologies Ag Method and device for partitioning large computer programs
US6892267B2 (en) * 2002-04-15 2005-05-10 Relax Technology, Inc. Method for message transmission exploiting unused device addresses
JP2008041995A (ja) 2006-08-08 2008-02-21 Yazaki Corp プリント配線基板及びプリント配線基板の製造方法
EP1887452A1 (en) * 2006-08-09 2008-02-13 STMicroelectronics (Research & Development) Limited Human-Computer Interface
US11501809B1 (en) * 2021-06-15 2022-11-15 Arm Limited Contention-adapted read-write pulse generation circuitry

Family Cites Families (46)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3221307A (en) * 1960-12-07 1965-11-30 Ibm Automatic tape unit selector
US3646534A (en) * 1969-05-05 1972-02-29 Wendell S Miller High-density data processing
US3715725A (en) * 1971-01-11 1973-02-06 Dick Co Ab Address responsive controller for computer handling of peripheral equipment
US3787627A (en) * 1971-12-15 1974-01-22 Adaptive Tech Central address distributor
US3836888A (en) * 1972-05-22 1974-09-17 C Boenke Variable message length data acquisition and retrieval system and method using two-way coaxial cable
US3863025A (en) * 1973-04-25 1975-01-28 Gte Automatic Electric Lab Inc Data transmission method
US4063220A (en) * 1975-03-31 1977-12-13 Xerox Corporation Multipoint data communication system with collision detection
GB1508854A (en) * 1975-07-04 1978-04-26 Ibm Data handling system
US3979723A (en) * 1975-10-29 1976-09-07 International Business Machines Corporation Digital data communication network and control system therefor
US4038644A (en) * 1975-11-19 1977-07-26 Ncr Corporation Destination selection apparatus for a bus oriented computer system
US4071908A (en) * 1977-03-17 1978-01-31 Bell Telephone Laboratories, Incorporated Adaptive polling technique
IT1100916B (it) * 1978-11-06 1985-09-28 Honeywell Inf Systems Apparato per gestione di richieste di trasferimento dati in sistemi di elaborazione dati
FR2462745B1 (fr) * 1979-07-30 1986-01-03 Jeumont Schneider Dispositif de partage temporel de l'acces a une memoire connectee a un bus unique entre un calculateur central et une pluralite de calculateurs peripheriques
US4360870A (en) * 1980-07-30 1982-11-23 International Business Machines Corporation Programmable I/O device identification
US4373181A (en) * 1980-07-30 1983-02-08 Chisholm Douglas R Dynamic device address assignment mechanism for a data processing system
CA1162316A (en) * 1980-10-29 1984-02-14 Steven A. Rose Bus access control circuitive
US4345250A (en) * 1980-12-22 1982-08-17 Honeywell Information Systems Inc. Information communication system with collision avoidance
US4442502A (en) * 1981-03-30 1984-04-10 Datapoint Corporation Digital information switching system
US4608689A (en) * 1981-12-04 1986-08-26 Canon Kabushiki Kaisha Data processing and transfer apparatus
US4562535A (en) * 1982-04-05 1985-12-31 Texas Instruments Incorporated Self-configuring digital processor system with global system
JPS5925536A (ja) * 1982-07-30 1984-02-09 シャープ株式会社 電力線デ−タ伝送システム
US4608559A (en) * 1982-08-19 1986-08-26 Computer Automation, Inc. Local modulated carrier data network with a collision avoidance protocol
JPS5952331A (ja) * 1982-09-20 1984-03-26 Toshiba Corp 機器アドレス設定装置
EP0104545A3 (en) * 1982-09-27 1985-12-04 Kabushiki Kaisha Toshiba Input and output port control unit
US4568930A (en) * 1983-01-21 1986-02-04 E-Systems, Inc. Multinodal data communication network
US4498169A (en) * 1983-03-14 1985-02-05 Scientific Atlanta, Inc. Multiaccess broadcast communication system
US4628478A (en) * 1983-07-07 1986-12-09 Motorola, Inc. Remote data controller for a communication system
US4589063A (en) * 1983-08-04 1986-05-13 Fortune Systems Corporation Data processing system having automatic configuration
US4595921A (en) * 1983-08-11 1986-06-17 Wang Laboratories, Inc. Method of polling to ascertain service needs
US4620278A (en) * 1983-08-29 1986-10-28 Sperry Corporation Distributed bus arbitration according each bus user the ability to inhibit all new requests to arbitrate the bus, or to cancel its own pending request, and according the highest priority user the ability to stop the bus
US4608562A (en) * 1983-10-31 1986-08-26 International Business Machines Corp. Address personalization of a remotely attached device
US4570220A (en) * 1983-11-25 1986-02-11 Intel Corporation High speed parallel bus and data transfer method
US4660141A (en) * 1983-12-06 1987-04-21 Tri Sigma Corporation Self configuring computer network with automatic bus exchange of module identification numbers and processor assigned module numbers
US4667193A (en) * 1983-12-13 1987-05-19 Honeywell, Inc. Addressing system for simultaneously polling plural remote stations
JPS60130282A (ja) * 1983-12-16 1985-07-11 Pioneer Electronic Corp Catvにおけるデ−タ伝送方式
DE3347357A1 (de) * 1983-12-28 1985-07-11 Siemens AG, 1000 Berlin und 8000 München Einrichtung zum vergeben von adressen an steckbare baugruppen
US4775931A (en) * 1984-05-11 1988-10-04 Hewlett-Packard Company Dynamically configured computing device
US4626846A (en) * 1984-05-22 1986-12-02 Northern Telecom Limited Bus arrangement for addressing equipment units and a method therefor
US4710893A (en) * 1984-06-22 1987-12-01 Autek Systems Corporation High speed instrument bus
US4773005A (en) * 1984-09-07 1988-09-20 Tektronix, Inc. Dynamic address assignment system
US4638313A (en) * 1984-11-08 1987-01-20 Spacelabs, Inc. Addressing for a multipoint communication system for patient monitoring
GB2167274A (en) * 1984-11-14 1986-05-21 Philips Electronic Associated Local area network
US4675813A (en) * 1985-01-03 1987-06-23 Northern Telecom Limited Program assignable I/O addresses for a computer
US4677613A (en) * 1985-02-05 1987-06-30 The Braegen Corporation Network system for connecting multiple I/O devices to computers
US4760553A (en) * 1985-06-03 1988-07-26 International Business Machines Corporation Terminal system configuration tracing method and apparatus
US4675864A (en) * 1985-06-04 1987-06-23 Hewlett-Packard Company Serial bus system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1818796B (zh) * 2006-03-16 2010-11-10 上海微电子装备有限公司 光强数据总线系统及其总线控制器

Also Published As

Publication number Publication date
GB2179225B (en) 1990-02-21
JP2549599B2 (ja) 1996-10-30
SG47890G (en) 1990-10-26
HK100890A (en) 1990-12-07
GB8607632D0 (en) 1986-04-30
JP2571741B2 (ja) 1997-01-16
FR2586331A1 (fr) 1987-02-20
JPH0644177A (ja) 1994-02-18
CN86102839A (zh) 1987-02-11
GB2179225A (en) 1987-02-25
HK95390A (en) 1990-11-23
CA1294710C (en) 1992-01-21
FR2586331B1 (fr) 1994-01-14
JPH0650492B2 (ja) 1994-06-29
HK95490A (en) 1990-11-23
CA1272807C (en) 1990-08-14
JPH0792784B2 (ja) 1995-10-09
CA1272807A (en) 1990-08-14
HK95290A (en) 1990-11-23
JPS6240569A (ja) 1987-02-21
US4910655A (en) 1990-03-20
IN167031B (zh) 1990-08-18
JPH0675894A (ja) 1994-03-18
BR8603240A (pt) 1987-03-17
JPH0652084A (ja) 1994-02-25

Similar Documents

Publication Publication Date Title
CN1010261B (zh) 用于传输信号和数据的装置
US4918598A (en) Method for selectively activating and deactivating devices having same first address and different extended addresses
US6993620B2 (en) User resource sharing through the USB interface
JP2001521242A (ja) マルチユーザコンピュータシステム
CN86100934A (zh) 局部区域网络专用功能帧
US4912627A (en) Method for storing a second number as a command address of a first peripheral device and a third number as a command address of a second peripheral device
CN1454340A (zh) 基于键盘/视频/鼠标切换系统的网络
GB2167274A (en) Local area network
US4875158A (en) Method for requesting service by a device which generates a service request signal successively until it is serviced
WO2015060572A1 (ko) 반도체 자동화 설비 실시간 원격 제어 시스템
CN1024961C (zh) 用于传输信号和数据的方法
US4774689A (en) Data input system with pointing device
US5461720A (en) System for increasing the efficiency of communications between controller and plurality of host computers by prohibiting retransmission of the same message for predetermined period of time
GB2217561A (en) Data transfer method
CA1287689C (en) Method for transferring signals and data between a host computer and peripheral devices which are initially inactive and which have the same first address wherein the signals and data are transferred over a bus coupling the peripheral devices to the host computer
EP0076408B1 (en) Functional addressing method for a multiplexed data bus
EP0577431A2 (en) Method of resetting coupled modules and a system using the method
SU1621040A1 (ru) Устройство сопр жени дл неоднородной вычислительной системы
CN1127027C (zh) 电脑间数据连线方法与装置
JP2515873B2 (ja) 論理パスidの重複防止方式
WO2002033564B1 (en) Distributed multiprocessing system
KR19980076869A (ko) 운영체제하에서의 프로세서 생성방법 및 이를 이용한 데이타 교환방법
JPH05347592A (ja) 情報伝達方式
KR19990038238A (ko) 전전자 교환기의 디에스피에이 블록간 통신 방법
JPH04263344A (ja) カード識別番号分配装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C13 Decision
GR02 Examined patent application
C14 Grant of patent or utility model
GR01 Patent grant
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee