CN100471062C - 具有自修正功能的cmos对称输出sr锁存器 - Google Patents
具有自修正功能的cmos对称输出sr锁存器 Download PDFInfo
- Publication number
- CN100471062C CN100471062C CNB2006101142876A CN200610114287A CN100471062C CN 100471062 C CN100471062 C CN 100471062C CN B2006101142876 A CNB2006101142876 A CN B2006101142876A CN 200610114287 A CN200610114287 A CN 200610114287A CN 100471062 C CN100471062 C CN 100471062C
- Authority
- CN
- China
- Prior art keywords
- pipe
- pmos
- nmos
- connects
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Logic Circuits (AREA)
Abstract
本发明属于对称输出寄存器技术领域,其特征在于,在状态发生转变的充电或者放电支路状态发生翻转时均只有一个晶体管在起控制状态转换作用,因此也加快了翻转速度和提高了对称性。由于引入了冗余电路,因而两种电路在保持状态时,能够对宇宙射线等造成的软错误进行自动恢复,具有自我修复能力。
Description
技术领域
“具有自修正功能的CMOS对称输出SR锁存器”直接应用的技术领域是高性能的集成电路设计。所提出电路是一类具有对因噪声,宇宙射线等造成的错误具有自我修正功能的CMOS对称输出锁存器单元。
背景技术
随着CMOS集成电路制造工艺逐渐进入纳米尺寸领域,集成电路的规模和复杂性日益增大,由于宇宙射线粒子轰击等造成软错误对于集成电路的可靠性造成一定的威胁。由于工艺的进步,CMOS电路中节点电容随之减小,从而要使一个节点发生翻转所需要的总电荷减小,也即意味着在过去不会带来影响的低能量宇宙射线粒子现在会对电路造成足够的威胁。另外由于集成电路电源电压的下降,电路的噪声容限随之降低,因而也使得电路的内部节点更容易发生错误翻转。
为了减弱软错误的影响,研究者们提出了各种不同的电路增强方法。其中一种便是电路制造工艺流程的改进。研究发现,造成软错误的原因除了宇宙射线粒子的轰击外还包括封装中放射性杂质,硼10杂质等。因此,通过工艺改进如消除硼10,芯片的软错误就能大量减小。一个例子便是IBM从2002年起便开始在其工艺流程中消除硼10。但是这种方法的缺点是有时难以实现。因为要改变一个工艺流程是相当困难的一件事。另一种方法便是通过在电路中引入电容,电阻等元件来增强电路抗软错误的能力。但是引入电容,电阻一方面会降低电路的运行速度,另一方面便是其所能达到的抗软错误能力依旧有限。第三种方法便是从电路设计方法入手,设计出鲁棒性很强的电路。
图1和图2显示的是基本的4管NAND或者4管NOR组成CMOS SR锁存器电路。这两个电路的共同点是抗软错误能力较差且电路输出上升和下降转换不对称。图3显示的是一个具有抗软错误能力的SRAM电路单元。通过把图3电路的思想用到4管NAND和4管NOR组成的CMOS SR锁存器,James R.Hoff等人提出了一种具有抗软错误能力的SR锁存器图4,图5(见美国专利:Redundant single event upset suppression system,Patent No.:US 7,023,235 B2)。然而该电路依旧没有解决电路输出上升和下降转换不对称的问题。比如对于图4的NAND组成的SR锁存器,当S为低时R为高时,p1管导通,对节点Q充电使其变高。同样,QB经过p5晶体管的充电作用也逐渐升高。虽然此时R为高,n3管导通。但是在QB上升为高之前,n4管依旧关闭,因而QN不能立刻降为低电平。只有当QB或者Q上升到高之后,QN才能下降为低电平。同样当R为低时S为高,QN由于p3晶体管导通而充电变高,然而在QN变高之前,n2始终关闭,因此Q不能立刻变为低电平。只有在QN变为高电平之后,Q才能下降为低电平。因此Q和QN的延时是不对称的。同样的分析也可以用于传统的由NOR组成的SR锁存器电路。在高性能集成电路中,对称的延时对于信号的充分利用具有重要的地位。因此我们应当保证Q和QN具有相同的延时特性。
Borivoje Nikolie等人针对基于灵敏放大器的触发器曾提出过对于NAND构成的SR锁存器进行变换使的延时对称的电路结构(见文献Borivoje Nikolie et al.“Improvedsense-amplifier-based flip-flop:design and measurements,”in JSSC,vol.35,no.6,June 2000,pp.876-884)。然而该结构只针对NAND构成的SR锁存器,没有提供NOR构成的SR锁存器的电路结构。并且更为重要的是,它并不具备自我修正的抗软错误的能力。综合以上各种因素的考虑,本发明将提出一种新的既有自我修正能力,又有对称输出能力的锁存器。
发明内容
本发明的目的是提出一种具有自修正能力的,具有对称延时输出性能的SEUT_SR锁存器,结构如图6,图8所示。
附图说明
图1.传统的由4管NAND组成的SR锁存器:a,原理图,b,电路图。
图2.传统的由4管NOR组成的SR锁存器:a,原理图,b,电路图。
图3.传统的具有自修正能力的SRAM单元电路。
图4.传统的具有自修正能力的非对称输出的由NAND组成的SR锁存器单元电路:a,原理图,b,电路图。
图5.传统的具有自修正能力的非对称输出的由NOR组成的SR锁存器单元电路:a,原理图,b,电路图。
图6.本发明所述的由NOR组成的具有自我修正能力的CMOS对称输出SEUT_SR锁存器电路结构图。
图7.NOR组成的CMOS对称输出SEUT_SR锁存器的真值表。
图8.本发明所述的由NAND组成的具有自我修正能力的CMOS对称输出SEUT_SR锁存器电路结构图。
图9.NAND组成的CMOS对称输出SEUT_SR锁存器的真值表。
图10.NOR组成的CMOS对称输出SEUT_SR锁存器的波形仿真图。
图11.NAND组成的CMOS对称输出SEUT_SR锁存器的波形仿真图。
图12.传统电路面对宇宙粒子等的轰击时,当粒子强度逐渐增强时,Q,QN发生翻转错误。
图13.新的电路面对宇宙粒子等的轰击时,当粒子强度逐渐增强时,Q,QN实现自我修正,仍然保持正确状态。
具体实施方式
本发明解决其技术问题的技术方案是:由NOR组成具有自修正功能的CMOS对称输出SR锁存器,如图6所示:由NAND组成的具有自修正功能的CMOS对称输出SR锁存器,如图8所示。首先,我们描述一下由NOR组成的SEUT_SR的工作原理。
对于图6所示的NOR组成的SR锁存器,R表示R经过反相器反相后的信号,S表示S经过反相器反相后的信号。由于R,S,R,和S仅仅驱动MOS管的栅极,忽略栅极漏电流,不会有额外电流通过栅流入R,S,R,和S,从而避免反相驱动的问题。对于NOR组成SR锁存器,R为高,S为高是禁止出现的输入组合。因此,我们只考虑其他三种R,S组合状态。
当S为低,R为高时,Q通过n1放电至低电平,QB通过n7放电至低电平,QN通过p4充电至高电平,QBN通过p10充电至高电平。
当S为高,R为低时,Q通过p1充电至高电平,QB通过p7充电至高电平,QN通过n4放电至低电平,QBN通过n10放电至低电平。
当S为低,R为低时,电路进入保持状态,Q,QN,QB,QBN保持原始状态。
该电路的自我修正功能是这样的。假如初始Q,QN,QB,QBN状态为低,高,低,高,而S为低,R为低,电路进入保持状态。由于宇宙射线,粒子轰击等原因,Q发生错误翻转变为高。于是状态变为,高,高,低,高。然而首先由于S和R均为低,因此p1截止,n1截止,p3导通,n3导通。但由于QBN为高,因此p2截止,从而Q不能始终维持为高。由于QN为高,n2导通,因此Q的高电平将经过n2,n3支路放电。最终Q依旧为低电平,Q,QN,QB,QBN状态依旧为低,高,低,高。同样,当一个错误发生在其他节点,如QN,QB,QBN时,该电路依旧能否自我修正回到初始状态。
在图8所示的由NAND组成的SR电路中,R表示R经过反相器反相后的信号,S表示S经过反相器反相后的信号。由于R,S,R,和S仅仅驱动MOS管的栅极,忽略栅极漏电流,不会有额外电流通过栅流入R,S,R,和S,从而避免反相驱动的问题。对于NAND组成SR锁存器,R为低,S为低是禁止出现的输入组合。因此,我们只考虑其他三种R,S组合状态。
当S为低,R为高时,Q通过p1充电至高电平,QB通过p7充电至高电平,QN通过n4放电至低电平,QBN通过n10放电至低电平。
当S为高,R为低时,Q通过n1放电至低电平,QB通过n7放电至低电平,QN通过p4充电至高电平,QBN通过p10充电至高电平。
当S为高,R为高时,电路进入保持状态,Q,QN,QB,QBN保持原始状态。
可以看到,在Q,QN发生转换时的充电或者放电支路上,均只有一个晶体管控制放电和充电,能够保持输出延时的对称性。同时,也由于充电或者放电支路上只有一个晶体管,该SR锁存器的速度得到了提升。
该电路的自我修正功能是这样的。假如初始Q,QN,QB,QBN状态为低,高,低,高,而S为高,R为高,电路进入保持状态。由于宇宙射线,粒子轰击等原因,Q发生错误翻转变为高。于是状态变为,高,高,低,高。然而首先由于S和R均为高,因此p1截止,n1截止,p3导通,n3导通。但由于QBN为高,因此p2截止,从而Q不能始终维持为高。由于QN为高,n2导通,因此Q的高电平将经过n2,n3支路放电。最终Q依旧为低电平,Q,QN,QB,QBN状态依旧为低,高,低,高。同样,当一个错误发生在其他节点,如QN,QB,QBN时,该电路依旧能否自我修正回到初始状态。
为了显示本电路结构的优越性,我们以NOR和NAND组成的SR锁存器为例,比较它们的延时性能。首先我们对这些电路晶体管的尺寸进行优化。其中对于传统的SR锁存器如图1,图2所示的电路的所有晶体管尺寸都允许优化。而对于新的电路如图6,图8,仅对其中的n1,n4,n7,n10,p1,p4,p7,p10允许尺寸优化,其他晶体管尺寸取最小值。优化的目标是使得所有延时尽量一样且最小。所得到的结果如图10,图11所示。其延时性能总结如下:
传统由NOR组成的锁存器:
状态S=0,R=0->1,Q下降延时为70.94ps QN上升延时为114.3ps
新的由NOR组成的锁存器SEUT_SR:
状态S=0,R=0->1,Q下降延时为41.17ps QN上升延时为41.17ps
传统由NAND组成的锁存器:
状态R=1,S=1->0,Q下降延时为286.3ps QN上升延时为304.5ps
新的由NAND组成的锁存器SEUT_SR:
状态R=1,S=1->0,Q下降延时为53.68ps QN上升延时为53.68ps
可以看到,新的电路延时得到大大减小。另外,为了仿真新电路的自我修正功能,我们假设Q,QN的初始状态分别为1和0,Q点的软错误用一个电流源来仿真。图12,图13显示了仿真的结果。可以看到,对于传统的没有自我修复功能的电路,随着粒子轰击能量的增强,最终Q和QN状态发生翻转,出现错误。而对于新的电路,Q和QN则能够对这种错误进行自我修复,最终仍保持Q为1,QN为0的状态。
Claims (2)
1,具有自修正功能的CMOS对称输出由NOR电路变化而得的SR锁存器,其特征在于,包含:
第一锁存器包含第一状态信号(Q)和第二状态信号(QN)的锁存电路,
其中第一锁存器的第一状态(Q)锁存电路含有:
互相串联的第二PMOS管(p2)和第三PMOS管(p3),该第二PMOS管(p2)的栅极接第二锁存器的第四状态信号(QBN),该第三PMOS管(p3)的栅极接第一输入信号(R),
第一PMOS管(p1)的源极和第二PMOS管(p2)的源极相连后接电源,该第一PMOS管(p1)的漏极和第三PMOS管(p3)的漏极相连后形成第一状态信号(Q)的输出端,第一PMOS管(p1)的栅极接第二输入信号(S)的反相信号,
互相串联的第二NMOS管(n2)和第三NMOS管(n3),该第二NMOS管(n2)的栅极接第二状态信号(QN),该第三NMOS管(n3)的栅极接第二输入信号(S)的反相信号,
第一NMOS管(n1)的漏极和第三NMOS管(n3)的漏极相连后形成第一状态信号(Q)的输出端,该第一NMOS管(n1)的源极和第二NMOS管(n2)的源极相连后接地,第一NMOS管(n1)的栅极接第一输入信号(R),
其中第一锁存器的第二状态信号(QN)锁存电路含有:
互相串联的第五PMOS管(p5)和第六PMOS管(p6),该第五PMOS管(p5)的栅极接第一状态信号(Q),该第六PMOS管(p6)的栅极接第二输入信号(S),
第四PMOS管(p4)的源极和第五PMOS管(p5)的源极相连后接电源,该第四PMOS管(p4)的漏极和第六PMOS管(p6)的漏极相连后形成第二状态信号(QN)的输出端,第四PMOS管(p4)的栅极接第一输入信号(R)的反相信号,
互相串联的第六NMOS管(n6)和第五NMOS管(n5),该第五NMOS管(n5)的栅极接第二锁存器的第三状态信号(QB),该第六NMOS管(n6)的栅极接第一输入信号(R)的反相信号,
第四NMOS管(n4)的漏极和第六NMOS管(n6)的漏极相连后形成第二状态信号(QN)的输出端,该第四NMOS管(n4)的源极和第五NMOS管(n5)的源极相连后接地,第四NMOS管(n4)的栅极接第二输入信号(S),
第二锁存器包含第三状态信号(QB)和第四状态信号(QBN)的锁存电路,
其中第二锁存器的第三状态信号(QB)锁存电路含有:
互相串联的第八PMOS管(p8)和第九PMOS管(p9),该第八PMOS管(p8)的栅极接第二状态信号(QN),该第九PMOS管(p9)的栅极接第一输入信号(R),
第七PMOS管(p7)的源极和第八PMOS管(p8)的源极相连后接电源,该第七PMOS管(p7)的漏极和第九PMOS管(p9)的漏极相连后形成第三状态信号(QB)的输出端,第七PMOS管(p7)的栅极接第二输入信号(S)的反相信号,
互相串联的第九NMOS管(n9)和第八NMOS管(n8),该第八NMOS管(n8)的栅极接第四状态信号(QBN),该第九NMOS管(n9)的栅极接第二输入信号(S)的反相信号,
第七NMOS管(n7)的漏极和第九NMOS管(n9)的漏极相连后形成第三状态信号(QB)的输出端,该第七NMOS管(n7)的源极和第八NMOS管(n8)的源极相连后接地,第七NMOS管(n7)的栅极接第一输入信号(R),
其中第二锁存器的第四状态信号(QBN)锁存电路含有:
互相串联的第十一PMOS管(p11)和第十二PMOS管(p12),该第十一PMOS管(p11)的栅极接第三状态信号(QB),该第十二PMOS管(p12)的栅极接第二输入信号(S),
第十PMOS管(p10)的源极和第十一PMOS管(p11)的源极相连后接电源,该第十PMOS管(p10)的漏极和第十二PMOS管(p12)的漏极相连后形成第四状态信号(QBN)的输出端,第十PMOS管(p10)的栅极接第一输入信号(R)的反相信号,
互相串联的第十二NMOS管(n12)和第十一NMOS管(n11),该第十一NMOS管(n11)的栅极接第一状态信号(Q),该第十二NMOS管(n12)的栅极接第一输入信号(R)的反相信号,
第十NMOS管(n10)的漏极和第十二NMOS管(n12)的漏极相连后形成第四状态信号(QBN)的输出端,该第十NMOS管(n10)的源极和第十一NMOS管(n11)的源极相连后接地,第十NMOS管(n10)的栅极接第二输入信号(S)。
2,具有自修正功能的CMOS对称输出由NAND电路变化而得的SR锁存器,其特征在于,包含:
第一锁存器包含第一状态信号(Q)和第二状态信号(QN)的锁存电路,
其中第一锁存器的第一状态信号(Q)锁存电路含有:
互相串联的第二PMOS管(p2)和第三PMOS管(p3),该第二PMOS管(p2)的栅极接第二锁存器的第四状态信号(QBN),该第三PMOS管(p3)的栅极接第一输入信号(R)的反相信号,
第一PMOS管(p1)的源极和第二PMOS管(p2)的源极相连后接电源,该第一PMOS管(p1)的漏极和第三PMOS管(p3)的漏极相连后形成第一状态信号(Q)的输出端,第一PMOS管(p1)的栅极接第二输入信号(S),
互相串联的第二NMOS管(n2)和第三NMOS管(n3),该第二NMOS管(n2)的栅极接第二状态信号(QN),该第三NMOS管(n3)的栅极接第二输入信号(S),
第一NMOS管(n1)的漏极和第三NMOS管(n3)的漏极相连后形成第一状态信号(Q)的输出端,该第一NMOS管(n1)的源极和第二NMOS管(n2)的源极相连后接地,第一NMOS管(n1)的栅极接第一输入信号(R)的反相信号,
其中第一锁存器的第二状态信号(QN)锁存电路含有:
互相串联的第五PMOS管(p5)和第六PMOS管(p6),该第五PMOS管(p5)的栅极接第一状态信号(Q),该第六PMOS管(p6)的栅极接第二输入信号(S)的反相信号,
第四PMOS管(p4)的源极和第五PMOS管(p5)的源极相连后接电源,该第四PMOS管(p4)的漏极和第六PMOS管(p6)的漏极相连后形成第二状态信号(QN)的输出端,第四PMOS管(p4)的栅极接第一输入信号(R),
互相串联的第六NMOS管(n6)和第五NMOS管(n5),该第五NMOS管(n5)的栅极接第二锁存器的第三状态信号(QB),该第六NMOS管(n6)的栅极接第一输入信号(R),
第四NMOS管(n4)的漏极和第六NMOS管(n6)的漏极相连后形成第二状态信号(QN)的输出端,该第四NMOS管(n4)的源极和第五NMOS管(n5)的源极相连后接地,第四NMOS管(n4)的栅极接第二输入信号(S)的反相信号,
第二锁存器包含第三状态信号(QB)和第四状态信号(QBN)的锁存电路,
其中第二锁存器的第三状态信号(QB)锁存电路含有:
互相串联的第八PMOS管(p8)和第九PMOS管(p9),该第八PMOS管(p8)的栅极接第二状态信号(QN),该第九PMOS管(p9)的栅极接第一输入信号(R)的反相信号,
第七PMOS管(p7)的源极和第八PMOS管(p8)的源极相连后接电源,该第七PMOS管(p7)的漏极和第九PMOS管(p9)的漏极相连后形成第三状态信号(QB)的输出端,第九PMOS管(p7)的栅极接第二输入信号(S),
互相串联的第九NMOS管(n9)和第八NMOS管(n8),该第八NMOS管(n8)的栅极接第四状态信号(QBN),该第九NMOS管(n9)的栅极接第二输入信号(S),
第七NMOS管(n7)的漏极和第九NMOS管(n9)的漏极相连后形成第三状态信号(QB)的输出端,该第七NMOS管(n7)的源极和第八NMOS管(n8)的源极相连后接地,第七NMOS管(n7)的栅极接第一输入信号(R)的反相信号,
其中第二锁存器的第四状态信号(QBN)锁存电路含有:
互相串联的第十一PMOS管(p11)和第十二PMOS管(p12),该第十一PMOS管(p11)的栅极接第三状态信号(QB),该第十二PMOS管(p12)的栅极接第二输入信号(S)的反相信号,
第十PMOS管(p10)的源极和第十一PMOS管(p11)的源极相连后接电源,该第十PMOS管(p10)的漏极和第十二PMOS管(p12)的漏极相连后形成第四状态信号(QBN)的输出端,第十PMOS管(p10)的栅极接第一输入信号(R),
互相串联的第十二NMOS管(n12)和第十一NMOS管(n11),该第十一NMOS管(n11)的栅极接第一状态信号(Q),该第十二NMOS管(n12)的栅极接第一输入信号(R),
第十NMOS管(n10)的漏极和第十二NMOS管(n12)的漏极相连后形成第四状态信号(QBN)的输出端,该第十NMOS管(n10)的源极和第十一NMOS管(n11)的源极相连后接地,第十NMOS管(n10)的栅极接第二输入信号(S)的反相信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2006101142876A CN100471062C (zh) | 2006-11-03 | 2006-11-03 | 具有自修正功能的cmos对称输出sr锁存器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2006101142876A CN100471062C (zh) | 2006-11-03 | 2006-11-03 | 具有自修正功能的cmos对称输出sr锁存器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1953328A CN1953328A (zh) | 2007-04-25 |
CN100471062C true CN100471062C (zh) | 2009-03-18 |
Family
ID=38059489
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2006101142876A Expired - Fee Related CN100471062C (zh) | 2006-11-03 | 2006-11-03 | 具有自修正功能的cmos对称输出sr锁存器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN100471062C (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104779890A (zh) * | 2015-03-30 | 2015-07-15 | 成都颉隆科技有限公司 | 一种基于精确控制电机转速的节能型电机控制系统 |
CN106685392A (zh) * | 2016-12-30 | 2017-05-17 | 合肥恒烁半导体有限公司 | 六输入端组合逻辑电路的晶体管级实现方案的电路 |
CN106685395A (zh) * | 2016-12-30 | 2017-05-17 | 合肥恒烁半导体有限公司 | 六输入端组合逻辑电路的晶体管级实现方案的电路 |
CN106685393A (zh) * | 2016-12-30 | 2017-05-17 | 合肥恒烁半导体有限公司 | 六输入端组合逻辑电路的晶体管级实现方案的电路 |
CN106685394A (zh) * | 2016-12-30 | 2017-05-17 | 合肥恒烁半导体有限公司 | 六输入端组合逻辑电路的晶体管级实现方案的电路 |
CN106685397A (zh) * | 2016-12-30 | 2017-05-17 | 合肥恒烁半导体有限公司 | 六输入端组合逻辑电路的晶体管级实现方案的电路 |
CN108667446A (zh) * | 2018-04-02 | 2018-10-16 | 中国科学院微电子研究所 | 一种sr锁存器 |
-
2006
- 2006-11-03 CN CNB2006101142876A patent/CN100471062C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN1953328A (zh) | 2007-04-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100471062C (zh) | 具有自修正功能的cmos对称输出sr锁存器 | |
US7236001B2 (en) | Redundancy circuits hardened against single event upsets | |
CN100592631C (zh) | 具有存储节点恢复功能的三冗余锁存器 | |
CN105577160A (zh) | 一种基于延时单元的自恢复抗单粒子锁存器结构 | |
CN104022773A (zh) | 一种基于dice单元的新型抗seu加固的sr锁存器 | |
US20070103194A1 (en) | Dual redundant dynamic logic | |
CN102723109A (zh) | 一种新型的抗单粒子翻转sram存储单元 | |
CN106788379A (zh) | 一种基于异构双模冗余的抗辐射加固锁存器 | |
CN105897223A (zh) | 一种抗单粒子翻转的d触发器 | |
CN104700889B (zh) | 基于dice结构的静态随机访问存储器的存储单元 | |
CN103326711A (zh) | 基于三模冗余和dice的抗辐射加固锁存器 | |
CN105761748A (zh) | 一种防御差分功耗分析的静态随机存储器 | |
CN102064814A (zh) | 一种基于状态保存机制的抗单粒子锁存结构 | |
CN109450407A (zh) | 基于SMIC 65nm商用工艺的抗SEU和SET的DICE触发器设计方法 | |
CN109547006B (zh) | 抗辐照d锁存器 | |
CN102394635A (zh) | 冗余soi电路单元 | |
CN105632550A (zh) | 一种静态随机存储器的输出电路 | |
CN100470674C (zh) | 基于隔离方法的“软错误”抑制电路 | |
Arima et al. | Cosmic-ray immune latch circuit for 90nm technology and beyond | |
CN103475359B (zh) | 抗单粒子瞬态脉冲cmos电路 | |
WO2016154825A1 (zh) | 基于dice结构的静态随机访问存储器的存储单元 | |
CN100471060C (zh) | 具有自修正功能的cmos对称输出d锁存器 | |
CN103886894A (zh) | 基于交叉耦合密勒电容抗seu加固的新型存储单元 | |
CN106059565A (zh) | 一种新型的抗单粒子翻转的sr锁存器 | |
CN112787655B (zh) | 一种抗辐照锁存器单元电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20090318 Termination date: 20161103 |
|
CF01 | Termination of patent right due to non-payment of annual fee |