CN100437456C - 电子装置及其控制方法、主机装置及其控制方法 - Google Patents
电子装置及其控制方法、主机装置及其控制方法 Download PDFInfo
- Publication number
- CN100437456C CN100437456C CNB2004800366493A CN200480036649A CN100437456C CN 100437456 C CN100437456 C CN 100437456C CN B2004800366493 A CNB2004800366493 A CN B2004800366493A CN 200480036649 A CN200480036649 A CN 200480036649A CN 100437456 C CN100437456 C CN 100437456C
- Authority
- CN
- China
- Prior art keywords
- data
- block size
- block
- instruction
- host apparatus
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0656—Data buffering arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/061—Improving I/O performance
- G06F3/0613—Improving I/O performance in relation to throughput
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0679—Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Information Transfer Systems (AREA)
- Computer And Data Communications (AREA)
- Communication Control (AREA)
- Credit Cards Or The Like (AREA)
Abstract
本发明的电子装置,具有:接口部,该接口部在和主机装置之间收发指令、应答、数据,在数据具有所定以上的长度时,进行多字区传输;数据缓冲器;和存储部,该存储部存储字区大小的信息;接口部接收主机装置发送的字区大小设定指令,该字区大小大于数据缓冲器的容量时,在和字区大小设定指令处于所定的关系的一个时刻,发送包含不能应对该字区大小的出错信息的应答。提供不使主机装置设计复杂化地向主机装置发送关于字区大小的设定的出错信息的电子装置及其控制方法。
Description
技术领域
[0001]
本发明涉及电子装置及其控制方法、主机装置(主装置)及其控制方法。
背景技术
[0002]
近几年来,开发出搭载非易失性存储器和其它功能的IC卡(被电子装置包含),并且被大量投放市场。例如:正在逐步实现将搭载快速存储器和无线通信机的IC卡,安装到PDA(Personal Digital Assistants,主机装置)中,将IC卡接收的图象数据及声音数据传输给PDA,由PDA的显示器及扬声器输出图象数据及声音数据的技术。
另外,在现有技术中,将数据传输给IC卡,存储到IC卡的快速存储器中的功能已经实用化。
[0003]
一般来说,在主机装置和IC卡之间进行的数据传输,采用以主机装置为主的主/从方式进行通信。主机装置向IC卡发送指令,对此IC卡向主机装置答复应答。收发指令和应答后,有的主机装置及IC卡能够根据需要再进行数据传输。主机装置决定数据传输的时刻及传输的数据的尺寸,IC卡按照它接收或发送数据。
[0004]
在主机装置和IC卡之间进行的数据传输中,有一种方法被称作“多字区(multi-block)传输”。所谓“多字区传输”,是在数据具有指定以上的长度时(代表性的是具有指定的字区大小(block size)以上的长度时),(1)将该数据分割成给定的字区大小的多个数据字区,(2)然后断续传输多个数据字区的方法。
[0005]
主机装置决定1数据字区的字区大小,在开始数据传输之前,向IC卡发送字区大小的信息。具体地说,主机装置向IC卡发送包含1字节的字区大小的设定数据在内的指令(称作“第1字区大小设定指令”),IC卡将接收的字区大小的数据设定到IC卡内的寄存器中。
[0006]
通常,主机装置从IC卡读出IC卡的收发用的数据缓冲器的容量,将字区大小设定成该容量以下。
可是,通用的IC卡,可以安装到各种主机装置上。主机装置可以安装各种通用的IC卡(所有的IC卡都符合同一个标准)。因此,IC卡的数据缓冲器的容量未被读出或读出错误的值后,就往往会将字区大小设定得大于IC卡的数据缓冲器的容量。
[0007]
由主机装置向IC卡发送大于IC卡的数据缓冲器的容量的数据字区时,IC卡的数据缓冲器就要出现溢出。另外,主机装置要求IC卡发送大于IC卡的数据缓冲器的容量的数据字区时,IC卡就不能发送该数据字区。因此,IC卡接收大于数据缓冲器的容量的字区大小的设定指令时,需要向主机装置发送出错信息。
主机装置作为对字区大小的设定指令的应答,接收出错信息时,需要重新发送数据缓冲器的容量以下的大小的字区大小的设定指令。
[0008]
IC卡接收包含字区大小的设定数据的第1字区大小设定指令。在字区大小的设定数据大于缓冲器容量时,IC卡就在对第1字区大小设定指令的应答中包含出错信息,向主机装置发送。这样,能够防止IC卡的数据缓冲器在字区大小的收发时出现溢出。
[0009]
由主机装置向IC卡发送数据时(主机装置向IC卡发送数据写入指令时),主机装置首先用所定的字区大小分割传输的数据,生成多个数据字区。接着,主机装置依次向IC卡发送多个数据字区。
[0010]
由IC卡向主机装置发送数据时(主机装置向IC卡发送数据读出指令时),IC卡首先用主机装置设定的字区大小分割传输的数据,生成多个数据字区。接着,IC卡依次向主机装置发送多个数据字区。
多字区传输,由于断续性地发送多个数据字区,所以在高速传输大量的数据时,十分有效。
[0011]
在特开平11-298450号公报中,公布了在串行数据传输中发生溢出时,将出错信号发送给主机装置的现有技术示例的IC卡。现有技术示例的IC卡,不通过内置的CPU,向主机装置发送出错信号。现有技术示例的IC卡,在内置的接收数据缓冲器发生溢出时,向主机装置发送出错信息。
[0012]
专利文献1:特开平11-298450号公报
[0013]
现有技术在多字区传输中的字区大小的设定,只在包含字区大小的数据的第1字区大小设定指令中进行。第1字区大小设定指令能够包含的字区大小设定数据,根据协议,例如可以定为1字节。
[0014]
IC卡的存储器容量增大,IC卡和主机装置之间传输大量的数据,字区大小的设定数据用1字节就会不够。可是,在指令中,使用只分配1字节的数据区域的第1字区大小设定指令后,主机装置不能向IC卡发送2字节的字区大小的数据。
[0015]
因此,有人提出了如下方案:在现有技术的第1字区大小设定指令基础上,使用主机装置可以向IC卡发送2字节以上的字区大小的数据的指令(称作“第2字区大小设定指令”)。
[0016]
第2字区大小设定指令,在指令中不具有字区大小的设定数据。第2字区大小设定指令,按照(1)发送使主机装置发送字区大小的设定数据的指令,(2)接收来自IC卡的应答,(3)然后发送字区大小的设定数据这种协议发送。
[0017]
主机装置和IC卡按照指令-应答-数据这一顺序进行交换。因此,IC卡在字区大小的设定数据比数据缓冲器容量大时,在应答中不能包含设定数据过大的出错信息。
[0018]
使用第2字区大小设定指令时,存在着IC卡在字区大小的设定数据比其数据缓冲器大时,不能将出错信息作为应答向主机装置发送的问题。
[0019]
为了设定字区大小,可以使用第1字区大小设定指令和第2字区大小设定指令的两者后,由于使用的指令的不同,关于字区大小的设定的出错信息,就会出现由IC卡向主机装置回复和不回复的两种情况。因此,存在着使主机装置的设计变得复杂的问题。
[0020]
因此,考虑到将发送数据的时刻定为应答之前,采用指令-数据-应答这一顺序。按照协议,主机装置向IC卡发送字区大小设定指令时,IC卡在做出应答前,接收字区大小的设定数据。因此,字区大小过大时,能够将出错信息作为应答回复。
可是,在按照该协议的数据传输中,例如指令有出错时(例如指令是由主机装置发送IC卡不能处理的数据的指令时),IC卡不能立即将出错信息作为应答回复。因此,存在着徒劳地传输大量的数据的问题。
[0021]
专利文献1记述的现有技术示例的IC卡,接收数据后,在接收数据缓冲器发生溢出时,将出错信号发送给主机装置。因此,来自主机装置的数据的发送就成为白费。主机装置必须再次发出IC卡未能接收的数据。如果IC卡能够在传输数据前,向主机装置发送出现溢出的出错信息,就能防止出现上述的徒劳的数据的传输(IC卡不能接收的数据传输)的问题。
发明内容
[0022]
本发明旨在解决现有技术的上述问题。其目的在于提供主机装置和电子装置(例如IC卡)按照依次发送指令-应答-数据的协议,在主机装置发送字区大小的设定数据的情况下,电子装置也不能接收该字区大小的设定数据时,向主机装置发送出错信息的电子装置及其控制方法和与其对应的主机装置及其控制方法。
本发明的目的在于提供与字区大小的设定指令的种类无关,在指定的时刻将字区大小的设定相关的出错信息向主机装置发送的电子装置及其控制方法和与其对应的主机装置及其控制方法。
本发明的目的在于提供不使主机装置的设计复杂化地将字区大小的设定相关的出错信息向主机装置发送的电子装置及其控制方法和主机装置及其控制方法。
本发明的目的在于提供使电子装置的收发数据缓冲器的溢出防患于未然的电子装置及其控制方法和主机装置及其控制方法。
本发明的目的在于提供可以具有互换性地组合的通用的主机装置和通用的电子装置的电子装置及其控制方法和主机装置及其控制方法。
[0023]
为了解决上述课题,本发明具有下述结构。
采用本发明的一个观点的电子装置,具有:接口部,该接口部与接收来自主机装置的指令、向所述主机装置发送应答的指令/应答线,在和所述主机装置之间、通过所述指令/应答线收发指令及应答后、根据需要收发与指令对应的数据的数据线连接,在所述数据具有所定以上的长度时,将该数据分割被所述主机装置指定的字区大小的数据字区后收发;存储部,该存储部存放所述数据的数据缓冲器,在所述接口部,从所述主机装置接收指定数据字区的字区大小的指令时,存储该字区大小的信息;所述接口部,从所述主机装置接收用所述数据线发送包含所述数据字区的字区大小的信息的数据这一指令(以下称作“字区大小设定指令”),该字区大小大于所述数据缓冲器的容量时,在与所述字区大小设定指令处于所定的关系的1个时刻,发送包含不能应对该字区大小的这一出错信息的应答。
[0024]
采用本发明的一个观点的电子装置的控制方法,具有:接收步骤,该步骤在将具有所定以上的长度的数据分割成多个数据字区后进行收发时,通过指令/应答线从主机装置那里接收“用数据线发送包含各数据字区的字区大小的信息的数据”这一字区大小设定指令,通过所述指令/应答线发送对它的应答,然后接收该数据;判断步骤,该步骤判断所述字区大小是否大于内置的数据缓冲器的容量;出错信息发送步骤,该步骤在与所述字区大小设定指令处于所定的关系的1个时刻,发送包含不能与所述字区大小对应这一出错信息的应答。
[0025]
在这里,所谓“字区大小设定指令”,是实施方式的“第2字区大小设定指令”。
这些发明,按照主机装置和电子装置(例如IC卡)依次发送指令-应答-数据的协议书,在主机装置发送了字区大小的设定数据的情况下,也具有能够实现在电子装置不能接收该字区大小的设定数据时,向主机装置发送出错信息的电子装置及其控制方法这种作用。
这些发明,能够实现不使主机装置的设计复杂化地在所定的时刻,向主机装置发送有关字区大小的设定的出错信息的电子装置及其控制方法。
[0026]
在采用本发明的其它观点的上述电子装置中,处于所述所定的关系的1个时刻,是从所述主机装置接收了“实际发送或接收分割具有所定以上的长度的数据后生成的所述字区大小的数据字区”的指令的时刻,在所述指令的应答中,包含所述出错信息后发送,而且发送了被所述主机装置分割的数据字区时,不予接收。
[0027]
在采用本发明的其它观点的上述电子装置的控制方法中,处于所述所定的关系的1个时刻,是从所述主机装置接收了“实际发送或接收分割具有所定以上的长度的数据后生成的所述字区大小的数据字区”的指令的时刻,在所述指令的应答中,包含所述出错信息后发送,而且发送了被所述主机装置分割的数据字区时,不予接收。
[0028]
采用这些发明后,主机装置接收对“实际发送或接收数据字区的指令”的应答后,能够确认有关字区大小的设定的出错信息。这样,能够不使主机装置的设计复杂化地从电子装置接收出错信息。
[0029]
在采用本发明的其它观点的上述电子装置中,处于所述所定的关系的1个时刻,是继所述字区大小设定指令之后,接收了由所述主机装置发送的指令的时刻,在与所述指令对应的应答中,附加包含所述出错信息的应答后发送。
[0030]
在采用本发明的其它观点的上述电子装置的控制方法中,处于所述所定的关系的1个时刻,是继所述字区大小设定指令之后,接收了由所述主机装置发送的指令的时刻,在与所述指令对应的应答中,附加包含所述出错信息的应答后发送。
[0031]
采用这些发明后,主机装置接收对字区大小设定指令之后的指令的应答后,能够确认有关字区大小的设定的出错信息。这样,能够不使主机装置的设计复杂化地从电子装置接收出错信息。
[0032]
在采用本发明的另一个其它观点的上述电子装置中,所述接口部,通过所述指令/应答线,从所述主机装置接收包含所述数据字区的字区大小的信息的指令,该数据大小大于所述缓冲器的容量时,然后,在从所述主机装置接收了实际发送或接收分割具有所定以上的长度的数据后生成的所述字区大小的数据字区的指令的时刻,对该指令发送包含不能够与字区大小对应的出错信息,而且发送了被所述主机装置分割的数据字区时,不予接收,或者在与所述主机装置下一个发送的指令对应的应答中,附加对指定字区大小的指令的应答是出错的信息后发送。
[0033]
在采用本发明的另一个其它观点的上述电子装置的控制方法中,还具有通过所述指令/应答线,从所述主机装置接收包含所述数据字区的字区大小的信息的指令的步骤;在所述判断步骤中,判断该数据大小大于所述缓冲器的容量时,然后,在从所述主机装置接收了实际发送或接收分割具有所定以上的长度的数据后生成的所述字区大小的数据字区的指令的时刻,对该指令发送包含不能够与字区大小对应的出错信息,而且发送被所述主机装置分割的数据字区时,不予接收,或者在与所述主机装置下一个发送的指令对应的应答中,附加对指定字区大小的指令的应答是出错的信息后发送。
[0034]
在这里,电子装置通过指令/应答线做媒介接收的所谓“包含数据字区的字区大小的信息的指令”,是实施方式的“第1字区大小设定指令”。
采用本发明后,即使对第1字区大小设定指令,也能和第2字区大小设定指令一样,在对以后的所定的指令的应答中,是否响应对字区大小设定指令。主机装置能够与发送的字区大小的设定指令的种类无关,在一定的时刻接收有关字区大小的出错信息。
这些发明,能够实现不使主机装置的设计复杂化地向主机装置发送有关字区大小的设定的出错信息的电子装置及其控制方法。
[0035]
采用本发明的另一个其它观点的上述电子装置,是IC卡。
[0036]
在采用本发明的另一个其它观点的上述电子装置的控制方法中,所述电子装置是IC卡。
[0037]
这些发明,具有通用性,在具有多种多样的产品的IC卡中大有用处。
[0038]
采用本发明的一个观点的主机装置,具有:接口部,该接口部与向电子装置发送指令、从所述电子装置接收应答的指令/应答线,在和所述电子装置之间、通过所述指令/应答线收发指令及应答后、根据需要收发与指令对应的数据的数据线连接,在所述数据具有所定以上的长度时,收发将该数据分割后生成的所定的字区大小的数据字区,向所述电子装置发送指定该字区大小的指令;所述接口部,向所述电子装置发送“用所述数据线发送包含所述数据字区的字区大小的信息的数据”这一字区大小设定指令,发送该数据后,在与所述字区大小设定指令处于所定的关系的1个时刻,由所述电子装置发送了包含不能应对所述数据字区的字区大小的指定值的出错信息的应答时,向所述电子装置发送询问其数据缓冲器的数据容量的指令,根据对它的应答,决定新的字区大小,以便使其在所述电子装置的数据缓冲器的容量以下,向所述电子装置发送指定新的字区大小的指令。
[0039]
采用本发明的一个观点的主机装置的控制方法,具有:发送步骤,该步骤在将具有所定以上的长度的数据分割成多个数据字区后进行收发时,通过指令/应答线向电子装置发送“用数据线发送包含各数据字区的字区大小的信息的数据”这一字区大小设定指令,通过所述指令/应答线接收对它的应答,然后发送该数据;发送步骤,该步骤在和所述字区大小设定指令处于所定的关系的一个时刻,接收了包含不能应对该字区大小的的出错信息的应答时,向所述电子装置发送询问其数据缓冲器的的数据容量的指令;发送步骤,该步骤根据对它的应答,决定新的字区尺寸,使其在所述电子装置的数据缓冲器的容量以下,向所述电子装置发送指定新的字区大小的指令。
[0040]
这些发明,具有下述作用:能够实现(1)与所述的电子装置(例如IC卡)连接的主机装置发送字区大小的设定数据,(2)电子装置发送不能接收该字区大小的设定数据的出错信息时,主机装置适当地变更字区大小的设定数据,实行多字区传输的简单的结构的主机装置及其控制方法。
[0041]
在采用本发明的其它观点的上述主机装置中,处于所述所定的关系的1个时刻,是向所述电子装置发送了将具有所定以上的长度的数据分割生成所述字区大小后实际发送或接收的指令的时刻。
[0042]
在采用本发明的其它观点的上述主机装置的控制方法中,处于所述所定的关系的1个时刻,是向所述电子装置发送了将具有所定以上的长度的数据分割成所述字区大小后实际发送或接收的指令的时刻。
[0043]
采用这些发明后,主机装置接收对于“将具有所定以上的长度的数据分割成字区大小后实际发送或接收的指令”的应答后,能够确认有关字区大小的设定的出错信息。这样,能够不使主机装置的设计复杂化地从电子装置接收出错信息。
[0044]
在采用本发明的其它观点的上述主机装置中,处于所述所定的关系的1个时刻,是继所述字区大小设定指令之后,向所述电子装置发送了指令的时刻。
[0045]
在采用本发明的其它观点的上述主机装置的控制方法中,处于所述所定的关系的1个时刻,是继所述字区大小设定指令之后,向所述电子装置发送了指令的时刻。
[0046]
采用这些发明后,主机装置接收对于字区大小设定指令的下一个指令的应答后,能够确认有关字区大小的设定的出错信息。这样,能够不使主机装置的设计复杂化地从电子装置接收出错信息。
[0047]
采用本发明后,可以获得以下有利的效果:按照主机装置和电子装置(例如IC卡)依次发送指令-应答-数据的协议书,在主机装置发送了字区大小的设定数据的情况下,在电子装置不能接收该字区大小的设定数据时,也能够实现向主机装置发送出错信息的电子装置及其控制方法。
采用本发明后,可以获得以下有利的效果:能够实现与字区大小的设定指令的种类无关,在所定的时刻将有关字区大小的设定的出错信息向主机装置发送的电子装置及其控制方法和与其对应的主机装置及其控制方法。
[0048]
采用本发明后,可以获得以下有利的效果:能够实现字区大小的设定指令的种类不局限于一种,而且不使主机装置设计复杂化地实现向主机装置发送出错信息的电子装置及其控制方法、与其对应的主机装置及其控制方法。
采用本发明后,可以获得以下有利的效果:能够实现防止IC卡的收发用数据缓冲器溢出的电子装置及其控制方法和与其对应的主机装置及其控制方法。
采用本发明后,可以获得以下有利的效果:能够实现具有互换性地组合的通用的主机装置和通用的电子装置的电子装置及其控制方法和主机装置及其控制方法。
[0049]
发明的崭新的特征,统统在《权利要求书》中记述着,但是关于构成及内容的两者,本发明和其它的目的及特征一起,可以通过附图共同理解的以下的详细的讲述,获得进一步的理解和评价。
附图说明
[0050]
图1是表示本发明的第1实施方式的IC卡的结构的方框图。
图2是表示本发明的第1实施方式的指令、应答及数据传输的图形。
图3是表示本发明的第1实施方式的第1字区大小设定方法的流程图。
图4是表示本发明的第1实施方式的第2字区大小设定方法的流程图。
图5是表示本发明的第1实施方式的多字区传输方法的流程图。
图6是表示本发明的第2实施方式的第1字区大小设定方法的流程图。
图7是表示本发明的第2实施方式的第2字区大小设定方法的流程图。
图8是表示本发明的第2实施方式的应答的结构的图形。
图中:
[0051]
101主机装置
102IC卡
111接口部
112出错信息生成部
113数据缓冲器
114功能模块
121字区大小存储部
122缓冲器容量存储部
123比较部
124应答生成部
图中的部分或全部,是为了图解而简要地绘制的,未必真实地描绘出所示的要素实际的相对大小及位置。对此,请予以注意。
具体实施方式
[0052]
下面,参照附图,讲述具体示出为了实施本发明的实施方式。
[0053]
《第1实施方式》
参照图1~图5,讲述本发明的第1实施方式的电子装置(在本发明中是IC卡)及其控制方法、主机装置及其控制方法。图1是表示本发明的第1实施方式的IC卡的结构的方框图。
在第1实施方式中,主机装置101是具有IC卡102的插入槽的PDA(Personal Digital Assistants)。
[0054]
主机装置101和IC卡102,用指令/应答线131、1根或多根数据线132、由主机装置101向接口部111发送通信用字区的时钟线133连接。此外,还用由主机装置101向IC卡102供给电力的电源线及接地线连接(未图示)。
指令/应答线131、数据线132、时钟线133,除了硬线以外,还能够包含采用互不相同的频率进行的电波传输、超声波传输。
主机装置101和IC卡102,进行将主机装置101作为主机、将IC卡102作为从机的主/从方式的通信。
[0055]
主机装置101具有利用指令/应答线131、数据线132、时钟线133,在与IC卡102之间进行指令、应答及数据的收发的接口部(未图示)。
[0056]
IC卡102具有在与主机装置101之间进行指令、应答及数据的收发的接口部111、生成关于字区大小的出错信息的出错信息生成部112、暂时存放数据的数据缓冲器113、具有存储器功能及/或无线通信功能的功能模块114。
出错信息生成部112,具有存储主机装置101决定的字区大小的字区大小存储部121、存储数据缓冲器113的大小的缓冲器容量存储部122、比较字区大小和缓冲器容量的比较部123。
接口部111,具有生成发送给主机装置101的应答的应答生成部124。
[0057]
IC卡102的接口部111,通过指令/应答线131做媒介,接收主机装置101发出的指令,将对该指令的应答发送给主机装置101。
IC卡102的接口部111,通过数据线132做媒介,接收主机装置101发出的数据,或者将IC卡102内的数据发送给主机装置101。
通过指令/应答线131及数据线132做媒介,主机装置101和IC卡102进行通信时,通过时钟线133做媒介,由主机装置101向IC卡102发送字区。
[0058]
进行多字区传输时,主机装置101在进行数据字区的交换之前,决定1个数据字区的字区大小,写入IC卡的字区大小存储部121。字区大小存储部121,是主机装置101为了写入字区的寄存器。
缓冲器容量存储部122,是存储数据缓冲器113的容量的寄存器。
[0059]
比较部123,比较写入字区大小存储部121的字区大小和写入缓冲器容量存储部122的数据缓冲器113的容量。比较部123将比较结果向应答生成部124传输。
应答生成部124根据比较结果,在写入字区大小存储部121的字区大小大于写入缓冲器容量存储部122的数据缓冲器113的容量时,在发送给主机装置101的应答中,包含出错信息。
[0060]
IC卡102将主机装置101通过数据线132做媒介传输的字区大小暂时存入数据缓冲器113后,传输给功能模块114。IC卡102将从功能模块114取出的字区大小暂时存入数据缓冲器113后,传输给主机装置101。
数据缓冲器113,是暂时存放数据字区的寄存器。
功能模块114,例如是搭载了快速存储器和无线通信功能的功能模块。
[0061]
在图1中,接口部111-字区大小存储部121、接口部111-缓冲器容量存储部122、字区大小存储部121-比较部123、缓冲器容量存储部122-比较部123、比较部123-应答生成部124、接口部111-数据缓冲器113、数据缓冲器113-功能模块114的各线,虽然可以是硬线,但更一般地说,是由软件构成的功能的指令的线路。
[0062]
图2是按照时间序列表示主机装置101和IC卡102之间的指令、应答及数据的交换的图形。采用将主机装置101作为主机、将IC卡102作为从机的主/从方式的通信进行多字区传输时,交替进行由主机装置向IC卡发送指令和由IC卡向主机装置发送应答。然后,断续性地传输多个数据字区。图2是主机装置101读出IC卡102的数据时的情况。
[0063]
指令201、指令204及字区大小的设定数据203,由主机装置101向IC卡102发送。应答202、应答205及数据字区206,则由向IC卡102向主机装置101发送。
但是,指令201是第1字区大小设定指令时,用虚线表示的字区大小的设定数据203,就不能由主机装置向IC卡发送(详细情况后述)。只有在指令201是第2字区大小设定指令时,字区大小的设定数据203才能由主机装置向IC卡发送。
[0064]
图3及图4是在该实施方式中,主机装置101向IC卡102进行字区大小的设定时的2种情况的流程图。主机装置101进行字区大小的设定时使用的指令,有图3时和图4时的2种。图3时和图4时的差异,是在指令中是否包含字区大小的设定数据。
[0065]
从图3的情况讲起。图3是使用在指令中包含设定数据的第1字区大小设定指令,设定字区大小时的情况。
主机装置101决定1个数据字区的字区大小后,就发送包含字区大小的设定数据的第1字区大小设定指令(步骤301、图2的201)。
[0066]
IC卡的接口部111,接收第1字区大小设定指令(步骤302)。IC卡102的字区大小存储部121,存放主机装置101设定的字区大小(步骤303)。IC卡102,向主机装置101发送应答(步骤304、图2的202)。
主机装置101,接收应答202(步骤305)。
[0067]
图3时,由于在第1字区大小设定指令(图2的201)中,包含字区大小的设定数据,所以图2所示的字区大小的设定数据203,不能由主机装置101发送给IC卡102。
[0068]
在第1实施方式中,比较部123输出接收的字区大小是否在缓冲器容量以下的判断结果。在步骤304中,IC卡的接口部111,可以输入比较部123的判断结果,根据它,发送对第1字区大小设定指令而言的应答(AcK信息或出错信息)。或者,IC卡的接口部111,也可以不参照比较部123的判断结果,将AcK信息作为应答发送。
[0069]
讲述图4。图4是使用指令中包含字区组大小的设定数据的第2字区大小设定指令,设定字区大小时的情况。
主机装置101,决定第1字区大小的设定数据后,就发送第2字区大小设定指令(步骤401、图2的201)。
[0070]
IC卡的接口部111,接收第2字区大小设定指令(步骤S402)。IC卡102将应答发送给主机装置101(步骤403、图2的202)
[0071]
主机装置101接收应答202(步骤404)。主机装置101通过数据线132做媒介,发送字区尺寸的设定数据(步骤405、图2的203)。
[0072]
IC卡接收字区尺寸的设定数据203(步骤406)。IC卡102的字区尺寸存储部121,存放主机装置101设定的字区大小(步骤407)。
[0073]
主机装置101,使用第1字区大小设定指令(图3)或第2字区大小设定指令(图4)中的某一个指令,对IC卡102进行字区大小的设定后,接着进行图5的处理。
[0074]
图5是在主机装置101和IC卡102之间进行多字区传输的流程图。图5的多字区传输,是主机装置101读出IC卡的02的数据时个情况。
[0075]
主机装置101,发送多字区传输的实行(n(n≥1的整数数)个数据字区的读出指令的实行)指令(步骤501、图2的204)。IC卡102接收多字区传输的实行指令(步骤502)。
[0076]
IC卡的比较部123,比较字区大小存储部121存放的字区大小,和缓冲器容量存储部122存放的数据缓冲器113的大小(步骤503)。
数据缓冲器113的大小小于字区大小时,应答生成部124包含出错信息后生成应答。接口部111发送包含该出错信息的应答(步骤504、图2的205)。这时,IC卡102不向主机装置101发送n个数据字区206。
数据缓冲器113的大小大于字区大小时,就生成没有出错信息的应答,向主机装置发送(步骤505、图2的205)。这时,IC卡向主机装置101发送数据字区。
[0077]
主机装置101,接收应答(步骤506)。主机装置101判断应答205是否包含出错信息(步骤507)。如果应答不包含出错信息,主机装置就接收数据字区(步骤509)。
[0078]
IC卡102判断是否发送了n个所有的数据字区(步骤510)。IC卡102反复进行步骤508的数据字区的发送,直到将n个数据字区全部发送为止。发送完n个所有个数据字区后,就结束处理。
[0079]
在步骤507中,如果在应答中包含出错信息,主机装置101就向IC卡102发送要求发送IC卡的数据缓冲器容量的指令(步骤511)。
IC卡102接收要求发送IC卡的数据缓冲器容量的指令(步骤512)后,就将缓冲器容量存储部122存放的数据缓冲器113的容量发送给主机装置101(步骤513)。
[0080]
主机装置101接收IC卡的数据缓冲器容量后(步骤514),就决定新的字区尺寸,使其在数据缓冲器容量以下(步骤515)。主机装置101按照图3的方法,向IC卡发送字区大小(步骤516)。返回步骤501,重新进行多字区传输。
[0081]
此外,在步骤516中,可以取代图3的处理,按照图4的方法向IC卡发送字区大小。
[0082]
本发明的IC卡能够安装到具有互换性的各种主机装置101中。主机装置101正确读出IC卡的数据缓冲器113的容量后,决定字区大小,就不会使IC卡102出现溢出的现象。可是,如果有的主机装置101不读出IC卡的数据缓冲器的容量或者没有正确地读出数据缓冲器的容量,就设定字区大小,就往往将字区大小设定成大于数据缓冲器容量的值。
即使在这种情况下,IC卡102也能在实际发送数据字区之前,通知主机装置字区大小大于数据缓冲器的容量这一失误信息。本发明的IC卡102,能够防止数据缓冲器113出现溢出。
[0083]
本发明的IC卡102,即使在使用第1字区大小设定指令(图3)或第2字区大小设定指令(图4)中的某一个指令,设定字区大小时,也能够在相同的时刻将失误信息包含在应答内,发送给主机装置101(图5的步骤504)。这样,主机装置只要在步骤507中判断是否包含字区大小的失误信息就行。本发明的电子装置的控制方法,能够使主机装置的设计更加容易。
[0084]
此外,在第1实施方式中,讲述了IC卡的数据读出时的多字区传输。但是在主机装置101将数据写入IC卡102时的多字区传输中,也能够应用本发明。
这时,IC卡在主机装置设定的字区大小比内置的数据缓冲器的容量大时,在对于多字区传输的实行命令的应答中包含失误信息后发送给主机装置。IC卡在数据字区被主机装置发送来时不予接收。
主机装置在多字区传输的实行命令的应答中包含失误信息时,就不将数据字区发送给IC卡。主机装置根据IC卡的数据缓冲器容量,设定新的字区大小。
[0085]
《第2实施方式》
下面,使用图6~9,讲述第2实施方式的电子装置(在本发明中是IC卡)及其控制方法、主机装置及其控制方法。第2实施方式和第1实施方式的不同之处是:将字区大小大于数据缓冲器113的容量这一出错信息向主机装置发送的时刻。此外,都和第1实施方式一样。
主机装置101,在字区大小的设定中使用的指令,和第1实施方式一样,有2种(“第1字区大小设定指令”及“第2字区大小设定指令”)。
[0086]
在第1实施方式中,无论主机装置101使用第1字区大小设定指令或第2字区大小设定指令中的哪一个指令决定字区大小时,IC卡102也在对多字区传输指令的应答中包含关于字区大小的出错信息后发送。因此,存在着IC卡发送出错信息的时刻推迟的问题。
[0087]
在第2实施方式中,提供立刻发送关于字区大小的出错信息的电子装置及其控制方法、主机装置及其控制方法。第2实施方式的电子装置及其控制方法、主机装置及其控制方法,按照字区大小的设定指令的种类,使包含出错信息的时刻不同。
[0088]
图6是表示使用在指令中包含字区大小的设定数据的第1字区大小设定指令,主机装置向IC卡设定字区大小的方法的流程图。在图6中,对和图3及图5相同的步骤,赋予相同的编号。
[0089]
主机装置101,发送包含字区大小的设定数据的第1字区大小设定指令(步骤301、图2的201)。
IC卡102的接口部111,接收第1字区大小设定指令(步骤302)。IC卡102的字区大小存储部121,存放主机装置101设定的字区大小(步骤303)。
[0090]
IC卡102的比较部123,比较字区大小存储部121存放的字区大小和缓冲器存储部122存放的数据缓冲器容量113的大小(步骤503)。
数据缓冲器容量113的大小小于字区大小时,应答生成部124包含出错信息后生成应答。接口部111发送应答(步骤504、图2的202)。数据缓冲器容量113的大小在字区大小以上时,生成没有出错信息的应答,发送给主机装置(步骤505、图2的202)
[0091]
图6时,因为在第1字区大小设定指令(图2的201)中,包含字区大小的设定数据,所以图2所示的字区大小的设定数据203,未被主机装置101发送给IC卡102。
[0092]
主机装置101接收应答202(步骤506)。主机装置101判断应答中是否包含出错信息(步骤507)。如果不包含出错信息,就结束处理。如果在应答中包含出错信息,主机装置101就发送要求IC卡102发送数据缓冲器容量的指令(步骤511)。
[0093]
IC卡102接收要求发送IC卡的数据缓冲器容量的指令(步骤512)后,就将缓冲器容量存储部122存放的数据缓冲器113的容量向主机装置101发送(步骤513)。
[0094]
主机装置101接收IC卡的数据缓冲器容量后(步骤514),决定新的字区大小,使其在数据缓冲器容量以下(步骤515)。返回步骤301,向IC卡发送新的字区大小,重新设定字区大小。
[0095]
使用图7及图8,讲述使用第2字区大小设定指令时的情况。图7是表示使用指令中不包含字区大小的设定数据的第2字区设定指令,主机装置在IC卡中设定字区大小的方法的流程图。在图7中,对和图4及图5相同的步骤,赋予相同的编号。
[0096]
图8是表示IC卡102向主机装置101发送的应答的结构的图形。图8(a)是通常的应答,包含对主机装置101发送的现在的指令的应答801。
图8(b)是对第2实施方式中的继第2字区大小设定指令之后由主机装置发送来的指令的应答。图8(b)的下一个指令的应答,包含下一个指令(继第2字区大小设定指令之后发送来的指令)相关的应答801和以前的指令(第2字区大小设定指令)相关的应答802的两者。在以前的指令的应答802中,包含对于字区大小的设定而言的ACk信息或出错信息。
[0097]
主机装置101,发送第2字区大小设定指令(步骤401、图2的201)。
IC卡的接口部111,接收第2字区大小设定指令(步骤402)。IC卡102向主机装置101发送应答(步骤403、图2的201)。
[0098]
主机装置101接收应答202(步骤404)。主机装置101通过数据线132做媒介,发送字区大小的设定数据(步骤405、图2的203)。
IC卡接收字区大小的设定数据203(步骤406)。IC卡102的字区大小存储部121,存放主机装置101设定的字区大小(步骤407)。
[0099]
IC卡102的比较部123,比较字区大小存储部121存放的字区大小和缓冲器容量的存储部122存放的数据缓冲器113的大小(步骤503)。
如果数据缓冲器113的大小在字区大小以上时,应答生成部124生成ACk信息(步骤701)。数字缓冲器113的大小在字区大小以下时,则生成出错信息(步骤702)。
[0100]
主机装置101发送下一个指令(步骤703)。IC卡102接收下一个指令(步骤704)。IC卡102在对下一个指令的应答801中,附加以前的指令的应答802——Ack信息或出错信息,发送给主机装置(步骤705、图2的205)
[0101]
主机装置101发送应答(步骤706)后,判断应答205中是否包含有关字区大小的出错信息(步骤707)。如果不包含有关字区大小的出错信息(如果包含Ack信息),就进行对下一个指令的应答的接收处理(步骤708)。
[0102]
如果应答中包含关于字区大小的出错信息,主机装置101就发送要求发送IC卡102的数据缓冲器容量的指令(步骤511)。
IC卡102接收要求发送IC卡102的数据缓冲器容量的指令(步骤512)后,就将缓冲器容量存储部122存放的数据缓冲器113的容量向主机装置101发送(步骤513)。
[0103]
主机装置101接收IC卡的数据缓冲器容量后(步骤514),决定新的字区大小,使其在数据缓冲器容量以下(步骤515)。返回步骤401,向IC卡发送第2字区大小设定指令,重新设定字区大小。
[0104]
本发明的第2实施方式的IC卡,能够在接收字区大小的设定数据后,立即将有关字区大小的出错信息通知主机装置。这样,即使字区大小的设定中有错误时,也能立即采取相应措施。
[0105]
此外,在第1实施方式中,主机装置101及IC卡102还可以取代图3,使用图6的方法,在IC卡中设定字区大小。这时,IC卡在主机装置101设定的字区大小大于内置的数据缓冲器113的容量时,在对第1字区大小设定指令而言的应答中,包含出错信息后发送。
[0106]
此外,在第2实施方式中,主机装置101和IC卡102还可以取代图6,使用图3的方法。在主机装置101发送第1字区大小设定指令及第2字区大小设定指令中的某一个时,IC卡102也在对下一个指令而言的应答中,附加对以前的指令(第1或第2字区大小设定指令)的应答——Ack信息或出错信息后,发送给主机装置。
[0107]
以上,以某种程度详细讲述了本发明的适当的实施方式。但这些适当的实施方式的内容,在构成的细节上可以有所变化,各要素的组合以及顺序的变化,可以在不违背发明的范围及思想的前提下得到实现。
[0108]
本发明作为在主机装置和电子装置之间进行多字区传输的电子装置及其控制方法、主机装置及其控制方法,大有用处
Claims (16)
1、一种电子装置,具有:
接口部,该接口部与指令/应答线和数据线连接,所述指令/应答线用于接收来自主机装置的指令、向所述主机装置发送应答,所述数据线用于在与所述主机装置之间通过所述指令/应答线收发指令及应答后、根据需要收发与指令对应的数据,在所述数据具有给定以上的长度时,所述接口部将所述数据分割成由所述主机装置指定的字区大小的数据字区后收发;
数据缓冲器,该数据缓冲器存放所述数据;以及
存储部,该存储部在由所述主机装置指定数据字区的字区大小时,存储所指定的字区大小的信息,
所述接口部,
从所述主机装置接收字区大小设定指令,该字区大小设定指令用于告知用所述数据线发送包含数据字区的字区大小的信息的数据,在所述字区大小设定指令之后,由所述主机装置通过所述数据线接收字区大小的信息,
当接收的所述字区大小的信息所示的字区大小的容量大于所述数据缓冲器的容量时,在所述字区大小设定指令之后,当从所述主机装置收到对把具有给定以上长度的数据分割后生成的所述字区大小的数据字区进行实际发送或接收的数据传送指令时,针对所述数据传送指令,发送包含“不能应对所述字区大小”这一出错信息的应答,并且,当从所述主机装置发送来分割后的数据字区时,不受理该数据字区。
2、如权利要求1所述的电子装置,其特征在于:
所述接口部,通过所述指令/应答线从所述主机装置接收包含所述数据字区的字区大小的信息的另一字区大小设定指令,
当所述另一字区大小设定指令中包含的所述字区大小的信息所示的字区大小的容量大于所述数据缓冲器的容量的情况下,
在所述另一字区大小设定指令之后,在从所述主机装置接收了“实际发送或接收对具有给定以上的长度的数据进行分割后生成的所述字区大小的数据字区”的数据传送指令时,对所述数据传送指令发送包含“不能应对由所述另一字区大小设定指令所指定的所述字区大小”的出错信息的应答,而且当从所述主机装置收到分割的数据字区时,不受理收到的所述数据字区,或者
在与从所述主机装置接收的紧接着所述另一字区大小设定指令的指令对应的应答中,附加发送“对所述另一字区大小设定指令的应答已出错”的信息。
3、如权利要求1所述的电子装置,其特征在于:电子装置是IC卡。
4、一种电子装置,具有:
接口部,该接口部与指令/应答线和数据线连接,所述指令/应答线用于接收来自主机装置的指令、向所述主机装置发送应答,所述数据线用于在与所述主机装置之间通过所述指令/应答线收发指令及应答后、根据需要收发与指令对应的数据,在所述数据具有给定以上的长度时,所述接口部将所述数据分割成由所述主机装置指定的字区大小的数据字区后收发;
数据缓冲器,该数据缓冲器存放所述数据;以及
存储部,该存储部在由所述主机装置指定数据字区的字区大小时,存储所指定的字区大小的信息,
所述接口部,
从所述主机装置接收字区大小设定指令,该字区大小设定指令用于告知用所述数据线发送包含所述数据字区的字区大小的信息的数据,在所述字区大小设定指令之后,由所述主机装置通过所述数据线接收字区大小的信息,
当接收的所述字区大小的信息所示的字区大小的容量大于所述数据缓冲器的容量时,紧接着所述字区大小设定指令,在针对从所述主机装置发送来的指令的应答中,附加发送“对所述字区大小设定指令的应答已出错”的信息。
5、如权利要求4所述的电子装置,其特征在于:
所述接口部,通过所述指令/应答线从所述主机装置接收包含所述数据字区的字区大小的信息的另一字区大小设定指令,
当所述另一字区大小设定指令中包含的所述字区大小的信息所示的字区大小的容量大于所述数据缓冲器的容量的情况下,
在所述另一字区大小设定指令之后,在从所述主机装置接收了“实际发送或接收对具有给定以上的长度的数据进行分割后生成的所述字区大小的数据字区”的数据传送指令时,对所述数据传送指令发送包含“不能应对由所述另一字区大小设定指令所指定的所述字区大小”的出错信息的应答,而且当从所述主机装置收到分割的数据字区时,不受理收到的所述数据字区,或者
在与从所述主机装置接收的紧接着所述另一字区大小设定指令的指令对应的应答中,附加发送“对所述另一字区大小设定指令的应答已出错”的信息。
6、如权利要求4所述的电子装置,其特征在于:电子装置是IC卡。
7、一种主机装置,具有:接口部,该接口部与指令/应答线和数据线连接,所述指令/应答线用于向电子装置发送指令、从所述电子装置接收应答,所述数据线用于在与所述电子装置之间通过所述指令/应答线收发指令及应答后、根据需要收发与指令对应的数据,在所述数据具有给定以上的长度时,将该数据分割成给定的字区大小的数据字区,对所述电子装置指定所述字区大小后,收发所述字区大小的数据字区;
所述接口部,
向所述电子装置发送用于通知“用所述数据线发送包含所述数据字区的字区大小的信息的数据”这一字区大小设定指令后,向所述数据线发送包含了所述数据字区的字区大小的信息的数据,
在发送包含了所述数据字区大小的信息的数据之后,向所述电子装置发送“将具有给定以上的长度的数据分割成所述字区大小后进行实际发送或接收”的数据传送指令,
在从所述电子装置接收到针对所述数据传送指令的应答中,若包含“不能应对所述数据字区的字区大小”的出错信息时,向所述电子装置发送容量询问指令,询问所述电子装置的数据缓冲器的数据容量,并接收针对所述容量询问指令的应答,
根据针对所述容量询问指令的应答,决定在所述电子装置的数据缓冲器的容量以下的新的字区大小,通过向所述电子装置发送字区大小设定指令,指定新决定的字区大小。
8、一种主机装置,具有:接口部,该接口部与指令/应答线和数据线连接,所述指令/应答线用于向电子装置发送指令、从所述电子装置接收应答,所述数据线用于在与所述电子装置之间通过所述指令/应答线收发指令及应答后、根据需要收发与指令对应的数据,在所述数据具有给定以上的长度时,将该数据分割成给定的字区大小的数据字区,对所述电子装置指定所述字区大小后,收发所述字区大小的数据字区;
所述接口部,向所述电子装置发送用于通知“用所述数据线发送包含所述数据字区的字区大小的信息的数据”这一字区大小设定指令之后,向所述数据线发送所述数据字区的字区大小的信息,
在接着所述字区大小设定指令向所述电子装置发送指令时,在针对接着所述字区大小设定指令发送的指令的应答中,若包含“无法应对来自所述电子装置的所述数据字区的字区大小的指定值”的出错信息时,向所述电子装置发送容量询问指令,询问所述电子装置的数据缓冲器的数据容量,
根据针对所述容量询问指令的应答,决定在所述电子装置的数据缓冲器的容量以下的新的字区大小,通过向所述电子装置发送字区大小设定指令,指定新决定的字区大小。
9、一种电子装置的控制方法,具有:
接收步骤,该接收步骤通过指令/应答线接收用于通知“在对主机装置将具有给定以上的长度的数据分割成多个数据字区后进行收发时,用数据线发送包含各数据字区的字区大小的信息的数据”这一字区大小设定指令,通过所述指令/应答线发送对所述字区大小设定指令的应答,然后接收包含所述字区大小的信息的数据;
判断步骤,该判断步骤判断由接收的所述字区大小的信息指定的字区大小的容量是否大于所述电子装置中内置的数据缓冲器的容量;以及
出错信息发送步骤,该出错信息发送步骤在所述字区大小设定指令的接收之后,当从所述主机装置接收到“实际发送或接收对具有给定以上的长度的数据进行分割后生成的所述字区大小的数据字区”的数据传送指令时,在针对所述数据传送指令的应答中,发送包含“不能应对由所述字区大小的信息指定的字区大小”的出错信息,并且当从所述主机装置发送来经分割的数据字区时,不受理该数据字区。
10、如权利要求9所述的电子装置的控制方法,其特征在于:
还具有:通过所述指令/应答线,从所述主机装置接收包含所述数据字区的字区大小的信息的另一字区大小设定指令的步骤;当在所述判断步骤中得出由所述另一字区大小设定指令中包含的字区大小的信息指定的字区大小的容量大于所述缓冲器的容量的判断时,
在所述另一字区大小设定指令的接收之后,在从所述主机装置接收了“实际发送或接收对具有给定以上的长度的数据进行分割后生成的所述字区大小的数据字区”的数据传送指令时,在针对所述数据传送指令的应答中,发送包含“不能应对由所述另一字区大小设定指令中包含的字区大小的信息指定的字区大小”的出错信息,而且当从所述主机装置收到分割的数据字区时,不受理该数据字区,或者
在与从所述主机装置接着所述另一字区大小设定指令发送的指令对应的应答中,附加并发送“不能应对由所述另一字区大小设定指令中包含的字区大小的信息指定的字区大小”的出错信息。
11、如权利要求9所述的电子装置的控制方法,其特征在于:电子装置是IC卡。
12、一种电子装置的控制方法,具有:
接收步骤,该接收步骤通过指令/应答线接收“在对主机装置将具有给定以上的长度的数据分割成多个数据字区后进行收发时,用数据线发送包含各数据字区的字区大小的信息的数据”这一字区大小设定指令,通过所述指令/应答线发送对所述字区大小设定指令的应答,然后接收包含所述字区大小的信息的数据;
判断步骤,该判断步骤判断由所述字区大小的信息所示的字区大小的容量是否大于所述电子装置中内置的数据缓冲器的容量;以及
出错信息发送步骤,该出错信息发送步骤在从所述主机装置接着接收到所述字区大小设定指令之后的指令时,在针对所述接着接收到的所述字区大小设定指令之后的指令的应答中,发送包含“不能应对由所述字区大小的信息指定的字区大小”的出错信息。
13、如权利要求12所述的电子装置的控制方法,其特征在于:
还具有:通过所述指令/应答线,从所述主机装置接收包含所述数据字区的字区大小的信息的另一字区大小设定指令的步骤;当在所述判断步骤中得出由所述另一字区大小设定指令中包含的字区大小的信息指定的字区大小的容量大于所述缓冲器的容量的判断时,
在所述另一字区大小设定指令的接收之后,在从所述主机装置接收了“实际发送或接收对具有给定以上的长度的数据进行分割后生成的所述字区大小的数据字区”的数据传送指令时,在针对所述数据传送指令的应答中,发送包含“不能应对由所述另一字区大小设定指令中包含的字区大小的信息指定的字区大小”的出错信息,而且当从所述主机装置收到分割的数据字区时,不受理该数据字区,或者
在与从所述主机装置接着所述另一字区大小设定指令发送的指令对应的应答中,附加并发送“不能应对由所述另一字区大小设定指令中包含的字区大小的信息指定的字区大小”的出错信息。
14、如权利要求12所述的电子装置的控制方法,其特征在于:电子装置是IC卡。
15、一种主机装置的控制方法,具有:
第1步骤,该第1步骤通过指令/应答线向电子装置发送“在将具有给定以上的长度的数据分割成多个数据字区后进行收发时,用数据线发送包含各数据字区的字区大小的信息的数据”这一字区大小设定指令,通过所述指令/应答线接收对所述字区大小设定指令的应答,然后发送包含所述字区大小的信息的数据;
第2步骤,该第2步骤在所述字区大小设定指令之后,向所述电子装置发送“实际发送或接收对具有给定以上的长度的数据进行分割后生成的所述字区大小的数据字区”的数据传送指令,在针对所述数据传送指令的来自所述电子装置的应答中,若包含“不能应对由所述字区大小的信息所指定的字区大小”的出错信息时,向所述电子装置发送容量询问指令,询问所述电子装置的数据缓冲器的数据容量;以及
第3步骤,第3该步骤根据对所述容量询问指令的应答,决定在所述电子装置的数据缓冲器的容量以下的新的字区大小,通过发送字区大小设定指令在所述电子装置指定新的字区大小。
16、一种主机装置的控制方法,其特征在于:具有:
第1步骤,该第1步骤通过指令/应答线向电子装置发送“在将具有给定以上的长度的数据分割成多个数据字区后进行收发时,用数据线发送包含各数据字区的字区大小的信息的数据”这一字区大小设定指令,通过所述指令/应答线接收对所述字区大小设定指令的应答,然后发送包含所述字区大小的信息的数据;
第2步骤,该第2步骤在接着所述字区大小设定指令之后向所述电子装置发送指令时,在针对接着所述字区大小设定指令的指令的应答中,若包含“不能应对由所述字区大小的信息所指定的字区大小”的出错信息时,向所述电子装置发送容量询问指令,询问所述电子装置的数据缓冲器的数据容量;以及
第3步骤,该第3步骤根据对所述容量询问指令的应答,决定在所述电子装置的数据缓冲器的容量以下的新的字区大小,通过发送字区大小设定指令在所述电子装置指定新的字区大小。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003410840 | 2003-12-09 | ||
JP410840/2003 | 2003-12-09 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1890624A CN1890624A (zh) | 2007-01-03 |
CN100437456C true CN100437456C (zh) | 2008-11-26 |
Family
ID=34674957
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2004800366493A Expired - Fee Related CN100437456C (zh) | 2003-12-09 | 2004-11-29 | 电子装置及其控制方法、主机装置及其控制方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US7774508B2 (zh) |
EP (1) | EP1701244B1 (zh) |
JP (1) | JP4452690B2 (zh) |
CN (1) | CN100437456C (zh) |
TW (1) | TW200529244A (zh) |
WO (1) | WO2005057400A1 (zh) |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100470585C (zh) * | 2004-03-31 | 2009-03-18 | 松下电器产业株式会社 | 存储卡和存储卡系统 |
US7644239B2 (en) | 2004-05-03 | 2010-01-05 | Microsoft Corporation | Non-volatile memory cache performance improvement |
US7490197B2 (en) | 2004-10-21 | 2009-02-10 | Microsoft Corporation | Using external memory devices to improve system performance |
JP4896450B2 (ja) | 2005-06-30 | 2012-03-14 | 株式会社東芝 | 記憶装置 |
CN101203867B (zh) * | 2005-07-05 | 2010-05-19 | 松下电器产业株式会社 | 读出数据长度的指定方法 |
US8914557B2 (en) | 2005-12-16 | 2014-12-16 | Microsoft Corporation | Optimizing write and wear performance for a memory |
KR100884239B1 (ko) * | 2007-01-02 | 2009-02-17 | 삼성전자주식회사 | 메모리 카드 시스템 및 그것의 백그라운드 정보 전송 방법 |
JP2009110609A (ja) * | 2007-10-31 | 2009-05-21 | Hitachi Ltd | ストリームデータ転送制御機構 |
US8631203B2 (en) | 2007-12-10 | 2014-01-14 | Microsoft Corporation | Management of external memory functioning as virtual cache |
US8032707B2 (en) | 2008-09-15 | 2011-10-04 | Microsoft Corporation | Managing cache data and metadata |
US9032151B2 (en) | 2008-09-15 | 2015-05-12 | Microsoft Technology Licensing, Llc | Method and system for ensuring reliability of cache data and metadata subsequent to a reboot |
US7953774B2 (en) | 2008-09-19 | 2011-05-31 | Microsoft Corporation | Aggregation of write traffic to a data store |
US9740485B2 (en) | 2012-10-26 | 2017-08-22 | Micron Technology, Inc. | Apparatuses and methods for memory operations having variable latencies |
US9754648B2 (en) | 2012-10-26 | 2017-09-05 | Micron Technology, Inc. | Apparatuses and methods for memory operations having variable latencies |
US9734097B2 (en) | 2013-03-15 | 2017-08-15 | Micron Technology, Inc. | Apparatuses and methods for variable latency memory operations |
US9727493B2 (en) | 2013-08-14 | 2017-08-08 | Micron Technology, Inc. | Apparatuses and methods for providing data to a configurable storage area |
US9563565B2 (en) | 2013-08-14 | 2017-02-07 | Micron Technology, Inc. | Apparatuses and methods for providing data from a buffer |
US10365835B2 (en) | 2014-05-28 | 2019-07-30 | Micron Technology, Inc. | Apparatuses and methods for performing write count threshold wear leveling operations |
JP6833364B2 (ja) | 2016-07-01 | 2021-02-24 | 株式会社東芝 | Icカード、および、icカード処理装置 |
US10795836B2 (en) | 2017-04-17 | 2020-10-06 | Microsoft Technology Licensing, Llc | Data processing performance enhancement for neural networks using a virtualized data iterator |
GB2612658B (en) * | 2022-03-10 | 2023-12-13 | Nordic Semiconductor Asa | Method and apparatus for radio communications |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61228549A (ja) * | 1985-04-02 | 1986-10-11 | Ricoh Co Ltd | デ−タ転送方法 |
JPH0337540U (zh) * | 1989-08-16 | 1991-04-11 | ||
JPH11298450A (ja) * | 1998-04-08 | 1999-10-29 | Nec Corp | シリアルデータ転送コントローラ |
JP2002342256A (ja) * | 2001-05-14 | 2002-11-29 | Hitachi Ltd | データプロセッサ及びデータテーブルの更新方法 |
JP2003345674A (ja) * | 2002-05-29 | 2003-12-05 | Matsushita Electric Ind Co Ltd | 入出力装置 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0337540A (ja) | 1989-07-04 | 1991-02-18 | Toshiba Corp | ナトリウム漏洩検出装置 |
JPH09171545A (ja) * | 1995-12-20 | 1997-06-30 | Fujitsu Ltd | Icカード,icカード読み取り/書き込み装置,icカード読み取り/書き込み装置用上位装置及びicカードシステム並びにicカードシステムにおけるマルチベンダ対応方法 |
JP3565967B2 (ja) * | 1995-12-21 | 2004-09-15 | 富士通株式会社 | Icカード読み取り/書き込み装置及びicカードシステム |
JPH1027231A (ja) | 1996-07-10 | 1998-01-27 | Matsushita Electric Ind Co Ltd | Icカード |
US6006289A (en) * | 1996-11-12 | 1999-12-21 | Apple Computer, Inc. | System for transferring data specified in a transaction request as a plurality of move transactions responsive to receipt of a target availability signal |
JP3728366B2 (ja) * | 1997-05-13 | 2005-12-21 | 株式会社ルネサステクノロジ | Icカード |
FR2772535B1 (fr) * | 1997-12-11 | 2000-12-15 | Micropross | Interface de communication avec une carte a puce synchrone et dispositif equipe d'une telle interface |
JP3190895B2 (ja) | 1998-10-02 | 2001-07-23 | エヌイーシーマイクロシステム株式会社 | 通信エラー自動修復システム |
JP3914398B2 (ja) * | 2001-05-22 | 2007-05-16 | 日本電産サンキョー株式会社 | Icカードリーダライタの通信方法 |
EP1324207B1 (en) * | 2001-12-11 | 2007-02-14 | Matsushita Electric Industrial Co., Ltd. | Ic card and data processing method therefor |
KR100887901B1 (ko) * | 2002-06-26 | 2009-03-12 | 주식회사 히타치엘지 데이터 스토리지 코리아 | 광디스크 장치에서의 기록속도 가변방법 |
-
2004
- 2004-11-29 WO PCT/JP2004/017724 patent/WO2005057400A1/ja active Application Filing
- 2004-11-29 US US10/582,084 patent/US7774508B2/en active Active
- 2004-11-29 EP EP04820138.8A patent/EP1701244B1/en active Active
- 2004-11-29 CN CNB2004800366493A patent/CN100437456C/zh not_active Expired - Fee Related
- 2004-11-29 JP JP2005516088A patent/JP4452690B2/ja active Active
- 2004-12-08 TW TW093137911A patent/TW200529244A/zh unknown
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61228549A (ja) * | 1985-04-02 | 1986-10-11 | Ricoh Co Ltd | デ−タ転送方法 |
JPH0337540U (zh) * | 1989-08-16 | 1991-04-11 | ||
JPH11298450A (ja) * | 1998-04-08 | 1999-10-29 | Nec Corp | シリアルデータ転送コントローラ |
JP2002342256A (ja) * | 2001-05-14 | 2002-11-29 | Hitachi Ltd | データプロセッサ及びデータテーブルの更新方法 |
JP2003345674A (ja) * | 2002-05-29 | 2003-12-05 | Matsushita Electric Ind Co Ltd | 入出力装置 |
Also Published As
Publication number | Publication date |
---|---|
US20070145151A1 (en) | 2007-06-28 |
JPWO2005057400A1 (ja) | 2007-12-13 |
EP1701244A1 (en) | 2006-09-13 |
WO2005057400A1 (ja) | 2005-06-23 |
EP1701244A4 (en) | 2008-12-24 |
TW200529244A (en) | 2005-09-01 |
JP4452690B2 (ja) | 2010-04-21 |
EP1701244B1 (en) | 2015-04-01 |
CN1890624A (zh) | 2007-01-03 |
US7774508B2 (en) | 2010-08-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100437456C (zh) | 电子装置及其控制方法、主机装置及其控制方法 | |
US7376435B2 (en) | Transferring multiple data units over a wireless communication link | |
CN100366029C (zh) | 通信控制器、主机端控制器、通信设备、通信系统和方法 | |
US3427585A (en) | Data receiving and transmitting system | |
CN100428210C (zh) | 集成电路卡、数据传送装置以及数据传送方法 | |
US8542582B2 (en) | Confirmation of delivery of content to an HTTP/TCP device | |
CN100566346C (zh) | 无线通信设备和信息处理方法 | |
CN1326057C (zh) | 用于与总线连接的总线系统和总线接口 | |
CN104615558B (zh) | 一种数据传送方法及电子装置 | |
CN101304362B (zh) | 重传缓冲装置及传输数据的方法 | |
US6496487B2 (en) | Efficient full duplex simultaneous message transfer | |
US7822040B2 (en) | Method for increasing network transmission efficiency by increasing a data updating rate of a memory | |
CN101887403B (zh) | 节省usb协议中存封包的存储器的数据传输方法及装置 | |
CN100385970C (zh) | 移动通信系统中信息传输单元的系统和方法 | |
CN104185169B (zh) | 空中写卡的状态同步方法、装置及系统 | |
CN114337942A (zh) | 一种报文重传方法、装置及电子设备 | |
CN101179303A (zh) | 无线通信系统、信息通信终端及方法、便携电话和读写器 | |
CN100531189C (zh) | 实现替代通信协议的方法和主机接口装置 | |
CN109450517A (zh) | Rdss通信传输控制方法和系统 | |
EP0569512A1 (en) | Packet transmission system and method utilizing both a data bus and dedicated control lines | |
CN107483306A (zh) | 一种通信方法、通信系统及存储介质 | |
US8031675B2 (en) | System and method for detecting wireless base stations | |
JP2006338306A (ja) | 非接触icチップを利用した大量データ転送システムおよび方法 | |
US6519661B1 (en) | Method for recording data in a telecommunications switching center | |
KR100629555B1 (ko) | 지능망 시스템내 서비스관리 시스템과 고객정보관리센터간의 데이터 전송방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20081126 Termination date: 20091229 |