CH697322B1 - Procédé de génération d'un courant sensiblement indépendent de la température et dispositif permettant de mettre en oeuvre ce procédé. - Google Patents

Procédé de génération d'un courant sensiblement indépendent de la température et dispositif permettant de mettre en oeuvre ce procédé. Download PDF

Info

Publication number
CH697322B1
CH697322B1 CH01158/00A CH11582000A CH697322B1 CH 697322 B1 CH697322 B1 CH 697322B1 CH 01158/00 A CH01158/00 A CH 01158/00A CH 11582000 A CH11582000 A CH 11582000A CH 697322 B1 CH697322 B1 CH 697322B1
Authority
CH
Switzerland
Prior art keywords
current
voltage
transistors
transistor
vos
Prior art date
Application number
CH01158/00A
Other languages
English (en)
Inventor
Arthur Descombes
Original Assignee
Em Microelectronic Marin Sa
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Em Microelectronic Marin Sa filed Critical Em Microelectronic Marin Sa
Priority to CH01158/00A priority Critical patent/CH697322B1/fr
Priority to US09/874,988 priority patent/US6459326B2/en
Priority to JP2001178157A priority patent/JP2002055724A/ja
Publication of CH697322B1 publication Critical patent/CH697322B1/fr

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/24Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the field-effect type only
    • G05F3/242Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the field-effect type only with compensation for device parameters, e.g. channel width modulation, threshold voltage, processing, or external variations, e.g. temperature, loading, supply voltage
    • G05F3/245Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the field-effect type only with compensation for device parameters, e.g. channel width modulation, threshold voltage, processing, or external variations, e.g. temperature, loading, supply voltage producing a voltage or current as a predetermined function of the temperature

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Amplifiers (AREA)
  • Control Of Electrical Variables (AREA)

Abstract

Il est décrit un procédé ainsi qu'un dispositif de génération d'un courant (11) sensiblement indépendant en température. Pour produire ce courant (I1), on utilise un circuit générateur de courant conventionnel comportant un amplificateur opérationnel (11) commandant un transistor (12) ayant l'une (12a) de ses électrodes de courant (12a, 12b) connectée à une résistance (13) ainsi qu'à une borne d'entrée (11b) de l'amplificateur opérationnel (11).Selon l'invention, on applique une tension d'entrée (Vin) stable en température sur l'autre borne d'entrée (11a) de l'amplificateur opérationnel (11), et on agence ce dernier pour qu'il présente une tension d'offset (Vos(T)) entre ses bornes d'entrées (11a, 11b) ayant une dépendance en température, cette tension d'offset (Vos(T)) ainsi que la tension d'entrée (Vin) étant ajustées pour compenser la dépendance en température de la résistance (13) de telle sorte que le courant généré (I1) est sensiblement indépendant de la température.Selon l'invention, on agit notamment sur la géométrie de la paire différentielle de l'amplificateur opérationnel (11) pour produire la tension d'offset (Vos(T)).

Description


  [0001] La présente invention concerne généralement le domaine des circuits générateurs de courant. Plus particulièrement, la présente invention se rapporte à un procédé de génération d'un courant sensiblement indépendant de la température ainsi qu'à un dispositif permettant de mettre en ¼oeuvre ce procédé.

[0002] Les circuits générateurs de courant, communément connus sous les appellations "sources de courant" ("current sources") ou "récepteurs de courant" ("current sinks") sont des éléments importants dans la conception de nombreux circuits électriques et électroniques. La fig. 1 montre un exemple d'un circuit générateur de courant de l'art antérieur repéré globalement par la référence numérique 10.

   Ce circuit générateur de courant 10 constitue un circuit générateur de courant commandé en tension.

[0003] Le circuit générateur de courant 10 comprend typiquement un moyen d'amplification formé d'un amplificateur opérationnel ou amplificateur différentiel 11, un transistor 12 et une résistance 13. L'amplificateur opérationnel 11 comporte une borne d'entrée positive (entrée non inverseuse) 11a sur laquelle est appliquée une tension d'entrée référée Vin, une borne d'entrée négative (entrée inverseuse) 11b et une sortie 11c.

   Ce moyen d'amplification 11 fournit une tension à sa sortie 11c en réponse à une différence entre les tensions appliquées respectivement à ses première et seconde bornes d'entrée 11a et 11b.

[0004] Le transistor 12 est formé dans cette exemple d'un transistor n-MOS à effet de champ dont la grille 12c est connectée à la sortie 11c de l'amplificateur opérationnel 11. La source 12a du transistor 12 est connectée à l'entrée négative 11b de l'amplificateur opérationnel 11 ainsi qu'à une première borne de la résistance 13. L'autre borne de la résistance 13 est connectée à un potentiel d'alimentation ou potentiel de référence Vss. Ce potentiel de référence Vss est typiquement défini comme le potentiel le plus négatif du circuit ou masse du circuit à 0 volts. Un autre potentiel d'alimentation Vdd (non illustré dans la fig. 1) est également existant.

   Les potentiels Vss et Vdd constituent des tensions d'alimentation du circuit, et notamment de l'amplificateur opérationnel 11.

[0005] Selon le circuit générateur de courant de la fig. 1, la branche drain-source 12a-12b du transistor MOS 12 est traversée par un courant référé I1. L'analyse de ce circuit est directe. L'amplificateur opérationnel 11 modifie la tension à sa sortie 11c de sorte que la tension présente à son entrée négative 11b soit sensiblement égale à la tension présente à son entrée positive 11a, c'est-à-dire sensiblement égale à la tension d'entrée Vin. La tension aux bornes de la résistance 13 est ainsi sensiblement égale à la tension d'entrée Vin, de sorte que le courant I1 traversant la branche drain-source du transistor MOS 12 est donné par:
 <EMI ID=2.0> 
où R est la valeur de la résistance 13.

   Le courant I1 généré est ainsi proportionnel à la tension d'entrée Vin appliquée sur l'entrée positive 11a de l'amplificateur opérationnel.

[0006] Le circuit générateur 10 de la fig. 1 forme un récepteur de courant ou "current sink", c'est-à-dire qu'un courant I1 est drainé à partir du drain 12b du transistor 12 vers le potentiel le plus négatif Vss. Un modification du circuit 10 de la fig. 1 permet de former une source de courant. La fig. 2 illustre un circuit générateur repéré 20 montrant une telle modification.

   Des références numériques identiques sont utilisées pour indiquer les éléments déjà présentés, c'est-à-dire l'amplificateur opérationnel 11, le transistor MOS 12 et la résistance 13.

[0007] En complément des éléments déjà mentionnés, le circuit générateur 20 de la fig. 2 comprend typiquement un miroir de courant 30 constitué de premier et second transistors p-MOS à effet de champ repérés respectivement 31 et 32. Les sources 31a et 32a des transistors 31 et 32 sont connectées au potentiel d'alimentation le plus positif Vdd.

   La grille 31c et le drain 31b du transistor 31 sont connectés ensembles au drain 12b du transistor 12 et la grille 32c du transistor 32 est connectée à la grille 31c du transistor 31.

[0008] Le miroir de courant 30 fonctionne ainsi de manière à "copier" le courant I1 et produire un courant I2 image du courant I1 dans la branche drain-source du transistor 32.

   Conformément à ce qui est typiquement connu dans le domaine, un facteur de proportionnalité peut être introduit dans le miroir par un choix adéquat des rapports largeur sur longueur de canal W/L des transistors MOS 31, 32 afin de multiplier ou diviser le courant I1.

[0009] Le circuit 20 de la fig. 2 peut bien évidemment encore être modifié pour que le miroir de courant comprennent d'autres branches, par exemple un troisième transistor MOS à effet de champ 33 comme indiqué dans la fig. 2 afin de produire un troisième courant I3.

[0010] Un problème des circuits générateurs de courant illustrés aux fig. 1 et 2 réside notamment dans la dépendance en température des courants générés.

[0011] Typiquement, on utilise, d'une part, comme tension d'entrée Vin une tension stable en température telle une tension de référence de bandgap égale à environ 1.2 volts.

   Cette tension de référence de bandgap présente une relative faible dépendance en température, de l'ordre de 50 ppm/ deg. C.

[0012] Afin de réaliser la résistance 13, on cherche d'autre part à utiliser une résistance dont le coefficient de température est relativement peu élevé. Pour des raisons de conception, on cherche également à réaliser la résistance 13 sous forme intégrée et ne pas faire appel à une résistance externe au circuit. Diverses solutions existent en technologie CMOS pour concevoir des résistances intégrées. On peut toutefois constater que le coefficient de température de ces résistances intégrées reste relativement élevé par rapport à la stabilité en température d'une tension de référence de bandgap.

   A titre d'exemple, une résistance intégrées de type Rpoly, c'est-à-dire une résistance intégrée formée d'une couche de polysilicium, présente typiquement un coefficient de température de l'ordre de + 0.07%/ deg. C, soit un coefficient de température qui reste sensiblement important par rapport à la stabilité d'une tension de référence de bandgap.

[0013] L'homme du métier constate rapidement qu'il ne dispose pas de manière satisfaisante, en technologie CMOS, de résistances intégrées dont les coefficients en température sont suffisamment faibles.

   Dans l'optique de réaliser un circuit générateur de courant du type susmentionné, le courant produit au moyen d'un tel circuit présentera donc une dépendance en température essentiellement due à la dépendance en température de la résistance intégrée employée.

[0014] Un but général de la présente invention est donc de proposer un procédé de génération d'un courant sensiblement indépendant en température au moyen d'un circuit générateur de courant du type susmentionné.

[0015] Un autre but de la présente invention est de proposer un dispositif permettant de mettre en ¼oeuvre le procédé susmentionné,

   à savoir un circuit générateur de courant palliant aux inconvénients rencontrés avec l'utilisation de résistances intégrées et agencé pour produire un courant sensiblement indépendant en température.

[0016] Encore un autre but de la présente invention est de proposer une solution qui n'implique que peu de modifications du circuit générateur de courant et qui s'avère en conséquence simple et peu coûteux à fabriquer par rapport aux solutions déjà existantes.

[0017] Afin de répondre à ces buts,

   la présente invention a pour premier objet un procédé de génération d'un courant sensiblement indépendant en température dont les caractéristiques sont énoncées à la revendication 1.

[0018] La présente invention a pour autre objet un circuit générateur de courant dont les caractéristiques sont énoncées à la revendication 5.

[0019] La présente invention repose sur la constatation par l'inventeur de la possibilité de compenser la dépendance en température du courant due à la résistance employée en agissant sur la géométrie de la paire différentielle de transistors de l'amplificateur opérationnel utilisé, et ceci afin de générer volontairement une tension d'offset entre les bornes d'entrées de cet amplificateur opérationnel,

   cette tension d'offset étant ajustée pour présenter une dépendance en température compensant la dépendance en température de la résistance employée.

[0020] En effet, l'inventeur a pu constater qu'en agençant l'amplificateur opérationnel de manière à créer un déséquilibre géométrique entre les deux transistors de la paire différentielle de cet amplificateur, une tension d'offset entre les bornes d'entrées de l'amplificateur était générée, cette tension d'offset présentant une dépendance en température sensiblement linéaire pouvant être ajustée en jouant sur la géométrie des transistors de la paire différentielle, notamment par le biais de leur rapport dimensionnel largeur sur longueur de canal W/L.

[0021] Un avantage de la présente invention réside dans sa simplicité de mise en ¼oeuvre ainsi que dans le faible coût de modification.

   De plus, la tension d'offset de l'amplificateur opérationnel peut être ajustée de manière à présenter indépendamment un coefficient de température positif ou négatif selon que l'on agit sur l'un ou l'autre des transistors de la paire différentielle. Il est ainsi possible de compenser la dépendance en température de résistances présentant soit un coefficient de température positif ou négatif.

[0022] D'autres caractéristiques et avantages de la présente invention apparaîtront plus clairement à la lecture de la description détaillée qui suit, faite en référence aux dessins annexés donnés à titre d'exemples non limitatifs et dans lesquels:
<tb>la fig. 1<sep>déjà présentée, montre un exemple schématique d'un circuit générateur de courant de l'art antérieur formant un récepteur de courant ou "current sink";


  <tb>la fig. 2<sep>déjà présentée, montre un exemple schématique d'un circuit générateur de courant de l'art antérieur formant une source de courant;


  <tb>la fig. 3<sep>présente un premier exemple schématique d'un amplificateur opérationnel ou amplificateur différentiel pouvant être utilisé dans le cadre de la présente invention;


  <tb>la fig. 4<sep>présente un autre exemple schématique d'un amplificateur opérationnel ou amplificateur différentiel pouvant également être utilisé dans le cadre de la présente invention; et


  <tb>la fig. 5<sep>présente un exemple de mise en ¼oeuvre de la présente invention comportant un diviseur résistif sur l'entrée positive de l'amplificateur opérationnel afin de dériver une tension d'entrée adéquate à partir d'une référence de tension stable en température, telle une tension de bandgap.

[0023] Dans le cadre de la présente invention, on fait appel à un circuit générateur de courant conforme aux illustrations des fig. 1 et 2. On ne décrira pas à nouveau les éléments constitutifs de ce circuit générateur de courant qui ont déjà été présentés en préambule et on se contentera de se référer aux références des fig. 1 et 2 déjà discutées.

[0024] On définira maintenant ce que l'on entend par "paire différentielle" dans le cadre de la présente invention.

   Les amplificateurs opérationnels ou amplificateur différentiels présentent typiquement une paire de transistors montés selon un agencement différentiel et dont les électrodes de commande sont respectivement connectées aux bornes d'entrée de l'amplificateur.

[0025] A titre d'illustration, la fig. 3 montre schématiquement un exemple d'un amplificateur opérationnel pouvant être utilisé comme moyen d'amplification 11 du circuit générateur de courant selon la présente invention.

[0026] L'amplificateur opérationnel illustré à la fig. 3, repéré globalement par la référence numérique 11 conformément aux illustrations des fig. 1 et 2, comporte ainsi une paire différentielle de transistors, repérée 110, comportant deux transistors p-MOS 111 et 112 dont les sources 111a et 112a sont connectées ensembles.

   Les grilles 111c et 112c des transistors de la paire différentielle 110 forment respectivement les bornes d'entrée 11a et 11b de l'amplificateur opérationnel 11.

[0027] Les sources 111a et 112a des transistors de la paire différentielle 110 sont connectées au drain 113b d'un transistor p-MOS 113 dont la source 113a est connectée au potentiel d'alimentation Vdd. La grille 113c de ce transistor 113 est commandée par une tension de polarisation VBIAS.

[0028] L'amplificateur opérationnel 11 de la fig. 3, comporte par ailleurs deux miroirs de courant 121 et 124 comprenant chacun deux transistors n-MOS 122 et 123, respectivement 125 et 126. Les sources 122a, 123a, 125a et 126a de ces transistors sont connectées au potentiel d'alimentation ou masse Vss.

   Les grilles 122c et 123c des transistors 122, 123 ainsi que le drain 122b du transistor 122 sont connectés ensembles au drain 111b du premier transistor 111 de la paire différentielle 110. De même, les grilles 125c et 126c des transistors 125, 126 ainsi que le drain 125b du transistor 125 sont connectés ensembles au drain 112b du deuxième transistor 112 de la paire différentielle 110.

[0029] Finalement, l'amplificateur opérationnel 11 de la fig. 3 comporte encore un autre miroir de courant 130 comprenant deux transistors p-MOS 131 et 132. Les sources 131a et 132a de ces transistors sont connectées au potentiel d'alimentation Vdd alors que les drains 131b et 132b sont respectivement connectés aux drains 126b et 123b des transistors 126 et 123 des miroirs de courant 124 et 121.

   De plus, les grilles 131c et 132c des transistors 131 et 132 ainsi que le drain 131b du transistor 131 sont connectés ensemble. La sortie 11c de l'amplificateur opérationnel est formée du n¼oeud de connexion entre le drain 132b du transistor 132 et le drain 123b du transistor 123.

[0030] A titre de seconde illustration, la fig. 4 montre schématiquement un autre exemple d'un amplificateur opérationnel pouvant être utilisé comme moyen d'amplification 11 du circuit générateur de courant selon la présente invention.

[0031] L'amplificateur opérationnel illustré à la fig. 4, repéré globalement par la référence numérique 11 conformément aux illustrations des fig. 1 et 2, comporte ainsi une paire différentielle de transistors, repérée 210, comportant deux transistors p-MOS 211 et 212 dont les sources 211a et 212a sont connectées ensembles.

   Les grilles 211c et 212c des transistors de la paire différentielle 210 forment respectivement les bornes d'entrée 11a et 11b de l'amplificateur opérationnel 11.

[0032] Les sources 211a et 212a des transistors de la paire différentielle 210 sont connectées au drain 213b d'un transistor p-MOS 213 dont la source 213a est connectée au potentiel d'alimentation Vdd. La grille 213c de ce transistor 213 est commandée par une tension de polarisation VBIAS.

[0033] L'amplificateur opérationnel 11 de la fig. 4, comporte par ailleurs un miroir de courant 220 comprenant deux transistors n-MOS 221 et 222. Les sources 221a, 222a de ces transistors sont connectées au potentiel d'alimentation ou masse Vss.

   Les grilles 221c et 222c des transistors 221, 222 ainsi que le drain 222b du transistor 222 sont connectés ensembles au drain 212b du second transistor 212 de la paire différentielle 210. Le drain 221b du transistor 221 est connecté au drain 211b du premier transistor 211 de la paire différentielle 210.

[0034] L'amplificateur opérationnel 11 de la fig. 4 comporte par ailleurs une branche connectée entre les potentiels d'alimentation Vdd et Vss comportant un transistor p-MOS 231 et un transistor n-MOS 232. La source 231a du transistor 231 est connectée au potentiel d'alimentation Vdd, alors que la grille 231c de ce transistor est connectée à la tension de polarisation VBIAS.

   La source 232a du transistor 232 est connectée au potentiel de masse Vss alors que la grille 232c de ce transistor est connectée au n¼oeud de connexion entre le drain 211b du transistor 211 de la paire différentielle et le drain 221b du transistor 221 du miroir de courant 220. Les drains 231b et 232b des transistors 231 et 232 sont connectés ensembles et forment la sortie 11c de l'amplificateur opérationnel.

[0035] Les amplificateurs opérationnels illustrés aux fig. 3 et 4 ne sont donnés ici qu'à titre d'exemple non limitatif afin d'illustrer le concept de la présente invention.

   Il va de soi que d'autres schéma d'amplificateurs opérationnels permettant de répondre aux objectifs de la présente invention peuvent être envisagés par l'homme du métier.

[0036] Que l'on choisisse l'un ou l'autre des exemples d'amplificateurs opérationnels des fig. 3 et 4, ou un autre amplificateur opérationnel analogue, on s'assure d'une part, selon la présente invention, que l'amplificateur opérationnel travaille en faible inversion, c'est-à-dire que les transistors de la paire différentielle de l'amplificateur opérationnel 11, fonctionnent avec une tension grille-source inférieure à la tension de seuil de ces transistors.

[0037] Afin d'assurer que les amplificateurs opérationnels des fig. 3 et 4 fonctionnent en faible inversion, on agit par exemple sur le courant produit par le transistor 113, respectivement 213, de l'amplificateur opérationnel (voir fig.

   3 ou 4) par le biais de la tension de polarisation VBIAS appliquée sur la grille 113c, respectivement 213c, de ce transistor. En agissant de la sorte afin de faire fonctionner l'amplificateur opérationnel en faible inversion, on assure, comme on le verra plus tard, un comportement thermique sensiblement linéaire de la tension d'offset générée.

[0038] Selon la présente invention, on agence d'autre part l'amplificateur opérationnel 11 afin qu'il présente une tension d'offset Vos(T) entre ses première et seconde bornes d'entrées 11a, 11b ayant une dépendance en température.

   Cette tension d'offset Vos(T) est ajustée selon la présente invention pour présenter une dépendance en température permettant de compenser la dépendance en température de la résistance 13.

[0039] Pour produire cette tension d'offset Vos(T), on peut agir directement sur le rapport dimensionnel largeur sur longueur de canal W/L de chaque transistor de la paire différentielle.

   Plus spécifiquement, la tension d'offset Vos(T), en faible inversion, peut être exprimée sous la forme suivante:
 <EMI ID=3.0> 
T étant la température absolue en degrés Kelvin,
q étant la charge élémentaire, et k la constante do Boltzmann.

[0040] Les facteurs (W/L)1 et (W/L)2 sont définis comme les rapports largeur sur longueur de canal W/L des transistors formant la paire différentielle de l'amplificateur opérationnel 11.

[0041] On constate aisément de l'expression (2) que la tension Vos(T) présente une dépendance sensiblement linéaire en température.

   De plus, selon que l'on agit sur les rapports dimensionnels W/L de l'un ou l'autre des transistors de la paire différentielle, on comprendra que l'on peut produire une tension d'offset Vos(T) ayant un coefficient de température positif ou négatif.

[0042] A titre d'exemple, par un choix tel que le rapport dimensionnel W/L de chaque transistor de la paire différentielle résulte en ce que le rapport X de l'expression (3) vaut sensiblement 16, la tension d'offset Vos(T) vaut, à une température de l'ordre de 300  K, environ 72 mV avec un coefficient de température d'environ +0.24 mV/  K.

[0043] On peut également réécrire l'expression (2) ci-dessus comme suit:

  
<tb><sep>Vos(T) = Vos,o + beta (T-To)<sep>(4)où Vos,o est la valeur de la tension d'offset à une température donnée To, par exemple 300  K, et beta  est le coefficient de température en V/  K de la tension d'offset.
De (2) et (4), on voit aisément que:
 <EMI ID=4.0> 
et
<tb><sep>Vos,o = beta To<sep>(6)

[0044] En tenant compte de la présence de la tension d'offset Vos(T), l'expression (1) du courant I1 produit par le circuit générateur de courant devient alors:
 <EMI ID=5.0> 

[0045] La résistance R en fonction de la température peut quant à elle être exprimée comme suit:

  
<tb><sep>R(T) = Ro(1 + alpha (T-To))<sep>(8)où Ro est la valeur de résistance à la température To donnée et alpha  est le coefficient de température en   K<-1> de la résistance.

[0046] De (4), (7) et (8), on arrive donc à la conclusion que pour produire un courant I1 sensiblement indépendant de la température, il est nécessaire que l'expression suivante soit sensiblement satisfaite:

  
 <EMI ID=6.0> 

[0047] A titre d'exemple, pour compenser un coefficient de température de la résistance de l'ordre de + 0.1%   K<-1> au moyen d'un amplificateur différentiel dont la paire différentielle présente un rapport X, selon l'expression (3) ci-dessus, valant sensiblement 16, c'est-à-dire avec Vos,o = 72 mV et beta  = 0.24 mV/  K, une tension Vin valant sensiblement 168 mV permet de satisfaire l'expression (9) ci-dessus.

[0048] Afin de produire, une telle tension d'entrée, il est par exemple possible de diviser une tension de référence stable en température telle une tension de bandgap VBG du facteur adéquat, par exemple par un diviseur résistif R1, R2 comme illustré dans la fig. 5.

   Avantageusement, il convient de pouvoir ajuster le facteur de division de la tension de bandgap VBG, par exemple au moyen d'un ajustement de la valeur de l'une des résistances R1, R2 du diviseur résistif, par exemple au moyen d'une résistance R2 réglable.

[0049] La fig. 5 montre ainsi un exemple schématique de mise en ¼oeuvre de la présente invention constituant une source de courant. Cette source de courant est sensiblement analogue à la source de courant conventionnelle illustrée en fig. 2.

   On ne décrira pas à nouveau les éléments déjà présentés en référence à la fig. 2, à savoir l'amplificateur opérationnel 11, le transistor MOS 12, la résistance 13 et le miroir de courant 30 permettant de générer un deuxième courant I2 image du courant I1 parcourant la branche drain-source du transistor I2.

[0050] Comme déjà mentionné, le circuit de la fig. 5 comporte un diviseur résistif comprenant deux résistances R1 et R2 connectées en série entre, d'une part, une tension de référence stable en température, telle une tension de bandgap VBG, et, d'autre part, la tension d'alimentation ou masse Vss.

   L'entrée positive 11a de l'amplificateur opérationnel 11 est connectée entre les deux résistances R1 et R2 de sorte que la valeur de la tension d'entrée Vin appliquée sur cette borne d'entrée 11a est déterminée dans un rapport R1/R2 de la tension de référence VBG. Les valeurs des résistances R1 et R2 sont déterminées pour produire une tension d'entrée adéquate Vin permettant de satisfaire l'objectif recherché amplement discuté précédemment.

[0051] On notera bien évidemment que le diviseur résistif formé des résistances R1, R2 n'affecte nullement la stabilité en température de la tension de référence VBG.

   On notera de plus que l'homme du métier peut parfaitement envisager d'autres solutions équivalentes permettant de diviser la tension de référence de bandgap VBG pour produire une valeur adéquate de tension d'entrée Vin, par exemple au moyen d'un diviseur capacitif.

[0052] On comprendra que diverses modifications peuvent être apportées au procédé et au dispositif décrits dans la présente description sans sortir du cadre de l'invention. En particulier, on rappellera notamment que les exemples d'amplificateurs opérationnels des fig. 3 et 4 pouvant être utilisés et modifiés selon la présente invention pour répondre au problème posé ne sont nullement limitatif et que tout autre amplificateur opérationnel susceptible de fonctionner en faible inversion peut être utilisé dans le cadre de la présente invention.

Claims (13)

1. Procédé de génération d'un courant (I1) au moyen d'un circuit générateur de courant (10) couplé à des première et seconde tensions d'alimentation (Vss, Vdd) comportant: - un moyen d'amplification (11) pour fournir une tension de commande à une sortie (11c) dudit moyen d'amplification (11) en réponse à une différence entre des première (Vin) et seconde tensions d'entrée appliquées respectivement à des première (11a) et seconde (11b) bornes d'entrée dudit moyen d'amplification (11); - un premier transistor (12) ayant une première électrode de courant (12a), une électrode de commande (12c) connectée à ladite sortie (11c) du moyen d'amplification (11) pour recevoir ladite tension de commande, et une seconde électrode de courant (12b) couplée à ladite seconde tension d'alimentation (Vdd);
et - un moyen formant résistance (13) ayant une première borne connectée à ladite seconde borne d'entrée (11b) du moyen d'amplification (11) ainsi qu'à ladite première électrode de courant (12a) dudit transistor (12), et une seconde borne connectée à ladite première tension d'alimentation (Vss), ce moyen formant résistance (13) ayant une valeur de résistance (R(T)) présentant une dépendance en température, ce circuit générateur de courant (10) générant un premier courant (I1) au travers desdites première et seconde électrodes de courant (12a, 12b) dudit premier transistor (12) sensiblement proportionnel à ladite première tension d'entrée (Vin), caractérisé en ce que ladite première tension d'entrée (Vin) est une tension sensiblement stable en température, en ce que l'on fait fonctionner ledit moyen d'amplification (11) en faible inversion,
et en ce que l'on agence ledit moyen d'amplification (11) afin qu'il présente une tension d'offset (Vos(T)) entre ses dites première et seconde bornes d'entrées (11a, 11b) ayant une dépendance en température, cette tension d'offset (Vos(T)) ainsi que ladite première tension d'entrée (Vin) étant ajustées pour compenser sensiblement la dépendance en température dudit moyen formant résistance (13) de telle sorte que ledit premier courant généré (I1) est sensiblement indépendant de la température.
2. Procédé selon la revendication 1, caractérisé en ce que ledit moyen d'amplification (11) est un amplificateur opérationnel comportant une paire différentielle (110; 210) de transistors (111, 112; 211, 212) dont les électrodes de commande (111c, 112c; 211c, 212c) forment respectivement lesdites première et seconde bornes d'entrée (11a, 11b) du moyen d'amplification (11), et en ce que l'on génère ladite tension d'offset (Vos(T)) en agissant sur la géométrie de ladite paire différentielle (110; 210) de transistors (111, 112; 211, 212).
3. Procédé selon la revendication 2, caractérisé en ce que l'on génère ladite tension d'offset (Vos(T)) en agissant sur le rapport largeur sur longueur de canal W/L des transistors (111, 112; 211, 212) de ladite paire différentielle (110; 210).
4. Procédé selon la revendication 3, caractérisé en ce que ladite tension d'offset (Vos(T)) est donnée par l'expression suivante: <EMI ID=7.0> (W/L)1 et (W/L)2 étant définis comme les rapports largeur sur longueur de canal W/L des transistors (111, 112; 211, 212) formant ladite paire différentielle (110; 210), le facteur X et ladite première tension d'entrée (Vin) étant ajustés pour compenser la dépendance en température dudit moyen formant résistance (13) de sorte que ledit premier courant (I1) donné par l'expression suivante: <EMI ID=8.0> est sensiblement indépendant de la température.
5. Circuit générateur de courant couplé à des première et seconde tensions d'alimentation (Vss, Vdd) comportant: - un moyen d'amplification (11) pour fournir une tension de commande à une sortie (11c) dudit moyen d'amplification (11) en réponse à une différence entre des première (Vin) et seconde tensions d'entrée appliquées respectivement à des première (11a) et seconde (11b) bornes d'entrée dudit moyen d'amplification (11); - un premier transistor (12) ayant une première électrode de courant (12a), une électrode de commande (12c) connectée à ladite sortie (11c) du moyen d'amplification (11) pour recevoir ladite tension de commande, et une seconde électrode de courant (12b) couplée à ladite seconde tension d'alimentation (Vdd);
et - un moyen formant résistance (13) ayant une première borne connectée à ladite seconde borne d'entrée (11b) du moyen d'amplification (11) ainsi qu'à ladite première électrode de courant (12a) dudit transistor (12), et une seconde borne connectée à ladite première tension d'alimentation (Vss), ce moyen formant résistance (13) présentant une dépendance en température, ce circuit générateur de courant (10) générant un premier courant (11) au travers desdites première et seconde électrodes de courant (12a, 12b) dudit premier transistor (12) sensiblement proportionnel à ladite première tension d'entrée (Vin), caractérisé en ce que ladite première tension d'entrée (Vin) est une tension sensiblement stable en température, et en ce que ledit moyen d'amplification (11) est agencé pour fonctionner en faible inversion et présente une tension d'offset (Vos(T))
entre ses dites première et seconde bornes d'entrées (11a, 11b) ayant une dépendance en température, cette tension d'offset (Vos(T)) ainsi que ladite première tension d'entrée (Vin) étant ajustées pour compenser la dépendance en température dudit moyen formant résistance (13) de telle sorte que ledit premier courant généré (11) est sensiblement indépendant de la température.
6. Circuit générateur de courant selon la revendication 5, caractérisé en ce que ledit moyen d'amplification (11) est un amplificateur opérationnel comportant une paire différentielle (110; 210) de transistors (111, 112; 211, 212) dont les électrodes de commande (111c, 112c; 211c, 212c) forment respectivement lesdites première et seconde bornes d'entrée (11a, 11b) du moyen d'amplification (11), et en ce que la géométrie de ladite paire différentielle (110; 210) de transistors (111, 112; 211, 212) est agencée pour produire ladite tension d'offset (Vos(T)).
7. Circuit générateur de courant selon la revendication 6, caractérisé en ce que ladite tension d'offset (Vos(T)) est produite en agissant sur le rapport largeur sur longueur de canal W/L des transistors (111, 112; 211, 212) de ladite paire différentielle (110; 210).
8. Circuit générateur de courant selon la revendication 7, caractérisé en ce que ladite tension d'offset (Vos(T)) est donnée par l'expression suivante: <EMI ID=9.0> (W/L)1 et (W/L)2 étant définis comme les rapports largeur sur longueur de canal W/L des transistors (111, 112; 211, 212) formant ladite paire différentielle (110; 210), le facteur X et ladite première tension d'entrée (Vin) étant ajustés pour compenser la dépendance en température dudit moyen formant résistance (13) de sorte que ledit premier courant (11) donné par l'expression suivante: <EMI ID=10.0> est sensiblement indépendant de la température.
9. Circuit générateur de courant selon l'une quelconque des revendications 5 à 8, caractérisé en ce que ladite première tension d'entrée (Vin) est dérivée d'une tension de référence de bandgap (VBG).
10. Circuit générateur de courant selon l'une quelconque des revendications 5 à 9, caractérisé en ce que ledit premier transistor (12) est un transistor MOS à effet de champ de type n.
11. Circuit générateur de courant selon l'une quelconque des revendications 5 à 10, caractérisé en ce que ledit circuit comporte en outre un miroir de courant (30) comprenant des second (31) et troisième (32) transistors comportant chacun une électrode de commande (31c, 32c) et des première (31a, 32a) et seconde (31b, 32b) électrodes de courant, lesdites premières électrodes de courant (31a, 32a) des second et troisième transistors (31, 32) étant connectées à ladite seconde tension d'alimentation (Vdd), lesdites électrodes de commande (31c, 32c) des second et troisième transistors (31, 32) ainsi que ladite seconde électrode de courant (31b) du deuxième transistor (31) étant connectées à ladite seconde électrode de courant (12b) dudit premier transistor (12), ledit miroir de courant (30) produisant,
au travers desdites première et seconde électrodes de courant (32a, 32b) du troisième transistor (32), un second courant (I2) image dudit premier courant (I1).
12. Circuit générateur de courant selon la revendication 10, caractérisé en ce que lesdits second et troisième transistors (31, 32) sont des transistors MOS à effet de champ de type p.
13. Circuit générateur de courant selon l'une quelconque des revendications 5 à 12, caractérisé en ce que ledit moyen formant résistance (13) est une résistance intégrée.
CH01158/00A 2000-06-13 2000-06-13 Procédé de génération d'un courant sensiblement indépendent de la température et dispositif permettant de mettre en oeuvre ce procédé. CH697322B1 (fr)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CH01158/00A CH697322B1 (fr) 2000-06-13 2000-06-13 Procédé de génération d'un courant sensiblement indépendent de la température et dispositif permettant de mettre en oeuvre ce procédé.
US09/874,988 US6459326B2 (en) 2000-06-13 2001-06-07 Method for generating a substantially temperature independent current and device allowing implementation of the same
JP2001178157A JP2002055724A (ja) 2000-06-13 2001-06-13 実質的に温度非依存性の電流を生成する方法およびその実施を許容するデバイス

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CH01158/00A CH697322B1 (fr) 2000-06-13 2000-06-13 Procédé de génération d'un courant sensiblement indépendent de la température et dispositif permettant de mettre en oeuvre ce procédé.

Publications (1)

Publication Number Publication Date
CH697322B1 true CH697322B1 (fr) 2008-08-15

Family

ID=4560548

Family Applications (1)

Application Number Title Priority Date Filing Date
CH01158/00A CH697322B1 (fr) 2000-06-13 2000-06-13 Procédé de génération d'un courant sensiblement indépendent de la température et dispositif permettant de mettre en oeuvre ce procédé.

Country Status (3)

Country Link
US (1) US6459326B2 (fr)
JP (1) JP2002055724A (fr)
CH (1) CH697322B1 (fr)

Families Citing this family (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW586000B (en) * 2002-07-25 2004-05-01 Richtek Technology Corp Temperature detection circuit and method
US6911861B2 (en) * 2003-08-07 2005-06-28 Texas Instruments Incorporated Current biasing circuit with temperature compensation and related methods of compensating output current
US7123075B2 (en) * 2003-09-26 2006-10-17 Teradyne, Inc. Current mirror compensation using channel length modulation
US7061307B2 (en) * 2003-09-26 2006-06-13 Teradyne, Inc. Current mirror compensation circuit and method
US7123081B2 (en) * 2004-11-13 2006-10-17 Agere Systems Inc. Temperature compensated FET constant current source
JP2006295374A (ja) * 2005-04-07 2006-10-26 Sony Corp 増幅回路、電圧電流変換回路および送信装置
US20070001751A1 (en) * 2005-07-01 2007-01-04 Ess Technology, Inc. System and method for providing an accurate reference bias current
JP4813347B2 (ja) * 2006-12-27 2011-11-09 シャープ株式会社 定電流ドライバ
US7382305B1 (en) * 2007-02-26 2008-06-03 Analog Devices, Inc. Reference generators for enhanced signal converter accuracy
US7602234B2 (en) * 2007-07-24 2009-10-13 Ati Technologies Ulc Substantially zero temperature coefficient bias generator
JP4386113B2 (ja) 2007-08-03 2009-12-16 ソニー株式会社 参照電圧回路および撮像回路
JP5043704B2 (ja) * 2008-02-08 2012-10-10 旭化成エレクトロニクス株式会社 レギュレータ回路
JP2010003115A (ja) * 2008-06-20 2010-01-07 Mitsumi Electric Co Ltd 定電流回路
CN102063139B (zh) * 2009-11-12 2013-07-17 登丰微电子股份有限公司 温度系数调整电路及温度补偿电路
TWI409610B (zh) * 2009-12-18 2013-09-21 Green Solution Tech Co Ltd 溫度係數調整電路及溫度補償電路
US8664997B2 (en) * 2011-03-07 2014-03-04 Dialog Semiconductor Gmbh Rapid switchable HV P-MOS power transistor driver with constant gate-source control voltage
US8489044B2 (en) * 2011-08-11 2013-07-16 Fujitsu Semiconductor Limited System and method for reducing or eliminating temperature dependence of a coherent receiver in a wireless communication device
TWI570536B (zh) * 2011-11-03 2017-02-11 線性科技股份有限公司 用以基於流動通過超薄介電層部件的電流提供穩定參考電流與電壓的方法與電路
ITTO20120479A1 (it) * 2012-05-31 2013-12-01 St Microelectronics Srl Circuito di generazione di una corrente elettrica di valore configurabile
US8981833B2 (en) 2012-11-01 2015-03-17 Dust Networks, Inc Methods and circuits for providing stable current and voltage references based on currents flowing through ultra-thin dielectric layer components
JP6097582B2 (ja) * 2013-02-01 2017-03-15 ローム株式会社 定電圧源
US9704591B2 (en) * 2014-12-17 2017-07-11 Sandisk Technologies Llc Temperature independent reference current generation for calibration
US20160179113A1 (en) * 2014-12-17 2016-06-23 Sandisk Technologies Inc. Temperature Independent Reference Current Generation For Calibration
CN106155164B (zh) * 2015-04-20 2017-11-28 扬智科技股份有限公司 电子装置与其集成电路
JP6705233B2 (ja) * 2016-03-17 2020-06-03 富士電機株式会社 オフセット補正回路およびトランスコンダクタンス比例電流生成回路
EP3583454A4 (fr) * 2017-02-16 2020-03-25 Magic Leap, Inc. Procédé et système pour dispositif d'affichage à polariseur intégré
US10831222B2 (en) * 2018-04-03 2020-11-10 Mitsumi Electric Co., Ltd. Semiconductor apparatus for power supply control and output voltage variable power supply apparatus
US10938199B2 (en) 2018-04-12 2021-03-02 Silanna Asia Pte Ltd Programmable overcurrent protection for a switch
CN109765963B (zh) * 2019-01-24 2021-03-16 上海磐启微电子有限公司 一种数字调节偏置电流源
CN111277234B (zh) * 2020-04-10 2023-06-02 重庆百瑞互联电子技术有限公司 一种功率放大器
CN116865694B (zh) * 2023-06-13 2024-03-19 北京无线电测量研究所 一种放大器温度补偿电路

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52139413A (en) * 1976-05-17 1977-11-21 Matsushita Electric Ind Co Ltd Sound source device for electronic instrument
IT1245237B (it) * 1991-03-18 1994-09-13 Sgs Thomson Microelectronics Generatore di tensione di riferimento variabile con la temperatura con deriva termica prestabilita e funzione lineare della tensione di alimentazione
DE4111103A1 (de) * 1991-04-05 1992-10-08 Siemens Ag Cmos-bandabstands-referenzschaltung
JP3321246B2 (ja) 1993-06-08 2002-09-03 株式会社東芝 電流制御電圧発生回路
DE19508027B4 (de) 1995-03-07 2006-08-10 Robert Bosch Gmbh Integrierte Schaltung
US5774013A (en) * 1995-11-30 1998-06-30 Rockwell Semiconductor Systems, Inc. Dual source for constant and PTAT current
JPH10284949A (ja) 1997-04-02 1998-10-23 Asahi Kasei Micro Syst Kk オフセット温度ドリフト補償機能付き演算増幅器を備えた回路、および、オフセット温度ドリフト補償方法
US5982226A (en) 1997-04-07 1999-11-09 Texas Instruments Incorporated Optimized frequency shaping circuit topologies for LDOs
US6052035A (en) * 1998-03-19 2000-04-18 Microchip Technology Incorporated Oscillator with clock output inhibition control
US5949225A (en) * 1998-03-19 1999-09-07 Astec International Limited Adjustable feedback circuit for adaptive opto drives
US6191660B1 (en) * 1999-03-24 2001-02-20 Cypress Semiconductor Corp. Programmable oscillator scheme

Also Published As

Publication number Publication date
US6459326B2 (en) 2002-10-01
US20020005749A1 (en) 2002-01-17
JP2002055724A (ja) 2002-02-20

Similar Documents

Publication Publication Date Title
CH697322B1 (fr) Procédé de génération d&#39;un courant sensiblement indépendent de la température et dispositif permettant de mettre en oeuvre ce procédé.
EP0733961B1 (fr) Générateur de courant de référence en technologie CMOS
EP0052553B1 (fr) Générateur de courant intégré en technologie CMOS
FR2890259A1 (fr) Circuit de generation d&#39;un courant de reference et circuit de polarisation
EP0424264B1 (fr) Source de courant à faible coefficient de température
CH642451A5 (fr) Dispositif detecteur de temperature.
EP0438363A1 (fr) Circuit de mesure du courant dans un transistor MOS de puissance
FR2832819A1 (fr) Source de courant compensee en temperature
CH628462A5 (fr) Source de tension de reference.
EP2067090B1 (fr) Circuit electronique de reference de tension
EP0332547A1 (fr) Circuit de mesure d&#39;un courant
EP0723160B1 (fr) Circuit de détection de tension compensé en technologie et en température
EP0756223A1 (fr) Générateur de référence de tension et/ou de courant en circuit intégré
FR2703856A1 (fr) Architecture d&#39;amplificateur et application à un générateur de tension de bande interdite .
EP0649079B1 (fr) Circuit générateur de tension stabilisée du type bandgap
EP3457566B1 (fr) Dispositif modifiant la valeur d&#39;impedance d&#39;une resistance de reference
FR2825806A1 (fr) Circuit de polarisation a point de fonctionnement stable en tension et en temperature
EP1712973A2 (fr) Circuit de génération d&#39;un courant de référence
EP0687967B1 (fr) Source de courant stable en température
EP1164455B1 (fr) Procédé et dispositif de génération d&#39;un courant indépendant de la température
EP0014149A1 (fr) Générateur de tension de référence et circuit de mesure de la tension de seuil de transistor MOS, applicable à ce générateur de tension de référence
CH649162A5 (fr) Circuit de regulation de basse tension.
FR2757964A1 (fr) Regulateur de tension serie
FR2975511A1 (fr) Dispositif de generation d&#39;un courant de reference proportionnel a la temperature absolue, a faible tension d&#39;alimentation et fort taux de rejection d&#39;alimentation
EP0332499B1 (fr) Comparateur rapide avec étage de sortie fonctionnant en deux phases

Legal Events

Date Code Title Description
PL Patent ceased