ATE546907T1 - Selbsttaktendes verfahren und schaltung zur einstellung der abtastphase in einem überabgetasteten empfänger - Google Patents

Selbsttaktendes verfahren und schaltung zur einstellung der abtastphase in einem überabgetasteten empfänger

Info

Publication number
ATE546907T1
ATE546907T1 AT04714323T AT04714323T ATE546907T1 AT E546907 T1 ATE546907 T1 AT E546907T1 AT 04714323 T AT04714323 T AT 04714323T AT 04714323 T AT04714323 T AT 04714323T AT E546907 T1 ATE546907 T1 AT E546907T1
Authority
AT
Austria
Prior art keywords
self
counters
counter
sampling phase
adjusting
Prior art date
Application number
AT04714323T
Other languages
English (en)
Inventor
Stefan Langenbach
Nebojsa Stojanovic
Original Assignee
Cisco Tech Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Cisco Tech Inc filed Critical Cisco Tech Inc
Application granted granted Critical
Publication of ATE546907T1 publication Critical patent/ATE546907T1/de

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0054Detection of the synchronisation error by features other than the received signal transition

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
AT04714323T 2003-02-25 2004-02-25 Selbsttaktendes verfahren und schaltung zur einstellung der abtastphase in einem überabgetasteten empfänger ATE546907T1 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP03004079A EP1453238A1 (de) 2003-02-25 2003-02-25 Verfahren und Schaltung zur Einstellung der Abtastphase in einem überabgetasteten Empfänger
PCT/EP2004/001838 WO2004077737A1 (en) 2003-02-25 2004-02-25 Self-timing method for adjustment of a sampling phase in an oversampling receiver and circuit

Publications (1)

Publication Number Publication Date
ATE546907T1 true ATE546907T1 (de) 2012-03-15

Family

ID=32748790

Family Applications (1)

Application Number Title Priority Date Filing Date
AT04714323T ATE546907T1 (de) 2003-02-25 2004-02-25 Selbsttaktendes verfahren und schaltung zur einstellung der abtastphase in einem überabgetasteten empfänger

Country Status (5)

Country Link
US (1) US8068572B2 (de)
EP (2) EP1453238A1 (de)
JP (1) JP4623598B2 (de)
AT (1) ATE546907T1 (de)
WO (1) WO2004077737A1 (de)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1494413A1 (de) 2003-07-02 2005-01-05 CoreOptics, Inc., c/o The Corporation Trust Center Kanal- und Folgeschätzung zum Empfang optischer Signale
JP2009509379A (ja) * 2005-09-19 2009-03-05 エヌエックスピー ビー ヴィ イコライズ調整を制御するデータ通信回路
EP1956744A1 (de) 2007-02-12 2008-08-13 CoreOptics, Inc., c/o The Corporation Trust Center Ausläuferextrapolator und Verfahren
CN103746949B (zh) * 2013-12-11 2017-01-18 厦门市迅芯电子科技有限公司 一种信号接收均衡化处理方法
US9319249B2 (en) * 2014-08-27 2016-04-19 eTopus Technology Inc. Receiver for high speed communication channel
WO2016128065A1 (en) * 2015-02-13 2016-08-18 Huawei Technologies Co., Ltd. Sampling phase selection in an optical receiver
US10153844B2 (en) * 2017-04-03 2018-12-11 Futurewei Technologies, Inc. Channel recovery in burst-mode, time-division multiplexing (TDM) passive optical networks (PONs)
US10778364B2 (en) 2017-04-15 2020-09-15 Futurewei Technologies, Inc. Reduced power consumption for digital signal processing (DSP)-based reception in time-division multiplexing (TDM) passive optical networks (PONs)

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4494242A (en) * 1982-08-30 1985-01-15 At&T Bell Laboratories Timing recovery in a baud-rate sampled-data system
WO1988010544A1 (en) 1987-06-22 1988-12-29 Eastman Kodak Company Block adaptive linear predictive coding with adaptive gain and bias
US4885636A (en) 1987-06-22 1989-12-05 Eastman Kodak Company Block adaptive linear predictive coding with adaptive gain and bias
CA1305768C (en) * 1987-11-16 1992-07-28 Masanobu Arai Digital signal receiving circuit with means for controlling a baud rate sampling phase by a power of sampled signals
NL8800490A (nl) * 1988-02-26 1989-09-18 At & T & Philips Telecomm Ontvanger van een stelsel voor het met gegeven baudsnelheid overdragen van datasymbolen.
EP0510756B1 (de) * 1991-04-24 1997-12-10 Koninklijke Philips Electronics N.V. Abtasttaktrückwinnung für Empfänger, die Viterbi-Verarbeitung benutzen
US5245637A (en) * 1991-12-30 1993-09-14 International Business Machines Corporation Phase and frequency adjustable digital phase lock logic system
DE69332237T2 (de) * 1992-06-18 2003-04-17 Oki Electric Ind Co Ltd Vorrichtung und verfahren zur maximal wahrscheinlichkeitsfolgeschätzung
US5295155A (en) * 1992-10-30 1994-03-15 International Business Machines Corporation Multi-level digital data regeneration system
US6002728A (en) * 1997-04-17 1999-12-14 Itt Manufacturing Enterprises Inc. Synchronization and tracking in a digital communication system
US6266799B1 (en) * 1997-10-02 2001-07-24 Xaqti, Corporation Multi-phase data/clock recovery circuitry and methods for implementing same
US6292126B1 (en) * 1997-12-30 2001-09-18 Cable Television Laboratories Quantizer that uses optimum decision thresholds
JP3934339B2 (ja) * 1998-02-19 2007-06-20 松下電器産業株式会社 映像信号処理装置
US6760389B1 (en) * 1998-06-01 2004-07-06 Agere Systems Inc. Data recovery for non-uniformly spaced edges
JP4297552B2 (ja) * 1998-07-06 2009-07-15 富士通マイクロエレクトロニクス株式会社 セルフ・タイミング制御回路
JP2000049877A (ja) * 1998-07-24 2000-02-18 Nippon Telegr & Teleph Corp <Ntt> クロックタイミング再生回路
JP2000174736A (ja) 1998-12-08 2000-06-23 Sharp Corp ビット同期回路
JP2000312232A (ja) * 1999-04-27 2000-11-07 Nec Corp クロック同期回路
US7333578B2 (en) * 2000-05-22 2008-02-19 The Board Of Trustees Of The Leland Stanford Junior University Linear data recovery phase detector
CA2420422C (en) 2000-08-31 2009-10-06 Ontrack Data International, Inc. System and method for data management
US6731697B1 (en) 2000-10-06 2004-05-04 Cadence Desicgn Systems, Inc. Symbol timing recovery method for low resolution multiple amplitude signals
JP4526194B2 (ja) * 2001-01-11 2010-08-18 ルネサスエレクトロニクス株式会社 オーバーサンプリングクロックリカバリ方法及び回路
US6738437B2 (en) 2001-03-15 2004-05-18 Qualcomm Incorporated Symbol recovery from an oversampled hard-decision binary stream

Also Published As

Publication number Publication date
JP2006520553A (ja) 2006-09-07
EP1604481A1 (de) 2005-12-14
US8068572B2 (en) 2011-11-29
EP1604481B1 (de) 2012-02-22
JP4623598B2 (ja) 2011-02-02
WO2004077737A1 (en) 2004-09-10
US20070291886A1 (en) 2007-12-20
EP1453238A1 (de) 2004-09-01

Similar Documents

Publication Publication Date Title
KR890702393A (ko) 저전력 디지탈 수신기
DE60108461D1 (de) Verfahren und Einrichtung zur Neutaktung eines asynchronen Takts
EP1753160A4 (de) Optische signalqualitätsüberwachungsschaltung und optisches signalqualitätsüberwachungsverfahren
GB2428799B (en) Apparatus And Method For Data Acquisition
WO2006086257A3 (en) Coherent interleaved sampling
TR201903942T4 (tr) Spektral değerler için art işleme cihazı ve yöntemi ile ses sinyalleri için şifreleyici ve şifre çözücü.
TWI268658B (en) Sampling rate conversion device and method, and audio device
ATE428134T1 (de) Verfahren und vorrichtung zur hochgeschwindigkeits-eingabeabtastung
ATE546907T1 (de) Selbsttaktendes verfahren und schaltung zur einstellung der abtastphase in einem überabgetasteten empfänger
CN1202623A (zh) 测量仪表的前端结构
MXPA06012424A (es) Procesmiento de senal de informacion mediante la modificacion en la representacion del rango espectral espectral/modulacion.
EP0787997A3 (de) Digitaler adaptierbarer Filter zur besseren Messgenauigkeit in einem elektronischen Instrument
RU2005118283A (ru) Способ анализа и синтеза речи
RU2009102228A (ru) Способ и устройство для определения и использования частоты дискретизации для декодирования информации водяного знака, встроенной в принимаемый сигнал, выбранный с помощью исходной частоты дискретизации на стороне кодера
DE60212795D1 (de) Verfahren und Gerät zur Aliasunterdrückenden Digitalisierung von Hochfrequenzanalogsignalen
ATE389969T1 (de) Filter zur eliminierung der überschwingungen
WO2004010099A3 (en) Variable sampling for rendering pixelization of analysis results in optical bio-disc assembly
DE602004010876D1 (de) Empfänger für optische Signale mit einem Viterbi-Entzerrer und einem analogen, elektronischen Entzerrer
ATE358354T1 (de) Analog/digital-umsetzungsanordnung, verfahren zur analog/digital-umsetzung und signalverarbeitungssystem, worin die umsetzungsanordnung angewandt wird
DE60032536D1 (de) Verfahren zur Taktsynchronisierung eines digitalen Signals
WO2007034992A3 (en) An apparatus and method for multi-phase digital sampling
EP1005166A3 (de) Verfahren zur Erfassung der Frequenz in einem digitalen Phasenregelkreis
DK1294207T3 (da) Fremgangsmåde til gennemförelse af målinger i en trådlös terminal og en trådlös terminal
TW200514444A (en) Data slicer circuit, integrate circuit and data detection method
WO2002100035A3 (de) Verfahren zum digitalen verarbeiten eines analogen datenstroms und schaltungsanordnung