WO2024095110A1 - 半導体装置、及び、半導体装置の作製方法 - Google Patents
半導体装置、及び、半導体装置の作製方法 Download PDFInfo
- Publication number
- WO2024095110A1 WO2024095110A1 PCT/IB2023/060833 IB2023060833W WO2024095110A1 WO 2024095110 A1 WO2024095110 A1 WO 2024095110A1 IB 2023060833 W IB2023060833 W IB 2023060833W WO 2024095110 A1 WO2024095110 A1 WO 2024095110A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- conductive layer
- transistor
- layer
- insulating layer
- semiconductor
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 909
- 238000004519 manufacturing process Methods 0.000 title claims description 96
- 238000000034 method Methods 0.000 claims description 258
- 150000004706 metal oxides Chemical class 0.000 claims description 216
- 229910044991 metal oxide Inorganic materials 0.000 claims description 215
- 239000000758 substrate Substances 0.000 claims description 97
- 238000012545 processing Methods 0.000 claims description 61
- 239000003990 capacitor Substances 0.000 claims description 54
- 239000010410 layer Substances 0.000 description 1813
- 239000010408 film Substances 0.000 description 302
- 230000015654 memory Effects 0.000 description 263
- 230000006870 function Effects 0.000 description 225
- 210000004027 cell Anatomy 0.000 description 190
- 230000015572 biosynthetic process Effects 0.000 description 106
- 239000000463 material Substances 0.000 description 95
- 229910052760 oxygen Inorganic materials 0.000 description 92
- 239000001301 oxygen Substances 0.000 description 91
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 89
- 239000004020 conductor Substances 0.000 description 75
- 229910052751 metal Inorganic materials 0.000 description 62
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 60
- 239000012535 impurity Substances 0.000 description 58
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 53
- 229910052710 silicon Inorganic materials 0.000 description 53
- 239000010703 silicon Substances 0.000 description 53
- 238000000231 atomic layer deposition Methods 0.000 description 52
- 125000004429 atom Chemical group 0.000 description 48
- 239000012212 insulator Substances 0.000 description 48
- 239000001257 hydrogen Substances 0.000 description 44
- 229910052739 hydrogen Inorganic materials 0.000 description 44
- 238000010438 heat treatment Methods 0.000 description 43
- 239000013078 crystal Substances 0.000 description 40
- 239000002184 metal Substances 0.000 description 40
- 238000004544 sputter deposition Methods 0.000 description 38
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 37
- 239000007789 gas Substances 0.000 description 37
- 230000008569 process Effects 0.000 description 37
- 238000005229 chemical vapour deposition Methods 0.000 description 35
- 238000003860 storage Methods 0.000 description 35
- 229910052757 nitrogen Inorganic materials 0.000 description 28
- 238000010586 diagram Methods 0.000 description 26
- 230000007547 defect Effects 0.000 description 25
- 239000000203 mixture Substances 0.000 description 24
- 238000005530 etching Methods 0.000 description 22
- 150000004767 nitrides Chemical class 0.000 description 22
- 229910052782 aluminium Inorganic materials 0.000 description 21
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 21
- 230000005621 ferroelectricity Effects 0.000 description 21
- VBJZVLUMGGDVMO-UHFFFAOYSA-N hafnium atom Chemical group [Hf] VBJZVLUMGGDVMO-UHFFFAOYSA-N 0.000 description 20
- 239000002356 single layer Substances 0.000 description 20
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 19
- 230000000694 effects Effects 0.000 description 19
- 229910052735 hafnium Inorganic materials 0.000 description 19
- 239000011229 interlayer Substances 0.000 description 19
- 239000011701 zinc Substances 0.000 description 19
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 18
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 18
- 239000011159 matrix material Substances 0.000 description 18
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 18
- 229910052814 silicon oxide Inorganic materials 0.000 description 18
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 17
- 239000000969 carrier Substances 0.000 description 17
- 238000001312 dry etching Methods 0.000 description 17
- -1 for example Inorganic materials 0.000 description 17
- 229910052738 indium Inorganic materials 0.000 description 17
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 17
- 229910052721 tungsten Inorganic materials 0.000 description 17
- 239000010937 tungsten Substances 0.000 description 17
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 16
- 238000009792 diffusion process Methods 0.000 description 16
- 229910052733 gallium Inorganic materials 0.000 description 16
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 15
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 15
- 229910052799 carbon Inorganic materials 0.000 description 14
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 12
- 238000001451 molecular beam epitaxy Methods 0.000 description 12
- 230000004888 barrier function Effects 0.000 description 11
- 239000011810 insulating material Substances 0.000 description 11
- 239000011347 resin Substances 0.000 description 11
- 229920005989 resin Polymers 0.000 description 11
- 239000000126 substance Substances 0.000 description 11
- 238000011282 treatment Methods 0.000 description 11
- 229910052581 Si3N4 Inorganic materials 0.000 description 10
- 229910052796 boron Inorganic materials 0.000 description 10
- 238000000151 deposition Methods 0.000 description 10
- 229910052746 lanthanum Inorganic materials 0.000 description 10
- FZLIPJUXYLNCLC-UHFFFAOYSA-N lanthanum atom Chemical compound [La] FZLIPJUXYLNCLC-UHFFFAOYSA-N 0.000 description 10
- 238000001459 lithography Methods 0.000 description 10
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 10
- 239000011787 zinc oxide Substances 0.000 description 10
- QCWXUUIWCKQGHC-UHFFFAOYSA-N Zirconium Chemical compound [Zr] QCWXUUIWCKQGHC-UHFFFAOYSA-N 0.000 description 9
- 230000005684 electric field Effects 0.000 description 9
- 150000002431 hydrogen Chemical class 0.000 description 9
- 239000004417 polycarbonate Substances 0.000 description 9
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 9
- 238000001004 secondary ion mass spectrometry Methods 0.000 description 9
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 8
- AJNVQOSZGJRYEI-UHFFFAOYSA-N digallium;oxygen(2-) Chemical compound [O-2].[O-2].[O-2].[Ga+3].[Ga+3] AJNVQOSZGJRYEI-UHFFFAOYSA-N 0.000 description 8
- 229910001195 gallium oxide Inorganic materials 0.000 description 8
- 229910000449 hafnium oxide Inorganic materials 0.000 description 8
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 8
- RVTZCBVAJQQJTK-UHFFFAOYSA-N oxygen(2-);zirconium(4+) Chemical compound [O-2].[O-2].[Zr+4] RVTZCBVAJQQJTK-UHFFFAOYSA-N 0.000 description 8
- 239000002243 precursor Substances 0.000 description 8
- 230000005855 radiation Effects 0.000 description 8
- 239000002994 raw material Substances 0.000 description 8
- 229910052712 strontium Inorganic materials 0.000 description 8
- CIOAGBVUUVVLOB-UHFFFAOYSA-N strontium atom Chemical compound [Sr] CIOAGBVUUVVLOB-UHFFFAOYSA-N 0.000 description 8
- 229910052715 tantalum Inorganic materials 0.000 description 8
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 8
- 239000010936 titanium Substances 0.000 description 8
- 229910052726 zirconium Inorganic materials 0.000 description 8
- 229910001928 zirconium oxide Inorganic materials 0.000 description 8
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 7
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 7
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 7
- 238000004833 X-ray photoelectron spectroscopy Methods 0.000 description 7
- 238000006243 chemical reaction Methods 0.000 description 7
- 230000005669 field effect Effects 0.000 description 7
- 230000003071 parasitic effect Effects 0.000 description 7
- 229910052698 phosphorus Inorganic materials 0.000 description 7
- 239000011574 phosphorus Substances 0.000 description 7
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 7
- 229910052719 titanium Inorganic materials 0.000 description 7
- 238000001039 wet etching Methods 0.000 description 7
- 229910052727 yttrium Inorganic materials 0.000 description 7
- VWQVUPCCIRVNHF-UHFFFAOYSA-N yttrium atom Chemical compound [Y] VWQVUPCCIRVNHF-UHFFFAOYSA-N 0.000 description 7
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 6
- CURLTUGMZLYLDI-UHFFFAOYSA-N Carbon dioxide Chemical compound O=C=O CURLTUGMZLYLDI-UHFFFAOYSA-N 0.000 description 6
- ZAMOUSCENKQFHK-UHFFFAOYSA-N Chlorine atom Chemical compound [Cl] ZAMOUSCENKQFHK-UHFFFAOYSA-N 0.000 description 6
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 6
- MYMOFIZGZYHOMD-UHFFFAOYSA-N Dioxygen Chemical compound O=O MYMOFIZGZYHOMD-UHFFFAOYSA-N 0.000 description 6
- 229910045601 alloy Inorganic materials 0.000 description 6
- 239000000956 alloy Substances 0.000 description 6
- 238000004458 analytical method Methods 0.000 description 6
- 229910052801 chlorine Inorganic materials 0.000 description 6
- 239000000460 chlorine Substances 0.000 description 6
- 150000001875 compounds Chemical class 0.000 description 6
- 239000010949 copper Substances 0.000 description 6
- 229910003437 indium oxide Inorganic materials 0.000 description 6
- PJXISJQVUVHSOJ-UHFFFAOYSA-N indium(iii) oxide Chemical compound [O-2].[O-2].[O-2].[In+3].[In+3] PJXISJQVUVHSOJ-UHFFFAOYSA-N 0.000 description 6
- 230000000717 retained effect Effects 0.000 description 6
- 229910052707 ruthenium Inorganic materials 0.000 description 6
- 238000002230 thermal chemical vapour deposition Methods 0.000 description 6
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 6
- VUFNLQXQSDUXKB-DOFZRALJSA-N 2-[4-[4-[bis(2-chloroethyl)amino]phenyl]butanoyloxy]ethyl (5z,8z,11z,14z)-icosa-5,8,11,14-tetraenoate Chemical group CCCCC\C=C/C\C=C/C\C=C/C\C=C/CCCC(=O)OCCOC(=O)CCCC1=CC=C(N(CCCl)CCCl)C=C1 VUFNLQXQSDUXKB-DOFZRALJSA-N 0.000 description 5
- FYYHWMGAXLPEAU-UHFFFAOYSA-N Magnesium Chemical compound [Mg] FYYHWMGAXLPEAU-UHFFFAOYSA-N 0.000 description 5
- 229910052779 Neodymium Inorganic materials 0.000 description 5
- KJTLSVCANCCWHF-UHFFFAOYSA-N Ruthenium Chemical compound [Ru] KJTLSVCANCCWHF-UHFFFAOYSA-N 0.000 description 5
- HCHKCACWOHOZIP-UHFFFAOYSA-N Zinc Chemical compound [Zn] HCHKCACWOHOZIP-UHFFFAOYSA-N 0.000 description 5
- 230000008859 change Effects 0.000 description 5
- 229910052802 copper Inorganic materials 0.000 description 5
- 229910001873 dinitrogen Inorganic materials 0.000 description 5
- 229910052749 magnesium Inorganic materials 0.000 description 5
- 239000011777 magnesium Substances 0.000 description 5
- CPLXHLVBOLITMK-UHFFFAOYSA-N magnesium oxide Inorganic materials [Mg]=O CPLXHLVBOLITMK-UHFFFAOYSA-N 0.000 description 5
- 239000000395 magnesium oxide Substances 0.000 description 5
- AXZKOIWUVFPNLO-UHFFFAOYSA-N magnesium;oxygen(2-) Chemical compound [O-2].[Mg+2] AXZKOIWUVFPNLO-UHFFFAOYSA-N 0.000 description 5
- 230000014759 maintenance of location Effects 0.000 description 5
- QEFYFXOXNSNQGX-UHFFFAOYSA-N neodymium atom Chemical compound [Nd] QEFYFXOXNSNQGX-UHFFFAOYSA-N 0.000 description 5
- 239000010409 thin film Substances 0.000 description 5
- 229910052723 transition metal Inorganic materials 0.000 description 5
- 229910018137 Al-Zn Inorganic materials 0.000 description 4
- 229910018573 Al—Zn Inorganic materials 0.000 description 4
- 229910052684 Cerium Inorganic materials 0.000 description 4
- PXGOKWXKJXAPGV-UHFFFAOYSA-N Fluorine Chemical compound FF PXGOKWXKJXAPGV-UHFFFAOYSA-N 0.000 description 4
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 4
- GWEVSGVZZGPLCZ-UHFFFAOYSA-N Titan oxide Chemical compound O=[Ti]=O GWEVSGVZZGPLCZ-UHFFFAOYSA-N 0.000 description 4
- 229910052784 alkaline earth metal Inorganic materials 0.000 description 4
- 229910021417 amorphous silicon Inorganic materials 0.000 description 4
- 238000003491 array Methods 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 4
- ZMIGMASIKSOYAM-UHFFFAOYSA-N cerium Chemical compound [Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce] ZMIGMASIKSOYAM-UHFFFAOYSA-N 0.000 description 4
- 150000004770 chalcogenides Chemical class 0.000 description 4
- 230000008021 deposition Effects 0.000 description 4
- 229910001882 dioxygen Inorganic materials 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 229910052731 fluorine Inorganic materials 0.000 description 4
- 239000011737 fluorine Substances 0.000 description 4
- 229910052732 germanium Inorganic materials 0.000 description 4
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 4
- 229910052750 molybdenum Inorganic materials 0.000 description 4
- 239000011733 molybdenum Substances 0.000 description 4
- 229910052759 nickel Inorganic materials 0.000 description 4
- RUFLMLWJRZAWLJ-UHFFFAOYSA-N nickel silicide Chemical compound [Ni]=[Si]=[Ni] RUFLMLWJRZAWLJ-UHFFFAOYSA-N 0.000 description 4
- 229910021334 nickel silicide Inorganic materials 0.000 description 4
- QGLKJKCYBOYXKC-UHFFFAOYSA-N nonaoxidotritungsten Chemical compound O=[W]1(=O)O[W](=O)(=O)O[W](=O)(=O)O1 QGLKJKCYBOYXKC-UHFFFAOYSA-N 0.000 description 4
- 125000004430 oxygen atom Chemical group O* 0.000 description 4
- 230000000737 periodic effect Effects 0.000 description 4
- 239000011295 pitch Substances 0.000 description 4
- 239000000376 reactant Substances 0.000 description 4
- 229910021332 silicide Inorganic materials 0.000 description 4
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 4
- OGIDPMRJRNCKJF-UHFFFAOYSA-N titanium oxide Inorganic materials [Ti]=O OGIDPMRJRNCKJF-UHFFFAOYSA-N 0.000 description 4
- 229910001930 tungsten oxide Inorganic materials 0.000 description 4
- 229910052725 zinc Inorganic materials 0.000 description 4
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 3
- 229910052693 Europium Inorganic materials 0.000 description 3
- MWUXSHHQAYIFBG-UHFFFAOYSA-N Nitric oxide Chemical compound O=[N] MWUXSHHQAYIFBG-UHFFFAOYSA-N 0.000 description 3
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 3
- 230000009471 action Effects 0.000 description 3
- 229910052783 alkali metal Inorganic materials 0.000 description 3
- 150000001340 alkali metals Chemical class 0.000 description 3
- 150000001342 alkaline earth metals Chemical class 0.000 description 3
- 229910052786 argon Inorganic materials 0.000 description 3
- 229910002092 carbon dioxide Inorganic materials 0.000 description 3
- 229910052804 chromium Inorganic materials 0.000 description 3
- 239000011651 chromium Substances 0.000 description 3
- 239000003086 colorant Substances 0.000 description 3
- 239000000470 constituent Substances 0.000 description 3
- 238000013461 design Methods 0.000 description 3
- 230000006866 deterioration Effects 0.000 description 3
- OGPBJKLSAFTDLK-UHFFFAOYSA-N europium atom Chemical compound [Eu] OGPBJKLSAFTDLK-UHFFFAOYSA-N 0.000 description 3
- YZZNJYQZJKSEER-UHFFFAOYSA-N gallium tin Chemical compound [Ga].[Sn] YZZNJYQZJKSEER-UHFFFAOYSA-N 0.000 description 3
- 230000014509 gene expression Effects 0.000 description 3
- KQHQLIAOAVMAOW-UHFFFAOYSA-N hafnium(4+) oxygen(2-) zirconium(4+) Chemical compound [O--].[O--].[O--].[O--].[Zr+4].[Hf+4] KQHQLIAOAVMAOW-UHFFFAOYSA-N 0.000 description 3
- 125000004435 hydrogen atom Chemical group [H]* 0.000 description 3
- 239000011261 inert gas Substances 0.000 description 3
- XEEYBQQBJWHFJM-UHFFFAOYSA-N iron Substances [Fe] XEEYBQQBJWHFJM-UHFFFAOYSA-N 0.000 description 3
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 3
- 239000002245 particle Substances 0.000 description 3
- 238000000206 photolithography Methods 0.000 description 3
- 238000009832 plasma treatment Methods 0.000 description 3
- 229910001925 ruthenium oxide Inorganic materials 0.000 description 3
- WOCIAKWEIIZHES-UHFFFAOYSA-N ruthenium(iv) oxide Chemical compound O=[Ru]=O WOCIAKWEIIZHES-UHFFFAOYSA-N 0.000 description 3
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 3
- 238000005477 sputtering target Methods 0.000 description 3
- 229910052714 tellurium Inorganic materials 0.000 description 3
- PORWMNRCUJJQNO-UHFFFAOYSA-N tellurium atom Chemical compound [Te] PORWMNRCUJJQNO-UHFFFAOYSA-N 0.000 description 3
- 229910052718 tin Inorganic materials 0.000 description 3
- 229910052720 vanadium Inorganic materials 0.000 description 3
- GPPXJZIENCGNKB-UHFFFAOYSA-N vanadium Chemical compound [V]#[V] GPPXJZIENCGNKB-UHFFFAOYSA-N 0.000 description 3
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 2
- 229910052582 BN Inorganic materials 0.000 description 2
- PZNSFCLAULLKQX-UHFFFAOYSA-N Boron nitride Chemical compound N#B PZNSFCLAULLKQX-UHFFFAOYSA-N 0.000 description 2
- WKBOTKDWSSQWDR-UHFFFAOYSA-N Bromine atom Chemical compound [Br] WKBOTKDWSSQWDR-UHFFFAOYSA-N 0.000 description 2
- OYPRJOBELJOOCE-UHFFFAOYSA-N Calcium Chemical compound [Ca] OYPRJOBELJOOCE-UHFFFAOYSA-N 0.000 description 2
- 229910052688 Gadolinium Inorganic materials 0.000 description 2
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 2
- GPXJNWSHGFTCBW-UHFFFAOYSA-N Indium phosphide Chemical compound [In]#P GPXJNWSHGFTCBW-UHFFFAOYSA-N 0.000 description 2
- 239000004372 Polyvinyl alcohol Substances 0.000 description 2
- 229910052777 Praseodymium Inorganic materials 0.000 description 2
- 229910052773 Promethium Inorganic materials 0.000 description 2
- 229910052772 Samarium Inorganic materials 0.000 description 2
- BUGBHKTXTAQXES-UHFFFAOYSA-N Selenium Chemical compound [Se] BUGBHKTXTAQXES-UHFFFAOYSA-N 0.000 description 2
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 2
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 2
- 229910020994 Sn-Zn Inorganic materials 0.000 description 2
- 229910009069 Sn—Zn Inorganic materials 0.000 description 2
- NINIDFKCEFEMDL-UHFFFAOYSA-N Sulfur Chemical compound [S] NINIDFKCEFEMDL-UHFFFAOYSA-N 0.000 description 2
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 description 2
- 241000724291 Tobacco streak virus Species 0.000 description 2
- DBKNIEBLJMAJHX-UHFFFAOYSA-N [As]#B Chemical compound [As]#B DBKNIEBLJMAJHX-UHFFFAOYSA-N 0.000 description 2
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 2
- 229910052787 antimony Inorganic materials 0.000 description 2
- WATWJIUSRGPENY-UHFFFAOYSA-N antimony atom Chemical compound [Sb] WATWJIUSRGPENY-UHFFFAOYSA-N 0.000 description 2
- 229910052788 barium Inorganic materials 0.000 description 2
- DSAJWYNOEDNPEQ-UHFFFAOYSA-N barium atom Chemical compound [Ba] DSAJWYNOEDNPEQ-UHFFFAOYSA-N 0.000 description 2
- 229910052454 barium strontium titanate Inorganic materials 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 229910052797 bismuth Inorganic materials 0.000 description 2
- JCXGWMGPZLAOME-UHFFFAOYSA-N bismuth atom Chemical compound [Bi] JCXGWMGPZLAOME-UHFFFAOYSA-N 0.000 description 2
- ILAHWRKJUDSMFH-UHFFFAOYSA-N boron tribromide Chemical compound BrB(Br)Br ILAHWRKJUDSMFH-UHFFFAOYSA-N 0.000 description 2
- GDTBXPJZTBHREO-UHFFFAOYSA-N bromine Substances BrBr GDTBXPJZTBHREO-UHFFFAOYSA-N 0.000 description 2
- 229910052794 bromium Inorganic materials 0.000 description 2
- 229910052793 cadmium Inorganic materials 0.000 description 2
- BDOSMKKIYDKNTQ-UHFFFAOYSA-N cadmium atom Chemical compound [Cd] BDOSMKKIYDKNTQ-UHFFFAOYSA-N 0.000 description 2
- 229910052791 calcium Inorganic materials 0.000 description 2
- 239000011575 calcium Substances 0.000 description 2
- 239000001569 carbon dioxide Substances 0.000 description 2
- 229910052800 carbon group element Inorganic materials 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 2
- 239000000919 ceramic Substances 0.000 description 2
- 229910052798 chalcogen Inorganic materials 0.000 description 2
- 150000001787 chalcogens Chemical class 0.000 description 2
- 238000000576 coating method Methods 0.000 description 2
- 239000002131 composite material Substances 0.000 description 2
- 238000001816 cooling Methods 0.000 description 2
- 230000003111 delayed effect Effects 0.000 description 2
- JAONJTDQXUSBGG-UHFFFAOYSA-N dialuminum;dizinc;oxygen(2-) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Al+3].[Al+3].[Zn+2].[Zn+2] JAONJTDQXUSBGG-UHFFFAOYSA-N 0.000 description 2
- 238000010894 electron beam technology Methods 0.000 description 2
- 238000002003 electron diffraction Methods 0.000 description 2
- 238000002149 energy-dispersive X-ray emission spectroscopy Methods 0.000 description 2
- 238000000605 extraction Methods 0.000 description 2
- UIWYJDYFSGRHKR-UHFFFAOYSA-N gadolinium atom Chemical compound [Gd] UIWYJDYFSGRHKR-UHFFFAOYSA-N 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 230000020169 heat generation Effects 0.000 description 2
- 238000001095 inductively coupled plasma mass spectrometry Methods 0.000 description 2
- 238000002354 inductively-coupled plasma atomic emission spectroscopy Methods 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 238000010884 ion-beam technique Methods 0.000 description 2
- 150000002500 ions Chemical class 0.000 description 2
- MRELNEQAGSRDBK-UHFFFAOYSA-N lanthanum(3+);oxygen(2-) Chemical compound [O-2].[O-2].[O-2].[La+3].[La+3] MRELNEQAGSRDBK-UHFFFAOYSA-N 0.000 description 2
- 229910052451 lead zirconate titanate Inorganic materials 0.000 description 2
- 239000007788 liquid Substances 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 230000007774 longterm Effects 0.000 description 2
- 238000007726 management method Methods 0.000 description 2
- WPBNNNQJVZRUHP-UHFFFAOYSA-L manganese(2+);methyl n-[[2-(methoxycarbonylcarbamothioylamino)phenyl]carbamothioyl]carbamate;n-[2-(sulfidocarbothioylamino)ethyl]carbamodithioate Chemical compound [Mn+2].[S-]C(=S)NCCNC([S-])=S.COC(=O)NC(=S)NC1=CC=CC=C1NC(=S)NC(=O)OC WPBNNNQJVZRUHP-UHFFFAOYSA-L 0.000 description 2
- 229910052752 metalloid Inorganic materials 0.000 description 2
- 229910021424 microcrystalline silicon Inorganic materials 0.000 description 2
- PLDDOISOJJCEMH-UHFFFAOYSA-N neodymium(3+);oxygen(2-) Chemical compound [O-2].[O-2].[O-2].[Nd+3].[Nd+3] PLDDOISOJJCEMH-UHFFFAOYSA-N 0.000 description 2
- 229910052758 niobium Inorganic materials 0.000 description 2
- 239000010955 niobium Substances 0.000 description 2
- GUCVJGMIXFAOAE-UHFFFAOYSA-N niobium atom Chemical compound [Nb] GUCVJGMIXFAOAE-UHFFFAOYSA-N 0.000 description 2
- 125000004433 nitrogen atom Chemical group N* 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 230000001590 oxidative effect Effects 0.000 description 2
- BPUBBGLMJRNUCC-UHFFFAOYSA-N oxygen(2-);tantalum(5+) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ta+5].[Ta+5] BPUBBGLMJRNUCC-UHFFFAOYSA-N 0.000 description 2
- 239000012466 permeate Substances 0.000 description 2
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 2
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 2
- 229920006122 polyamide resin Polymers 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- 229920002451 polyvinyl alcohol Polymers 0.000 description 2
- PUDIUYLPXJFUGB-UHFFFAOYSA-N praseodymium atom Chemical compound [Pr] PUDIUYLPXJFUGB-UHFFFAOYSA-N 0.000 description 2
- VQMWBBYLQSCNPO-UHFFFAOYSA-N promethium atom Chemical compound [Pm] VQMWBBYLQSCNPO-UHFFFAOYSA-N 0.000 description 2
- 238000004549 pulsed laser deposition Methods 0.000 description 2
- 239000002096 quantum dot Substances 0.000 description 2
- 238000001552 radio frequency sputter deposition Methods 0.000 description 2
- KZUNJOHGWZRPMI-UHFFFAOYSA-N samarium atom Chemical compound [Sm] KZUNJOHGWZRPMI-UHFFFAOYSA-N 0.000 description 2
- 239000000523 sample Substances 0.000 description 2
- 229910052711 selenium Inorganic materials 0.000 description 2
- 239000011669 selenium Substances 0.000 description 2
- 229910010271 silicon carbide Inorganic materials 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- 239000004332 silver Substances 0.000 description 2
- 229910000679 solder Inorganic materials 0.000 description 2
- 238000005476 soldering Methods 0.000 description 2
- 239000011593 sulfur Substances 0.000 description 2
- 229910052717 sulfur Inorganic materials 0.000 description 2
- 229910001936 tantalum oxide Inorganic materials 0.000 description 2
- VZGDMQKNWNREIO-UHFFFAOYSA-N tetrachloromethane Chemical compound ClC(Cl)(Cl)Cl VZGDMQKNWNREIO-UHFFFAOYSA-N 0.000 description 2
- 229910001887 tin oxide Inorganic materials 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- SDDGNMXIOGQCCH-UHFFFAOYSA-N 3-fluoro-n,n-dimethylaniline Chemical compound CN(C)C1=CC=CC(F)=C1 SDDGNMXIOGQCCH-UHFFFAOYSA-N 0.000 description 1
- 210000002925 A-like Anatomy 0.000 description 1
- 229920000178 Acrylic resin Polymers 0.000 description 1
- 239000004925 Acrylic resin Substances 0.000 description 1
- 229910018140 Al-Sn Inorganic materials 0.000 description 1
- 229910018564 Al—Sn Inorganic materials 0.000 description 1
- 229910015845 BBr3 Inorganic materials 0.000 description 1
- 229910015844 BCl3 Inorganic materials 0.000 description 1
- FIPWRIJSWJWJAI-UHFFFAOYSA-N Butyl carbitol 6-propylpiperonyl ether Chemical compound C1=C(CCC)C(COCCOCCOCCCC)=CC2=C1OCO2 FIPWRIJSWJWJAI-UHFFFAOYSA-N 0.000 description 1
- 239000004215 Carbon black (E152) Substances 0.000 description 1
- KZBUYRJDOAKODT-UHFFFAOYSA-N Chlorine Chemical compound ClCl KZBUYRJDOAKODT-UHFFFAOYSA-N 0.000 description 1
- 239000004593 Epoxy Substances 0.000 description 1
- XPDWGBQVDMORPB-UHFFFAOYSA-N Fluoroform Chemical compound FC(F)F XPDWGBQVDMORPB-UHFFFAOYSA-N 0.000 description 1
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 1
- 206010021143 Hypoxia Diseases 0.000 description 1
- DGAQECJNVWCQMB-PUAWFVPOSA-M Ilexoside XXIX Chemical compound C[C@@H]1CC[C@@]2(CC[C@@]3(C(=CC[C@H]4[C@]3(CC[C@@H]5[C@@]4(CC[C@@H](C5(C)C)OS(=O)(=O)[O-])C)C)[C@@H]2[C@]1(C)O)C)C(=O)O[C@H]6[C@@H]([C@H]([C@@H]([C@H](O6)CO)O)O)O.[Na+] DGAQECJNVWCQMB-PUAWFVPOSA-M 0.000 description 1
- WHXSMMKQMYFTQS-UHFFFAOYSA-N Lithium Chemical compound [Li] WHXSMMKQMYFTQS-UHFFFAOYSA-N 0.000 description 1
- 229910016001 MoSe Inorganic materials 0.000 description 1
- 239000004677 Nylon Substances 0.000 description 1
- BPQQTUXANYXVAA-UHFFFAOYSA-N Orthosilicate Chemical compound [O-][Si]([O-])([O-])[O-] BPQQTUXANYXVAA-UHFFFAOYSA-N 0.000 description 1
- 239000004952 Polyamide Substances 0.000 description 1
- 239000002202 Polyethylene glycol Substances 0.000 description 1
- 239000004642 Polyimide Substances 0.000 description 1
- 239000004373 Pullulan Substances 0.000 description 1
- 229920001218 Pullulan Polymers 0.000 description 1
- 229910003910 SiCl4 Inorganic materials 0.000 description 1
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 description 1
- 238000005411 Van der Waals force Methods 0.000 description 1
- 238000002441 X-ray diffraction Methods 0.000 description 1
- DZLPZFLXRVRDAE-UHFFFAOYSA-N [O--].[O--].[O--].[O--].[Al+3].[Zn++].[In+3] Chemical compound [O--].[O--].[O--].[O--].[Al+3].[Zn++].[In+3] DZLPZFLXRVRDAE-UHFFFAOYSA-N 0.000 description 1
- NIXOWILDQLNWCW-UHFFFAOYSA-N acrylic acid group Chemical group C(C=C)(=O)O NIXOWILDQLNWCW-UHFFFAOYSA-N 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 1
- 150000001450 anions Chemical class 0.000 description 1
- 239000004760 aramid Substances 0.000 description 1
- 229920003235 aromatic polyamide Polymers 0.000 description 1
- 238000013473 artificial intelligence Methods 0.000 description 1
- 238000004380 ashing Methods 0.000 description 1
- JRPBQTZRNDNNOP-UHFFFAOYSA-N barium titanate Chemical compound [Ba+2].[Ba+2].[O-][Ti]([O-])([O-])[O-] JRPBQTZRNDNNOP-UHFFFAOYSA-N 0.000 description 1
- 229910002113 barium titanate Inorganic materials 0.000 description 1
- UMIVXZPTRXBADB-UHFFFAOYSA-N benzocyclobutene Chemical compound C1=CC=C2CCC2=C1 UMIVXZPTRXBADB-UHFFFAOYSA-N 0.000 description 1
- 229910052790 beryllium Inorganic materials 0.000 description 1
- ATBAMAFKBVZNFJ-UHFFFAOYSA-N beryllium atom Chemical compound [Be] ATBAMAFKBVZNFJ-UHFFFAOYSA-N 0.000 description 1
- LNMGXZOOXVAITI-UHFFFAOYSA-N bis(selanylidene)hafnium Chemical compound [Se]=[Hf]=[Se] LNMGXZOOXVAITI-UHFFFAOYSA-N 0.000 description 1
- WVMYSOZCZHQCSG-UHFFFAOYSA-N bis(sulfanylidene)zirconium Chemical compound S=[Zr]=S WVMYSOZCZHQCSG-UHFFFAOYSA-N 0.000 description 1
- 229910052795 boron group element Inorganic materials 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 239000002775 capsule Substances 0.000 description 1
- 125000004432 carbon atom Chemical group C* 0.000 description 1
- 229910002090 carbon oxide Inorganic materials 0.000 description 1
- 150000001768 cations Chemical class 0.000 description 1
- 239000001913 cellulose Substances 0.000 description 1
- 229920002678 cellulose Polymers 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 229910017052 cobalt Inorganic materials 0.000 description 1
- 239000010941 cobalt Substances 0.000 description 1
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 description 1
- PMHQVHHXPFUNSP-UHFFFAOYSA-M copper(1+);methylsulfanylmethane;bromide Chemical compound Br[Cu].CSC PMHQVHHXPFUNSP-UHFFFAOYSA-M 0.000 description 1
- RKTYLMNFRDHKIL-UHFFFAOYSA-N copper;5,10,15,20-tetraphenylporphyrin-22,24-diide Chemical compound [Cu+2].C1=CC(C(=C2C=CC([N-]2)=C(C=2C=CC=CC=2)C=2C=CC(N=2)=C(C=2C=CC=CC=2)C2=CC=C3[N-]2)C=2C=CC=CC=2)=NC1=C3C1=CC=CC=C1 RKTYLMNFRDHKIL-UHFFFAOYSA-N 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 238000013523 data management Methods 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 230000001066 destructive effect Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000018109 developmental process Effects 0.000 description 1
- NKZSPGSOXYXWQA-UHFFFAOYSA-N dioxido(oxo)titanium;lead(2+) Chemical compound [Pb+2].[O-][Ti]([O-])=O NKZSPGSOXYXWQA-UHFFFAOYSA-N 0.000 description 1
- KPUWHANPEXNPJT-UHFFFAOYSA-N disiloxane Chemical class [SiH3]O[SiH3] KPUWHANPEXNPJT-UHFFFAOYSA-N 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 239000003792 electrolyte Substances 0.000 description 1
- 230000005670 electromagnetic radiation Effects 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 1
- YBMRDBCBODYGJE-UHFFFAOYSA-N germanium oxide Inorganic materials O=[Ge]=O YBMRDBCBODYGJE-UHFFFAOYSA-N 0.000 description 1
- 238000005247 gettering Methods 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 229910021389 graphene Inorganic materials 0.000 description 1
- 229910002804 graphite Inorganic materials 0.000 description 1
- 239000010439 graphite Substances 0.000 description 1
- 239000005431 greenhouse gas Substances 0.000 description 1
- NRJVMVHUISHHQB-UHFFFAOYSA-N hafnium(4+);disulfide Chemical compound [S-2].[S-2].[Hf+4] NRJVMVHUISHHQB-UHFFFAOYSA-N 0.000 description 1
- 229910052736 halogen Inorganic materials 0.000 description 1
- 150000002367 halogens Chemical class 0.000 description 1
- 230000012447 hatching Effects 0.000 description 1
- 239000001307 helium Substances 0.000 description 1
- 229910052734 helium Inorganic materials 0.000 description 1
- SWQJXJOGLNCZEY-UHFFFAOYSA-N helium atom Chemical compound [He] SWQJXJOGLNCZEY-UHFFFAOYSA-N 0.000 description 1
- 125000005842 heteroatom Chemical group 0.000 description 1
- 229930195733 hydrocarbon Natural products 0.000 description 1
- 150000002430 hydrocarbons Chemical class 0.000 description 1
- 150000003949 imides Chemical class 0.000 description 1
- 238000007654 immersion Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- BDVZHDCXCXJPSO-UHFFFAOYSA-N indium(3+) oxygen(2-) titanium(4+) Chemical compound [O-2].[Ti+4].[In+3] BDVZHDCXCXJPSO-UHFFFAOYSA-N 0.000 description 1
- 238000009616 inductively coupled plasma Methods 0.000 description 1
- 150000002484 inorganic compounds Chemical class 0.000 description 1
- 229910010272 inorganic material Inorganic materials 0.000 description 1
- 229910052741 iridium Inorganic materials 0.000 description 1
- GKOZUEZYRPOHIO-UHFFFAOYSA-N iridium atom Chemical compound [Ir] GKOZUEZYRPOHIO-UHFFFAOYSA-N 0.000 description 1
- 229910052742 iron Inorganic materials 0.000 description 1
- 230000001678 irradiating effect Effects 0.000 description 1
- 238000010030 laminating Methods 0.000 description 1
- HFGPZNIAWCZYJU-UHFFFAOYSA-N lead zirconate titanate Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ti+4].[Zr+4].[Pb+2] HFGPZNIAWCZYJU-UHFFFAOYSA-N 0.000 description 1
- 229910052744 lithium Inorganic materials 0.000 description 1
- 239000005435 mesosphere Substances 0.000 description 1
- 150000001247 metal acetylides Chemical class 0.000 description 1
- 150000002736 metal compounds Chemical class 0.000 description 1
- 238000002488 metal-organic chemical vapour deposition Methods 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- MHWZQNGIEIYAQJ-UHFFFAOYSA-N molybdenum diselenide Chemical compound [Se]=[Mo]=[Se] MHWZQNGIEIYAQJ-UHFFFAOYSA-N 0.000 description 1
- CWQXQMHSOZUFJS-UHFFFAOYSA-N molybdenum disulfide Chemical compound S=[Mo]=S CWQXQMHSOZUFJS-UHFFFAOYSA-N 0.000 description 1
- 229920001778 nylon Polymers 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- 230000001151 other effect Effects 0.000 description 1
- SIWVEOZUMHYXCS-UHFFFAOYSA-N oxo(oxoyttriooxy)yttrium Chemical compound O=[Y]O[Y]=O SIWVEOZUMHYXCS-UHFFFAOYSA-N 0.000 description 1
- PVADDRMAFCOOPC-UHFFFAOYSA-N oxogermanium Chemical compound [Ge]=O PVADDRMAFCOOPC-UHFFFAOYSA-N 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000035699 permeability Effects 0.000 description 1
- 239000005011 phenolic resin Substances 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 230000000704 physical effect Effects 0.000 description 1
- 238000001020 plasma etching Methods 0.000 description 1
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 1
- 239000004033 plastic Substances 0.000 description 1
- 229920003023 plastic Polymers 0.000 description 1
- 229910052697 platinum Inorganic materials 0.000 description 1
- 229910052696 pnictogen Inorganic materials 0.000 description 1
- 230000010287 polarization Effects 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 229910052699 polonium Inorganic materials 0.000 description 1
- HZEBHPIOVYHPMT-UHFFFAOYSA-N polonium atom Chemical compound [Po] HZEBHPIOVYHPMT-UHFFFAOYSA-N 0.000 description 1
- 229920002037 poly(vinyl butyral) polymer Polymers 0.000 description 1
- 229920002647 polyamide Polymers 0.000 description 1
- 229920000515 polycarbonate Polymers 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 229920000728 polyester Polymers 0.000 description 1
- 229920001223 polyethylene glycol Polymers 0.000 description 1
- 239000009719 polyimide resin Substances 0.000 description 1
- 229920000098 polyolefin Polymers 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 229920000036 polyvinylpyrrolidone Polymers 0.000 description 1
- 239000001267 polyvinylpyrrolidone Substances 0.000 description 1
- 235000013855 polyvinylpyrrolidone Nutrition 0.000 description 1
- 239000000047 product Substances 0.000 description 1
- 235000019423 pullulan Nutrition 0.000 description 1
- 238000011002 quantification Methods 0.000 description 1
- 239000010453 quartz Substances 0.000 description 1
- 229910052761 rare earth metal Inorganic materials 0.000 description 1
- 238000005546 reactive sputtering Methods 0.000 description 1
- 230000008707 rearrangement Effects 0.000 description 1
- 230000002441 reversible effect Effects 0.000 description 1
- 229910052594 sapphire Inorganic materials 0.000 description 1
- 239000010980 sapphire Substances 0.000 description 1
- 229910052706 scandium Inorganic materials 0.000 description 1
- SIXSYDAISGFNSX-UHFFFAOYSA-N scandium atom Chemical compound [Sc] SIXSYDAISGFNSX-UHFFFAOYSA-N 0.000 description 1
- HVEIXSLGUCQTMP-UHFFFAOYSA-N selenium(2-);zirconium(4+) Chemical compound [Se-2].[Se-2].[Zr+4] HVEIXSLGUCQTMP-UHFFFAOYSA-N 0.000 description 1
- 229910000077 silane Inorganic materials 0.000 description 1
- 229910021428 silicene Inorganic materials 0.000 description 1
- LIVNPJMFVYWSIS-UHFFFAOYSA-N silicon monoxide Chemical class [Si-]#[O+] LIVNPJMFVYWSIS-UHFFFAOYSA-N 0.000 description 1
- FDNAPBUWERUEDA-UHFFFAOYSA-N silicon tetrachloride Chemical compound Cl[Si](Cl)(Cl)Cl FDNAPBUWERUEDA-UHFFFAOYSA-N 0.000 description 1
- 229920002050 silicone resin Polymers 0.000 description 1
- 229910052708 sodium Inorganic materials 0.000 description 1
- 239000011734 sodium Substances 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 229910002076 stabilized zirconia Inorganic materials 0.000 description 1
- 239000005437 stratosphere Substances 0.000 description 1
- VEALVRVVWBQVSL-UHFFFAOYSA-N strontium titanate Chemical compound [Sr+2].[O-][Ti]([O-])=O VEALVRVVWBQVSL-UHFFFAOYSA-N 0.000 description 1
- 230000003746 surface roughness Effects 0.000 description 1
- JBQYATWDVHIOAR-UHFFFAOYSA-N tellanylidenegermanium Chemical compound [Te]=[Ge] JBQYATWDVHIOAR-UHFFFAOYSA-N 0.000 description 1
- 239000005439 thermosphere Substances 0.000 description 1
- 150000003624 transition metals Chemical class 0.000 description 1
- FAQYAMRNWDIXMY-UHFFFAOYSA-N trichloroborane Chemical compound ClB(Cl)Cl FAQYAMRNWDIXMY-UHFFFAOYSA-N 0.000 description 1
- ITRNXVSDJBHYNJ-UHFFFAOYSA-N tungsten disulfide Chemical compound S=[W]=S ITRNXVSDJBHYNJ-UHFFFAOYSA-N 0.000 description 1
- 238000010792 warming Methods 0.000 description 1
- 229910001233 yttria-stabilized zirconia Inorganic materials 0.000 description 1
- TYHJXGDMRRJCRY-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) tin(4+) Chemical compound [O-2].[Zn+2].[Sn+4].[In+3] TYHJXGDMRRJCRY-UHFFFAOYSA-N 0.000 description 1
- OPCPDIFRZGJVCE-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) titanium(4+) Chemical compound [O-2].[Zn+2].[In+3].[Ti+4] OPCPDIFRZGJVCE-UHFFFAOYSA-N 0.000 description 1
- 229910000859 α-Fe Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/08—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
- H01L27/085—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
- H01L27/088—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/70—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates the floating gate being an electrode shared by two or more components
Definitions
- One aspect of the present invention relates to a semiconductor device and a method for manufacturing the semiconductor device. Another aspect of the present invention relates to a memory device and a method for manufacturing the memory device. Another aspect of the present invention relates to a transistor and a method for manufacturing the transistor. Another aspect of the present invention relates to a capacitor and a method for manufacturing the capacitor. Another aspect of the present invention relates to an electronic device.
- one embodiment of the present invention is not limited to the above technical field.
- Examples of technical fields of one embodiment of the present invention include semiconductor devices, display devices, light-emitting devices, power storage devices, memory devices, lighting devices, input devices (e.g., touch sensors), input/output devices (e.g., touch panels), electronic devices having them, driving methods thereof, or manufacturing methods thereof.
- a semiconductor device is a device that utilizes semiconductor characteristics, and refers to a circuit including a semiconductor element (transistor, diode, photodiode, etc.), a device having such a circuit, etc. Also, it refers to any device that can function by utilizing semiconductor characteristics. For example, an integrated circuit, a chip including an integrated circuit, and an electronic component that houses a chip in a package are examples of semiconductor devices. Also, memory devices, display devices, light-emitting devices, lighting devices, and electronic devices may themselves be semiconductor devices and each may have a semiconductor device.
- CPUs central processing units
- memories are used in semiconductor devices.
- a CPU is a collection of semiconductor elements that have semiconductor integrated circuits (at least transistors and memories) that are chipped by processing a semiconductor wafer and on which electrodes that serve as connection terminals are formed.
- IC chips Semiconductor circuits (IC chips) such as CPUs and memories are mounted on circuit boards, such as printed wiring boards, and are used as components in a variety of electronic devices.
- transistors are widely used in electronic devices such as integrated circuits (ICs) and display devices.
- ICs integrated circuits
- Silicon-based semiconductor materials are widely known as semiconductor thin films that can be used in transistors, but oxide semiconductors are also attracting attention as other materials.
- Patent Document 1 discloses a low-power consumption CPU that utilizes the property of low leakage current of transistors using oxide semiconductors.
- Patent Document 2 discloses a memory device that can retain stored contents for a long period of time by utilizing the property of low leakage current of transistors using oxide semiconductors.
- Patent Document 3 and Non-Patent Document 1 disclose a technique for increasing the density of integrated circuits by stacking a first transistor using an oxide semiconductor film and a second transistor using an oxide semiconductor film to provide multiple overlapping memory cells.
- Patent Document 4 discloses a vertical transistor in which the side of the oxide semiconductor is covered by a gate electrode via a gate insulating layer.
- One aspect of the present invention has an object to provide a semiconductor device, memory device, or transistor that can be miniaturized or highly integrated. Another aspect of the present invention has an object to provide a highly reliable semiconductor device, memory device, or transistor. Another aspect of the present invention has an object to provide a semiconductor device or memory device with high read accuracy. Another aspect of the present invention has an object to provide a transistor with high on-state current. Another aspect of the present invention has an object to provide a transistor with good electrical characteristics. Another aspect of the present invention has an object to provide a low-cost semiconductor device or memory device. Another aspect of the present invention has an object to provide a semiconductor device or memory device with low power consumption. Another aspect of the present invention has an object to provide a semiconductor device or memory device with high operating speed. Another aspect of the present invention has an object to provide a novel semiconductor device, memory device, or transistor.
- An object of one embodiment of the present invention is to provide a method for manufacturing a semiconductor device, memory device, or transistor that can be miniaturized or highly integrated.
- An object of one embodiment of the present invention is to provide a method for manufacturing a highly reliable semiconductor device, memory device, or transistor.
- An object of one embodiment of the present invention is to provide a method for manufacturing a semiconductor device or memory device with high read accuracy.
- An object of one embodiment of the present invention is to provide a method for manufacturing a transistor with high on-state current.
- An object of one embodiment of the present invention is to provide a method for manufacturing a transistor with good electrical characteristics.
- An object of one embodiment of the present invention is to provide a method for manufacturing a semiconductor device or memory device with high yield.
- An object of one embodiment of the present invention is to provide a method for manufacturing a semiconductor device or memory device with low power consumption.
- An object of one embodiment of the present invention is to provide a method for manufacturing a semiconductor device or memory device with high operating speed.
- An object of one embodiment of the present invention is to provide a method for manufacturing a novel semiconductor device, memory device, or transistor.
- One embodiment of the present invention has a first transistor, a second transistor, a third transistor, a first wiring, a second wiring, a third wiring, a fourth wiring, and a fifth wiring, and the first transistor, the second transistor, and the third transistor are each provided with a source and a drain at different heights with respect to a substrate surface, the second transistor is provided overlapping the first transistor, and the third transistor is provided overlapping the second transistor, the gate of the first transistor and the first wiring are electrically connected, and the source or drain of the first transistor is A semiconductor device in which one of the drains of the first transistor is electrically connected to the gate of the second transistor, the other of the source or drain of the first transistor is electrically connected to the second wiring, one of the source or drain of the second transistor is electrically connected to one of the source or drain of the third transistor, the other of the source or drain of the second transistor is electrically connected to the third wiring, the gate of the third transistor is electrically connected to the fourth wiring, and the other of the source or drain of the third transistor is electrically
- At least one of the first transistor, the second transistor, and the third transistor is a transistor having a metal oxide.
- the transistor has a node that electrically connects one of the source or drain of the first transistor and the gate of the second transistor
- the first transistor has a function of writing data to the node according to the potential supplied from the second wiring when a first potential is supplied from the first wiring, and a function of holding data in the node when a second potential is supplied from the first wiring
- the second transistor and the third transistor have a function of reading data held in the node when a third potential is supplied to the third wiring and a fourth potential is supplied to the fifth wiring and a fifth potential is supplied to the fourth wiring
- the first potential is a potential at which the first transistor is turned on
- the second potential is a potential at which the first transistor is turned off
- the fourth potential is higher than the third potential
- the fifth potential is a potential at which the third transistor is turned on.
- one embodiment of the present invention has a first transistor, a second transistor, a third transistor, a first wiring, a second wiring, a third wiring, a fourth wiring, and a fifth wiring
- the first transistor, the second transistor, and the third transistor are each provided with a source and a drain at different heights with respect to a substrate surface
- the second transistor is provided overlapping the first transistor
- the third transistor is provided overlapping the second transistor
- the first transistor is provided such that a gate surrounds a semiconductor layer in a planar view
- the second transistor is provided such that a semiconductor layer surrounds a gate in a planar view
- the third transistor is provided such that a semiconductor layer takes a gate in a planar view.
- the semiconductor device is provided so as to surround the first transistor, the gate of the first transistor is electrically connected to the first wiring, one of the source or drain of the first transistor is electrically connected to the gate of the second transistor, the other of the source or drain of the first transistor is electrically connected to the second wiring, one of the source or drain of the second transistor is electrically connected to one of the source or drain of the third transistor, the other of the source or drain of the second transistor is electrically connected to the third wiring, the gate of the third transistor is electrically connected to the fourth wiring, and the other of the source or drain of the third transistor is electrically connected to the fifth wiring.
- At least one of the first transistor, the second transistor, and the third transistor is a transistor having a metal oxide in the semiconductor layer.
- the transistor has a node that electrically connects one of the source or drain of the first transistor and the gate of the second transistor
- the first transistor has a function of writing data to the node according to the potential supplied from the second wiring when a first potential is supplied from the first wiring, and a function of holding data in the node when a second potential is supplied from the first wiring
- the second transistor and the third transistor have a function of reading data held in the node when a third potential is supplied to the third wiring and a fourth potential is supplied to the fifth wiring and a fifth potential is supplied to the fourth wiring
- the first potential is a potential at which the first transistor is turned on
- the second potential is a potential at which the first transistor is turned off
- the fourth potential is higher than the third potential
- the fifth potential is a potential at which the third transistor is turned on.
- one aspect of the present invention has a first transistor, a second transistor, a third transistor, a first insulating layer, a second insulating layer, a third insulating layer, and a fourth insulating layer, and the first transistor, the second transistor, and the third transistor are stacked in this order, the first transistor has a first conductive layer, a second conductive layer, a third conductive layer, a fifth insulating layer, and a first semiconductor layer, and the first insulating layer, the third conductive layer, and the second insulating layer are stacked in this order on the first conductive layer, and a first opening reaching the first conductive layer is provided in the first insulating layer, the third conductive layer, and the second insulating layer, and the fifth insulating layer is formed.
- the second transistor has a second conductive layer, a fourth conductive layer, a fifth conductive layer, a sixth insulating layer, and a second semiconductor layer, a third insulating layer and a fourth conductive layer are stacked in this order on the second conductive layer, a second opening reaching the second conductive layer is provided in the third insulating layer and the fourth conductive layer, and the second semiconductor layer is the sixth insulating layer is provided in contact with the top surface of the second semiconductor layer, the side surface of the second semiconductor layer, the top surface of the fourth conductive layer, the side surface of the fourth conductive layer, and the top surface of the third insul
- At least one of the first semiconductor layer, the second semiconductor layer, and the third semiconductor layer contains a metal oxide.
- the second conductive layer has a ninth conductive layer and a tenth conductive layer
- the ninth conductive layer is provided in contact with the upper surface of the first semiconductor layer so as to have an area overlapping with the first conductive layer
- the tenth conductive layer is provided in contact with the upper surface of the ninth conductive layer so as to have an area overlapping with the first conductive layer
- the second semiconductor layer is provided in contact with the upper surface of the tenth conductive layer.
- the second conductive layer has a ninth conductive layer, a tenth conductive layer, and an eleventh conductive layer
- the ninth conductive layer is provided in contact with the upper surface of the first semiconductor layer so as to have an area overlapping with the first conductive layer
- the tenth conductive layer is provided in contact with the upper surface of the ninth conductive layer
- the eleventh conductive layer is provided in contact with the upper surface of the tenth conductive layer so as to have an area overlapping with the first conductive layer
- the second semiconductor layer is provided in contact with the upper surface of the eleventh conductive layer.
- a capacitance is provided between the first transistor and the second transistor, the first transistor, the second transistor, the capacitance, and the third transistor are stacked in this order, the capacitance has a ninth conductive layer, a tenth conductive layer, and an eighth insulating layer, the eighth insulating layer has an area in contact with a side of the ninth conductive layer, the tenth conductive layer covers at least a part of the side of the ninth conductive layer via the eighth insulating layer, the ninth conductive layer is provided in contact with an upper surface of the fifth conductive layer, and the sixth conductive layer is provided in contact with an upper surface of the ninth conductive layer.
- one aspect of the present invention has a first transistor, a second transistor, a third transistor, a first insulating layer, a second insulating layer, a third insulating layer, and a fourth insulating layer, and the first transistor, the second transistor, and the third transistor are stacked in this order, the first transistor has a first conductive layer, a second conductive layer, a third conductive layer, a fifth insulating layer, and a first semiconductor layer, and the first insulating layer, the third conductive layer, and the second insulating layer are stacked in this order on the first conductive layer, a first opening reaching the first conductive layer is provided in the first insulating layer, the fifth insulating layer is provided in contact with a sidewall of the first opening, and the first semiconductor layer is The second transistor is provided in contact with an upper surface of the first conductive layer in the first opening, a side surface of the fifth insulating layer in the first opening, and an upper surface of the second insulating layer, the second conductive layer is provided in this
- the sixth insulating layer is provided in contact with the top surface of the second semiconductor layer, the side surface of the second semiconductor layer, the top surface of the fourth conductive layer, the side surface of the fourth conductive layer, and the top surface of the third insulating layer in a plan view, and the fifth conductive layer is provided in contact with the sixth insulating layer so as to fill the second opening;
- the third transistor has a sixth conductive layer, a seventh conductive layer, an eighth conductive layer, a seventh insulating layer, and a third semiconductor layer, the sixth conductive layer is provided in contact with the top surface of the fifth conductive layer, and the fourth insulating layer is provided on the sixth conductive layer.
- a third opening is provided in the fourth insulating layer and the seventh conductive layer, which reaches the sixth conductive layer, the third semiconductor layer is in contact with the upper surface of the sixth conductive layer in the third opening, the side of the fourth insulating layer in the third opening, the side of the seventh conductive layer in the third opening, and the upper surface of the seventh conductive layer, and is provided so as to surround the eighth conductive layer through the seventh insulating layer in a plan view, the seventh insulating layer is provided in contact with the upper surface of the third semiconductor layer, the side of the third semiconductor layer, the upper surface of the seventh conductive layer, the side of the seventh conductive layer, and the upper surface of the fourth insulating layer, and the eighth conductive layer is provided in contact with the seventh insulating layer so as to fill the third opening.
- At least one of the first semiconductor layer, the second semiconductor layer, and the third semiconductor layer contains a metal oxide.
- the second conductive layer has a ninth conductive layer and a tenth conductive layer
- the ninth conductive layer is provided in contact with the upper surface of the first semiconductor layer so as to have an area overlapping with the first conductive layer
- the tenth conductive layer is provided in contact with the upper surface of the ninth conductive layer so as to have an area overlapping with the first conductive layer
- the second semiconductor layer is provided in contact with the upper surface of the tenth conductive layer.
- the second conductive layer has a ninth conductive layer, a tenth conductive layer, and an eleventh conductive layer
- the ninth conductive layer is provided in contact with the upper surface of the first semiconductor layer so as to have an area overlapping with the first conductive layer
- the tenth conductive layer is provided in contact with the upper surface of the ninth conductive layer
- the eleventh conductive layer is provided in contact with the upper surface of the tenth conductive layer so as to have an area overlapping with the first conductive layer
- the second semiconductor layer is provided in contact with the upper surface of the eleventh conductive layer.
- a capacitance is provided between the first transistor and the second transistor, the first transistor, the second transistor, the capacitance, and the third transistor are stacked in this order, the capacitance has a ninth conductive layer, a tenth conductive layer, and an eighth insulating layer, the eighth insulating layer has an area in contact with a side of the ninth conductive layer, the tenth conductive layer covers at least a part of the side of the ninth conductive layer via the eighth insulating layer, the ninth conductive layer is provided in contact with an upper surface of the fifth conductive layer, and the sixth conductive layer is provided in contact with an upper surface of the ninth conductive layer.
- one aspect of the present invention includes forming a first conductive layer, forming a first insulating layer on the first conductive layer, forming a second conductive layer on the first insulating layer, forming a second insulating layer on the first insulating layer and on the second conductive layer, processing the second conductive layer and the second insulating layer, forming a first opening reaching the first conductive layer, forming a first insulating film in contact with an upper surface of the first conductive layer in the first opening, a side surface of the first insulating layer in the first opening, a side surface of the second conductive layer in the first opening, a side surface of the second insulating layer in the first opening, and an upper surface of the second insulating layer, processing the first insulating film to expose an upper surface of the first conductive layer in the first opening and an upper surface of the second insulating layer, and processing the first insulating film to expose the side surface of the first insulating layer in the first opening, the side surface of the second conductive layer in the
- a third insulating layer in contact with a side surface of the edge layer; forming a first metal oxide film in contact with an upper surface of the first conductive layer, a side surface of the third insulating layer, an upper surface of the third insulating layer, and an upper surface of the second insulating layer; processing the first metal oxide film to form a first semiconductor layer having an area overlapping with the first opening; forming a third conductive layer in contact with an upper surface of the first semiconductor layer; forming a fourth insulating layer on the third conductive layer and on the second insulating layer; forming a first conductive film on the fourth insulating layer; processing the first conductive film and the fourth insulating layer to form a second opening reaching the third conductive layer; forming a second metal oxide film in contact with an upper surface of the third conductive layer in the second opening, a side surface of the fourth insulating layer in the second opening, a side surface of the first conductive film in the second opening, and an upper surface of the first conductive film; a
- a semiconductor device, memory device, or transistor that can be miniaturized or highly integrated can be provided.
- a highly reliable semiconductor device, memory device, or transistor can be provided.
- a semiconductor device or memory device with high read accuracy can be provided.
- a transistor with high on-state current can be provided.
- a transistor with good electrical characteristics can be provided.
- a low-cost semiconductor device or memory device can be provided.
- a semiconductor device or memory device with low power consumption can be provided.
- a semiconductor device or memory device with high operating speed can be provided.
- a novel semiconductor device, memory device, or transistor can be provided.
- a method for manufacturing a semiconductor device, memory device, or transistor that can be miniaturized or highly integrated.
- a method for manufacturing a highly reliable semiconductor device, memory device, or transistor it is possible to provide a method for manufacturing a semiconductor device or memory device with high read accuracy.
- a method for manufacturing a transistor with high on-state current it is possible to provide a method for manufacturing a transistor with good electrical characteristics.
- a method for manufacturing a semiconductor device or memory device with high yield it is possible to provide a method for manufacturing a semiconductor device or memory device with low power consumption.
- a method for manufacturing a semiconductor device or memory device with high operating speed it is possible to provide a method for manufacturing a novel semiconductor device, memory device, or transistor.
- Fig. 1A is a block diagram showing a configuration example of a semiconductor device
- Fig. 1B and Fig. 1C are circuit diagrams showing configuration examples of a memory cell
- 2A and 2B are circuit diagrams showing examples of the configuration of a memory cell
- Fig. 3A is a block diagram showing a configuration example of a semiconductor device
- Fig. 3B and Fig. 3C are circuit diagrams showing configuration examples of a memory cell.
- Fig. 4A is a plan view showing a configuration example of a semiconductor device
- Fig. 4B and Fig. 4C are cross-sectional views showing the configuration example of a semiconductor device.
- Fig. 5A is a plan view showing a configuration example of a semiconductor device
- FIG. 5C are cross-sectional views showing the configuration example of a semiconductor device.
- 6A and 6B are cross-sectional views showing examples of the configuration of a transistor.
- Fig. 7A is a plan view showing a configuration example of a semiconductor device
- Fig. 7B and Fig. 7C are cross-sectional views showing the configuration example of a semiconductor device.
- Fig. 8A is a plan view showing a configuration example of a semiconductor device
- Fig. 8B and Fig. 8C are cross-sectional views showing the configuration example of a semiconductor device.
- Fig. 9A is a plan view showing a configuration example of a semiconductor device
- Fig. 9B and Fig. 9C are cross-sectional views showing the configuration example of a semiconductor device.
- FIG. 10A is a plan view showing a configuration example of a semiconductor device
- Fig. 10B and Fig. 10C are cross-sectional views showing the configuration example of a semiconductor device.
- Fig. 11A is a plan view showing a configuration example of a semiconductor device
- Fig. 11B and Fig. 11C are cross-sectional views showing the configuration example of a semiconductor device.
- Fig. 12A is a plan view showing a configuration example of a semiconductor device
- Fig. 12B and Fig. 12C are cross-sectional views showing the configuration example of a semiconductor device.
- 13A to 13C are plan views showing configuration examples of a semiconductor device.
- 14A to 14C are plan views showing configuration examples of a semiconductor device.
- 15A to 15C are plan views showing configuration examples of a semiconductor device.
- 16A and 16B are cross-sectional views showing configuration examples of a semiconductor device.
- 17A and 17B are cross-sectional views showing a configuration example of a semiconductor device.
- 18A and 18B are cross-sectional views showing configuration examples of a semiconductor device.
- 19A and 19B are cross-sectional views showing a configuration example of a semiconductor device.
- 20A and 20B are cross-sectional views showing a configuration example of a semiconductor device.
- 21A and 21B are cross-sectional views showing a configuration example of a semiconductor device.
- 22A and 22B are cross-sectional views showing a configuration example of a semiconductor device.
- 23A and 23B are cross-sectional views showing a configuration example of a semiconductor device.
- FIG. 24A and 24B are cross-sectional views showing a configuration example of a semiconductor device.
- Fig. 25A is a block diagram showing a configuration example of a display device
- Fig. 25B is a plan view showing a configuration example of a pixel
- Fig. 25C is a circuit diagram showing a configuration example of a pixel.
- 26A and 26B are plan views showing a configuration example of a semiconductor device.
- FIG. 27 is a cross-sectional view showing a configuration example of a semiconductor device.
- FIG. 28 is a cross-sectional view showing a configuration example of a semiconductor device.
- 29A and 29B are plan views showing a configuration example of a semiconductor device.
- 30A and 30B are plan views showing a configuration example of a semiconductor device.
- 31A and 31B are plan views showing a configuration example of a semiconductor device.
- 32A and 32B are plan views showing a configuration example of a semiconductor device.
- 33A and 33B are plan views showing a configuration example of a semiconductor device.
- 34A is a plan view illustrating an example of a method for manufacturing a semiconductor device, and FIGS. 34B and 34C are cross-sectional views illustrating the example of a method for manufacturing a semiconductor device.
- 35A is a plan view illustrating an example of a method for manufacturing a semiconductor device, and FIGS. 35B and 35C are cross-sectional views illustrating the example of a method for manufacturing a semiconductor device.
- 36A is a plan view illustrating an example of a method for manufacturing a semiconductor device, and FIGS.
- 36B and 36C are cross-sectional views illustrating the example of a method for manufacturing a semiconductor device.
- 37A is a plan view illustrating an example of a method for manufacturing a semiconductor device
- FIGS. 37B and 37C are cross-sectional views illustrating the example of a method for manufacturing a semiconductor device.
- 38A is a plan view illustrating an example of a method for manufacturing a semiconductor device
- FIGS. 38B and 38C are cross-sectional views illustrating the example of a method for manufacturing a semiconductor device.
- 39A is a plan view illustrating an example of a method for manufacturing a semiconductor device
- FIGS. 39B and 39C are cross-sectional views illustrating the example of a method for manufacturing a semiconductor device.
- FIGS. 40A is a plan view illustrating an example of a method for manufacturing a semiconductor device
- FIGS. 40B and 40C are cross-sectional views illustrating the example of a method for manufacturing a semiconductor device.
- 41A is a plan view illustrating an example of a method for manufacturing a semiconductor device
- FIGS. 41B and 41C are cross-sectional views illustrating the example of a method for manufacturing a semiconductor device.
- 42A is a plan view illustrating an example of a method for manufacturing a semiconductor device
- FIGS. 42B and 42C are cross-sectional views illustrating the example of a method for manufacturing a semiconductor device.
- 43A is a plan view illustrating an example of a method for manufacturing a semiconductor device, and FIGS.
- 43B and 43C are cross-sectional views illustrating the example of a method for manufacturing a semiconductor device.
- 44A is a plan view illustrating an example of a method for manufacturing a semiconductor device
- FIGS. 44B and 44C are cross-sectional views illustrating the example of a method for manufacturing a semiconductor device.
- 45A is a plan view illustrating an example of a method for manufacturing a semiconductor device
- FIGS. 45B and 45C are cross-sectional views illustrating the example of a method for manufacturing a semiconductor device.
- 46A is a plan view illustrating an example of a method for manufacturing a semiconductor device
- FIGS. 46B and 46C are cross-sectional views illustrating the example of a method for manufacturing a semiconductor device.
- FIGS. 47A is a plan view illustrating an example of a method for manufacturing a semiconductor device
- FIGS. 47B and 47C are cross-sectional views illustrating the example of a method for manufacturing a semiconductor device.
- 48A is a plan view illustrating an example of a method for manufacturing a semiconductor device
- FIGS. 48B and 48C are cross-sectional views illustrating the example of a method for manufacturing a semiconductor device.
- 49A is a plan view illustrating an example of a method for manufacturing a semiconductor device
- FIGS. 49B and 49C are cross-sectional views illustrating the example of a method for manufacturing a semiconductor device.
- 50A is a plan view illustrating an example of a method for manufacturing a semiconductor device, and FIGS.
- 50B and 50C are cross-sectional views illustrating the example of a method for manufacturing a semiconductor device.
- 51A is a plan view illustrating an example of a method for manufacturing a semiconductor device
- FIGS. 51B and 51C are cross-sectional views illustrating the example of a method for manufacturing a semiconductor device.
- 52A is a plan view illustrating an example of a method for manufacturing a semiconductor device
- FIGS. 52B and 52C are cross-sectional views illustrating the example of a method for manufacturing a semiconductor device.
- 53A is a plan view illustrating an example of a method for manufacturing a semiconductor device
- FIGS. 53B and 53C are cross-sectional views illustrating the example of a method for manufacturing a semiconductor device.
- FIG. 54A is a plan view illustrating an example of a method for manufacturing a semiconductor device
- FIGS. 54B and 54C are cross-sectional views illustrating the example of a method for manufacturing a semiconductor device.
- 55A is a plan view illustrating an example of a method for manufacturing a semiconductor device
- FIGS. 55B and 55C are cross-sectional views illustrating the example of a method for manufacturing a semiconductor device.
- FIG. 56 is a perspective view showing a configuration example of a semiconductor device.
- FIG. 57 is a cross-sectional view showing a configuration example of a semiconductor device.
- FIG. 58 is a cross-sectional view showing a configuration example of a semiconductor device.
- 59A and 59B are diagrams showing an example of an electronic component.
- FIGS. 60A and 60B are diagrams showing an example of an electronic device
- Fig. 60C to Fig. 60E are diagrams showing an example of a mainframe computer
- FIG. 61 is a diagram showing an example of space equipment.
- FIG. 62 is a diagram illustrating an example of a storage system applicable to a data center.
- the position, size, range, etc. of each component shown in the drawings may not represent the actual position, size, range, etc.
- the disclosed invention is not necessarily limited to the position, size, range, etc. disclosed in the drawings.
- a layer or resist mask may be unintentionally reduced by a process such as etching, but this may not be reflected in the drawings for ease of understanding.
- ordinal numbers “first” and “second” are used for convenience and do not limit the number of components or the order of the components (e.g., the order of processes or the order of stacking).
- an ordinal number attached to a component in one place in this specification may not match an ordinal number attached to the same component in another place in this specification or in the claims.
- a transistor is a type of semiconductor element that can perform functions such as amplifying current or voltage and switching operations that control conduction or non-conduction.
- transistor includes IGFETs (Insulated Gate Field Effect Transistors) and thin film transistors (TFTs).
- a transistor is an element having at least three terminals including a gate, a drain, and a source.
- a transistor has a region (also called a channel formation region) where a channel is formed between the drain (drain terminal, drain region, or drain electrode) and the source (source terminal, source region, or source electrode), and a current can flow between the source and drain through the channel formation region.
- a channel formation region refers to a region through which a current mainly flows.
- source and drain may be interchangeable when transistors of different polarity are used, or when the direction of current changes during circuit operation. For this reason, in this specification, the terms “source” and “drain” can be used interchangeably.
- the impurity of a semiconductor refers to, for example, anything other than the main component constituting the semiconductor.
- an element with a concentration of less than 0.1 atomic % can be said to be an impurity.
- the defect state density of the semiconductor may increase or the crystallinity may decrease.
- the semiconductor is an oxide semiconductor
- examples of the impurity that changes the characteristics of the semiconductor include, for example, Group 1 elements, Group 2 elements, Group 13 elements, Group 14 elements, Group 15 elements, and transition metals other than the main components of the oxide semiconductor.
- Specific examples of the impurity include, for example, hydrogen, lithium, sodium, silicon, boron, phosphorus, carbon, and nitrogen.
- water may also function as an impurity.
- oxygen vacancies also referred to as V O
- V O oxygen vacancies
- an oxynitride refers to a material whose composition contains more oxygen than nitrogen.
- An oxynitride refers to a material whose composition contains more nitrogen than oxygen.
- SIMS secondary ion mass spectrometry
- XPS X-ray photoelectron spectroscopy
- the terms “film” and “layer” can be interchanged depending on the situation.
- the term “conductive layer” can be changed to the term “conductive film”, and the term “conductive film” can be changed to the term “conductive layer”.
- the term “insulating film” can be changed to the term “insulating layer”, and the term “insulating layer” can be changed to the term “insulating film”.
- the term “semiconductor film” can be changed to the term “semiconductor layer", and the term “semiconductor layer” can be changed to the term “semiconductor film”.
- parallel refers to a state in which two straight lines are arranged at an angle of -10 degrees or more and 10 degrees or less. Therefore, it also includes cases in which the angle is -5 degrees or more and 5 degrees or less.
- approximately parallel refers to a state in which two straight lines are arranged at an angle of -30 degrees or more and 30 degrees or less.
- Perfect refers to a state in which two straight lines are arranged at an angle of 80 degrees or more and 100 degrees or less. Therefore, it also includes cases in which the angle is 85 degrees or more and 95 degrees or less.
- approximately perpendicular refers to a state in which two straight lines are arranged at an angle of 60 degrees or more and 120 degrees or less.
- electrically connected includes cases where the connection is made via "something that has some kind of electrical action.”
- something that has some kind of electrical action is not particularly limited as long as it allows the transmission and reception of electrical signals between the connected objects.
- something that has some kind of electrical action includes electrodes or wiring, as well as switching elements such as transistors, resistive elements, coils, capacitance, and other elements with various functions.
- X and Y are connected, it is assumed that the following cases are disclosed in this specification: when X and Y are electrically connected, when X and Y are functionally connected, and when X and Y are directly connected. Therefore, it is not limited to a specific connection relationship, for example, a connection relationship shown in a figure or text, and it is assumed that a connection relationship other than that shown in a figure or text is also disclosed in the figure or text.
- X and Y are assumed to be objects (for example, a device, an element, a circuit, wiring, an electrode, a terminal, a conductive film, or a layer).
- one or more elements e.g., a switch, a transistor, a capacitance element, an inductor, a resistance element, a diode, a display device, a light-emitting device, and a load
- the switch has a function that allows the on/off state to be controlled. In other words, the switch has a function of being in a conductive state (on state) or a non-conductive state (off state), and controls whether or not a current flows.
- a transistor if there is a connection between X and Y via the drain and source of the transistor, it is specified that X and Y are electrically connected.
- a capacitive element is placed between X and Y, it may or may not be specified that X and Y are electrically connected.
- a capacitive element is placed between X and Y, it may not be specified that X and Y are electrically connected.
- an analog circuit if a capacitive element is placed between X and Y, it may be specified that X and Y are electrically connected.
- one or more circuits that enable the functional connection between X and Y for example, logic circuits (for example, inverters, NAND circuits, and NOR circuits), signal conversion circuits (for example, digital-analog conversion circuits, analog-digital conversion circuits, and gamma correction circuits), potential level conversion circuits (for example, power supply circuits such as step-up circuits or step-down circuits, and level shifter circuits that change the potential level of a signal), voltage sources, current sources, switching circuits, amplifier circuits (for example, circuits that can increase the signal amplitude or current amount, operational amplifiers, differential amplifier circuits, source follower circuits, and buffer circuits), signal generation circuits, memory circuits, and control circuits) can be connected between X and Y.
- logic circuits for example, inverters, NAND circuits, and NOR circuits
- signal conversion circuits for example, digital-analog conversion circuits, analog-digital conversion circuits, and gamma correction circuits
- X, Y, the source (sometimes referred to as the first terminal or the second terminal) and the drain (sometimes referred to as the other of the first terminal or the second terminal) of the transistor are electrically connected to each other, and are electrically connected in the order of X, the source of the transistor, the drain of the transistor, and Y.”
- X, the source of the transistor, the drain of the transistor, and Y are electrically connected in this order.
- one component may have the functions of multiple components.
- one conductive film has both the functions of wiring and the function of an electrode. Therefore, in this specification, the term "electrically connected" also includes such cases where one conductive film has the functions of multiple components.
- the term “resistance element” may be, for example, a circuit element having a resistance value higher than 0 ⁇ , or a wiring having a resistance value higher than 0 ⁇ . Therefore, in this specification, the term “resistance element” includes a wiring having a resistance value, a transistor in which a current flows between a source and a drain, a diode, or a coil. Therefore, the term “resistance element” may be rephrased as “resistance”, “load”, or “region having a resistance value”. Conversely, the term “resistance”, “load”, or “region having a resistance value” may be rephrased as “resistance element”.
- the resistance value may be, for example, preferably 1 m ⁇ or more and 10 ⁇ or less, more preferably 5 m ⁇ or more and 5 ⁇ or less, and even more preferably 10 m ⁇ or more and 1 ⁇ or less. In addition, it may be, for example, 1 ⁇ or more and 1 ⁇ 10 9 ⁇ or less.
- a “capacitive element” can be, for example, a circuit element having a capacitance value higher than 0F, a region of a wiring having a capacitance value higher than 0F, a parasitic capacitance, or a gate capacitance of a transistor.
- the terms “capacitive element”, “parasitic capacitance”, and “gate capacitance” can sometimes be replaced with the term “capacitance”.
- the term “capacitance” can sometimes be replaced with the term “capacitive element”, “parasitic capacitance”, or “gate capacitance”.
- a “capacitance” (including a “capacitance” with three or more terminals) is configured to include an insulator and a pair of conductors sandwiching the insulator. Therefore, the term “pair of conductors" in “capacitance” can be replaced with “pair of electrodes", “pair of conductive regions", “pair of regions”, or “pair of terminals”. In addition, the terms “one of the pair of terminals” and “the other of the pair of terminals” may be referred to as a first terminal and a second terminal, respectively.
- the value of the electrostatic capacitance can be, for example, 0.05 fF or more and 10 pF or less. In addition, it may be, for example, 1 pF or more and 10 ⁇ F or less.
- a transistor has three terminals called a gate, a source, and a drain.
- the gate is a control terminal that controls the conduction state of the transistor.
- the two terminals that function as a source or a drain are input/output terminals of the transistor.
- One of the two input/output terminals becomes a source and the other becomes a drain depending on the conductivity type of the transistor (n-channel type, p-channel type) and the level of the potential applied to the three terminals of the transistor.
- the terms source and drain may be interchangeable.
- the terms “one of the source or drain” (or the first electrode or the first terminal) and “the other of the source or drain” (or the second electrode or the second terminal) are used.
- a backgate may be included in addition to the three terminals described above.
- one of the gate or the backgate of the transistor may be referred to as the first gate
- the other of the gate or the backgate of the transistor may be referred to as the second gate.
- the terms “gate” and “backgate” may be interchangeable.
- each gate may be referred to as a first gate, a second gate, a third gate, etc.
- a transistor having a multi-gate structure with two or more gates can be used as an example of a transistor.
- the channel formation regions are connected in series, resulting in a structure in which multiple transistors are connected in series. Therefore, the multi-gate structure can reduce the off-current and improve the withstand voltage of the transistor (improve reliability).
- the multi-gate structure even if the voltage between the drain and source changes when operating in the saturation region, the current between the drain and source does not change much, and a voltage-current characteristic with a flat slope can be obtained. By using voltage-current characteristics with a flat slope, an ideal current source circuit or an active load with a very high resistance value can be realized. As a result, a differential circuit or a current mirror circuit with good characteristics can be realized.
- the circuit element may have multiple circuit elements.
- one transistor is shown on a circuit diagram, this includes the case where two or more transistors are electrically connected in series and the gates of each transistor are electrically connected to each other.
- the switch when one switch is shown on a circuit diagram, this includes the case where the switch has two or more transistors, the two or more transistors are electrically connected in series or in parallel, and the gates of each transistor are electrically connected to each other.
- a node can be referred to as a terminal, wiring, electrode, conductive layer, conductor, or impurity region depending on the circuit configuration and device structure. Also, a terminal, wiring, etc. can be referred to as a node.
- Voltage refers to the potential difference from a reference potential, and if the reference potential is the ground potential, for example, then “voltage” can be used interchangeably as “potential.” Note that ground potential does not necessarily mean 0V. Potential is relative, and as the reference potential changes, the potential applied to wiring, the potential applied to circuits, etc., and the potential output from circuits, etc. also change.
- the terms “high-level potential” and “low-level potential” do not mean any specific potential. For example, if two wirings are both described as “functioning as wirings that supply a high-level potential,” the high-level potentials provided by both wirings do not have to be equal to each other. Similarly, if two wirings are both described as “functioning as wirings that supply a low-level potential,” the low-level potentials provided by both wirings do not have to be equal to each other.
- current refers to the phenomenon of charge transfer (electrical conduction), and for example, the statement “electrical conduction of a positively charged body is occurring” can be rephrased as “electrical conduction of a negatively charged body is occurring in the opposite direction.” Therefore, in this specification, unless otherwise specified, “current” refers to the phenomenon of charge transfer (electrical conduction) accompanying the movement of carriers. Examples of carriers here include electrons, holes, anions, cations, and complex ions, and the carriers differ depending on the system through which the current flows (for example, semiconductors, metals, electrolytes, and vacuums). Furthermore, the "direction of current” in wiring, etc. is the direction in which positively charged carriers move, and is expressed as a positive current amount.
- the direction in which negatively charged carriers move is the opposite direction to the current direction, and is expressed as a negative current amount. Therefore, in this specification, etc., unless otherwise specified regarding the positive/negative (or current direction) of the current, the statement “current flows from element A to element B” can be rephrased as “current flows from element B to element A.” Additionally, the statement “current is input to element A” can be rephrased as "current is output from element A.”
- the off-state current refers to leakage current between the source and drain when a transistor is in an off state (also referred to as a non-conducting state or a cut-off state).
- the off state refers to a state in which the voltage Vgs between the gate and source of an n-channel transistor is lower than the threshold voltage Vth (higher than Vth for a p-channel transistor).
- the top surface shape of a certain component refers to the contour shape of the component when viewed from a planar view.
- a planar view refers to a view from the normal direction of the surface on which the component is formed, or the surface of the support (e.g., substrate) on which the component is formed.
- a tapered shape refers to a shape in which at least a portion of the side of the structure is inclined with respect to the substrate surface or the surface to be formed.
- it refers to having an area in which the angle (also called the taper angle) between the inclined side and the substrate surface or the surface to be formed is less than 90 degrees.
- the side of the structure, the substrate surface, and the surface to be formed do not necessarily need to be completely flat, and may be approximately planar with a slight curvature, or approximately planar with fine irregularities.
- A covers B
- at least a part of A covers B. Therefore, for example, it can be rephrased as saying that A has an area that covers B.
- metal oxide is a metal oxide in a broad sense.
- Metal oxides are classified into oxide insulators, oxide conductors (including transparent oxide conductors), and oxide semiconductors (also referred to as oxide semiconductors or simply OS).
- oxide semiconductors also referred to as oxide semiconductors or simply OS.
- the metal oxide when a metal oxide is used in the semiconductor layer of a transistor, the metal oxide may be referred to as an oxide semiconductor.
- OS transistor when a transistor is referred to as an OS transistor, it can be rephrased as a transistor having a metal oxide or an oxide semiconductor.
- metal oxides containing nitrogen may also be collectively referred to as metal oxides. Metal oxides containing nitrogen may also be referred to as metal oxynitrides.
- One aspect of the present invention relates to a memory device having a memory portion in which memory cells are arranged in a matrix.
- a first transistor, a second transistor, and a third transistor are provided in the memory cell.
- the first transistor has a function of writing data to the memory cell.
- the second transistor and the third transistor have a function of reading data stored in the memory cell.
- a memory device In a memory device according to one embodiment of the present invention, two transistors, a second transistor and a third transistor connected in series with the second transistor, are used to read data stored in a memory cell.
- the third transistor By including the third transistor in the memory device according to one embodiment of the present invention, data stored in the memory cell can be read more stably than in a case where the third transistor is not included. Therefore, a memory device with high read accuracy can be realized.
- a first transistor, a second transistor, and a third transistor are arranged so as to overlap each other. This reduces the area occupied by the memory cell in a planar view. As a result, the memory cell can be miniaturized and highly integrated, and a memory device capable of miniaturization and high resolution can be provided.
- each of the first transistor, the second transistor, and the third transistor in the memory device of one embodiment of the present invention has a structure in which the source electrode and the drain electrode are provided overlapping at different heights with respect to the substrate surface, and the drain current flows in the height direction (vertical direction). Therefore, the memory device can be miniaturized more than a transistor having a structure in which the source electrode and the drain electrode are provided on the same plane.
- the memory device of one embodiment of the present invention includes a transistor having the above-mentioned structure, the memory device can be further miniaturized and highly precise.
- ⁇ Configuration Example 1 of Semiconductor Device> 1A is a block diagram showing a configuration example of a semiconductor device 10.
- the semiconductor device 10 can be a memory device.
- the semiconductor device 10 has a memory unit 20, a word line driving circuit 11, a bit line driving circuit 13, and a power supply circuit 15.
- the memory unit 20 has a plurality of memory cells 21 arranged in a matrix.
- the power supply circuit 15 may be provided outside the semiconductor device 10.
- the word line driving circuit 11 is electrically connected to the memory cells 21 via wiring 31.
- the wiring 31 extends, for example, in the row direction of the matrix.
- the wiring 31 functions as a word line.
- wiring 31R and wiring 31W are shown as the wiring 31.
- the bit line driving circuit 13 is electrically connected to the memory cells 21 via wiring 33.
- the wiring 33 extends, for example, in the column direction of the matrix.
- the wiring 33 functions as a bit line.
- wiring 33R and wiring 33W are shown as the wiring 33.
- the direction in which the wiring 31 functioning as a word line extends is the X direction
- the direction in which the wiring 33 functioning as a bit line extends is the Y direction.
- the wiring 31 extends in the row direction of the matrix
- the wiring 33 extends in the column direction of the matrix. Therefore, the X direction can be the row direction
- the Y direction can be the column direction.
- the X direction and the Y direction can be directions that intersect with each other, specifically, directions that are perpendicular to each other.
- a direction that intersects with both the X direction and the Y direction specifically, a direction that is perpendicular to both the X direction and the Y direction, can be the Z direction.
- the power supply circuit 15 is electrically connected to the memory cells 21 via wiring 35.
- FIG. 1A shows an example in which the wiring 35 extends in the column direction of the matrix.
- the wiring 35 functions as a power supply line.
- wiring 31, wiring 33, and wiring 35 are shown as straight lines, but one straight line is not necessarily one wiring, and multiple wirings may be represented by one straight line. In the block diagrams and circuit diagrams that follow, multiple wirings may also be represented by one straight line. Furthermore, multiple wirings other than wiring 31, wiring 33, and wiring 35 may also be represented by one straight line.
- the word line driver circuit 11 has a function of selecting the memory cell 21 to which data is to be written, for each row.
- the word line driver circuit 11 also has a function of selecting the memory cell 21 to which data is to be read, specifically, the memory cell 21 that outputs data to the wiring 33, for each row.
- the word line driver circuit 11 can select the memory cell 21 to which data is to be written or the memory cell 21 to which data is to be read, by supplying a signal to the wiring 31.
- the word line driver circuit 11 has a function of selecting the memory cell 21 to which data is to be written, by supplying a signal to the wiring 31W.
- the word line driver circuit 11 also has a function of selecting the memory cell 21 to which data is to be read, specifically, the memory cell 21 that outputs data to the wiring 33R, by supplying a signal to the wiring 31R.
- the wiring 31W is also called a write word line
- the wiring 31R is also called a read word line.
- the signal supplied by the word line driver circuit 11 to the wiring 31W is also called a write signal
- the signal supplied to the wiring 31R is also called a read signal.
- the word line driving circuit 11 has a function of controlling the writing of data to the memory cell 21 by supplying a write signal to the wiring 31W.
- the word line driving circuit 11 also has a function of controlling the reading of data from the memory cell 21 by supplying a read signal to the wiring 31R.
- the bit line driver circuit 13 has a function of writing data to the memory cell 21 selected by the word line driver circuit 11 via the wiring 33.
- the bit line driver circuit 13 also has a function of amplifying the data output by the memory cell 21 to the wiring 33 and outputting it, for example, to the outside of the semiconductor device 10, thereby reading out the data held in the memory cell 21. Furthermore, the bit line driver circuit 13 has a function of precharging the wiring 33 before reading out the data from the memory cell 21.
- the bit line driver circuit 13 has a function of writing data via wiring 33W to the memory cell 21 selected by the word line driver circuit 11 using a write signal.
- the bit line driver circuit 13 also has a function of amplifying the data output by the memory cell 21 to wiring 33R and outputting it, for example, to the outside of the semiconductor device 10, thereby reading out the data held in the memory cell 21.
- the bit line driver circuit 13 has a function of precharging wiring 33R before reading data from the memory cell 21.
- wiring 33W is also called a write bit line
- wiring 33R is also called a read bit line.
- the bit line drive circuit 13 has the function of writing data to the memory cell 21 via the wiring 33W.
- the bit line drive circuit 13 also has the function of reading the data via the wiring 33R.
- the power supply circuit 15 has a function of supplying a power supply potential to the wiring 35, specifically, a function of supplying a constant potential to the wiring 35.
- the power supply circuit 15 has a function of generating, for example, a high potential or a low potential and supplying it to the wiring 35. Note that the power supply circuit 15 may have a function of supplying a power supply potential to one or both of the word line driver circuit 11 and the bit line driver circuit 13.
- FIG. 1B is a circuit diagram showing an example of the configuration of a memory cell 21 according to one embodiment of the present invention.
- the memory cell 21 has a transistor 41 and a transistor 42.
- One of the source and drain of transistor 41 is electrically connected to wiring 33R.
- the other of the source and drain of transistor 41 is electrically connected to wiring 35.
- the gate of transistor 41 is electrically connected to one of the source and drain of transistor 42.
- the other of the source and drain of transistor 42 is electrically connected to wiring 33W.
- the gate of transistor 42 is electrically connected to wiring 31W.
- node N the node to which the gate of transistor 41 and the one of the source and drain of transistor 42 are electrically connected.
- the transistor 42 has a function of writing data to the memory cell 21.
- the transistor 41 also has a function of reading data stored in the memory cell 21.
- the memory cell 21 shown in FIG. 1B does not have a capacity for storing data.
- data is written to the node N.
- OS transistor as the transistor 42
- data can be stored in the node N for a longer period of time than in the case of using a transistor having silicon in the semiconductor layer (also called a Si transistor) due to the characteristic that the leakage current of the OS transistor is small. Therefore, even if the memory cell does not have a capacity (C), it is possible to configure the memory cell using only two transistors (Tr), and the manufacturing process of the memory cell can be simplified.
- the memory cell configured as described above can be called a 2Tr0C type memory cell.
- DRAM dynamic random access memory
- 1Tr1C type memory cell consisting of one transistor and one capacitor.
- DRAM dynamic random access memory
- 1Tr1C type memory cell consisting of one transistor and one capacitor.
- DRAM requires that the same transistor be used for both data writing and data reading, and this causes the problem that when the stored data is read (when the transistor is turned on to read the data), the data is lost via the transistor (a so-called destructive read).
- the memory cell 21 shown in FIG. 1B has a configuration in which a transistor for writing data (transistor 42) and a transistor for reading data (transistor 41) are provided separately. Therefore, when reading data, it is not necessary to turn on the transistor for writing data (transistor 42), and reading can be performed non-destructively.
- potentials of different magnitudes are supplied to the wiring 33R and the wiring 35, respectively, to generate a potential difference between the source and drain of the transistor 41.
- a potential of a magnitude corresponding to the data written to the node N is applied to the gate of the transistor 41. Therefore, whether the transistor 41 is turned on or off is determined by the magnitude relationship between the threshold voltage of the transistor 41 and the data written to the node N (i.e., the potential applied to the gate of the transistor 41).
- the memory cell 21 is a binary memory cell that holds data of either "0" or "1"
- the transistor 41 when the transistor 41 is on, a current flows between the source and drain of the transistor 41, and the current is output to the wiring 33R, and it can be detected that data "1" has been written to the node N.
- the transistor 41 when the transistor 41 is off, no current flows between the source and drain of the transistor 41, so no current is output to the wiring 33R, and it can be detected that data "0" has been written to the node N.
- a transistor 43 is provided that is connected in series to a transistor 41. Specifically, one of the source or drain of the transistor 41 is electrically connected to one of the source or drain of the transistor 43. The other of the source or drain of the transistor 43 is electrically connected to a wiring 33R. The gate of the transistor 43 is electrically connected to a wiring 31R.
- a transistor 41 is provided that is connected in series to a transistor 41.
- one of the source or drain of the transistor 41 is electrically connected to one of the source or drain of the transistor 43.
- the other of the source or drain of the transistor 43 is electrically connected to a wiring 33R.
- the gate of the transistor 43 is electrically connected to a wiring 31R.
- the transistor 42 has a function of writing data.
- the transistors 41 and 43 have a function of reading data stored in the memory cell 21.
- the transistor 42 functions as a switch for writing data to the memory cell 21.
- the transistor 42 when the transistor 42 is an n-channel transistor, the transistor 42 can be turned on by setting the potential of the wiring 31W to a high potential (a potential at which the potential between the source and gate of the transistor 42 is equal to or higher than the threshold voltage), and the transistor 42 can be turned off by setting the potential of the wiring 31W to a low potential (a potential at which the potential between the source and gate of the transistor 42 is lower than the threshold voltage).
- the transistor 42 has a function of controlling the conductive state and non-conductive state between the wiring 33W and the node N based on the potential of the wiring 31W.
- transistors 41, 42, and 43 are described as n-channel transistors, but the following description can be applied even if any one, any two, or all of transistors 41, 42, and 43 are p-channel transistors by appropriately reversing the magnitude relationship of the potentials.
- Transistor 41 and transistor 43 have the function of controlling the reading of data stored in memory cell 21. Below, a method of reading data stored in memory cell 21 will be described. In memory cell 21, binary data with a value of "0" or “1” is stored as the potential of node N, and "1" is represented by a potential higher than "0".
- wiring 33R When reading data stored in memory cell 21, first, wiring 33R is precharged to a high potential.
- the potential of wiring 35 is set to a constant potential (GND or low potential) as in the above-mentioned data write and data retention.
- the potential of wiring 31R is set to a high potential (i.e., transistor 43 is turned on), establishing electrical continuity between wiring 33R and either the source or drain of transistor 41.
- a high potential is applied to either the source or drain of transistor 41, and GND or a low potential is applied to the other of the source or drain.
- a potential of a magnitude equivalent to the data held in memory cell 21 i.e., the data written to node N
- the type of data determines whether transistor 41 is in an on state or an off state.
- the difference between the gate potential and the source potential of the transistor 41 is assumed to be lower than the threshold voltage of the transistor 41.
- the difference between the gate potential and the source potential of the transistor 41 is assumed to be higher than the threshold voltage of the transistor 41.
- the transistor 41 is in the off state and the transistor 43 is in the on state, so that no current flows from the wiring 33R to the wiring 35.
- both the transistor 43 and the transistor 41 are in the on state, so that a current flows from the wiring 33R to the wiring 35.
- the bit line driving circuit 13 can read out the data held in the memory cell 21 from the current flowing through the wiring 33R or the potential of the wiring 33R. Note that, regardless of whether the data held in the memory cell 21 is "0" or "1", the difference between the gate potential and the source potential of the transistor 41 may exceed the threshold voltage of the transistor 41. Even in this case, the bit line driving circuit 13 can read the data stored in the memory cell 21, for example, by reading the magnitude of the current flowing through the wiring 33R.
- the potential of the wiring 35 is always fixed to a constant level (GND or low potential) during any of the operations of writing data, retaining data, and reading data. Furthermore, during data reading (when a high potential is applied to the wiring 33R), only the transistor 43 included in the memory cell 21 from which data is to be read can be turned on via the wiring 31R. On the other hand, for the memory cells 21 that are not the target for data reading, the transistor 43 is off, so that application of a potential from the wiring 33R to the node N can be suppressed, and the magnitude of the data retained in the memory cell 21 can be prevented from fluctuating. Therefore, the memory cell 21 shown in FIG. 1C according to one embodiment of the present invention can read retained data more stably than the memory cell 21 shown in FIG. 1B described above, and a memory device with high read accuracy can be realized.
- GDD constant level
- FIG. 2A shows a modified example of the memory cell 21 shown in FIG. 1C, in which the wiring 31R is electrically connected to the other of the source or drain of the transistor 41, and the wiring 35 is electrically connected to the gate of the transistor 43.
- the memory cell 21 shown in FIG. 2A can be written to and retained in the same manner as the memory cell 21 shown in FIG. 1C. Data can be read by applying the description of the wiring 35 in the memory cell 21 shown in FIG. 1C to the wiring 31R in the memory cell 21 shown in FIG. 2A, applying the description of the wiring 31R in the memory cell 21 shown in FIG. 1C to the wiring 35 in the memory cell 21 shown in FIG. 2A, and by interchanging the function of the power supply circuit 15 and the function of the word line driver circuit 11 in the semiconductor device 10 shown in FIG. 1A.
- Memory cells 21 shown in FIG. 1C and FIG. 2A are 3Tr0C type memory cells that have no capacitance and are composed of three transistors. Therefore, as an example, it is preferable to use OS transistors for transistors 41, 42, and 43. In particular, it is preferable to use an OS transistor for transistor 42, whose off-current influences the data retention period of memory cell 21.
- OS transistors for transistors 41, 42, and 43.
- an OS transistor for transistor 42 whose off-current influences the data retention period of memory cell 21.
- metal oxides contained in the channel formation region of an OS transistor include indium oxide, gallium oxide, and zinc oxide.
- Transistors other than OS transistors may be used as transistors 41 and 43.
- Si transistors having silicon in the channel formation region can be used as transistors 41 and 43.
- silicon for example, single crystal silicon, amorphous silicon (sometimes called hydrogenated amorphous silicon), microcrystalline silicon, or polycrystalline silicon (including low-temperature polycrystalline silicon) can be used.
- Si transistors have a larger on-state current and higher field-effect mobility than OS transistors. Therefore, by using Si transistors as transistors 41 and 43, a memory cell 21 with a high data read speed can be realized.
- the transistors 41 and 43 may have the same structure or may have different structures.
- the transistors 41 and 43 may each be an OS transistor, or the transistor 41 may be a Si transistor and the transistor 43 may be an OS transistor.
- the transistor 41 may be an OS transistor and the transistor 43 may be a Si transistor.
- FIG. 2B is a modified example of the memory cell 21 shown in FIG. 1C, and differs from the memory cell 21 shown in FIG. 1C in that it has a capacitance 51.
- one electrode of the capacitor 51 is electrically connected to the other of the source or drain of the transistor 42 and the gate of the transistor 41.
- the other electrode of the capacitor 51 is electrically connected to the wiring 35.
- the node to which the gate of the transistor 41, the other of the source or drain of the transistor 42, and one electrode of the capacitor 51 are electrically connected is referred to as node N.
- the description of the memory cell 21 shown in FIG. 1C can be referred to.
- the memory cell 21 shown in FIG. 2B can perform data write, data retention, and data read operations in the same manner as the memory cell 21 shown in FIG. 1C.
- the memory cell 21 shown in FIG. 2B has a capacitance 51, and can retain data written to node N more stably than the memory cell 21 shown in FIG. 1C. Therefore, data can be retained for a longer period of time more stably than the memory cell 21 shown in FIG. 1C that does not have the capacitance 51.
- FIG. 3A is a block diagram showing a configuration example of a semiconductor device 10 different from that shown in FIG. 1A.
- the semiconductor device 10 shown in FIG. 3A differs from the semiconductor device 10 shown in FIG. 1A in that it has wiring 36.
- Memory cells 21 arranged in the same row are electrically connected to the word line driving circuit 11 via a common wiring 36.
- the wiring 36 functions as a capacitance line.
- FIG. 3B is a circuit diagram showing an example of the configuration of a memory cell 21 included in the semiconductor device 10 shown in FIG. 3A.
- the memory cell 21 of this configuration differs from the memory cell 21 shown in FIG. 1B in that it has a capacitance 51 in addition to the wiring 36 described above.
- one electrode of the capacitor 51 is electrically connected to the other of the source or drain of the transistor 42 and the gate of the transistor 41.
- the other electrode of the capacitor 51 is electrically connected to the wiring 36.
- the node to which the gate of the transistor 41, the other of the source or drain of the transistor 42, and one electrode of the capacitor 51 are electrically connected is referred to as node N.
- the description of the memory cell 21 shown in FIG. 1C can be referred to.
- the memory cell 21 shown in FIG. 3B can perform data writing, data retention, and data reading in the same manner as the memory cell 21 shown in FIG. 1C.
- a constant potential i.e., GND (ground potential) or a low potential, is always applied to the wiring 36, just like the wiring 35.
- FIG. 3C is a modified example of the memory cell 21 shown in FIG. 3B, and differs from the memory cell 21 shown in FIG. 3B in that it has a transistor 44.
- one of the source and drain of the transistor 44 is electrically connected to the wiring 35.
- the other of the source and drain of the transistor 44 is electrically connected to the other electrode of the capacitor 51.
- the gate of the transistor 44 is electrically connected to the gate of the transistor 41 and one electrode of the capacitor 51.
- the memory cell 21 shown in FIG. 3C can be used for data writing, data retention, and data reading in the same manner as the memory cell 21 shown in FIG. 3B.
- the same constant potential as that of the wiring 35 i.e., GND (ground potential) or a low potential, is always applied to the wiring 36.
- the memory cells 21 shown in FIG. 2B and FIG. 3B are both 3Tr1C type memory cells consisting of three transistors and one capacitor.
- the memory cell 21 shown in FIG. 3C is a 4Tr1C type memory cell consisting of four transistors and one capacitor. Each transistor in these memory cells may be an OS transistor or a Si transistor.
- NOSRAM Nonvolatile Oxide Semiconductor Random Access Memory
- an OS transistor has an extremely small off-state current. Therefore, by using an OS transistor as the transistor 42 included in each of the memory cells 21 shown in Figures 1C, 2A, 2B, 3B, and 3C of one embodiment of the present invention, the charge stored in the node N can be held for a long period of time. Since data written to the memory cell 21 can be held for a long period of time, the frequency of refresh operations (rewriting data to the memory cell 21) can be reduced. Therefore, the power consumption of the semiconductor device 10 can be reduced.
- FIG. 4A is a plan view showing a configuration example of a portion of a semiconductor device 10, which is a semiconductor device according to one embodiment of the present invention.
- FIG. 4A includes a configuration example of a memory cell 21 shown in FIG. 1C.
- some elements such as an insulating layer are omitted for clarity. Some elements are also omitted in the plan views shown later.
- FIG. 4B is a cross-sectional view taken along dashed line A1-A2 shown in FIG. 4A
- FIG. 4C is a cross-sectional view taken along dashed line A3-A4 shown in FIG. 4A.
- a semiconductor device has an insulating layer 101 on a substrate (not shown) and a memory cell 21 on the insulating layer 101.
- the memory cell 21 has a transistor 43, a transistor 41 on the transistor 43, and a transistor 42 on the transistor 41.
- a semiconductor device of one embodiment of the present invention has insulating layer 103c_1 on insulating layer 101, insulating layer 103c_2 on insulating layer 103c_1, insulating layer 107c on transistor 43, insulating layer 103c_1, and insulating layer 103c_2, insulating layer 103c_3 on insulating layer 107c, transistor 41 and insulating layer 103a on insulating layer 103c_3, insulating layer 107a on transistor 41 and insulating layer 103a, insulating layer 131 on insulating layer 107a, transistor 42 and insulating layer 103b on transistor 41 and insulating layer 131, and insulating layer 107b on transistor 42 and insulating layer 103b.
- the insulating layer 101, the insulating layer 103c_1, the insulating layer 103c_2, the insulating layer 103a, the insulating layer 131, and the insulating layer 103b each function as an interlayer insulating layer and are planarized. Note that the insulating layers that function as interlayer insulating layers do not have to be planarized.
- Transistor 43 has conductive layer 111c, conductive layer 111a, semiconductor layer 113c, insulating layer 105c, and conductive layer 115c.
- the conductive layer 111c functions as one of the source electrode or drain electrode of the transistor 43, and functions as the wiring 33R.
- the conductive layer 111a functions as the other of the source electrode or drain electrode of the transistor 43.
- the insulating layer 105c functions as the gate insulating layer of the transistor 43.
- the conductive layer 115c functions as the gate electrode of the transistor 43, and functions as the wiring 31R.
- the conductive layer 111c that functions as the wiring 33R has a region that extends in the Y direction.
- the conductive layer 115c that functions as the wiring 31R has a region that extends in the X direction.
- the conductive layer 111c is provided on the insulating layer 101, the insulating layer 103c_1 is provided on the insulating layer 101 and on the conductive layer 111c, the conductive layer 115c is provided on the insulating layer 103c_1, and the insulating layer 103c_2 is provided on the insulating layer 103c_1 and on the conductive layer 115c.
- the insulating layer 103c_1, the conductive layer 115c, and the insulating layer 103c_2 have an opening 121c that reaches the conductive layer 111c.
- FIG. 4A shows an example in which the shape of the opening 121c is circular in a plan view.
- the top surface shape of the opening 121c By making the top surface shape of the opening 121c circular, the processing accuracy when forming the opening 121c can be improved, and the opening 121c of a fine size can be formed.
- the top surface shape of the opening 121c may be, for example, a polygon such as an ellipse or a rectangle.
- the insulating layer 105c which functions as a gate insulating layer for the transistor 43, is provided in the opening 121c so as to have an area in contact with a portion of the upper surface of the conductive layer 111c, the side of the insulating layer 103c_1, the side of the conductive layer 115c, and the side of the insulating layer 103c_2.
- the semiconductor layer 113c is provided so as to cover the opening 121c via the insulating layer 105c and have a region located inside the opening 121c.
- the upper end of the insulating layer 105c has a curved shape.
- the semiconductor layer 113c has a region in contact with the upper surface of the insulating layer 103c_2, a region in contact with the curved portion of the insulating layer 105c, a region in contact with the side of the insulating layer 105c, and a region in contact with the upper surface of the conductive layer 111c.
- the semiconductor layer 113c has a shape along the upper surface of the insulating layer 103c_2, the curved portion of the insulating layer 105c, the side of the insulating layer 105c, and the upper surface of the conductive layer 111c. As a result, the semiconductor layer 113c has a recess at a position overlapping the opening 121c. A layer 114 is provided in the recess so as to fill it. The layer 114 has the function of filling the recess and flattening the upper surface. However, even if the recess exists, if it does not affect the coverage of the upper layer to be formed later, or if the recess itself is not formed, there is no need to provide layer 114.
- the semiconductor layer 113c is shown as having a single-layer structure in FIG. 4B and FIG. 4C, one embodiment of the present invention is not limited to this.
- the semiconductor layer 113c may have a stacked structure of two or more layers.
- the insulating layer 107c is provided so as to cover the side surface at the end of the semiconductor layer 113c and the upper surface of the insulating layer 103c_2.
- the insulating layer 107c has a function of suppressing the diffusion of impurities into the transistor 43, for example, the function of suppressing diffusion into the semiconductor layer 113c.
- the insulating layer 103c_3 is provided on the insulating layer 107c. It is preferable that the height of the uppermost surfaces of the semiconductor layer 113c, the insulating layer 107c, and the insulating layer 103c_3 is approximately the same with respect to the substrate surface.
- the insulating layer 107c and the film thickness of the semiconductor layer 113c are approximately the same (i.e., when the height of the upper surface of the insulating layer 107c and the height of the uppermost surface of the semiconductor layer 113c are approximately the same), the insulating layer 103c_3 does not need to be provided.
- the conductive layer 111a which functions as the other of the source electrode or drain electrode of the transistor 43, is provided in contact with the top surface of the semiconductor layer 113c, the top surface of the layer 114, the top surface of the insulating layer 107c, and the top surface of the insulating layer 103c_3.
- the conductive layer 111a is provided so as to have an area overlapping with the conductive layer 111c, which functions as one of the source electrode or drain electrode of the transistor 43.
- the end of the conductive layer 111a is preferably roughly aligned with the end of the semiconductor layer 113c or is preferably located outside the end of the semiconductor layer 113c. This increases the contact area between the conductive layer 111a and the semiconductor layer 113c, thereby reducing the contact resistance between the conductive layer 111a and the semiconductor layer 113c.
- transistor 43 a source electrode, a drain electrode, and a gate electrode are provided overlapping each other at different heights with respect to the substrate surface.
- the gate electrode is provided sandwiched between the source electrode and the drain electrode. Therefore, in transistor 43, the channel length direction corresponds to the direction along the side surface of insulating layer 105c in a cross-sectional view, and a drain current flows in this direction.
- the channel length of the transistor 43 can be controlled by adjusting the film thickness of the layers (insulating layer 103c_1, conductive layer 115c, and insulating layer 103c_2) located between the source electrode and the drain electrode in a cross-sectional view. Therefore, the channel length of the transistor 43 can be made smaller than the limit resolution of the exposure device. In addition, the area occupied by the transistor in a planar view can be made smaller than that of a transistor having a structure in which the source electrode and the drain electrode are provided on the same plane.
- the gate electrode (conductive layer 115c) is provided surrounding the opening 121c (semiconductor layer 113c and insulating layer 105c) in a plan view. Therefore, the entire region of the semiconductor layer 113c in the opening 121c that faces the conductive layer 115c via the insulating layer 105c can be used as the channel formation region of the transistor 43.
- the channel width direction of the transistor 43 is parallel to the XY plane, and the channel width of the transistor 43 corresponds to the perimeter length of the opening 121c in FIG. 4A.
- Transistor 41 has conductive layer 111a, conductive layer 112a, semiconductor layer 113a, insulating layer 105a, and conductive layer 115a.
- the conductive layer 111a functions as one of the source electrode or drain electrode of the transistor 41.
- the conductive layer 112a functions as the other of the source electrode or drain electrode of the transistor 41, and functions as wiring 35.
- the insulating layer 105a functions as the gate insulating layer of the transistor 41.
- the conductive layer 115a functions as the gate electrode of the transistor 41.
- the conductive layer 112a, which functions as wiring 35, has a region extending in the Y direction.
- the conductive layer 111a also functions as the other of the source electrode or drain electrode of the transistor 43. Therefore, in the semiconductor device shown in Figures 4A to 4C, the conductive layer 111a functions as the other of the source electrode or drain electrode of the transistor 43 and as one of the source electrode or drain electrode of the transistor 41.
- a conductive layer 111a is provided on semiconductor layer 113c, layer 114, insulating layer 107c, and insulating layer 103c_3, an insulating layer 103a is provided on insulating layer 103c_3 and conductive layer 111a, and a conductive layer 112a is provided on insulating layer 103a.
- the conductive layer 111a and the conductive layer 112a have an overlapping region with the insulating layer 103a interposed therebetween.
- the insulating layer 103a and the conductive layer 112a have an opening 121a that reaches the conductive layer 111a.
- FIGS. 4A and 4B show an example in which the side end of the conductive layer 111a is located outside the side end of the conductive layer 112a that does not face the opening 121a in the X direction, that is, the side end of the conductive layer 112a that does not face the opening 121a overlaps with the conductive layer 111a, and the side end of the conductive layer 111a does not overlap with the conductive layer 112a, but one aspect of the present invention is not limited to this.
- the side end of the conductive layer 111a may be located inside the side end of the conductive layer 112a that does not face the opening 121a.
- FIG. 4(A) shows an example in which the shape of the opening 121a is circular in a plan view.
- the processing precision when forming the opening 121a can be improved, and the opening 121a can be formed with a fine size.
- the top surface shape of the opening 121a may also be polygonal, such as an ellipse or a rectangle.
- the semiconductor layer 113a is provided so as to cover the opening 121a and have a region located inside the opening 121a.
- the semiconductor layer 113a has a region in contact with the upper surface of the conductive layer 112a, a region in contact with the side of the conductive layer 112a, a region in contact with the side of the insulating layer 103a, and a region in contact with the upper surface of the conductive layer 111a.
- the semiconductor layer 113a has a shape that follows the upper surface of the conductive layer 112a, the side of the conductive layer 112a, the side of the insulating layer 103a, and the upper surface of the conductive layer 111a. As a result, the semiconductor layer 113a has a recess at a position that overlaps with the opening 121a.
- the semiconductor layer 113a preferably covers the side end of the conductive layer 112a on the opening 121a side.
- Figs. 4B and 4C show a configuration in which the side end of the semiconductor layer 113a is located on the conductive layer 112a. It can also be said that the lower end of the semiconductor layer 113a is in contact with the upper surface of the conductive layer 112a.
- Figs. 4A to 4C show an example in which the side end of the semiconductor layer 113a is located inside the side end of the conductive layer 112a that does not face the opening 121a, that is, the entire semiconductor layer 113a overlaps with the conductive layer 112a or the opening 121a.
- Figs. 4A to 4C show an example in which the side end of the semiconductor layer 113a is located inside the side end of the conductive layer 111a, that is, the entire semiconductor layer 113a overlaps with the conductive layer 111a.
- the upper end refers to the uppermost part of the side end
- the lower end refers to the lowermost part of the side end.
- the upper end and the lower end are each part of the side end.
- the semiconductor layer 113a is shown as a single-layer structure in FIG. 4B and FIG. 4C, one embodiment of the present invention is not limited to this.
- the semiconductor layer 113a may have a stacked structure of two or more layers.
- the insulating layer 105a which functions as a gate insulating layer of the transistor 41, is provided so as to cover the opening 121a and have a region located inside the opening 121a.
- the insulating layer 105a is provided on the semiconductor layer 113a, the conductive layer 112a, and the insulating layer 103a.
- the insulating layer 105a has a region in contact with the upper surface of the semiconductor layer 113a, a region in contact with the side of the semiconductor layer 113a, a region in contact with the upper surface of the conductive layer 112a, a region in contact with the side of the conductive layer 112a, and a region in contact with the upper surface of the insulating layer 103a.
- the insulating layer 105a has a shape that follows the upper surface of the semiconductor layer 113a, the side of the semiconductor layer 113a, the upper surface of the conductive layer 112a, the side of the conductive layer 112a, and the upper surface of the insulating layer 103a. As a result, the insulating layer 105a has a recess at a position that overlaps with the opening 121a.
- the conductive layer 115a which functions as the gate electrode of the transistor 41, is provided on the insulating layer 105a and has a region in contact with the top surface of the insulating layer 105a.
- the conductive layer 115a has a region that overlaps with the semiconductor layer 113a via the insulating layer 105a.
- the semiconductor layer 113a can be configured to cover the side and bottom surfaces of the conductive layer 115a via the insulating layer 105a inside the opening 121a.
- the insulating layer 105a has a region in contact with the side surface of the semiconductor layer 113a, a region in contact with the top surface of the recess of the semiconductor layer 113a, a region in contact with the side surface of the conductive layer 115a, and a region in contact with the bottom surface of the conductive layer 115a.
- the transistor 41 shown in FIG. 4B and FIG. 4C is a transistor in which a semiconductor layer, a gate insulating layer, and a gate electrode are provided inside an opening formed in an interlayer insulating layer.
- the transistor 41 is a transistor in which the semiconductor layer is provided so as to surround the gate electrode via the gate insulating layer in a plan view. This allows the channel length direction of the transistor 41 to be a direction along the side surface of the insulating layer 103a in the opening 121a in a cross-sectional view. Therefore, the channel length is not affected by the performance of the exposure device used to manufacture the transistor 41, and the channel length can be made smaller than the limit resolution of the exposure device. Therefore, the transistor 41 can be miniaturized.
- FIG. 4A shows an example in which the entire opening 121a has a region overlapping with the conductive layer 111a, the semiconductor layer 113a, and the conductive layer 115a, but a part of the opening 121a does not have to overlap with at least one of the conductive layer 111a, the semiconductor layer 113a, and the conductive layer 115a.
- Transistor 41 is a so-called top-gate type transistor that has a gate electrode above semiconductor layer 113a. Furthermore, since the bottom surface of semiconductor layer 113a (the surface on the insulating layer 101 side) is in contact with the source electrode and the drain electrode, it can be said to be a TGBC (Top Gate Bottom Contact) type transistor.
- TGBC Top Gate Bottom Contact
- a portion of the insulating layer 105a is located outside the opening 121a, that is, on the conductive layer 112a and on the insulating layer 103a. At this time, it is preferable that the insulating layer 105a covers the side end portion of the semiconductor layer 113a. This can prevent the conductive layer 115a and the semiconductor layer 113a from shorting out. It is also preferable that the insulating layer 105a covers the side end portion of the conductive layer 112a. This can prevent the conductive layer 115a and the conductive layer 112a from shorting out.
- a portion of the conductive layer 115a is located outside the opening 121a, that is, on the conductive layer 112a and on the insulating layer 103a.
- Figures 4B and 4C, etc. show an example in which the side end of the conductive layer 115a is located inside the side end of the semiconductor layer 113a, this is not limited thereto.
- the side end of the conductive layer 115a may be located outside the side end of the semiconductor layer 113a.
- Insulating layer 107a is provided in contact with the upper surface of insulating layer 105a and the side surface of conductive layer 115a. Insulating layer 131 is provided on insulating layer 107a. The upper surface of conductive layer 115a, the top surface of insulating layer 107a, and the upper surface of insulating layer 131 are all roughly the same height relative to the substrate surface.
- the insulating layer 107a has a function of suppressing the diffusion of impurities into the transistor 41, for example, into the semiconductor layer 113a. As described above, the insulating layer 131 functions as an interlayer insulating layer.
- Transistor 42 has conductive layer 111b, conductive layer 112b, semiconductor layer 113b, insulating layer 105b, and conductive layer 115b.
- the conductive layer 111b functions as one of the source electrode or drain electrode of the transistor 42.
- the conductive layer 112b functions as the other of the source electrode or drain electrode of the transistor 42, and functions as the wiring 33W.
- the insulating layer 105b functions as the gate insulating layer of the transistor 42.
- the conductive layer 115b functions as the gate electrode of the transistor 42, and functions as the wiring 31W.
- the conductive layer 112b that functions as the wiring 33W has a region that extends in the Y direction.
- the conductive layer 115b that functions as the wiring 31W has a region that extends in the X direction.
- the conductive layer 111b also functions as the other of the source electrode or drain electrode of the transistor 41. Therefore, in the semiconductor device shown in Figures 4A to 4C, the conductive layer 111b functions as the other of the source electrode or drain electrode of the transistor 41 and as one of the source electrode or drain electrode of the transistor 42.
- a conductive layer 111b is provided on the conductive layer 115a, on the insulating layer 107a, and on the insulating layer 131.
- the conductive layer 111b has at least a region in contact with the upper surface of the conductive layer 115a.
- An insulating layer 103b is provided on the insulating layer 131 and on the conductive layer 111b.
- a conductive layer 112b is provided on the insulating layer 103b.
- the conductive layer 111b and the conductive layer 112b have a region where they overlap with each other via the insulating layer 103b.
- the insulating layer 103b and the conductive layer 112b have an opening 121b that reaches the conductive layer 111b.
- FIG. 4A shows an example in which the shape of the opening 121b is circular in a plan view. Note that the opening 121b can have the same shape as the opening 121a.
- the configuration of the transistor 42 can be the same as that of the transistor 41 described above.
- the description of the configuration of the transistor 42 can be made by referring to the description of the configuration of the transistor 41, by replacing the transistor 41, the insulating layer 103a, the insulating layer 105a, the conductive layer 111a, the conductive layer 112a, the semiconductor layer 113a, and the conductive layer 115a with the transistor 42, the insulating layer 103b, the insulating layer 105b, the conductive layer 111b, the conductive layer 112b, the semiconductor layer 113b, and the conductive layer 115b, respectively, and making appropriate necessary modifications.
- insulating layer 103a, insulating layer 103b, insulating layer 103c_1, insulating layer 103c_2, insulating layer 103c_3, etc. may be collectively referred to as insulating layer 103.
- Insulating layer 105a, insulating layer 105b, and insulating layer 105c may be collectively referred to as insulating layer 105.
- Insulating layer 107a, insulating layer 107b, and insulating layer 107c may be collectively referred to as insulating layer 107.
- Conductive layer 111a, conductive layer 111b, and conductive layer 111c may be collectively referred to as conductive layer 111.
- Conductive layer 112a and conductive layer 112b may be collectively referred to as conductive layer 112.
- Semiconductor layer 113a, semiconductor layer 113b, and semiconductor layer 113c may be collectively referred to as semiconductor layer 113.
- the conductive layers 115a, 115b, and 115c may be collectively referred to as the conductive layers 115.
- the openings 121a, 121b, and 121c may be collectively referred to as the openings 121.
- An insulating layer 107b is provided on the conductive layer 115b and on the insulating layer 105b.
- the insulating layer 107b can be provided so as to cover the upper surface and side surfaces of the conductive layer 115b.
- the insulating layer 107b has a function of suppressing the diffusion of impurities into the transistor 42, and for example, has a function of suppressing the diffusion of impurities into the semiconductor layer 113b.
- the transistor 43, the transistor 41, and the transistor 42 are stacked in this order.
- the transistor 43 is provided so that the source electrode, the drain electrode, and the gate electrode have overlapping regions at different heights with respect to the substrate surface, and the gate insulating layer and the semiconductor layer are provided so that the channel length direction is formed along the height direction.
- the transistors 41 and 42 are provided with the semiconductor layer, the gate insulating layer, and the gate electrode inside an opening formed in an interlayer insulating layer, and one of the source electrode or the drain electrode is provided under the opening, and the other of the source electrode or the drain electrode is provided on the interlayer insulating layer. This makes it possible to reduce the area occupied by the memory cell 21 in a plan view. Therefore, the memory cell can be miniaturized and highly integrated. Therefore, according to one embodiment of the present invention, a semiconductor device capable of miniaturization and high definition can be provided.
- each layer may not be clearly visible.
- the boundary between two insulating layers that contact each other may not be clearly visible.
- the boundary between two conductive layers that contact each other may not be clearly visible.
- the boundary between two semiconductor layers that contact each other may not be clearly visible.
- FIG. 5A to 5C show a configuration example of a semiconductor device 10 according to one embodiment of the present invention, which is different from that shown in Fig. 4A to 4C.
- Fig. 5A is a plan view showing a configuration example of a part of the semiconductor device 10.
- Fig. 5B is a cross-sectional view taken along dashed line A1-A2 shown in Fig. 5A
- Fig. 5C is a cross-sectional view taken along dashed line A3-A4 shown in Fig. 5A.
- the semiconductor device 10 shown in Figures 5A to 5C differs from the semiconductor device 10 shown in Figures 4A to 4C in the configuration of the transistor 43.
- the transistor 43 of the semiconductor device 10 shown in Figures 5A to 5C has a conductive layer 111c, a conductive layer 111a, a semiconductor layer 113c, an insulating layer 105c, and a conductive layer 115c.
- the conductive layer 111c functions as one of the source electrode or drain electrode of the transistor 43, and functions as the wiring 33R.
- the conductive layer 111a functions as the other of the source electrode or drain electrode of the transistor 43.
- the insulating layer 105c functions as the gate insulating layer of the transistor 43.
- the conductive layer 115c functions as the gate electrode of the transistor 43, and functions as the wiring 31R.
- the conductive layer 111c that functions as the wiring 33R has a region that extends in the Y direction.
- the conductive layer 115c that functions as the wiring 31R has a region that extends in the X direction.
- a conductive layer 111c is provided on the insulating layer 101, an insulating layer 105c is provided on the insulating layer 101 and on the conductive layer 111c, a conductive layer 115c is provided on the insulating layer 105c, and an insulating layer 103c is provided on the insulating layer 105c and on the conductive layer 115c.
- the semiconductor layer 113c is provided in a columnar shape on the conductive layer 111c. Note that, although Figure 5A shows an example in which the shape of the semiconductor layer 113c is circular in a plan view, this is not the only possible shape.
- the top surface shape of the semiconductor layer 113c may be, for example, a polygon such as an ellipse or a rectangle.
- the insulating layer 105c which functions as a gate insulating layer for the transistor 43, has a region in contact with the side of the semiconductor layer 113c, the side and bottom of the conductive layer 115c, the top and side of the conductive layer 111c, and the side of the insulating layer 103c.
- the semiconductor layer 113c and the conductive layer 115c are provided opposite each other via the insulating layer 105c in a cross-sectional view.
- the conductive layer 115c which functions as the gate electrode of the transistor 43, is provided to cover the columnar semiconductor layer 113c via the insulating layer 105c.
- a gate electric field an electric field from the conductive layer 115c
- the insulating layer 103c is provided so as to have an area in contact with the side surface of the conductive layer 115c, the top surface of the conductive layer 115c, the top surface of the insulating layer 105c, and the side surface of the insulating layer 105c.
- top surface of semiconductor layer 113c, the top surface of insulating layer 105c, and the top surface of insulating layer 103c are each roughly the same height relative to the substrate surface.
- the conductive layer 111a which functions as the other of the source electrode or drain electrode of the transistor 43, is provided in contact with the top surface of the semiconductor layer 113c, the top surface of the insulating layer 105c, and the top surface of the insulating layer 103c.
- the conductive layer 111a is provided so as to have an area overlapping with the conductive layer 111c, which functions as one of the source electrode or drain electrode of the transistor 43.
- the end of the conductive layer 111a is preferably roughly aligned with the end of the semiconductor layer 113c or is preferably located outside the end of the semiconductor layer 113c. This increases the contact area between the conductive layer 111a and the semiconductor layer 113c, thereby reducing the contact resistance between the conductive layer 111a and the semiconductor layer 113c.
- the transistor 43 shown in Figures 5A to 5C has a source electrode, a drain electrode, and a gate electrode that are overlapped at different heights relative to the substrate surface.
- the gate electrode is sandwiched between the source electrode and the drain electrode. Therefore, in the transistor 43, the channel length direction corresponds to the direction along the side surface of the insulating layer 105c in a cross-sectional view, and the drain current flows in this direction.
- the channel length of the transistor 43 can be controlled by adjusting the film thickness of the semiconductor layer 113c located between the source electrode and the drain electrode in a cross-sectional view. Therefore, the channel length of the transistor 43 can be made smaller than the limit resolution of the exposure device. In addition, the area occupied by the transistor in a plan view can be made smaller than that of a transistor having a structure in which the source electrode and the drain electrode are provided on the same plane.
- the gate electrode (conductive layer 115c) is provided to surround the semiconductor layer 113c in a plan view. Therefore, the entire region of the semiconductor layer 113c that faces the conductive layer 115c via the insulating layer 105c can be used as the channel formation region of the transistor 43.
- the channel width direction of the transistor 43 is parallel to the XY plane, and the channel width of the transistor 43 corresponds to the perimeter length of the semiconductor layer 113c in Figure 5A.
- the transistor 43 shown in Figures 4A to 4C has a structure in which the semiconductor layer 113c is provided so as to cover an opening provided in an insulating layer, whereas the transistor 43 shown in Figures 5A to 5C has a structure in which the semiconductor layer 113c is provided in a columnar shape. Therefore, the transistor 43 having the structure shown in Figures 5A to 5C can be said to be a FIN transistor. In this way, the transistor 43 included in the semiconductor device 10 of one embodiment of the present invention can have various structures.
- FIG. 6A is an enlarged view of transistor 42 shown in FIG. 4C and its vicinity.
- FIG. 6B shows a cross-sectional view of the transistor shown in FIG. 6A cut in the XY plane so as to include semiconductor layer 113 and conductive layer 112.
- the configurations shown in FIGS. 6A and 6B can be applied not only to transistor 42 but also to transistor 41.
- the semiconductor layer 113 has a region 113i and regions 113na and 113nb that are arranged to sandwich the region 113i.
- Region 113na is a region in contact with conductive layer 111 of semiconductor layer 113. At least a portion of region 113na functions as one of the source region or drain region of the transistor.
- Region 113nb is a region in contact with conductive layer 112 of semiconductor layer 113. At least a portion of region 113nb functions as the other of the source region or drain region of the transistor.
- conductive layer 112 contacts the entire outer periphery of semiconductor layer 113.
- the other of the source region or drain region of the transistor can be formed on the entire outer periphery of a portion of semiconductor layer 113 that is formed in the same layer as conductive layer 112.
- Region 113i is a region between regions 113na and 113nb of the semiconductor layer 113. At least a part of region 113i functions as a channel formation region of the transistor. In other words, the channel formation region of the transistor is located in the region of the semiconductor layer 113 between the conductive layer 111 and the conductive layer 112. It can also be said that the channel formation region of the transistor is located in the region of the semiconductor layer 113 that is in contact with the insulating layer 103 or in a region in the vicinity of the region.
- the channel length of a transistor is the distance between the source region and the drain region. In other words, it can be said that the channel length of a transistor is determined by the thickness of the insulating layer 103 on the conductive layer 111.
- the channel length L of a transistor is indicated by a solid double-headed arrow. In a cross-sectional view, the channel length L is the distance between the end of the region where the semiconductor layer 113 and the conductive layer 111 contact, and the end of the region where the semiconductor layer 113 and the conductive layer 112 contact. In other words, the channel length L corresponds to the length of the side of the insulating layer 103 on the opening 121 side in a cross-sectional view.
- the channel length is set by the exposure limit of photolithography, but in the present invention, the channel length can be set by the film thickness of the insulating layer 103. Therefore, the channel length of the transistor can be made to be a very fine structure below the exposure limit of photolithography (for example, 1 nm to 60 nm, 1 nm to 50 nm, 1 nm to 40 nm, 1 nm to 30 nm, 1 nm to 20 nm, 1 nm to 10 nm, or 5 nm to 10 nm). This increases the on-current of the transistor, improving the frequency characteristics. Therefore, the read speed and write speed of the memory cell can be improved, and a semiconductor device with high operating speed can be provided.
- the exposure limit of photolithography for example, 1 nm to 60 nm, 1 nm to 50 nm, 1 nm to 40 nm, 1 nm to 30 nm, 1 nm to 20 nm, 1 nm to 10 n
- OS transistors have higher resistance to short channel effects than Si transistors.
- a transistor having the structure shown in FIG. 6A and FIG. 6B can have a shorter channel length than a planar transistor. For this reason, when a transistor has the structure shown in FIG. 6A and FIG. 6B, for example, it is preferable to use a metal oxide for the semiconductor layer 113. Note that a material other than a metal oxide, such as silicon, may be used for the semiconductor layer 113.
- a channel formation region, a source region, and a drain region can be formed in the opening 121. This allows the area occupied by the transistor to be reduced compared to a planar type transistor in which the channel formation region, the source region, and the drain region are provided separately on the XY plane. This allows the semiconductor device to be highly integrated, and therefore the memory capacity per unit area can be increased.
- the semiconductor layer 113, the insulating layer 105, and the conductive layer 115 are arranged concentrically. Therefore, the side of the conductive layer 115 arranged at the center faces the side of the semiconductor layer 113 through the insulating layer 105. That is, in a plan view, the entire inner circumference of the semiconductor layer 113 becomes the channel formation region.
- the channel width of the transistor is determined by the outer periphery length of the semiconductor layer 113. That is, it can be said that the channel width of the transistor is determined by the size of the maximum width of the opening 121 (the diameter when the opening 121 is circular in a plan view).
- the maximum width D of the opening 121 is indicated by a double-headed arrow of a two-dot chain line.
- the channel width W of the transistor is indicated by a double-dot chain line of a one-dot chain line.
- the maximum width D of the opening 121 is preferably, for example, 5 nm to 100 nm, 10 nm to 60 nm, 20 nm to 50 nm, 20 nm to 40 nm, or 20 nm to 30 nm.
- the maximum width D of the opening 121 corresponds to the diameter of the opening 121, and the channel width W can be calculated as "D x ⁇ ".
- the channel length L of the transistor is preferably smaller than at least the channel width W of the transistor.
- the channel length L of the transistor according to one embodiment of the present invention is 0.1 to 0.99 times, preferably 0.5 to 0.8 times, the channel width W of the transistor.
- the semiconductor layer 113 the insulating layer 105, and the conductive layer 115 in a concentric manner, the distance between the conductive layer 115 and the semiconductor layer 113 becomes approximately uniform. Therefore, a gate electric field can be applied approximately uniformly to the semiconductor layer 113.
- the sidewalls of the opening 121 are preferably perpendicular to the top surface of the conductive layer 111, for example. This configuration allows the semiconductor device to be miniaturized or highly integrated.
- the sidewalls of the opening 121 may be tapered.
- a metal oxide described in the section [Metal oxide] below can be used as a single layer or a stacked layer for the semiconductor layer 113.
- a material such as silicon described in the section [Other semiconductor materials] below can be used as a single layer or a stacked layer for the semiconductor layer 113.
- the composition close thereto includes a range of ⁇ 30% of the desired atomic ratio. It is also preferable to use gallium as the element M.
- the above atomic ratio is not limited to the atomic ratio of the formed metal oxide film, but may be the atomic ratio of the sputtering target used to form the metal oxide film.
- the composition of the metal oxide used in the semiconductor layer 113 can be analyzed using, for example, energy dispersive X-ray spectrometry (EDX), X-ray photoelectron spectrometry (XPS), inductively coupled plasma mass spectrometry (ICP-MS), or inductively coupled plasma-atomic emission spectrometry (ICP-AES).
- EDX energy dispersive X-ray spectrometry
- XPS X-ray photoelectron spectrometry
- ICP-MS inductively coupled plasma mass spectrometry
- ICP-AES inductively coupled plasma-atomic emission spectrometry
- a combination of these techniques may be used for the analysis.
- the actual content may differ from the content obtained by analysis due to the influence of analytical accuracy. For example, if the content of element M is low, the content of element M obtained by analysis may be lower than the actual content.
- the atomic layer deposition (ALD) method can be suitably used to form metal oxides.
- the metal oxide may be formed by sputtering or chemical vapor deposition (CVD).
- the composition of the formed metal oxide may differ from the composition of the sputtering target.
- the zinc content in the formed metal oxide may decrease to about 50% compared to the sputtering target.
- the metal oxide used in the semiconductor layer 113 is preferably crystalline.
- crystalline oxide semiconductors include C-Axis Aligned Crystalline Oxide Semiconductor (CAAC-OS), nanocrystalline oxide semiconductor (nc-OS), polycrystalline oxide semiconductors, and single-crystalline oxide semiconductors. It is preferable to use CAAC-OS or nc-OS as the semiconductor layer 113, and it is particularly preferable to use CAAC-OS.
- CAAC-OS preferably has multiple layered crystal regions with the c-axis oriented in the normal direction to the surface on which it is formed.
- the semiconductor layer 113 preferably has layered crystals that are approximately parallel to the sidewall of the opening 121, particularly to the side surface of the insulating layer 103. With this configuration, the layered crystals of the semiconductor layer 113 are formed approximately parallel to the channel length direction of the transistor, thereby increasing the on-current of the transistor.
- CAAC-OS is a metal oxide that has a highly crystalline and dense structure and has few impurities and defects (e.g., oxygen vacancies, etc.).
- the CAAC-OS can be made to have a more crystalline and dense structure. In this way, the density of the CAAC-OS can be further increased, thereby further reducing the diffusion of impurities or oxygen in the CAAC-OS.
- the semiconductor layer 113 by using a crystalline oxide such as CAAC-OS as the semiconductor layer 113, it is possible to suppress the extraction of oxygen from the semiconductor layer 113 by the source electrode or drain electrode. As a result, even when heat treatment is performed, it is possible to suppress the extraction of oxygen from the semiconductor layer 113, so that the transistor is stable against high temperatures (so-called thermal budget) in the manufacturing process.
- a crystalline oxide such as CAAC-OS
- the crystallinity of the semiconductor layer 113 can be analyzed, for example, by X-ray diffraction (XRD), a transmission electron microscope (TEM), or electron diffraction (ED). Alternatively, the analysis may be performed by combining a plurality of these techniques.
- XRD X-ray diffraction
- TEM transmission electron microscope
- ED electron diffraction
- the thickness of the semiconductor layer 113 is preferably, for example, 1 nm or more and 20 nm or less, 3 nm or more and 15 nm or less, 5 nm or more and 12 nm or less, or 5 nm or more and 10 nm or less.
- the semiconductor layer 113 may have a laminated structure of multiple oxide layers with different chemical compositions. For example, it may have a structure in which multiple types selected from the above metal oxides are appropriately laminated.
- the insulating layer 105 that functions as a gate insulating layer
- the insulators described in the section [Insulators] below can be used in a single layer or a stacked layer.
- silicon oxide or silicon oxynitride can be used as the insulating layer 105. Silicon oxide and silicon oxynitride are preferable because they are stable to heat.
- the insulating layer 105 may be made of a material with a high relative dielectric constant, so-called high-k material, as described in the section on [Insulator] below.
- high-k material a material with a high relative dielectric constant
- hafnium oxide or aluminum oxide may be used.
- the thickness of the insulating layer 105 is preferably 0.5 nm to 15 nm, more preferably 0.5 nm to 12 nm, and even more preferably 0.5 nm to 10 nm. It is preferable that at least a portion of the insulating layer 105 has a region with the above-mentioned thickness.
- the concentration of impurities such as water and hydrogen in the insulating layer 105 is reduced. This makes it possible to prevent impurities such as water and hydrogen from entering the channel formation region of the semiconductor layer 113.
- the insulating layer 105 is shown as a single layer in Figures 4B, 4C, and 6A, the present invention is not limited to this.
- the insulating layer 105 may have a laminated structure.
- the conductive layer 115 functioning as a gate electrode can be a single layer or a stack of conductors described in the section [Conductors] below.
- the conductive layer 115 can be a conductive material with high conductivity, such as tungsten, aluminum, or copper.
- the conductive layer 115 it is preferable to use a conductive material that is difficult to oxidize, or a conductive material that has a function of suppressing the diffusion of oxygen, as the conductive layer 115.
- the conductive material include a conductive material containing nitrogen (e.g., titanium nitride or tantalum nitride, etc.), and a conductive material containing oxygen (e.g., ruthenium oxide, etc.). This can suppress a decrease in the conductivity of the conductive layer 115.
- a semiconductor with high electrical conductivity, typified by polycrystalline silicon containing an impurity element such as phosphorus, or a silicide such as nickel silicide may be used as the conductive layer 115.
- the conductive layer 115 is shown as a single layer in Figures 4B, 4C, and 6A, the present invention is not limited to this.
- the conductive layer 115 may have a laminated structure.
- the conductive layer 111 may be a single layer or a stack of conductors described in the section [Conductor] described later. It is preferable to use a conductive material that is difficult to oxidize or a conductive material that has a function of suppressing the diffusion of oxygen as the conductive layer 111.
- a conductive material that is difficult to oxidize or a conductive material that has a function of suppressing the diffusion of oxygen as the conductive layer 111.
- titanium nitride or tantalum nitride may be used.
- a structure in which tantalum nitride is stacked on titanium nitride may be used. In this case, titanium nitride contacts the insulating layer 101, the insulating layer 103c, the insulating layer 131, etc., and tantalum nitride contacts the semiconductor layer 113.
- the insulating layer 101 can suppress excessive oxidation of the conductive layer 111.
- the insulating layer 103c can suppress excessive oxidation of the conductive layer 111.
- a structure in which tungsten is stacked on titanium nitride may be used as the conductive layer 111.
- the conductive layer 111 has a region in contact with the semiconductor layer 113, it is preferable to use a conductive material containing oxygen described in the section on [Conductor] described later.
- a conductive material containing oxygen as the conductive layer 111, the conductive layer 111 can maintain conductivity even if it absorbs oxygen.
- the conductive layer 111 for example, indium tin oxide (also referred to as ITO), indium tin oxide with added silicon (also referred to as ITSO), indium zinc oxide (also referred to as IZO (registered trademark)), or the like can be used in a single layer or a stacked layer.
- Figures 4B, 4C, and 6A show a configuration in which the upper surface of the conductive layer 111 is flat
- the present invention is not limited to this.
- a configuration in which a recess overlapping the opening 121 is formed on the upper surface of the conductive layer 111 may be used.
- the conductive layer 112 can be a single layer or a stack of conductors described in the section [Conductor] below.
- the conductive layer 112 can be a conductive material with high conductivity, such as tungsten, aluminum, or copper.
- the conductive layer 112 is preferably made of a conductive material that is difficult to oxidize or a conductive material that has a function of suppressing the diffusion of oxygen.
- a conductive material that is difficult to oxidize titanium nitride or tantalum nitride can be used. With such a structure, the conductive layer 112 can be prevented from being excessively oxidized by the semiconductor layer 113.
- the conductive layer 112 may be made of a semiconductor with high electrical conductivity, typified by polycrystalline silicon containing an impurity element such as phosphorus, or a silicide such as nickel silicide.
- a structure in which tungsten is laminated on titanium nitride may be used. By laminating tungsten on titanium nitride in this way, the conductivity of the conductive layer 112 can be improved.
- the first conductive layer may be formed using a conductive material with high conductivity
- the second conductive layer may be formed using a conductive material containing oxygen.
- a conductive material containing oxygen as the second conductive layer, the area of which in contact with the insulating layer 105 is larger than that of the first conductive layer, it is possible to prevent oxygen in the insulating layer 105 from diffusing into the first conductive layer of the conductive layer 112.
- the semiconductor layer 113 and the conductive layer 111 come into contact with each other, a metal compound or oxygen vacancy is formed in the semiconductor layer 113, and the resistance of the region 113na of the semiconductor layer 113 is reduced.
- the contact resistance between the semiconductor layer 113 and the conductive layer 111 is reduced.
- the resistance of the region 113nb of the semiconductor layer 113 is reduced. Therefore, the contact resistance between the semiconductor layer 113 and the conductive layer 112 can be reduced.
- the insulating layers 101, 103, and 131 which function as interlayer insulating layers, preferably have a low dielectric constant. By using a material with a low dielectric constant as the interlayer insulating layer, the parasitic capacitance that occurs between wirings can be reduced.
- insulators containing materials with a low dielectric constant as described in the [Insulator] section below, can be used in a single layer or stacked layers. Silicon oxide and silicon oxynitride are particularly preferred because they are thermally stable.
- the concentrations of impurities such as water and hydrogen in the insulating layers 101, 103, and 131 are reduced. This makes it possible to suppress the intrusion of impurities such as water and hydrogen into the channel formation region of the semiconductor layer 113.
- the insulating layer 103 disposed in the vicinity of the channel formation region of the semiconductor layer 113 preferably contains oxygen that is desorbed by heating (hereinafter, may be referred to as excess oxygen).
- excess oxygen oxygen that is desorbed by heating
- VOH oxygen vacancies in the semiconductor layer 113 and defects in which hydrogen has entered the oxygen vacancies
- an insulator having a function of capturing or fixing hydrogen as described in the section [Insulator] below, may be used. With such a structure, hydrogen in the semiconductor layer 113 can be captured or fixed, and the hydrogen concentration in the semiconductor layer 113 can be reduced.
- the insulating layer 103 magnesium oxide, aluminum oxide, or the like can be used.
- the insulating layer 103 is shown as a single layer in Figures 4B, 4C, and 6A, the present invention is not limited to this.
- the insulating layer 103 may have a laminated structure.
- the insulating layer 107 it is preferable to use an insulator having barrier properties against hydrogen, as described in the section on [Insulators] below. This makes it possible to suppress the diffusion of hydrogen from outside the transistor through the insulating layer 105 to the semiconductor layer 113. Silicon nitride films and silicon nitride oxide films each have the characteristics of releasing little impurities (e.g., water and hydrogen) from themselves and being difficult for oxygen and hydrogen to permeate, and therefore can be suitably used for the insulating layer 107.
- impurities e.g., water and hydrogen
- an insulator having a function of capturing hydrogen or fixing hydrogen as described in the section [Insulator] below, as the insulating layer 107.
- an insulator having a function of capturing hydrogen or fixing hydrogen as described in the section [Insulator] below.
- Magnesium oxide, aluminum oxide, hafnium oxide, or the like can be used as the insulating layer 107.
- a stacked film of aluminum oxide and silicon nitride on the aluminum oxide may be used as the insulating layer 107.
- the present invention is not limited to this.
- the insulating layer 107 or an insulating layer having a similar function or material to the insulating layer 107 may be formed on the side and bottom surfaces of the transistor, and the transistor may be surrounded by the insulating layer.
- the insulating layer 107 may be formed on the upper, side, and bottom surfaces of the transistor 43, the transistor 41, and the transistor 42, and the insulating layer 107 may surround the transistor 43, the transistor 41, and the transistor 42.
- impurities e.g., water, hydrogen, etc.
- Fig. 7A to 7C show a configuration example of a semiconductor device 10 according to one embodiment of the present invention, which is different from the configuration described above.
- Fig. 7A is a plan view showing a configuration example of a part of the semiconductor device 10.
- Fig. 7B is a cross-sectional view taken along dashed line A1-A2 shown in Fig. 7A
- Fig. 7C is a cross-sectional view taken along dashed line A3-A4 shown in Fig. 7A.
- the semiconductor device 10 shown in Figures 7A to 7C differs from the semiconductor device 10 shown in Figures 4A to 4C in that a conductive layer that functions as the other of the source electrode or drain electrode of transistor 43 and a conductive layer that functions as one of the source electrode or drain electrode of transistor 41 are provided independently, and the two conductive layers are connected by a conductive layer that functions as a plug.
- the conductive layer 112c functions as the other of the source electrode and the drain electrode.
- the conductive layer 112c can be made of any of the materials that can be used for the conductive layer 111 or the conductive layer 112 described above.
- the conductive layer 112c is provided in contact with the semiconductor layer 113c, the layer 114, the insulating layer 107c, and the upper surface of the insulating layer 103c_3, and has an area that overlaps with the conductive layer 111c.
- the insulating layer 103c_4 is provided in an area on the insulating layer 103c_3 that does not overlap with the conductive layer 112c.
- the upper surface of the conductive layer 112c and the upper surface of the insulating layer 103c_4 are each provided at approximately the same height relative to the substrate.
- An insulating layer 132 is provided on the conductive layer 112c and on the insulating layer 103c_4.
- An opening is provided in the insulating layer 132 in a region overlapping with the conductive layer 112c, and the conductive layer 118 is provided so as to fill the opening. It is preferable that the upper surface of the conductive layer 118 and the upper surface of the insulating layer 132 are approximately the same height with respect to the substrate.
- the upper surface of the conductive layer 112c is in contact with the lower surface of the conductive layer 118.
- the upper surface of the conductive layer 118 is in contact with the lower surface of the conductive layer 111a.
- the insulating layer 103c_4 and the insulating layer 132 each function as an interlayer insulating layer.
- the insulating layer 103c_4 and the insulating layer 132 can be made of the materials that can be used for the insulating layer 101, the insulating layer 103, and the insulating layer 131 described above.
- the conductive layer 118 also functions as a plug that electrically connects the conductive layer 112c, which functions as the other of the source electrode or drain electrode of the transistor 43, and the conductive layer 111a, which functions as one of the source electrode or drain electrode of the transistor 41.
- a conductive material with high conductivity that can be used for the conductive layer 115 described above can be used.
- a conductive material that is difficult to oxidize and can be used for the conductive layer 111, the conductive layer 112, and the conductive layer 115 described above, or a conductive material that has a function of suppressing oxygen diffusion may be provided in contact with the side surface of the insulating layer 132, and a conductive material with high conductivity may be provided inside the conductive material.
- Fig. 8A to 8C show a configuration example of a semiconductor device 10 according to one embodiment of the present invention, which is different from the configuration described above.
- Fig. 8A is a plan view showing a configuration example of a part of the semiconductor device 10.
- Fig. 8B is a cross-sectional view taken along dashed line A1-A2 shown in Fig. 8A
- Fig. 8C is a cross-sectional view taken along dashed line A3-A4 shown in Fig. 8A.
- the semiconductor device 10 shown in Figures 8A to 8C differs from the semiconductor device 10 shown in Figures 7A to 7C in that the conductive layer (conductive layer 112c) that functions as the other of the source electrode or drain electrode of transistor 43 and the conductive layer (conductive layer 111a) that functions as one of the source electrode or drain electrode of transistor 41 are directly connected without a plug (i.e., the upper surface of conductive layer 112c is in contact with the lower surface of conductive layer 111a).
- the semiconductor device 10 shown in Figures 8A to 8C has the above-mentioned configuration, and therefore the manufacturing process can be simplified compared to the semiconductor device 10 shown in Figures 7A to 7C.
- FIG. 9A to 9C show a configuration example of a semiconductor device 10 according to one embodiment of the present invention, which is different from the configuration described above.
- Fig. 9A is a plan view showing a configuration example of a part of the semiconductor device 10.
- Fig. 9B is a cross-sectional view taken along dashed line A1-A2 shown in Fig. 9A, and
- Fig. 9C is a cross-sectional view taken along dashed line A3-A4 shown in Fig. 9A.
- the semiconductor device 10 shown in Figures 9A to 9C differs from the semiconductor device 10 shown in Figures 4A to 4C in that it does not have a conductive layer 111a that functions as the other of the source electrode or drain electrode of the transistor 43 and one of the source electrode or drain electrode of the transistor 41.
- the lower surface of the semiconductor layer 113a of the transistor 41 (the surface on the transistor 43 side) is in direct contact with a portion of the upper surface of the semiconductor layer 113c of the transistor 43 and the upper surface of the layer 114.
- the semiconductor device 10 shown in Figures 9A to 9C has the above-mentioned configuration, and therefore the manufacturing process can be simplified compared to the semiconductor device 10 shown in Figures 4A to 4C.
- FIG. 10A to 10C show a configuration example of a semiconductor device 10 according to one embodiment of the present invention, which is different from the configuration described above.
- FIG. 10A is a plan view showing a configuration example of a part of the semiconductor device 10.
- Fig. 10B is a cross-sectional view taken along dashed line A1-A2 shown in Fig. 10A, and
- Fig. 10C is a cross-sectional view taken along dashed line A3-A4 shown in Fig. 10A.
- the semiconductor device 10 shown in Figures 10A to 10C differs from the semiconductor device 10 shown in Figures 9A to 9C in that the opening 121c of the transistor 43 and the opening 121a of the transistor 41 are not provided separately, but rather a single opening 126 is formed for the transistors 43 and 41 at the same time.
- an opening 126 reaching the conductive layer 111c is provided in the insulating layer 103c_1, the conductive layer 115c, the insulating layer 103a, and the conductive layer 112a.
- An insulating layer 105c is provided in contact with the side of the insulating layer 103c_1, the side of the conductive layer 115c, the side of the insulating layer 103a, and the side of the conductive layer 112a on the opening 126 side.
- a semiconductor layer 113a is provided so as to fill at least a part of the opening 126 through the insulating layer 105c.
- a conductive layer 115a is provided through the insulating layer 105a so as to fill the recess on the semiconductor layer 113a in the opening 126.
- the semiconductor device 10 shown in Figures 10A to 10C has the above-mentioned configuration, and therefore the manufacturing process can be simplified compared to the semiconductor device 10 shown in Figures 9A to 9C.
- FIG. 11A to 11C show a configuration example of a semiconductor device 10 according to one embodiment of the present invention, which is different from the configuration described above.
- FIG. 11A is a plan view showing a configuration example of a part of the semiconductor device 10.
- Fig. 11B is a cross-sectional view taken along dashed line A1-A2 shown in Fig. 11A, and
- Fig. 11C is a cross-sectional view taken along dashed line A3-A4 shown in Fig. 11A.
- the semiconductor device 10 shown in Figures 11A to 11C differs from the semiconductor device 10 shown in Figures 9A to 9C in that the semiconductor layer 113a of the transistor 41 is formed so as to fill a recess on the semiconductor layer 113c of the transistor 43.
- the semiconductor device 10 shown in Figures 11A to 11C has a configuration in which a semiconductor layer 113a of a transistor 41 is provided in the location where a layer 114 of a transistor 43 of the semiconductor device 10 shown in Figures 9A to 9C was provided.
- the semiconductor device 10 shown in Figures 11A to 11C has the above-mentioned configuration, and therefore the manufacturing process can be simplified compared to the semiconductor device 10 shown in Figures 9A to 9C.
- Fig. 12A to 12C show a configuration example of a semiconductor device 10 according to one embodiment of the present invention, which is different from the configuration described above.
- Fig. 12A is a plan view showing a configuration example of a part of the semiconductor device 10.
- Fig. 12B is a cross-sectional view taken along dashed line A1-A2 shown in Fig. 12A, and
- Fig. 12C is a cross-sectional view taken along dashed line A3-A4 shown in Fig. 12A.
- 12A to 12C is similar to the semiconductor device 10 shown in FIGS. 10A to 10C in that an opening 126 reaching the conductive layer 111c is provided in the insulating layer 103c_1, the conductive layer 115c, the insulating layer 103a, and the conductive layer 112a. However, it differs from the semiconductor device 10 shown in FIGS. 10A to 10C in that the bottom surface of the conductive layer 115a of the transistor 41 is located lower (closer to the conductive layer 111c) than the conductive layer 115c of the transistor 43.
- an insulating layer 105c is provided in contact with the side of the insulating layer 103c_1 on the opening 126 side, the side of the conductive layer 115c, the side of the insulating layer 103a, and the side of the conductive layer 112a.
- a semiconductor layer 113a is provided in contact with the top surface of the conductive layer 112a, the side of the insulating layer 105c, and the top surface of the conductive layer 111c.
- An insulating layer 105a is provided to cover the semiconductor layer 113a.
- a recess reflecting the shape of the opening 126 is formed on the semiconductor layer 113a and the insulating layer 105a.
- a conductive layer 115a is provided to fill the recess.
- the semiconductor device 10 shown in Figures 12A to 12C has the above-mentioned configuration, so that a region is formed in the semiconductor layer 113a that is sandwiched between the conductive layers 115a and 115c. This region is subject to both the electric field from the conductive layer 115a and the electric field from the conductive layer 115c. Therefore, the semiconductor device 10 shown in Figures 12A to 12C can improve the controllability of carriers in the semiconductor layer 113a compared to the semiconductor device 10 shown in Figures 10A to 10C.
- the semiconductor device of one embodiment of the present invention may have a memory cell having a capacitance as shown in FIG. 2B, FIG. 3B, and FIG. 3C.
- the following describes a configuration example of a semiconductor device having a capacitance of one embodiment of the present invention.
- FIG. 13A is a plan view showing a configuration example of a part of the semiconductor device 10.
- Fig. 16A is a cross-sectional view taken along dashed line A1-A2 shown in Fig. 13A
- Fig. 16B is a cross-sectional view taken along dashed line A3-A4 shown in Fig. 13A.
- the semiconductor device 10 shown in Figures 13A, 16A, and 16B has a capacitance 51 in addition to the configuration of the semiconductor device 10 shown in Figures 4A to 4C.
- the capacitance 51 is provided overlapping the transistor 41, and the transistor 42 is provided overlapping the capacitance 51.
- Capacitor 51 has conductive layer 141, conductive layer 143, and insulating layer 135.
- the conductive layer 143 functions as one electrode of the capacitor 51.
- the conductive layer 141 functions as the other electrode of the capacitor 51 and functions as the wiring 36.
- the insulating layer 135 functions as the dielectric layer of the capacitor 51.
- the conductive layer 141, which functions as the wiring 36, has a region that extends in the X direction.
- the conductive layer 141 has an opening 123, and an insulating layer 135 and a conductive layer 143 are provided inside the opening 123.
- the insulating layer 135 is provided so as to cover the side surface of the conductive layer 141
- the conductive layer 143 is provided inside the insulating layer 135.
- the conductive layer 141 is provided so as to cover at least a portion of the side surface of the conductive layer 143 via the insulating layer 135.
- the insulating layer 135 has, for example, a region in contact with the side surface of the conductive layer 141 and a region in contact with the side surface of the conductive layer 143.
- An insulating layer 133 is provided on the conductive layer 141.
- the conductive layer 141 and the insulating layer 133 can be of the same shape in a plan view, and both have openings 123.
- a pattern is formed by photolithography, and the insulating film and the conductive film are processed by etching based on the pattern, thereby forming the insulating layer 133 and the conductive layer 141 that have openings 123.
- FIG. 13A shows an example in which the shape of the opening 123 is a rectangle in a plan view.
- the shape of the opening 123 is a square in a plan view, but the shape of the opening 123 is not limited to this, and may be, for example, a rectangle, a rhombus, or a parallelogram in a plan view.
- the shape of the opening 123 may be, for example, a triangle, or a polygon having pentagons or more sides in a plan view.
- FIG. 13A shows an example in which the shape of the opening 123 is a rectangle in a plan view.
- the shape of the opening 123 is a square in a plan view, but the shape of the opening 123 is not limited to this, and may be, for example, a rectangle, a rhombus, or a parallelogram in a plan view.
- the shape of the opening 123 may be, for example, a triangle, or a polygon having pentagons or more sides in a plan view.
- the top surface shape of the conductive layer 143 is a rectangle like the opening 123, but the conductive layer 143 can have the same shape as the above-mentioned top surface shape that the opening 123 can have. Note that the top surface shape of the opening 123 and the top surface shape of the conductive layer 143 may be different.
- An insulating layer 135 is provided on insulating layer 133. Specifically, insulating layer 135 is provided so as to cover the upper and side surfaces of insulating layer 133. An insulating layer 137 is provided on insulating layer 135.
- Openings 125 are provided in insulating layers 107a, 131, 135, and 137. Opening 125 is provided so as to have an area overlapping opening 123. Conductive layer 143 is provided inside opening 125. By providing conductive layer 143 inside opening 125 that reaches conductive layer 115a, for example, the upper surface of conductive layer 115a can be in contact with the lower surface of conductive layer 143. This allows electrical connection between conductive layer 115a, which functions as the gate electrode of transistor 41, and conductive layer 143, which functions as one electrode of capacitor 51.
- the insulating layer 133 is not provided on the conductive layer 141, a region where the insulating layer 135 is thin may be formed between the conductive layer 141 and the conductive layer 143 in the process of forming the opening 125. That is, a region where the distance between the conductive layer 141 and the conductive layer 143 is short may be formed. In this case, the conductive layer 141 and the conductive layer 143 may be short-circuited, for example. Therefore, by providing the insulating layer 133 on the conductive layer 141, it is possible to suppress the formation of a region where the distance between the conductive layer 141 and the conductive layer 143 is short. This makes it possible to improve the reliability of the memory cell 21 and provide a highly reliable semiconductor device.
- the upper surface of the conductive layer 143 and the upper surface of the insulating layer 137 are approximately the same height with respect to the substrate surface.
- a conductive layer 111b that functions as one of the source and drain electrodes of the transistor 42 is provided on the conductive layer 143 so as to have an area overlapping with the conductive layer 143.
- the conductive layer 111b has a region in contact with the conductive layer 143.
- the bottom surface of the conductive layer 111b has a region in contact with the top surface of the conductive layer 143.
- the conductive layer 143 is electrically connected to the conductive layer 115a, which functions as the gate electrode of the transistor 41.
- the gate electrode of the transistor 41, one of the source and drain electrodes of the transistor 42, and one electrode of the capacitor 51 can be electrically connected to each other.
- a single layer or a stack of conductors described in the section [Conductor] below can be used for the conductive layer 141 and the conductive layer 143.
- a conductive material having high conductivity such as tungsten, aluminum, or copper, can be used for the conductive layer 141 and the conductive layer 143.
- the conductivity of the conductive layer 141 and the conductive layer 143 can be improved.
- a conductive material that is difficult to oxidize or a conductive material that has a function of suppressing the diffusion of oxygen, etc. in a single layer or a stacked layer for the conductive layer 141 and the conductive layer 143.
- titanium nitride or indium tin oxide to which silicon is added may be used.
- a structure in which titanium nitride is stacked on tungsten may be used.
- a structure in which tungsten is stacked on a first titanium nitride, and a second titanium nitride is stacked on the tungsten may be used.
- the conductive layer 141 and the conductive layer 143 can be suppressed from being oxidized by the insulating layer 135. Furthermore, when an oxide insulator is used for the insulating layer 133, the conductive layer 141 can be suppressed from being oxidized by the insulating layer 133. Furthermore, a semiconductor with high electrical conductivity, typified by polycrystalline silicon containing an impurity element such as phosphorus, or a silicide such as nickel silicide may be used for the conductive layer 141 and the conductive layer 143.
- the insulating layer 1335 it is preferable to use a material with a high relative dielectric constant, so-called high-k material, as described in the [Insulator] section below.
- high-k material a material with a high relative dielectric constant
- the insulating layer 135 can be made thick enough to suppress leakage current, and the capacitance of the capacitor 51 can be sufficiently ensured.
- the insulating layer 135 is preferably made of a laminated insulator made of a high-k material, and preferably has a laminated structure of a material with a high dielectric constant (high-k) and a material with a higher dielectric strength than the high-k material.
- the insulating layer 135 may be made of an insulating film laminated in the order of zirconium oxide, aluminum oxide, and zirconium oxide.
- the insulating film may be made of an insulating film laminated in the order of zirconium oxide, aluminum oxide, zirconium oxide, and aluminum oxide.
- the insulating film may be made of an insulating film laminated in the order of hafnium zirconium oxide, aluminum oxide, hafnium zirconium oxide, and aluminum oxide.
- a laminated insulator with a relatively high dielectric strength, such as aluminum oxide the dielectric strength is improved, and electrostatic breakdown of the capacitor 51 can be suppressed.
- a material that may have ferroelectricity may be used as the insulating layer 135.
- materials that may have ferroelectricity include metal oxides such as hafnium oxide, zirconium oxide, and HfZrO x (X is a real number greater than 0).
- materials that may have ferroelectricity include a material obtained by adding an element J1 (here, the element J1 is one or more selected from zirconium, silicon, aluminum, gadolinium, yttrium, lanthanum, strontium, etc.) to hafnium oxide.
- the ratio of the number of atoms of hafnium atoms to the number of atoms of the element J1 can be appropriately set, and for example, the ratio of the number of atoms of hafnium atoms to the number of atoms of the element J1 is set to 1:1 or close thereto.
- materials that may have ferroelectricity include a material obtained by adding an element J2 (here, the element J2 is one or more selected from hafnium, silicon, aluminum, gadolinium, yttrium, lanthanum, strontium, etc.) to zirconium oxide.
- the ratio of the number of zirconium atoms to the number of atoms of element J2 can be set appropriately, for example, to be 1: 1 or close to 1.
- piezoelectric ceramics having a perovskite structure such as lead titanate (PbTiO x ), barium strontium titanate (BST), strontium titanate, lead zirconate titanate (PZT), strontium bismuthate tantalate (SBT), bismuth ferrite (BFO), or barium titanate, may be used.
- examples of materials that may have ferroelectricity include metal nitrides having element M1, element M2, and nitrogen.
- element M1 is one or more selected from aluminum, gallium, and indium.
- element M2 is one or more selected from boron, scandium, yttrium, lanthanum, cerium, neodymium, europium, titanium, zirconium, hafnium, vanadium, niobium, tantalum, and chromium.
- the ratio of the number of atoms of element M1 to the number of atoms of element M2 can be set appropriately.
- metal oxides having element M1 and nitrogen may have ferroelectricity even if they do not contain element M2.
- examples of materials that may have ferroelectricity include materials in which element M3 is added to the above metal nitride.
- element M3 is one or more selected from magnesium, calcium, strontium, zinc, and cadmium.
- the ratio of the number of atoms of element M1, the number of atoms of element M2, and the number of atoms of element M3 can be set appropriately.
- materials that may have ferroelectric properties include perovskite-type oxynitrides such as SrTaO 2 N and BaTaO 2 N, and GaFeO 3 with a ⁇ -alumina structure.
- metal oxides and metal nitrides are given as examples, but the present invention is not limited to these.
- metal oxynitrides in which nitrogen is added to the above-mentioned metal oxides, or metal oxynitrides in which oxygen is added to the above-mentioned metal nitrides, etc. may be used.
- a material that can have ferroelectricity for example, a mixture or compound made of multiple materials selected from the materials listed above can be used.
- the insulating layer 135 can have a laminated structure made of multiple materials selected from the materials listed above.
- the crystal structure (characteristics) of the materials listed above may change depending not only on the film formation conditions but also on various processes. Therefore, in this specification, not only materials that exhibit ferroelectricity are called ferroelectrics, but also materials that can have ferroelectricity or materials that cause ferroelectricity to be obtained.
- the film thickness of the insulating layer 135 can be 100 nm or less, preferably 50 nm or less, more preferably 20 nm or less, and even more preferably 10 nm or less (typically 2 nm to 9 nm).
- the film thickness is preferably 8 nm to 12 nm.
- a layer of a material that can have ferroelectricity may be referred to as a ferroelectric layer, a metal oxide film, or a metal nitride film.
- a device having such a ferroelectric layer, a metal oxide film, or a metal nitride film may be referred to as a ferroelectric device in this specification, etc.
- a metal oxide containing one or both of hafnium and zirconium is preferable because it can have ferroelectricity even in a small area.
- the area (occupied area) in a plan view of the ferroelectric layer is 100 ⁇ m 2 or less, 10 ⁇ m 2 or less, 1 ⁇ m 2 or less, or 0.1 ⁇ m 2 or less, it can have ferroelectricity.
- it even if it is 10,000 nm 2 or less, or 1,000 nm 2 or less, it may have ferroelectricity.
- Ferroelectrics are insulators that are polarized when an electric field is applied from the outside, and have the property that the polarization remains even when the electric field is made zero. For this reason, a nonvolatile memory element can be formed using a capacitance (hereinafter sometimes referred to as a ferroelectric capacitor) that uses this material as a dielectric.
- a nonvolatile memory element using a ferroelectric capacitor is sometimes called a FeRAM (Ferroelectric Random Access Memory) or a ferroelectric memory.
- a ferroelectric memory has a transistor and a ferroelectric capacitor, and one of the source or drain of the transistor is electrically connected to one terminal of the ferroelectric capacitor. Therefore, when a ferroelectric capacitor is used as the capacitance 51, the semiconductor device shown in this embodiment functions as a ferroelectric memory.
- Ferroelectricity is believed to be manifested by the displacement of oxygen or nitrogen in the crystals contained in the ferroelectric layer by an external electric field. It is also presumed that the manifestation of ferroelectricity depends on the crystal structure of the crystals contained in the ferroelectric layer. Therefore, in order for the insulating layer 135 to manifest ferroelectricity, the insulating layer 135 must contain crystals. In particular, it is preferable for the insulating layer 135 to contain crystals having an orthorhombic crystal structure, since ferroelectricity is manifested.
- the crystal structure of the crystals contained in the insulating layer 135 may be one or more selected from the cubic, tetragonal, orthorhombic, monoclinic, and hexagonal crystal systems.
- the insulating layer 135 may have an amorphous structure. In this case, the insulating layer 135 may be a composite structure having an amorphous structure and a crystalline structure.
- the insulating layer 133 preferably has a low dielectric constant. This makes it possible to reduce the parasitic capacitance that occurs between wiring.
- a single layer or a multilayer of insulators containing a material with a low dielectric constant, as described in the [Insulator] section below, can be used.
- silicon oxide and silicon oxynitride are preferable because they are thermally stable.
- the insulating layer 133 is shown as a single layer in Figures 16A and 16B, the present invention is not limited to this.
- the insulating layer 133 may have a laminated structure.
- ⁇ Configuration Example 10 of Semiconductor Device> 13B, 17A, and 17B show a configuration example of a semiconductor device 10 according to one aspect of the present invention, which is different from the configuration described above.
- Fig. 13B is a plan view showing a configuration example of a part of the semiconductor device 10.
- Fig. 17A is a cross-sectional view taken along dashed line A1-A2 shown in Fig. 13B
- Fig. 17B is a cross-sectional view taken along dashed line A3-A4 shown in Fig. 13B.
- the semiconductor device 10 shown in Figures 13B, 17A, and 17B has a configuration that combines the semiconductor device 10 shown in Figures 7A to 7C and the semiconductor device 10 shown in Figures 13A, 16A, and 16B.
- the semiconductor device 10 shown in Figures 7A to 7C has a configuration of transistors 43, 41, and 42
- the semiconductor device 10 shown in Figures 13A, 16A, and 16B has a configuration in which a capacitor 51 is provided between transistors 41 and 42.
- ⁇ Configuration Example 11 of Semiconductor Device> 13C, 18A, and 18B show a configuration example of a semiconductor device 10 according to one aspect of the present invention, which is different from the configuration described above.
- Fig. 13C is a plan view showing a configuration example of a part of the semiconductor device 10.
- Fig. 18A is a cross-sectional view taken along dashed line A1-A2 shown in Fig. 13C
- Fig. 18B is a cross-sectional view taken along dashed line A3-A4 shown in Fig. 13C.
- the semiconductor device 10 shown in Figures 13C, 18A, and 18B has a configuration that combines the semiconductor device 10 shown in Figures 8A to 8C and the semiconductor device 10 shown in Figures 13A, 16A, and 16B.
- the semiconductor device 10 shown in Figures 8A to 8C has a configuration of transistors 43, 41, and 42
- the semiconductor device 10 shown in Figures 13A, 16A, and 16B has a configuration in which a capacitor 51 is provided between transistors 41 and 42.
- Fig. 14A is a plan view showing a configuration example of a part of the semiconductor device 10.
- Fig. 19A is a cross-sectional view taken along dashed line A1-A2 shown in Fig. 14A
- Fig. 19B is a cross-sectional view taken along dashed line A3-A4 shown in Fig. 14A.
- the semiconductor device 10 shown in Figures 14A, 19A, and 19B has a configuration that combines the semiconductor device 10 shown in Figures 9A to 9C and the semiconductor device 10 shown in Figures 13A, 16A, and 16B.
- the semiconductor device 10 shown in Figures 9A to 9C has a configuration of transistors 43, 41, and 42
- the semiconductor device 10 shown in Figures 13A, 16A, and 16B has a configuration in which a capacitor 51 is provided between transistors 41 and 42.
- Fig. 14B is a plan view showing a configuration example of a part of the semiconductor device 10.
- Fig. 20A is a cross-sectional view taken along dashed line A1-A2 shown in Fig. 14B
- Fig. 20B is a cross-sectional view taken along dashed line A3-A4 shown in Fig. 14B.
- the semiconductor device 10 shown in Figures 14B, 20A, and 20B has a configuration that combines the semiconductor device 10 shown in Figures 10A to 10C and the semiconductor device 10 shown in Figures 13A, 16A, and 16B.
- the semiconductor device 10 shown in Figures 10A to 10C has a configuration of transistors 43, 41, and 42
- the semiconductor device 10 shown in Figures 13A, 16A, and 16B has a configuration in which a capacitor 51 is provided between transistors 41 and 42.
- ⁇ Configuration Example 14 of Semiconductor Device> 14C, 21A, and 21B show a configuration example of a semiconductor device 10 according to one aspect of the present invention, which is different from the configuration described above.
- Fig. 14C is a plan view showing a configuration example of a part of the semiconductor device 10.
- Fig. 21A is a cross-sectional view taken along dashed line A1-A2 shown in Fig. 14C
- Fig. 21B is a cross-sectional view taken along dashed line A3-A4 shown in Fig. 14C.
- the semiconductor device 10 shown in Figures 14C, 21A, and 21B has a configuration that combines the semiconductor device 10 shown in Figures 11A to 11C and the semiconductor device 10 shown in Figures 13A, 16A, and 16B.
- the semiconductor device 10 shown in Figures 11A to 11C has a configuration of transistors 43, 41, and 42
- the semiconductor device 10 shown in Figures 13A, 16A, and 16B has a configuration in which a capacitor 51 is provided between transistors 41 and 42.
- Fig. 15A is a plan view showing a configuration example of a part of the semiconductor device 10.
- Fig. 22A is a cross-sectional view taken along dashed line A1-A2 shown in Fig. 15A
- Fig. 22B is a cross-sectional view taken along dashed line A3-A4 shown in Fig. 15A.
- the semiconductor device 10 shown in Figures 15A, 22A, and 22B has a configuration that combines the semiconductor device 10 shown in Figures 12A to 12C and the semiconductor device 10 shown in Figures 13A, 16A, and 16B.
- the semiconductor device 10 shown in Figures 12A to 12C has a configuration of transistors 43, 41, and 42
- the semiconductor device 10 shown in Figures 13A, 16A, and 16B has a configuration in which a capacitor 51 is provided between transistors 41 and 42.
- ⁇ Configuration Example 16 of Semiconductor Device> 15B, 23A, and 23B show a configuration example of a semiconductor device 10 according to one aspect of the present invention, which is different from the configuration described above.
- Fig. 15B is a plan view showing a configuration example of a part of the semiconductor device 10.
- Fig. 23A is a cross-sectional view taken along dashed line A1-A2 shown in Fig. 15B
- Fig. 23B is a cross-sectional view taken along dashed line A3-A4 shown in Fig. 15B.
- the semiconductor device 10 shown in Figures 15B, 23A, and 23B has a transistor 43, a transistor 41, and a transistor 42 (a 3Tr0C type memory cell configuration).
- the semiconductor device 10 includes an insulating layer 103c_1, a conductive layer 115c, an insulating layer 103a, a conductive layer 112a, an insulating layer 131, and a conductive layer 141 provided in this order on the insulating layer 101 and the conductive layer 111c, and an opening 120 reaching the conductive layer 111c is provided in these layers.
- An insulating layer 105c is provided in contact with the side of the insulating layer 103c_1, the side of the conductive layer 115c, and the side of the insulating layer 103a on the opening 120 side.
- a semiconductor layer 113a is provided in contact with the upper surface of the conductive layer 141, the side of the conductive layer 141 in the opening 120, the side of the insulating layer 131, the side of the conductive layer 112a, the side of the insulating layer 105c, and the upper surface of the conductive layer 111c.
- An insulating layer 105a is provided to cover the semiconductor layer 113a.
- a recess reflecting the shape of the opening 120 is formed on the semiconductor layer 113a and the insulating layer 105a.
- a conductive layer 115a is provided to fill the recess.
- the semiconductor layer 113a functions as the semiconductor layer of the transistor 43 and as the semiconductor layer of the transistor 41.
- the insulating layer 105a functions as the gate insulating layer of the transistor 43 and as the gate insulating layer of the transistor 41.
- the conductive layer 115a functions as the gate electrode of the transistor 43 and as the gate electrode of the transistor 41.
- the conductive layer 112a functions as the other of the source electrode or drain electrode of the transistor 43 and as one of the source electrode or drain electrode of the transistor 41.
- the conductive layer 141 functions as the other of the source electrode or drain electrode of the transistor 41.
- the conductive layer 141 functions as the other electrode of the capacitance 51.
- the semiconductor device 10 shown in Figures 15B, 23A, and 23B does not have a capacitance 51.
- the conductive layer that can be used as the other electrode of the capacitance may be applied as part of the conductive layer of the transistor.
- the insulating layer 105c also functions as a gate insulating layer in the transistor 43. Furthermore, in addition to the conductive layer 115a, the conductive layer 115c also functions as a gate electrode. That is, the transistor 43 has two gate electrodes. Therefore, the controllability of carriers in the semiconductor layer 113a can be improved compared to a configuration having only one gate electrode.
- many layers such as the semiconductor layer 113a, the insulating layer 105a, and the conductive layer 115a, can be shared between the transistor 43 and the transistor 41, which simplifies the manufacturing process of the semiconductor device.
- ⁇ Configuration Example 17 of Semiconductor Device> 15C, 24A, and 24B show a configuration example of a semiconductor device 10 according to one aspect of the present invention, which is different from the configuration described above.
- Fig. 15C is a plan view showing a configuration example of a part of the semiconductor device 10.
- Fig. 24A is a cross-sectional view taken along dashed line A1-A2 shown in Fig. 15C
- Fig. 24B is a cross-sectional view taken along dashed line A3-A4 shown in Fig. 15C.
- the semiconductor device 10 shown in Figures 15C, 24A, and 24B differs from the semiconductor device 10 shown in Figures 16A and 16B in that the conductive layer 112a that functions as the other of the source and drain electrodes of the transistor 41 is electrically connected to the conductive layer 141 that functions as the other electrode of the capacitor 51.
- the upper surface of the conductive layer 115a, the top surface of the insulating layer 105a, the top surface of the semiconductor layer 113a, the upper surface of the conductive layer 112a, the top surface of the insulating layer 107a, and the upper surface of the insulating layer 131 of the transistor 41 are all roughly the same height relative to the substrate surface.
- the lower surface of the conductive layer 143, the bottom surface of the insulating layer 135, and the lower surface of the conductive layer 141 of the capacitor 51 are all roughly the same height relative to the substrate surface.
- the upper surface of the conductive layer 112a and the lower surface of the conductive layer 141 are provided to have a contact area.
- the semiconductor device 10 shown in Figures 15C, 24A, and 24B has the above-mentioned structure, so that the same potential can be supplied to the conductive layer 112a and the conductive layer 141.
- the conductive layer 112a functions as the wiring 35
- the conductive layer 141 functions as the wiring 36. Therefore, by configuring the semiconductor device 10 as described above, the number of wirings can be reduced, and the manufacturing process can be simplified.
- FIG. 25A is a block diagram showing a configuration example of a display device 70 which is a display device of one embodiment of the present invention.
- the display device 70 includes a display portion 80, a scanning line driver circuit 71, a signal line driver circuit 73, a power supply circuit 75, and a reference potential generating circuit 77.
- the display portion 80 includes a plurality of pixels 81 arranged in a matrix. Note that the power supply circuit 75 may be provided outside the display device 70.
- the scanning line driving circuit 71 is electrically connected to the pixels 81 via the wiring 31 (wiring 31a, wiring 31b, and wiring 31c).
- the wiring 31 extends, for example, in the row direction of the matrix.
- the signal line driving circuit 73 is electrically connected to the pixels 81 via the wiring 33.
- the wiring 33 extends, for example, in the column direction of the matrix.
- the power supply circuit 75 is electrically connected to the pixels 81 via the wiring 35.
- the wiring 35 extends, for example, in the row direction of the matrix.
- the reference potential generating circuit 77 is electrically connected to the pixels 81 via the wiring 38.
- the wiring 38 extends, for example, in the column direction of the matrix.
- the pixel 81 has a display element (also called a display device), and can display an image on the display unit 80 by using the display element.
- a display element for example, a light-emitting element (also called a light-emitting device) can be used, and specifically, an organic EL element can be used.
- a liquid crystal element also called a liquid crystal device
- the display element for example, a light-emitting element (also called a light-emitting device) can be used, and specifically, an organic EL element can be used.
- a liquid crystal element also called a liquid crystal device
- the scanning line driving circuit 71 has a function of selecting, for example, the pixels 81 to which image data is to be written, for each row. Specifically, the scanning line driving circuit 71 can select the pixels 81 to which image data is to be written, by outputting a signal to the wiring 31. Here, the scanning line driving circuit 71 can select all the pixels 81 by, for example, outputting the signal to the wiring 31 in the first row, and then outputting the signal to the wiring 31 in the second row, and so on up to the wiring 31 in the final row. Thus, the signal that the scanning line driving circuit 71 outputs to the wiring 31 is a scanning signal, and the wiring 31 provided in the display device 70 can be called a scanning line.
- the signal line driving circuit 73 has a function of generating image data.
- the image data is supplied to the pixels 81 via the wiring 33.
- the scanning line driving circuit 71 can write image data to all the pixels 81 included in the row selected.
- the image data can be expressed as a signal (image signal). Therefore, the wiring 33 provided in the display device 70 can be called a signal line.
- the power supply circuit 75 has a function of generating a power supply potential and supplying it to the wiring 35.
- the power supply circuit 75 has a function of generating, for example, a high power supply potential (hereinafter also simply referred to as "high potential” or “VDD”) and supplying it to the wiring 35.
- the power supply circuit 75 may also have a function of generating a low power supply potential (hereinafter also simply referred to as "low potential” or "VSS").
- the wiring 35 functions as a power supply line.
- the reference potential generating circuit 77 has the function of generating a reference potential and supplying it to the wiring 38. Since the potential of the wiring 38 becomes the reference potential, the wiring 38 can be said to be a reference potential line. Note that the electrical characteristics of each pixel may be read out to the reference potential generating circuit 77 outside the pixel via the wiring 38. In other words, the reference potential generating circuit 77 may have the function of sensing the electrical characteristics of each pixel. The reference potential generating circuit 77 may sense the deterioration and variation of the elements (transistors or light-emitting elements, etc.) within each pixel by reading the electrical characteristics of each pixel. The read characteristics may then be fed back to the video signal to correct the deterioration and variation in image quality.
- FIG. 25B is a plan view showing an example of the configuration of pixel 81.
- Pixel 81 can have multiple sub-pixels 83.
- FIG. 25B shows an example in which pixel 81 has sub-pixels 83R, 83G, and 83B as sub-pixels 83.
- the top surface shape of the sub-pixels shown in FIG. 25B corresponds to the top surface shape of the light-emitting region of the light-emitting element. Note that FIG.
- 25B shows the aperture ratios (which can also be called sizes or sizes of light-emitting regions) of sub-pixels 83R, 83G, and 83B as being equal or approximately equal, but one aspect of the present invention is not limited to this.
- the aperture ratios of sub-pixels 83R, 83G, and 83B can be determined appropriately.
- the aperture ratios of sub-pixels 83R, 83G, and 83B may be different from each other, or two or more may be equal or approximately equal.
- a stripe array is applied as the array method for the sub-pixels 83.
- an S-stripe array, a matrix array, a delta array, a Bayer array, a Pentile array, or the like may also be applied as the array method for the sub-pixels 83.
- the sub-pixels 83R, 83G, and 83B each emit light of a different color.
- Examples of the sub-pixels 83R, 83G, and 83B include sub-pixels of three colors, red (R), green (G), and blue (B), and sub-pixels of three colors, yellow (Y), cyan (C), and magenta (M).
- Four or more sub-pixels 83 may be provided in the pixel 81.
- the pixel 81 may be provided with four sub-pixels of R, G, B, and white (W).
- the display device 70 can display a full-color image on the display unit 80 by having the pixel 81 have a plurality of sub-pixels 83 that emit light of different colors.
- the pixel 81 may be provided with sub-pixels of R, G, B, and infrared light (IR).
- the display unit 80 may be provided with a sensor, for example, a sensor may be provided in the pixel 81.
- a sensor may be provided in the pixel 81.
- the display unit 80 may have a function as a fingerprint sensor.
- the display unit 80 may have a function as an optical or ultrasonic fingerprint sensor.
- FIG. 25C is a circuit diagram showing an example of the configuration of a sub-pixel 83 included in the pixel 81 shown in FIG. 25A.
- the sub-pixel 83 shown in FIG. 25C has a pixel circuit 90 and a light-emitting element 91.
- Pixel circuit 90 has transistor 41, transistor 42, transistor 43, transistor 53, capacitor 51, and capacitor 58.
- pixel circuit 90 is a 4Tr2C type pixel circuit.
- one of the source and drain of the transistor 42 is electrically connected to the wiring 33.
- the other of the source and drain of the transistor 42 is electrically connected to one electrode of the capacitor 51 and the gate of the transistor 41.
- the gate of the transistor 42 is electrically connected to the wiring 31a.
- One of the source and drain of the transistor 41 is electrically connected to one of the source and drain of the transistor 43.
- the other of the source and drain of the transistor 43 is electrically connected to the wiring 35.
- the gate of the transistor 43 is electrically connected to the wiring 31c.
- One electrode of the capacitor 58 is electrically connected to the other of the source and drain of the transistor 41, one of the source and drain of the transistor 53, the other electrode of the capacitor 51, and one electrode of the light-emitting element 91.
- the other electrode of the capacitor 58 is electrically connected to the wiring 35.
- the other of the source and drain of the transistor 53 is electrically connected to the wiring 38.
- the gate of the transistor 53 is electrically connected to the wiring 31b.
- the other electrode of the light-emitting element 91 is electrically connected to the wiring 37.
- Transistor 43 functions as a switch and has the function of controlling the conductive or non-conductive state between wiring 35 and one of the source or drain of transistor 41 based on the potential of wiring 31c.
- a current having a magnitude corresponding to the gate potential of the transistor 41 flows, for example, from the wiring 35 to the wiring 37. This causes the light-emitting element 91 to emit light with a luminance corresponding to the gate potential of the transistor 41.
- a current from flowing to the light-emitting element 91 it is possible to prevent a current from flowing to the light-emitting element 91, and therefore prevent the light-emitting element 91 from emitting light.
- OS transistors have higher field-effect mobility than, for example, transistors using amorphous silicon. Therefore, by using OS transistors as transistors 41 and 42, the display device 70 can be driven at high speed.
- the off-state current of an OS transistor is extremely small. Therefore, by using an OS transistor as the transistor 42, the charge stored in the capacitor 51 can be held for a long period of time. As a result, the image data written to the subpixel 83 can be held for a long period of time, and the frequency of refresh operations (rewriting image data to the subpixel 83) can be reduced. As a result, the power consumption of the display device 70 can be reduced.
- the source-drain voltage of the transistor 41 which is a driving transistor. Since an OS transistor has a higher source-drain withstand voltage than a Si transistor, a high voltage can be applied between the source and drain of the OS transistor. Therefore, by using an OS transistor for the transistor 41, it is possible to increase the current flowing through the light-emitting element 91 and increase the emission luminance of the light-emitting element 91.
- the light-emitting element 91 for example, an OLED (organic light-emitting diode) or a QLED (quantum-dot light-emitting diode) is preferably used.
- the light-emitting material possessed by the light-emitting element 91 include a material that emits fluorescence (fluorescent material), a material that emits phosphorescence (phosphorescent material), a material that exhibits thermally activated delayed fluorescence (thermally activated delayed fluorescence (TADF) material), and an inorganic compound (for example, a quantum dot material).
- an LED such as a micro LED (light-emitting diode) can also be used as the light-emitting element 91.
- FIG. 26A is a plan view showing an example of a configuration in which memory cells 21 shown in FIG. 4A are arranged in a matrix.
- FIG. 26B is a plan view in which transistors 42 and 43 are omitted from the configuration shown in FIG. 26A.
- the conductive layer 111c functioning as the wiring 33R and the conductive layer 112a functioning as the wiring 35 each have an area extending in the Y direction and are shared by the memory cells 21 arranged in the Y direction. That is, the memory cells 21 in the same column share the same conductive layer 111c and conductive layer 112a.
- the conductive layers 115b functioning as wiring 31W all have an area extending in the X direction, and are shared by the memory cells 21 arranged in the X direction. That is, the memory cells 21 in the same row share the same conductive layer 115b. Furthermore, the conductive layers 112b functioning as wiring 33W have an area extending in the Y direction, and are shared by the memory cells 21 arranged in the Y direction. That is, the memory cells 21 in the same column share the same conductive layer 112b.
- FIG. 27 and 28 show cross-sectional views of the memory cell 21 arranged in 4 rows and 4 columns as shown in the plan view of FIG. 26A.
- FIG. 27 is a cross-sectional view in the XZ plane
- FIG. 28 is a cross-sectional view in the YZ plane.
- a semiconductor device according to one embodiment of the present invention can be configured such that memory cells 21, each having a configuration in which three transistors are stacked, each having source electrodes and drain electrodes provided at different heights relative to the substrate surface, are densely arranged in the XY plane. Therefore, not only can the area occupied by each memory cell in a plan view be reduced, but a semiconductor device in which multiple memory cells are highly integrated can be realized.
- the semiconductor device according to one aspect of the present invention may have memory cells 21 stacked not only in the XY plane but also in the Z direction. This configuration allows for even higher integration of the semiconductor layer device.
- FIGS. 29A and 29B are modified versions of the configurations shown in FIGS. 26A and 26B, respectively, and show an example in which the conductive layer 112a functioning as the wiring 35 is shared by two adjacent columns of memory cells 21. By having multiple columns of memory cells 21 share the conductive layer 112a, the memory cells 21 can be arranged at a high density.
- FIG. 30A and 30B are modified examples of the configuration shown in FIG. 26A and FIG. 26B, respectively, in which the conductive layer 112a functioning as the wiring 35, which is a power supply line, has a region extending in the X direction and a region extending in the Y direction.
- the conductive layer 112a has an opening 121a in the region where the region extending in the X direction and the region extending in the Y direction intersect.
- the conductive layers 112a of all the memory cells 21 are electrically connected to each other. Therefore, when reading data held in the memory cells 21, for example, a current flows from all the wirings 33R to one conductive layer 112a.
- the conductive layer 112a has an opening 122 surrounded by four memory cells 21.
- FIGS. 31A and 31B are modified versions of the configuration shown in FIG. 30A and FIG. 30B, respectively, and show an example in which the conductive layer 112a does not have the opening 122.
- the conductive layer 112a in a memory section in which memory cells 21 are arranged in a matrix, can be configured to have a rectangular shape, and openings 121a can be provided in the rectangular conductive layer 112a.
- FIGS. 32A and 32B are modified versions of the configurations shown in FIGS. 26A and 26B, respectively, and show an example in which the conductive layer 112a functioning as wiring 35 has an area extending in the X direction and is shared by memory cells 21 arranged in the X direction.
- the conductive layer 112a functioning as wiring 35 has an area extending in the X direction and is shared by memory cells 21 arranged in the X direction.
- memory cells 21 in the same row share the same conductive layer 112a.
- FIGS. 33A and 33B are modified versions of the configurations shown in FIGS. 32A and 32B, respectively, and show an example in which the conductive layer 112a is shared by two adjacent rows of memory cells 21. By having multiple rows of memory cells 21 share the conductive layer 112a, the memory cells 21 can be arranged at a high density.
- the substrate on which the transistor 41, the transistor 42, the transistor 43, and the capacitor 51 are formed may be, for example, an insulating substrate, a semiconductor substrate, or a conductive substrate.
- the insulating substrate include a glass substrate, a quartz substrate, a sapphire substrate, a stabilized zirconia substrate (for example, an yttria stabilized zirconia substrate), and a resin substrate.
- the semiconductor substrate include a semiconductor substrate made of silicon or germanium, or a compound semiconductor substrate made of silicon carbide, silicon germanium, gallium arsenide, indium phosphide, zinc oxide, and gallium oxide.
- a semiconductor substrate having an insulating region inside the aforementioned semiconductor substrate such as an SOI (Silicon On Insulator) substrate.
- the conductive substrate include a graphite substrate, a metal substrate, an alloy substrate, and a conductive resin substrate.
- substrates in which a conductor or a semiconductor is provided on an insulating substrate substrates in which a conductor or an insulator is provided on a semiconductor substrate, substrates in which a semiconductor or an insulator is provided on a conductor substrate, etc.
- substrates in which elements are provided on these substrates may be used.
- Insulator examples include oxides, nitrides, oxynitrides, nitride oxides, metal oxides, metal oxynitrides, and metal nitride oxides, each of which has insulating properties.
- Examples of materials with a high relative dielectric constant include aluminum oxide, gallium oxide, hafnium oxide, tantalum oxide, zirconium oxide, hafnium zirconium oxide, oxides containing aluminum and hafnium, oxynitrides containing aluminum and hafnium, oxides containing silicon and hafnium, oxynitrides containing silicon and hafnium, and nitrides containing silicon and hafnium.
- Materials with a low dielectric constant include inorganic insulating materials such as silicon oxide, silicon oxynitride, and silicon nitride oxide, and resins such as polyester, polyolefin, polyamide (nylon, aramid, etc.), polyimide, polycarbonate, and acrylic.
- Other inorganic insulating materials with a low dielectric constant include silicon oxide with added fluorine, silicon oxide with added carbon, and silicon oxide with added carbon and nitrogen. Another example is silicon oxide with vacancies. These silicon oxides may contain nitrogen. Silicon oxide may be formed using an organic silane such as tetraethoxysilane (TEOS).
- TEOS tetraethoxysilane
- the electrical characteristics of a transistor using a metal oxide can be stabilized by surrounding it with an insulator that has a function of suppressing the permeation of impurities and oxygen.
- an insulator that has a function of suppressing the permeation of impurities and oxygen for example, an insulator containing boron, carbon, nitrogen, oxygen, fluorine, magnesium, aluminum, silicon, phosphorus, chlorine, argon, gallium, germanium, yttrium, zirconium, lanthanum, neodymium, hafnium, or tantalum can be used in a single layer or a stacked layer.
- metal oxides such as aluminum oxide, magnesium oxide, gallium oxide, germanium oxide, yttrium oxide, zirconium oxide, lanthanum oxide, neodymium oxide, hafnium oxide, and tantalum oxide
- metal nitrides such as aluminum nitride, silicon nitride oxide, and silicon nitride can be used.
- Insulators such as a gate insulating layer that are in contact with a semiconductor layer or that are provided near the semiconductor layer are preferably insulators that have a region containing excess oxygen. For example, by providing an insulator that has a region containing excess oxygen in contact with a semiconductor layer or in the vicinity of the semiconductor layer, oxygen vacancies in the semiconductor layer can be reduced. Examples of insulators that are likely to form a region containing excess oxygen include silicon oxide, silicon oxynitride, and silicon oxide with vacancies.
- Insulators that have a barrier property against oxygen include oxides containing either or both of aluminum and hafnium, oxides containing hafnium and silicon (hafnium silicate), magnesium oxide, or gallium oxide, gallium zinc oxide, indium gallium zinc oxide, silicon nitride, and silicon nitride oxide.
- oxides containing either or both of aluminum and hafnium include aluminum oxide, hafnium oxide, and oxides containing aluminum and hafnium (hafnium aluminate).
- insulators that have barrier properties against hydrogen include aluminum oxide, magnesium oxide, hafnium oxide, gallium oxide, indium gallium zinc oxide, silicon nitride, and silicon nitride oxide.
- An insulator that has a barrier property against oxygen and an insulator that has a barrier property against hydrogen can be said to have a barrier property against either or both of oxygen and hydrogen.
- Insulators having the function of capturing or fixing hydrogen include oxides containing magnesium, and oxides containing one or both of aluminum and hafnium. It is more preferable that these oxides have an amorphous structure. In oxides having an amorphous structure, oxygen atoms have dangling bonds, and the dangling bonds may have the property of capturing or fixing hydrogen. It is preferable that these metal oxides have an amorphous structure, but crystalline regions may be formed in some parts.
- a barrier insulating film refers to an insulating film having a barrier property.
- the barrier property refers to a property that a corresponding substance is difficult to diffuse (also referred to as a property that a corresponding substance is difficult to permeate, a property that the permeability of a corresponding substance is low, or a function of suppressing the diffusion of a corresponding substance).
- the function of capturing or fixing a corresponding substance can be rephrased as a barrier property.
- hydrogen when described as a corresponding substance refers to at least one of, for example, a hydrogen atom, a hydrogen molecule, and a substance bonded to hydrogen such as a water molecule and OH ⁇ .
- impurities when described as a corresponding substance refer to impurities in a channel formation region or a semiconductor layer unless otherwise specified, and refer to at least one of, for example, a hydrogen atom, a hydrogen molecule, a water molecule, a nitrogen atom, a nitrogen molecule, a nitrogen oxide molecule (N 2 O, NO, NO 2 , etc.), a copper atom, etc.
- oxygen when described as a corresponding substance refers to at least one of, for example, an oxygen atom, an oxygen molecule, etc.
- the barrier property against oxygen refers to a property that at least one of an oxygen atom, an oxygen molecule, etc. is difficult to diffuse.
- the conductor it is preferable to use a metal element selected from aluminum, chromium, copper, silver, gold, platinum, tantalum, nickel, titanium, molybdenum, tungsten, hafnium, vanadium, niobium, manganese, magnesium, zirconium, beryllium, indium, ruthenium, iridium, strontium, and lanthanum, or an alloy containing the above-mentioned metal elements as a component, or an alloy combining the above-mentioned metal elements.
- a nitride of the alloy or an oxide of the alloy may be used as the alloy containing the above-mentioned metal elements as a component.
- tantalum nitride titanium nitride, tungsten, a nitride containing titanium and aluminum, a nitride containing tantalum and aluminum, ruthenium oxide, ruthenium nitride, an oxide containing strontium and ruthenium, or an oxide containing lanthanum and nickel.
- a semiconductor with high electrical conductivity typified by polycrystalline silicon containing an impurity element such as phosphorus, or a silicide such as nickel silicide may be used.
- conductive materials containing nitrogen such as nitrides containing tantalum, nitrides containing titanium, nitrides containing molybdenum, nitrides containing tungsten, nitrides containing ruthenium, nitrides containing tantalum and aluminum, or nitrides containing titanium and aluminum
- conductive materials containing oxygen such as ruthenium oxide, oxides containing strontium and ruthenium, or oxides containing lanthanum and nickel
- materials containing metal elements such as titanium, tantalum, or ruthenium are preferred because they are conductive materials that are difficult to oxidize, conductive materials that have a function of suppressing the diffusion of oxygen, or materials that maintain conductivity even when oxygen is absorbed.
- examples of conductive materials containing oxygen include indium oxide containing tungsten oxide, indium oxide containing titanium oxide, indium tin oxide, indium tin oxide containing titanium oxide, indium tin oxide with added silicon, indium zinc oxide, and indium zinc oxide containing tungsten oxide.
- conductive materials containing oxygen may be referred to as oxide conductors.
- conductive materials primarily composed of tungsten, copper, or aluminum are preferred due to their high conductivity.
- a stacked structure may be formed by combining the above-mentioned material containing a metal element with a conductive material containing oxygen.
- a stacked structure may be formed by combining the above-mentioned material containing a metal element with a conductive material containing nitrogen.
- a stacked structure may be formed by combining the above-mentioned material containing a metal element with a conductive material containing oxygen and a conductive material containing nitrogen.
- a metal oxide is used for the channel formation region of a transistor, it is preferable to use a layered structure in which a material containing the above-mentioned metal element and a conductive material containing oxygen are combined for the conductor that functions as the gate electrode. In this case, it is preferable to provide the conductive material containing oxygen on the channel formation region side. By providing the conductive material containing oxygen on the channel formation region side, oxygen desorbed from the conductive material is easily supplied to the channel formation region.
- a conductive material containing oxygen and a metal element contained in the metal oxide in which the channel is formed as a conductor that functions as a gate electrode may also be used.
- a conductive material containing nitrogen such as titanium nitride or tantalum nitride, may be used.
- Indium tin oxide, indium oxide containing tungsten oxide, indium zinc oxide containing tungsten oxide, indium oxide containing titanium oxide, indium tin oxide containing titanium oxide, indium zinc oxide, and indium tin oxide with added silicon may also be used.
- Indium gallium zinc oxide containing nitrogen may also be used.
- Metal oxides may have lattice defects.
- lattice defects include point defects such as atomic vacancies and heteroatoms, line defects such as dislocations, surface defects such as grain boundaries, and volume defects such as voids.
- Factors that cause the generation of lattice defects include deviations in the ratio of the number of atoms of the constituent elements (excess or deficiency of constituent atoms) and impurities.
- the metal oxide used in the semiconductor layer of a transistor When a metal oxide is used in the semiconductor layer of a transistor, lattice defects in the metal oxide can cause carrier generation or capture. Therefore, if a metal oxide with many lattice defects is used in the semiconductor layer of a transistor, the electrical characteristics of the transistor may become unstable. Therefore, it is preferable that the metal oxide used in the semiconductor layer of a transistor has few lattice defects.
- a transistor using a metal oxide for a semiconductor layer particularly when oxygen vacancies (V O ) and impurities are present in the metal oxide in the channel formation region, the electrical characteristics may fluctuate and the reliability may be deteriorated.
- hydrogen near the oxygen vacancies may form V O H and generate electrons that serve as carriers.
- the transistor is likely to have normally-on characteristics (characteristics in which a channel exists and a current flows through the transistor even when no voltage is applied to the gate electrode). Therefore, it is preferable that oxygen vacancies and impurities are reduced as much as possible in the metal oxide in the channel formation region.
- the carrier concentration is reduced in the metal oxide in the channel formation region, and the metal oxide is made i-type (intrinsic) or substantially i-type.
- the types of lattice defects likely to exist in metal oxides and the amount of lattice defects present vary depending on the structure of the metal oxide or the method of forming the metal oxide film.
- Non-single crystal structures include, for example, CAAC structures, polycrystalline structures, nc structures, pseudo-amorphous (a-like: amorphous-like) structures, and amorphous structures.
- A-like structures have a structure between the nc structure and the amorphous structure.
- metal oxides having an a-like structure and metal oxides having an amorphous structure have voids or low-density regions. That is, metal oxides having an a-like structure and metal oxides having an amorphous structure have lower crystallinity than metal oxides having an nc structure and metal oxides having a CAAC structure. Also, metal oxides having an a-like structure have a higher hydrogen concentration in the metal oxide than metal oxides having an nc structure and metal oxides having a CAAC structure. Therefore, lattice defects are easily generated in metal oxides having an a-like structure and metal oxides having an amorphous structure.
- a metal oxide with high crystallinity for the semiconductor layer of a transistor.
- a metal oxide having a CAAC structure or a metal oxide with a single crystal structure By using such a metal oxide for the semiconductor layer of a transistor, a transistor with good electrical characteristics can be realized. In addition, a highly reliable transistor can be realized.
- a metal oxide for the channel formation region of a transistor, which increases the on-state current of the transistor.
- the crystal it is preferable to use a metal oxide with high crystallinity for the metal oxide including the channel formation region. Furthermore, it is preferable for the crystal to have a crystal structure in which multiple layers (e.g., a first layer, a second layer, and a third layer) are stacked. In other words, the crystal has a layered crystal structure (also called a layered crystal or layered structure). In this case, the c-axis of the crystal is oriented in the direction in which the multiple layers are stacked.
- Metal oxides having the crystal include, for example, single crystal oxide semiconductors and CAAC-OS.
- the c-axis of the crystal is oriented in the normal direction to the surface on which the metal oxide is formed or the film surface. This allows the multiple layers to be arranged parallel or approximately parallel to the surface on which the metal oxide is formed or the film surface. In other words, the multiple layers extend in the channel length direction.
- the three-layered crystal structure described above will have the following structure.
- the first layer has an atomic coordination structure in the form of an octahedron of oxygen with the metal of the first layer at the center.
- the second layer has an atomic coordination structure in the form of a trigonal bipyramid or tetrahedron of oxygen with the metal of the second layer at the center.
- the third layer has an atomic coordination structure in the form of a trigonal bipyramid or tetrahedron of oxygen with the metal of the third layer at the center.
- Examples of the crystal structure of the above crystal include a YbFe 2 O 4 type structure, a Yb 2 Fe 3 O 7 type structure, and modified structures thereof.
- each of the first to third layers is preferably composed of one metal element or multiple metal elements having the same valence, and oxygen.
- the valence of the one or multiple metal elements constituting the first layer is preferably the same as the valence of the one or multiple metal elements constituting the second layer.
- the first layer and the second layer may have the same metal element.
- the valence of the one or multiple metal elements constituting the first layer is different from the valence of the one or multiple metal elements constituting the third layer.
- the above structure improves the crystallinity of the metal oxide and increases the mobility of the metal oxide. Therefore, by using the metal oxide in the channel formation region of a transistor, the on-state current of the transistor increases and the electrical characteristics of the transistor can be improved.
- Examples of the metal oxide of the present invention include indium oxide, gallium oxide, and zinc oxide.
- the metal oxide of the present invention preferably contains at least indium (In) or zinc (Zn).
- the metal oxide preferably contains two or three elements selected from indium, element M, and zinc.
- the element M is a metal element or semi-metal element having a high bond energy with oxygen, for example, a metal element or semi-metal element having a higher bond energy with oxygen than indium.
- the element M include aluminum, gallium, tin, yttrium, titanium, vanadium, chromium, manganese, iron, cobalt, nickel, zirconium, molybdenum, hafnium, tantalum, tungsten, lanthanum, cerium, neodymium, magnesium, calcium, strontium, barium, boron, silicon, germanium, and antimony.
- the element M in the metal oxide is preferably one or more of the above elements, more preferably one or more selected from aluminum, gallium, tin, and yttrium, and even more preferably gallium.
- the metal oxide of one embodiment of the present invention preferably has one or more selected from indium, gallium, and zinc.
- metal elements and metalloid elements are sometimes collectively referred to as “metal elements", and the "metal element” described in this specification and the like may include metalloid elements.
- Metal oxides according to one embodiment of the present invention include, for example, indium zinc oxide (In-Zn oxide), indium tin oxide (In-Sn oxide), indium titanium oxide (In-Ti oxide), indium gallium oxide (In-Ga oxide), indium gallium aluminum oxide (In-Ga-Al oxide), indium gallium tin oxide (In-Ga-Sn oxide), gallium zinc oxide (Ga-Zn oxide, also referred to as GZO), aluminum zinc oxide (Al-Zn oxide, also referred to as AZO), and indium Aluminum zinc oxide (In-Al-Zn oxide, also written as IAZO), indium tin zinc oxide (In-Sn-Zn oxide), indium titanium zinc oxide (In-Ti-Zn oxide), indium gallium zinc oxide (In-Ga-Zn oxide, also written as IGZO), indium gallium tin zinc oxide (In-Ga-Sn-Zn oxide, also written as IGZTO), indium gallium aluminum zinc oxide
- the field effect mobility of the transistor can be increased.
- the metal oxide may have one or more metal elements with a large periodic number instead of indium.
- the metal oxide may have one or more metal elements with a large periodic number in addition to indium.
- the metal elements include yttrium, zirconium, silver, cadmium, tin, antimony, barium, lead, bismuth, lanthanum, cerium, praseodymium, neodymium, promethium, samarium, and europium. Note that lanthanum, cerium, praseodymium, neodymium, promethium, samarium, and europium are called light rare earth elements.
- the metal oxide may also contain one or more nonmetallic elements.
- the field effect mobility of the transistor may be increased.
- nonmetallic elements include carbon, nitrogen, phosphorus, sulfur, selenium, fluorine, chlorine, bromine, and hydrogen.
- the metal oxide becomes highly crystalline, and the diffusion of impurities in the metal oxide can be suppressed. This suppresses fluctuations in the electrical characteristics of the transistor, and increases its reliability.
- the transistor can obtain a large on-current and high frequency characteristics.
- In-Ga-Zn oxide may be used as an example of a metal oxide.
- a metal oxide having the above-mentioned layered crystal structure it is preferable to deposit atoms one layer at a time. By using the ALD method, it is easy to form a metal oxide having the above-mentioned layered crystal structure.
- Examples of the ALD method include the Thermal ALD method, in which the reaction between the precursor and reactant is carried out using only thermal energy, and the Plasma Enhanced ALD (PEALD) method, in which a plasma-excited reactant is used.
- Thermal ALD method in which the reaction between the precursor and reactant is carried out using only thermal energy
- PEALD Plasma Enhanced ALD
- the ALD method can deposit atoms one layer at a time, which allows for the formation of extremely thin films, the formation of films on structures with high aspect ratios, the formation of films with fewer defects such as pinholes, the formation of films with excellent coverage, and the formation of films at low temperatures.
- the PEALD method can be preferable in some cases because it uses plasma, which allows for the formation of films at lower temperatures.
- some precursors used in the ALD method contain elements such as carbon or chlorine.
- films formed by the ALD method may contain more elements such as carbon or chlorine than films formed by other film formation methods. Note that the quantification of these elements can be performed using XPS or SIMS.
- the amount of carbon and chlorine contained in the film can be reduced by adopting a condition in which the substrate temperature is high during film formation and/or by carrying out an impurity removal process, compared to when the ALD method is used without applying these methods.
- an impurity removal process intermittently in an oxygen-containing atmosphere during the formation of the metal oxide film. It is also preferable to perform an impurity removal process in an oxygen-containing atmosphere after the formation of the metal oxide film.
- impurities in the film can be removed. This makes it possible to prevent impurities (hydrogen, carbon, nitrogen, etc.) contained in raw materials such as precursors from remaining in the metal oxide. Therefore, it is possible to reduce the impurity concentration in the metal oxide. It is also possible to increase the crystallinity of the metal oxide.
- impurity removal treatments include plasma treatment, microwave treatment, and heat treatment.
- the substrate temperature is preferable to between room temperature (e.g., 25°C) and 500°C, between 100°C and 500°C, between 200°C and 500°C, between 300°C and 500°C, between 400°C and 500°C, or between 400°C and 450°C. It is also preferable to set the heat treatment temperature to between 100°C and 450°C, between 200°C and 450°C, between 300°C and 450°C, or between 400°C and 450°C.
- the temperature during the impurity removal process is preferably set to a temperature equal to or lower than the maximum temperature in the manufacturing process of a transistor or semiconductor device, in particular, because the content of impurities in the metal oxide can be reduced without reducing productivity.
- the productivity of the semiconductor device can be increased by setting the maximum temperature in the manufacturing process of a semiconductor device according to one embodiment of the present invention to 500°C or lower, preferably 450°C or lower.
- microwave processing refers to processing using, for example, a device with a power source that generates high-density plasma using microwaves.
- microwaves refer to electromagnetic waves with a frequency of 300 MHz or more and 300 GHz or less.
- the microwave processing it is preferable to use a microwave processing device having a power source that generates high-density plasma using microwaves.
- the frequency of the microwave processing device is preferably 300 MHz or more and 300 GHz or less, more preferably 2.4 GHz or more and 2.5 GHz or less, and can be, for example, 2.45 GHz.
- the power of the power source that applies microwaves in the microwave processing device is preferably 1000 W or more and 10000 W or less, and preferably 2000 W or more and 5000 W or less.
- the microwave processing device may have a power source that applies RF to the substrate side. In addition, by applying RF to the substrate side, oxygen ions generated by high-density plasma can be efficiently guided into the film.
- the microwave treatment is preferably carried out under reduced pressure, with the pressure being preferably from 10 Pa to 1000 Pa, and more preferably from 300 Pa to 700 Pa.
- the treatment temperature is preferably from room temperature (25°C) to 750°C, more preferably from 300°C to 500°C, and even more preferably from 400°C to 450°C.
- a heat treatment may be performed continuously without exposure to the outside air.
- the temperature of the heat treatment is, for example, preferably 100°C or higher and 750°C or lower, more preferably 300°C or higher and 500°C or lower, and even more preferably 400°C or higher and 450°C or lower.
- the microwave treatment can be performed using, for example, oxygen gas and argon gas.
- the oxygen flow ratio ( O2 /( O2 +Ar)) is greater than 0% and less than 100%.
- the oxygen flow ratio ( O2 /( O2 +Ar)) is greater than 0% and less than 50%. More preferably, the oxygen flow ratio ( O2 /( O2 +Ar)) is greater than 10% and less than 40%. Even more preferably, the oxygen flow ratio ( O2 /( O2 +Ar)) is greater than 10% and less than 30%.
- the heat treatment is performed in an atmosphere of nitrogen gas or an inert gas, or an atmosphere containing 10 ppm or more, 1% or more, or 10% or more of an oxidizing gas.
- an atmosphere of nitrogen gas or an inert gas or an atmosphere containing 10 ppm or more, 1% or more, or 10% or more of an oxidizing gas.
- the heat treatment may be performed under reduced pressure.
- the heat treatment may be performed in an atmosphere containing 10 ppm or more, 1% or more, or 10% or more of an oxidizing gas to compensate for the oxygen that has been desorbed.
- the heat treatment may be performed in an atmosphere of ultra-dry air (air with a water content of 20 ppm or less, preferably 1 ppm or less, and more preferably 10 ppb or less).
- impurities such as hydrogen or carbon contained in the metal oxide can be removed.
- carbon in the metal oxide can be released as CO2 and CO
- hydrogen in the metal oxide can be released as H2O .
- rearrangement of metal atoms and oxygen atoms can be carried out, improving crystallinity. Therefore, a metal oxide having a highly crystalline layered crystal structure, particularly a metal oxide having the above CAAC structure, can be formed.
- the ALD method is a film formation method in which a film is formed by a reaction on the surface of a workpiece, unlike a film formation method in which particles released from a target are deposited. Therefore, it is a film formation method that is not easily affected by the shape of the workpiece and has good step coverage.
- the ALD method has excellent step coverage and excellent thickness uniformity, so it is suitable for covering the surface of an opening with a high aspect ratio, for example.
- the ALD method since the ALD method has a relatively slow film formation speed, it may be preferable to use it in combination with other film formation methods such as a sputtering method or a CVD method, which have a fast film formation speed.
- a method can be used in which a first metal oxide is formed by using a sputtering method, and a second metal oxide is formed on the first metal oxide by using an ALD method.
- the first metal oxide has a crystal part
- the second metal oxide may grow as a crystal from the crystal part as a nucleus.
- the ALD method can control the composition of the film obtained by adjusting the amount of raw material gas introduced.
- the ALD method can form a film of any composition by adjusting the amount of raw material gas introduced, the number of times it is introduced (also called the number of pulses), and the time required for one pulse (also called the pulse time).
- the ALD method can form a film whose composition changes continuously by changing the raw material gas while forming the film.
- the time required for film formation can be shortened compared to forming a film using multiple film formation chambers because no time is required for transportation and pressure adjustment. Therefore, the productivity of semiconductor devices can be increased in some cases.
- Transistors with Metal Oxides Next, a case where a metal oxide (oxide semiconductor) is used for a transistor will be described.
- a transistor using an oxide semiconductor for a semiconductor layer will be referred to as an OS transistor, and a transistor using silicon for a semiconductor layer will be referred to as a Si transistor.
- a transistor with high field-effect mobility can be realized.
- a highly reliable transistor can be realized.
- a miniaturized or highly integrated transistor can be realized. For example, a transistor with a channel length of 2 nm or more and 30 nm or less can be manufactured.
- an oxide semiconductor having a low carrier concentration is preferably used for the channel formation region of the transistor.
- the carrier concentration of the channel formation region of the oxide semiconductor is 1 ⁇ 10 18 cm ⁇ 3 or less, preferably 1 ⁇ 10 17 cm ⁇ 3 or less, more preferably 1 ⁇ 10 15 cm ⁇ 3 or less, more preferably 1 ⁇ 10 13 cm ⁇ 3 or less, more preferably 1 ⁇ 10 11 cm ⁇ 3 or less, and further preferably less than 1 ⁇ 10 10 cm ⁇ 3 and 1 ⁇ 10 ⁇ 9 cm ⁇ 3 or more. Note that in the case of lowering the carrier concentration of the oxide semiconductor film, it is preferable to lower the impurity concentration in the oxide semiconductor film and to lower the density of defect states.
- a low impurity concentration and a low density of defect states are referred to as high-purity intrinsic or substantially high-purity intrinsic.
- an oxide semiconductor having a low carrier concentration may be referred to as a high-purity intrinsic or substantially high-purity intrinsic oxide semiconductor.
- a highly pure intrinsic or substantially highly pure intrinsic oxide semiconductor film has a low density of defect states, and therefore may also have a low density of trap states.
- the charge trapped in the trap states of the oxide semiconductor takes a long time to disappear and may behave as if it were a fixed charge. Therefore, a transistor in which a channel formation region is formed in an oxide semiconductor with a high density of trap states may have unstable electrical characteristics.
- an impurity in an oxide semiconductor refers to, for example, anything other than the main component that constitutes the oxide semiconductor.
- an element with a concentration of less than 0.1 atomic % can be considered an impurity.
- the band gap of the oxide semiconductor is preferably larger than that of silicon (typically 1.1 eV), and is preferably 2 eV or more, more preferably 2.5 eV or more, and further preferably 3.0 eV or more.
- the off-state current (also referred to as Ioff) of a transistor can be reduced.
- OS transistors use oxide semiconductors, which are semiconductor materials with a wide band gap, and therefore the short channel effect can be suppressed. In other words, OS transistors are transistors that do not have the short channel effect or have an extremely small short channel effect.
- the short channel effect is a degradation of electrical characteristics that becomes evident as transistors are miniaturized (channel length is reduced).
- Specific examples of short channel effects include a decrease in threshold voltage, an increase in subthreshold swing value (sometimes referred to as S value), and an increase in leakage current.
- S value refers to the amount of change in gate voltage in the subthreshold region that changes the drain current by one order of magnitude at a constant drain voltage.
- Characteristic length is widely used as an index of resistance to short channel effects.
- Characteristic length is an index of how easily the potential of the channel formation region bends. The smaller the characteristic length, the steeper the potential rises, and therefore the more resistant it is to short channel effects.
- OS transistors are accumulation-type transistors, while Si transistors are inversion-type transistors. Therefore, compared to Si transistors, OS transistors have smaller characteristic lengths between the source region and the channel-forming region, and between the drain region and the channel-forming region. Therefore, OS transistors are more resistant to the short-channel effect than Si transistors. In other words, when it is desired to manufacture a transistor with a short channel length, OS transistors are more suitable than Si transistors.
- the OS transistor can also be regarded as having an n + / n ⁇ /n + accumulation-type junction-less transistor structure or an n + /n ⁇ / n + accumulation-type non-junction transistor structure in which the channel formation region is an n ⁇ type region and the source region and drain region are n + type regions.
- the OS transistor can have good electrical characteristics even when the semiconductor device is miniaturized or highly integrated. For example, good electrical characteristics can be obtained even when the channel length or gate length of the OS transistor is 1 nm to 20 nm, 3 nm to 15 nm, 5 nm to 10 nm, 5 nm to 7 nm, or 5 nm to 6 nm.
- the gate length is the length of the gate electrode in the direction in which carriers move inside the channel formation region when the transistor is operating.
- the cutoff frequency of the transistor can be improved.
- the cutoff frequency of the transistor can be set to, for example, 50 GHz or more, preferably 100 GHz or more, and more preferably 150 GHz or more in a room temperature environment.
- OS transistors As explained above, compared to Si transistors, OS transistors have the excellent advantages of having a smaller off-state current and being able to fabricate transistors with a short channel length.
- the carbon concentration in a channel formation region of the oxide semiconductor measured by SIMS is 1 ⁇ 10 20 atoms/cm 3 or less, preferably 5 ⁇ 10 19 atoms/cm 3 or less, more preferably 3 ⁇ 10 19 atoms/cm 3 or less, more preferably 1 ⁇ 10 19 atoms/cm 3 or less, more preferably 3 ⁇ 10 18 atoms/cm 3 or less, and further preferably 1 ⁇ 10 18 atoms/cm 3 or less.
- the silicon concentration in the channel formation region of the oxide semiconductor measured by SIMS is 1 ⁇ 10 20 atoms/cm 3 or less, preferably 5 ⁇ 10 19 atoms/cm 3 or less, more preferably 3 ⁇ 10 19 atoms/cm 3 or less, more preferably 1 ⁇ 10 19 atoms/cm 3 or less, more preferably 3 ⁇ 10 18 atoms/cm 3 or less, and still more preferably 1 ⁇ 10 18 atoms/cm 3 or less.
- the nitrogen concentration in a channel formation region of an oxide semiconductor obtained by SIMS is set to 1 ⁇ 10 20 atoms/cm 3 or less, preferably 5 ⁇ 10 19 atoms/cm 3 or less, more preferably 1 ⁇ 10 19 atoms/cm 3 or less, more preferably 5 ⁇ 10 18 atoms/cm 3 or less, more preferably 1 ⁇ 10 18 atoms/cm 3 or less, and further preferably 5 ⁇ 10 17 atoms/cm 3 or less.
- Hydrogen contained in the oxide semiconductor reacts with oxygen bonded to a metal atom to form water, and thus oxygen vacancies may be formed. When hydrogen enters the oxygen vacancies, electrons serving as carriers may be generated. In addition, some of the hydrogen may bond to oxygen bonded to a metal atom to generate electrons serving as carriers. Therefore, a transistor using an oxide semiconductor containing hydrogen is likely to have normally-on characteristics. For this reason, it is preferable that hydrogen in a channel formation region of the oxide semiconductor is reduced as much as possible.
- the hydrogen concentration in the channel formation region of the oxide semiconductor obtained by SIMS is less than 1 ⁇ 10 20 atoms/cm 3 , preferably less than 5 ⁇ 10 19 atoms/cm 3 , more preferably less than 1 ⁇ 10 19 atoms/cm 3 , more preferably less than 5 ⁇ 10 18 atoms/cm 3 , and further preferably less than 1 ⁇ 10 18 atoms/cm 3 .
- the concentration of the alkali metal or the alkaline earth metal in a channel formation region of the oxide semiconductor obtained by SIMS is set to 1 ⁇ 10 18 atoms/cm 3 or less, preferably 2 ⁇ 10 16 atoms/cm 3 or less.
- the semiconductor layer 113 can be rephrased as a semiconductor layer including a channel formation region of a transistor.
- the semiconductor material that can be used for the semiconductor layer is not limited to the above-mentioned metal oxides.
- a semiconductor material having a band gap (a semiconductor material that is not a zero-gap semiconductor) may be used for the semiconductor layer.
- a single element semiconductor, a compound semiconductor, or a layered material (also referred to as an atomic layer material, a two-dimensional material, or the like) is preferably used for the semiconductor material.
- layered material is a general term for a group of materials having a layered crystal structure.
- a layered crystal structure is a structure in which layers formed by covalent bonds or ionic bonds are stacked via bonds weaker than covalent bonds or ionic bonds, such as van der Waals forces.
- Layered materials have high electrical conductivity within a unit layer, that is, high two-dimensional electrical conductivity.
- Silicon and germanium are examples of elemental semiconductors that can be used in the semiconductor material.
- Examples of silicon that can be used in the semiconductor layer include single crystal silicon, polycrystalline silicon, microcrystalline silicon, and amorphous silicon.
- An example of polycrystalline silicon is low temperature polysilicon (LTPS).
- Compound semiconductors that can be used for the semiconductor material include silicon carbide, silicon germanium, gallium arsenide, indium phosphide, boron nitride, and boron arsenide.
- the boron nitride that can be used for the semiconductor layer preferably contains an amorphous structure.
- the boron arsenide that can be used for the semiconductor layer preferably contains crystals with a cubic structure.
- Layered materials include graphene, silicene, boron carbonitride, and chalcogenides.
- boron carbonitride carbon atoms, nitrogen atoms, and boron atoms are arranged in a hexagonal lattice structure on a plane.
- Chalcogenides are compounds that contain chalcogen. Chalcogen is a general term for elements that belong to Group 16, and includes oxygen, sulfur, selenium, tellurium, polonium, and livermorium.
- Other examples of chalcogenides include transition metal chalcogenides and Group 13 chalcogenides.
- transition metal chalcogenide that functions as a semiconductor.
- transition metal chalcogenides that can be used as the semiconductor layer include molybdenum sulfide (representatively MoS 2 ), molybdenum selenide (representatively MoSe 2 ), molybdenum tellurium (representatively MoTe 2 ), tungsten sulfide (representatively WS 2 ), tungsten selenide (representatively WSe 2 ), tungsten tellurium (representatively WTe 2 ), hafnium sulfide (representatively HfS 2 ), hafnium selenide (representatively HfSe 2 ), zirconium sulfide (representatively ZrS 2 ), and zirconium selenide (representatively ZrSe 2 ).
- FIGS. 4A to 4C An example of a method for manufacturing a semiconductor device illustrated in FIGS. 4A to 4C will be described below as a method for manufacturing a semiconductor device of one embodiment of the present invention.
- a in each figure shows a plan view.
- B in each figure shows a cross-sectional view corresponding to the area indicated by the dashed line A1-A2 in A of each figure.
- C in each figure shows a cross-sectional view corresponding to the area indicated by the dashed line A3-A4 in A of each figure. Note that some elements have been omitted from the plan view A in each figure for clarity.
- insulating materials for forming insulators, conductive materials for forming conductors, or semiconductor materials for forming semiconductors can be formed into films using appropriate film formation methods such as sputtering, CVD, MBE, PLD, or ALD.
- Sputtering methods include RF sputtering, which uses a high-frequency power supply as the sputtering power source, DC sputtering, which uses a direct current power supply, and pulsed DC sputtering, which changes the voltage applied to the electrodes in a pulsed manner.
- RF sputtering is mainly used when depositing insulating films
- DC sputtering is mainly used when depositing metal conductive films.
- Pulsed DC sputtering is mainly used when depositing compounds such as oxides, nitrides, or carbides using the reactive sputtering method.
- CVD methods can be classified into plasma CVD (PECVD) methods, which use plasma, thermal CVD (TCVD: Thermal CVD) methods, which use heat, and photo CVD (Photo CVD) methods, which use light. They can also be further classified into metal CVD (MCVD: Metal CVD) methods and metal organic CVD (MOCVD: Metal Organic CVD) methods, depending on the source gas used.
- PECVD plasma CVD
- TCVD Thermal CVD
- Photo CVD Photo CVD
- MCVD Metal CVD
- MOCVD Metal Organic CVD
- the plasma CVD method can produce high-quality films at relatively low temperatures. Furthermore, because the thermal CVD method does not use plasma, it is a film formation method that can form films without causing plasma damage to the workpiece. For example, wiring, electrodes, and elements (transistors, capacitors, etc.) contained in a semiconductor device may become charged up by receiving electric charge from the plasma. At this time, the accumulated electric charge may destroy the wiring, electrodes, or elements contained in the semiconductor device. On the other hand, in the case of thermal CVD, which does not use plasma, such plasma damage does not occur, and the yield of semiconductor devices can be increased. Furthermore, because no plasma damage occurs during film formation with the thermal CVD method, films with fewer defects can be obtained.
- the ALD method can be a thermal ALD method in which the reaction between the precursor and reactant is carried out using only thermal energy, or a PEALD method in which a plasma-excited reactant is used.
- the CVD and ALD methods are different from sputtering methods in which particles emitted from a target or the like are deposited. Therefore, they are film formation methods that are less affected by the shape of the workpiece and have good step coverage.
- the ALD method has excellent step coverage and excellent thickness uniformity, making it suitable, for example, for coating the surface of an opening with a high aspect ratio.
- the ALD method since the ALD method has a relatively slow film formation speed, it may be preferable to use it in combination with other film formation methods such as the CVD method, which has a fast film formation speed.
- a film of any composition can be formed by changing the flow rate ratio of the raw material gases.
- a film with a continuously changing composition can be formed by changing the flow rate ratio of the raw material gases while forming the film.
- a film of any composition can be formed by simultaneously introducing multiple different types of precursors. Or, when multiple different types of precursors are introduced, a film of any composition can be formed by controlling the number of cycles of each precursor.
- a substrate (not shown) is prepared, and an insulating layer 101 is formed on the substrate (FIGS. 34A to 34C).
- the insulating material described above can be used as appropriate for the insulating layer 101.
- the insulating layer 101 can be formed by appropriately using a film formation method such as a sputtering method, a CVD method, an MBE method, a PLD method, or an ALD method.
- a conductive layer 111c is formed on the insulating layer 101 (FIGS. 34A to 34C).
- a conductive film that will become the conductive layer 111c is formed and processed to form the conductive layer 111c.
- a conductive material that can be used for the conductive layer 111 described above can be appropriately used.
- the conductive film that becomes the conductive layer 111c can be formed by appropriately using a film formation method such as a sputtering method, a CVD method, an MBE method, a PLD method, or an ALD method.
- a film formation method such as a sputtering method, a CVD method, an MBE method, a PLD method, or an ALD method.
- a laminated film in which tungsten and titanium nitride are deposited in this order can be formed as the conductive film that becomes the conductive layer 111c using a CVD method.
- a pattern is formed by, for example, lithography, and the conductive film is processed based on the pattern using a dry etching method or a wet etching method, thereby forming the conductive layer 111c.
- fine processing can be performed, which is preferable.
- the resist is first exposed to light through a mask. Next, the exposed areas are removed or left to form a resist mask using a developer. This forms a pattern.
- a resist mask is formed by exposing the resist to KrF excimer laser light, ArF excimer laser light, EUV light, or the like.
- a liquid immersion technique may be used in which exposure is performed by filling the space between the substrate and the projection lens with liquid (e.g., water).
- an electron beam or ion beam may be used instead of the light described above. Note that when an electron beam or ion beam is used, a mask is not required.
- the resist mask can be removed by performing a dry etching process such as ashing, a wet etching process, a dry etching process followed by a wet etching process, or a dry etching process followed by a wet etching process.
- an etching process is performed through the resist mask. This allows the conductive layer, semiconductor layer, insulating layer, etc. to be processed into the desired shape.
- an etching gas containing halogen can be used as the etching gas, specifically, an etching gas containing one or more of fluorine, chlorine, and bromine can be used.
- an etching gas containing one or more of fluorine, chlorine, and bromine can be used as the etching gas.
- C4F6 gas, C5F6 gas , C4F8 gas , CF4 gas, SF6 gas, NF3 gas, CHF3 gas, Cl2 gas, BCl3 gas, SiCl4 gas, CCl4 gas, or BBr3 gas can be used alone or in a mixture of two or more gases.
- oxygen gas, carbon dioxide gas, nitrogen gas, helium gas, argon gas, hydrogen gas, or hydrocarbon gas can be appropriately added to the above etching gas.
- the etching conditions can be appropriately set according to the object to be etched.
- a capacitively coupled plasma (CCP) etching device having parallel plate electrodes can be used as the dry etching device.
- the capacitively coupled plasma etching device having parallel plate electrodes can be configured to apply a high frequency voltage to one of the parallel plate electrodes. Or, it can be configured to apply a plurality of different high frequency voltages to one of the parallel plate electrodes. Or, it can be configured to apply a high frequency voltage of the same frequency to each of the parallel plate electrodes. Or, it can be configured to apply high frequency voltages of different frequencies to each of the parallel plate electrodes.
- a dry etching device having a high density plasma source can be used.
- an inductively coupled plasma (ICP) etching device can be used as the dry etching device having a high density plasma source.
- an insulating layer 103c_1 functioning as an interlayer insulating layer is formed on the insulating layer 101 and the conductive layer 111c (FIGS. 35A to 35C).
- the insulating layer 103c_1 can be formed using any of the insulating materials described above.
- the insulating layer 103c_1 can be formed using a film formation method such as a sputtering method, a CVD method, an MBE method, a PLD method, or an ALD method.
- a silicon oxide film is formed as the insulating layer 103c_1 by a sputtering method.
- CMP chemical mechanical polishing
- the upper surface of the insulating layer 103c_1 has a convex curved shape. By not performing planarization processing, it is possible to reduce manufacturing costs and increase production yields.
- a conductive layer 115c is formed on the insulating layer 103c_1 (FIGS. 36A to 36C).
- a conductive film that becomes the conductive layer 115c is formed and processed to form the conductive layer 115c.
- the conductive film that becomes the conductive layer 115c can be formed using any of the conductive materials that can be used for the conductive layer 115 described above.
- the conductive film that becomes the conductive layer 115c can be formed by a film formation method such as a sputtering method, a CVD method, an MBE method, a PLD method, or an ALD method.
- a pattern is formed by lithography, and the conductive film is processed based on the pattern using a dry etching method or a wet etching method, thereby forming the conductive layer 115c.
- a dry etching method fine processing can be performed, which is preferable.
- an insulating layer 103c_2 that functions as an interlayer insulating layer is formed on the insulating layer 103c_1 and the conductive layer 115c (FIGS. 37A to 37C).
- the insulating layer 103c_2 can be formed using the same material and forming method as the insulating layer 103c_1 described above. Note that it is preferable to perform a CMP process after the insulating layer 103c_2 is formed to planarize the upper surface.
- the thicknesses of the insulating layer 103c_1, the conductive layer 115c, and the insulating layer 103c_2 can be appropriately set according to the design value of the channel length of the transistor 43.
- a part of the insulating layer 103c_2, a part of the conductive layer 115c, and a part of the insulating layer 103c_1 are processed to form an opening 121c that reaches the conductive layer 111c ( Figures 38A to 38C).
- the opening 121c can be formed by using, for example, lithography and etching.
- the sidewall of the opening 121c is perpendicular to the upper surface of the conductive layer 111c. With such a configuration, it is possible to miniaturize or highly integrate the semiconductor device.
- the sidewall of the opening 121c may also be tapered. By making the sidewall of the opening 121c tapered, for example, the coverage of a metal oxide film or the like that becomes the semiconductor layer 113c described below can be improved, and defects such as voids can be reduced.
- the size of the maximum width of the opening 121c is preferably minute.
- the maximum width of the opening 121c is preferably 1 nm or more and 60 nm or less, 1 nm or more and 50 nm or less, 1 nm or more and 40 nm or less, 1 nm or more and 30 nm or less, 1 nm or more and 20 nm or less, or 5 nm or more and 20 nm or less.
- the aspect ratio of the opening 121c is large, it is preferable to process a part of the insulating layer 103c_2, a part of the conductive layer 115c, and a part of the insulating layer 103c_1 by anisotropic etching.
- processing by a dry etching method is preferable because it is suitable for fine processing.
- the processing may be performed under different conditions.
- the inclination of the side surface of the insulating layer 103c_2 in the opening 121c, the inclination of the side surface of the conductive layer 115c in the opening 121c, and the inclination of the side surface of the insulating layer 103c_1 in the opening 121c may differ from each other.
- a heat treatment may be performed.
- the heat treatment may be performed at 250°C or higher and 650°C or lower, preferably 300°C or higher and 500°C or lower, and more preferably 320°C or higher and 450°C or lower.
- the heat treatment may be performed in a nitrogen gas or inert gas atmosphere, for example.
- the heat treatment may be performed under reduced pressure.
- the gas used in the heat treatment is highly purified.
- the amount of moisture contained in the gas used in the heat treatment is set to 1 ppb or less, preferably 0.1 ppb or less, and more preferably 0.05 ppb or less.
- an insulating film 105C that will later become the insulating layer 105c is formed in contact with the top surface of the insulating layer 103c_2, the side surface of the insulating layer 103c_2, the side surface of the conductive layer 115c, the side surface of the insulating layer 103c_1, and the top surface of the conductive layer 111c (FIGS. 39A to 39C).
- the insulating film 105C can be formed using any of the above-mentioned insulating materials as appropriate.
- the insulating film 105C can be formed using a film formation method such as a sputtering method, a CVD method, an MBE method, a PLD method, or an ALD method as appropriate.
- the insulating film 105C is preferably formed in contact with the bottom and sidewall of the opening 121c that has a large aspect ratio. Therefore, it is preferable to use a film formation method with good coverage for forming the insulating film 105C, and it is more preferable to use a CVD method, an ALD method, or the like. For example, silicon oxide is formed as the insulating film 105C using the ALD method.
- the deposition of the insulating film 105C is not limited to the CVD or ALD method.
- a sputtering method may be used.
- the insulating film 105C is processed to expose the top surface of the insulating layer 103c_2 and the top surface of the conductive layer 111c, and an insulating layer 105c is formed that contacts the side surface of the insulating layer 103c_1, the side surface of the conductive layer 115c, and the side surface of the insulating layer 103c_2 ( Figures 40A to 40C).
- the upper end of the insulating layer 105c has a curved shape.
- Anisotropic etching is preferably used to process the insulating film 105C.
- anisotropic etching to process the insulating film 105C, it is possible to selectively remove only the region of the insulating film 105C located in the opening 121c with a large aspect ratio that contacts the bottom of the opening 121c. This allows the insulating layer 105c that contacts the sidewall inside the opening 121c to be formed with high precision.
- a metal oxide film 113C that will later become the semiconductor layer 113c is formed in contact with the upper surface of the conductive layer 111c, the side surface of the insulating layer 105c, the curved portion of the insulating layer 105c, and the upper surface of the insulating layer 103c_2 (FIGS. 41A to 41C).
- the metal oxide film 113C can be appropriately formed using a metal oxide that can be applied to the semiconductor layer 113 described above.
- the metal oxide film 113C can be formed by appropriately using a film formation method such as a sputtering method, a CVD method, an MBE method, a PLD method, or an ALD method.
- the metal oxide film 113C is preferably formed in contact with the side surface of the insulating layer 105c and the upper surface of the conductive layer 111c in the opening 121c with a large aspect ratio. Therefore, the metal oxide film 113C is preferably formed using a film formation method with good coverage, and it is more preferable to use a CVD method, an ALD method, or the like.
- a CVD method an ALD method, or the like.
- an In-Ga-Zn oxide film may be formed as the metal oxide film 113C by using the ALD method.
- an In-Al-Zn oxide film may be formed as the metal oxide film 113C.
- the deposition of the metal oxide film 113C is not limited to the CVD method or the ALD method.
- a sputtering method may be used.
- the deposition method of each layer included in the semiconductor layer 113c may be the same or different.
- the lower layer of the metal oxide film 113C may be deposited by a sputtering method
- the upper layer of the metal oxide film 113C may be deposited by an ALD method.
- Metal oxide films deposited by a sputtering method tend to have crystallinity. Therefore, by providing a crystalline metal oxide film as the lower layer of the metal oxide film 113C, the crystallinity of the upper layer of the metal oxide film 113C can be increased.
- the parts overlapping with them can be blocked by the upper layer of the metal oxide film 113C deposited by an ALD method, which has good coverage.
- the metal oxide film 113C is preferably formed in contact with the upper surface of the conductive layer 111a in the opening 121c, the side surface of the insulating layer 105c in the opening 121c, the curved portion of the insulating layer 105c, and the upper surface of the insulating layer 103c_2.
- the conductive layer 111c functions as one of the source electrode or drain electrode of the transistor 43.
- the heat treatment may be performed in a temperature range in which the metal oxide film 113C does not become polycrystallized, and may be performed at a temperature of 250°C or higher and 650°C or lower, preferably 400°C or higher and 600°C or lower.
- the heat treatment refer to the above description.
- the above heat treatment it is preferable to perform the above heat treatment in a state where the insulating layer 103c_2 containing excess oxygen is provided in contact with the metal oxide film 113C.
- oxygen can be supplied from the insulating layer 103c_2 to the metal oxide film 113C, and oxygen vacancies and VoH in the semiconductor layer 113c to be formed later can be reduced.
- the heat treatment is performed after the metal oxide film 113C is formed, but the present invention is not limited to this. It is also possible to configure the heat treatment to be performed in a later process.
- a film 114f which will later become layer 114, is formed on metal oxide film 113C ( Figures 41A to 41C).
- Film 114f is formed so as to fill at least the recess formed on metal oxide film 113C within opening 121c. It is preferable to form an organic insulating film that functions as a planarizing film on film 114f by a method such as a coating method.
- Materials that can be used for the film 114f include, for example, acrylic resin, polyimide resin, epoxy resin, imide resin, polyamide resin, polyimideamide resin, silicone resin, siloxane resin, benzocyclobutene resin, phenol resin, precursors of these resins, etc.
- organic materials such as polyvinyl alcohol (PVA), polyvinyl butyral, polyvinylpyrrolidone, polyethylene glycol, polyglycerin, pullulan, water-soluble cellulose, or alcohol-soluble polyamide resin may be used for the film 114f.
- photoresist may be used as the photosensitive resin. Either positive-type material or negative-type material may be used as the photosensitive organic resin.
- the upper surface of film 114f is polished by CMP processing to expose the upper surface of metal oxide film 113C.
- This processing forms layer 114 whose height relative to the substrate surface is approximately equal to the uppermost surface of metal oxide film 113C ( Figures 42A to 42C).
- the metal oxide film 113C is patterned by, for example, lithography, and then processed by etching based on the pattern.
- the semiconductor layer 113c is formed so as to have an area overlapping with the opening 121c ( Figures 43A to 43C).
- a part of the semiconductor layer 113c is formed in the opening 121c.
- the semiconductor layer 113c also contacts a part of the upper surface of the insulating layer 103c_2.
- the semiconductor layer 113c is formed having a region in contact with the upper surface of the conductive layer 111c in the opening 121c, a region in contact with the side surface of the insulating layer 105c in the opening 121c, a region in contact with the curved portion of the insulating layer 105c, and a region in contact with the upper surface of the insulating layer 103c_2.
- the conductive layer 115c and the semiconductor layer 113c have opposing regions with the insulating layer 105c interposed therebetween.
- the conductive layer 115c functions as a gate electrode. Therefore, the region of the semiconductor layer 113c that faces the conductive layer 115c functions as a channel formation region of the transistor 43.
- the region of the insulating layer 105c that is sandwiched between the conductive layer 115c and the semiconductor layer 113c functions as a gate insulating layer of the transistor 43.
- insulating film 107C which will later become insulating layer 107c
- insulating film 103C which will later become insulating layer 103c_3
- the insulating films 107C and 103C can be formed by appropriately using a film formation method such as a sputtering method, a CVD method, an MBE method, a PLD method, or an ALD method, respectively.
- the insulating film 107C is provided in contact with the upper surface of the insulating layer 103c_2, the side surface of the semiconductor layer 113c, the upper surface of the semiconductor layer 113c, and the upper surface of the layer 114.
- the insulating film 103C is provided in contact with the upper surface of the insulating film 107C.
- an insulating material applicable to the insulating layer 107 and the insulating layer 103 described above, respectively, can be appropriately used.
- the upper surfaces of the insulating films 103C and 107C are polished by CMP processing to expose the upper surface of the semiconductor layer 113c.
- This processing forms insulating layers 103c_3 and 107c whose heights relative to the substrate surface are approximately equal to the uppermost surface of the semiconductor layer 113c and the upper surface of layer 114, respectively ( Figures 45A to 45C).
- a conductive layer 111a is formed in contact with the semiconductor layer 113c, the layer 114, the insulating layer 107c, and the insulating layer 103c_3 (FIGS. 46A to 46C).
- a conductive film that will become the conductive layer 111a is formed and processed to form the conductive layer 111a.
- the conductive film that will become the conductive layer 111a can be formed by the same method as the conductive layer 111c, using an appropriate conductive material that can be used for the conductive layer 111 described above.
- the upper surface of the semiconductor layer 113c and the lower surface of the conductive layer 111a are in contact with each other.
- the conductive layer 111a functions as the other of the source electrode or drain electrode of the transistor 43.
- the transistor 43 can be formed, which has the conductive layer 111c, the conductive layer 111a, the semiconductor layer 113c, the insulating layer 105c, and the conductive layer 115c.
- the conductive layer 111c functions as one of the source electrode and the drain electrode of the transistor 43
- the conductive layer 111a functions as the other of the source electrode and the drain electrode of the transistor 43
- the insulating layer 105c functions as the gate insulating layer of the transistor 43
- the conductive layer 115c functions as the gate electrode of the transistor 43.
- an insulating layer 103a that functions as an interlayer insulating layer is formed on the conductive layer 111a and on the insulating layer 103c_3 (FIGS. 46A to 46C).
- the insulating layer 103a can be formed by the same method as the insulating layers 103c_1 and 103c_2, using the insulating material described above as appropriate. Note that it is preferable to planarize the upper surface of the insulating layer 103a by performing a CMP process after the film formation. By performing the planarization process on the insulating layer 103a, the conductive layer 112a that functions as wiring can be suitably formed in a later process.
- the upper surface of the insulating layer 103a has a convex curved shape. By not performing the planarization process, it is possible to reduce the manufacturing cost and increase the production yield.
- the thickness of the insulating layer 103a on the conductive layer 111a corresponds to the channel length of the transistor 41
- the thickness of the insulating layer 103a can be appropriately set according to the design value of the channel length of the transistor 41.
- the insulating layer 103a by forming the insulating layer 103a by a sputtering method in an atmosphere containing oxygen, the insulating layer 103a containing excess oxygen can be formed.
- the hydrogen concentration in the insulating layer 103a can be reduced.
- a conductive film 112A that will later become the conductive layer 112a is formed on the insulating layer 103a (FIGS. 46A to 46C).
- the conductive film 112A can be formed using any of the conductive materials that can be used for the conductive layer 112 described above.
- the conductive film 112A can be formed using any of a variety of deposition methods, such as sputtering, CVD, MBE, PLD, or ALD.
- a part of the conductive film 112A and a part of the insulating layer 103a are processed to form an opening 121a that reaches the conductive layer 111a ( Figures 47A to 47C).
- the opening 121a can be formed by using, for example, lithography and etching.
- the sidewalls of the opening 121a are perpendicular to the upper surface of the conductive layer 111a. This configuration allows the semiconductor device to be miniaturized or highly integrated.
- the sidewalls of the opening 121a may also be tapered. By tapering the sidewalls of the opening 121a, for example, the coverage of the metal oxide film that becomes the semiconductor layer 113a described below can be improved, and defects such as voids can be reduced.
- the size of the maximum width of the opening 121a is preferably minute.
- the maximum width of the opening 121a is preferably 1 nm or more and 60 nm or less, 1 nm or more and 50 nm or less, 1 nm or more and 40 nm or less, 1 nm or more and 30 nm or less, 1 nm or more and 20 nm or less, or 5 nm or more and 20 nm or less.
- the aspect ratio of the opening 121a is large, it is preferable to process a part of the conductive film 112A and a part of the insulating layer 103a using anisotropic etching. In particular, processing by a dry etching method is preferable because it is suitable for fine processing. Furthermore, the processing may be performed under different conditions. Note that, as described above, depending on the conditions for processing the conductive film 112A and a part of the insulating layer 103a, the inclination of the side surface of the conductive layer 112a in the opening 121a and the inclination of the side surface of the insulating layer 103a in the opening 121a may differ from each other.
- a heat treatment may be performed.
- impurities such as water contained in the insulating layer 103a, etc. can be reduced before the formation of a metal oxide film that becomes the semiconductor layer 113a, which will be described later.
- a metal oxide film that will become the semiconductor layer 113a is formed in contact with the bottom and sidewalls of the opening 121a and at least a portion of the upper surface of the conductive film 112A.
- the metal oxide film any metal oxide that can be used for the semiconductor layer 113 described above can be used.
- the metal oxide film can be formed using the same formation method as the metal oxide film 113C described above.
- an In-Ga-Zn oxide film is formed as the metal oxide film using the ALD method.
- the deposition of the metal oxide film that becomes the semiconductor layer 113a is not limited to the CVD method or the ALD method.
- a sputtering method may be used.
- the deposition method of each layer included in the semiconductor layer 113a may be the same or different.
- the lower layer of the metal oxide film may be deposited by a sputtering method
- the upper layer of the metal oxide film may be deposited by an ALD method.
- Metal oxide films deposited by a sputtering method tend to have crystallinity. Therefore, by providing a crystalline metal oxide film as the lower layer of the metal oxide film, the crystallinity of the upper layer of the metal oxide film can be increased.
- the metal oxide film that becomes the semiconductor layer 113a is preferably formed in contact with the top surface of the conductive layer 111a in the opening 121a, the side surface of the insulating layer 103a in the opening 121a, the side surface of the conductive layer 112a in the opening 121a, and the top surface of the conductive layer 112a.
- the conductive layer 111a functions as one of the source electrode or drain electrode of the transistor 41.
- the conductive layer 112a functions as the other of the source electrode or drain electrode of the transistor 41.
- the heat treatment it is preferable to perform the heat treatment with the insulating layer 103a containing excess oxygen in contact with the metal oxide film.
- oxygen can be supplied from the insulating layer 103a to the channel formation region of the semiconductor layer 113a, thereby reducing oxygen vacancies and VoH.
- a heat treatment was performed after the metal oxide film was formed, but the present invention is not limited to this. A heat treatment may also be performed in a later step.
- the metal oxide film that will become the semiconductor layer 113a is patterned, for example, by lithography, and then processed by etching based on the pattern.
- the semiconductor layer 113a is formed so as to have a region that overlaps with the opening 121a ( Figures 48A to 48C).
- a part of the semiconductor layer 113a is formed in the opening 121a.
- the semiconductor layer 113a also contacts the side and part of the top surface of the conductive film 112A.
- the semiconductor layer 113a is formed so as to have a region that contacts the top surface of the conductive layer 111a, a region that contacts the side surface of the conductive film 112A, and a region that contacts the top surface of the conductive film 112A, and a region that is located inside the opening 121a.
- the conductive layer 112a can be formed, for example, by forming a pattern by lithography, and then processing the conductive film 112A by etching based on the pattern. For example, a dry etching method or a wet etching method can be used for this processing, but processing by the dry etching method is preferable because it is suitable for fine processing.
- a portion of the conductive film 112A is processed to form the conductive layer 112a.
- the method for forming the conductive layer 112a can refer to the above description.
- a part of the conductive layer 112a and a part of the insulating layer 103a are processed to form an opening 121a that reaches the conductive layer 111a.
- the method for forming the opening 121a can refer to the above description.
- a heat treatment may be performed.
- the conditions for the heat treatment may refer to the above description.
- a metal oxide film that will become the semiconductor layer 113a is formed in contact with the bottom and sidewalls of the opening 121a and at least a portion of the upper surface of the conductive layer 112a.
- the metal oxide film has an area that contacts the upper surface of the insulating layer 103a.
- the method of forming the metal oxide film can refer to the above-mentioned explanation.
- the conditions for the heat treatment can be as described above.
- the metal oxide film that will become the semiconductor layer 113a is processed using a lithography method to form the semiconductor layer 113a ( Figures 49A to 49C).
- the manufacturing method for both semiconductor devices can be carried out in the same manner from this point on.
- the insulating layer 105a is formed on the semiconductor layer 113a, the conductive layer 112a, and the insulating layer 103a (FIGS. 50A to 50C).
- the insulating layer 105a can be formed using any of the above insulating materials.
- the insulating layer 105a can be formed using a film formation method such as a sputtering method, a CVD method, an MBE method, a PLD method, or an ALD method.
- the insulating layer 105a is preferably formed in contact with the semiconductor layer 113a provided in the opening 121a with a large aspect ratio.
- a film formation method with good coverage for forming the insulating layer 105a it is preferable to use a film formation method with good coverage for forming the insulating layer 105a, and it is more preferable to use a CVD method, an ALD method, or the like.
- silicon oxide is formed as the insulating layer 105a using the ALD method.
- the deposition of the insulating layer 105a is not limited to the CVD or ALD method.
- a sputtering method may be used.
- the side end of the semiconductor layer 113a is covered with the insulating layer 105a. This makes it possible to prevent a short circuit between the semiconductor layer 113a and the conductive layer 115a that will be formed in a later step. Furthermore, by using the above configuration, the side end of the conductive layer 112a is covered with the insulating layer 105a. This makes it possible to prevent a short circuit between the conductive layer 112a and the conductive layer 115a.
- a conductive film 115A is formed on the insulating layer 105a so as to fill the recesses of the insulating layer 105a (FIGS. 50A to 50C).
- the conductive film 115A can be formed using any of the conductive materials applicable to the conductive layer 115a described above.
- the conductive film 115A can be formed using any of a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- the conductive film 115A is preferably formed in contact with the insulating layer 105a provided in the opening 121a having a large aspect ratio. Therefore, the conductive film 115A is preferably formed using a film formation method with good coverage or filling properties, and more preferably using a CVD method, an ALD method, or the like.
- the average surface roughness of the upper surface of the conductive film 115A may become large.
- a silicon oxide film or a silicon oxynitride film may be formed on the conductive film 115A, and the CMP process may be performed until the silicon oxide film or the silicon oxynitride film is removed.
- the conductive film 115A is provided so as to fill the opening 121a, but the present invention is not limited to this.
- a recess reflecting the shape of the opening 121a may be formed in the center of the conductive film 115A.
- the recess may also be filled with, for example, an inorganic insulating material.
- the conductive layer 115a can be formed, for example, by forming a pattern by lithography and then processing the conductive film 115A by etching based on the pattern. For example, a dry etching method or a wet etching method can be used for this processing, but processing by a dry etching method is preferable because it is suitable for fine processing.
- the conductive layer 115a is formed on the insulating layer 105a so as to have an area overlapping with the semiconductor layer 113a.
- the transistor 41 can be formed, which has the conductive layer 111a, the conductive layer 112a, the semiconductor layer 113a, the insulating layer 105a, and the conductive layer 115a.
- the conductive layer 111a functions as one of the source electrode or drain electrode of the transistor 41 (and the other of the source electrode or drain electrode of the transistor 43)
- the conductive layer 112a functions as the other of the source electrode or drain electrode of the transistor 41
- the insulating layer 105a functions as the gate insulating layer of the transistor 41
- the conductive layer 115a functions as the gate electrode of the transistor 41.
- an insulating film 107A which will later become the insulating layer 107a, is formed to cover the conductive layer 115a and the insulating layer 105a.
- an insulating layer 131 is formed on the insulating film 107A (FIGS. 52A to 52C).
- insulating materials applicable to the insulating layer 107 and the insulating layer 131 described above can be appropriately used.
- the insulating film 107A and the insulating layer 131 can be formed by appropriately using a film formation method such as a sputtering method, a CVD method, an MBE method, a PLD method, or an ALD method.
- the upper surfaces of the insulating layer 131, insulating film 107A, and conductive layer 115a are polished by CMP. This process forms the insulating layer 131, insulating layer 107a, and conductive layer 115a, each of which has approximately the same height relative to the substrate surface ( Figures 53A to 53C).
- conductive layer 111b is formed on conductive layer 115a, insulating layer 107a, and insulating layer 131 ( Figures 54A to 54C).
- conductive layer 111b is formed so as to have an area in contact with the upper surface of conductive layer 115a. This allows conductive layer 111b and conductive layer 115a to be electrically connected.
- Conductive layer 111b can be formed in the same manner as conductive layer 111a.
- an insulating layer 103b that functions as an interlayer insulating layer is formed on the insulating layer 131 and the conductive layer 111b, and a conductive film 112B is formed on the insulating layer 103b ( Figures 54A to 54C).
- the insulating layer 103b can be formed in the same manner as the insulating layer 103a, and the conductive film 112B can be formed in the same manner as the conductive film 112A.
- the conductive layer 112b, the opening 121b, the semiconductor layer 113b, the insulating layer 105b, and the conductive film 115B are formed in the same manner as the conductive layer 112a, the opening 121a, the semiconductor layer 113a, the insulating layer 105a, and the conductive film 115A ( Figures 55A to 55C).
- a part of the conductive film 115B is processed to form a conductive layer 115b.
- the conductive layer 115b can be formed using the same method as the conductive layer 115a.
- the conductive layer 115b is formed on the insulating layer 105b so as to have an area overlapping with the semiconductor layer 113b ( Figures 4A to 4C).
- the insulating layer 107b is formed on the conductive layer 115b and on the insulating layer 105b (FIGS. 4A to 4C).
- the insulating layer 107b can be formed using the same material and method as the insulating layer 107a.
- a transistor 42 having conductive layer 111b, conductive layer 112b, semiconductor layer 113b, insulating layer 105b, and conductive layer 115b can be formed.
- the conductive layer 111b functions as one of the source electrode or drain electrode of the transistor 42 (and the other of the source electrode or drain electrode of the transistor 41)
- the conductive layer 112b functions as the other of the source electrode or drain electrode of the transistor 42
- the insulating layer 105b functions as the gate insulating layer of the transistor 42
- the conductive layer 115b functions as the gate electrode of the transistor 42.
- a semiconductor device 10 having a memory cell 21 provided with transistors 43, 41, and 42 as shown in Figures 4A to 4C can be manufactured.
- the transistor 43, the transistor 41, and the transistor 42 are stacked in this order. This makes it possible to reduce the area occupied by the memory cell in a planar view. As a result, the memory cell can be miniaturized and highly integrated, and a memory device that can be miniaturized and highly precise can be provided.
- transistors 43, 41, and 42 each have a source electrode and a drain electrode that are overlapped at different heights with respect to the substrate surface, and the drain current flows in the height direction (vertical direction). Therefore, the semiconductor device of one embodiment of the present invention can be miniaturized more than a transistor having a structure in which the source electrode and the drain electrode are provided on the same plane. By including a transistor having the above-described structure in the memory device of one embodiment of the present invention, the memory device can be further miniaturized and highly precise.
- FIG. 56 is a perspective view showing a configuration example of the semiconductor device 10.
- the semiconductor device 10 has a driver circuit layer 61 and an n-layer (n is an integer of 1 or more) memory layer 63.
- the driver circuit layer 61 is provided with the word line driver circuit 11 and the bit line driver circuit 13 shown in the above embodiment.
- the driver circuit layer 61 may also be provided with the power supply circuit 15 shown in the above embodiment.
- Memory cells 21 are arranged in a matrix in the memory layer 63.
- the n-layer memory layer 63 is distinguished by being described as memory layer 63_1 to memory layer 63_n.
- memory layer 63_1, memory layer 63_2, memory layer 63_3, and memory layer 63_n are shown as the memory layer 63.
- n memory layers 63 are provided on a drive circuit layer 61. This allows the area occupied by the semiconductor device 10 to be reduced. In addition, the memory capacity per unit area can be increased.
- FIG. 57 is a cross-sectional view showing an example configuration of the memory layer 63_1 and memory layer 63_2 shown in FIG. 56, showing the XZ plane.
- the memory layer 63_1 is provided on the insulating layer 101
- the memory layer 63_2 is provided on the memory layer 63_1.
- the memory cell 21 is provided in the memory layer 63.
- FIG. 57 shows an example configuration of the memory cells 21 in two rows and two columns.
- Memory cell 21 has transistors 43, 41, and 42.
- transistors 43, 41, and 42 in memory layer 63_1 are transistors 43_1, 41_1, and 42_1, respectively
- transistors 43, 41, and 42 in memory layer 63_2 are transistors 43_2, 41_2, and 42_2, respectively.
- Transistors 43_1, 41_1, and 42_1 constitute memory cell 21_1 in memory layer 63_1.
- Transistors 43_2, 41_2, and 42_2 constitute memory cell 21_2 in memory layer 63_2.
- an insulating layer 107b is provided on transistor 42.
- the insulating layer 107b provided on the transistor 42_1 is referred to as the insulating layer 107b_1
- the insulating layer 107b provided on the transistor 42_2 is referred to as the insulating layer 107b_2.
- an insulating layer 139 that functions as an interlayer insulating layer is provided on the insulating layer 107b.
- the insulating layer 139 provided in the memory layer 63_1 is referred to as insulating layer 139_1
- the insulating layer 139 provided in the memory layer 63_2 is referred to as insulating layer 139_2.
- a transistor 43_2 is provided on the insulating layer 139_1.
- the insulating layer 139 can be made of the same material as the material that can be used for the interlayer insulating layer shown in the above embodiment.
- FIG. 58 is a cross-sectional view showing a configuration example of a drive circuit layer 61 and a memory layer 63_1 on the drive circuit layer 61.
- FIG. 58 is a cross-sectional view in which the memory layer 63_2 is omitted from FIG. 57 and a drive circuit layer 61 is added.
- a transistor 300 is shown as a transistor included in the drive circuit layer 61.
- the transistor 300 is provided on a substrate 311 and has a conductive layer 316 that functions as a gate electrode, an insulating layer 315 that functions as a gate insulating layer, a semiconductor region 313 that includes a part of the substrate 311, and a low-resistance region 314a and a low-resistance region 314b that function as a source region or a drain region.
- the transistor 300 may be either a p-channel type transistor or an n-channel type transistor.
- a single crystal silicon substrate can be used as the substrate 311.
- the semiconductor region 313 (part of the substrate 311) in which the channel is formed has a convex shape.
- a conductive layer 316 is provided so as to cover the side and top surface of the semiconductor region 313 via an insulating layer 315.
- the conductive layer 316 may be made of a material that adjusts the work function.
- Such a transistor 300 is also called a FIN type transistor because it uses the convex portion of the semiconductor substrate.
- an insulator that contacts the upper portion of the convex portion and functions as a mask for forming the convex portion may be provided.
- a semiconductor film having a convex shape may be formed by processing an SOI substrate.
- transistor 300 shown in FIG. 58 is just one example, and the present invention is not limited to this structure. An appropriate transistor may be used depending on the circuit configuration or driving method.
- a wiring layer having an interlayer insulating layer, wiring, plugs, etc. may be provided between each structure. Furthermore, multiple wiring layers may be provided depending on the design. Furthermore, in this specification, the wiring and the plug electrically connected to the wiring may be integrated. That is, there are cases where a part of the conductor functions as the wiring, and cases where a part of the conductor functions as the plug.
- an insulating layer 320, an insulating layer 322, an insulating layer 324, and an insulating layer 326 are stacked in this order as interlayer insulating layers.
- a conductive layer 328 is embedded in the insulating layer 320 and the insulating layer 322.
- a conductive layer 330 is embedded in the insulating layer 324 and the insulating layer 326. Note that the conductive layer 328 and the conductive layer 330 function as contact plugs or wiring.
- the insulating layer that functions as an interlayer insulating layer may also function as a planarizing film that covers the uneven shape below it.
- the upper surface of the insulating layer 322 may be planarized by a planarization process using a CMP method or the like to improve flatness.
- a wiring layer may be provided on the insulating layer 326 and the conductive layer 330.
- insulating layer 350, insulating layer 352, and insulating layer 354 are stacked in this order on insulating layer 326 and conductive layer 330.
- Conductive layer 356 is provided on insulating layer 350, insulating layer 352, and insulating layer 354. Conductive layer 356 functions as a contact plug or wiring.
- the semiconductor device of one embodiment of the present invention can be used for, for example, electronic components, electronic devices, large scale computers, space equipment, and data centers (also referred to as data centers (DCs)).
- Electronic components, electronic devices, large scale computers, space equipment, and data centers using the semiconductor device of one embodiment of the present invention are effective in achieving high performance, such as low power consumption.
- FIG. 59A shows a perspective view of a substrate (mounting substrate 704) on which an electronic component 700 is mounted.
- the electronic component 700 shown in FIG. 59A has a semiconductor device 710 in a mold 711. In FIG. 59A, some parts are omitted in order to show the inside of the electronic component 700.
- the electronic component 700 has lands 712 on the outside of the mold 711. The lands 712 are electrically connected to electrode pads 713, and the electrode pads 713 are electrically connected to the semiconductor device 710 via wires 714.
- the electronic component 700 is mounted on, for example, a printed circuit board 702. A plurality of such electronic components are combined and electrically connected on the printed circuit board 702 to complete the mounting substrate 704.
- the semiconductor device 710 also has a drive circuit layer 715 and a memory layer 716.
- the memory layer 716 is configured by stacking a plurality of memory cell arrays.
- the stacked configuration of the drive circuit layer 715 and the memory layer 716 can be a monolithic stacked configuration. In the monolithic stacked configuration, the layers can be connected without using through-electrode technology such as TSV (Through Silicon Via) and bonding technology such as Cu-Cu direct bonding.
- TSV Through Silicon Via
- bonding technology such as Cu-Cu direct bonding.
- the memory as an on-chip memory, it is possible to reduce the size of the connection wiring, for example, compared to technologies that use through electrodes such as TSVs, and therefore to increase the number of connection pins. Increasing the number of connection pins enables parallel operation, making it possible to improve the memory bandwidth (also called memory bandwidth).
- the multiple memory cell arrays in the memory layer 716 are formed using OS transistors and the multiple memory cell arrays are monolithically stacked.
- OS transistors By configuring the multiple memory cell arrays as monolithic stacks, it is possible to improve one or both of the memory bandwidth and the memory access latency.
- the bandwidth is the amount of data transferred per unit time
- the access latency is the time from access to the start of data exchange.
- Si transistors when Si transistors are used for the memory layer 716, it is difficult to configure the memory layer 716 as a monolithic stack compared to OS transistors. Therefore, it can be said that OS transistors have a superior structure to Si transistors in the monolithic stack configuration.
- the semiconductor device 710 may also be referred to as a die.
- a die refers to a chip piece obtained during the manufacturing process of a semiconductor chip, for example, by forming a circuit pattern on a disk-shaped substrate (also called a wafer) and cutting it into cubes.
- Semiconductor materials that can be used for the die include, for example, silicon (Si), silicon carbide (SiC), and gallium nitride (GaN).
- Si silicon
- SiC silicon carbide
- GaN gallium nitride
- a die obtained from a silicon substrate also called a silicon wafer
- a silicon die obtained from a silicon substrate (also called a silicon wafer) may be called a silicon die.
- Electronic component 730 is an example of a SiP (System in Package) or MCM (Multi Chip Module).
- Electronic component 730 has an interposer 731 provided on a package substrate 732 (printed circuit board), and a semiconductor device 735 and multiple semiconductor devices 710 provided on interposer 731.
- semiconductor device 710 is used as a high bandwidth memory (HBM).
- semiconductor device 735 can be used in integrated circuits such as a central processing unit (CPU), a graphics processing unit (GPU), or a field programmable gate array (FPGA).
- CPU central processing unit
- GPU graphics processing unit
- FPGA field programmable gate array
- the package substrate 732 may be, for example, a ceramic substrate, a plastic substrate, or a glass epoxy substrate.
- the interposer 731 may be, for example, a silicon interposer or a resin interposer.
- the interposer 731 has multiple wirings and functions to electrically connect multiple integrated circuits with different terminal pitches.
- the multiple wirings are provided in a single layer or multiple layers.
- the interposer 731 also functions to electrically connect the integrated circuits provided on the interposer 731 to electrodes provided on the package substrate 732.
- the interposer is sometimes called a "rewiring substrate” or "intermediate substrate.”
- a through electrode is provided in the interposer 731, and the integrated circuits and the package substrate 732 are electrically connected using the through electrode.
- a TSV can also be used as the through electrode.
- the interposer that implements the HBM requires fine, high-density wiring. Therefore, it is preferable to use a silicon interposer for the interposer that implements the HBM.
- silicon interposers Furthermore, in SiP and MCM using silicon interposers, deterioration in reliability due to differences in the expansion coefficient between the integrated circuit and the interposer is unlikely to occur. Furthermore, since the surface of the silicon interposer is highly flat, poor connection between the integrated circuit mounted on the silicon interposer and the silicon interposer is unlikely to occur. In particular, it is preferable to use silicon interposers in 2.5D packages (2.5-dimensional mounting) in which multiple integrated circuits are arranged horizontally on the interposer.
- a space is required, such as the width of the terminal pitch. Therefore, when trying to reduce the size of the electronic component 730, the width of the terminal pitch becomes an issue, and it may be difficult to provide the many wirings required to achieve a wide memory bandwidth. Therefore, as described above, a monolithic stacking configuration using OS transistors is preferable.
- a composite structure may be used that combines a memory cell array stacked using TSVs with a monolithic stacking memory cell array.
- a heat sink may be provided overlapping the electronic component 730.
- electrodes 733 may be provided on the bottom of the package substrate 732.
- Figure 59B shows an example in which the electrodes 733 are formed from solder balls. By providing solder balls in a matrix on the bottom of the package substrate 732, BGA (Ball Grid Array) mounting can be achieved.
- the electrodes 733 may also be formed from conductive pins. By providing conductive pins in a matrix on the bottom of the package substrate 732, PGA (Pin Grid Array) mounting can be achieved.
- the electronic component 730 can be mounted on other substrates using various mounting methods, including but not limited to BGA and PGA.
- mounting methods include SPGA (Staggered Pin Grid Array), LGA (Land Grid Array), QFP (Quad Flat Package), QFJ (Quad Flat J-leaded package), and QFN (Quad Flat Non-leaded package).
- FIG. 60A a perspective view of an electronic device 6500 is shown in FIG. 60A.
- the electronic device 6500 shown in FIG. 60A is a portable information terminal that can be used as a smartphone.
- the electronic device 6500 includes a housing 6501, a display portion 6502, a power button 6503, a button 6504, a speaker 6505, a microphone 6506, a camera 6507, a light source 6508, a control device 6509, and the like.
- the control device 6509 includes, for example, one or more selected from a CPU, a GPU, and a memory device.
- the semiconductor device of one embodiment of the present invention can be applied to the display portion 6502, the control device 6509, and the like.
- the electronic device 6600 shown in FIG. 60B is an information terminal that can be used as a notebook personal computer.
- the electronic device 6600 has a housing 6611, a keyboard 6612, a pointing device 6613, an external connection port 6614, a display portion 6615, a control device 6616, and the like.
- the control device 6616 has, for example, one or more selected from a CPU, a GPU, and a storage device.
- the semiconductor device of one embodiment of the present invention can be applied to the display portion 6615, the control device 6616, and the like. Note that the use of the semiconductor device of one embodiment of the present invention for the control device 6509 and the control device 6616 described above is preferable because power consumption can be reduced.
- Fig. 60C shows a perspective view of the large scale computer 5600.
- the large scale computer 5600 shown in Fig. 60C has a rack 5610 housing a plurality of rack-mounted computers 5620.
- the large scale computer 5600 may also be called a supercomputer.
- Computer 5620 can have the configuration shown in the perspective view of FIG. 60D, for example.
- computer 5620 has motherboard 5630, which has multiple slots 5631 and multiple connection terminals.
- PC card 5621 is inserted into slot 5631.
- PC card 5621 has connection terminals 5623, 5624, and 5625, each of which is connected to motherboard 5630.
- the PC card 5621 shown in FIG. 60E is an example of a processing board equipped with a CPU, a GPU, a storage device, and the like.
- the PC card 5621 has a board 5622.
- the board 5622 also has a connection terminal 5623, a connection terminal 5624, a connection terminal 5625, a semiconductor device 5626, a semiconductor device 5627, a semiconductor device 5628, and a connection terminal 5629.
- FIG. 60E illustrates semiconductor devices other than the semiconductor devices 5626, 5627, and 5628, but for those semiconductor devices, the explanations of the semiconductor devices 5626, 5627, and 5628 described below can be referred to.
- connection terminal 5629 has a shape that allows it to be inserted into the slot 5631 of the motherboard 5630, and the connection terminal 5629 functions as an interface for connecting the PC card 5621 and the motherboard 5630.
- An example of the standard for the connection terminal 5629 is PCIe.
- Connection terminals 5623, 5624, and 5625 can be, for example, interfaces for supplying power to PC card 5621 and inputting signals. They can also be, for example, interfaces for outputting signals calculated by PC card 5621. Examples of standards for connection terminals 5623, 5624, and 5625 include USB (Universal Serial Bus), SATA (Serial ATA), and SCSI (Small Computer System Interface). In addition, when a video signal is output from connection terminals 5623, 5624, and 5625, examples of the standards for each include HDMI (registered trademark).
- the semiconductor device 5626 has a terminal (not shown) for inputting and outputting signals, and the semiconductor device 5626 and the board 5622 can be electrically connected by inserting the terminal into a socket (not shown) provided on the board 5622.
- the semiconductor device 5627 has a plurality of terminals, and the semiconductor device 5627 and the board 5622 can be electrically connected by, for example, soldering the terminals to wiring provided on the board 5622 using a reflow method.
- Examples of the semiconductor device 5627 include an FPGA, a GPU, and a CPU.
- the electronic component 730 can be used as the semiconductor device 5627.
- the semiconductor device 5628 has a plurality of terminals, and the semiconductor device 5628 and the board 5622 can be electrically connected by, for example, soldering the terminals to wiring provided on the board 5622 using a reflow method.
- An example of the semiconductor device 5628 is a memory device.
- the electronic component 700 can be used as the semiconductor device 5628.
- the mainframe computer 5600 can also function as a parallel computer. By using the mainframe computer 5600 as a parallel computer, it is possible to perform large-scale calculations required for artificial intelligence learning and inference, for example.
- the semiconductor device of one embodiment of the present invention can be suitably used in space equipment.
- a semiconductor device includes an OS transistor.
- the OS transistor has small changes in electrical characteristics due to radiation exposure. In other words, it has high resistance to radiation and can be suitably used in an environment where radiation may be incident.
- the OS transistor can be suitably used in outer space.
- the OS transistor can be used as a transistor constituting a semiconductor device provided in a space shuttle, an artificial satellite, or a space probe. Examples of radiation include X-rays and neutron rays.
- outer space refers to an altitude of 100 km or higher, for example, and the outer space described in this specification may include one or more of the thermosphere, the mesosphere, and the stratosphere.
- FIG. 61 shows an artificial satellite 6800 as an example of space equipment.
- the artificial satellite 6800 has a body 6801, a solar panel 6802, an antenna 6803, a secondary battery 6805, and a control device 6807. Note that FIG. 61 also shows a planet 6804 in space.
- the secondary battery 6805 may be provided with a battery management system (also called BMS) or a battery control circuit.
- BMS battery management system
- the use of OS transistors in the battery management system or battery control circuit described above is preferable because it consumes low power and has high reliability even in space.
- outer space is an environment with radiation levels 100 times higher than on Earth.
- radiation include electromagnetic waves (electromagnetic radiation) such as X-rays and gamma rays, as well as particle radiation such as alpha rays, beta rays, neutron rays, proton rays, heavy ion rays, and meson rays.
- the power required for the operation of the satellite 6800 is generated.
- the amount of power generated is small. Therefore, there is a possibility that the power required for the operation of the satellite 6800 will not be generated.
- the solar panel is sometimes called a solar cell module.
- Satellite 6800 can generate a signal.
- the signal is transmitted via antenna 6803, and can be received, for example, by a receiver installed on the ground or by another satellite.
- the position of the receiver that received the signal can be measured.
- satellite 6800 can constitute a satellite positioning system.
- the control device 6807 also has a function of controlling the artificial satellite 6800.
- the control device 6807 is configured using, for example, one or more of a CPU, a GPU, and a storage device.
- a semiconductor device including an OS transistor which is one embodiment of the present invention, is preferably used for the control device 6807.
- the OS transistor has smaller fluctuations in electrical characteristics due to radiation exposure than a Si transistor. In other words, it has high reliability even in an environment where radiation may be incident, and can be preferably used.
- the artificial satellite 6800 can also be configured to have a sensor. For example, by configuring it to have a visible light sensor, the artificial satellite 6800 can have the function of detecting sunlight reflected off an object located on the ground. Or, by configuring it to have a thermal infrared sensor, the artificial satellite 6800 can have the function of detecting thermal infrared rays emitted from the earth's surface. From the above, the artificial satellite 6800 can have the function of, for example, an earth observation satellite.
- an artificial satellite is given as an example of space equipment, but the present invention is not limited thereto.
- a semiconductor device according to one embodiment of the present invention can be suitably used in space equipment such as a spaceship, a space capsule, or a space probe.
- OS transistors have the advantages of being able to achieve a wider memory bandwidth and having higher radiation resistance than Si transistors.
- the semiconductor device can be suitably used in a storage system applied to a data center or the like.
- the data center is required to perform long-term data management, such as ensuring data immutability.
- long-term data management such as ensuring data immutability.
- a semiconductor device By using a semiconductor device according to one embodiment of the present invention in a storage system applied to a data center, it is possible to reduce the power required to store data and to miniaturize the semiconductor device that stores the data. This makes it possible to miniaturize the storage system, miniaturize the power source for storing data, and reduce the scale of cooling equipment. This makes it possible to save space in the data center.
- the semiconductor device of one embodiment of the present invention consumes less power, and therefore heat generation from the circuit can be reduced. Therefore, adverse effects of the heat generation on the circuit itself, peripheral circuits, and modules can be reduced. Furthermore, by using the semiconductor device of one embodiment of the present invention, a data center that operates stably even in a high-temperature environment can be realized. Therefore, the reliability of the data center can be improved.
- FIG. 62 shows a storage system applicable to a data center.
- the storage system 7000 shown in FIG. 62 has multiple servers 7001sb as hosts 7001 (illustrated as Host Computer). It also has multiple storage devices 7003md as storage 7003 (illustrated as Storage).
- the host 7001 and storage 7003 are shown connected via a storage area network 7004 (illustrated as SAN: Storage Area Network) and a storage control circuit 7002 (illustrated as Storage Controller).
- SAN Storage Area Network
- the host 7001 corresponds to a computer that accesses data stored in the storage 7003.
- the hosts 7001 may be connected to each other via a network.
- Storage 7003 uses flash memory to reduce data access speed, i.e. the time required to store and output data, but this time is significantly longer than the time required by DRAM, which can be used as cache memory within the storage.
- cache memory is usually provided within the storage to reduce the time required to store and output data.
- the cache memory described above is used in the storage control circuit 7002 and the storage 7003. Data exchanged between the host 7001 and the storage 7003 is stored in the cache memory in the storage control circuit 7002 and the storage 7003, and then output to the host 7001 or the storage 7003.
- OS transistors as transistors for storing data in the cache memory, which hold a potential according to the data, the frequency of refreshing can be reduced and power consumption can be reduced.
- the memory cell array miniaturization is possible.
- the application of the semiconductor device of one embodiment of the present invention to any one or more selected from electronic components, electronic devices, mainframes, space equipment, and data centers is expected to have an effect of reducing power consumption. Therefore, while energy demand is expected to increase with the improvement in performance or high integration of semiconductor devices, the use of the semiconductor device of one embodiment of the present invention can also reduce emissions of greenhouse gases such as carbon dioxide (CO 2 ). In addition, the semiconductor device of one embodiment of the present invention is effective as a measure against global warming because of its low power consumption.
- CO 2 greenhouse gases
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Thin Film Transistor (AREA)
Abstract
微細化又は高集積化が可能な半導体装置を提供する。 第1乃至第3のトランジスタ、第1乃至第4の絶縁層を有し、第1のトランジスタは第1乃至第3の導電層、第5の絶縁層、第1の半導体層を有し、第1の導電層上の第1の絶縁層、第3の導電層、第2の絶縁層は第1の開口を有し、第5の絶縁層は第1の開口の側壁に接し、第1の半導体層は第 1の開口の底部、第5の絶縁層側面に接し、第2の導電層は第1の半導体層上に接し、第2(第3)のトランジスタは第2、第4、第5(第6乃至第8)の導電層、第6(第7)の絶縁層、第2(第3)の半導体層を有し、第2(第6)の導電層上の第3(第4)の絶縁層、第4(第7)の導電層は第2(第3)の開口を有し、第2(第3)の半導体層は第2(第3)の開口の底部及び側壁に接し、第6(第7)の絶縁層は第2(第3)の半導体層上に接し、第5(第8)の導電層は第6(第7)の絶縁層上に接する。
Description
本発明の一態様は、半導体装置、及び、半導体装置の作製方法に関する。また、本発明の一態様は、記憶装置、及び、記憶装置の作製方法に関する。また、本発明の一態様は、トランジスタ、及び、トランジスタの作製方法に関する。また、本発明の一態様は、容量、及び、容量の作製方法に関する。また、本発明の一態様は、電子機器に関する。
なお、本発明の一態様は、上記の技術分野に限定されない。本発明の一態様の技術分野としては、半導体装置、表示装置、発光装置、蓄電装置、記憶装置、照明装置、入力装置(例えば、タッチセンサ)、入出力装置(例えば、タッチパネル)、それらを有する電子機器、それらの駆動方法、又はそれらの製造方法を一例として挙げることができる。
なお、本明細書等において、半導体装置とは、半導体特性を利用した装置であり、半導体素子(トランジスタ、ダイオード、フォトダイオード等)を含む回路、同回路を有する装置等をいう。また、半導体特性を利用することで機能し得る装置全般をいう。例えば、集積回路、集積回路を備えたチップ、パッケージにチップを収納した電子部品は半導体装置の一例である。また、記憶装置、表示装置、発光装置、照明装置、及び電子機器は、それ自体が半導体装置であり、かつ、それぞれが半導体装置を有している場合がある。
近年、半導体装置の開発が進められ、例えば、大規模集積回路(LSI:Large Scale Integration)が半導体装置に用いられている。例えば、中央処理装置(CPU:Central Processing Unit)、及びメモリ等が半導体装置に用いられている。CPUは、半導体ウエハを加工し、チップ化された半導体集積回路(少なくともトランジスタ及びメモリ)を有し、接続端子である電極が形成された半導体素子の集合体である。
CPU及びメモリ等の半導体回路(ICチップ)は、回路基板、例えば、プリント配線基板に実装され、様々な電子機器の部品の一つとして用いられる。
また、絶縁表面を有する基板上に形成された半導体薄膜を用いてトランジスタを構成する技術が注目されている。当該トランジスタは集積回路(IC:Integrated Circuit)、及び表示装置のような電子デバイスに広く応用されている。トランジスタに適用可能な半導体薄膜としてシリコン系半導体材料が広く知られているが、その他の材料として酸化物半導体が注目されている。
また、酸化物半導体を用いたトランジスタは、非導通状態においてリーク電流が極めて小さいことが知られている。例えば、特許文献1には、酸化物半導体を用いたトランジスタのリーク電流が小さいという特性を応用した低消費電力のCPU等が開示されている。また、例えば、特許文献2には、酸化物半導体を用いたトランジスタのリーク電流が小さいという特性を応用して、長期にわたり記憶内容を保持することができる記憶装置等が、開示されている。
また、近年では電子機器の小型化、軽量化に伴い、集積回路のさらなる高密度化への要求が高まっている。また、集積回路を含む半導体装置の生産性の向上が求められている。例えば、特許文献3及び非特許文献1では、酸化物半導体膜を用いる第1のトランジスタと、酸化物半導体膜を用いる第2のトランジスタとを積層させることで、メモリセルを複数重畳して設けることにより、集積回路の高密度化を図る技術が開示されている。
さらに、トランジスタを縦型とすることができれば、集積回路の高密度化を図ることができる。例えば、特許文献4には、酸化物半導体の側面が、ゲート絶縁層を介してゲート電極に覆われている縦型のトランジスタが開示されている。
M.Oota et.al,"3D−Stacked CAAC−In−Ga−Zn Oxide FETs with Gate Length of 72nm",IEDM Tech.Dig.,2019,pp.50−53
本発明の一態様は、微細化又は高集積化が可能な半導体装置、記憶装置、又はトランジスタを提供することを課題の1つとする。又は、本発明の一態様は、信頼性の高い半導体装置、記憶装置、又はトランジスタを提供することを課題の1つとする。又は、本発明の一態様は、読み出し精度の高い半導体装置、又は記憶装置を提供することを課題の1つとする。又は、本発明の一態様は、オン電流が大きいトランジスタを提供することを課題の1つとする。又は、本発明の一態様は、電気特性が良好なトランジスタを提供することを課題の1つとする。又は、本発明の一態様は、低価格な半導体装置、又は記憶装置を提供することを課題の1つとする。又は、本発明の一態様は、消費電力の低い半導体装置、又は記憶装置を提供することを課題の1つとする。又は、本発明の一態様は、動作速度が速い半導体装置、又は記憶装置を提供することを課題の1つとする。又は、本発明の一態様は、新規な半導体装置、記憶装置、又はトランジスタを提供することを課題の1つとする。
又は、本発明の一態様は、微細化又は高集積化が可能な半導体装置、記憶装置、又はトランジスタの作製方法を提供することを課題の1つとする。又は、本発明の一態様は、信頼性の高い半導体装置、記憶装置、又はトランジスタの作製方法を提供することを課題の1つとする。又は、本発明の一態様は、読み出し精度の高い半導体装置、又は記憶装置の作製方法を提供することを課題の1つとする。又は、本発明の一態様は、オン電流が大きいトランジスタの作製方法を提供することを課題の1つとする。又は、本発明の一態様は、電気特性が良好なトランジスタの作製方法を提供することを課題の1つとする。又は、本発明の一態様は、歩留まりが高い半導体装置、又は記憶装置の作製方法を提供することを課題の1つとする。又は、本発明の一態様は、消費電力の低い半導体装置、又は記憶装置の作製方法を提供することを課題の1つとする。又は、本発明の一態様は、動作速度が速い半導体装置、又は記憶装置の作製方法を提供することを課題の1つとする。又は、本発明の一態様は、新規な半導体装置、記憶装置、又はトランジスタの作製方法を提供することを課題の1つとする。
なお、これらの課題の記載は、他の課題の存在を妨げるものではない。本発明の一態様は、必ずしも、これらの課題の全てを解決する必要はない。明細書、図面、請求項の記載から、これら以外の課題を抽出することが可能である。
本発明の一態様は、第1のトランジスタ、第2のトランジスタ、第3のトランジスタ、第1の配線、第2の配線、第3の配線、第4の配線、及び、第5の配線を有し、第1のトランジスタ、第2のトランジスタ、及び、第3のトランジスタは、それぞれ基板面に対してソースと、ドレインと、が異なる高さに設けられ、第2のトランジスタは、第1のトランジスタ上に重畳して設けられ、第3のトランジスタは、第2のトランジスタ上に重畳して設けられ、第1のトランジスタのゲートと、第1の配線と、は電気的に接続され、第1のトランジスタのソース又はドレインの一方と、第2のトランジスタのゲートと、は電気的に接続され、第1のトランジスタのソース又はドレインの他方と、第2の配線と、は電気的に接続され、第2のトランジスタのソース又はドレインの一方と、第3のトランジスタのソース又はドレインの一方と、は電気的に接続され、第2のトランジスタのソース又はドレインの他方と、第3の配線と、は電気的に接続され、第3のトランジスタのゲートと、第4の配線と、は電気的に接続され、第3のトランジスタのソース又はドレインの他方と、第5の配線と、は電気的に接続される半導体装置である。
また上記において、第1のトランジスタ、第2のトランジスタ、及び、第3のトランジスタの少なくとも一は、金属酸化物を有するトランジスタであることが好ましい。
また上記において、第1のトランジスタのソース又はドレインの一方と、第2のトランジスタのゲートと、を電気的に接続するノードを有し、第1のトランジスタは、第1の配線から第1の電位が供給されると、ノードに、第2の配線から供給される電位に応じたデータを書き込む機能を有し、第1の配線から第2の電位が供給されると、ノードにデータを保持する機能を有し、第2のトランジスタ、及び、第3のトランジスタは、第3の配線に第3の電位が供給され、第5の配線に第4の電位が供給された状態で、第4の配線に第5の電位が供給されると、ノードに保持されたデータを読み出す機能を有し、第1の電位は、第1のトランジスタがオン状態となる電位であり、第2の電位は、第1のトランジスタがオフ状態となる電位であり、第4の電位は、第3の電位よりも高電位であり、第5の電位は、第3のトランジスタがオン状態となる電位であることが好ましい。
また、本発明の一態様は、第1のトランジスタ、第2のトランジスタ、第3のトランジスタ、第1の配線、第2の配線、第3の配線、第4の配線、及び、第5の配線を有し、第1のトランジスタ、第2のトランジスタ、及び、第3のトランジスタは、それぞれ基板面に対してソースと、ドレインと、が異なる高さに設けられ、第2のトランジスタは、第1のトランジスタ上に重畳して設けられ、第3のトランジスタは、第2のトランジスタ上に重畳して設けられ、第1のトランジスタは、平面視にて、ゲートが半導体層を取り囲むように設けられ、第2のトランジスタは、平面視にて、半導体層がゲートを取り囲むように設けられ、第3のトランジスタは、平面視にて、半導体層がゲートを取り囲むように設けられ、第1のトランジスタのゲートと、第1の配線と、は電気的に接続され、第1のトランジスタのソース又はドレインの一方と、第2のトランジスタのゲートと、は電気的に接続され、第1のトランジスタのソース又はドレインの他方と、第2の配線と、は電気的に接続され、第2のトランジスタのソース又はドレインの一方と、第3のトランジスタのソース又はドレインの一方と、は電気的に接続され、第2のトランジスタのソース又はドレインの他方と、第3の配線と、は電気的に接続され、第3のトランジスタのゲートと、第4の配線と、は電気的に接続され、第3のトランジスタのソース又はドレインの他方と、第5の配線と、は電気的に接続される半導体装置である。
また上記において、第1のトランジスタ、第2のトランジスタ、及び、第3のトランジスタの少なくとも一は、半導体層に金属酸化物を有するトランジスタであることが好ましい。
また上記において、第1のトランジスタのソース又はドレインの一方と、第2のトランジスタのゲートと、を電気的に接続するノードを有し、第1のトランジスタは、第1の配線から第1の電位が供給されると、ノードに、第2の配線から供給される電位に応じたデータを書き込む機能を有し、第1の配線から第2の電位が供給されると、ノードにデータを保持する機能を有し、第2のトランジスタ、及び、第3のトランジスタは、第3の配線に第3の電位が供給され、第5の配線に第4の電位が供給された状態で、第4の配線に第5の電位が供給されると、ノードに保持されたデータを読み出す機能を有し、第1の電位は、第1のトランジスタがオン状態となる電位であり、第2の電位は、第1のトランジスタがオフ状態となる電位であり、第4の電位は、第3の電位よりも高電位であり、第5の電位は、第3のトランジスタがオン状態となる電位であることが好ましい。
また、本発明の一態様は、第1のトランジスタ、第2のトランジスタ、第3のトランジスタ、第1の絶縁層、第2の絶縁層、第3の絶縁層、及び、第4の絶縁層を有し、第1のトランジスタ、第2のトランジスタ、及び、第3のトランジスタは、この順で積層して設けられ、第1のトランジスタは、第1の導電層、第2の導電層、第3の導電層、第5の絶縁層、及び、第1の半導体層を有し、第1の導電層上に、第1の絶縁層、第3の導電層、及び、第2の絶縁層が、この順で積層して設けられ、第1の絶縁層、第3の導電層、及び、第2の絶縁層には、第1の導電層に達する第1の開口が設けられ、第5の絶縁層は、第1の開口の側壁に接して設けられ、第1の半導体層は、第1の開口内における第1の導電層の上面、第1の開口内における第5の絶縁層の側面、及び、第2の絶縁層の上面に接して設けられ、第2の導電層は、第1の導電層と重なる領域を有するように、第1の半導体層の上面に接して設けられ、第2のトランジスタは、第2の導電層、第4の導電層、第5の導電層、第6の絶縁層、及び、第2の半導体層を有し、第2の導電層上に、第3の絶縁層、及び、第4の導電層が、この順で積層して設けられ、第3の絶縁層、及び、第4の導電層には、第2の導電層に達する第2の開口が設けられ、第2の半導体層は、第2の開口内における第2の導電層の上面、第2の開口内における第3の絶縁層の側面、第2の開口内における第4の導電層の側面、及び、第4の導電層の上面に接して設けられ、第6の絶縁層は、第2の半導体層の上面、第2の半導体層の側面、第4の導電層の上面、第4の導電層の側面、及び、第3の絶縁層の上面に接して設けられ、第5の導電層は、第2の開口を埋め込むように、第6の絶縁層上に接して設けられ、第3のトランジスタは、第6の導電層、第7の導電層、第8の導電層、第7の絶縁層、及び、第3の半導体層を有し、第6の導電層は、第5の導電層の上面に接して設けられ、第6の導電層上に、第4の絶縁層、及び、第7の導電層が、この順で積層して設けられ、第4の絶縁層、及び、第7の導電層には、第6の導電層に達する第3の開口が設けられ、第3の半導体層は、第3の開口内における第6の導電層の上面、第3の開口内における第4の絶縁層の側面、第3の開口内における第7の導電層の側面、及び、第7の導電層の上面に接して設けられ、第7の絶縁層は、第3の半導体層の上面、第3の半導体層の側面、第7の導電層の上面、第7の導電層の側面、及び、第4の絶縁層の上面に接して設けられ、第8の導電層は、第3の開口を埋め込むように、第7の絶縁層上に接して設けられる半導体装置である。
また上記において、第1の半導体層、第2の半導体層、及び、第3の半導体層の少なくとも一は、金属酸化物を有していることが好ましい。
また上記において、第2の導電層は、第9の導電層、及び、第10の導電層を有し、第9の導電層は、第1の導電層と重なる領域を有するように、第1の半導体層の上面に接して設けられ、第10の導電層は、第1の導電層と重なる領域を有するように、第9の導電層の上面に接して設けられ、第2の半導体層は、第10の導電層の上面に接して設けられることが好ましい。
また上記において、第2の導電層は、第9の導電層、第10の導電層、及び、第11の導電層を有し、第9の導電層は、第1の導電層と重なる領域を有するように、第1の半導体層の上面に接して設けられ、第10の導電層は、第9の導電層の上面に接して設けられ、第11の導電層は、第1の導電層と重なる領域を有するように、第10の導電層の上面に接して設けられ、第2の半導体層は、第11の導電層の上面に接して設けられることが好ましい。
また上記において、第1のトランジスタと、第2のトランジスタと、の間に、容量を有し、第1のトランジスタ、第2のトランジスタ、容量、及び、第3のトランジスタは、この順で積層して設けられ、容量は、第9の導電層と、第10の導電層と、第8の絶縁層と、を有し、第8の絶縁層は、第9の導電層の側面と接する領域を有し、第10の導電層は、第8の絶縁層を介して、第9の導電層の側面の少なくとも一部を覆い、第9の導電層は、第5の導電層の上面に接して設けられ、第6の導電層は、第9の導電層の上面に接して設けられることが好ましい。
また、本発明の一態様は、第1のトランジスタ、第2のトランジスタ、第3のトランジスタ、第1の絶縁層、第2の絶縁層、第3の絶縁層、及び、第4の絶縁層を有し、第1のトランジスタ、第2のトランジスタ、及び、第3のトランジスタは、この順で積層して設けられ、第1のトランジスタは、第1の導電層、第2の導電層、第3の導電層、第5の絶縁層、及び、第1の半導体層を有し、第1の導電層上に、第1の絶縁層、第3の導電層、及び、第2の絶縁層が、この順で積層して設けられ、第1の絶縁層、第3の導電層、及び、第2の絶縁層には、第1の導電層に達する第1の開口が設けられ、第5の絶縁層は、第1の開口の側壁に接して設けられ、第1の半導体層は、第1の開口内における第1の導電層の上面、第1の開口内における第5の絶縁層の側面、及び、第2の絶縁層の上面に接して設けられ、第2の導電層は、第1の導電層と重なる領域を有するように、第1の半導体層の上面に接して設けられ、第3の導電層は、平面視にて、第5の絶縁層を介して、第1の半導体層を取り囲むように設けられ、第2のトランジスタは、第2の導電層、第4の導電層、第5の導電層、第6の絶縁層、及び、第2の半導体層を有し、第2の導電層上に、第3の絶縁層、及び、第4の導電層が、この順で積層して設けられ、第3の絶縁層、及び、第4の導電層には、第2の導電層に達する第2の開口が設けられ、第2の半導体層は、第2の開口内における第2の導電層の上面、第2の開口内における第3の絶縁層の側面、第2の開口内における第4の導電層の側面、及び、第4の導電層の上面に接し、かつ、平面視にて、第6の絶縁層を介して、第5の導電層を取り囲むよう設けられ、第6の絶縁層は、第2の半導体層の上面、第2の半導体層の側面、第4の導電層の上面、第4の導電層の側面、及び、第3の絶縁層の上面に接して設けられ、第5の導電層は、第2の開口を埋め込むように、第6の絶縁層上に接して設けられ、第3のトランジスタは、第6の導電層、第7の導電層、第8の導電層、第7の絶縁層、及び、第3の半導体層を有し、第6の導電層は、第5の導電層の上面に接して設けられ、第6の導電層上に、第4の絶縁層、及び、第7の導電層が、この順で積層して設けられ、第4の絶縁層、及び、第7の導電層には、第6の導電層に達する第3の開口が設けられ、第3の半導体層は、第3の開口内における第6の導電層の上面、第3の開口内における第4の絶縁層の側面、第3の開口内における第7の導電層の側面、及び、第7の導電層の上面に接し、かつ、平面視にて、第7の絶縁層を介して、第8の導電層を取り囲むよう設けられ、第7の絶縁層は、第3の半導体層の上面、第3の半導体層の側面、第7の導電層の上面、第7の導電層の側面、及び、第4の絶縁層の上面に接して設けられ、第8の導電層は、第3の開口を埋め込むように、第7の絶縁層上に接して設けられる半導体装置である。
また上記において、第1の半導体層、第2の半導体層、及び、第3の半導体層の少なくとも一は、金属酸化物を有していることが好ましい。
また上記において、第2の導電層は、第9の導電層、及び、第10の導電層を有し、第9の導電層は、第1の導電層と重なる領域を有するように、第1の半導体層の上面に接して設けられ、第10の導電層は、第1の導電層と重なる領域を有するように、第9の導電層の上面に接して設けられ、第2の半導体層は、第10の導電層の上面に接して設けられることが好ましい。
また上記において、第2の導電層は、第9の導電層、第10の導電層、及び、第11の導電層を有し、第9の導電層は、第1の導電層と重なる領域を有するように、第1の半導体層の上面に接して設けられ、第10の導電層は、第9の導電層の上面に接して設けられ、第11の導電層は、第1の導電層と重なる領域を有するように、第10の導電層の上面に接して設けられ、第2の半導体層は、第11の導電層の上面に接して設けられることが好ましい。
また上記において、第1のトランジスタと、第2のトランジスタと、の間に、容量を有し、第1のトランジスタ、第2のトランジスタ、容量、及び、第3のトランジスタは、この順で積層して設けられ、容量は、第9の導電層と、第10の導電層と、第8の絶縁層と、を有し、第8の絶縁層は、第9の導電層の側面と接する領域を有し、第10の導電層は、第8の絶縁層を介して、第9の導電層の側面の少なくとも一部を覆い、第9の導電層は、第5の導電層の上面に接して設けられ、第6の導電層は、第9の導電層の上面に接して設けられることが好ましい。
また、本発明の一態様は、第1の導電層を形成し、第1の導電層上に、第1の絶縁層を形成し、第1の絶縁層上に、第2の導電層を形成し、第1の絶縁層上、及び、第2の導電層上に、第2の絶縁層を形成し、第2の導電層、及び、第2の絶縁層を加工し、第1の導電層に達する第1の開口を形成し、第1の開口内の第1の導電層の上面、第1の開口内の第1の絶縁層の側面、第1の開口内の第2の導電層の側面、第1の開口内の第2の絶縁層の側面、及び、第2の絶縁層の上面に接する第1の絶縁膜を形成し、第1の絶縁膜を加工して、第1の開口内の第1の導電層の上面、及び、第2の絶縁層の上面を露出させ、第1の開口内の第1の絶縁層の側面、第1の開口内の第2の導電層の側面、及び、第1の開口内の第2の絶縁層の側面に接する第3の絶縁層を形成し、第1の導電層の上面、第3の絶縁層の側面、第3の絶縁層の上面、及び、第2の絶縁層の上面に接する第1の金属酸化物膜を形成し、第1の金属酸化物膜を加工して、第1の開口と重なる領域を有する第1の半導体層を形成し、第1の半導体層の上面に接する第3の導電層を形成し、第3の導電層上、及び、第2の絶縁層上に、第4の絶縁層を形成し、第4の絶縁層上に、第1の導電膜を形成し、第1の導電膜、及び、第4の絶縁層を加工して、第3の導電層に達する第2の開口を形成し、第2の開口内の第3の導電層の上面、第2の開口内の第4の絶縁層の側面、第2の開口内における第1の導電膜の側面、及び、第1の導電膜の上面に接する第2の金属酸化物膜を形成し、第2の金属酸化物膜を加工して、第2の開口と重なる領域を有する第2の半導体層を形成し、第1の導電膜を加工して、第3の導電層と重なる領域を有する第4の導電層を形成し、第2の半導体層上、第4の導電層上、及び、第4の絶縁層上に、第5の絶縁層を形成し、第5の絶縁層上に、第2の導電膜を形成し、第2の導電膜を加工して、第2の半導体層と重なる領域を有する第5の導電層を形成し、第5の導電層上、及び、第5の絶縁層上に、第6の絶縁層を形成し、第6の絶縁層の上面、及び、第5の導電層の上面を加工して、それぞれ基板面に対する高さを概略等しくし、第5の導電層の上面に接する第6の導電層を形成し、第5の導電層上、及び、第6の絶縁層上に、第7の絶縁層を形成し、第7の絶縁層上に、第3の導電膜を形成し、第3の導電膜、及び、第7の絶縁層を加工して、第6の導電層に達する第3の開口を形成し、第3の開口内の第6の導電層の上面、第3の開口内の第7の絶縁層の側面、第3の開口内における第3の導電膜の側面、及び、第3の導電膜の上面に接する第3の金属酸化物膜を形成し、第3の金属酸化物膜を加工して、第3の開口と重なる領域を有する第3の半導体層を形成し、第3の導電膜を加工して、第6の導電層と重なる領域を有する第7の導電層を形成し、第3の半導体層上、第7の導電層上、及び、第7の絶縁層上に、第8の絶縁層を形成し、第8の絶縁層上に、第4の導電膜を形成し、第4の導電膜を加工して、第3の半導体層と重なる領域を有する第8の導電層を形成する半導体装置の作製方法である。
本発明の一態様により、微細化又は高集積化が可能な半導体装置、記憶装置、又はトランジスタを提供することができる。又は、本発明の一態様により、信頼性の高い半導体装置、記憶装置、又はトランジスタを提供することができる。又は、本発明の一態様により、読み出し精度の高い半導体装置、又は記憶装置を提供することができる。又は、本発明の一態様により、オン電流が大きいトランジスタを提供することができる。又は、本発明の一態様により、電気特性が良好なトランジスタを提供することができる。又は、本発明の一態様により、低価格な半導体装置、又は記憶装置を提供することができる。又は、本発明の一態様により、消費電力の低い半導体装置、又は記憶装置を提供することができる。又は、本発明の一態様により、動作速度が速い半導体装置、又は記憶装置を提供することができる。又は、本発明の一態様により、新規な半導体装置、記憶装置、又はトランジスタを提供することができる。
又は、本発明の一態様により、微細化又は高集積化が可能な半導体装置、記憶装置、又はトランジスタの作製方法を提供することができる。又は、本発明の一態様により、信頼性の高い半導体装置、記憶装置、又はトランジスタの作製方法を提供することができる。又は、本発明の一態様により、読み出し精度の高い半導体装置、又は記憶装置の作製方法を提供することができる。又は、本発明の一態様により、オン電流が大きいトランジスタの作製方法を提供することができる。又は、本発明の一態様により、電気特性が良好なトランジスタの作製方法を提供することができる。又は、本発明の一態様により、歩留まりが高い半導体装置、又は記憶装置の作製方法を提供することができる。又は、本発明の一態様により、消費電力の低い半導体装置、又は記憶装置の作製方法を提供することができる。又は、本発明の一態様により、動作速度が速い半導体装置、又は記憶装置の作製方法を提供することができる。又は、本発明の一態様により、新規な半導体装置、記憶装置、又はトランジスタの作製方法を提供することができる。
なお、これらの効果の記載は、他の効果の存在を妨げるものではない。本発明の一態様は、必ずしも、これらの効果の全てを有する必要はない。明細書、図面、請求項の記載から、これら以外の効果を抽出することが可能である。
図1Aは、半導体装置の構成例を示すブロック図である。図1B及び図1Cは、メモリセルの構成例を示す回路図である。
図2A及び図2Bは、メモリセルの構成例を示す回路図である。
図3Aは、半導体装置の構成例を示すブロック図である。図3B及び図3Cは、メモリセルの構成例を示す回路図である。
図4Aは、半導体装置の構成例を示す平面図である。図4B及び図4Cは、半導体装置の構成例を示す断面図である。
図5Aは、半導体装置の構成例を示す平面図である。図5B及び図5Cは、半導体装置の構成例を示す断面図である。
図6A及び図6Bは、トランジスタの構成例を示す断面図である。
図7Aは、半導体装置の構成例を示す平面図である。図7B及び図7Cは、半導体装置の構成例を示す断面図である。
図8Aは、半導体装置の構成例を示す平面図である。図8B及び図8Cは、半導体装置の構成例を示す断面図である。
図9Aは、半導体装置の構成例を示す平面図である。図9B及び図9Cは、半導体装置の構成例を示す断面図である。
図10Aは、半導体装置の構成例を示す平面図である。図10B及び図10Cは、半導体装置の構成例を示す断面図である。
図11Aは、半導体装置の構成例を示す平面図である。図11B及び図11Cは、半導体装置の構成例を示す断面図である。
図12Aは、半導体装置の構成例を示す平面図である。図12B及び図12Cは、半導体装置の構成例を示す断面図である。
図13A乃至図13Cは、半導体装置の構成例を示す平面図である。
図14A乃至図14Cは、半導体装置の構成例を示す平面図である。
図15A乃至図15Cは、半導体装置の構成例を示す平面図である。
図16A及び図16Bは、半導体装置の構成例を示す断面図である。
図17A及び図17Bは、半導体装置の構成例を示す断面図である。
図18A及び図18Bは、半導体装置の構成例を示す断面図である。
図19A及び図19Bは、半導体装置の構成例を示す断面図である。
図20A及び図20Bは、半導体装置の構成例を示す断面図である。
図21A及び図21Bは、半導体装置の構成例を示す断面図である。
図22A及び図22Bは、半導体装置の構成例を示す断面図である。
図23A及び図23Bは、半導体装置の構成例を示す断面図である。
図24A及び図24Bは、半導体装置の構成例を示す断面図である。
図25Aは、表示装置の構成例を示すブロック図である。図25Bは、画素の構成例を示す平面図である。図25Cは、画素の構成例を示す回路図である。
図26A及び図26Bは、半導体装置の構成例を示す平面図である。
図27は、半導体装置の構成例を示す断面図である。
図28は、半導体装置の構成例を示す断面図である。
図29A及び図29Bは、半導体装置の構成例を示す平面図である。
図30A及び図30Bは、半導体装置の構成例を示す平面図である。
図31A及び図31Bは、半導体装置の構成例を示す平面図である。
図32A及び図32Bは、半導体装置の構成例を示す平面図である。
図33A及び図33Bは、半導体装置の構成例を示す平面図である。
図34Aは、半導体装置の作製方法例を示す平面図である。図34B及び図34Cは、半導体装置の作製方法例を示す断面図である。
図35Aは、半導体装置の作製方法例を示す平面図である。図35B及び図35Cは、半導体装置の作製方法例を示す断面図である。
図36Aは、半導体装置の作製方法例を示す平面図である。図36B及び図36Cは、半導体装置の作製方法例を示す断面図である。
図37Aは、半導体装置の作製方法例を示す平面図である。図37B及び図37Cは、半導体装置の作製方法例を示す断面図である。
図38Aは、半導体装置の作製方法例を示す平面図である。図38B及び図38Cは、半導体装置の作製方法例を示す断面図である。
図39Aは、半導体装置の作製方法例を示す平面図である。図39B及び図39Cは、半導体装置の作製方法例を示す断面図である。
図40Aは、半導体装置の作製方法例を示す平面図である。図40B及び図40Cは、半導体装置の作製方法例を示す断面図である。
図41Aは、半導体装置の作製方法例を示す平面図である。図41B及び図41Cは、半導体装置の作製方法例を示す断面図である。
図42Aは、半導体装置の作製方法例を示す平面図である。図42B及び図42Cは、半導体装置の作製方法例を示す断面図である。
図43Aは、半導体装置の作製方法例を示す平面図である。図43B及び図43Cは、半導体装置の作製方法例を示す断面図である。
図44Aは、半導体装置の作製方法例を示す平面図である。図44B及び図44Cは、半導体装置の作製方法例を示す断面図である。
図45Aは、半導体装置の作製方法例を示す平面図である。図45B及び図45Cは、半導体装置の作製方法例を示す断面図である。
図46Aは、半導体装置の作製方法例を示す平面図である。図46B及び図46Cは、半導体装置の作製方法例を示す断面図である。
図47Aは、半導体装置の作製方法例を示す平面図である。図47B及び図47Cは、半導体装置の作製方法例を示す断面図である。
図48Aは、半導体装置の作製方法例を示す平面図である。図48B及び図48Cは、半導体装置の作製方法例を示す断面図である。
図49Aは、半導体装置の作製方法例を示す平面図である。図49B及び図49Cは、半導体装置の作製方法例を示す断面図である。
図50Aは、半導体装置の作製方法例を示す平面図である。図50B及び図50Cは、半導体装置の作製方法例を示す断面図である。
図51Aは、半導体装置の作製方法例を示す平面図である。図51B及び図51Cは、半導体装置の作製方法例を示す断面図である。
図52Aは、半導体装置の作製方法例を示す平面図である。図52B及び図52Cは、半導体装置の作製方法例を示す断面図である。
図53Aは、半導体装置の作製方法例を示す平面図である。図53B及び図53Cは、半導体装置の作製方法例を示す断面図である。
図54Aは、半導体装置の作製方法例を示す平面図である。図54B及び図54Cは、半導体装置の作製方法例を示す断面図である。
図55Aは、半導体装置の作製方法例を示す平面図である。図55B及び図55Cは、半導体装置の作製方法例を示す断面図である。
図56は、半導体装置の構成例を示す斜視図である。
図57は、半導体装置の構成例を示す断面図である。
図58は、半導体装置の構成例を示す断面図である。
図59A及び図59Bは、電子部品の一例を示す図である。
図60A及び図60Bは、電子機器の一例を示す図である。図60C乃至図60Eは、大型計算機の一例を示す図である。
図61は、宇宙用機器の一例を示す図である。
図62は、データセンターに適用可能なストレージシステムの一例を示す図である。
図2A及び図2Bは、メモリセルの構成例を示す回路図である。
図3Aは、半導体装置の構成例を示すブロック図である。図3B及び図3Cは、メモリセルの構成例を示す回路図である。
図4Aは、半導体装置の構成例を示す平面図である。図4B及び図4Cは、半導体装置の構成例を示す断面図である。
図5Aは、半導体装置の構成例を示す平面図である。図5B及び図5Cは、半導体装置の構成例を示す断面図である。
図6A及び図6Bは、トランジスタの構成例を示す断面図である。
図7Aは、半導体装置の構成例を示す平面図である。図7B及び図7Cは、半導体装置の構成例を示す断面図である。
図8Aは、半導体装置の構成例を示す平面図である。図8B及び図8Cは、半導体装置の構成例を示す断面図である。
図9Aは、半導体装置の構成例を示す平面図である。図9B及び図9Cは、半導体装置の構成例を示す断面図である。
図10Aは、半導体装置の構成例を示す平面図である。図10B及び図10Cは、半導体装置の構成例を示す断面図である。
図11Aは、半導体装置の構成例を示す平面図である。図11B及び図11Cは、半導体装置の構成例を示す断面図である。
図12Aは、半導体装置の構成例を示す平面図である。図12B及び図12Cは、半導体装置の構成例を示す断面図である。
図13A乃至図13Cは、半導体装置の構成例を示す平面図である。
図14A乃至図14Cは、半導体装置の構成例を示す平面図である。
図15A乃至図15Cは、半導体装置の構成例を示す平面図である。
図16A及び図16Bは、半導体装置の構成例を示す断面図である。
図17A及び図17Bは、半導体装置の構成例を示す断面図である。
図18A及び図18Bは、半導体装置の構成例を示す断面図である。
図19A及び図19Bは、半導体装置の構成例を示す断面図である。
図20A及び図20Bは、半導体装置の構成例を示す断面図である。
図21A及び図21Bは、半導体装置の構成例を示す断面図である。
図22A及び図22Bは、半導体装置の構成例を示す断面図である。
図23A及び図23Bは、半導体装置の構成例を示す断面図である。
図24A及び図24Bは、半導体装置の構成例を示す断面図である。
図25Aは、表示装置の構成例を示すブロック図である。図25Bは、画素の構成例を示す平面図である。図25Cは、画素の構成例を示す回路図である。
図26A及び図26Bは、半導体装置の構成例を示す平面図である。
図27は、半導体装置の構成例を示す断面図である。
図28は、半導体装置の構成例を示す断面図である。
図29A及び図29Bは、半導体装置の構成例を示す平面図である。
図30A及び図30Bは、半導体装置の構成例を示す平面図である。
図31A及び図31Bは、半導体装置の構成例を示す平面図である。
図32A及び図32Bは、半導体装置の構成例を示す平面図である。
図33A及び図33Bは、半導体装置の構成例を示す平面図である。
図34Aは、半導体装置の作製方法例を示す平面図である。図34B及び図34Cは、半導体装置の作製方法例を示す断面図である。
図35Aは、半導体装置の作製方法例を示す平面図である。図35B及び図35Cは、半導体装置の作製方法例を示す断面図である。
図36Aは、半導体装置の作製方法例を示す平面図である。図36B及び図36Cは、半導体装置の作製方法例を示す断面図である。
図37Aは、半導体装置の作製方法例を示す平面図である。図37B及び図37Cは、半導体装置の作製方法例を示す断面図である。
図38Aは、半導体装置の作製方法例を示す平面図である。図38B及び図38Cは、半導体装置の作製方法例を示す断面図である。
図39Aは、半導体装置の作製方法例を示す平面図である。図39B及び図39Cは、半導体装置の作製方法例を示す断面図である。
図40Aは、半導体装置の作製方法例を示す平面図である。図40B及び図40Cは、半導体装置の作製方法例を示す断面図である。
図41Aは、半導体装置の作製方法例を示す平面図である。図41B及び図41Cは、半導体装置の作製方法例を示す断面図である。
図42Aは、半導体装置の作製方法例を示す平面図である。図42B及び図42Cは、半導体装置の作製方法例を示す断面図である。
図43Aは、半導体装置の作製方法例を示す平面図である。図43B及び図43Cは、半導体装置の作製方法例を示す断面図である。
図44Aは、半導体装置の作製方法例を示す平面図である。図44B及び図44Cは、半導体装置の作製方法例を示す断面図である。
図45Aは、半導体装置の作製方法例を示す平面図である。図45B及び図45Cは、半導体装置の作製方法例を示す断面図である。
図46Aは、半導体装置の作製方法例を示す平面図である。図46B及び図46Cは、半導体装置の作製方法例を示す断面図である。
図47Aは、半導体装置の作製方法例を示す平面図である。図47B及び図47Cは、半導体装置の作製方法例を示す断面図である。
図48Aは、半導体装置の作製方法例を示す平面図である。図48B及び図48Cは、半導体装置の作製方法例を示す断面図である。
図49Aは、半導体装置の作製方法例を示す平面図である。図49B及び図49Cは、半導体装置の作製方法例を示す断面図である。
図50Aは、半導体装置の作製方法例を示す平面図である。図50B及び図50Cは、半導体装置の作製方法例を示す断面図である。
図51Aは、半導体装置の作製方法例を示す平面図である。図51B及び図51Cは、半導体装置の作製方法例を示す断面図である。
図52Aは、半導体装置の作製方法例を示す平面図である。図52B及び図52Cは、半導体装置の作製方法例を示す断面図である。
図53Aは、半導体装置の作製方法例を示す平面図である。図53B及び図53Cは、半導体装置の作製方法例を示す断面図である。
図54Aは、半導体装置の作製方法例を示す平面図である。図54B及び図54Cは、半導体装置の作製方法例を示す断面図である。
図55Aは、半導体装置の作製方法例を示す平面図である。図55B及び図55Cは、半導体装置の作製方法例を示す断面図である。
図56は、半導体装置の構成例を示す斜視図である。
図57は、半導体装置の構成例を示す断面図である。
図58は、半導体装置の構成例を示す断面図である。
図59A及び図59Bは、電子部品の一例を示す図である。
図60A及び図60Bは、電子機器の一例を示す図である。図60C乃至図60Eは、大型計算機の一例を示す図である。
図61は、宇宙用機器の一例を示す図である。
図62は、データセンターに適用可能なストレージシステムの一例を示す図である。
実施の形態について、図面を用いて詳細に説明する。ただし、本発明は以下の説明に限定されず、本発明の趣旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更し得ることは、当業者であれば容易に理解される。したがって、本発明は以下に示す実施の形態の記載内容に限定して解釈されるものではない。
なお、以下に説明する発明の構成において、同一部分又は同様な機能を有する部分には同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する。また、同様の機能を指す場合には、ハッチングパターンを同じくし、特に符号を付さない場合がある。
また、図面において示す各構成の、位置、大きさ、及び、範囲等は、理解の簡単のため、実際の位置、大きさ、及び、範囲等を表していない場合がある。このため、開示する発明は、必ずしも、図面に開示された位置、大きさ、及び、範囲等に限定されない。例えば、実際の製造工程において、エッチング等の処理により層又はレジストマスク等が意図せずに目減りすることがあるが、理解を容易とするため、図に反映しないことがある。
なお、本明細書等において、「第1」、「第2」という序数詞は、便宜上用いるものであり、構成要素の数、又は、構成要素の順序(例えば、工程順、又は積層順)を限定するものではない。また、本明細書のある箇所において構成要素に付す序数詞と、本明細書の他の箇所、又は特許請求の範囲において、当該構成要素に付す序数詞と、が一致しない場合がある。
また、トランジスタは半導体素子の一種であり、電流又は電圧を増幅する機能、及び、導通又は非導通を制御するスイッチング動作等を実現することができる。本明細書におけるトランジスタは、IGFET(Insulated Gate Field Effect Transistor)及び薄膜トランジスタ(TFT:Thin Film Transistor)を含む。
また、本明細書等において、トランジスタとは、ゲートと、ドレインと、ソースとを含む少なくとも三つの端子を有する素子である。そして、ドレイン(ドレイン端子、ドレイン領域、又はドレイン電極)とソース(ソース端子、ソース領域、又はソース電極)の間にチャネルが形成される領域(チャネル形成領域ともいう。)を有しており、チャネル形成領域を介して、ソースとドレインとの間に電流を流すことができるものである。なお、本明細書等において、チャネル形成領域とは、電流が主として流れる領域をいう。
また、「ソース」と「ドレイン」の機能は、異なる極性のトランジスタを採用する場合、又は回路動作において電流の方向が変化する場合等には入れ替わることがある。このため、本明細書においては、「ソース」と「ドレイン」の用語は、入れ替えて用いることができるものとする。
なお、半導体の不純物とは、例えば、半導体を構成する主成分以外をいう。例えば、濃度が0.1atomic%未満の元素は不純物といえる。不純物が含まれることにより、例えば、半導体の欠陥準位密度が高くなること、又は結晶性が低下すること等が起こる場合がある。半導体が酸化物半導体である場合、半導体の特性を変化させる不純物としては、例えば、第1族元素、第2族元素、第13族元素、第14族元素、第15族元素、及び酸化物半導体の主成分以外の遷移金属等がある。具体的には、例えば、水素、リチウム、ナトリウム、シリコン、ホウ素、リン、炭素、及び窒素等がある。なお、水も不純物として機能する場合がある。また、例えば、不純物の混入によって、酸化物半導体に酸素欠損(VOとも記す。)が形成される場合がある。
なお、本明細書等において、酸化窒化物とは、その組成として窒素よりも酸素の含有量が多い材料を指す。窒化酸化物とは、その組成として酸素よりも窒素の含有量が多い材料を指す。
膜に含まれる水素、酸素、炭素、及び窒素等の元素の含有量の分析には、例えば、二次イオン質量分析法(SIMS:Secondary Ion Mass Spectrometry)、又はX線光電子分光法(XPS:X−ray Photoelectron Spectroscopy)を用いることができる。目的の元素の含有率が高い(例えば、0.5atomic%以上、又は1atomic%以上)場合は、XPSが適している。一方、目的の元素の含有率が低い(例えば、0.5atomic%以下、又は1atomic%以下)場合には、SIMSが適している。元素の含有量を比較する際には、SIMSとXPSの両方の分析手法を用いた複合解析を行うことがより好ましい。
また、本明細書等において、「膜」及び「層」といった語句は、状況に応じて、互いに入れ替えることが可能である。例えば、「導電層」という用語を、「導電膜」という用語に変更することが可能な場合があり、「導電膜」という用語を、「導電層」という用語に変更することが可能な場合がある。また、例えば「絶縁膜」という用語を、「絶縁層」という用語に変更することが可能な場合があり、「絶縁層」という用語を、「絶縁膜」という用語に変更することが可能な場合がある。さらに、例えば「半導体膜」という用語を、「半導体層」という用語に変更することが可能な場合があり、「半導体層」という用語を、「半導体膜」という用語に変更することが可能な場合がある。
また、本明細書等において、「平行」とは、二つの直線が−10度以上10度以下の角度で配置されている状態をいう。したがって、−5度以上5度以下の場合も含まれる。また、「概略平行」とは、二つの直線が−30度以上30度以下の角度で配置されている状態をいう。また、「垂直」とは、二つの直線が80度以上100度以下の角度で配置されている状態をいう。したがって、85度以上95度以下の場合も含まれる。また、「概略垂直」とは、二つの直線が60度以上120度以下の角度で配置されている状態をいう。
本明細書等において、「電気的に接続」には、「何らかの電気的作用を有するもの」を介して接続されている場合が含まれる。ここで、「何らかの電気的作用を有するもの」は、接続対象間での電気信号の授受を可能とするものであれば、特に制限を受けない。例えば、「何らかの電気的作用を有するもの」には、電極又は配線をはじめ、トランジスタ等のスイッチング素子、抵抗素子、コイル、容量、その他の各種機能を有する素子等が含まれる。
また、本明細書等において、XとYとが接続されていると記載されている場合は、XとYとが電気的に接続されている場合と、XとYとが機能的に接続されている場合と、XとYとが直接接続されている場合と、が本明細書等に開示されているものとする。したがって、所定の接続関係、例えば、図又は文章に示された接続関係に限定されず、図又は文章に示された接続関係以外のものも、図又は文章に開示されているものとする。X、Yは、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、又は層)であるとする。
XとYとが電気的に接続されている場合の一例としては、XとYとの電気的な接続を可能とする素子(例えば、スイッチ、トランジスタ、容量素子、インダクタ、抵抗素子、ダイオード、表示デバイス、発光デバイス、及び負荷)が、XとYとの間に1個以上接続されることが可能である。なお、スイッチは、オンオフが制御される機能を有している。つまり、スイッチは、導通状態(オン状態)、又は、非導通状態(オフ状態)になり、電流を流すか流さないかを制御する機能を有している。
なお、XとYとの間に、素子と電源線(例えば、VDD(高電源電位)、VSS(低電源電位)、GND(接地電位)、又は所望の電位を与える配線)との両方が配置されている場合には、XとYとが電気的に接続されている、とは規定しないものとする。なお、XとYとの間に電源線のみが配置されている場合には、XとYとの間に別の素子がないため、XとYとは、直接接続されている、ということになる。よって、XとYとの間に、電源線のみが配置されている場合には、「XとYとは、電気的に接続されている」ともいえる。しかし、XとYとの間に、素子と電源線の両方が配置されている場合には、Xと電源線とが(素子を介して)電気的に接続されており、Yと電源線とが電気的に接続されている、ということになるが、XとYとは、電気的に接続されている、とは規定されない。なお、XとYとの間に、トランジスタのゲートとソースとを介している場合には、XとYとが電気的に接続されている、とは規定しないものとする。なお、XとYとの間に、トランジスタのゲートとドレインとを介している場合には、XとYとが電気的に接続されている、とは規定しないものとする。つまり、トランジスタの場合には、XとYとの間に、トランジスタのドレインとソースとを介している場合には、XとYとが電気的に接続されている、と規定するものとする。なお、XとYとの間に、容量素子が配置されている場合には、XとYとが電気的に接続されている、と規定する場合と規定しない場合がある。例えば、デジタル回路又はロジック回路の構成において、XとYとの間に、容量素子が配置されている場合には、XとYとが電気的に接続されている、とは規定しない場合がある。一方、例えば、アナログ回路の構成において、XとYとの間に、容量素子が配置されている場合には、XとYとが電気的に接続されている、と規定する場合がある。
XとYとが機能的に接続されている場合の一例としては、XとYとの機能的な接続を可能とする回路(例えば、論理回路(例えば、インバータ、NAND回路、及びNOR回路)、信号変換回路(例えば、デジタルアナログ変換回路、アナログデジタル変換回路、及びガンマ補正回路)、電位レベル変換回路(例えば、昇圧回路又は降圧回路といった電源回路、及び、信号の電位レベルを変えるレベルシフタ回路)、電圧源、電流源、切り替え回路、増幅回路(例えば、信号振幅又は電流量などを大きくできる回路、オペアンプ、差動増幅回路、ソースフォロワ回路、及びバッファ回路)、信号生成回路、記憶回路、及び制御回路)が、XとYとの間に1個以上接続されることが可能である。なお、一例として、XとYとの間に別の回路を挟んでいても、Xから出力された信号がYへ伝達される場合は、XとYとは機能的に接続されているものとする。
また、例えば、「XとYとトランジスタのソース(第1端子、又は第2端子の一方に言い換える場合がある。)とドレイン(第1端子、又は第2端子の他方に言い換える場合がある。)とは、互いに電気的に接続されており、X、トランジスタのソース、トランジスタのドレイン、Yの順序で電気的に接続されている。」と表現することができる。又は、「トランジスタのソースは、Xと電気的に接続され、トランジスタのドレインはYと電気的に接続され、X、トランジスタのソース、トランジスタのドレイン、Yは、この順序で電気的に接続されている」と表現することができる。又は、「Xは、トランジスタのソースとドレインとを介して、Yと電気的に接続され、X、トランジスタのソース、トランジスタのドレイン、Yは、この接続順序で設けられている」と表現することができる。これらの例と同様な表現方法を用いて、回路構成における接続の順序について規定することにより、トランジスタのソースと、ドレインとを、区別して、技術的範囲を決定することができる。なお、これらの表現方法は、一例であり、これらの表現方法に限定されない。ここで、X、Yは、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、又は層)であるとする。
なお、回路図上は独立している構成要素同士が電気的に接続しているように図示されている場合であっても、1つの構成要素が、複数の構成要素の機能を併せ持っている場合もある。例えば、配線の一部が電極としても機能する場合は、一の導電膜が、配線の機能及び電極の機能の両方を併せ持っている。したがって、本明細書における電気的に接続とは、このような、一の導電膜が、複数の構成要素の機能を併せ持っている場合も、その範疇に含める。
また、本明細書等において、「抵抗素子」とは、例えば、0Ωよりも高い抵抗値を有する回路素子、又は0Ωよりも高い抵抗値を有する配線とすることができる。そのため、本明細書等において、「抵抗素子」は、抵抗値を有する配線、ソース−ドレイン間に電流が流れるトランジスタ、ダイオード、又はコイルを含むものとする。そのため、「抵抗素子」という用語は、「抵抗」、「負荷」、又は「抵抗値を有する領域」という用語に言い換えることができる場合がある。逆に「抵抗」、「負荷」、又は「抵抗値を有する領域」という用語は、「抵抗素子」という用語に言い換えることができる場合がある。抵抗値としては、例えば、好ましくは1mΩ以上10Ω以下、より好ましくは5mΩ以上5Ω以下、更に好ましくは10mΩ以上1Ω以下とすることができる。また、例えば、1Ω以上1×109Ω以下としてもよい。
また、本明細書等において、「容量素子」とは、例えば、0Fよりも高い静電容量の値を有する回路素子、0Fよりも高い静電容量の値を有する配線の領域、寄生容量、又はトランジスタのゲート容量とすることができる。また、「容量素子」、「寄生容量」、又は「ゲート容量」という用語は、「容量」という用語に言い換えることができる場合がある。逆に、「容量」という用語は、「容量素子」、「寄生容量」、又は「ゲート容量」という用語に言い換えることができる場合がある。また、「容量」(3端子以上の「容量」を含む。)は、絶縁体と、当該絶縁体を挟んだ一対の導電体と、を含む構成となっている。そのため、「容量」の「一対の導電体」という用語は、「一対の電極」、「一対の導電領域」、「一対の領域」、又は「一対の端子」に言い換えることができる。また、「一対の端子の一方」、及び「一対の端子の他方」という用語は、それぞれ第1端子、及び第2端子と呼称する場合がある。なお、静電容量の値としては、例えば、0.05fF以上10pF以下とすることができる。また、例えば、1pF以上10μF以下としてもよい。
また、本明細書等において、トランジスタは、ゲート、ソース、及びドレインと呼ばれる3つの端子を有する。ゲートは、トランジスタの導通状態を制御する制御端子である。ソース又はドレインとして機能する2つの端子は、トランジスタの入出力端子である。2つの入出力端子は、トランジスタの導電型(nチャネル型、pチャネル型)及びトランジスタの3つの端子に与えられる電位の高低によって、一方がソースとなり他方がドレインとなる。このため、本明細書等においては、ソース、又はドレインという用語は、互いに言い換えることができる場合がある。また、本明細書等では、トランジスタの接続関係を説明する際、「ソース又はドレインの一方」(又は第1電極、又は第1端子)、「ソース又はドレインの他方」(又は第2電極、又は第2端子)という表記を用いる。なお、トランジスタの構造によっては、上述した3つの端子に加えて、バックゲートを有する場合がある。この場合、本明細書等において、トランジスタのゲート又はバックゲートの一方を第1のゲートと呼称し、トランジスタのゲート又はバックゲートの他方を第2のゲートと呼称することがある。さらに、同じトランジスタにおいて、「ゲート」と「バックゲート」の用語は互いに入れ換えることができる場合がある。また、トランジスタが、3以上のゲートを有する場合は、本明細書等においては、それぞれのゲートを第1のゲート、第2のゲート、第3のゲートなどと呼称することがある。
例えば、本明細書等において、トランジスタの一例としては、ゲートが2個以上のマルチゲート構造のトランジスタを用いることができる。マルチゲート構造にすると、チャネル形成領域が直列に接続されるため、複数のトランジスタが直列に接続された構造となる。よって、マルチゲート構造により、オフ電流の低減、トランジスタの耐圧向上(信頼性の向上)を図ることができる。又は、マルチゲート構造により、飽和領域で動作する時に、ドレインとソースとの間の電圧が変化しても、ドレインとソースとの間の電流があまり変化せず、傾きがフラットである電圧・電流特性を得ることができる。傾きがフラットである電圧・電流特性を利用すると、理想的な電流源回路、又は非常に高い抵抗値をもつ能動負荷を実現することができる。その結果、特性のよい差動回路又はカレントミラー回路などを実現することができる。
また、回路図上では、単一の回路素子が図示されている場合でも、当該回路素子が複数の回路素子を有する場合がある。例えば、回路図上に1個の抵抗が記載されている場合は、2個以上の抵抗が直列に電気的に接続されている場合を含むものとする。また、例えば、回路図上に1個の容量が記載されている場合は、2個以上の容量が並列に電気的に接続されている場合を含むものとする。また、例えば、回路図上に1個のトランジスタが記載されている場合は、2個以上のトランジスタが直列に電気的に接続され、かつそれぞれのトランジスタのゲート同士が電気的に接続されている場合を含むものとする。また、同様に、例えば、回路図上に1個のスイッチが記載されている場合は、当該スイッチが2個以上のトランジスタを有し、2個以上のトランジスタが直列、又は並列に電気的に接続され、それぞれのトランジスタのゲート同士が電気的に接続されている場合を含むものとする。
また、本明細書等において、ノードは、回路構成、及びデバイス構造に応じて、端子、配線、電極、導電層、導電体、又は不純物領域と言い換えることが可能である。また、端子、配線等をノードと言い換えることが可能である。
また、本明細書等において、「電圧」と「電位」は、適宜言い換えることができる。「電圧」は、基準となる電位からの電位差のことであり、例えば基準となる電位をグラウンド電位(接地電位)とすると、「電圧」を「電位」に言い換えることができる。なお、グラウンド電位は必ずしも0Vを意味するとは限らない。また、電位は相対的なものであり、基準となる電位が変わることによって、配線に与えられる電位、回路などに印加される電位、回路などから出力される電位なども変化する。
また、本明細書等において、「高レベル電位」及び「低レベル電位」という用語は、特定の電位を意味するものではない。例えば、2本の配線において、両方とも「高レベル電位を供給する配線として機能する」と記載されていた場合、両方の配線が与えるそれぞれの高レベル電位は、互いに等しくなくてもよい。また、同様に、2本の配線において、両方とも「低レベル電位を供給する配線として機能する」と記載されていた場合、両方の配線が与えるそれぞれの低レベル電位は、互いに等しくなくてもよい。
また、「電流」とは、電荷の移動現象(電気伝導)のことであり、例えば、「正の荷電体の電気伝導が起きている」という記載は、「その逆向きに負の荷電体の電気伝導が起きている」と換言することができる。そのため、本明細書等において、「電流」とは、特に断らない限り、キャリアの移動に伴う電荷の移動現象(電気伝導)をいうものとする。ここでいうキャリアとしては、例えば、電子、正孔、アニオン、カチオン、及び錯イオンが挙げられ、電流の流れる系(例えば、半導体、金属、電解液、及び真空中)によってキャリアが異なる。また、配線等における「電流の向き」は、正電荷となるキャリアが移動する方向とし、正の電流量で記載する。換言すると、負電荷となるキャリアが移動する方向は、電流の向きと逆の方向となり、負の電流量で表現される。そのため、本明細書等において、電流の正負(又は電流の向き)について断りがない場合、「素子Aから素子Bに電流が流れる」の記載は「素子Bから素子Aに電流が流れる」に言い換えることができるものとする。また、「素子Aに電流が入力される」の記載は「素子Aから電流が出力される」に言い換えることができるものとする。
本明細書等において、特に断りがない場合、オフ電流とは、トランジスタがオフ状態(非導通状態、遮断状態、ともいう。)にあるときのソース−ドレイン間のリーク電流をいう。オフ状態とは、特に断りがない場合、nチャネル型トランジスタでは、ゲートとソースの間の電圧Vgsがしきい値電圧Vthよりも低い(pチャネル型トランジスタでは、Vthよりも高い)状態をいう。
本明細書等において、ある構成要素の上面形状とは、平面視における当該構成要素の輪郭形状のことをいう。また平面視とは、当該構成要素の被形成面、又は当該構成要素が形成される支持体(例えば基板)の表面の法線方向から見ることをいう。
なお、本明細書等において、テーパ形状とは、構造の側面の少なくとも一部が、基板面又は被形成面に対して傾斜して設けられる形状のことを指す。例えば、傾斜した側面と基板面又は被形成面とがなす角(テーパ角ともいう。)が90度未満である領域を有することを指す。なお、構造の側面、基板面、及び被形成面は、必ずしも完全に平坦である必要はなく、微細な曲率を有する略平面状、又は微細な凹凸を有する略平面状であってもよい。
本明細書等において、AはBと接する、と記載されている場合、Aの少なくとも一部がBと接する。そのため、例えば、AはBと接する領域を有する、と言い換えることができる。
本明細書等において、AはB上に位置する、と記載されている場合、Aの少なくとも一部がB上に位置する。そのため、例えば、AはB上に位置する領域を有する、と言い換えることができる。
本明細書等において、AはBを覆う、と記載されている場合、Aの少なくとも一部がBを覆う。そのため、例えば、AはBを覆う領域を有する、と言い換えることができる。
本明細書等において、AはBと重なる、と記載されている場合、Aの少なくとも一部がBと重なる。そのため、例えば、AはBと重なる領域を有する、と言い換えることができる。
また、本明細書等において、「上」、「下」、「左」、及び「右」等の配置を示す語句は、構成要素同士の位置関係を、図面を参照して説明するために、便宜上用いている。また、構成要素同士の位置関係は、各構成を描写する方向に応じて適宜変化するものである。したがって、明細書で説明した語句に限定されず、状況に応じて適切に言い換えることができる。
本明細書等において、金属酸化物(metal oxide)とは、広い意味での金属の酸化物である。金属酸化物は、酸化物絶縁体、酸化物導電体(透明酸化物導電体を含む。)、及び酸化物半導体(Oxide Semiconductor又は単にOSともいう。)等に分類される。例えば、トランジスタの半導体層に金属酸化物を用いた場合、当該金属酸化物を酸化物半導体という場合がある。つまり、OSトランジスタと記載する場合においては、金属酸化物又は酸化物半導体を有するトランジスタと言い換えることができる。なお、窒素を有する金属酸化物も金属酸化物と総称する場合がある。また、窒素を有する金属酸化物を、金属酸窒化物(metal oxynitride)といってもよい。
(実施の形態1)
本実施の形態では、本発明の一態様の半導体装置について、図面を用いて説明する。本実施の形態では、本発明の一態様の半導体装置として、主に、記憶装置を例に挙げて説明する。
本実施の形態では、本発明の一態様の半導体装置について、図面を用いて説明する。本実施の形態では、本発明の一態様の半導体装置として、主に、記憶装置を例に挙げて説明する。
本発明の一態様は、記憶部を有し、記憶部にメモリセルがマトリクス状に配列された記憶装置に関する。メモリセルには、第1のトランジスタと、第2のトランジスタと、第3のトランジスタと、が設けられる。当該記憶装置において、第1のトランジスタは、メモリセルにデータの書き込みを行う機能を有する。また、第2のトランジスタ及び第3のトランジスタは、メモリセルに保持されたデータの読み出しを行う機能を有する。
本発明の一態様の記憶装置では、メモリセルに保持されたデータの読み出しに、第2のトランジスタと、第2のトランジスタと直列に接続された第3のトランジスタと、の2つのトランジスタを用いる。本発明の一態様の記憶装置が、第3のトランジスタを有することで、当該トランジスタを有さない場合よりも、メモリセルに保持されたデータを安定して読み出すことができる。そのため、読み出し精度の高い記憶装置を実現することができる。
また、本発明の一態様の記憶装置では、第1のトランジスタ、第2のトランジスタ、及び、第3のトランジスタを、それぞれ重ねて配置する構成を有する。このため、メモリセルの平面視における占有面積を小さくすることができる。よって、メモリセルを微細化及び高集積化することができ、微細化及び高精細化が可能な記憶装置を提供することができる。
また、本発明の一態様の記憶装置における第1のトランジスタ、第2のトランジスタ、及び、第3のトランジスタのそれぞれは、基板面に対してソース電極と、ドレイン電極と、がそれぞれ異なる高さに重畳して設けられ、ドレイン電流が高さ方向(縦方向)に流れる構造を有する。このため、ソース電極と、ドレイン電極と、がそれぞれ同一平面上に設けられる構造のトランジスタよりも微細化を図ることができる。本発明の一態様の記憶装置が、上述の構造のトランジスタを有することで、さらに記憶装置の微細化及び高精細化を図ることができる。
<半導体装置の構成例1>
図1Aは、半導体装置10の構成例を示すブロック図である。半導体装置10は、記憶装置とすることができる。
図1Aは、半導体装置10の構成例を示すブロック図である。半導体装置10は、記憶装置とすることができる。
半導体装置10は、記憶部20と、ワード線駆動回路11と、ビット線駆動回路13と、電源回路15と、を有する。記憶部20は、マトリクス状に配列された複数のメモリセル21を有する。なお、電源回路15は、半導体装置10の外部に設けられるとしてもよい。
ワード線駆動回路11は、配線31を介して、メモリセル21と電気的に接続される。配線31は、例えば、上記マトリクスの行方向に延伸する。配線31は、ワード線として機能する。図1Aでは、配線31として、配線31R、及び配線31Wを示している。
ビット線駆動回路13は、配線33を介して、メモリセル21と電気的に接続される。配線33は、例えば、上記マトリクスの列方向に延伸する。配線33は、ビット線として機能する。図1Aでは、配線33として、配線33R、及び配線33Wを示している。
図1Aでは、図中に示す通り、ワード線として機能する配線31が延伸する方向をX方向とし、ビット線として機能する配線33が延伸する方向をY方向とする。前述のように、配線31は、上記マトリクスの行方向に延伸し、配線33は、上記マトリクスの列方向に延伸する。よって、X方向を行方向とし、Y方向を列方向とすることができる。X方向とY方向は、互いに交差する方向とすることができ、具体的には、互いに直交する方向とすることができる。また、X方向、及びY方向の両方と交差する方向、具体的には、X方向、及びY方向の両方と直交する方向を、Z方向とすることができる。なお、以降の図面においても、X方向、Y方向、及びZ方向で方向を示すが、当該定義は図1Aにおける定義と同じ場合があり、また異なる場合がある。また、図1Aにおいて、X方向、Y方向、及びZ方向を矢印で示しているが、明示する場合を除き順方向と逆方向を区別しない。以降の図面においても同様である。
電源回路15は、配線35を介して、メモリセル21と電気的に接続される。図1Aでは、配線35が、上記マトリクスの列方向に延伸する例を示している。配線35は、電源線として機能する。
図1Aにおいて、配線31、配線33、及び配線35を直線で示しているが、1本の直線が1本の配線であるとは限られず、複数の配線を1本の直線で表す場合がある。以降のブロック図、及び回路図等においても、複数の配線を1本の直線で表す場合がある。また、配線31、配線33、及び配線35以外の配線においても、複数の配線を1本の直線で表す場合がある。
ワード線駆動回路11は、データを書き込むメモリセル21を、行ごとに選択する機能を有する。また、ワード線駆動回路11は、データを読み出すメモリセル21を、具体的には、データを配線33に出力するメモリセル21を、行ごとに選択する機能を有する。ワード線駆動回路11は、配線31に信号を供給することにより、データを書き込むメモリセル21、又はデータを読み出すメモリセル21を選択することができる。具体的には、ワード線駆動回路11は、配線31Wに信号を供給することにより、データを書き込むメモリセル21を選択する機能を有する。また、ワード線駆動回路11は、配線31Rに信号を供給することにより、データを読み出すメモリセル21、具体的には、データを配線33Rに出力するメモリセル21を選択する機能を有する。ここで、配線31Wは、書き込みワード線ともいい、配線31Rは、読み出しワード線ともいう。また、ワード線駆動回路11が配線31Wに供給する信号は、書き込み信号ともいい、配線31Rに供給する信号は、読み出し信号ともいう。
以上より、ワード線駆動回路11は、配線31Wに書き込み信号を供給することにより、メモリセル21へのデータの書き込みを制御する機能を有する。また、ワード線駆動回路11は、配線31Rに読み出し信号を供給することにより、メモリセル21からのデータの読み出しを制御する機能を有する。
ビット線駆動回路13は、ワード線駆動回路11が選択したメモリセル21に、配線33を介してデータを書き込む機能を有する。また、ビット線駆動回路13は、メモリセル21が配線33に出力したデータを増幅し、例えば、半導体装置10の外部に出力することにより、メモリセル21に保持されているデータを読み出す機能を有する。さらに、ビット線駆動回路13は、メモリセル21からのデータの読み出しの前に、配線33をプリチャージする機能を有する。
具体的には、ビット線駆動回路13は、ワード線駆動回路11が書き込み信号により選択したメモリセル21に、配線33Wを介してデータを書き込む機能を有する。また、ビット線駆動回路13は、メモリセル21が配線33Rに出力したデータを増幅し、例えば、半導体装置10の外部に出力することにより、メモリセル21に保持されているデータを読み出す機能を有する。さらに、ビット線駆動回路13は、メモリセル21からのデータの読み出しの前に、配線33Rをプリチャージする機能を有する。ここで、配線33Wは、書き込みビット線ともいい、配線33Rは、読み出しビット線ともいう。
以上より、ビット線駆動回路13は、メモリセル21へのデータの書き込みを、配線33Wを介して行う機能を有する。また、ビット線駆動回路13は、当該データの読み出しを、配線33Rを介して行う機能を有する。
電源回路15は、電源電位を配線35に供給する機能を有し、具体的には、定電位を配線35に供給する機能を有する。電源回路15は、例えば、高電位、又は低電位を生成し、配線35に供給する機能を有する。なお、電源回路15は、ワード線駆動回路11、及びビット線駆動回路13の一方又は双方に、電源電位を供給する機能を有してもよい。
図1Bは、本発明の一態様のメモリセル21の構成例を示す回路図である。当該構成のメモリセル21は、トランジスタ41と、トランジスタ42と、を有する。
トランジスタ41のソース又はドレインの一方は、配線33Rと電気的に接続される。トランジスタ41のソース又はドレインの他方は、配線35と電気的に接続される。トランジスタ41のゲートは、トランジスタ42のソース又はドレインの一方と電気的に接続される。トランジスタ42のソース又はドレインの他方は、配線33Wと電気的に接続される。トランジスタ42のゲートは、配線31Wと電気的に接続される。ここで、トランジスタ41のゲートと、トランジスタ42のソース又はドレインの一方と、が電気的に接続されるノードをノードNとする。
トランジスタ42は、メモリセル21にデータを書き込む機能を有する。また、トランジスタ41は、メモリセル21に保持されたデータを読み出す機能を有する。なお、図1Bに示すメモリセル21は、データを保持するための容量を有していない。当該メモリセル21では、データはノードNに書き込まれる。例えば、トランジスタ42にOSトランジスタを用いることで、OSトランジスタのリーク電流が小さいという特性によって、半導体層にシリコンを有するトランジスタ(Siトランジスタともいう。)を用いる場合よりも、ノードNへの長期間のデータ保持を実現することができる。よって、容量(C)を有していなくても、トランジスタ(Tr)2つだけでメモリセルを構成することが可能であり、メモリセルの作製工程を簡略化することができる。なお、上記のような構成のメモリセルを、2Tr0C型のメモリセルということができる。
なお、構成がシンプルなメモリセルとしては、1つのトランジスタと1つの容量で構成される1Tr1C型のメモリセルであるDRAM(Dynamic Random Access Memory)がよく知られている。しかし、DRAMはその構成上、データ書き込みとデータ読み出しの双方を同一のトランジスタを用いて行う必要があり、保持データを読み出す際(データ読み出しのためにトランジスタをオン状態にする際)に、当該データがトランジスタを介して消失してしまうという問題を抱える(いわゆる、破壊読み出し)。
これに対して、図1Bに示すメモリセル21では、データ書き込み用のトランジスタ(トランジスタ42)と、データ読み出し用のトランジスタ(トランジスタ41)と、がそれぞれ個別に設けられた構成を有する。そのため、データ読み出し時に、データ書き込み用のトランジスタ(トランジスタ42)をオン状態にする必要がなく、非破壊での読み出しが可能となる。
具体的には、配線33Rと、配線35と、にそれぞれ異なる大きさの電位を供給することで、トランジスタ41のソース−ドレイン間に電位差を生じさせる。この際、トランジスタ41のゲートには、ノードNに書き込まれたデータに相当する大きさの電位が印加された状態になっている。そのため、トランジスタ41のしきい値電圧と、ノードNに書き込まれたデータ(すなわち、トランジスタ41のゲートに印加された電位)と、の大小関係によって、トランジスタ41がオン状態になるか、オフ状態になるかが決まる。メモリセル21が、値が“0”又は“1”のいずれかのデータを保持する2値型のメモリセルである場合、トランジスタ41がオン状態であれば、トランジスタ41のソース−ドレイン間に電流が流れるため、配線33Rに当該電流が出力され、ノードNに“1”のデータが書き込まれていることを検出することができる。一方、トランジスタ41がオフ状態であれば、トランジスタ41のソース−ドレイン間に電流が流れないため、配線33Rに電流が出力されず、ノードNに“0”のデータが書き込まれていることを検出することができる。
しかしながら、上述のデータ読み出し方法の場合、データ読み出し時に配線33Rと配線35にそれぞれ電位を印加する必要があるため、データ読み出しの度に、当該印加電位が寄生容量(トランジスタ41が有する容量成分等)を介して、ノードNに加わってしまう。そのため、電位が印加される配線33R及び配線35と接続する全てのメモリセル21(データ読み出し対象外のメモリセル21も含む。)において、もともと書き込まれていたデータの大きさが変動してしまうという問題が内在する。
そこで、本発明の一態様のメモリセルでは、図1Cに示すように、トランジスタ41と直列に接続するトランジスタ43を設ける。具体的には、トランジスタ41のソース又はドレインの一方と、トランジスタ43のソース又はドレインの一方と、が電気的に接続される。トランジスタ43のソース又はドレインの他方は、配線33Rと電気的に接続される。トランジスタ43のゲートは、配線31Rと電気的に接続される。上記以外の構成については、図1Bに示すメモリセル21で説明した内容を参照することができる。
図1Cに示す本発明の一態様のメモリセル21において、トランジスタ42はデータを書き込む機能を有する。また、トランジスタ41及びトランジスタ43は、メモリセル21に保持されたデータを読み出す機能を有する。
以下では、前述の図1Bに示すメモリセル21で説明した内容と重複する部分もあるが、図1Cに示す本発明の一態様のメモリセル21の動作方法について、詳細に説明する。
トランジスタ42は、メモリセル21にデータを書き込むためのスイッチとしての機能を有する。例えば、トランジスタ42をnチャネル型トランジスタとする場合、配線31Wの電位を高電位(トランジスタ42のソース−ゲート間の電位が、しきい値電圧以上となる電位)とすることにより、トランジスタ42をオン状態とし、配線31Wの電位を低電位(トランジスタ42のソース−ゲート間の電位が、しきい値電圧未満となる電位)とすることにより、トランジスタ42をオフ状態とすることができる。トランジスタ42は、配線31Wの電位に基づいて、配線33WとノードNとの間の導通状態、及び非導通状態を制御する機能を有する。トランジスタ42をオン状態とすることにより、データが配線33Wを介してメモリセル21に書き込まれ、トランジスタ42をオフ状態とすることにより、書き込まれたデータが保持される。具体的には、トランジスタ42をオン状態とすることにより、データに対応する電荷がノードNに蓄積され、トランジスタ42をオフ状態とすることにより、ノードNの電荷が保持される。なお、上記一連の動作時(メモリセル21へのデータ書き込み時、及び、データ保持時)において、配線35には、常に定電位(GND(接地電位)又は低電位)が印加されているものとする。
以下では、トランジスタ41、トランジスタ42、及びトランジスタ43を、それぞれnチャネル型トランジスタとして説明を行うが、電位の大小関係を適宜逆転させること等により、トランジスタ41、トランジスタ42、及びトランジスタ43のうちのいずれか1つ、いずれか2つ、又は全てがpチャネル型トランジスタであっても、以下の説明を適用することができる。
トランジスタ41及びトランジスタ43は、メモリセル21に保持されているデータの読み出しを制御する機能を有する。以下では、メモリセル21に保持されているデータの読み出し方法を説明する。メモリセル21には、値が“0”又は“1”である2値データがノードNの電位として保持され、“1”は“0”より高い電位で表されるものとする。
メモリセル21に保持されているデータを読み出す際は、まず、配線33Rをプリチャージして高電位とする。また、配線35の電位は、上述したデータ書き込み時、及び、データ保持時同様に定電位(GND又は低電位)とする。さらに、配線31Rの電位を高電位(すなわち、トランジスタ43をオン状態)として、配線33Rと、トランジスタ41のソース又はドレインの一方と、の間を導通状態とする。
このとき、トランジスタ41のソース又はドレインの一方には高電位が、ソース又はドレインの他方にはGND又は低電位が、それぞれ印加された状態となっている。また、トランジスタ41のゲートには、メモリセル21に保持されているデータ(すなわち、ノードNに書き込まれているデータ)に相当する大きさの電位が印加された状態となっている。すなわち、当該データの種類によって、トランジスタ41がオン状態又はオフ状態のいずれになるか、が決定される。
ここで、メモリセル21に保持されているデータが“0”の場合は、トランジスタ41のゲート電位とソース電位の差がトランジスタ41のしきい値電圧を下回るものとする。また、メモリセル21に保持されているデータが“1”の場合は、トランジスタ41のゲート電位とソース電位の差がトランジスタ41のしきい値電圧を上回るものとする。この場合、メモリセル21に保持されているデータが“0”であれば、トランジスタ41がオフ状態かつトランジスタ43がオン状態となるため、配線33Rから配線35に向かって電流は流れない。一方、メモリセル21に保持されているデータが“1”であれば、トランジスタ43とトランジスタ41の双方がオン状態となるため、配線33Rから配線35に向かって電流が流れる。よって、ビット線駆動回路13は、配線33Rを流れる電流、又は配線33Rの電位から、メモリセル21に保持されているデータを読み出すことができる。なお、メモリセル21に保持されているデータが“0”と“1”のいずれであっても、トランジスタ41のゲート電位とソース電位の差がトランジスタ41のしきい値電圧を上回ってもよい。この場合であっても、ビット線駆動回路13は、例えば、配線33Rを流れる電流の大きさを読み取ることにより、メモリセル21に保持されているデータを読み出すことができる。
上述のように、本発明の一態様の図1Cに示すメモリセル21では、データ書き込み、データ保持、及びデータ読み出しのいずれの動作時においても、配線35の電位が常に一定の大きさ(GND又は低電位)に固定されている。また、データ読み出し時(配線33Rへの高電位印加時)には、配線31Rを介して、データ読み出し対象のメモリセル21が有するトランジスタ43のみをオン状態にすることができる。一方、データ読み出し対象外のメモリセル21については、トランジスタ43がオフ状態であるため、配線33RからノードNに電位が印加されるのを抑制することができ、当該メモリセル21で保持されているデータの大きさが変動してしまうのを防ぐことができる。よって、本発明の一態様の図1Cに示すメモリセル21は、前述した図1Bに示すメモリセル21よりも、保持されたデータを安定して読み出すことができ、読み出し精度の高い記憶装置を実現することができる。
図2Aは、図1Cに示すメモリセル21の変形例であり、配線31Rがトランジスタ41のソース又はドレインの他方と電気的に接続され、配線35がトランジスタ43のゲートと電気的に接続される例を示している。図2Aに示すメモリセル21は、データ書き込み、及びデータ保持については、図1Cに示すメモリセル21と同様の方法で行うことができる。また、データ読み出しについては、図1Cに示すメモリセル21における配線35に関する記載を図2Aに示すメモリセル21における配線31Rに適用し、図1Cに示すメモリセル21における配線31Rに関する記載を図2Aに示すメモリセル21における配線35に適用し、かつ、図1Aに示す半導体装置10における電源回路15の機能と、ワード線駆動回路11の機能と、を入れ替えることで、行うことができる。
図1C及び図2Aに示すメモリセル21は、いずれも容量を有さず、3つのトランジスタで構成される3Tr0C型のメモリセルである。したがって、トランジスタ41、トランジスタ42、及びトランジスタ43には、一例として、OSトランジスタを適用することが好ましい。特に、オフ電流の大きさがメモリセル21のデータ保持期間に影響を与えるトランジスタ42に、OSトランジスタを適用することが好ましい。OSトランジスタのチャネル形成領域に含まれる金属酸化物としては、例えば、インジウム酸化物、ガリウム酸化物、及び亜鉛酸化物が挙げられる。
トランジスタ41及びトランジスタ43には、OSトランジスタ以外のトランジスタを適用してもよい。例えば、トランジスタ41及びトランジスタ43には、チャネル形成領域にシリコンを有するSiトランジスタを適用することができる。シリコンとしては、例えば、単結晶シリコン、非晶質シリコン(水素化アモルファスシリコンという場合がある。)、微結晶シリコン、又は多結晶シリコン(低温多結晶シリコンを含む。)を用いることができる。Siトランジスタは、OSトランジスタよりもオン電流が大きく、電界効果移動度が高い。したがって、トランジスタ41及びトランジスタ43にSiトランジスタを適用することで、データ読み出し速度の速いメモリセル21を実現することができる。
また、トランジスタ41及びトランジスタ43は、互いに同一の構成のトランジスタを用いてもよく、又は、互いに異なる構成のトランジスタを用いてもよい。例えば、トランジスタ41及びトランジスタ43のそれぞれをOSトランジスタとしてもよいし、トランジスタ41をSiトランジスタとし、トランジスタ43をOSトランジスタとしてもよい。また、トランジスタ41をOSトランジスタとし、トランジスタ43をSiトランジスタとしてもよい。
図2Bは、図1Cに示すメモリセル21の変形例であり、容量51を有する点が、図1Cに示すメモリセル21と異なる。
図2Bに示すメモリセル21において、容量51の一方の電極は、トランジスタ42のソース又はドレインの他方、及び、トランジスタ41のゲートと、それぞれ電気的に接続される。容量51の他方の電極は、配線35と電気的に接続される。ここで、トランジスタ41のゲートと、トランジスタ42のソース又はドレインの他方と、容量51の一方の電極と、がそれぞれ電気的に接続されるノードをノードNとする。図2Bに示すメモリセル21において、上記以外の構成については、図1Cに示すメモリセル21の説明を参照することができる。
図2Bに示すメモリセル21は、データ書き込み、データ保持、及びデータ読み出しのいずれの動作についても、図1Cに示すメモリセル21と同様の方法で行うことができる。図2Bに示すメモリセル21は、容量51を有することで、ノードNに書き込まれたデータを、図1Cに示すメモリセル21よりも安定して保持することができる。そのため、図1Cに示す容量51を有さない構成のメモリセル21よりも、長期間のデータ保持を安定して行うことができる。
図3Aは、図1Aとは異なる半導体装置10の構成例を示すブロック図である。図3Aに示す半導体装置10は、配線36を有する点が、図1Aに示す半導体装置10とは異なる。
同一行に配列するメモリセル21は、共通の配線36を介して、ワード線駆動回路11と電気的に接続される。配線36は、容量線として機能する。
図3Aに示す半導体装置10において、上記以外の構成については、図1Aに示す半導体装置10の説明を参照することができる。
図3Bは、図3Aに示す半導体装置10が有するメモリセル21の構成例を示す回路図である。当該構成のメモリセル21は、上述の配線36に加え、容量51を有している点が、図1Bに示すメモリセル21とは異なる。
図3Bに示すメモリセル21において、容量51の一方の電極は、トランジスタ42のソース又はドレインの他方、及び、トランジスタ41のゲートと、それぞれ電気的に接続される。容量51の他方の電極は、配線36と電気的に接続される。ここで、トランジスタ41のゲートと、トランジスタ42のソース又はドレインの他方と、容量51の一方の電極と、がそれぞれ電気的に接続されるノードをノードNとする。図3Bに示すメモリセル21において、上記以外の構成については、図1Cに示すメモリセル21の説明を参照することができる。
図3Bに示すメモリセル21は、データ書き込み、データ保持、及びデータ読み出しのいずれについても、図1Cに示すメモリセル21と同様の方法で行うことができる。なお、上記一連の動作時において、配線36には常に配線35と同様に定電位、すなわち、GND(接地電位)又は低電位が印加されているものとする。
図3Cは、図3Bに示すメモリセル21の変形例であり、トランジスタ44を有する点が、図3Bに示すメモリセル21と異なる。
図3Cに示すメモリセル21において、トランジスタ44のソース又はドレインの一方は、配線35と電気的に接続される。トランジスタ44のソース又はドレインの他方は、容量51の他方の電極と電気的に接続される。トランジスタ44のゲートは、トランジスタ41のゲート、及び、容量51の一方の電極と、それぞれ電気的に接続される。図3Cに示すメモリセル21において、上記以外の構成については、図3Bに示すメモリセル21の説明を参照することができる。
図3Cに示すメモリセル21は、データ書き込み、データ保持、及びデータ読み出しのいずれについても、図3Bに示すメモリセル21と同様の方法で行うことができる。なお、上記一連の動作時において、配線36には常に配線35と同じ定電位、すなわち、GND(接地電位)又は低電位が印加されているものとする。
図2B及び図3Bに示すメモリセル21は、いずれも3つのトランジスタと、1つの容量と、で構成される3Tr1C型のメモリセルである。また、図3Cに示すメモリセル21は、4つのトランジスタと、1つの容量と、で構成される4Tr1C型のメモリセルである。これらのメモリセルが有する各トランジスタには、OSトランジスタを用いてもよいし、Siトランジスタを用いてもよい。
なお、図2B、図3B、及び図3Cに示すメモリセル21において、各トランジスタにOSトランジスタを用いた構成のメモリセルを、NOSRAM(登録商標)(Nonvolatile Oxide Semiconductor Random Access Memory)ともいう。
前述したように、OSトランジスタは、オフ電流が著しく小さい。よって、本発明の一態様の図1C、図2A、図2B、図3B、及び図3Cに示すメモリセル21がそれぞれ有するトランジスタ42として、OSトランジスタを用いることにより、ノードNに蓄積されている電荷を長期間保持することができる。メモリセル21に書き込まれたデータを長期間保持することができるため、リフレッシュ動作(メモリセル21へのデータの再書き込み)の頻度を少なくすることができる。よって、半導体装置10の消費電力を低減することができる。
図4Aは、本発明の一態様の半導体装置である半導体装置10の一部の構成例を示す平面図である。図4Aには、図1Cに示すメモリセル21の構成例が含まれる。図4Aでは、図の明瞭化のために、絶縁層等の一部の要素を省略している。以降に示す平面図においても、一部の要素を省略する。図4Bは、図4Aに示す一点鎖線A1−A2の断面図であり、図4Cは、図4Aに示す一点鎖線A3−A4の断面図である。
本発明の一態様の半導体装置は、基板(図示しない。)上の絶縁層101と、絶縁層101上のメモリセル21と、を有する。メモリセル21は、トランジスタ43と、トランジスタ43上のトランジスタ41と、トランジスタ41上のトランジスタ42と、を有する。
また、本発明の一態様の半導体装置は、絶縁層101上の絶縁層103c_1と、絶縁層103c_1上の絶縁層103c_2と、トランジスタ43上、絶縁層103c_1上、及び絶縁層103c_2上の絶縁層107cと、絶縁層107c上の絶縁層103c_3と、絶縁層103c_3上のトランジスタ41、及び絶縁層103aと、トランジスタ41上、及び絶縁層103a上の絶縁層107aと、絶縁層107a上の絶縁層131と、トランジスタ41上、及び絶縁層131上のトランジスタ42、及び絶縁層103bと、トランジスタ42上、及び絶縁層103b上の絶縁層107bと、を有する。ここで、絶縁層101、絶縁層103c_1、絶縁層103c_2、絶縁層103a、絶縁層131、及び絶縁層103bは、それぞれ層間絶縁層として機能し、平坦化されていることが好ましい。なお、層間絶縁層として機能する絶縁層が平坦化されていなくてもよい。
トランジスタ43は、導電層111cと、導電層111aと、半導体層113cと、絶縁層105cと、導電層115cと、を有する。
導電層111cは、トランジスタ43のソース電極又はドレイン電極の一方として機能し、配線33Rとして機能する。導電層111aは、トランジスタ43のソース電極又はドレイン電極の他方として機能する。絶縁層105cは、トランジスタ43のゲート絶縁層として機能する。導電層115cは、トランジスタ43のゲート電極として機能し、配線31Rとして機能する。配線33Rとして機能する導電層111cは、Y方向に延伸する領域を有する。また、配線31Rとして機能する導電層115cは、X方向に延伸する領域を有する。
絶縁層101上に導電層111cが設けられ、絶縁層101上、及び導電層111c上に絶縁層103c_1が設けられ、絶縁層103c_1上に導電層115cが設けられ、絶縁層103c_1上、及び、導電層115c上に絶縁層103c_2が設けられる。絶縁層103c_1、導電層115c、及び絶縁層103c_2は、導電層111cに達する開口121cを有する。図4Aでは、開口121cの形状が、平面視において円形である例を示している。開口121cの上面形状を円形とすることにより、開口121cを形成する際の加工精度を高めることができ、微細なサイズの開口121cを形成することができる。なお、開口121cの上面形状は、例えば、楕円形、四角形等の多角形としてもよい。
トランジスタ43のゲート絶縁層として機能する絶縁層105cは、開口121c内において、導電層111cの上面の一部、絶縁層103c_1の側面、導電層115cの側面、及び、絶縁層103c_2の側面と接する領域を有するように設けられる。
半導体層113cは、絶縁層105cを介して、開口121cを覆い、開口121cの内部に位置する領域を有するように設けられる。絶縁層105cの上端部は、湾曲した形状を有する。半導体層113cは、絶縁層103c_2の上面と接する領域、絶縁層105cの湾曲部と接する領域、絶縁層105cの側面と接する領域、及び、導電層111cの上面と接する領域を有する。半導体層113cは、絶縁層103c_2の上面、絶縁層105cの湾曲部、絶縁層105cの側面、及び、導電層111cの上面に沿った形状を有する。これにより、半導体層113cは、開口121cと重なる位置に凹部を有する。当該凹部には、これを埋め込むように層114が設けられる。層114は、当該凹部を充填し、上面を平坦化する機能を有する。なお、当該凹部があっても、後に形成する上層の被覆性に影響を及ぼさない場合、あるいは、当該凹部自体が形成されていない場合には、層114を設ける必要はない。
なお、図4B及び図4Cでは、半導体層113cを単層構造で示しているが、本発明の一態様はこれに限られない。半導体層113cを、2層以上の積層構造としてもよい。
絶縁層107cは、半導体層113cの側端部における側面、及び、絶縁層103c_2の上面を覆うように設けられる。絶縁層107cは、不純物がトランジスタ43に拡散することを抑制する機能を有し、例えば、半導体層113cに拡散することを抑制する機能を有する。絶縁層107c上には、絶縁層103c_3が設けられる。半導体層113c、絶縁層107c、及び絶縁層103c_3のそれぞれの最上面は、基板面に対する高さが概略一致していることが好ましい。これにより、後に形成する上層(例えば、導電層111a)の被形成面を平坦にすることができ、当該上層の被覆性を良好にすることができる。なお、絶縁層107cの膜厚と、半導体層113cの膜厚と、が概略等しい場合(すなわち、絶縁層107cの上面の高さと、半導体層113cの最上面の高さと、が概略一致している場合)には、絶縁層103c_3を設けなくてもよい。
トランジスタ43のソース電極又はドレイン電極の他方として機能する導電層111aは、半導体層113cの最上面、層114の上面、絶縁層107cの最上面、及び、絶縁層103c_3の上面に接して設けられる。また、導電層111aは、トランジスタ43のソース電極又はドレイン電極の一方として機能する導電層111cと重なる領域を有するように設けられる。
導電層111aの端部は、半導体層113cの端部と概略一致しているか、あるいは、半導体層113cの端部よりも外側に位置していることが好ましい。これにより、導電層111aと、半導体層113cと、の接触面積を大きくすることができるため、導電層111aと、半導体層113cと、の接触抵抗を低減することができる。
トランジスタ43は、基板面に対してソース電極と、ドレイン電極と、ゲート電極と、がそれぞれ異なる高さに重畳して設けられる。また、ゲート電極は、ソース電極と、ドレイン電極と、に挟まれて設けられる。したがって、トランジスタ43では、チャネル長方向が、断面視における絶縁層105cの側面に沿った方向に対応し、当該方向にドレイン電流が流れる。
トランジスタ43が上述の構造を有する場合、断面視にて、ソース電極とドレイン電極の間に位置する層(絶縁層103c_1、導電層115c、及び絶縁層103c_2)の膜厚を調整することによって、トランジスタ43のチャネル長を制御することができる。そのため、トランジスタ43のチャネル長を、露光装置の限界解像度よりも小さくすることができる。また、ソース電極と、ドレイン電極と、がそれぞれ同一平面上に設けられる構造のトランジスタよりも、平面視におけるトランジスタの占有面積を小さくすることができる。
また、トランジスタ43では、平面視にて、ゲート電極(導電層115c)が開口121c(半導体層113c及び絶縁層105c)を取り囲んで設けられる。そのため、開口121c内における半導体層113cの、絶縁層105cを介して導電層115cと対向する領域全てを、トランジスタ43のチャネル形成領域とすることができる。この場合、トランジスタ43のチャネル幅方向は、XY面に平行な方向となり、トランジスタ43のチャネル幅は、図4Aにおける開口121cの外周長に相当する。
トランジスタ41は、導電層111aと、導電層112aと、半導体層113aと、絶縁層105aと、導電層115aと、を有する。
導電層111aは、トランジスタ41のソース電極又はドレイン電極の一方として機能する。導電層112aは、トランジスタ41のソース電極又はドレイン電極の他方として機能し、配線35として機能する。絶縁層105aは、トランジスタ41のゲート絶縁層として機能する。導電層115aは、トランジスタ41のゲート電極として機能する。配線35として機能する導電層112aは、Y方向に延伸する領域を有する。
なお、導電層111aは、前述したように、トランジスタ43のソース電極又はドレイン電極の他方としても機能する。したがって、図4A乃至図4Cに示す半導体装置においては、導電層111aが、トランジスタ43のソース電極又はドレイン電極の他方としての機能と、トランジスタ41のソース電極又はドレイン電極の一方としての機能と、を兼ね備える。
半導体層113c上、層114上、絶縁層107c上、及び絶縁層103c_3上に導電層111aが設けられ、絶縁層103c_3上、及び導電層111a上に絶縁層103aが設けられ、絶縁層103a上に導電層112aが設けられる。導電層111aと導電層112aは、絶縁層103aを介して互いに重なる領域を有する。絶縁層103a、及び導電層112aは、導電層111aに達する開口121aを有する。なお、図4A、及び図4Bでは、X方向において、導電層111aの側端部が導電層112aの開口121aに面しない側端部より外側に位置する、すなわち導電層112aの開口121aに面しない側端部は導電層111aと重なり、導電層111aの側端部は導電層112aと重ならない例を示しているが、本発明の一態様はこれに限らない。例えば、導電層111aの側端部が、導電層112aの開口121aに面しない側端部より内側に位置してもよい。
図4(A)では、開口121aの形状が、平面視において円形である例を示している。開口121aの上面形状を円形とすることにより、開口121aを形成する際の加工精度を高めることができ、微細なサイズの開口121aを形成することができる。なお、開口121aの上面形状は、例えば、楕円形、四角形等の多角形としてもよい。
半導体層113aは、開口121aを覆い、開口121aの内部に位置する領域を有するように設けられる。半導体層113aは、導電層112aの上面と接する領域、導電層112aの側面と接する領域、絶縁層103aの側面と接する領域、及び、導電層111aの上面と接する領域を有する。半導体層113aは、導電層112aの上面、導電層112aの側面、絶縁層103aの側面、及び、導電層111aの上面に沿った形状を有する。これにより、半導体層113aは、開口121aと重なる位置に凹部を有する。
半導体層113aは、導電層112aの開口121a側の側端部を覆うことが好ましい。例えば、図4B及び図4Cでは、半導体層113aの側端部が導電層112a上に位置する構成を示している。半導体層113aの下端部は、導電層112aの上面に接するともいえる。なお、図4A乃至図4Cでは、半導体層113aの側端部が、導電層112aの開口121aに面しない側端部より内側に位置する、すなわち、半導体層113aの全体が、導電層112a、又は開口121aと重なる例を示している。また、図4A乃至図4Cでは、半導体層113aの側端部が、導電層111aの側端部より内側に位置する、すなわち、半導体層113aの全体が、導電層111aと重なる例を示している。
本明細書等において、上端部は、側端部のうち最上部を示し、下端部は、側端部のうち最下部を示す。つまり、上端部、及び下端部は、それぞれ側端部の一部である。
なお、図4B及び図4Cでは、半導体層113aを単層構造で示しているが、本発明の一態様はこれに限られない。半導体層113aを、2層以上の積層構造としてもよい。
トランジスタ41のゲート絶縁層として機能する絶縁層105aは、開口121aを覆い、開口121aの内部に位置する領域を有するように設けられる。絶縁層105aは、半導体層113a上、導電層112a上、及び絶縁層103a上に設けられる。絶縁層105aは、半導体層113aの上面と接する領域、半導体層113aの側面と接する領域、導電層112aの上面と接する領域、導電層112aの側面と接する領域、及び、絶縁層103aの上面と接する領域を有する。絶縁層105aは、半導体層113aの上面、半導体層113aの側面、導電層112aの上面、導電層112aの側面、及び、絶縁層103aの上面に沿った形状を有する。これにより、絶縁層105aは、開口121aと重なる位置に凹部を有する。
トランジスタ41のゲート電極として機能する導電層115aは、絶縁層105a上に設けられ、絶縁層105aの上面と接する領域を有する。導電層115aは、絶縁層105aを介して、半導体層113aと重なる領域を有する。ここで、半導体層113aは、開口121aの内部において、絶縁層105aを介して、導電層115aの側面及び底面を覆う構成とすることができる。例えば、開口121aの内部において、絶縁層105aは、半導体層113aの側面と接する領域、半導体層113aの凹部上面と接する領域、導電層115aの側面と接する領域、及び、導電層115aの底面と接する領域を有する。
以上より、図4B及び図4Cに示すトランジスタ41は、層間絶縁層に形成された開口の内部に、半導体層、ゲート絶縁層、及びゲート電極が設けられるトランジスタである。別言すると、平面視において、半導体層が、ゲート絶縁層を介してゲート電極を取り囲むように設けられるトランジスタである。これにより、トランジスタ41のチャネル長方向を、断面視において、開口121aにおける絶縁層103aの側面に沿った方向とすることができる。よって、チャネル長が、トランジスタ41の作製に用いる露光装置の性能に影響されなくなるため、チャネル長を露光装置の限界解像度よりも小さくすることができる。したがって、トランジスタ41を微細化することができる。なお、例えば、図4Aでは、開口121aの全体が、導電層111a、半導体層113a、及び導電層115aと重なる領域を有する例を示しているが、開口121aの一部が、導電層111a、半導体層113a、及び導電層115aのうち、少なくとも1つと重ならなくてもよい。
トランジスタ41は、半導体層113aよりも上方にゲート電極を有する、いわゆるトップゲート型のトランジスタである。さらに、半導体層113aの下面(絶縁層101側の面)がソース電極及びドレイン電極と接することから、TGBC(Top Gate Bottom Contact)型のトランジスタということができる。
図4B及び図4C等に示すように、絶縁層105aの一部は、開口121aの外、つまり、導電層112a上、及び絶縁層103a上に位置する。このとき、絶縁層105aは、半導体層113aの側端部を覆うことが好ましい。これにより、導電層115aと半導体層113aがショートするのを防ぐことができる。また、絶縁層105aは、導電層112aの側端部を覆うことが好ましい。これにより、導電層115aと導電層112aがショートするのを防ぐことができる。
また、図4B及び図4C等に示すように、導電層115aの一部は、開口121aの外、つまり、導電層112a上、及び絶縁層103a上に位置する。なお、図4B及び図4C等では、導電層115aの側端部が、半導体層113aの側端部より内側に位置する例を示しているが、この限りではない。導電層115aの側端部は、半導体層113aの側端部より外側に位置していてもよい。
絶縁層105aの上面、及び、導電層115aの側面に接して、絶縁層107aが設けられる。また、絶縁層107a上には、絶縁層131が設けられる。導電層115aの上面、絶縁層107aの最上面、及び、絶縁層131の上面は、それぞれ、基板面に対する高さが概略一致している。
絶縁層107aは、不純物がトランジスタ41に拡散することを抑制する機能を有し、例えば、半導体層113aに拡散することを抑制する機能を有する。絶縁層131は、前述のように、層間絶縁層として機能する。
トランジスタ42は、導電層111bと、導電層112bと、半導体層113bと、絶縁層105bと、導電層115bと、を有する。
導電層111bは、トランジスタ42のソース電極又はドレイン電極の一方として機能する。導電層112bは、トランジスタ42のソース電極又はドレイン電極の他方として機能し、配線33Wとして機能する。絶縁層105bは、トランジスタ42のゲート絶縁層として機能する。導電層115bは、トランジスタ42のゲート電極として機能し、配線31Wとして機能する。配線33Wとして機能する導電層112bは、Y方向に延伸する領域を有する。また、配線31Wとして機能する導電層115bは、X方向に延伸する領域を有する。
なお、導電層111bは、前述したように、トランジスタ41のソース電極又はドレイン電極の他方としても機能する。したがって、図4A乃至図4Cに示す半導体装置においては、導電層111bが、トランジスタ41のソース電極又はドレイン電極の他方としての機能と、トランジスタ42のソース電極又はドレイン電極の一方としての機能と、を兼ね備える。
導電層115a上、絶縁層107a上、及び絶縁層131上には、導電層111bが設けられる。導電層111bは、少なくとも、導電層115aの上面と接する領域を有する。絶縁層131上、及び導電層111b上には、絶縁層103bが設けられる。絶縁層103b上には、導電層112bが設けられる。導電層111bと、導電層112bと、は絶縁層103bを介して、互いに重なる領域を有する。
絶縁層103b、及び導電層112bは、導電層111bに達する開口121bを有する。図4Aでは、開口121bの形状が、平面視において円形である例を示している。なお、開口121bは、開口121aがとり得る形状と同様の形状とすることができる。
トランジスタ42の構成は、前述のトランジスタ41の構成と同様の構成とすることができる。トランジスタ42の構成の説明は、トランジスタ41、絶縁層103a、絶縁層105a、導電層111a、導電層112a、半導体層113a、及び導電層115aを、それぞれ、トランジスタ42、絶縁層103b、絶縁層105b、導電層111b、導電層112b、半導体層113b、及び導電層115bに置き換え、適宜必要な読み替えを行うことにより、トランジスタ41の構成の説明を参照することができる。
本明細書等において、絶縁層103a、絶縁層103b、絶縁層103c_1、絶縁層103c_2、及び絶縁層103c_3等を、まとめて絶縁層103という場合がある。また、絶縁層105a、絶縁層105b、及び絶縁層105cを、まとめて絶縁層105という場合がある。また、絶縁層107a、絶縁層107b、及び絶縁層107cを、まとめて絶縁層107という場合がある。また、導電層111a、導電層111b、及び導電層111cを、まとめて導電層111という場合がある。また、導電層112a及び導電層112bを、まとめて導電層112という場合がある。また、半導体層113a、半導体層113b、及び半導体層113cを、まとめて半導体層113という場合がある。また、導電層115a、導電層115b、及び導電層115cを、まとめて導電層115という場合がある。また、開口121a、開口121b、及び開口121cを、まとめて開口121という場合がある。
導電層115b上、及び絶縁層105b上には、絶縁層107bが設けられる。絶縁層107bは、導電層115bの上面及び側面を覆うように設けることができる。絶縁層107bは、不純物がトランジスタ42に拡散することを抑制する機能を有し、例えば、半導体層113bに拡散することを抑制する機能を有する。
以上のように、本発明の一態様の半導体装置では、トランジスタ43と、トランジスタ41と、トランジスタ42と、をこの順で積層して設ける。また、トランジスタ43は、基板面に対してソース電極、ドレイン電極、及びゲート電極を、それぞれ異なる高さに重なる領域を有するように設け、チャネル長方向が高さ方向に沿って形成されるように、ゲート絶縁層、及び半導体層を設ける。また、トランジスタ41及びトランジスタ42は、層間絶縁層に形成された開口の内部に半導体層、ゲート絶縁層、及びゲート電極を設け、当該開口下にソース電極又はドレイン電極の一方を、層間絶縁層上にソース電極又はドレイン電極の他方を設ける。これにより、メモリセル21の平面視における占有面積を小さくすることができる。よって、メモリセルを微細化、及び高集積化することができる。したがって、本発明の一態様により、微細化及び高精細化が可能な半導体装置を提供することができる。
ここで、図4B及び図4Cに示す断面図において、各層の境界は明確に確認できない場合がある。例えば、互いに接する2つの絶縁層の境界は、明確に視認できない場合がある。また、互いに接する2つの導電層の境界は、明確に視認できない場合がある。さらに、互いに接する2つの半導体層の境界は、明確に視認できない場合がある。
<半導体装置の構成例2>
図5A乃至図5Cに、図4A乃至図4Cに示すのとは異なる本発明の一態様の半導体装置10の構成例を示す。図5Aは、半導体装置10の一部の構成例を示す平面図である。図5Bは、図5Aに示す一点鎖線A1−A2の断面図であり、図5Cは、図5Aに示す一点鎖線A3−A4の断面図である。
図5A乃至図5Cに、図4A乃至図4Cに示すのとは異なる本発明の一態様の半導体装置10の構成例を示す。図5Aは、半導体装置10の一部の構成例を示す平面図である。図5Bは、図5Aに示す一点鎖線A1−A2の断面図であり、図5Cは、図5Aに示す一点鎖線A3−A4の断面図である。
図5A乃至図5Cに示す半導体装置10は、トランジスタ43の構成が、図4A乃至図4Cに示す半導体装置10とは異なる。
図5A乃至図5Cに示す半導体装置10が有するトランジスタ43は、導電層111cと、導電層111aと、半導体層113cと、絶縁層105cと、導電層115cと、を有する。
導電層111cは、トランジスタ43のソース電極又はドレイン電極の一方として機能し、配線33Rとして機能する。導電層111aは、トランジスタ43のソース電極又はドレイン電極の他方として機能する。絶縁層105cは、トランジスタ43のゲート絶縁層として機能する。導電層115cは、トランジスタ43のゲート電極として機能し、配線31Rとして機能する。配線33Rとして機能する導電層111cは、Y方向に延伸する領域を有する。また、配線31Rとして機能する導電層115cは、X方向に延伸する領域を有する。
絶縁層101上に導電層111cが設けられ、絶縁層101上、及び導電層111c上に絶縁層105cが設けられ、絶縁層105c上に導電層115cが設けられ、絶縁層105c上、及び、導電層115c上に絶縁層103cが設けられる。半導体層113cは、図5A乃至図5Cに示すように、導電層111c上に柱状に設けられる。なお、図5Aでは、半導体層113cの形状が、平面視において円形である例を示しているが、この限りではない。半導体層113cの上面形状は、例えば、楕円形、四角形等の多角形としてもよい。
トランジスタ43のゲート絶縁層として機能する絶縁層105cは、半導体層113cの側面、導電層115cの側面及び底面、導電層111cの上面及び側面、並びに、絶縁層103cの側面と接する領域を有する。半導体層113cと、導電層115cとは、断面視にて、絶縁層105cを介して対向して設けられる。
トランジスタ43のゲート電極として機能する導電層115cは、絶縁層105cを介して、柱状の半導体層113cを覆うように設けられる。当該構成により、XY平面内のあらゆる方向から、半導体層113cに対して、ゲート電界(導電層115cからの電界)を印加することができる。
絶縁層103cは、導電層115cの側面、導電層115cの上面、絶縁層105cの上面、及び、絶縁層105cの側面と接する領域を有するように設けられる。
半導体層113cの上面、絶縁層105cの最上面、及び、絶縁層103cの上面は、それぞれ、基板面に対する高さが概略一致している。
トランジスタ43のソース電極又はドレイン電極の他方として機能する導電層111aは、半導体層113cの上面、絶縁層105cの最上面、及び、絶縁層103cの上面に接して設けられる。また、導電層111aは、トランジスタ43のソース電極又はドレイン電極の一方として機能する導電層111cと重なる領域を有するように設けられる。
導電層111aの端部は、半導体層113cの端部と概略一致しているか、あるいは、半導体層113cの端部よりも外側に位置していることが好ましい。これにより、導電層111aと、半導体層113cと、の接触面積を大きくすることができるため、導電層111aと、半導体層113cと、の接触抵抗を低減することができる。
図4A乃至図4Cに示すトランジスタ43同様、図5A乃至図5Cに示すトランジスタ43は、基板面に対してソース電極と、ドレイン電極と、ゲート電極と、がそれぞれ異なる高さに重畳して設けられる。また、ゲート電極は、ソース電極と、ドレイン電極と、に挟まれて設けられる。したがって、トランジスタ43では、チャネル長方向が、断面視における絶縁層105cの側面に沿った方向に対応し、当該方向にドレイン電流が流れる。
トランジスタ43が上述の構造を有する場合、断面視にて、ソース電極とドレイン電極の間に位置する半導体層113cの膜厚を調整することによって、トランジスタ43のチャネル長を制御することができる。そのため、トランジスタ43のチャネル長を、露光装置の限界解像度よりも小さくすることができる。また、ソース電極と、ドレイン電極と、がそれぞれ同一平面上に設けられる構造のトランジスタよりも、平面視におけるトランジスタの占有面積を小さくすることができる。
また、前述のように、図5A乃至図5Cに示すトランジスタ43では、平面視にて、ゲート電極(導電層115c)が半導体層113cを取り囲んで設けられる。そのため、半導体層113cの、絶縁層105cを介して導電層115cと対向する領域全てを、トランジスタ43のチャネル形成領域とすることができる。この場合、トランジスタ43のチャネル幅方向は、XY面に平行な方向となり、トランジスタ43のチャネル幅は、図5Aにおける半導体層113cの外周長に相当する。
図4A乃至図4Cに示すトランジスタ43では、絶縁層に設けられた開口を覆うように半導体層113cが設けられる構成を有するのに対し、図5A乃至図5Cに示すトランジスタ43では、半導体層113cが柱状に設けられる構成を有する。したがって、図5A乃至図5Cに示す構成のトランジスタ43は、FIN型トランジスタであるということができる。このように、本発明の一態様の半導体装置10が有するトランジスタ43は、様々な構成を有することができる。
図5A乃至図5Cに示す半導体装置10において、上述した相違点以外(トランジスタ41及びトランジスタ42の構成等)については、図4A乃至図4Cに示す半導体装置10で説明した内容を参照することができる。
図6Aは、図4Cに示すトランジスタ42、及びその近傍の拡大図である。また、図6Aに示すトランジスタを、半導体層113及び導電層112を含むように、XY面で切断した断面図を、図6Bに示す。図6A及び図6Bに示す構成は、トランジスタ42だけでなく、トランジスタ41にも適用することができる。
図6Aに示すように、半導体層113は、領域113iと、領域113iを挟むように設けられる領域113na及び領域113nbと、を有する。
領域113naは、半導体層113の導電層111と接する領域である。領域113naの少なくとも一部は、トランジスタのソース領域又はドレイン領域の一方として機能する。領域113nbは、半導体層113の導電層112と接する領域である。領域113nbの少なくとも一部は、トランジスタのソース領域又はドレイン領域の他方として機能する。図6Bに示すように、導電層112は半導体層113の外周全体に接する。よって、トランジスタのソース領域又はドレイン領域の他方は、半導体層113の、導電層112と同じ層に形成される部分の外周全体に形成され得る。
領域113iは、半導体層113の、領域113naと領域113nbの間の領域である。領域113iの少なくとも一部が、トランジスタのチャネル形成領域として機能する。つまり、トランジスタのチャネル形成領域は、半導体層113の、導電層111と導電層112の間の領域に位置する。また、トランジスタのチャネル形成領域は、半導体層113の、絶縁層103と接する領域又はその近傍の領域に位置する、ともいう。
トランジスタのチャネル長は、ソース領域とドレイン領域の間の距離となる。つまり、トランジスタのチャネル長は、導電層111上の絶縁層103の厚さによって決定される、ということができる。図6Aは、トランジスタのチャネル長Lを実線の両矢印で示している。チャネル長Lは、断面視において、半導体層113と導電層111が接する領域の端部と、半導体層113と導電層112が接する領域の端部と、の距離となる。つまり、チャネル長Lは、断面視における絶縁層103の開口121側の側面の長さに相当する。
プレーナ型のトランジスタでは、例えば、チャネル長がフォトリソグラフィの露光限界で設定されていたが、本発明においては、絶縁層103の膜厚でチャネル長を設定することができる。よって、トランジスタのチャネル長を、フォトリソグラフィの露光限界以下の非常に微細な構造(例えば、1nm以上60nm以下、1nm以上50nm以下、1nm以上40nm以下、1nm以上30nm以下、1nm以上20nm以下、1nm以上10nm以下、又は5nm以上10nm以下)にすることができる。これにより、トランジスタのオン電流が大きくなり、周波数特性の向上を図ることができる。よって、メモリセルの読み出し速度及び書き込み速度を向上させることができるため、動作速度が速い半導体装置を提供することができる。
ここで、詳細は後述するが、OSトランジスタは、短チャネル効果に対する耐性が、Siトランジスタより高い。また、上述のように、例えば、図6A及び図6Bに示す構成のトランジスタは、プレーナ型のトランジスタよりチャネル長を短くすることができる。以上より、トランジスタを、例えば、図6A及び図6Bに示す構成とする場合、半導体層113には金属酸化物を用いることが好ましい。なお、半導体層113として、シリコン等、金属酸化物以外の材料を用いてもよい。
さらに、上記のように、開口121に、チャネル形成領域、ソース領域、及びドレイン領域を形成することができる。これにより、チャネル形成領域、ソース領域、及びドレイン領域が、XY平面上に別々に設けられていた、プレーナ型のトランジスタと比較して、トランジスタの占有面積を低減することができる。これにより、半導体装置を高集積化することができるため、単位面積当たりの記憶容量を大きくすることができる。
また、図6Bに示すように、半導体層113のチャネル形成領域を含むXY平面において、半導体層113、絶縁層105、及び導電層115は、同心円状に設けられる。よって、中心に設けられた導電層115の側面は、絶縁層105を介して、半導体層113の側面と対向する。つまり、平面視において、半導体層113の内周全体がチャネル形成領域になる。このとき、例えば、半導体層113の外周の長さによって、トランジスタのチャネル幅が決まる。つまり、トランジスタのチャネル幅は、開口121の最大幅(平面視において、開口121が円形である場合は、直径)の大きさによって決定される、ということができる。図6A及び図6Bは、開口121の最大幅Dを二点鎖線の両矢印で示している。図6Bは、トランジスタのチャネル幅Wを一点鎖線の両矢印で示している。開口121の最大幅Dの大きさを大きくすることで、単位面積当たりのチャネル幅を大きくし、オン電流を大きくすることができる。
開口121の最大幅Dは、例えば、5nm以上100nm以下、10nm以上60nm以下、20nm以上50nm以下、20nm以上40nm以下、又は20nm以上30nm以下が好ましい。なお、平面視において開口121が円形である場合、開口121の最大幅Dは開口121の直径に相当し、チャネル幅Wは“D×π”と算出することができる。
また、本発明の一態様の半導体装置においては、トランジスタのチャネル長Lは、少なくともトランジスタのチャネル幅Wよりも小さいことが好ましい。本発明の一態様に係るトランジスタのチャネル長Lは、トランジスタのチャネル幅Wに対し、0.1倍以上0.99倍以下、好ましくは0.5倍以上0.8倍以下である。このような構成にすることで、良好な電気特性及び高い信頼性を有するトランジスタを実現することができる。
なお、半導体層113、絶縁層105、及び導電層115を同心円状に設けることにより、導電層115と、半導体層113と、の距離が概略均一になる。よって、半導体層113にゲート電界を概略均一に印加することができる。
開口121の側壁は、例えば、導電層111の上面に対して垂直であることが好ましい。このような構成にすることで、半導体装置の微細化又は高集積化を図ることができる。なお、開口121の側壁が、テーパ形状になっていてもよい。
以下では、メモリセルが有するトランジスタの構成要素について説明する。
[トランジスタの構成要素]
半導体層113として、後述する[金属酸化物]の項目に記載の金属酸化物を、単層又は積層で用いることができる。また、半導体層113として、後述する[その他の半導体材料]の項目に記載のシリコン等の材料を、単層又は積層で用いることができる。
半導体層113として、後述する[金属酸化物]の項目に記載の金属酸化物を、単層又は積層で用いることができる。また、半導体層113として、後述する[その他の半導体材料]の項目に記載のシリコン等の材料を、単層又は積層で用いることができる。
半導体層113に金属酸化物を用いる場合、半導体層113として、具体的には、In:M:Zn=1:3:2[原子数比]若しくはその近傍の組成、In:M:Zn=1:3:4[原子数比]若しくはその近傍の組成、In:M:Zn=1:1:0.5[原子数比]若しくはその近傍の組成、In:M:Zn=1:1:1[原子数比]若しくはその近傍の組成、In:M:Zn=1:1:1.2[原子数比]若しくはその近傍の組成、In:M:Zn=1:1:2[原子数比]若しくはその近傍の組成、又はIn:M:Zn=4:2:3[原子数比]若しくはその近傍の組成の金属酸化物を用いることができる。なお、近傍の組成とは、所望の原子数比の±30%の範囲を含む。また、元素Mとして、ガリウムを用いることが好ましい。
なお、金属酸化物をスパッタリング法により成膜する場合、上記の原子数比は、成膜された金属酸化物の原子数比に限られず、金属酸化物の成膜に用いるスパッタリングターゲットの原子数比であってもよい。
半導体層113に用いる金属酸化物の組成の分析には、例えば、エネルギー分散型X線分光法(EDX:Energy Dispersive X−ray Spectrometry)、X線光電子分光法(XPS:X−ray Photoelectron Spectrometry)、誘導結合プラズマ質量分析法(ICP−MS:Inductively Coupled Plasma−Mass Spectrometry)、又は誘導結合高周波プラズマ発光分光法(ICP−AES:Inductively Coupled Plasma−Atomic Emission Spectrometry)を用いることができる。又は、これらの手法を複数組み合わせて分析を行ってもよい。なお、含有率が低い元素は、分析精度の影響により、実際の含有率と分析によって得られた含有率が異なる場合がある。例えば、元素Mの含有率が低い場合、分析によって得られた元素Mの含有率が、実際の含有率より低くなる場合がある。
金属酸化物の形成には、原子層堆積(ALD:Atomic Layer Deposition)法を好適に用いることができる。
又は、金属酸化物の形成には、スパッタリング法、又は化学気相堆積(CVD:Chemical Vapor Deposition)法を用いてもよい。
なお、金属酸化物をスパッタリング法で形成する場合、形成後の金属酸化物の組成はスパッタリングターゲットの組成と異なる場合がある。特に、亜鉛は、形成後の金属酸化物における含有率が、スパッタリングターゲットと比較して50%程度にまで減少する場合がある。
半導体層113に用いる金属酸化物は、結晶性を有することが好ましい。結晶性を有する酸化物半導体として、CAAC−OS(C−Axis Aligned Crystalline Oxide Semiconductor)、nc−OS(nanocrystalline Oxide Semiconductor)、多結晶酸化物半導体、及び単結晶酸化物半導体等が挙げられる。半導体層113として、CAAC−OS又はnc−OSを用いることが好ましく、CAAC−OSを用いることが特に好ましい。
CAAC−OSは、複数の層状の結晶領域を有し、c軸が被形成面の法線方向に配向していることが好ましい。例えば、半導体層113は、開口121の側壁、特に絶縁層103の側面に対して、概略平行な層状の結晶を有することが好ましい。このような構成にすることで、トランジスタのチャネル長方向に対して、半導体層113の層状の結晶が概略平行に形成されるため、トランジスタのオン電流を大きくすることができる。
CAAC−OSは、結晶性の高い、緻密な構造を有しており、不純物及び欠陥(例えば、酸素欠損等)が少ない金属酸化物である。特に、金属酸化物の形成後に、金属酸化物が多結晶化しない程度の温度(例えば、400℃以上600℃以下)で加熱処理することで、CAAC−OSをより結晶性の高い、緻密な構造にすることができる。このようにして、CAAC−OSの密度をより高めることで、当該CAAC−OS中の不純物又は酸素の拡散をより低減することができる。
また、CAAC−OSは、明確な結晶粒界を確認することが難しいため、結晶粒界に起因する電子移動度の低下が起こりにくいといえる。したがって、CAAC−OSを有する金属酸化物は、物理的性質が安定する。そのため、CAAC−OSを有する金属酸化物は熱に強く、信頼性が高い。
また、半導体層113としてCAAC−OS等の結晶性を有する酸化物を用いることで、ソース電極又はドレイン電極による、半導体層113からの酸素の引き抜きを抑制することができる。これにより、熱処理を行っても、半導体層113から酸素が引き抜かれることを抑制することができるため、トランジスタは、製造工程における高い温度(いわゆるサーマルバジェット)に対して安定である。
半導体層113の結晶性は、例えば、X線回折(XRD:XRay Diffraction)、透過型電子顕微鏡(TEM:Transmission Electron Microscope)、又は電子線回折(ED:Electron Diffraction)により解析することができる。又は、これらの手法を複数組み合わせて分析を行ってもよい。
半導体層113の膜厚は、例えば、1nm以上20nm以下、3nm以上15nm以下、5nm以上12nm以下、又は5nm以上10nm以下であることが好ましい。
なお、図4B、図4C、及び図6Aでは、半導体層113を単層で示したが、本発明はこれに限られるものではない。半導体層113は、化学組成が異なる複数の酸化物層の積層構造を有してもよい。例えば、上記金属酸化物から選ばれる複数種を適宜積層する構造にしてもよい。
ゲート絶縁層として機能する絶縁層105としては、後述する[絶縁体]の項目に記載の絶縁体を、単層又は積層で用いることができる。例えば、絶縁層105として、酸化シリコン又は酸化窒化シリコンを用いることができる。酸化シリコン、及び酸化窒化シリコンは熱に対し安定であるため、好ましい。
また、絶縁層105として、後述する[絶縁体]の項目に記載の比誘電率が高い材料、いわゆるhigh−k材料を用いてもよい。例えば、酸化ハフニウム又は酸化アルミニウム等を用いてもよい。
絶縁層105の膜厚は、0.5nm以上15nm以下とすることが好ましく、0.5nm以上12nm以下とすることがより好ましく、0.5nm以上10nm以下とすることがさらに好ましい。絶縁層105は、少なくとも一部において、上記のような膜厚の領域を有することが好ましい。
絶縁層105中の水、及び水素等の不純物濃度は低減されていることが好ましい。これにより、半導体層113のチャネル形成領域への、水、及び水素等の不純物の混入を抑制することができる。
なお、図4B、図4C、及び図6Aでは、絶縁層105を単層で示したが、本発明はこれに限られるものではない。絶縁層105は、積層構造であってもよい。
ゲート電極として機能する導電層115としては、後述する[導電体]の項目に記載の導電体を、単層又は積層で用いることができる。例えば、導電層115として、タングステン、アルミニウム、又は銅等の導電性が高い導電性材料を用いることができる。
また、導電層115として、酸化しにくい導電性材料、又は、酸素の拡散を抑制する機能を有する導電性材料等を用いることが好ましい。当該導電性材料として、窒素を含む導電性材料(例えば、窒化チタン又は窒化タンタル等)、及び酸素を含む導電性材料(例えば、酸化ルテニウム等)等が挙げられる。これにより、導電層115の導電率が低下することを抑制することができる。また、導電層115として、リン等の不純物元素を含有させた多結晶シリコンに代表される、電気伝導度が高い半導体、又はニッケルシリサイド等のシリサイドを用いてもよい。
なお、図4B、図4C、及び図6Aでは、導電層115を単層で示したが、本発明はこれに限られるものではない。導電層115は、積層構造であってもよい。
導電層111としては、後述する[導電体]の項目に記載の導電体を、単層又は積層で用いることができる。導電層111として、酸化しにくい導電性材料、又は、酸素の拡散を抑制する機能を有する導電性材料等を用いることが好ましい。例えば、窒化チタン又は窒化タンタル等を用いることができる。また、例えば、窒化チタンの上に窒化タンタルを積層した構造にしてもよい。この場合、窒化チタンが絶縁層101、絶縁層103c、絶縁層131等に接し、窒化タンタルが半導体層113に接する。このような構造にすることで、半導体層113によって導電層111が過剰に酸化されることを抑制することができる。また、絶縁層101、絶縁層103c、絶縁層131等に酸化物絶縁体を用いる場合、当該絶縁層によって、導電層111が過剰に酸化されることを抑制することができる。又は、導電層111として、例えば、窒化チタンの上にタングステンを積層した構造にしてもよい。
また、導電層111は、半導体層113と接する領域を有するため、後述する[導電体]の項目に記載の酸素を含む導電性材料を用いることが好ましい。導電層111として酸素を含む導電性材料を用いることで、導電層111が酸素を吸収しても導電性を維持することができる。導電層111として、例えば、インジウムスズ酸化物(ITOともいう。)、シリコンを添加したインジウムスズ酸化物(ITSOともいう。)、又はインジウム亜鉛酸化物(IZO(登録商標)ともいう。)等を単層又は積層で用いることができる。
また、図4B、図4C、及び図6Aでは、導電層111の上面が平坦である構成を示しているが、本発明はこれに限られるものではない。例えば、導電層111の上面に、開口121と重なる凹部が形成される構成にしてもよい。当該凹部を埋め込むように、半導体層113、絶縁層105、及び導電層115の少なくとも一部が形成される構成にすることで、半導体層113の導電層111近傍まで、導電層115のゲート電界を印加しやすくすることができる。
導電層112としては、後述する[導電体]の項目に記載の導電体を、単層又は積層で用いることができる。例えば、導電層112として、タングステン、アルミニウム、又は銅等の、導電性が高い導電性材料を用いることができる。
導電層112も、導電層111及び導電層115と同様に、酸化しにくい導電性材料、又は、酸素の拡散を抑制する機能を有する導電性材料等を用いることが好ましい。例えば、窒化チタン又は窒化タンタル等を用いることができる。このような構成にすることで、半導体層113によって導電層112が過剰に酸化されることを抑制することができる。また、導電層112も、導電層115と同様に、リン等の不純物元素を含有させた多結晶シリコンに代表される、電気伝導度が高い半導体、又はニッケルシリサイド等のシリサイドを用いてもよい。
また、例えば、窒化チタンの上にタングステンを積層した構造にしてもよい。このように窒化チタン上にタングステンを積層して設けることで、導電層112の導電性を向上させることができる。
また、導電層112を第1の導電層と第2の導電層とを積層する構成とする場合、例えば、第1の導電層を、導電性が高い導電性材料を用いて形成し、第2の導電層を、酸素を含む導電性材料を用いて形成してもよい。絶縁層105と接する領域の面積が第1の導電層より大きい第2の導電層として酸素を含む導電性材料を用いることで、絶縁層105中の酸素が導電層112の第1の導電層に拡散することを抑制することができる。例えば、導電層112の第1の導電層としてタングステンを用い、導電層112の第2の導電層としてシリコンを添加したインジウムスズ酸化物を用いるとよい。
半導体層113と導電層111とが接することで、半導体層113に金属化合物、又は酸素欠損が形成され、半導体層113の領域113naが低抵抗化する。導電層111と接する半導体層113が低抵抗化することで、半導体層113と導電層111との接触抵抗を低減することができる。同様に、半導体層113と導電層112とが接することで、半導体層113の領域113nbが低抵抗化する。したがって、半導体層113と導電層112との接触抵抗を低減することができる。
層間絶縁層として機能する絶縁層101、絶縁層103、及び絶縁層131は、比誘電率が低いことが好ましい。比誘電率が低い材料を層間絶縁層とすることで、配線間に生じる寄生容量を低減することができる。絶縁層101、絶縁層103、及び絶縁層131としては、後述する[絶縁体]の項目に記載の、比誘電率が低い材料を含む絶縁体を、単層又は積層で用いることができる。特に、酸化シリコン、及び酸化窒化シリコンは、熱的に安定であるため好ましい。
また、絶縁層101中、絶縁層103中、及び絶縁層131中の水、及び水素等の不純物濃度は低減されていることが好ましい。これにより、半導体層113のチャネル形成領域への、水、及び水素等の不純物の混入を抑制することができる。
また、半導体層113のチャネル形成領域近傍に配置される絶縁層103は、加熱により脱離する酸素(以下、過剰酸素という場合がある。)を含むことが好ましい。過剰酸素を含む絶縁層103に熱処理を行うことで、絶縁層103から半導体層113のチャネル形成領域に酸素を供給し、半導体層113の酸素欠損、及び、酸素欠損に水素が入った欠陥(以下、VOHという場合がある。)の低減を図ることができる。これにより、トランジスタの電気特性を安定にし、信頼性の向上を図ることができる。
また、絶縁層103として、後述する[絶縁体]の項目に記載の、水素を捕獲する又は水素を固着する機能を有する絶縁体を用いてもよい。このような構成にすることで、半導体層113の水素を捕獲又は固着し、半導体層113の水素濃度を低減することができる。絶縁層103としては、酸化マグネシウム、又は酸化アルミニウム等を用いることができる。
なお、図4B、図4C、及び図6Aでは、絶縁層103を単層で示したが、本発明はこれに限られるものではない。絶縁層103は、積層構造であってもよい。
絶縁層107には、後述する[絶縁体]の項目に記載の、水素に対するバリア性を有する絶縁体を用いることが好ましい。これにより、トランジスタの外から絶縁層105を介して、半導体層113に水素が拡散することを抑制することができる。窒化シリコン膜、及び窒化酸化シリコン膜は、それぞれ、自身からの不純物(例えば、水及び水素)の放出が少なく、酸素及び水素が透過しにくい特徴を有するため、絶縁層107に好適に用いることができる。
また、絶縁層107として、後述する[絶縁体]の項目に記載の、水素を捕獲する又は水素を固着する機能を有する絶縁体を用いることが好ましい。このような構成にすることで、絶縁層107の上方から半導体層113に水素が拡散することを抑制し、さらに半導体層113の水素を捕獲又は固着し、半導体層113の水素濃度を低減することができる。絶縁層107としては、酸化マグネシウム、酸化アルミニウム、又は酸化ハフニウム等を用いることができる。また、例えば、絶縁層107として、酸化アルミニウムと、当該酸化アルミニウム上の窒化シリコンの積層膜を用いてもよい。
なお、図4B、図4C、及び図6Aでは、トランジスタの上面に絶縁層107を形成する構成を例示したが、これに限定されない。例えば、トランジスタの側面、及び下面に絶縁層107、又は絶縁層107と同様の機能又は材料を有する絶縁層を形成し、当該絶縁層でトランジスタを取り囲む構成としてもよい。又は、トランジスタ43、トランジスタ41、及びトランジスタ42の上面、側面、及び下面に絶縁層107を形成し、絶縁層107でトランジスタ43、トランジスタ41、及びトランジスタ42を取り囲む構成としてもよい。当該構成とすることで、トランジスタ43、トランジスタ41、及びトランジスタ42の内部に不純物(例えば、水、及び水素等)が入り込むことを抑制することができる。
<半導体装置の構成例3>
図7A乃至図7Cに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図7Aは、半導体装置10の一部の構成例を示す平面図である。図7Bは、図7Aに示す一点鎖線A1−A2の断面図であり、図7Cは、図7Aに示す一点鎖線A3−A4の断面図である。
図7A乃至図7Cに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図7Aは、半導体装置10の一部の構成例を示す平面図である。図7Bは、図7Aに示す一点鎖線A1−A2の断面図であり、図7Cは、図7Aに示す一点鎖線A3−A4の断面図である。
図7A乃至図7Cに示す半導体装置10は、トランジスタ43のソース電極又はドレイン電極の他方として機能する導電層と、トランジスタ41のソース電極又はドレイン電極の一方として機能する導電層と、がそれぞれ独立して設けられ、当該2つの導電層が、プラグとして機能する導電層で接続されている点が、図4A乃至図4Cに示す半導体装置10とは異なる。
図7A乃至図7Cに示す半導体装置10が有するトランジスタ43において、導電層112cは、ソース電極又はドレイン電極の他方として機能する。導電層112cには、前述した導電層111又は導電層112に用いることができる材料を用いることができる。
導電層112cは、半導体層113c、層114、絶縁層107c、及び絶縁層103c_3上の上面に接して、導電層111cと重なる領域を有するように設けられる。また、絶縁層103c_3上の、導電層112cと重ならない領域には、絶縁層103c_4が設けられる。導電層112cの上面、及び、絶縁層103c_4の上面は、それぞれ、基板に対する高さが概略一致して設けられる。
導電層112c上、及び、絶縁層103c_4上には、絶縁層132が設けられる。絶縁層132には、導電層112cと重なる領域に開口が設けられ、当該開口を埋め込むように、導電層118が設けられる。導電層118の上面、及び、絶縁層132の上面は、それぞれ、基板に対する高さが概略一致していることが好ましい。導電層112cの上面と、導電層118の下面と、は接している。また、導電層118の上面と、導電層111aの下面と、は接している。絶縁層103c_4及び絶縁層132は、それぞれ、層間絶縁層として機能する。絶縁層103c_4及び絶縁層132には、前述した絶縁層101、絶縁層103、及び絶縁層131に用いることができる材料を用いることができる。また、導電層118は、トランジスタ43のソース電極又はドレイン電極の他方として機能する導電層112cと、トランジスタ41のソース電極又はドレイン電極の一方として機能する導電層111aと、を電気的に接続するプラグとしての機能を有する。導電層118には、例えば、前述した導電層115に用いることができる導電性が高い導電性材料を用いることができる。また、導電層118が絶縁層132等に含まれる酸素によって酸化されるのを防ぐため、絶縁層132の側面に接して、前述した導電層111、導電層112、及び導電層115に用いることができる酸化しにくい導電性材料、又は、酸素の拡散を抑制する機能を有する導電性材料を設け、当該導電性材料の内側に導電性が高い導電性材料を設ける構成としてもよい。
図7A乃至図7Cに示す半導体装置10において、上述した相違点以外については、図4A乃至図4Cに示す半導体装置10で説明した内容を参照することができる。
<半導体装置の構成例4>
図8A乃至図8Cに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図8Aは、半導体装置10の一部の構成例を示す平面図である。図8Bは、図8Aに示す一点鎖線A1−A2の断面図であり、図8Cは、図8Aに示す一点鎖線A3−A4の断面図である。
図8A乃至図8Cに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図8Aは、半導体装置10の一部の構成例を示す平面図である。図8Bは、図8Aに示す一点鎖線A1−A2の断面図であり、図8Cは、図8Aに示す一点鎖線A3−A4の断面図である。
図8A乃至図8Cに示す半導体装置10は、トランジスタ43のソース電極又はドレイン電極の他方として機能する導電層(導電層112c)と、トランジスタ41のソース電極又はドレイン電極の一方として機能する導電層(導電層111a)と、がプラグを介さずに直接接続されている(すなわち、導電層112cの上面と、導電層111aの下面と、が接している。)点が、図7A乃至図7Cに示す半導体装置10とは異なる。
図8A乃至図8Cに示す半導体装置10が、上述の構成を有することにより、図7A乃至図7Cに示す半導体装置10よりも、作製工程を簡略化することができる。
図8A乃至図8Cに示す半導体装置10において、上述した相違点以外については、図4A乃至図4Cに示す半導体装置10で説明した内容を参照することができる。
<半導体装置の構成例5>
図9A乃至図9Cに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図9Aは、半導体装置10の一部の構成例を示す平面図である。図9Bは、図9Aに示す一点鎖線A1−A2の断面図であり、図9Cは、図9Aに示す一点鎖線A3−A4の断面図である。
図9A乃至図9Cに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図9Aは、半導体装置10の一部の構成例を示す平面図である。図9Bは、図9Aに示す一点鎖線A1−A2の断面図であり、図9Cは、図9Aに示す一点鎖線A3−A4の断面図である。
図9A乃至図9Cに示す半導体装置10は、トランジスタ43のソース電極又はドレイン電極の他方、及び、トランジスタ41のソース電極又はドレイン電極の一方として機能する導電層111aを有していない点が、図4A乃至図4Cに示す半導体装置10とは異なる。
図9A乃至図9Cに示す半導体装置10では、トランジスタ43が有する半導体層113cの上面の一部、及び、層114の上面に、トランジスタ41が有する半導体層113aの下面(トランジスタ43側の面)が、直接接する構成を有する。
図9A乃至図9Cに示す半導体装置10が、上述の構成を有することにより、図4A乃至図4Cに示す半導体装置10よりも、作製工程を簡略化することができる。
図9A乃至図9Cに示す半導体装置10において、上述した相違点以外については、図4A乃至図4Cに示す半導体装置10で説明した内容を参照することができる。
<半導体装置の構成例6>
図10A乃至図10Cに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図10Aは、半導体装置10の一部の構成例を示す平面図である。図10Bは、図10Aに示す一点鎖線A1−A2の断面図であり、図10Cは、図10Aに示す一点鎖線A3−A4の断面図である。
図10A乃至図10Cに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図10Aは、半導体装置10の一部の構成例を示す平面図である。図10Bは、図10Aに示す一点鎖線A1−A2の断面図であり、図10Cは、図10Aに示す一点鎖線A3−A4の断面図である。
図10A乃至図10Cに示す半導体装置10は、トランジスタ43が有する開口121cと、トランジスタ41が有する開口121aと、を別々に設けず、トランジスタ43及びトランジスタ41に対して、1つの開口126を一括して形成している点が、図9A乃至図9Cに示す半導体装置10とは異なる。
図10A乃至図10Cに示す半導体装置10では、絶縁層103c_1、導電層115c、絶縁層103a、及び導電層112aに、導電層111cに達する開口126が設けられる。開口126側における絶縁層103c_1の側面、導電層115cの側面、絶縁層103aの側面、及び、導電層112aの側面に接して、絶縁層105cが設けられる。絶縁層105cを介して、開口126の少なくとも一部を埋め込むように、半導体層113aが設けられる。開口126内の半導体層113a上の凹部を埋め込むように、絶縁層105aを介して、導電層115aが設けられる。
図10A乃至図10Cに示す半導体装置10が、上述の構成を有することにより、図9A乃至図9Cに示す半導体装置10よりも、作製工程を簡略化することができる。
図10A乃至図10Cに示す半導体装置10において、上述した相違点以外については、図4A乃至図4Cに示す半導体装置10で説明した内容を参照することができる。
<半導体装置の構成例7>
図11A乃至図11Cに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図11Aは、半導体装置10の一部の構成例を示す平面図である。図11Bは、図11Aに示す一点鎖線A1−A2の断面図であり、図11Cは、図11Aに示す一点鎖線A3−A4の断面図である。
図11A乃至図11Cに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図11Aは、半導体装置10の一部の構成例を示す平面図である。図11Bは、図11Aに示す一点鎖線A1−A2の断面図であり、図11Cは、図11Aに示す一点鎖線A3−A4の断面図である。
図11A乃至図11Cに示す半導体装置10は、トランジスタ41が有する半導体層113aが、トランジスタ43が有する半導体層113c上の凹部を埋め込むように形成されている点が、図9A乃至図9Cに示す半導体装置10とは異なる。
図11A乃至図11Cに示す半導体装置10では、図9A乃至図9Cに示す半導体装置10のトランジスタ43が有する層114が設けられていた箇所に、トランジスタ41が有する半導体層113aが設けられる構成を有している。
図11A乃至図11Cに示す半導体装置10が、上述の構成を有することにより、図9A乃至図9Cに示す半導体装置10よりも、作製工程を簡略化することができる。
図11A乃至図11Cに示す半導体装置10において、上述した相違点以外については、図4A乃至図4Cに示す半導体装置10で説明した内容を参照することができる。
<半導体装置の構成例8>
図12A乃至図12Cに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図12Aは、半導体装置10の一部の構成例を示す平面図である。図12Bは、図12Aに示す一点鎖線A1−A2の断面図であり、図12Cは、図12Aに示す一点鎖線A3−A4の断面図である。
図12A乃至図12Cに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図12Aは、半導体装置10の一部の構成例を示す平面図である。図12Bは、図12Aに示す一点鎖線A1−A2の断面図であり、図12Cは、図12Aに示す一点鎖線A3−A4の断面図である。
図12A乃至図12Cに示す半導体装置10は、絶縁層103c_1、導電層115c、絶縁層103a、及び導電層112aに、導電層111cに達する開口126が設けられる点では、図10A乃至図10Cに示す半導体装置10と同様である。しかし、トランジスタ41が有する導電層115aの底面が、トランジスタ43が有する導電層115cよりも下側(導電層111c側)に位置している点で、図10A乃至図10Cに示す半導体装置10と異なる。
図12A乃至図12Cに示す半導体装置10では、開口126側における絶縁層103c_1の側面、導電層115cの側面、絶縁層103aの側面、及び、導電層112aの側面に接して、絶縁層105cが設けられる。導電層112aの上面、絶縁層105cの側面、及び、導電層111cの上面に接して、半導体層113aが設けられる。半導体層113aを覆って、絶縁層105aが設けられる。ここで、半導体層113a及び絶縁層105a上には、開口126の形状を反映した凹部が形成される。当該凹部を埋め込むように、導電層115aが設けられる。
図12A乃至図12Cに示す半導体装置10が、上述の構成を有することにより、半導体層113aにおいて、導電層115aと導電層115cの双方に挟まれる領域が形成される。当該領域は、導電層115aからの電界と、導電層115cからの電界と、の双方を受ける領域である。そのため、図12A乃至図12Cに示す半導体装置10は、図10A乃至図10Cに示す半導体装置10よりも、半導体層113aにおけるキャリアの制御性を高めることができる。
図12A乃至図12Cに示す半導体装置10において、上述した相違点以外については、図4A乃至図4Cに示す半導体装置10で説明した内容を参照することができる。
本発明の一態様の半導体装置は、図2B、図3B、及び図3Cに示すように、容量を有するメモリセルを有する構成としてもよい。以下では、本発明の一態様の、容量を有する半導体装置の構成例について示す。
<半導体装置の構成例9>
図13A、図16A、及び図16Bに、本発明の一態様の半導体装置10の構成例を示す。図13Aは、半導体装置10の一部の構成例を示す平面図である。図16Aは、図13Aに示す一点鎖線A1−A2の断面図であり、図16Bは、図13Aに示す一点鎖線A3−A4の断面図である。
図13A、図16A、及び図16Bに、本発明の一態様の半導体装置10の構成例を示す。図13Aは、半導体装置10の一部の構成例を示す平面図である。図16Aは、図13Aに示す一点鎖線A1−A2の断面図であり、図16Bは、図13Aに示す一点鎖線A3−A4の断面図である。
図13A、図16A、及び図16Bに示す半導体装置10は、図4A乃至図4Cに示す半導体装置10の構成に加えて、容量51を有する。容量51は、トランジスタ41上に重ねて設けられ、容量51上にトランジスタ42が重ねて設けられる。
容量51は、導電層141と、導電層143と、絶縁層135と、を有する。
導電層143は、容量51の一方の電極として機能する。導電層141は、容量51の他方の電極として機能し、配線36として機能する。絶縁層135は、容量51の誘電体層として機能する。配線36として機能する導電層141は、X方向に延伸する領域を有する。
導電層141は、開口123を有し、開口123の内部に絶縁層135、及び導電層143が設けられる。具体的には、開口123の内部において、導電層141の側面を覆うように絶縁層135が設けられ、絶縁層135より内側に導電層143が設けられる。これにより、導電層141が、絶縁層135を介して導電層143の側面の少なくとも一部を覆うように設けられる。絶縁層135は、開口123の内部において、例えば、導電層141の側面と接する領域、及び導電層143の側面と接する領域を有する。
導電層141上には、絶縁層133が設けられる。導電層141及び絶縁層133は、平面視において同一形状とすることができ、いずれも開口123を有する。例えば、導電層141となる導電膜と、絶縁層133となる絶縁膜と、を順に成膜した後、フォトリソグラフィ法によりパターンを形成し、当該パターンに基づいてエッチング法により上記絶縁膜、及び上記導電膜を加工することにより、開口123を有する絶縁層133及び導電層141を形成することができる。
図13Aでは、開口123の形状が、平面視において四角形である例を示している。なお、図13Aでは、開口123の形状を平面視において正方形としているが、開口123の形状はこれに限定されず、例えば、平面視において、長方形、菱形、又は平行四辺形としてもよい。また、開口123の形状は、平面視において、例えば、三角形、又は五角形以上の多角形としてもよい。さらに、図13Aに示す例では、導電層143の上面形状を開口123と同様に四角形としているが、導電層143は開口123がとり得る上記上面形状と同様の形状とすることができる。なお、開口123の上面形状と導電層143の上面形状が異なってもよい。
絶縁層133上には、絶縁層135が設けられる。具体的には、絶縁層133の上面及び側面を覆うように、絶縁層135が設けられる。絶縁層135上には、絶縁層137が設けられる。
絶縁層107a、絶縁層131、絶縁層135、及び絶縁層137には、開口125が設けられる。開口125は、開口123と重なる領域を有するように設けられる。開口125の内部に、導電層143が設けられる。導電層115aに達する開口125の内部に導電層143を設けることにより、例えば、導電層115aの上面は、導電層143の下面と接することができる。これにより、トランジスタ41のゲート電極として機能する導電層115aと、容量51の一方の電極として機能する導電層143と、を電気的に接続することができる。
ここで、導電層141上に絶縁層133が設けられない場合、開口125の形成工程において、導電層141と導電層143の間に、絶縁層135の膜厚が薄くなる領域が形成される場合がある。すなわち、導電層141と導電層143の間の距離が短い領域が形成される場合がある。この場合、導電層141と導電層143が、例えば、ショートする場合がある。そこで、導電層141上に絶縁層133を設けることにより、導電層141と導電層143の間に距離が短い領域が形成されることを抑制することができる。これにより、メモリセル21の信頼性を高め、信頼性が高い半導体装置を提供することができる。また、半導体装置の作製歩留まりを高め、低価格の半導体装置を提供することができる。なお、例えば、導電層141と導電層143のショートが発生しないのであれば、絶縁層133を設けなくてもよい。この場合、半導体装置の作製工程を簡略化することができる。
導電層143の上面、及び、絶縁層137の上面は、それぞれ、基板面に対する高さが概略一致している。導電層143上には、導電層143と重なる領域を有するように、トランジスタ42のソース電極又はドレイン電極の一方として機能する導電層111bが設けられる。
導電層111bは、導電層143と接する領域を有する。例えば、導電層111bの下面は、導電層143の上面と接する領域を有する。これにより、トランジスタ42のソース電極又はドレイン電極の一方として機能する導電層111bと、容量51の一方の電極として機能する導電層143と、を電気的に接続することができる。また、前述のように、導電層143は、トランジスタ41のゲート電極として機能する導電層115aと電気的に接続される。以上より、トランジスタ41のゲート電極と、トランジスタ42のソース電極又はドレイン電極の一方と、容量51の一方の電極と、を互いに電気的に接続することができる。
以下では、メモリセルが有する容量の構成要素について説明する。
[容量の構成要素]
導電層141、及び導電層143としては、後述する[導電体]の項目に記載の導電体を、単層又は積層で用いることができる。例えば、導電層141、及び導電層143として、タングステン、アルミニウム、又は銅等の、導電性が高い導電性材料を用いることができる。このように導電性が高い導電性材料を用いることで、導電層141、及び導電層143の導電性を向上させることができる。
導電層141、及び導電層143としては、後述する[導電体]の項目に記載の導電体を、単層又は積層で用いることができる。例えば、導電層141、及び導電層143として、タングステン、アルミニウム、又は銅等の、導電性が高い導電性材料を用いることができる。このように導電性が高い導電性材料を用いることで、導電層141、及び導電層143の導電性を向上させることができる。
また、導電層141、及び導電層143には、酸化しにくい導電性材料、又は、酸素の拡散を抑制する機能を有する導電性材料等を、単層又は積層で用いることが好ましい。例えば、窒化チタン、又はシリコンを添加したインジウムスズ酸化物等を用いてもよい。又は、例えば、タングステンの上に窒化チタンを積層した構造にしてもよい。又は、例えば、第1の窒化チタンの上にタングステンを積層し、当該タングステンの上に第2の窒化チタンを積層した構造にしてもよい。このような構造にすることで、絶縁層135に酸化物絶縁体を用いる場合、絶縁層135によって導電層141、及び導電層143が酸化されることを抑制することができる。また、絶縁層133に酸化物絶縁体を用いる場合、絶縁層133によって導電層141が酸化されることを抑制することができる。また、導電層141、及び導電層143として、リン等の不純物元素を含有させた多結晶シリコンに代表される、電気伝導度が高い半導体、又はニッケルシリサイド等のシリサイドを用いてもよい。
絶縁層135として、後述する[絶縁体]の項目に記載の比誘電率が高い材料、いわゆるhigh−k材料を用いることが好ましい。絶縁層135としてhigh−k材料を用いることで、リーク電流を抑制することができる程度に絶縁層135を厚くし、かつ容量51の静電容量を十分確保することができる。
また、絶縁層135は、high−k材料からなる絶縁体を積層して用いることが好ましく、比誘電率が高い(high−k)材料と、当該high−k材料より絶縁耐力が大きい材料との積層構造を用いることが好ましい。例えば、絶縁層135として、酸化ジルコニウム、酸化アルミニウム、酸化ジルコニウムの順番で積層された絶縁膜を用いることができる。また、例えば、酸化ジルコニウム、酸化アルミニウム、酸化ジルコニウム、酸化アルミニウムの順番で積層された絶縁膜を用いることができる。また、例えば、ハフニウムジルコニウム酸化物、酸化アルミニウム、ハフニウムジルコニウム酸化物、酸化アルミニウムの順番で積層された絶縁膜を用いることができる。酸化アルミニウムのような、比較的絶縁耐力が大きい絶縁体を積層して用いることで、絶縁耐力が向上し、容量51の静電破壊を抑制することができる。
また、絶縁層135として、強誘電性を有し得る材料を用いてもよい。強誘電性を有し得る材料としては、酸化ハフニウム、酸化ジルコニウム、及びHfZrOX(Xは0よりも大きい実数とする。)等の金属酸化物が挙げられる。また、強誘電性を有し得る材料としては、酸化ハフニウムに元素J1(ここでの元素J1は、ジルコニウム、シリコン、アルミニウム、ガドリニウム、イットリウム、ランタン、及びストロンチウム等から選ばれた一つ又は複数)を添加した材料が挙げられる。ここで、ハフニウム原子の原子数と元素J1の原子数の比は適宜設定することができ、例えば、ハフニウム原子の原子数と元素J1の原子数の比を1:1又はその近傍とする。また、強誘電性を有し得る材料としては、酸化ジルコニウムに元素J2(ここでの元素J2は、ハフニウム、シリコン、アルミニウム、ガドリニウム、イットリウム、ランタン、及びストロンチウム等から選ばれた一つ又は複数)を添加した材料、等が挙げられる。また、ジルコニウム原子の原子数と元素J2の原子数の比は適宜設定することができ、例えば、ジルコニウム原子の原子数と元素J2の原子数の比を1:1又はその近傍とする。また、強誘電性を有し得る材料として、チタン酸鉛(PbTiOX)、チタン酸バリウムストロンチウム(BST)、チタン酸ストロンチウム、チタン酸ジルコン酸鉛(PZT)、タンタル酸ビスマス酸ストロンチウム(SBT)、ビスマスフェライト(BFO)、又はチタン酸バリウム等の、ペロブスカイト構造を有する圧電性セラミックスを用いてもよい。
また、強誘電性を有し得る材料としては、元素M1と、元素M2と、窒素と、を有する金属窒化物が挙げられる。ここで、元素M1は、アルミニウム、ガリウム、及びインジウム等から選ばれた一つ又は複数である。また、元素M2は、ホウ素、スカンジウム、イットリウム、ランタン、セリウム、ネオジム、ユーロピウム、チタン、ジルコニウム、ハフニウム、バナジウム、ニオブ、タンタル、及びクロム等から選ばれた一つ又は複数である。なお、元素M1の原子数と元素M2の原子数の比は適宜設定することができる。また、元素M1と、窒素と、を有する金属酸化物は、元素M2を含まなくても、強誘電性を有する場合がある。また、強誘電性を有し得る材料としては、上記金属窒化物に元素M3が添加された材料が挙げられる。なお、元素M3は、マグネシウム、カルシウム、ストロンチウム、亜鉛、及びカドミウム等から選ばれた一つ又は複数である。ここで、元素M1の原子数、元素M2の原子数、及び元素M3の原子数の比は適宜設定することができる。
また、強誘電性を有し得る材料としては、SrTaO2N及びBaTaO2N等のペロブスカイト型酸窒化物、並びにκアルミナ型構造のGaFeO3等が挙げられる。
なお、上記の説明においては、金属酸化物、及び金属窒化物について例示したが、これに限定されない。例えば、上述の金属酸化物に窒素が添加された金属酸窒化物、又は上述の金属窒化物に酸素が添加された金属窒酸化物等を用いてもよい。
また、強誘電性を有し得る材料としては、例えば、上記に列挙した材料から選ばれた複数の材料からなる混合物又は化合物を用いることができる。又は、絶縁層135を、上記に列挙した材料から選ばれた複数の材料からなる積層構造とすることができる。ところで、例えば、上記に列挙した材料は、成膜条件だけでなく、各種プロセスによっても結晶構造(特性)が変わり得る可能性がある。よって、本明細書等では強誘電性を発現する材料のみを強誘電体と呼ぶだけでなく、強誘電性を有し得る材料又は強誘電性を有せしめる材料とも呼んでいる。
ハフニウム及びジルコニウムの一方又は両方を含む金属酸化物は、数nmといった薄膜に加工しても強誘電性を有し得ることができるため、好ましい。ここで、絶縁層135の膜厚は、100nm以下、好ましくは50nm以下、より好ましくは20nm以下、さらに好ましくは10nm以下(代表的には、2nm以上9nm以下)にすることができる。例えば、膜厚を、8nm以上12nm以下にすることが好ましい。薄膜化できる強誘電体層とすることで、容量51を、微細化されたトランジスタ等の半導体素子に組み合わせて半導体装置を形成することができる。なお、本明細書等において、強誘電性を有し得る材料を層状にしたものを指して、強誘電体層、金属酸化物膜、又は金属窒化物膜という場合がある。また、このような、強誘電体層、金属酸化物膜、又は金属窒化物膜を有する装置を、本明細書等において、強誘電体デバイスという場合がある。
また、ハフニウム及びジルコニウムの一方又は両方を含む金属酸化物は、微小な面積でも強誘電性を有し得ることができるため、好ましい。例えば、強誘電体層の平面視における面積(占有面積)が、100μm2以下、10μm2以下、1μm2以下、又は0.1μm2以下であっても、強誘電性を有することができる。また、10000nm2以下、又は1000nm2以下であっても、強誘電性を有する場合がある。面積が小さい強誘電体層とすることで、容量51の占有面積を小さくすることができる。
強誘電体は、絶縁体であって、外部から電場を与えることによって内部に分極が生じ、かつ、当該電場をゼロにしても分極が残る性質を有する。このため、当該材料を誘電体として用いた容量(以下、強誘電体キャパシタという場合がある。)を用いて、不揮発性の記憶素子を形成することができる。強誘電体キャパシタを用いた不揮発性の記憶素子は、FeRAM(Ferroelectric Random Access Memory)、又は強誘電体メモリ等ともいうことがある。例えば、強誘電体メモリは、トランジスタと、強誘電体キャパシタを有し、トランジスタのソース又はドレインの一方が、強誘電体キャパシタの一方の端子に電気的に接続された構成を有する。よって、容量51として強誘電体キャパシタを用いる場合、本実施の形態で示す半導体装置は、強誘電体メモリとして機能する。
なお、強誘電性は、外部電場により強誘電体層に含まれる結晶の酸素又は窒素が変位することで、発現するとされている。また、強誘電性の発現は、強誘電体層に含まれる結晶の結晶構造に依存すると推定される。よって、絶縁層135が強誘電性を発現するには、絶縁層135は結晶を含む必要がある。特に絶縁層135は、直方晶系の結晶構造を有する結晶を含むと、強誘電性が発現するため好ましい。なお、絶縁層135に含まれる結晶の結晶構造としては、立方晶系、正方晶系、直方晶系、単斜晶系、及び六方晶系の中から選ばれるいずれか一又は複数であってもよい。また、絶縁層135は、アモルファス構造を有してもよい。このとき、絶縁層135は、アモルファス構造と、結晶構造とを有する複合構造としてもよい。
絶縁層133は、比誘電率が低いことが好ましい。これにより、配線間に生じる寄生容量を低減することができる。絶縁層133としては、後述する[絶縁体]の項目に記載の、比誘電率が低い材料を含む絶縁体を、単層又は積層で用いることができる。特に、酸化シリコン、及び酸化窒化シリコンは、熱的に安定であるため好ましい。
なお、図16A及び図16Bでは、絶縁層133を単層で示したが、本発明はこれに限られるものではない。絶縁層133は、積層構造であってもよい。
<半導体装置の構成例10>
図13B、図17A、及び図17Bに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図13Bは、半導体装置10の一部の構成例を示す平面図である。図17Aは、図13Bに示す一点鎖線A1−A2の断面図であり、図17Bは、図13Bに示す一点鎖線A3−A4の断面図である。
図13B、図17A、及び図17Bに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図13Bは、半導体装置10の一部の構成例を示す平面図である。図17Aは、図13Bに示す一点鎖線A1−A2の断面図であり、図17Bは、図13Bに示す一点鎖線A3−A4の断面図である。
図13B、図17A、及び図17Bに示す半導体装置10は、図7A乃至図7Cに示す半導体装置10と、図13A、図16A、及び図16Bに示す半導体装置10と、を組み合わせた構成を有する。
具体的には、図7A乃至図7Cに示す半導体装置10が有するトランジスタ43、トランジスタ41、及びトランジスタ42の構成に対して、トランジスタ41とトランジスタ42との間に、図13A、図16A、及び図16Bに示す半導体装置10が有する容量51を設けた構成を有する。
図13B、図17A、及び図17Bに示す半導体装置10において、上述の点以外については、図7A乃至図7Cに示す半導体装置10で説明した内容、並びに、図13A、図16A、及び図16Bに示す半導体装置10で説明した内容を参照することができる。
<半導体装置の構成例11>
図13C、図18A、及び図18Bに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図13Cは、半導体装置10の一部の構成例を示す平面図である。図18Aは、図13Cに示す一点鎖線A1−A2の断面図であり、図18Bは、図13Cに示す一点鎖線A3−A4の断面図である。
図13C、図18A、及び図18Bに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図13Cは、半導体装置10の一部の構成例を示す平面図である。図18Aは、図13Cに示す一点鎖線A1−A2の断面図であり、図18Bは、図13Cに示す一点鎖線A3−A4の断面図である。
図13C、図18A、及び図18Bに示す半導体装置10は、図8A乃至図8Cに示す半導体装置10と、図13A、図16A、及び図16Bに示す半導体装置10と、を組み合わせた構成を有する。
具体的には、図8A乃至図8Cに示す半導体装置10が有するトランジスタ43、トランジスタ41、及びトランジスタ42の構成に対して、トランジスタ41とトランジスタ42との間に、図13A、図16A、及び図16Bに示す半導体装置10が有する容量51を設けた構成を有する。
図13C、図18A、及び図18Bに示す半導体装置10において、上述の点以外については、図8A乃至図8Cに示す半導体装置10で説明した内容、並びに、図13A、図16A、及び図16Bに示す半導体装置10で説明した内容を参照することができる。
<半導体装置の構成例12>
図14A、図19A、及び図19Bに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図14Aは、半導体装置10の一部の構成例を示す平面図である。図19Aは、図14Aに示す一点鎖線A1−A2の断面図であり、図19Bは、図14Aに示す一点鎖線A3−A4の断面図である。
図14A、図19A、及び図19Bに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図14Aは、半導体装置10の一部の構成例を示す平面図である。図19Aは、図14Aに示す一点鎖線A1−A2の断面図であり、図19Bは、図14Aに示す一点鎖線A3−A4の断面図である。
図14A、図19A、及び図19Bに示す半導体装置10は、図9A乃至図9Cに示す半導体装置10と、図13A、図16A、及び図16Bに示す半導体装置10と、を組み合わせた構成を有する。
具体的には、図9A乃至図9Cに示す半導体装置10が有するトランジスタ43、トランジスタ41、及びトランジスタ42の構成に対して、トランジスタ41とトランジスタ42との間に、図13A、図16A、及び図16Bに示す半導体装置10が有する容量51を設けた構成を有する。
図14A、図19A、及び図19Bに示す半導体装置10において、上述の点以外については、図9A乃至図9Cに示す半導体装置10で説明した内容、並びに、図13A、図16A、及び図16Bに示す半導体装置10で説明した内容を参照することができる。
<半導体装置の構成例13>
図14B、図20A、及び図20Bに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図14Bは、半導体装置10の一部の構成例を示す平面図である。図20Aは、図14Bに示す一点鎖線A1−A2の断面図であり、図20Bは、図14Bに示す一点鎖線A3−A4の断面図である。
図14B、図20A、及び図20Bに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図14Bは、半導体装置10の一部の構成例を示す平面図である。図20Aは、図14Bに示す一点鎖線A1−A2の断面図であり、図20Bは、図14Bに示す一点鎖線A3−A4の断面図である。
図14B、図20A、及び図20Bに示す半導体装置10は、図10A乃至図10Cに示す半導体装置10と、図13A、図16A、及び図16Bに示す半導体装置10と、を組み合わせた構成を有する。
具体的には、図10A乃至図10Cに示す半導体装置10が有するトランジスタ43、トランジスタ41、及びトランジスタ42の構成に対して、トランジスタ41とトランジスタ42との間に、図13A、図16A、及び図16Bに示す半導体装置10が有する容量51を設けた構成を有する。
図14B、図20A、及び図20Bに示す半導体装置10において、上述の点以外については、図10A乃至図10Cに示す半導体装置10で説明した内容、並びに、図13A、図16A、及び図16Bに示す半導体装置10で説明した内容を参照することができる。
<半導体装置の構成例14>
図14C、図21A、及び図21Bに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図14Cは、半導体装置10の一部の構成例を示す平面図である。図21Aは、図14Cに示す一点鎖線A1−A2の断面図であり、図21Bは、図14Cに示す一点鎖線A3−A4の断面図である。
図14C、図21A、及び図21Bに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図14Cは、半導体装置10の一部の構成例を示す平面図である。図21Aは、図14Cに示す一点鎖線A1−A2の断面図であり、図21Bは、図14Cに示す一点鎖線A3−A4の断面図である。
図14C、図21A、及び図21Bに示す半導体装置10は、図11A乃至図11Cに示す半導体装置10と、図13A、図16A、及び図16Bに示す半導体装置10と、を組み合わせた構成を有する。
具体的には、図11A乃至図11Cに示す半導体装置10が有するトランジスタ43、トランジスタ41、及びトランジスタ42の構成に対して、トランジスタ41とトランジスタ42との間に、図13A、図16A、及び図16Bに示す半導体装置10が有する容量51を設けた構成を有する。
図14C、図21A、及び図21Bに示す半導体装置10において、上述の点以外については、図11A乃至図11Cに示す半導体装置10で説明した内容、並びに、図13A、図16A、及び図16Bに示す半導体装置10で説明した内容を参照することができる。
<半導体装置の構成例15>
図15A、図22A、及び図22Bに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図15Aは、半導体装置10の一部の構成例を示す平面図である。図22Aは、図15Aに示す一点鎖線A1−A2の断面図であり、図22Bは、図15Aに示す一点鎖線A3−A4の断面図である。
図15A、図22A、及び図22Bに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図15Aは、半導体装置10の一部の構成例を示す平面図である。図22Aは、図15Aに示す一点鎖線A1−A2の断面図であり、図22Bは、図15Aに示す一点鎖線A3−A4の断面図である。
図15A、図22A、及び図22Bに示す半導体装置10は、図12A乃至図12Cに示す半導体装置10と、図13A、図16A、及び図16Bに示す半導体装置10と、を組み合わせた構成を有する。
具体的には、図12A乃至図12Cに示す半導体装置10が有するトランジスタ43、トランジスタ41、及びトランジスタ42の構成に対して、トランジスタ41とトランジスタ42との間に、図13A、図16A、及び図16Bに示す半導体装置10が有する容量51を設けた構成を有する。
図15A、図22A、及び図22Bに示す半導体装置10において、上述の点以外については、図12A乃至図12Cに示す半導体装置10で説明した内容、並びに、図13A、図16A、及び図16Bに示す半導体装置10で説明した内容を参照することができる。
<半導体装置の構成例16>
図15B、図23A、及び図23Bに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図15Bは、半導体装置10の一部の構成例を示す平面図である。図23Aは、図15Bに示す一点鎖線A1−A2の断面図であり、図23Bは、図15Bに示す一点鎖線A3−A4の断面図である。
図15B、図23A、及び図23Bに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図15Bは、半導体装置10の一部の構成例を示す平面図である。図23Aは、図15Bに示す一点鎖線A1−A2の断面図であり、図23Bは、図15Bに示す一点鎖線A3−A4の断面図である。
図15B、図23A、及び図23Bに示す半導体装置10は、トランジスタ43と、トランジスタ41と、トランジスタ42と、を有する(3Tr0C型のメモリセル構成)。
図15B、図23A、及び図23Bに示す半導体装置10は、絶縁層101及び導電層111c上に、絶縁層103c_1、導電層115c、絶縁層103a、導電層112a、絶縁層131、及び導電層141がこの順で設けられ、これらの層に、導電層111cに達する開口120が設けられる。開口120側における絶縁層103c_1の側面、導電層115cの側面、及び、絶縁層103aの側面には、絶縁層105cが接して設けられる。導電層141の上面と、開口120内における導電層141の側面、絶縁層131の側面、導電層112aの側面、絶縁層105cの側面、及び、導電層111cの上面と、に接して半導体層113aが設けられる。半導体層113aを覆って、絶縁層105aが設けられる。ここで、半導体層113a及び絶縁層105a上には、開口120の形状を反映した凹部が形成される。当該凹部を埋め込むように、導電層115aが設けられる。
図15B、図23A、及び図23Bに示す半導体装置10では、半導体層113aが、トランジスタ43の半導体層としての機能と、トランジスタ41の半導体層としての機能と、を兼ねる。絶縁層105aが、トランジスタ43のゲート絶縁層としての機能と、トランジスタ41のゲート絶縁層としての機能と、を兼ねる。導電層115aが、トランジスタ43のゲート電極としての機能と、トランジスタ41のゲート電極としての機能と、を兼ねる。導電層112aが、トランジスタ43のソース電極又はドレイン電極の他方としての機能と、トランジスタ41のソース電極又はドレイン電極の一方としての機能と、を兼ねる。導電層141が、トランジスタ41のソース電極又はドレイン電極の他方として機能する。
ここで、図16A及び図16B等に示す半導体装置10においては、導電層141は、容量51の他方の電極としての機能を有する。しかし、図15B、図23A、及び図23Bに示す半導体装置10については、容量51を有していない。このように、容量を有さないメモリセル構成である場合、容量の他方の電極として用いることができる導電層を、トランジスタの導電層の一部として適用してもよい。
なお、トランジスタ43においては、絶縁層105aに加えて、絶縁層105cもゲート絶縁層として機能する。また、導電層115aに加えて、導電層115cもゲート電極として機能する。すなわち、トランジスタ43は2つのゲート電極を有する構成である。このため、ゲート電極を1つだけ有する構成に比べて、半導体層113aにおけるキャリアの制御性を高めることができる。
また、前述したように、半導体層113a、絶縁層105a、及び導電層115a等、多くの層をトランジスタ43と、トランジスタ41と、の間で共用することができる構成であるため、半導体装置の作製工程を簡略化することができる。
<半導体装置の構成例17>
図15C、図24A、及び図24Bに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図15Cは、半導体装置10の一部の構成例を示す平面図である。図24Aは、図15Cに示す一点鎖線A1−A2の断面図であり、図24Bは、図15Cに示す一点鎖線A3−A4の断面図である。
図15C、図24A、及び図24Bに、先に説明した構成とは異なる本発明の一態様の半導体装置10の構成例を示す。図15Cは、半導体装置10の一部の構成例を示す平面図である。図24Aは、図15Cに示す一点鎖線A1−A2の断面図であり、図24Bは、図15Cに示す一点鎖線A3−A4の断面図である。
図15C、図24A、及び図24Bに示す半導体装置10は、トランジスタ41のソース電極又はドレイン電極の他方として機能する導電層112aと、容量51の他方の電極としての機能を有する導電層141と、が電気的に接続している点が、図16A及び図16Bに示す半導体装置10とは異なる。
図15C、図24A、及び図24Bに示す半導体装置10において、トランジスタ41が有する導電層115aの上面、絶縁層105aの最上面、半導体層113aの最上面、導電層112aの上面、絶縁層107aの最上面、及び、絶縁層131の上面は、それぞれ、基板面に対する高さが概略一致している。一方、容量51が有する導電層143の下面、絶縁層135の最下面、及び、導電層141の下面は、それぞれ基板面に対する高さが概略一致している。導電層112aの上面と、導電層141の下面と、は接する領域を有するように設けられる。
図15C、図24A、及び図24Bに示す半導体装置10が上述の構成を有することで、導電層112aと、導電層141と、に同じ大きさの電位を供給することができる。前述したように、導電層112aは配線35として機能し、導電層141は配線36として機能する。よって、半導体装置10を上述の構成とすることで、配線数を削減することができ、作製工程を簡略化することができる。
図15C、図24A、及び図24Bに示す半導体装置10において、上述した相違点以外については、図16A及び図16Bに示す半導体装置10で説明した内容を参照することができる。
<表示装置の構成例>
本発明の一態様は、表示装置にも適用することができる。図25Aは、本発明の一態様の表示装置である、表示装置70の構成例を示すブロック図である。表示装置70は、表示部80と、走査線駆動回路71と、信号線駆動回路73と、電源回路75と、基準電位生成回路77と、を有する。表示部80は、マトリクス状に配列された複数の画素81を有する。なお、電源回路75は、表示装置70の外部に設けられるとしてもよい。
本発明の一態様は、表示装置にも適用することができる。図25Aは、本発明の一態様の表示装置である、表示装置70の構成例を示すブロック図である。表示装置70は、表示部80と、走査線駆動回路71と、信号線駆動回路73と、電源回路75と、基準電位生成回路77と、を有する。表示部80は、マトリクス状に配列された複数の画素81を有する。なお、電源回路75は、表示装置70の外部に設けられるとしてもよい。
走査線駆動回路71は、配線31(配線31a、配線31b、及び配線31c)を介して画素81と電気的に接続される。配線31は、例えば、上記マトリクスの行方向に延伸する。
信号線駆動回路73は、配線33を介して画素81と電気的に接続される。配線33は、例えば、上記マトリクスの列方向に延伸する。
電源回路75は、配線35を介して、画素81と電気的に接続される。配線35は、例えば、上記マトリクスの行方向に延伸する。
基準電位生成回路77は、配線38を介して、画素81と電気的に接続される。配線38は、例えば、上記マトリクスの列方向に延伸する。
画素81は、表示素子(表示デバイスともいう。)を有し、表示素子により画像を表示部80に表示することができる。表示素子として、例えば、発光素子(発光デバイスともいう。)を用いることができ、具体的には、有機EL素子を用いることができる。また、表示素子として、液晶素子(液晶デバイスともいう。)を用いることができる。
走査線駆動回路71は、例えば、画像データを書き込む画素81を、行ごとに選択する機能を有する。走査線駆動回路71は、具体的には、配線31に信号を出力することにより、画像データを書き込む画素81を選択することができる。ここで、走査線駆動回路71は、例えば、1行目の配線31に上記信号を出力した後、2行目の配線31に上記信号を出力し、最終行の配線31まで順に上記信号を出力することにより、全ての画素81を選択することができる。よって、走査線駆動回路71が配線31に出力する信号は走査信号であり、表示装置70に設けられる配線31は走査線ということができる。
信号線駆動回路73は、画像データを生成する機能を有する。画像データは、配線33を介して画素81に供給される。例えば、走査線駆動回路71が選択している行に含まれる全ての画素81に画像データを書き込むことができる。ここで、画像データは、信号(画像信号)として表すことができる。よって、表示装置70に設けられる配線33は、信号線ということができる。
電源回路75は、電源電位を生成し、配線35に供給する機能を有する。電源回路75は、例えば、高電源電位(以下、単に「高電位」、又は「VDD」ともいう。)を生成し、配線35に供給する機能を有する。また、電源回路75は、低電源電位(以下、単に「低電位」、又は「VSS」ともいう。)を生成する機能を有してもよい。前述のように、配線35は電源線として機能する。
基準電位生成回路77は、基準電位を生成し、配線38に供給する機能を有する。配線38の電位が基準電位となることから、配線38は基準電位線ということができる。なお、配線38を介して、各画素の電気特性を画素の外の基準電位生成回路77に読み出してもよい。つまり、基準電位生成回路77は、各画素の電気特性をセンシングする機能を有していてもよい。基準電位生成回路77で、各画素の電気特性を読み取ることによって、各画素内の素子(トランジスタ又は発光素子など)の劣化及びばらつきなどをセンシングしてもよい。そして、読み取った特性を映像信号にフィードバックすることによって、画質の劣化及びばらつきを補正してもよい。
図25Bは、画素81の構成例を示す平面図である。画素81は、複数の副画素83を有することができる。図25Bでは、画素81が副画素83として、副画素83R、副画素83G、及び副画素83Bを有する例を示している。ここで、画素81が表示素子として発光素子を有する場合、例えば、図25Bに示す副画素の上面形状は、発光素子の発光領域の上面形状に相当する。なお、図25Bでは、副画素83R、副画素83G、及び副画素83Bの開口率(サイズ、又は発光領域のサイズともいえる。)を等しく又は概略等しく示すが、本発明の一態様はこれに限られない。副画素83R、副画素83G、及び副画素83Bの開口率は、それぞれ適宜決定することができる。副画素83R、副画素83G、及び副画素83Bの開口率は、それぞれ異なってもよく、2つ以上が等しく又は概略等しくてもよい。
図25Bに示す画素81には、副画素83の配列法として、ストライプ配列が適用されている。なお、副画素83の配列法として、Sストライプ配列、マトリクス配列、デルタ配列、ベイヤー配列、又はペンタイル配列等を適用してもよい。
副画素83R、副画素83G、及び副画素83Bは、それぞれ異なる色の光を呈する。副画素83R、副画素83G、及び副画素83Bとして、赤色(R)、緑色(G)、及び青色(B)の3色の副画素、並びに、黄色(Y)、シアン(C)、及びマゼンタ(M)の3色の副画素等が挙げられる。また、画素81に副画素83を4個以上設けてもよい。例えば、画素81に、R、G、B、及び白色(W)の4色の副画素を設けてもよい。以上、表示装置70は、画素81が異なる色の光を呈する副画素83を複数有することにより、表示部80にフルカラーの画像を表示することができる。なお、画素81に、例えば、R、G、B、及び赤外光(IR)の副画素を設けてもよい。
なお、表示部80には、センサが設けられてもよく、例えば、画素81にセンサを設けてもよい。例えば、表示部80が、指紋センサとしての機能を有してもよい。例えば、表示部80が、光学式、又は超音波式の指紋センサとしての機能を有してもよい。
図25Cは、図25Aに示す画素81が有する副画素83の構成例を示す回路図である。図25Cに示す副画素83は、画素回路90と、発光素子91と、を有する。
画素回路90は、トランジスタ41、トランジスタ42、トランジスタ43、トランジスタ53、容量51、及び容量58を有する。つまり、画素回路90は、4Tr2C型の画素回路である。
画素回路90において、トランジスタ42のソース又はドレインの一方は、配線33と電気的に接続される。トランジスタ42のソース又はドレインの他方は、容量51の一方の電極、及び、トランジスタ41のゲートと電気的に接続される。トランジスタ42のゲートは、配線31aと電気的に接続される。トランジスタ41のソース又はドレインの一方は、トランジスタ43のソース又はドレインの一方と電気的に接続される。トランジスタ43のソース又はドレインの他方は、配線35と電気的に接続される。トランジスタ43のゲートは、配線31cと電気的に接続される。容量58の一方の電極は、トランジスタ41のソース又はドレインの他方、トランジスタ53のソース又はドレインの一方、容量51の他方の電極、及び、発光素子91の一方の電極と電気的に接続される。容量58の他方の電極は、配線35に電気的に接続される。トランジスタ53のソース又はドレインの他方は、配線38と電気的に接続される。トランジスタ53のゲートは、配線31bと電気的に接続される。発光素子91の他方の電極は、配線37と電気的に接続される。
トランジスタ43は、スイッチとしての機能を有し、配線31cの電位に基づいて、配線35と、トランジスタ41のソース又はドレインの一方と、の間の導通状態、又は非導通状態を制御する機能を有する。
トランジスタ43をオン状態とすることで、トランジスタ41のゲート電位に応じた大きさの電流が、例えば、配線35から配線37に向かって流れる。これにより、発光素子91が、トランジスタ41のゲート電位に応じた輝度の光を発する。一方、トランジスタ43をオフ状態とすることで、発光素子91に電流が流れないようにすることができるため、発光素子91が光を発しないようにすることができる。
トランジスタ41、トランジスタ42、及びトランジスタ43として、OSトランジスタを用いることが好ましい。OSトランジスタは、例えば、非晶質シリコンを用いたトランジスタより、電界効果移動度が高い。よって、トランジスタ41、及びトランジスタ42として、OSトランジスタを用いることにより、表示装置70を高速に駆動させることができる。
また、OSトランジスタは、前述のようにオフ電流が著しく小さい。よって、トランジスタ42としてOSトランジスタを用いることにより、容量51に蓄積した電荷を長期間保持することができる。これにより、副画素83に書き込まれた画像データを長期間保持することができるため、リフレッシュ動作(副画素83への画像データの再書き込み)の頻度を少なくすることができる。よって、表示装置70の消費電力を低減することができる。
ここで、発光素子91の発光輝度を高くする場合、発光素子91に流す電流を大きくする必要がある。そのためには、駆動トランジスタであるトランジスタ41のソース−ドレイン間電圧を高くする必要がある。OSトランジスタは、Siトランジスタと比較して、ソース−ドレイン間における耐圧が高いため、OSトランジスタのソース−ドレイン間には高い電圧を印加することができる。したがって、トランジスタ41をOSトランジスタとすることで、発光素子91に流れる電流を大きくし、発光素子91の発光輝度を高くすることができる。
発光素子91として、例えば、OLED(Organic Light Emitting Diode)、又はQLED(Quantum−dot Light Emitting Diode)を用いることが好ましい。発光素子91が有する発光物質として、例えば、蛍光を発する物質(蛍光材料)、燐光を発する物質(燐光材料)、熱活性化遅延蛍光を示す物質(熱活性化遅延蛍光(Thermally Activated Delayed Fluorescence:TADF)材料)、及び無機化合物(例えば、量子ドット材料)が挙げられる。また、発光素子91として、マイクロLED(Light Emitting Diode)等のLEDを用いることもできる。
<半導体装置の構成例18>
以下では、複数のメモリセル21の構成例を説明する。具体的には、4行4列のメモリセル21の構成例を、平面図を用いて説明する。なお、当該平面図では、一部の符号を省略する場合がある。
以下では、複数のメモリセル21の構成例を説明する。具体的には、4行4列のメモリセル21の構成例を、平面図を用いて説明する。なお、当該平面図では、一部の符号を省略する場合がある。
図26Aは、図4Aに示すメモリセル21がマトリクス状に配列される構成例を示す平面図である。図26Bは、図26Aに示す構成から、トランジスタ42、及びトランジスタ43を省略した平面図である。
図26A及び図26Bに示すように、配線33Rとして機能する導電層111c、及び配線35として機能する導電層112aは、いずれもY方向に延伸する領域を有し、Y方向に配列されるメモリセル21により共有される。つまり、同一列のメモリセル21は、同一の導電層111c、及び導電層112aをそれぞれ共有する。これにより、メモリセル21に保持されているデータの読み出し時において、電源線として機能する1本の配線35に、読み出しビット線として機能する複数の配線33Rから電流が流れることを防止することができる。これにより、配線35に流れる電流を少なくすることができる。ここで、オームの法則より、配線の電圧降下ΔVは、配線抵抗Rと、電流Iと、の積(ΔV=R×I)となる。よって、配線35に流れる電流を少なくすることにより、特に、例えば、図1Aに示す電源回路15からの配線距離が長いメモリセル21において、電源電位として供給される電位が低下することを抑制することができる。これにより、例えば、メモリセル21に保持されているデータが正しく読み出されなくなることを抑制することができる。したがって、読み出し精度が高いメモリセル、及び半導体装置を提供することができる。
なお、図26Aに示す例では、配線31Wとして機能する導電層115bは、いずれもX方向に延伸する領域を有し、X方向に配列されるメモリセル21により共有される。つまり、同一行のメモリセル21は、同一の導電層115bを共有する。また、配線33Wとして機能する導電層112bは、Y方向に延伸する領域を有し、Y方向に配列されるメモリセル21により共有される。つまり、同一列のメモリセル21は、同一の導電層112bを共有する。
図27及び図28には、図26Aに平面図を示す4行4列のメモリセル21の断面図を示す。図27は、XZ面における断面図であり、図28は、YZ面における断面図である。図26Aの平面図、並びに、図27及び図28の断面図に示すように、本発明の一態様の半導体装置は、それぞれ、ソース電極と、ドレイン電極と、が基板面に対して異なる高さに設けられた3つのトランジスタが積層された構成のメモリセル21を、XY面内に高密度に配置させた構成とすることができる。そのため、個々のメモリセルの平面視における占有面積を小さくすることができるだけでなく、複数のメモリセルを高集積化させた半導体装置を実現することができる。
なお、図57等で後述するように、本発明の一態様の半導体装置は、メモリセル21をXY面内だけでなく、Z方向に積層させた構成としてもよい。当該構成とすることにより、半導体層装置のさらなる高集積化を図ることができる。
図29A及び図29Bは、それぞれ図26A及び図26Bに示す構成の変形例であり、配線35として機能する導電層112aを、隣接する2列のメモリセル21で共有する例を示している。複数列のメモリセル21が導電層112aを共有することにより、メモリセル21を高密度に配置することができる。
図30A及び図30Bは、それぞれ、図26A及び図26Bに示す構成の変形例であり、電源線である配線35として機能する導電層112aが、X方向に延伸する領域、及びY方向に延伸する領域を有する。そして、導電層112aは、X方向に延伸する領域と、Y方向に延伸する領域と、が交差する領域に、開口121aを有する。導電層112aをこのような形状とすることにより、例えば、図26A及び図26Bに示す構成より導電層112aの配線抵抗を小さくすることができる。一方、図30A及び図30Bに示す例では、例えば、全てのメモリセル21が有する導電層112aが互いに電気的に接続される。よって、メモリセル21に保持されているデータの読み出し時において、例えば、全ての配線33Rから1つの導電層112aに電流が流れる。なお、図30Bに示す例では、導電層112aは、4個のメモリセル21に囲まれた開口122を有する。
図31A及び図31Bは、それぞれ、図30A及び図30Bに示す構成の変形例であり、導電層112aが開口122を有さない例を示している。図31A及び図31Bに示す例では、メモリセル21がマトリクス状に配列される記憶部において、導電層112aの形状を四角形とし、四角形の導電層112aに開口121aが設けられる構成とすることができる。
図32A及び図32Bは、それぞれ、図26A及び図26Bに示す構成の変形例であり、配線35として機能する導電層112aが、X方向に延伸する領域を有し、X方向に配列されるメモリセル21により共有される例を示している。つまり、図32A及び図32Bに示す例では、同一行のメモリセル21が、同一の導電層112aを共有する。
図33A及び図33Bは、それぞれ、図32A及び図32Bに示す構成の変形例であり、導電層112aを、隣接する2行のメモリセル21で共有する例を示している。複数行のメモリセル21が導電層112aを共有することにより、メモリセル21を高密度に配置することができる。
<半導体装置の構成材料>
以下では、半導体装置に用いることができる構成材料について説明する。
以下では、半導体装置に用いることができる構成材料について説明する。
[基板]
トランジスタ41、トランジスタ42、トランジスタ43、及び容量51を形成する基板としては、例えば、絶縁体基板、半導体基板、又は導電体基板を用いることができる。絶縁体基板としては、例えば、ガラス基板、石英基板、サファイア基板、安定化ジルコニア基板(例えば、イットリア安定化ジルコニア基板)、及び樹脂基板等がある。また、半導体基板としては、例えば、シリコン、ゲルマニウムを材料とした半導体基板、又は炭化シリコン、シリコンゲルマニウム、ヒ化ガリウム、リン化インジウム、酸化亜鉛、酸化ガリウムからなる化合物半導体基板等がある。さらには、前述の半導体基板内部に絶縁体領域を有する半導体基板、例えば、SOI(Silicon On Insulator)基板がある。導電体基板としては、黒鉛基板、金属基板、合金基板、及び導電性樹脂基板等がある。又は、金属の窒化物を有する基板、金属の酸化物を有する基板等がある。さらには、絶縁体基板に導電体又は半導体が設けられた基板、半導体基板に導電体又は絶縁体が設けられた基板、導電体基板に半導体又は絶縁体が設けられた基板等がある。又は、これらの基板に素子が設けられたものを用いてもよい。
トランジスタ41、トランジスタ42、トランジスタ43、及び容量51を形成する基板としては、例えば、絶縁体基板、半導体基板、又は導電体基板を用いることができる。絶縁体基板としては、例えば、ガラス基板、石英基板、サファイア基板、安定化ジルコニア基板(例えば、イットリア安定化ジルコニア基板)、及び樹脂基板等がある。また、半導体基板としては、例えば、シリコン、ゲルマニウムを材料とした半導体基板、又は炭化シリコン、シリコンゲルマニウム、ヒ化ガリウム、リン化インジウム、酸化亜鉛、酸化ガリウムからなる化合物半導体基板等がある。さらには、前述の半導体基板内部に絶縁体領域を有する半導体基板、例えば、SOI(Silicon On Insulator)基板がある。導電体基板としては、黒鉛基板、金属基板、合金基板、及び導電性樹脂基板等がある。又は、金属の窒化物を有する基板、金属の酸化物を有する基板等がある。さらには、絶縁体基板に導電体又は半導体が設けられた基板、半導体基板に導電体又は絶縁体が設けられた基板、導電体基板に半導体又は絶縁体が設けられた基板等がある。又は、これらの基板に素子が設けられたものを用いてもよい。
[絶縁体]
絶縁体としては、絶縁性を有する酸化物、窒化物、酸化窒化物、窒化酸化物、金属酸化物、金属酸化窒化物、及び金属窒化酸化物等がある。
絶縁体としては、絶縁性を有する酸化物、窒化物、酸化窒化物、窒化酸化物、金属酸化物、金属酸化窒化物、及び金属窒化酸化物等がある。
例えば、トランジスタの微細化、及び高集積化が進むと、ゲート絶縁層の薄膜化により、リーク電流等の問題が生じる場合がある。ゲート絶縁層として機能する絶縁体に、high−k材料を用いることで物理膜厚を保ちながら、トランジスタ動作時の低電圧化が可能となる。また、ゲート絶縁層として機能する絶縁体の等価酸化膜厚(EOT)の薄膜化が可能となる。一方、層間絶縁層として機能する絶縁体には、比誘電率が低い材料を用いることで、配線間に生じる寄生容量を低減することができる。したがって、絶縁体の機能に応じて、材料を選択するとよい。なお、比誘電率が低い材料は、絶縁耐力が大きい材料でもある。
比誘電率が高い(high−k)材料としては、例えば、酸化アルミニウム、酸化ガリウム、酸化ハフニウム、酸化タンタル、酸化ジルコニウム、ハフニウムジルコニウム酸化物、アルミニウム及びハフニウムを有する酸化物、アルミニウム及びハフニウムを有する酸化窒化物、シリコン及びハフニウムを有する酸化物、シリコン及びハフニウムを有する酸化窒化物、並びに、シリコン及びハフニウムを有する窒化物等が挙げられる。
比誘電率が低い材料としては、例えば、酸化シリコン、酸化窒化シリコン、及び窒化酸化シリコン等の無機絶縁材料、ポリエステル、ポリオレフィン、ポリアミド(ナイロン、アラミド等)、ポリイミド、ポリカーボネート、及びアクリル等の樹脂が挙げられる。また、比誘電率が低い他の無機絶縁材料として、例えば、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、並びに、炭素及び窒素を添加した酸化シリコン等が挙げられる。また、例えば、空孔を有する酸化シリコンが挙げられる。なお、これらの酸化シリコンは、窒素を含んでもよい。また、酸化シリコンは、例えば、テトラエトキシシラン(TEOS)等の有機シランを用いて形成してもよい。
また、金属酸化物を用いたトランジスタは、不純物及び酸素の透過を抑制する機能を有する絶縁体で囲うことによって、トランジスタの電気特性を安定にすることができる。不純物及び酸素の透過を抑制する機能を有する絶縁体としては、例えば、ホウ素、炭素、窒素、酸素、フッ素、マグネシウム、アルミニウム、シリコン、リン、塩素、アルゴン、ガリウム、ゲルマニウム、イットリウム、ジルコニウム、ランタン、ネオジム、ハフニウム、又はタンタルを含む絶縁体を、単層で、又は積層で用いることができる。具体的には、不純物及び酸素の透過を抑制する機能を有する絶縁体として、酸化アルミニウム、酸化マグネシウム、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウム、酸化タンタル等の金属酸化物、窒化アルミニウム、窒化酸化シリコン、窒化シリコン等の金属窒化物を用いることができる。
また、ゲート絶縁層等の、半導体層と接する絶縁体、又は半導体層の近傍に設ける絶縁体は、過剰酸素を含む領域を有する絶縁体であることが好ましい。例えば、過剰酸素を含む領域を有する絶縁体を半導体層と接する、又は半導体層の近傍に設ける構造とすることで、半導体層が有する酸素欠損を低減することができる。過剰酸素を含む領域を形成しやすい絶縁体として、酸化シリコン、酸化窒化シリコン、又は空孔を有する酸化シリコン等が挙げられる。
また、酸素に対するバリア性を有する絶縁体としては、アルミニウム及びハフニウムの一方又は両方を含む酸化物、ハフニウム及びシリコンを含む酸化物(ハフニウムシリケート)、酸化マグネシウム、又は酸化ガリウム、ガリウム亜鉛酸化物、インジウムガリウム亜鉛酸化物、窒化シリコン、並びに、窒化酸化シリコン等が挙げられる。また、アルミニウム及びハフニウムの一方又は両方を含む酸化物として、酸化アルミニウム、酸化ハフニウム、アルミニウム及ハフニウムを含む酸化物(ハフニウムアルミネート)、等が挙げられる。
また、水素に対するバリア性を有する絶縁体としては、酸化アルミニウム、酸化マグネシウム、酸化ハフニウム、酸化ガリウム、インジウムガリウム亜鉛酸化物、窒化シリコン又は窒化酸化シリコン等が挙げられる。
酸素に対するバリア性を有する絶縁体、及び水素に対するバリア性を有する絶縁体は、酸素及び水素の一方又は両方に対するバリア性を有する絶縁体といえる。
また、水素を捕獲する又は固着する機能を有する絶縁体として、マグネシウムを含む酸化物、又はアルミニウム及びハフニウムの一方又は両方を含む酸化物が挙げられる。また、これらの酸化物は、アモルファス構造を有することがより好ましい。アモルファス構造を有する酸化物では、酸素原子がダングリングボンドを有しており、当該ダングリングボンドで水素を捕獲する又は固着する性質を有する場合がある。なお、これらの金属酸化物は、アモルファス構造であることが好ましいが、一部に結晶領域が形成されてもよい。
なお、本明細書等において、バリア絶縁膜とは、バリア性を有する絶縁膜のことを指す。また、バリア性とは、対応する物質が拡散し難い性質(対応する物質が透過し難い性質、対応する物質の透過性が低い性質、又は、対応する物質の拡散を抑制する機能ともいう。)とする。なお、対応する物質を捕獲する又は固着する(ゲッタリングともいう。)機能を、バリア性と言い換えることができる。なお、対応する物質として記載される場合の水素は、例えば、水素原子、水素分子、並びに、水分子及びOH−等の水素と結合した物質等の少なくとも一を指す。また、対応する物質として記載される場合の不純物は、特段の明示が無い限り、チャネル形成領域又は半導体層における不純物を指し、例えば、水素原子、水素分子、水分子、窒素原子、窒素分子、酸化窒素分子(N2O、NO、NO2等)、銅原子等の少なくとも一を指す。また、対応する物質として記載される場合の酸素は、例えば、酸素原子、及び酸素分子等のうち少なくとも一を指す。具体的には、酸素に対するバリア性とは、酸素原子、及び酸素分子等のうち少なくとも一が拡散し難い性質を指す。
[導電体]
導電体としては、アルミニウム、クロム、銅、銀、金、白金、タンタル、ニッケル、チタン、モリブデン、タングステン、ハフニウム、バナジウム、ニオブ、マンガン、マグネシウム、ジルコニウム、ベリリウム、インジウム、ルテニウム、イリジウム、ストロンチウム、及びランタン等から選ばれた金属元素、又は前述した金属元素を成分とする合金か、前述した金属元素を組み合わせた合金等を用いることが好ましい。前述した金属元素を成分とする合金として、当該合金の窒化物、又は当該合金の酸化物を用いてもよい。例えば、窒化タンタル、窒化チタン、タングステン、チタンとアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、又はランタンとニッケルを含む酸化物等を用いることが好ましい。また、リン等の不純物元素を含有させた多結晶シリコンに代表される、電気伝導度が高い半導体、又はニッケルシリサイド等のシリサイドを用いてもよい。
導電体としては、アルミニウム、クロム、銅、銀、金、白金、タンタル、ニッケル、チタン、モリブデン、タングステン、ハフニウム、バナジウム、ニオブ、マンガン、マグネシウム、ジルコニウム、ベリリウム、インジウム、ルテニウム、イリジウム、ストロンチウム、及びランタン等から選ばれた金属元素、又は前述した金属元素を成分とする合金か、前述した金属元素を組み合わせた合金等を用いることが好ましい。前述した金属元素を成分とする合金として、当該合金の窒化物、又は当該合金の酸化物を用いてもよい。例えば、窒化タンタル、窒化チタン、タングステン、チタンとアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、又はランタンとニッケルを含む酸化物等を用いることが好ましい。また、リン等の不純物元素を含有させた多結晶シリコンに代表される、電気伝導度が高い半導体、又はニッケルシリサイド等のシリサイドを用いてもよい。
また、タンタルを含む窒化物、チタンを含む窒化物、モリブデンを含む窒化物、タングステンを含む窒化物、ルテニウムを含む窒化物、タンタル及びアルミニウムを含む窒化物、又はチタン及びアルミニウムを含む窒化物等の窒素を含む導電性材料、酸化ルテニウム、ストロンチウム及びルテニウムを含む酸化物、又はランタン及びニッケルを含む酸化物等の酸素を含む導電性材料、チタン、タンタル、又はルテニウム等の金属元素を含む材料は、酸化しにくい導電性材料、酸素の拡散を抑制する機能を有する導電性材料、又は、酸素を吸収しても導電性を維持する材料であるため、好ましい。なお、酸素を含む導電性材料として、酸化タングステンを含むインジウム酸化物、酸化チタンを含むインジウム酸化物、インジウムスズ酸化物、酸化チタンを含むインジウムスズ酸化物、シリコンを添加したインジウムスズ酸化物、インジウム亜鉛酸化物、及び、酸化タングステンを含むインジウム亜鉛酸化物等が挙げられる。本明細書等では、酸素を含む導電性材料を、酸化物導電体ということがある。
また、タングステン、銅、又はアルミニウムを主成分とする導電性材料は、導電性が高いため、好ましい。
また、上記の材料で形成される導電体を複数積層して用いてもよい。例えば、前述した金属元素を含む材料と、酸素を含む導電性材料と、を組み合わせた積層構造としてもよい。また、前述した金属元素を含む材料と、窒素を含む導電性材料と、を組み合わせた積層構造としてもよい。また、前述した金属元素を含む材料と、酸素を含む導電性材料と、窒素を含む導電性材料と、を組み合わせた積層構造としてもよい。
なお、トランジスタのチャネル形成領域に金属酸化物を用いる場合において、ゲート電極として機能する導電体には、前述した金属元素を含む材料と、酸素を含む導電性材料と、を組み合わせた積層構造を用いることが好ましい。この場合は、酸素を含む導電性材料をチャネル形成領域側に設けるとよい。酸素を含む導電性材料をチャネル形成領域側に設けることで、当該導電性材料から脱離した酸素がチャネル形成領域に供給されやすくなる。
特に、ゲート電極として機能する導電体として、チャネルが形成される金属酸化物に含まれる金属元素及び酸素を含む導電性材料を用いることが好ましい。また、前述した金属元素及び窒素を含む導電性材料を用いてもよい。例えば、窒化チタン、又は窒化タンタル等の窒素を含む導電性材料を用いてもよい。また、インジウムスズ酸化物、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウムスズ酸化物、インジウム亜鉛酸化物、及び、シリコンを添加したインジウムスズ酸化物のうち一つ又は複数を用いてもよい。また、窒素を含むインジウムガリウム亜鉛酸化物を用いてもよい。このような材料を用いることで、チャネルが形成される金属酸化物に含まれる水素を捕獲することができる場合がある。又は、外方の絶縁体等から混入する水素を捕獲することができる場合がある。
[金属酸化物]
金属酸化物は、格子欠陥を有する場合がある。格子欠陥として、原子空孔及び異種原子等の点欠陥、転位等の線欠陥、結晶粒界等の面欠陥、並びに空隙等の体積欠陥が挙げられる。また、格子欠陥の生成の要因としては、構成元素の原子数の比率のずれ(構成原子の過不足)、及び不純物等が挙げられる。
金属酸化物は、格子欠陥を有する場合がある。格子欠陥として、原子空孔及び異種原子等の点欠陥、転位等の線欠陥、結晶粒界等の面欠陥、並びに空隙等の体積欠陥が挙げられる。また、格子欠陥の生成の要因としては、構成元素の原子数の比率のずれ(構成原子の過不足)、及び不純物等が挙げられる。
金属酸化物をトランジスタの半導体層に用いる場合、金属酸化物中の格子欠陥は、キャリアの生成又は捕獲等を引き起こす要因となり得る。よって、格子欠陥が多い金属酸化物をトランジスタの半導体層に用いると、当該トランジスタの電気特性が不安定となる恐れがある。よって、トランジスタの半導体層に用いる金属酸化物は、格子欠陥が少ないことが好ましい。
金属酸化物を半導体層に用いたトランジスタは、特に、チャネル形成領域における金属酸化物中に酸素欠損(VO)及び不純物が存在すると、電気特性が変動しやすく、信頼性が悪くなる場合がある。また、酸素欠損近傍の水素が、VOHを形成し、キャリアとなる電子を生成する場合がある。このため、チャネル形成領域における金属酸化物中に酸素欠損が含まれていると、トランジスタはノーマリーオン特性(ゲート電極に電圧を印加しなくてもチャネルが存在し、トランジスタに電流が流れる特性)となりやすい。したがって、チャネル形成領域における金属酸化物中では、酸素欠損及び不純物はできる限り低減されていることが好ましい。言い換えると、チャネル形成領域における金属酸化物中は、キャリア濃度が低減され、i型化(真性化)又は実質的にi型化されていることが好ましい。
金属酸化物中に存在しやすい格子欠陥の種類、及び格子欠陥の存在量は、金属酸化物の構造又は金属酸化物の成膜方法等によって異なる。
金属酸化物の構造は、単結晶構造と、それ以外の構造(非単結晶の構造)と、に分けられる。非単結晶の構造としては、例えば、CAAC構造、多結晶(polycrystalline)構造、nc構造、擬似非晶質(a−like:amorphous−like)構造、及び非晶質構造等がある。a−like構造は、nc構造と非晶質構造の間の構造を有する。
また、a−like構造を有する金属酸化物、及び非晶質構造を有する金属酸化物は、鬆又は低密度領域を有する。すなわち、a−like構造を有する金属酸化物、及び非晶質構造を有する金属酸化物は、nc構造を有する金属酸化物及びCAAC構造を有する金属酸化物と比べて、結晶性が低い。また、a−like構造を有する金属酸化物は、nc構造を有する金属酸化物及びCAAC構造を有する金属酸化物と比べて、金属酸化物中の水素濃度が高い。よって、a−like構造を有する金属酸化物、及び非晶質構造を有する金属酸化物では、格子欠陥が生成されやすい。
よって、トランジスタの半導体層には、結晶性の高い金属酸化物を用いることが好ましい。例えば、CAAC構造を有する金属酸化物、又は単結晶構造の金属酸化物を用いることが好ましい。当該金属酸化物をトランジスタの半導体層に用いることで、良好な電気特性を有するトランジスタを実現することができる。また、信頼性の高いトランジスタを実現することができる。
また、トランジスタのチャネル形成領域には、当該トランジスタのオン電流が大きくなる金属酸化物を用いることが好ましい。当該トランジスタのオン電流を大きくするには、当該トランジスタに用いる金属酸化物の移動度を高くするとよい。金属酸化物の移動度を高くするには、キャリア(nチャネル型トランジスタの場合は、電子)の伝送を向上させる、又は、キャリアの伝送に寄与する散乱因子を低減する必要がある。なお、キャリアは、チャネル形成領域を介して、ソースからドレインに流れる。よって、キャリアがチャネル長方向に流れやすいチャネル形成領域を設けることで、トランジスタのオン電流を大きくすることができる。
ここで、チャネル形成領域を含む金属酸化物に、結晶性の高い金属酸化物を用いることが好ましい。さらに、当該結晶は、複数の層(例えば、第1の層と、第2の層と、第3の層)が積層された結晶構造を有することが好ましい。つまり、当該結晶は、層状の結晶構造(層状結晶、層状構造ともいう。)を有する。このとき、当該結晶のc軸の向きは、複数の層が積層される方向となる。当該結晶を有する金属酸化物には、例えば、単結晶酸化物半導体、及びCAAC−OS等が含まれる。
また、上記結晶のc軸は、金属酸化物の被形成面又は膜表面に対する法線方向に配向することが好ましい。これにより、複数の層は、金属酸化物の被形成面又は膜表面に対して、平行又は概略平行に配置される。つまり、複数の層は、チャネル長方向に広がる。
例えば、上記のような3層の層状の結晶構造は、以下のような構造になる。第1の層は、当該第1の層が有する金属が中心に存在する酸素の八面体形の、原子の配位構造を有する。また、第2の層は、当該第2の層が有する金属が中心に存在する酸素の三方両錐形又は四面体形の、原子の配位構造を有する。また、第3の層は、当該第3の層が有する金属が中心に存在する酸素の三方両錐形又は四面体形の、原子の配位構造を有する。
上記結晶の結晶構造として、例えば、YbFe2O4型構造、Yb2Fe3O7型構造、及びこれらの変形型構造等がある。
さらに、第1の層乃至第3の層のそれぞれは、一の金属元素、又は、価数が同じである複数の金属元素と、酸素とで構成されることが好ましい。なお、第1の層を構成する一又は複数の金属元素の価数と、第2の層を構成する一又は複数の金属元素の価数と、は同じであることが好ましい。また、第1の層と、第2の層とは、同じ金属元素を有してもよい。また、第1の層を構成する一又は複数の金属元素の価数と、第3の層を構成する一又は複数の金属元素の価数と、は異なることが好ましい。
上記構成にすることで、金属酸化物の結晶性が向上し、当該金属酸化物の移動度を高くすることができる。よって、当該金属酸化物をトランジスタのチャネル形成領域に用いることで、トランジスタのオン電流が大きくなり、当該トランジスタの電気特性を向上させることができる。
本発明の一態様の金属酸化物として、例えば、インジウム酸化物、ガリウム酸化物、及び亜鉛酸化物が挙げられる。本発明の一態様の金属酸化物は、少なくともインジウム(In)又は亜鉛(Zn)を含むことが好ましい。また、金属酸化物は、インジウムと、元素Mと、亜鉛と、の中から選ばれる二又は三を有することが好ましい。なお、元素Mは、酸素との結合エネルギーが高い金属元素又は半金属元素であり、例えば、酸素との結合エネルギーがインジウムよりも高い金属元素又は半金属元素である。元素Mとして、具体的には、アルミニウム、ガリウム、スズ、イットリウム、チタン、バナジウム、クロム、マンガン、鉄、コバルト、ニッケル、ジルコニウム、モリブデン、ハフニウム、タンタル、タングステン、ランタン、セリウム、ネオジム、マグネシウム、カルシウム、ストロンチウム、バリウム、ホウ素、シリコン、ゲルマニウム、及びアンチモン等が挙げられる。金属酸化物が有する元素Mは、上記元素のいずれか一種又は複数種であることが好ましく、アルミニウム、ガリウム、スズ、及びイットリウムから選ばれた一種又は複数種であることがより好ましく、ガリウムがさらに好ましい。金属酸化物が有する元素Mがガリウムである場合、本発明の一態様の金属酸化物は、インジウム、ガリウム、及び亜鉛の中から選ばれるいずれか一又は複数を有することが好ましい。なお、本明細書等において、金属元素と半金属元素をまとめて「金属元素」ということがあり、本明細書等に記載の「金属元素」には半金属元素が含まれることがある。
本発明の一態様の金属酸化物として、例えば、インジウム亜鉛酸化物(In−Zn酸化物)、インジウムスズ酸化物(In−Sn酸化物)、インジウムチタン酸化物(In−Ti酸化物)、インジウムガリウム酸化物(In−Ga酸化物)、インジウムガリウムアルミニウム酸化物(In−Ga−Al酸化物)、インジウムガリウムスズ酸化物(In−Ga−Sn酸化物)、ガリウム亜鉛酸化物(Ga−Zn酸化物、GZOとも記す。)、アルミニウム亜鉛酸化物(Al−Zn酸化物、AZOとも記す。)、インジウムアルミニウム亜鉛酸化物(In−Al−Zn酸化物、IAZOとも記す。)、インジウムスズ亜鉛酸化物(In−Sn−Zn酸化物)、インジウムチタン亜鉛酸化物(In−Ti−Zn酸化物)、インジウムガリウム亜鉛酸化物(In−Ga−Zn酸化物、IGZOとも記す。)、インジウムガリウムスズ亜鉛酸化物(In−Ga−Sn−Zn酸化物、IGZTOとも記す。)、インジウムガリウムアルミニウム亜鉛酸化物(In−Ga−Al−Zn酸化物、IGAZO又はIAGZOとも記す。)等を用いることができる。又は、シリコンを含むインジウムスズ酸化物、ガリウムスズ酸化物(Ga−Sn酸化物)、アルミニウムスズ酸化物(Al−Sn酸化物)等が挙げられる。
金属酸化物に含まれる全ての金属元素の原子数の和に対するインジウムの原子数の割合を高くすることにより、トランジスタの電界効果移動度を高めることができる。
なお、金属酸化物は、インジウムに代えて、周期の数が大きい金属元素の一種又は複数種を有してもよい。又は、金属酸化物は、インジウムに加えて、周期の数が大きい金属元素の一種又は複数種を有してもよい。金属元素の軌道の重なりが大きいほど、金属酸化物におけるキャリア伝導は大きくなる傾向がある。よって、周期の数が大きい金属元素を含むことで、トランジスタの電界効果移動度を高めることができる場合がある。周期の数が大きい金属元素として、第5周期に属する金属元素、及び第6周期に属する金属元素等が挙げられる。当該金属元素として、具体的には、イットリウム、ジルコニウム、銀、カドミウム、スズ、アンチモン、バリウム、鉛、ビスマス、ランタン、セリウム、プラセオジム、ネオジム、プロメチウム、サマリウム、及びユウロピウム等が挙げられる。なお、ランタン、セリウム、プラセオジム、ネオジム、プロメチウム、サマリウム、及びユウロピウムは、軽希土類元素と呼ばれる。
また、金属酸化物は、非金属元素の一種又は複数種を有してもよい。金属酸化物が非金属元素を有することで、トランジスタの電界効果移動度を高めることができる場合がある。非金属元素として、例えば、炭素、窒素、リン、硫黄、セレン、フッ素、塩素、臭素、及び水素等が挙げられる。
また、金属酸化物に含まれる全ての金属元素の原子数の和に対する亜鉛の原子数の割合を高くすることにより、結晶性の高い金属酸化物となり、金属酸化物中の不純物の拡散を抑制することができる。したがって、トランジスタの電気特性の変動が抑制され、信頼性を高めることができる。
また、金属酸化物に含まれる全ての金属元素の原子数の和に対する元素Mの原子数の割合を高くすることにより、金属酸化物に酸素欠損が形成されることを抑制することができる。したがって、酸素欠損に起因するキャリア生成が抑制され、オフ電流の小さいトランジスタとすることができる。また、トランジスタの電気特性の変動が抑制され、信頼性を高めることができる。
また、金属酸化物に含まれる全ての金属元素の原子数の和に対するInの原子数の割合を高くすることにより、トランジスタは大きいオン電流、及び高い周波数特性を得ることができる。
本実施の形態では、金属酸化物として、In−Ga−Zn酸化物を例に挙げて説明する場合がある。
上記の層状の結晶構造を有する金属酸化物を形成するためには、一層ずつ原子を堆積することが好ましい。ALD法を用いると、上記の層状の結晶構造を有する金属酸化物を形成することが容易である。
ALD法としては、プリカーサ及びリアクタントの反応を熱エネルギーのみで行う熱ALD(Thermal ALD)法、及び、プラズマ励起されたリアクタントを用いるプラズマALD(PEALD:Plasma Enhanced ALD)法等が挙げられる。
ALD法は、一層ずつ原子を堆積することができるため、極薄の成膜が可能、アスペクト比の高い構造への成膜が可能、ピンホール等の欠陥の少ない成膜が可能、被覆性に優れた成膜が可能、及び低温での成膜が可能、等の効果がある。また、PEALD法は、プラズマを利用することで、より低温での成膜が可能となり好ましい場合がある。なお、ALD法で用いるプリカーサには炭素又は塩素等の元素を含むものがある。このため、ALD法により設けられた膜は、他の成膜法により設けられた膜と比較して、炭素又は塩素等の元素を多く含む場合がある。なお、これらの元素の定量は、XPS又はSIMSを用いて行うことができる。
金属酸化物の成膜方法としてALD法を用いる際、成膜時の基板温度が高い条件の採用、及び、不純物除去処理の実施の一方又は双方を適用することで、これらを適用せずにALD法を用いる場合に比べて、膜中に含まれる炭素及び塩素の量を少なくすることができる。
例えば、金属酸化物の成膜中に、間欠的に、酸素を含む雰囲気下で、不純物除去処理を行うことが好ましい。また、金属酸化物の成膜後に、酸素を含む雰囲気下で、不純物除去処理を行うことが好ましい。金属酸化物の成膜中及び成膜後の一方又は双方で、不純物除去処理を行うことで、膜中の不純物を除去することができる。これにより、プリカーサ等の原料に含まれる不純物(水素、炭素、及び、窒素等)が金属酸化物中に残存することを抑制することができる。したがって、金属酸化物中の不純物濃度を低減することができる。また、金属酸化物の結晶性を高めることができる。
不純物除去処理としては、例えば、プラズマ処理、マイクロ波処理、及び、加熱処理が挙げられる。
プラズマ処理又はマイクロ波処理を行う際は、それぞれ、基板の温度を、室温(例えば、25℃)以上500℃以下、100℃以上500℃以下、200℃以上500℃以下、300℃以上500℃以下、400℃以上500℃以下、又は400℃以上450℃以下とすることが好ましい。また、加熱処理の温度は、100℃以上450℃以下、200℃以上450℃以下、300℃以上450℃以下、又は400℃以上450℃以下とすることが好ましい。
不純物除去処理を行う際の温度は、特に、トランジスタ又は半導体装置の作製工程における最高温度以下の温度とすることで、生産性を低下させることなく、金属酸化物中の不純物の含有量を低減することができ、好ましい。例えば、本発明の一態様の半導体装置の作製における最高温度を500℃以下、好ましくは450℃以下とすることで、半導体装置の生産性を高めることができる。
ここで、マイクロ波処理とは、例えば、マイクロ波を用いて高密度プラズマを発生させる電源を有する装置を用いた処理のことを指す。また、本明細書等において、マイクロ波とは、300MHz以上300GHz以下の周波数を有する電磁波を指すものとする。
マイクロ波処理では、例えば、マイクロ波を用いた高密度プラズマを発生させる電源を有する、マイクロ波処理装置を用いることが好ましい。ここで、マイクロ波処理装置の周波数は、300MHz以上300GHz以下が好ましく、2.4GHz以上2.5GHz以下がより好ましく、例えば、2.45GHzにできる。高密度プラズマを用いることにより、高密度の酸素ラジカルを生成することができる。また、マイクロ波処理装置のマイクロ波を印加する電源の電力は、1000W以上10000W以下が好ましく、2000W以上5000W以下が好ましい。また、マイクロ波処理装置は基板側にRFを印加する電源を有してもよい。また、基板側にRFを印加することで、高密度プラズマによって生成された酸素イオンを、効率よく膜中に導くことができる。
マイクロ波処理は、減圧下で行うことが好ましく、圧力は、10Pa以上1000Pa以下が好ましく、300Pa以上700Pa以下がより好ましい。また、処理温度は、室温(25℃)以上750℃以下が好ましく、300℃以上500℃以下がより好ましく、400℃以上450℃以下がさらに好ましい。
また、マイクロ波処理又はプラズマ処理を行った後に、外気に曝すことなく、連続して加熱処理を行ってもよい。加熱処理の温度は、例えば、100℃以上750℃以下が好ましく、300℃以上500℃以下がより好ましく、400℃以上450℃以下がさらに好ましい。
マイクロ波処理は、例えば、酸素ガスとアルゴンガスを用いて行うことができる。ここで、酸素流量比(O2/(O2+Ar))は、0%より大きく、100%以下とする。好ましくは、酸素流量比(O2/(O2+Ar))を、0%より大きく、50%以下とする。より好ましくは、酸素流量比(O2/(O2+Ar))を、10%以上、40%以下とする。さらに好ましくは、酸素流量比(O2/(O2+Ar))を、10%以上、30%以下とする。
また、加熱処理は、窒素ガス若しくは不活性ガスの雰囲気、又は酸化性ガスを10ppm以上、1%以上、若しくは10%以上含む雰囲気で行う。例えば、窒素ガスと酸素ガスの混合雰囲気で加熱処理をする場合、酸素ガスを20%程度にすることが好ましい。また、加熱処理は減圧状態で行ってもよい。又は、窒素ガス若しくは不活性ガスの雰囲気で加熱処理した後に、脱離した酸素を補うために酸化性ガスを10ppm以上、1%以上、又は10%以上含む雰囲気で加熱処理を行ってもよい。また、加熱処理は、超乾燥空気(水の含有量が20ppm以下、好ましくは1ppm以下、さらに好ましくは10ppb以下の空気)の雰囲気下で行ってもよい。
このように加熱処理を行うことで、金属酸化物に含まれる水素、又は炭素等の不純物を除去することができる。例えば、金属酸化物中の炭素をCO2及びCOとして放出させ、金属酸化物中の水素をH2Oとして放出させることができる。さらに、上記の不純物の除去と同時に、金属原子及び酸素原子の再配列が行われ、結晶性の向上を図ることができる。よって、結晶性の高い、層状の結晶構造の金属酸化物、特に、上記のCAAC構造の金属酸化物を形成することができる。
ALD法は、例えば、ターゲットから放出される粒子が堆積する成膜方法とは異なり、被処理物の表面における反応により膜が形成される成膜方法である。したがって、被処理物の形状の影響を受けにくく、良好な段差被覆性を有する成膜方法である。特に、ALD法は、優れた段差被覆性と、優れた厚さの均一性を有するため、例えば、アスペクト比の高い開口部の表面を被覆する場合に好適である。ただし、ALD法は、比較的成膜速度が遅いため、成膜速度の速いスパッタリング法、又はCVD法等の他の成膜方法と組み合わせて用いることが好ましい場合もある。例えば、スパッタリング法を用いて、第1の金属酸化物を成膜し、当該第1の金属酸化物上にALD法を用いて、第2の金属酸化物を成膜する方法が挙げられる。例えば、上記第1の金属酸化物が結晶部を有する場合、上記第2の金属酸化物が当該結晶部を核として、結晶成長する場合がある。
ALD法は、原料ガスの導入量によって、得られる膜の組成を制御することができる。例えば、ALD法では、原料ガスの導入量、導入回数(パルス回数ともいう。)、及び1パルスに要する時間(パルス時間ともいう。)等を調節することによって、任意の組成の膜を成膜することができる。また、例えば、ALD法では、成膜しながら原料ガスを変化させることによって、組成が連続的に変化した膜を成膜することができる。原料ガスを変化させながら成膜する場合、複数の成膜室を用いて成膜する場合と比べて、搬送及び圧力調整にかかる時間を要さない分、成膜にかかる時間を短くすることができる。したがって、半導体装置の生産性を高めることができる場合がある。
[金属酸化物を有するトランジスタ]
続いて、金属酸化物(酸化物半導体)をトランジスタに用いる場合について説明する。以下では、半導体層に酸化物半導体を用いたトランジスタをOSトランジスタと記し、半導体層にシリコンを用いたトランジスタをSiトランジスタと記す場合がある。
続いて、金属酸化物(酸化物半導体)をトランジスタに用いる場合について説明する。以下では、半導体層に酸化物半導体を用いたトランジスタをOSトランジスタと記し、半導体層にシリコンを用いたトランジスタをSiトランジスタと記す場合がある。
本発明の一態様の金属酸化物(酸化物半導体)をトランジスタに用いることで、高い電界効果移動度のトランジスタを実現することができる。また、信頼性の高いトランジスタを実現することができる。また、微細化又は高集積化されたトランジスタを実現することができる。例えば、チャネル長が2nm以上30nm以下のトランジスタを作製し得る。
トランジスタのチャネル形成領域には、キャリア濃度の低い酸化物半導体を用いることが好ましい。例えば、酸化物半導体のチャネル形成領域のキャリア濃度は1×1018cm−3以下、好ましくは1×1017cm−3以下、より好ましくは1×1015cm−3以下、より好ましくは1×1013cm−3以下、より好ましくは1×1011cm−3以下、さらに好ましくは1×1010cm−3未満であり、1×10−9cm−3以上である。なお、酸化物半導体膜のキャリア濃度を低くする場合においては、酸化物半導体膜中の不純物濃度を低くし、欠陥準位密度を低くすることが好ましい。本明細書等において、不純物濃度が低く、欠陥準位密度の低いことを高純度真性又は実質的に高純度真性という。なお、キャリア濃度の低い酸化物半導体を、高純度真性又は実質的に高純度真性な酸化物半導体という場合がある。
また、高純度真性又は実質的に高純度真性である酸化物半導体膜は、欠陥準位密度が低いため、トラップ準位密度も低くなる場合がある。
また、酸化物半導体のトラップ準位に捕獲された電荷は、消失するまでに要する時間が長く、あたかも固定電荷のように振る舞うことがある。そのため、トラップ準位密度の高い酸化物半導体にチャネル形成領域が形成されるトランジスタは、電気特性が不安定となる場合がある。
したがって、トランジスタの電気特性を安定にするためには、酸化物半導体中の不純物濃度を低減することが有効である。また、酸化物半導体中の不純物濃度を低減するためには、近接する膜中の不純物濃度も低減することが好ましい。不純物としては、水素、炭素、及び窒素等が挙げられる。なお、酸化物半導体中の不純物とは、例えば、酸化物半導体を構成する主成分以外をいう。例えば、濃度が0.1atomic%未満の元素は不純物といえる。
また、酸化物半導体のバンドギャップは、シリコンのバンドギャップ(代表的には1.1eV)よりも大きいことが好ましく、好ましくは2eV以上、より好ましくは2.5eV以上、さらに好ましくは3.0eV以上である。シリコンよりも、バンドギャップの大きい酸化物半導体を用いることで、トランジスタのオフ電流(Ioffともいう。)を低減することができる。
また、Siトランジスタでは、トランジスタの微細化が進むにつれて、短チャネル効果(ショートチャネル効果:Short Channel Effect:SCEともいう。)が発現する。そのため、Siトランジスタでは、微細化が困難となる。短チャネル効果が発現する要因の一つとして、シリコンのバンドギャップが小さいことが挙げられる。一方、OSトランジスタは、バンドギャップの大きい半導体材料である、酸化物半導体を用いるため、短チャネル効果の抑制を図ることができる。別言すると、OSトランジスタは、短チャネル効果がない、又は短チャネル効果が極めて少ないトランジスタである。
なお、短チャネル効果とは、トランジスタの微細化(チャネル長の縮小)に伴って顕在化する電気特性の劣化である。短チャネル効果の具体例としては、しきい値電圧の低下、サブスレッショルドスイング値(S値と表記することがある。)の増大、及び漏れ電流の増大等がある。ここで、S値とは、ドレイン電圧一定にてドレイン電流を1桁変化させるサブスレッショルド領域でのゲート電圧の変化量をいう。
また、短チャネル効果に対する耐性の指標として、特性長(Characteristic Length)が広く用いられている。特性長とは、チャネル形成領域のポテンシャルの曲がりやすさの指標である。特性長が小さいほどポテンシャルが急峻に立ち上がるため、短チャネル効果に強いといえる。
OSトランジスタは蓄積型のトランジスタであり、Siトランジスタは反転型のトランジスタである。したがって、Siトランジスタと比較して、OSトランジスタは、ソース領域−チャネル形成領域間の特性長、及びドレイン領域−チャネル形成領域間の特性長が小さい。したがって、OSトランジスタは、Siトランジスタよりも短チャネル効果に強い。すなわち、チャネル長の短いトランジスタを作製したい場合においては、OSトランジスタは、Siトランジスタよりも好適である。
チャネル形成領域がi型又は実質的にi型となるまで、酸化物半導体のキャリア濃度を下げた場合においても、短チャネルのトランジスタではConduction−Band−Lowering(CBL)効果により、チャネル形成領域の伝導帯下端が下がるため、ソース領域又はドレイン領域と、チャネル形成領域との間の伝導帯下端のエネルギー差は、0.1eV以上0.2eV以下まで小さくなる可能性がある。これにより、OSトランジスタは、チャネル形成領域がn−型の領域となり、ソース領域及びドレイン領域がn+型の領域となる、n+/n−/n+の蓄積型junction−lessトランジスタ構造、又は、n+/n−/n+の蓄積型non−junctionトランジスタ構造と、捉えることもできる。
OSトランジスタを、上記の構造とすることで、半導体装置を微細化又は高集積化しても良好な電気特性を有することができる。例えば、OSトランジスタのチャネル長又はゲート長が、1nm以上20nm以下、3nm以上15nm以下、5nm以上10nm以下、5nm以上7nm以下、又は5nm以上6nm以下であっても、良好な電気特性を得ることができる。一方で、Siトランジスタは、短チャネル効果が発現するため、20nm以下、又は15nm以下のゲート長とすることが困難な場合がある。したがって、OSトランジスタは、Siトランジスタと比較して、チャネル長の短いトランジスタに好適に用いることができる。なお、ゲート長とは、トランジスタ動作時にキャリアがチャネル形成領域内部を移動する方向における、ゲート電極の長さである。
また、OSトランジスタを微細化することで、トランジスタの高周波特性を向上させることができる。具体的には、トランジスタの遮断周波数を向上させることができる。OSトランジスタのゲート長が上記範囲のいずれかである場合、トランジスタの遮断周波数を、例えば室温環境下で、50GHz以上、好ましくは100GHz以上、さらに好ましくは150GHz以上とすることができる。
以上の説明の通り、OSトランジスタは、Siトランジスタと比較し、オフ電流が小さいこと、チャネル長の短いトランジスタの作製が可能なこと、といった優れた効果を有する。
[金属酸化物中の不純物]
ここで、金属酸化物(酸化物半導体)中における各不純物の影響について説明する。
ここで、金属酸化物(酸化物半導体)中における各不純物の影響について説明する。
酸化物半導体において、第14族元素の一つであるシリコン又は炭素が含まれると、酸化物半導体において欠陥準位が形成される。このため、SIMSにより得られる酸化物半導体のチャネル形成領域における炭素の濃度は、1×1020atoms/cm3以下、好ましくは5×1019atoms/cm3以下、より好ましくは3×1019atoms/cm3以下、より好ましくは1×1019atoms/cm3以下、より好ましくは3×1018atoms/cm3以下、さらに好ましくは1×1018atoms/cm3以下とする。また、SIMSにより得られる酸化物半導体のチャネル形成領域におけるシリコンの濃度は、1×1020atoms/cm3以下、好ましくは5×1019atoms/cm3以下、より好ましくは3×1019atoms/cm3以下、より好ましくは1×1019atoms/cm3以下、より好ましくは3×1018atoms/cm3以下、さらに好ましくは1×1018atoms/cm3以下とする。
また、酸化物半導体において、窒素が含まれると、キャリアである電子が生じ、キャリア濃度が増加し、n型化しやすい。この結果、窒素が含まれている酸化物半導体を半導体層に用いたトランジスタはノーマリーオン特性となりやすい。又は、酸化物半導体において、窒素が含まれると、トラップ準位が形成される場合がある。この結果、トランジスタの電気特性が不安定となる場合がある。このため、SIMSにより得られる酸化物半導体のチャネル形成領域における窒素濃度は、1×1020atoms/cm3以下、好ましくは5×1019atoms/cm3以下、より好ましくは1×1019atoms/cm3以下、より好ましくは5×1018atoms/cm3以下、より好ましくは1×1018atoms/cm3以下、さらに好ましくは5×1017atoms/cm3以下とする。
また、酸化物半導体に含まれる水素は、金属原子と結合する酸素と反応して水になるため、酸素欠損を形成する場合がある。当該酸素欠損に水素が入ることで、キャリアである電子が生成される場合がある。また、水素の一部が金属原子と結合する酸素と結合して、キャリアである電子を生成することがある。したがって、水素が含まれている酸化物半導体を用いたトランジスタはノーマリーオン特性となりやすい。このため、酸化物半導体のチャネル形成領域における水素はできる限り低減されていることが好ましい。具体的には、SIMSにより得られる酸化物半導体のチャネル形成領域における水素濃度は、1×1020atoms/cm3未満、好ましくは5×1019atoms/cm3未満、より好ましくは1×1019atoms/cm3未満、より好ましくは5×1018atoms/cm3未満、さらに好ましくは1×1018atoms/cm3未満とする。
また、酸化物半導体にアルカリ金属又はアルカリ土類金属が含まれると、欠陥準位を形成し、キャリアを生成する場合がある。したがって、アルカリ金属又はアルカリ土類金属が含まれている酸化物半導体を用いたトランジスタはノーマリーオン特性となりやすい。このため、SIMSにより得られる酸化物半導体のチャネル形成領域中のアルカリ金属又はアルカリ土類金属の濃度を、1×1018atoms/cm3以下、好ましくは2×1016atoms/cm3以下にする。
不純物が十分に低減された酸化物半導体をトランジスタのチャネル形成領域に用いることで、安定した電気特性を付与することができる。
[その他の半導体材料]
半導体層113は、トランジスタのチャネル形成領域を含む半導体層と言い換えることができる。半導体層に用いることができる半導体材料は、上述の金属酸化物に限られない。半導体層として、バンドギャップを有する半導体材料(ゼロギャップ半導体ではない半導体材料)を用いてもよい。例えば、単体元素の半導体、化合物半導体、又は層状物質(原子層物質、2次元材料等ともいう。)等を半導体材料に用いることが好ましい。
半導体層113は、トランジスタのチャネル形成領域を含む半導体層と言い換えることができる。半導体層に用いることができる半導体材料は、上述の金属酸化物に限られない。半導体層として、バンドギャップを有する半導体材料(ゼロギャップ半導体ではない半導体材料)を用いてもよい。例えば、単体元素の半導体、化合物半導体、又は層状物質(原子層物質、2次元材料等ともいう。)等を半導体材料に用いることが好ましい。
ここで、本明細書等において、層状物質とは、層状の結晶構造を有する材料群の総称である。層状の結晶構造は、共有結合又はイオン結合によって形成される層が、ファンデルワールス力のような、共有結合又はイオン結合よりも弱い結合を介して積層している構造である。層状物質は、単位層内における電気伝導性が高く、つまり、2次元電気伝導性が高い。半導体として機能し、かつ、2次元電気伝導性の高い材料をチャネル形成領域に用いることで、オン電流の大きいトランジスタを提供することができる。
半導体材料に用いることができる単体元素の半導体として、シリコン、及びゲルマニウム等が挙げられる。半導体層に用いることができるシリコンとして、単結晶シリコン、多結晶シリコン、微結晶シリコン、及び非晶質シリコンが挙げられる。多結晶シリコンとして、例えば、低温ポリシリコン(LTPS:Low Temperature Poly Silicon)が挙げられる。
半導体材料に用いることができる化合物半導体として、炭化シリコン、シリコンゲルマニウム、ヒ化ガリウム、リン化インジウム、窒化ホウ素、及びヒ化ホウ素等が挙げられる。半導体層に用いることができる窒化ホウ素は、アモルファス構造を含むことが好ましい。半導体層に用いることができるヒ化ホウ素は、立方晶構造の結晶を含むことが好ましい。
層状物質として、グラフェン、シリセン、炭窒化ホウ素、及びカルコゲン化物等がある。層状物質としての炭窒化ホウ素は、炭素原子、窒素原子、及びホウ素原子が平面上に六角形格子構造で配列している。カルコゲン化物は、カルコゲンを含む化合物である。また、カルコゲンは、第16族に属する元素の総称であり、酸素、硫黄、セレン、テルル、ポロニウム、リバモリウムが含まれる。また、カルコゲン化物として、遷移金属カルコゲナイド、及び13族カルコゲナイド等が挙げられる。
半導体層として、例えば、半導体として機能する遷移金属カルコゲナイドを用いることが好ましい。半導体層として適用可能な遷移金属カルコゲナイドとして、具体的には、硫化モリブデン(代表的にはMoS2)、セレン化モリブデン(代表的にはMoSe2)、モリブデンテルル(代表的にはMoTe2)、硫化タングステン(代表的にはWS2)、セレン化タングステン(代表的にはWSe2)、タングステンテルル(代表的にはWTe2)、硫化ハフニウム(代表的にはHfS2)、セレン化ハフニウム(代表的にはHfSe2)、硫化ジルコニウム(代表的にはZrS2)、及びセレン化ジルコニウム(代表的にはZrSe2)等が挙げられる。上述の遷移金属カルコゲナイドを半導体層に適用することで、オン電流が大きい半導体装置を提供することができる。
本実施の形態は、他の実施の形態と適宜組み合わせることができる。また、本明細書において、1つの実施の形態の中に、複数の構成例が示される場合は、構成例を適宜組み合わせることが可能である。
(実施の形態2)
本実施の形態では、本発明の一態様の半導体装置の作製方法例について、図面を参照して説明する。
本実施の形態では、本発明の一態様の半導体装置の作製方法例について、図面を参照して説明する。
<半導体装置の作製方法例>
以下では、本発明の一態様の半導体装置の作製方法として、図4A乃至図4Cに示す半導体装置の作製方法例を説明する。
以下では、本発明の一態様の半導体装置の作製方法として、図4A乃至図4Cに示す半導体装置の作製方法例を説明する。
各図のAは、平面図を示す。また、各図のBはそれぞれ、各図のAにA1−A2の一点鎖線で示す部位に対応する断面図である。また、各図のCはそれぞれ、各図のAにA3−A4の一点鎖線で示す部位に対応する断面図である。なお、各図のAの平面図では、図の明瞭化のために一部の要素を省いている。
以下において、絶縁体を形成するための絶縁性材料、導電体を形成するための導電性材料、又は半導体を形成するための半導体材料は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法等の成膜方法を適宜用いて成膜することができる。
なお、スパッタリング法にはスパッタリング用電源に高周波電源を用いるRFスパッタリング法、直流電源を用いるDCスパッタリング法、さらにパルス的に電極に印加する電圧を変化させるパルスDCスパッタリング法がある。RFスパッタリング法は主に絶縁膜を成膜する場合に用いられ、DCスパッタリング法は主に金属導電膜を成膜する場合に用いられる。また、パルスDCスパッタリング法は、主に、酸化物、窒化物、又は炭化物等の化合物をリアクティブスパッタリング法で成膜する際に用いられる。
なお、CVD法は、プラズマを利用するプラズマCVD(PECVD)法、熱を利用する熱CVD(TCVD:Thermal CVD)法、及び光を利用する光CVD(Photo CVD)法等に分類することができる。さらに用いる原料ガスによって金属CVD(MCVD:Metal CVD)法、有機金属CVD(MOCVD:Metal Organic CVD)法に分けることができる。
プラズマCVD法は、比較的低温で高品質の膜が得られる。また、熱CVD法は、プラズマを用いないため、被処理物へのプラズマダメージを生じさせずに成膜することが可能な成膜方法である。例えば、半導体装置に含まれる配線、電極、及び素子(トランジスタ、及び容量等)等は、プラズマから電荷を受け取ることでチャージアップする場合がある。このとき、蓄積した電荷によって、半導体装置に含まれる配線、電極、又は素子等が破壊される場合がある。一方、プラズマを用いない熱CVD法の場合、こういったプラズマダメージが生じないため、半導体装置の歩留まりを高くすることができる。また、熱CVD法では、成膜中のプラズマダメージが生じないため、欠陥の少ない膜が得られる。
また、ALD法としては、プリカーサ及びリアクタントの反応を熱エネルギーのみで行う熱ALD法、プラズマ励起されたリアクタントを用いるPEALD法等を用いることができる。
CVD法及びALD法は、ターゲット等から放出される粒子が堆積するスパッタリング法とは異なる。したがって、被処理物の形状の影響を受けにくく、良好な段差被覆性を有する成膜方法である。特に、ALD法は、優れた段差被覆性と、優れた厚さの均一性を有するため、例えば、アスペクト比の高い開口部の表面を被覆する場合に好適である。ただし、ALD法は、比較的成膜速度が遅いため、成膜速度の速いCVD法等の他の成膜方法と組み合わせて用いることが好ましい場合もある。
また、CVD法では、原料ガスの流量比によって、任意の組成の膜を成膜することができる。例えば、CVD法では、成膜しながら原料ガスの流量比を変化させることによって、組成が連続的に変化した膜を成膜することができる。原料ガスの流量比を変化させながら成膜する場合、複数の成膜室を用いて成膜する場合と比べて、搬送又は圧力調整にかかる時間を要さない分、成膜にかかる時間を短くすることができる。したがって、半導体装置の生産性を高めることができる場合がある。
また、ALD法では、異なる複数種のプリカーサを同時に導入することで任意の組成の膜を成膜することができる。又は、異なる複数種のプリカーサを導入する場合、各プリカーサのサイクル数を制御することで、任意の組成の膜を成膜することができる。
まず、基板(図示しない。)を準備し、当該基板上に絶縁層101を形成する(図34A乃至図34C)。絶縁層101には、上述の絶縁性材料を適宜用いることができる。絶縁層101の形成は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法等の成膜方法を適宜用いて行うことができる。
次に、絶縁層101上に、導電層111cを形成する(図34A乃至図34C)。例えば、導電層111cとなる導電膜を形成し、当該導電膜を加工することにより、導電層111cを形成することができる。導電層111cとなる導電膜には、上述の導電層111に適用可能な導電性材料を適宜用いることができる。
導電層111cとなる導電膜の形成は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法等の成膜方法を適宜用いて行うことができる。例えば、導電層111cとなる導電膜として、CVD法を用いて、タングステン、窒化チタンの順に成膜された積層膜を形成することができる。導電層111cとなる導電膜の形成後、例えば、リソグラフィー法によるパターン形成を行い、当該パターンに基づいてドライエッチング法、又はウェットエッチング法等を用いて上記導電膜を加工することにより、導電層111cを形成することができる。ここで、上記導電膜の加工をドライエッチング法で行うと、微細加工ができ、好ましい。
なお、リソグラフィー法では、まず、マスクを介してレジストを露光する。次に、露光された領域を、現像液を用いて除去又は残存させてレジストマスクを形成する。これにより、パターンが形成される。
例えば、KrFエキシマレーザ光、ArFエキシマレーザ光、又はEUV光等を用いて、レジストを露光することでレジストマスクを形成する。また、基板と投影レンズとの間に液体(例えば、水)を満たして露光する、液浸技術を用いてもよい。また、前述した光に代えて、電子ビーム又はイオンビームを用いてもよい。なお、電子ビーム又はイオンビームを用いる場合には、マスクは不要となる。なお、レジストマスクは、アッシング等のドライエッチング処理を行う、ウェットエッチング処理を行う、ドライエッチング処理後にウェットエッチング処理を行う、又はウェットエッチング処理後にドライエッチング処理を行うことで、除去することができる。
次に、当該レジストマスクを介してエッチング処理を行う。これにより、導電層、半導体層、及び絶縁層等を所望の形状に加工することができる。
上記エッチング処理としてドライエッチング処理を行う場合、エッチングガスとしては、ハロゲンを含むエッチングガスを用いることができ、具体的には、フッ素、塩素、及び臭素のうち、一又は複数を含むエッチングガスを用いることができる。例えば、エッチングガスとして、C4F6ガス、C5F6ガス、C4F8ガス、CF4ガス、SF6ガス、NF3ガス、CHF3ガス、Cl2ガス、BCl3ガス、SiCl4ガス、CCl4ガス、又はBBr3ガス等を単独で、又は2以上のガスを混合して用いることができる。また、上記のエッチングガスに酸素ガス、炭酸ガス、窒素ガス、ヘリウムガス、アルゴンガス、水素ガス、又は炭化水素ガス等を適宜添加することができる。エッチング条件は、エッチングする対象に合わせて適宜設定することができる。
ドライエッチング装置としては、平行平板型電極を有する容量結合型プラズマ(CCP:Capacitively Coupled Plasma)エッチング装置を用いることができる。平行平板型電極を有する容量結合型プラズマエッチング装置は、平行平板型電極の一方の電極に高周波電圧を印加する構成でもよい。又は平行平板型電極の一方の電極に複数の異なった高周波電圧を印加する構成でもよい。又は平行平板型電極それぞれに同じ周波数の高周波電圧を印加する構成でもよい。又は平行平板型電極それぞれに周波数の異なる高周波電圧を印加する構成でもよい。又は高密度プラズマ源を有するドライエッチング装置を用いることができる。高密度プラズマ源を有するドライエッチング装置は、例えば、誘導結合型プラズマ(ICP:Inductively Coupled Plasma)エッチング装置を用いることができる。
次に、絶縁層101上、及び、導電層111c上に、層間絶縁層として機能する絶縁層103c_1を形成する(図35A乃至図35C)。絶縁層103c_1には、上述の絶縁性材料を適宜用いることができる。絶縁層103c_1の形成は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法等の成膜方法を適宜用いて行うことができる。例えば、絶縁層103c_1として、スパッタリング法を用いて酸化シリコン膜を成膜する。なお、絶縁層103c_1は、成膜後に化学機械研磨(CMP:Chemical Mechanical Polishing)処理を行って、上面を平坦化させることが好ましい。絶縁層103c_1の平坦化処理を行うことで、後の工程で、配線として機能する導電層115cを好適に形成することができる。また、絶縁層103c_1上に、例えば、スパッタリング法によって、酸化アルミニウムを成膜した後、絶縁層103c_1に達するまで、CMP処理を行ってもよい。当該CMP処理を行うことで絶縁層103c_1表面の平坦化及び平滑化を行うことができる。当該酸化アルミニウムを絶縁層103c_1上に配置してCMP処理を行うことで、CMP処理の終点検出が容易となる。
なお、CMP処理を行わなくてもよい場合がある。このとき、絶縁層103c_1の上面は、凸曲面形状を有する。平坦化処理を行わないことにより、作製コストを低くすることができるとともに、生産歩留まりを高めることができる。
次に、絶縁層103c_1上に、導電層115cを形成する(図36A乃至図36C)。例えば、導電層115cとなる導電膜を形成し、当該導電膜を加工することにより、導電層115cを形成することができる。導電層115cとなる導電膜には、上述の導電層115に適用可能な導電性材料を適宜用いることができる。導電層115cとなる導電膜の形成は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法等の成膜方法を適宜用いて行うことができる。
導電層115cとなる導電膜の形成後、例えば、リソグラフィー法によるパターン形成を行い、当該パターンに基づいてドライエッチング法、又はウェットエッチング法等を用いて上記導電膜を加工することにより、導電層115cを形成することができる。ここで、上記導電膜の加工をドライエッチング法で行うと、微細加工ができ、好ましい。
次に、絶縁層103c_1上、及び、導電層115c上に、層間絶縁層として機能する絶縁層103c_2を形成する(図37A乃至図37C)。絶縁層103c_2は、上述の絶縁層103c_1と同じ材料及び形成方法を用いて形成することができる。なお、絶縁層103c_2は、成膜後にCMP処理を行って、上面を平坦化させることが好ましい。
ここで、絶縁層103c_1、導電層115c、及び絶縁層103c_2の合計膜厚が、トランジスタ43のチャネル長に対応するため、トランジスタ43のチャネル長の設計値に合わせて、絶縁層103c_1、導電層115c、及び絶縁層103c_2のそれぞれの膜厚を適宜設定することができる。
次に、絶縁層103c_2の一部、導電層115cの一部、及び、絶縁層103c_1の一部をそれぞれ加工して、導電層111cに達する開口121cを形成する(図38A乃至図38C)。開口121cの形成は、例えば、リソグラフィー法及びエッチング法を用いて行うことができる。
ここで、開口121cの側壁は、導電層111cの上面に対して垂直であることが好ましい。このような構成にすることで、半導体装置の微細化又は高集積化を図ることができる。また、開口121cの側壁は、テーパ形状であってもよい。開口121cの側壁をテーパ形状にすることで、例えば、後述する半導体層113cとなる金属酸化物膜等の被覆性が向上し、鬆等の欠陥を低減することができる。
開口121cの最大幅(平面視において、開口121cが円形である場合は直径)の大きさは、微細であることが好ましい。例えば、開口121cの最大幅は、1nm以上60nm以下、1nm以上50nm以下、1nm以上40nm以下、1nm以上30nm以下、1nm以上20nm以下、又は5nm以上20nm以下であることが好ましい。
開口121cはアスペクト比が大きいため、異方性エッチングを用いて、絶縁層103c_2の一部、導電層115cの一部、及び、絶縁層103c_1の一部をそれぞれ加工することが好ましい。特に、ドライエッチング法による加工は、微細加工に適しているため好ましい。また、当該加工は、それぞれ異なる条件で行ってもよい。なお、絶縁層103c_2の一部、導電層115cの一部、及び、絶縁層103c_1の一部の加工を行う条件によっては、開口121cにおける絶縁層103c_2の側面の傾きと、開口121cにおける導電層115cの側面の傾きと、開口121cにおける絶縁層103c_1の側面の傾きと、がそれぞれ異なることがある。
続いて、加熱処理を行ってもよい。加熱処理は、250℃以上650℃以下、好ましくは300℃以上500℃以下、さらに好ましくは320℃以上450℃以下で行えばよい。なお、加熱処理は、例えば窒素ガス若しくは不活性ガスの雰囲気で行う。また、加熱処理は減圧状態で行ってもよい。以上のような加熱処理を行うことで、後述する半導体層113cとなる金属酸化物膜の成膜前に、絶縁層103c_1及び絶縁層103c_2等に含まれる、水等の不純物を低減することができる。
また、上記加熱処理で用いるガスは、高純度化されていることが好ましい。例えば、上記加熱処理で用いるガスに含まれる水分量を1ppb以下、好ましくは0.1ppb以下、より好ましくは0.05ppb以下にする。高純度化されたガスを用いて加熱処理を行うことで、例えば、絶縁層103c_1及び絶縁層103c_2に水分が取り込まれることを可能な限り防ぐことができる。
次に、絶縁層103c_2の上面、絶縁層103c_2の側面、導電層115cの側面、絶縁層103c_1の側面、及び、導電層111cの上面に接して、後に絶縁層105cとなる絶縁膜105Cを形成する(図39A乃至図39C)。絶縁膜105Cには、上述の絶縁性材料を適宜用いることができる。絶縁膜105Cの形成は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法等の成膜方法を適宜用いて行うことができる。ここで、絶縁膜105Cは、アスペクト比の大きい開口121cの底部及び側壁に接して形成されることが好ましい。よって、絶縁膜105Cの成膜には、被覆性が良好な成膜方法を用いることが好ましく、CVD法又はALD法等を用いることがより好ましい。例えば、絶縁膜105Cとして、ALD法を用いて、酸化シリコンを成膜する。
なお、開口121cの側壁がテーパ形状である場合、絶縁膜105Cの成膜は、CVD法又はALD法を用いる場合に限られない。例えば、スパッタリング法を用いてもよい。
次に、絶縁膜105Cを加工して、絶縁層103c_2の上面、及び、導電層111cの上面を露出させ、絶縁層103c_1の側面、導電層115cの側面、及び、絶縁層103c_2の側面と接する絶縁層105cを形成する(図40A乃至図40C)。絶縁層105cの上端部は、湾曲した形状を有する。
絶縁膜105Cの加工には、異方性エッチングを用いることが好ましい。絶縁膜105Cの加工に異方性エッチングを用いることで、アスペクト比の大きい開口121c内に位置する絶縁膜105Cのうち、開口121cの底部に接する領域のみを選択的に除去することができる。これにより、開口121c内の側壁に接する絶縁層105cを精度良く形成することができる。
次に、導電層111cの上面、絶縁層105cの側面、絶縁層105cの湾曲部、及び、絶縁層103c_2の上面に接して、後に半導体層113cとなる金属酸化物膜113Cを形成する(図41A乃至図41C)。金属酸化物膜113Cには、上述の半導体層113に適用可能な金属酸化物を適宜用いることができる。金属酸化物膜113Cの形成は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法等の成膜方法を適宜用いて行うことができる。ここで、金属酸化物膜113Cは、アスペクト比の大きい開口121c内において、絶縁層105cの側面、及び、導電層111cの上面に接して形成されることが好ましい。よって、金属酸化物膜113Cは、被覆性が良好な成膜方法を用いて形成することが好ましく、CVD法又はALD法等を用いることがより好ましい。例えば、金属酸化物膜113Cとして、ALD法を用いて、In−Ga−Zn酸化物を成膜する。又は金属酸化物膜113Cとして、In−Al−Zn酸化物を成膜してもよい。
なお、開口121cの側壁がテーパ形状である場合、金属酸化物膜113Cの成膜は、CVD法又はALD法を用いる場合に限られない。例えば、スパッタリング法を用いてもよい。
また、半導体層113cを積層構造とする場合、半導体層113cに含まれる各層の成膜方法は同じであってもよいし、異なってもよい。例えば、半導体層113cを2層の積層構造とする場合、金属酸化物膜113Cの下層をスパッタリング法で成膜し、金属酸化物膜113Cの上層をALD法で成膜してもよい。スパッタリング法を用いて成膜された金属酸化物膜は結晶性を有しやすい。そこで、結晶性を有する金属酸化物膜を金属酸化物膜113Cの下層として設けることで、金属酸化物膜113Cの上層の結晶性を高めることができる。また、スパッタリング法で成膜した金属酸化物膜113Cの下層にピンホール又は段切れ等が形成されたとしても、それらと重畳する部分を、被覆性の良好なALD法で成膜した金属酸化物膜113Cの上層で塞ぐことができる。
ここで、金属酸化物膜113Cは、開口121c内における導電層111aの上面、開口121c内における絶縁層105cの側面、絶縁層105cの湾曲部、及び、絶縁層103c_2の上面に接して形成されることが好ましい。当該金属酸化物膜を導電層111cと接して形成することで、導電層111cは、トランジスタ43のソース電極又はドレイン電極の一方として機能する。
次に、加熱処理を行うことが好ましい。加熱処理は、金属酸化物膜113Cが多結晶化しない温度範囲で行えばよく、250℃以上650℃以下、好ましくは400℃以上600℃以下で行えばよい。加熱処理の詳細は、前述の記載を参照することができる。
ここで、金属酸化物膜113Cに、過剰酸素を含む絶縁層103c_2を接して設けた状態で、上記加熱処理を行うことが好ましい。このように加熱処理を行うことで、絶縁層103c_2から金属酸化物膜113Cに酸素を供給し、後に形成される半導体層113c中の酸素欠損及びVoHの低減を図ることができる。
なお、上記においては、金属酸化物膜113Cの成膜後に加熱処理を行ったが、本発明はこれに限られるものではない。さらに後の工程で加熱処理を行う構成にしてもよい。
次に、金属酸化物膜113C上に、後に層114となる膜114fを形成する(図41A乃至図41C)。膜114fは、少なくとも、開口121c内において金属酸化物膜113C上に形成される凹部を埋め込むように形成する。膜114fには、平坦化膜として機能する有機絶縁膜を、塗布法等の方法で形成することが好ましい。
膜114fに用いることができる材料としては、例えば、アクリル樹脂、ポリイミド樹脂、エポキシ樹脂、イミド樹脂、ポリアミド樹脂、ポリイミドアミド樹脂、シリコーン樹脂、シロキサン樹脂、ベンゾシクロブテン系樹脂、フェノール樹脂、これら樹脂の前駆体等が挙げられる。また、膜114fとして、ポリビニルアルコール(PVA)、ポリビニルブチラル、ポリビニルピロリドン、ポリエチレングリコール、ポリグリセリン、プルラン、水溶性のセルロース、又はアルコール可溶性のポリアミド樹脂等の有機材料を用いてもよい。また、感光性の樹脂としてはフォトレジストを用いてもよい。感光性の有機樹脂として、ポジ型の材料及びネガ型の材料のどちらを用いてもよい。
なお、開口121c内において、金属酸化物膜113C上に凹部が形成されていない場合には、膜114fを形成する必要はない。
次に、CMP処理によって膜114fの上面を研磨し、金属酸化物膜113Cの上面を露出させる。当該処理により、基板面に対する高さが金属酸化物膜113Cの最上面と概略等しい層114が形成される(図42A乃至図42C)。
次に、金属酸化物膜113Cに対して、例えば、リソグラフィー法によるパターン形成を行った後、当該パターンに基づいて、エッチング法により加工する。これにより、開口121cと重なる領域を有するように、半導体層113cを形成する(図43A乃至図43C)。これにより、半導体層113cの一部が、開口121cに形成される。また、半導体層113cは、絶縁層103c_2の上面の一部に接する。以上により、開口121c内にて導電層111cの上面と接する領域、開口121c内にて絶縁層105cの側面と接する領域、絶縁層105cの湾曲部と接する領域、及び、絶縁層103c_2の上面と接する領域を有する半導体層113cが形成される。
ここで、導電層115cと、半導体層113cとは、絶縁層105cを介して、対向する領域を有する。トランジスタ43において、導電層115cはゲート電極として機能する。したがって、半導体層113cの導電層115cと対向する領域は、トランジスタ43のチャネル形成領域として機能する。また、絶縁層105cの、導電層115cと半導体層113cとに挟まれた領域は、トランジスタ43のゲート絶縁層として機能する。
次に、半導体層113c上、層114上、及び、絶縁層103c_2上に、後に絶縁層107cとなる絶縁膜107C、及び、後に絶縁層103c_3となる絶縁膜103Cをこの順で形成する(図44A乃至図44C)。絶縁膜107C及び絶縁膜103Cの形成は、それぞれ、スパッタリング法、CVD法、MBE法、PLD法、又はALD法等の成膜方法を適宜用いて行うことができる。
絶縁膜107Cは、絶縁層103c_2の上面、半導体層113cの側面、半導体層113cの上面、及び、層114の上面に接して設けられる。絶縁膜103Cは、絶縁膜107Cの上面に接して設けられる。絶縁膜107C及び絶縁膜103Cには、それぞれ、上述の絶縁層107及び絶縁層103に適用可能な絶縁性材料を適宜用いることができる。
次に、CMP処理によって絶縁膜103C及び絶縁膜107Cの上面を研磨し、半導体層113cの上面を露出させる。当該処理により、基板面に対する高さが半導体層113cの最上面及び層114の上面と概略等しい絶縁層103c_3及び絶縁層107cが、それぞれ形成される(図45A乃至図45C)。
次に、半導体層113c上、層114上、絶縁層107c上、及び、絶縁層103c_3上に接して、導電層111aを形成する(図46A乃至図46C)。例えば、導電層111aとなる導電膜を形成し、当該導電膜を加工することにより、導電層111aを形成することができる。導電層111aとなる導電膜には、上述の導電層111に適用可能な導電性材料を適宜用いて、導電層111cと同じ方法で形成することができる。
ここで、半導体層113cの上面と、導電層111aの下面と、は互いに接している。これにより、導電層111aは、トランジスタ43のソース電極又はドレイン電極の他方として機能する。
以上のようにして、導電層111c、導電層111a、半導体層113c、絶縁層105c、及び導電層115cを有するトランジスタ43を形成することができる。前述のように、導電層111cはトランジスタ43のソース電極又はドレイン電極の一方として機能し、導電層111aはトランジスタ43のソース電極又はドレイン電極の他方として機能し、絶縁層105cはトランジスタ43のゲート絶縁層として機能し、導電層115cはトランジスタ43のゲート電極として機能する。
次に、導電層111a上、及び、絶縁層103c_3上に、層間絶縁層として機能する絶縁層103aを形成する(図46A乃至図46C)。絶縁層103aには、上述の絶縁性材料を適宜用いて、絶縁層103c_1及び絶縁層103c_2と同じ方法で形成することができる。なお、絶縁層103aは、成膜後にCMP処理を行って、上面を平坦化させることが好ましい。絶縁層103aの平坦化処理を行うことで、後の工程で、配線として機能する導電層112aを好適に形成することができる。
なお、CMP処理を行わなくてもよい場合がある。このとき、絶縁層103aの上面は、凸曲面形状を有する。平坦化処理を行わないことにより、作製コストを低くすることができるとともに、生産歩留まりを高めることができる。
ここで、導電層111a上の絶縁層103aの膜厚が、トランジスタ41のチャネル長に対応するため、トランジスタ41のチャネル長の設計値に合わせて、絶縁層103aの膜厚を適宜設定することができる。
また、絶縁層103aを、酸素を含む雰囲気で、スパッタリング法で成膜することで、過剰酸素を含む絶縁層103aを形成することができる。また、成膜ガスに水素を含む分子を用いなくてもよいスパッタリング法を用いることで、絶縁層103a中の水素濃度を低減することができる。このように、絶縁層103aを成膜することで、絶縁層103aから後の工程で形成する半導体層113aのチャネル形成領域に酸素を供給し、酸素欠損及びVoHの低減を図ることができる。
次に、絶縁層103a上に、後に導電層112aとなる導電膜112Aを形成する(図46A乃至図46C)。導電膜112Aには、上述の導電層112に適用可能な導電性材料を適宜用いることができる。導電膜112Aの形成は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法等の成膜方法を適宜用いて行うことができる。
次に、導電膜112Aの一部、及び絶縁層103aの一部を加工して、導電層111aに達する開口121aを形成する(図47A乃至図47C)。開口121aの形成は、例えば、リソグラフィー法及びエッチング法を用いて行うことができる。
前述したように、開口121aの側壁は、導電層111aの上面に対して垂直であることが好ましい。このような構成にすることで、半導体装置の微細化又は高集積化を図ることができる。また、開口121aの側壁は、テーパ形状であってもよい。開口121aの側壁をテーパ形状にすることで、例えば、後述する半導体層113aとなる金属酸化物膜の被覆性が向上し、鬆等の欠陥を低減することができる。
開口121aの最大幅(平面視において、開口121aが円形である場合は直径)の大きさは、微細であることが好ましい。例えば、開口121aの最大幅は、1nm以上60nm以下、1nm以上50nm以下、1nm以上40nm以下、1nm以上30nm以下、1nm以上20nm以下、又は5nm以上20nm以下であることが好ましい。
開口121aはアスペクト比が大きいため、異方性エッチングを用いて、導電膜112Aの一部、及び絶縁層103aの一部を加工することが好ましい。特に、ドライエッチング法による加工は、微細加工に適しているため好ましい。また、当該加工は、それぞれ異なる条件で行ってもよい。なお、導電膜112A、及び絶縁層103aの一部の加工を行う条件によっては、前述したように、開口121aにおける導電層112aの側面の傾きと、開口121aにおける絶縁層103aの側面の傾きと、が互いに異なることがある。
続いて、加熱処理を行ってもよい。加熱処理の詳細は、前述の記載を参照することができる。当該加熱処理を行うことで、後述する半導体層113aとなる金属酸化物膜の成膜前に、絶縁層103a等に含まれる、水等の不純物を低減することができる。
次に、開口121aの底部及び側壁、並びに導電膜112Aの上面の少なくとも一部に接して、半導体層113aとなる金属酸化物膜を形成する。当該金属酸化物膜には、上述の半導体層113に適用可能な金属酸化物を適宜用いることができる。当該金属酸化物膜は、前述の金属酸化物膜113Cと同じ形成方法を用いて形成することができる。例えば、当該金属酸化物膜として、ALD法を用いて、In−Ga−Zn酸化物を成膜する。
なお、開口121aの側壁がテーパ形状である場合、半導体層113aとなる金属酸化物膜の成膜は、CVD法又はALD法を用いる場合に限られない。例えば、スパッタリング法を用いてもよい。
また、半導体層113aを積層構造とする場合、半導体層113aに含まれる各層の成膜方法は同じであってもよいし、異なってもよい。例えば、半導体層113aを2層の積層構造とする場合、金属酸化物膜の下層をスパッタリング法で成膜し、金属酸化物膜の上層をALD法で成膜してもよい。スパッタリング法を用いて成膜された金属酸化物膜は結晶性を有しやすい。そこで、結晶性を有する金属酸化物膜を金属酸化物膜の下層として設けることで、金属酸化物膜の上層の結晶性を高めることができる。また、スパッタリング法で成膜した金属酸化物膜の下層にピンホール又は段切れ等が形成されたとしても、それらと重畳する部分を、被覆性の良好なALD法で成膜した金属酸化物膜の上層で塞ぐことができる。
ここで、半導体層113aとなる金属酸化物膜は、開口121a内における導電層111aの上面、開口121a内における絶縁層103aの側面、開口121a内における導電層112aの側面、及び、導電層112aの上面に接して形成されることが好ましい。当該金属酸化物膜を導電層111aと接して形成することで、導電層111aは、トランジスタ41のソース電極又はドレイン電極の一方として機能する。また、当該金属酸化物膜を導電層112aと接して形成することで、導電層112aは、トランジスタ41のソース電極又はドレイン電極の他方として機能する。
次に、加熱処理を行うことが好ましい。加熱処理の詳細は、前述の記載を参照することができる。
ここで、上記金属酸化物膜に、過剰酸素を含む絶縁層103aを接して設けた状態で、上記加熱処理を行うことが好ましい。このように加熱処理を行うことで、絶縁層103aから半導体層113aのチャネル形成領域に酸素を供給し、酸素欠損及びVoHの低減を図ることができる。
なお、上記においては、上記金属酸化物膜の成膜後に加熱処理を行ったが、本発明はこれに限られるものではない。さらに後の工程で加熱処理を行う構成にしてもよい。
次に、半導体層113aとなる金属酸化物膜に対して、例えば、リソグラフィー法によるパターン形成を行った後、当該パターンに基づいて、エッチング法により加工する。これにより、開口121aと重なる領域を有するように、半導体層113aを形成する(図48A乃至図48C)。これにより、半導体層113aの一部が、開口121aに形成される。また、半導体層113aは、導電膜112Aの側面及び上面の一部に接する。以上により、導電層111aの上面と接する領域、導電膜112Aの側面と接する領域、及び導電膜112Aの上面と接する領域を有し、かつ開口121aの内部に位置する領域を有するように、半導体層113aが形成される。
次に、導電膜112Aの一部を加工して、導電層111aと重なる領域を有するように、導電層112aを形成する(図49A乃至図49C)。導電層112aの形成は、例えば、リソグラフィー法によるパターン形成を行った後、当該パターンに基づいて導電膜112Aをエッチング法で加工することにより行うことができる。当該加工には、例えば、ドライエッチング法、又はウェットエッチング法を用いることができるが、ドライエッチング法による加工は微細加工に適していて好ましい。
ここでは、導電層112a及び半導体層113aの形成が上述と異なる方法について説明する。
図46A乃至図46Cに示す導電膜112Aを形成するまでは、上述と同様の方法である。
次に、導電膜112Aの一部を加工して、導電層112aを形成する。例えば、導電層112aの形成方法は、前述した説明を参照することができる。
次に、導電層112aの一部、及び絶縁層103aの一部を加工して、導電層111aに達する開口121aを形成する。例えば、開口121aの形成方法は、前述した説明を参照することができる。
続いて、加熱処理を行ってもよい。例えば、加熱処理の条件は、前述した説明を参照することができる。
次に、開口121aの底部及び側壁、並びに導電層112aの上面の少なくとも一部に接して、半導体層113aとなる金属酸化物膜を形成する。このとき、当該金属酸化物膜は、絶縁層103aの上面と接する領域を有する。例えば、当該金属酸化物膜の成膜方法は、前述した説明を参照することができる。
次に、加熱処理を行うことが好ましい。例えば、加熱処理の条件は、前述した説明を参照することができる。
次に、半導体層113aとなる金属酸化物膜を、リソグラフィー法を用いて加工し、半導体層113aを形成する(図49A乃至図49C)。
これ以降の半導体装置の作製方法は、どちらも同様の方法で進めることができる。
次に、半導体層113a上、導電層112a上、及び絶縁層103a上に、絶縁層105aを形成する(図50A乃至図50C)。絶縁層105aには、上述の絶縁性材料を適宜用いることができる。絶縁層105aの形成は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法等の成膜方法を適宜用いて行うことができる。ここで、絶縁層105aは、アスペクト比の大きい開口121aに設けられた半導体層113aに接して形成されることが好ましい。よって、絶縁層105aの成膜には、被覆性が良好な成膜方法を用いることが好ましく、CVD法又はALD法等を用いることがより好ましい。例えば、絶縁層105aとして、ALD法を用いて、酸化シリコンを成膜する。
なお、開口121aの側壁がテーパ形状である場合、絶縁層105aの成膜は、CVD法又はALD法を用いる場合に限られない。例えば、スパッタリング法を用いてもよい。
半導体層113aを形成した後で、絶縁層105aを形成する構成にすることで、半導体層113aの側端部が絶縁層105aで覆われる。したがって、半導体層113aと、後の工程で形成する導電層115aのショートを防ぐことができる。また、上記構成にすることで、導電層112aの側端部が絶縁層105aで覆われる。したがって、導電層112aと導電層115aのショートを防ぐことができる。
次に、絶縁層105aの凹部を埋めるように、絶縁層105a上に、導電膜115Aを形成する(図50A乃至図50C)。導電膜115Aには、上述の導電層115aに適用可能な導電性材料を適宜用いることができる。導電膜115Aの形成は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法等の成膜方法を適宜用いて行うことができる。ここで、導電膜115Aは、アスペクト比の大きい開口121aに設けられた絶縁層105aに接して形成されることが好ましい。よって、導電膜115Aの形成には、被覆性又は埋め込み性が良好な成膜方法を用いることが好ましく、CVD法又はALD法等を用いることがより好ましい。
なお、CVD法を用いて導電膜115Aを形成した場合、導電膜115Aの上面の平均面粗さが大きくなることがある。この場合、CMP法を用いて、導電膜115Aの上面を平坦化することが好ましい。このとき、CMP処理を行う前に、導電膜115A上に酸化シリコン膜又は酸化窒化シリコン膜を成膜し、当該酸化シリコン膜又は酸化窒化シリコン膜を除去するまで、CMP処理を行ってもよい。
また、上記においては、導電膜115Aが開口121aを埋め込むように設けられるが、本発明はこれに限られるものではない。例えば、導電膜115Aの中央部に、開口121aの形状を反映した凹部が形成される場合がある。また、当該凹部を、例えば、無機絶縁材料で充填する構成にしてもよい。
次に、導電膜115Aの一部を加工して、導電層115aを形成する(図51A乃至図51C)。導電層115aの形成は、例えば、リソグラフィー法によるパターン形成を行った後、当該パターンに基づいて導電膜115Aをエッチング法で加工することにより行うことができる。当該加工には、例えば、ドライエッチング法又はウェットエッチング法を用いることができるが、ドライエッチング法による加工は微細加工に適していて好ましい。導電層115aは、半導体層113aと重なる領域を有するように、絶縁層105a上に形成される。
以上のようにして、導電層111a、導電層112a、半導体層113a、絶縁層105a、及び導電層115aを有するトランジスタ41を形成することができる。前述のように、導電層111aはトランジスタ41のソース電極又はドレイン電極の一方(及び、トランジスタ43のソース電極又はドレイン電極の他方)として機能し、導電層112aはトランジスタ41のソース電極又はドレイン電極の他方として機能し、絶縁層105aはトランジスタ41のゲート絶縁層として機能し、導電層115aはトランジスタ41のゲート電極として機能する。
次に、導電層115a及び絶縁層105aを覆って、後に絶縁層107aとなる絶縁膜107Aを形成する。その後、絶縁膜107A上に絶縁層131を形成する(図52A乃至図52C)。絶縁膜107A及び絶縁層131には、それぞれ、上述の絶縁層107及び絶縁層131に適用可能な絶縁性材料を適宜用いることができる。絶縁膜107A及び絶縁層131の形成は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法等の成膜方法を適宜用いて行うことができる。
次に、CMP処理によって絶縁層131、絶縁膜107A、及び導電層115aの上面を研磨する。当該処理により、それぞれ基板面に対する高さが概略等しい絶縁層131、絶縁層107a、及び導電層115aが形成される(図53A乃至図53C)。
次に、導電層115a、絶縁層107a、及び絶縁層131上に、導電層111bを形成する(図54A乃至図54C)。例えば、導電層115aの上面と接する領域を有するように、導電層111bを形成する。これにより、導電層111bと、導電層115aと、を電気的に接続することができる。導電層111bは、導電層111aと同様の方法で形成することができる。
次に、絶縁層131上及び導電層111b上に、層間絶縁層として機能する絶縁層103bを形成し、絶縁層103b上に導電膜112Bを形成する(図54A乃至図54C)。絶縁層103bは、絶縁層103aと同様の方法で形成することができ、導電膜112Bは、導電膜112Aと同様の方法で形成することができる。
次に、導電層112a、開口121a、半導体層113a、絶縁層105a、導電膜115Aの形成方法と同様の方法により、導電層112b、開口121b、半導体層113b、絶縁層105b、導電膜115Bを形成する(図55A乃至図55C)。
次に、導電膜115Bの一部を加工して、導電層115bを形成する。導電層115bは、導電層115aと同じ方法を用いて形成することができる。導電層115bは、半導体層113bと重なる領域を有するように、絶縁層105b上に形成される(図4A乃至図4C)。
次に、導電層115b上、及び、絶縁層105b上に、絶縁層107bを形成する(図4A乃至図4C)。絶縁層107bは、絶縁層107aと同じ材料及び形成方法を用いて形成することができる。
以上のようにして、導電層111b、導電層112b、半導体層113b、絶縁層105b、及び導電層115bを有するトランジスタ42を形成することができる。前述のように、導電層111bはトランジスタ42のソース電極又はドレイン電極の一方(及び、トランジスタ41のソース電極又はドレイン電極の他方)として機能し、導電層112bはトランジスタ42のソース電極又はドレイン電極の他方として機能し、絶縁層105bはトランジスタ42のゲート絶縁層として機能し、導電層115bはトランジスタ42のゲート電極として機能する。
以上より、図4A乃至図4Cに示す、トランジスタ43、トランジスタ41、及びトランジスタ42が設けられるメモリセル21を有する半導体装置10を作製することができる。
以上のように、本発明の一態様の半導体装置の作製方法では、トランジスタ43と、トランジスタ41と、トランジスタ42と、をこの順で積層して形成する。このため、メモリセルの平面視における占有面積を小さくすることができる。よって、メモリセルを微細化及び高集積化することができ、微細化及び高精細化が可能な記憶装置を提供することができる。
また、本発明の一態様の半導体装置は、トランジスタ43、トランジスタ41、及びトランジスタ42のそれぞれは、基板面に対してソース電極と、ドレイン電極と、がそれぞれ異なる高さに重畳して設けられ、ドレイン電流が高さ方向(縦方向)に流れる構造を有する。このため、ソース電極と、ドレイン電極と、がそれぞれ同一平面上に設けられる構造のトランジスタよりも微細化を図ることができる。本発明の一態様の記憶装置が、上述の構造のトランジスタを有することで、さらに記憶装置の微細化及び高精細化を図ることができる。
本実施の形態は、他の実施の形態と適宜組み合わせることができる。また、本明細書において、1つの実施の形態の中に、複数の構成例が示される場合は、構成例を適宜組み合わせることが可能である。
(実施の形態3)
本実施の形態では、上記実施の形態で示したメモリセル21を含む層が複数積層された半導体装置の構成例について、図面を用いて説明する。
本実施の形態では、上記実施の形態で示したメモリセル21を含む層が複数積層された半導体装置の構成例について、図面を用いて説明する。
図56は、半導体装置10の構成例を示す斜視図である。半導体装置10は、駆動回路層61と、n層(nは1以上の整数)の記憶層63と、を有する。駆動回路層61には、上記実施の形態に示すワード線駆動回路11、及びビット線駆動回路13が設けられる。また、駆動回路層61には、上記実施の形態に示す電源回路15が設けられてもよい。記憶層63には、メモリセル21がマトリクス状に配列される。本実施の形態において、n層の記憶層63を、記憶層63_1乃至記憶層63_nと記載して区別する。図56では、記憶層63として、記憶層63_1、記憶層63_2、記憶層63_3、及び記憶層63_nを示している。
図56に示す半導体装置10では、駆動回路層61上に、n層の記憶層63が設けられる。これにより、半導体装置10の占有面積を低減することができる。また、単位面積当たりの記憶容量を高めることができる。
図57は、図56に示す記憶層63_1、及び記憶層63_2の構成例を示す断面図であり、XZ面を示している。図57に示すように、絶縁層101上に記憶層63_1が設けられ、記憶層63_1上に記憶層63_2が設けられる。前述のように、記憶層63にはメモリセル21が設けられる。図57では、2行2列のメモリセル21の構成例を示している。
メモリセル21は、トランジスタ43、トランジスタ41、及びトランジスタ42を有する。本実施の形態において、例えば、記憶層63_1が有するトランジスタ43、トランジスタ41、及びトランジスタ42を、それぞれ、トランジスタ43_1、トランジスタ41_1、及びトランジスタ42_1とし、記憶層63_2が有するトランジスタ43、トランジスタ41、及びトランジスタ42を、それぞれ、トランジスタ43_2、トランジスタ41_2、及びトランジスタ42_2とする。トランジスタ43_1、トランジスタ41_1、及びトランジスタ42_1は、記憶層63_1において、メモリセル21_1を構成する。トランジスタ43_2、トランジスタ41_2、及びトランジスタ42_2は、記憶層63_2において、メモリセル21_2を構成する。また、前述のように、トランジスタ42上には絶縁層107bが設けられる。本実施の形態において、例えば、トランジスタ42_1上に設けられる絶縁層107bを絶縁層107b_1とし、トランジスタ42_2上に設けられる絶縁層107bを絶縁層107b_2とする。
ここで、絶縁層107b上には、層間絶縁層として機能する絶縁層139が設けられる。本実施の形態において、例えば、記憶層63_1に設けられる絶縁層139を絶縁層139_1とし、記憶層63_2に設けられる絶縁層139を絶縁層139_2とする。例えば、絶縁層139_1上には、トランジスタ43_2が設けられる。絶縁層139は、上記実施の形態に示す層間絶縁層に用いることができる材料と同様の材料を用いることができる。
図58は、駆動回路層61と、駆動回路層61上の記憶層63_1と、の構成例を示す断面図である。図58は、図57から記憶層63_2を省略し、駆動回路層61を追加した断面図である。図58では、駆動回路層61が有するトランジスタとして、トランジスタ300を示している。
トランジスタ300は、基板311上に設けられ、ゲート電極として機能する導電層316、ゲート絶縁層として機能する絶縁層315、基板311の一部を含む半導体領域313、並びに、ソース領域又はドレイン領域として機能する低抵抗領域314a及び低抵抗領域314bを有する。トランジスタ300は、pチャネル型のトランジスタ、あるいはnチャネル型のトランジスタのいずれでもよい。基板311としては、例えば、単結晶シリコン基板を用いることができる。
ここで、図58に示すトランジスタ300は、チャネルが形成される半導体領域313(基板311の一部)が凸形状を有する。また、半導体領域313の側面及び上面を、絶縁層315を介して、導電層316が覆うように設けられる。なお、導電層316は仕事関数を調整する材料を用いてもよい。このようなトランジスタ300は、半導体基板の凸部を利用していることから、FIN型トランジスタともいう。なお、凸部の上部に接して、凸部を形成するためのマスクとして機能する絶縁体を有してもよい。また、ここでは、半導体基板の一部を加工して凸部を形成する場合を示したが、SOI基板を加工して凸形状を有する半導体膜を形成してもよい。
なお、図58に示すトランジスタ300は一例であり、その構造に限定されず、回路構成又は駆動方法に応じて適切なトランジスタを用いればよい。
各構造体の間には、層間絶縁層、配線、及びプラグ等が設けられた配線層が設けられてもよい。また、配線層は、設計に応じて複数層設けることができる。また、本明細書等において、配線と、配線と電気的に接続するプラグとが一体物であってもよい。すなわち、導電体の一部が配線として機能する場合、及び導電体の一部がプラグとして機能する場合もある。
例えば、トランジスタ300上には、層間絶縁層として、絶縁層320、絶縁層322、絶縁層324、及び絶縁層326が順に積層して設けられる。また、絶縁層320及び絶縁層322には、例えば、導電層328が埋め込まれている。また、絶縁層324及び絶縁層326には、例えば、導電層330が埋め込まれている。なお、導電層328及び導電層330は、コンタクトプラグ又は配線として機能する。
また、層間絶縁層として機能する絶縁層は、その下方の凹凸形状を被覆する平坦化膜として機能してもよい。例えば、絶縁層322の上面は、平坦性を高めるためにCMP法等を用いた平坦化処理により平坦化されてもよい。
絶縁層326及び導電層330上に、配線層を設けてもよい。例えば、図58において、絶縁層326及び導電層330上に、絶縁層350、絶縁層352、及び絶縁層354が順に積層して設けられる。絶縁層350、絶縁層352、及び絶縁層354には、導電層356が設けられる。導電層356は、コンタクトプラグ又は配線として機能する。
本実施の形態は、他の実施の形態と適宜組み合わせることができる。また、本明細書において、1つの実施の形態の中に、複数の構成例が示される場合は、構成例を適宜組み合わせることが可能である。
(実施の形態4)
本実施の形態では、本発明の一態様の半導体装置の応用例について、図面を用いて説明する。本発明の一態様の半導体装置は、例えば、電子部品、電子機器、大型計算機、宇宙用機器、及びデータセンター(Data Center:DCともいう。)に用いることができる。本発明の一態様の半導体装置を用いた、電子部品、電子機器、大型計算機、宇宙用機器、及びデータセンターは、低消費電力化といった高性能化に有効である。
本実施の形態では、本発明の一態様の半導体装置の応用例について、図面を用いて説明する。本発明の一態様の半導体装置は、例えば、電子部品、電子機器、大型計算機、宇宙用機器、及びデータセンター(Data Center:DCともいう。)に用いることができる。本発明の一態様の半導体装置を用いた、電子部品、電子機器、大型計算機、宇宙用機器、及びデータセンターは、低消費電力化といった高性能化に有効である。
[電子部品]
電子部品700が実装された基板(実装基板704)の斜視図を、図59Aに示す。図59Aに示す電子部品700は、モールド711内に半導体装置710を有している。図59Aは、電子部品700の内部を示すために、一部の記載を省略している。電子部品700は、モールド711の外側にランド712を有する。ランド712は電極パッド713と電気的に接続され、電極パッド713は半導体装置710とワイヤ714を介して電気的に接続されている。電子部品700は、例えば、プリント基板702に実装される。このような電子部品が複数組み合わされて、それぞれがプリント基板702上で電気的に接続されることで実装基板704が完成する。
電子部品700が実装された基板(実装基板704)の斜視図を、図59Aに示す。図59Aに示す電子部品700は、モールド711内に半導体装置710を有している。図59Aは、電子部品700の内部を示すために、一部の記載を省略している。電子部品700は、モールド711の外側にランド712を有する。ランド712は電極パッド713と電気的に接続され、電極パッド713は半導体装置710とワイヤ714を介して電気的に接続されている。電子部品700は、例えば、プリント基板702に実装される。このような電子部品が複数組み合わされて、それぞれがプリント基板702上で電気的に接続されることで実装基板704が完成する。
また、半導体装置710は、駆動回路層715と、記憶層716と、を有する。なお、記憶層716は、複数のメモリセルアレイが積層された構成である。駆動回路層715と、記憶層716と、が積層された構成は、モノリシック積層の構成とすることができる。モノリシック積層の構成では、TSV(Through Silicon Via)等の貫通電極技術、及び、Cu−Cu直接接合等の接合技術、を用いることなく、各層間を接続することができる。駆動回路層715と、記憶層716と、をモノリシック積層の構成とすることで、例えば、プロセッサ上にメモリが直接形成される、いわゆるオンチップメモリの構成とすることができる。オンチップメモリの構成とすることで、プロセッサと、メモリとのインターフェース部分の動作を高速にすることが可能となる。
また、オンチップメモリの構成とすることで、TSV等の貫通電極を用いる技術と比較し、例えば接続配線のサイズを小さくできるため、接続ピン数を増加させることも可能となる。接続ピン数を増加させることで、並列動作が可能となるため、メモリのバンド幅(メモリバンド幅ともいう。)を向上させることが可能となる。
また、記憶層716が有する、複数のメモリセルアレイを、OSトランジスタを用いて形成し、当該複数のメモリセルアレイをモノリシックで積層することが好ましい。複数のメモリセルアレイをモノリシック積層の構成とすることで、メモリのバンド幅、及びメモリのアクセスレイテンシの一方又は双方を向上させることができる。なお、バンド幅とは、単位時間あたりのデータ転送量であり、アクセスレイテンシとは、アクセスしてからデータのやり取りが始まるまでの時間である。なお、記憶層716にSiトランジスタを用いる構成の場合、OSトランジスタと比較し、モノリシック積層の構成とすることが困難である。そのため、モノリシック積層の構成において、OSトランジスタは、Siトランジスタよりも優れた構造であるといえる。
また、半導体装置710を、ダイといってもよい。なお、本明細書等において、ダイとは、半導体チップの製造工程で、例えば円盤状の基板(ウエハともいう。)に回路パターンを形成し、さいの目状に切り分けて得られたチップ片を表す。なお、ダイに用いることのできる半導体材料として、例えば、シリコン(Si)、炭化ケイ素(SiC)、又は窒化ガリウム(GaN)等が挙げられる。例えば、シリコン基板(シリコンウエハともいう。)から得られたダイを、シリコンダイという場合がある。
次に、電子部品730の斜視図を図59Bに示す。電子部品730は、SiP(System in Package)又はMCM(Multi Chip Module)の一例である。電子部品730は、パッケージ基板732(プリント基板)上にインターポーザ731が設けられ、インターポーザ731上に半導体装置735、及び複数の半導体装置710が設けられる。
電子部品730では、半導体装置710を広帯域メモリ(HBM:High Bandwidth Memory)として用いる例を示している。また、半導体装置735は、CPU(Central Processing Unit)、GPU(Graphics Processing Unit)、又はFPGA(Field Programmable Gate Array)等の集積回路に用いることができる。
パッケージ基板732は、例えば、セラミックス基板、プラスチック基板、又は、ガラスエポキシ基板を用いることができる。インターポーザ731は、例えば、シリコンインターポーザ、又は樹脂インターポーザを用いることができる。
インターポーザ731は、複数の配線を有し、端子ピッチの異なる複数の集積回路を電気的に接続する機能を有する。複数の配線は、単層又は多層で設けられる。また、インターポーザ731は、インターポーザ731上に設けられた集積回路をパッケージ基板732に設けられた電極と電気的に接続する機能を有する。これらのことから、インターポーザを「再配線基板」又は「中間基板」という場合がある。また、インターポーザ731に貫通電極を設けて、当該貫通電極を用いて集積回路とパッケージ基板732を電気的に接続する場合もある。また、シリコンインターポーザでは、貫通電極として、TSVを用いることもできる。
HBMでは、広いメモリバンド幅を実現するために多くの配線を接続する必要がある。このため、HBMを実装するインターポーザには、微細かつ高密度の配線形成が求められる。よって、HBMを実装するインターポーザには、シリコンインターポーザを用いることが好ましい。
また、シリコンインターポーザを用いた、SiP及びMCM等では、集積回路とインターポーザ間の膨張係数の違いによる信頼性の低下が生じにくい。また、シリコンインターポーザは表面の平坦性が高いため、シリコンインターポーザ上に設ける集積回路とシリコンインターポーザ間の接続不良が生じにくい。特に、インターポーザ上に複数の集積回路を横に並べて配置する2.5Dパッケージ(2.5次元実装)では、シリコンインターポーザを用いることが好ましい。
一方で、シリコンインターポーザ、及びTSV等を用いて端子ピッチの異なる複数の集積回路を電気的に接続する場合、当該端子ピッチの幅等のスペースが必要となる。そのため、電子部品730のサイズを小さくしようとした場合、上記の端子ピッチの幅が問題になり、広いメモリバンド幅を実現するために必要な多くの配線を設けることが、困難になる場合がある。そこで、前述したように、OSトランジスタを用いたモノリシック積層の構成が好適である。TSVを用いて積層したメモリセルアレイと、モノリシック積層したメモリセルアレイと、を組み合わせた複合化構造としてもよい。
また、電子部品730と重ねてヒートシンク(放熱板)を設けてもよい。ヒートシンクを設ける場合は、インターポーザ731上に設ける集積回路の高さを揃えることが好ましい。例えば、本実施の形態に示す電子部品730では、半導体装置710と半導体装置735の高さを揃えることが好ましい。
電子部品730を他の基板に実装するため、パッケージ基板732の底部に電極733を設けてもよい。図59Bでは、電極733を半田ボールで形成する例を示している。パッケージ基板732の底部に半田ボールをマトリクス状に設けることで、BGA(Ball Grid Array)実装を実現することができる。また、電極733を導電性のピンで形成してもよい。パッケージ基板732の底部に導電性のピンをマトリクス状に設けることで、PGA(Pin Grid Array)実装を実現することができる。
電子部品730は、BGA及びPGAに限らず様々な実装方法を用いて他の基板に実装することができる。実装方法としては、例えば、SPGA(Staggered Pin Grid Array)、LGA(Land Grid Array)、QFP(Quad Flat Package)、QFJ(Quad Flat J−leaded package)、及び、QFN(Quad Flat Non−leaded package)が挙げられる。
[電子機器]
次に、電子機器6500の斜視図を図60Aに示す。図60Aに示す電子機器6500は、スマートフォンとして用いることのできる携帯情報端末機である。電子機器6500は、筐体6501、表示部6502、電源ボタン6503、ボタン6504、スピーカ6505、マイク6506、カメラ6507、光源6508、及び制御装置6509等を有する。なお、制御装置6509としては、例えば、CPU、GPU、及び記憶装置の中から選ばれるいずれか一又は複数を有する。本発明の一態様の半導体装置は、表示部6502、及び制御装置6509等に適用することができる。
次に、電子機器6500の斜視図を図60Aに示す。図60Aに示す電子機器6500は、スマートフォンとして用いることのできる携帯情報端末機である。電子機器6500は、筐体6501、表示部6502、電源ボタン6503、ボタン6504、スピーカ6505、マイク6506、カメラ6507、光源6508、及び制御装置6509等を有する。なお、制御装置6509としては、例えば、CPU、GPU、及び記憶装置の中から選ばれるいずれか一又は複数を有する。本発明の一態様の半導体装置は、表示部6502、及び制御装置6509等に適用することができる。
図60Bに示す電子機器6600は、ノート型パーソナルコンピュータとして用いることのできる情報端末機である。電子機器6600は、筐体6611、キーボード6612、ポインティングデバイス6613、外部接続ポート6614、表示部6615、及び制御装置6616等を有する。なお、制御装置6616としては、例えば、CPU、GPU、及び記憶装置の中から選ばれるいずれか一又は複数を有する。本発明の一態様の半導体装置は、表示部6615、及び制御装置6616等に適用することができる。なお、本発明の一態様の半導体装置を、前述の制御装置6509、及び制御装置6616に用いることで、消費電力を低減させることができるため好適である。
[大型計算機]
次に、大型計算機5600の斜視図を図60Cに示す。図60Cに示す大型計算機5600には、ラック5610にラックマウント型の計算機5620が複数格納されている。なお、大型計算機5600を、スーパーコンピュータといってもよい。
次に、大型計算機5600の斜視図を図60Cに示す。図60Cに示す大型計算機5600には、ラック5610にラックマウント型の計算機5620が複数格納されている。なお、大型計算機5600を、スーパーコンピュータといってもよい。
計算機5620は、例えば、図60Dに示す斜視図の構成とすることができる。図60Dにおいて、計算機5620は、マザーボード5630を有し、マザーボード5630は、複数のスロット5631、複数の接続端子を有する。スロット5631には、PCカード5621が挿入されている。加えて、PCカード5621は、接続端子5623、接続端子5624、接続端子5625を有し、それぞれ、マザーボード5630に接続されている。
図60Eに示すPCカード5621は、CPU、GPU、及び記憶装置等を備えた処理ボードの一例である。PCカード5621は、ボード5622を有する。また、ボード5622は、接続端子5623と、接続端子5624と、接続端子5625と、半導体装置5626と、半導体装置5627と、半導体装置5628と、接続端子5629と、を有する。なお、図60Eには、半導体装置5626、半導体装置5627、及び半導体装置5628以外の半導体装置を図示しているが、それらの半導体装置については、以下に記載する半導体装置5626、半導体装置5627、及び半導体装置5628の説明を参照することができる。
接続端子5629は、マザーボード5630のスロット5631に挿入することができる形状を有しており、接続端子5629は、PCカード5621とマザーボード5630とを接続するためのインターフェースとして機能する。接続端子5629の規格としては、例えば、PCIeが挙げられる。
接続端子5623、接続端子5624、接続端子5625は、例えば、PCカード5621に対して電力供給、及び信号入力等を行うためのインターフェースとすることができる。また、例えば、PCカード5621によって計算された信号の出力を行うためのインターフェースとすることができる。接続端子5623、接続端子5624、接続端子5625のそれぞれの規格としては、例えば、USB(Universal Serial Bus)、SATA(Serial ATA)、及びSCSI(Small Computer System Interface)等が挙げられる。また、接続端子5623、接続端子5624、接続端子5625から映像信号を出力する場合、それぞれの規格としては、例えば、HDMI(登録商標)が挙げられる。
半導体装置5626は、信号の入出力を行う端子(図示しない。)を有しており、当該端子をボード5622が備えるソケット(図示しない。)に対して差し込むことで、半導体装置5626とボード5622を電気的に接続することができる。
半導体装置5627は、複数の端子を有しており、当該端子をボード5622が備える配線に対して、例えば、リフロー方式の半田付けを行うことで、半導体装置5627とボード5622を電気的に接続することができる。半導体装置5627としては、例えば、FPGA、GPU、及びCPU等が挙げられる。半導体装置5627として、例えば、電子部品730を用いることができる。
半導体装置5628は、複数の端子を有しており、当該端子をボード5622が備える配線に対して、例えば、リフロー方式の半田付けを行うことで、半導体装置5628とボード5622を電気的に接続することができる。半導体装置5628としては、例えば、記憶装置が挙げられる。半導体装置5628として、例えば、電子部品700を用いることができる。
大型計算機5600は並列計算機としても機能することができる。大型計算機5600を並列計算機として用いることで、例えば、人工知能の学習、及び推論に必要な大規模の計算を行うことができる。
[宇宙用機器]
本発明の一態様の半導体装置は、宇宙用機器に好適に用いることができる。
本発明の一態様の半導体装置は、宇宙用機器に好適に用いることができる。
本発明の一態様の半導体装置は、OSトランジスタを含む。OSトランジスタは、放射線照射による電気特性の変動が小さい。つまり放射線に対する耐性が高いため、放射線が入射し得る環境において好適に用いることができる。例えば、OSトランジスタは、宇宙空間にて使用する場合に好適に用いることができる。具体的には、OSトランジスタを、スペースシャトル、人工衛星、又は、宇宙探査機に設けられる半導体装置を構成するトランジスタに用いることができる。放射線として、例えば、X線、及び中性子線が挙げられる。なお、宇宙空間とは、例えば、高度100km以上を指すが、本明細書に記載の宇宙空間は、熱圏、中間圏、及び成層圏のうち一つ又は複数を含んでもよい。
図61には、宇宙用機器の一例として、人工衛星6800を示している。人工衛星6800は、機体6801と、ソーラーパネル6802と、アンテナ6803と、二次電池6805と、制御装置6807と、を有する。なお、図61においては、宇宙空間に惑星6804を例示している。
また、図61には、図示していないが、二次電池6805に、バッテリマネジメントシステム(BMSともいう。)、又はバッテリ制御回路を設けてもよい。前述のバッテリマネジメントシステム、又はバッテリ制御回路に、OSトランジスタを用いると、消費電力が低く、かつ宇宙空間においても高い信頼性を有するため好適である。
また、宇宙空間は、地上に比べて100倍以上、放射線量の高い環境である。なお、放射線として、例えば、X線、及びガンマ線に代表される電磁波(電磁放射線)、並びにアルファ線、ベータ線、中性子線、陽子線、重イオン線、中間子線等に代表される粒子放射線が挙げられる。
ソーラーパネル6802に太陽光が照射されることにより、人工衛星6800が動作するために必要な電力が生成される。しかしながら、例えば、ソーラーパネルに太陽光が照射されない状況、又はソーラーパネルに照射される太陽光の光量が少ない状況では、生成される電力が少なくなる。よって、人工衛星6800が動作するために必要な電力が生成されない可能性がある。生成される電力が少ない状況下であっても人工衛星6800を動作させるために、人工衛星6800に二次電池6805を設けるとよい。なお、ソーラーパネルは、太陽電池モジュールという場合がある。
人工衛星6800は、信号を生成することができる。当該信号は、アンテナ6803を介して送信され、例えば、地上に設けられた受信機、又は他の人工衛星が当該信号を受信することができる。人工衛星6800が送信した信号を受信することにより、当該信号を受信した受信機の位置を測定することができる。以上より、人工衛星6800は、衛星測位システムを構成することができる。
また、制御装置6807は、人工衛星6800を制御する機能を有する。制御装置6807としては、例えば、CPU、GPU、及び記憶装置の中から選ばれるいずれか一又は複数を用いて構成される。なお、制御装置6807には、本発明の一態様であるOSトランジスタを含む半導体装置を用いると好適である。OSトランジスタは、Siトランジスタと比較し、放射線照射による電気特性の変動が小さい。つまり放射線が入射し得る環境においても信頼性が高く、好適に用いることができる。
また、人工衛星6800は、センサを有する構成とすることができる。例えば、可視光センサを有する構成とすることにより、人工衛星6800は、地上に設けられる物体に当たって反射された太陽光を検出する機能を有することができる。又は、熱赤外センサを有する構成とすることにより、人工衛星6800は、地表から放出される熱赤外線を検出する機能を有することができる。以上より、人工衛星6800は、例えば、地球観測衛星としての機能を有することができる。
なお、本実施の形態においては、宇宙用機器の一例として、人工衛星について例示したがこれに限定されない。例えば、本発明の一態様の半導体装置は、宇宙船、宇宙カプセル、又は宇宙探査機等の宇宙用機器に好適に用いることができる。
以上の説明の通り、OSトランジスタは、Siトランジスタと比較し、広いメモリバンド幅の実現が可能なこと、放射線耐性が高いこと、といった優れた効果を有する。
[データセンター]
本発明の一態様の半導体装置は、例えば、データセンター等に適用されるストレージシステムに好適に用いることができる。データセンターは、データの不変性を保障する等、データの長期的な管理を行うことが求められる。長期的なデータを管理する場合、膨大なデータを記憶するためのストレージ及びサーバの設置、データを保持するための安定した電源の確保、あるいはデータの保持に要する冷却設備の確保、等建屋の大型化が必要となる。
本発明の一態様の半導体装置は、例えば、データセンター等に適用されるストレージシステムに好適に用いることができる。データセンターは、データの不変性を保障する等、データの長期的な管理を行うことが求められる。長期的なデータを管理する場合、膨大なデータを記憶するためのストレージ及びサーバの設置、データを保持するための安定した電源の確保、あるいはデータの保持に要する冷却設備の確保、等建屋の大型化が必要となる。
データセンターに適用されるストレージシステムに本発明の一態様の半導体装置を用いることにより、データの保持に要する電力の低減、データを保持する半導体装置の小型化を図ることができる。そのため、ストレージシステムの小型化、データを保持するための電源の小型化、及び冷却設備の小規模化等を図ることができる。そのため、データセンターの省スペース化を図ることができる。
また、本発明の一態様の半導体装置は、消費電力が少ないため、回路からの発熱を低減することができる。よって、当該発熱によるその回路自体、周辺回路、及びモジュールへの悪影響を低減することができる。また、本発明の一態様の半導体装置を用いることにより、高温環境下においても動作が安定したデータセンターを実現することができる。よってデータセンターの信頼性を高めることができる。
図62にデータセンターに適用可能なストレージシステムを示す。図62に示すストレージシステム7000は、ホスト7001(Host Computerと図示)として複数のサーバ7001sbを有する。また、ストレージ7003(Storageと図示)として複数の記憶装置7003mdを有する。ホスト7001とストレージ7003とは、ストレージエリアネットワーク7004(SAN:Storage Area Networkと図示)及びストレージ制御回路7002(Storage Controllerと図示)を介して接続されている形態を図示している。
ホスト7001は、ストレージ7003に記憶されたデータにアクセスするコンピュータに相当する。ホスト7001同士は、ネットワークで互いに接続されてもよい。
ストレージ7003は、フラッシュメモリを用いることで、データのアクセススピード、つまりデータの記憶及び出力に要する時間を短くしているものの、当該時間は、ストレージ内のキャッシュメモリとして用いることのできるDRAMが要する時間に比べて格段に長い。ストレージシステムでは、ストレージ7003のアクセススピードの長さの問題を解決するために、通常ストレージ内にキャッシュメモリを設けてデータの記憶及び出力を短くしている。
前述のキャッシュメモリは、ストレージ制御回路7002及びストレージ7003内に用いられる。ホスト7001とストレージ7003との間でやり取りされるデータは、ストレージ制御回路7002及びストレージ7003内の当該キャッシュメモリに記憶されたのち、ホスト7001又はストレージ7003に出力される。
前述のキャッシュメモリのデータを記憶するためのトランジスタとして、OSトランジスタを用いてデータに応じた電位を保持する構成とすることで、リフレッシュする頻度を減らし、消費電力を小さくすることができる。またメモリセルアレイを積層する構成とすることで小型化が可能である。
なお、本発明の一態様の半導体装置を、電子部品、電子機器、大型計算機、宇宙用機器、及びデータセンターの中から選ばれるいずれか一又は複数に適用することで、消費電力を低減させる効果が期待される。そのため、半導体装置の高性能化、又は高集積化に伴うエネルギー需要の増加が見込まれる中、本発明の一態様の半導体装置を用いることで、二酸化炭素(CO2)に代表される、温室効果ガスの排出量を低減させることも可能となる。また、本発明の一態様の半導体装置は、低消費電力であるため地球温暖化対策としても有効である。
本実施の形態は、他の実施の形態と適宜組み合わせることができる。
10:半導体装置、11:ワード線駆動回路、13:ビット線駆動回路、15:電源回路、20:記憶部、21_1:メモリセル、21_2:メモリセル、21:メモリセル、31R:配線、31W:配線、31a:配線、31b:配線、31c:配線、31:配線、33R:配線、33W:配線、33:配線、35:配線、36:配線、37:配線、38:配線、41_1:トランジスタ、41_2:トランジスタ、41:トランジスタ、42_1:トランジスタ、42_2:トランジスタ、42:トランジスタ、43_1:トランジスタ、43_2:トランジスタ、43:トランジスタ、44:トランジスタ、51:容量、53:トランジスタ、58:容量、61:駆動回路層、63_1:記憶層、63_2:記憶層、63_3:記憶層、63_n:記憶層、63:記憶層、70:表示装置、71:走査線駆動回路、73:信号線駆動回路、75:電源回路、77:基準電位生成回路、80:表示部、81:画素、83B:副画素、83G:副画素、83R:副画素、83:副画素、90:画素回路、91:発光素子、101:絶縁層、103a:絶縁層、103b:絶縁層、103c:絶縁層、103c_1:絶縁層、103c_2:絶縁層、103c_3:絶縁層、103c_4:絶縁層、103C:絶縁膜、103:絶縁層、105a:絶縁層、105b:絶縁層、105c:絶縁層、105C:絶縁膜、105:絶縁層、107a:絶縁層、107A:絶縁膜、107b_1:絶縁層、107b_2:絶縁層、107b:絶縁層、107c:絶縁層、107C:絶縁膜、107:絶縁層、111a:導電層、111b:導電層、111c:導電層、111:導電層、112a:導電層、112A:導電膜、112b:導電層、112B:導電膜、112c:導電層、112:導電層、113a:半導体層、113b:半導体層、113c:半導体層、113C:金属酸化物膜、113i:領域、113na:領域、113nb:領域、113:半導体層、114f:膜、114:層、115a:導電層、115A:導電膜、115b:導電層、115B:導電膜、115c:導電層、115:導電層、118:導電層、120:開口、121a:開口、121b:開口、121c:開口、121:開口、122:開口、123:開口、125:開口、126:開口、131:絶縁層、132:絶縁層、133:絶縁層、135:絶縁層、137:絶縁層、139_1:絶縁層、139_2:絶縁層、139:絶縁層、141:導電層、143:導電層、300:トランジスタ、311:基板、313:半導体領域、314a:低抵抗領域、314b:低抵抗領域、315:絶縁層、316:導電層、320:絶縁層、322:絶縁層、324:絶縁層、326:絶縁層、328:導電層、330:導電層、350:絶縁層、352:絶縁層、354:絶縁層、356:導電層、700:電子部品、702:プリント基板、704:実装基板、710:半導体装置、711:モールド、712:ランド、713:電極パッド、714:ワイヤ、715:駆動回路層、716:記憶層、730:電子部品、731:インターポーザ、732:パッケージ基板、733:電極、735:半導体装置、5600:大型計算機、5610:ラック、5620:計算機、5621:PCカード、5622:ボード、5623:接続端子、5624:接続端子、5625:接続端子、5626:半導体装置、5627:半導体装置、5628:半導体装置、5629:接続端子、5630:マザーボード、5631:スロット、6500:電子機器、6501:筐体、6502:表示部、6503:電源ボタン、6504:ボタン、6505:スピーカ、6506:マイク、6507:カメラ、6508:光源、6509:制御装置、6600:電子機器、6611:筐体、6612:キーボード、6613:ポインティングデバイス、6614:外部接続ポート、6615:表示部、6616:制御装置、6800:人工衛星、6801:機体、6802:ソーラーパネル、6803:アンテナ、6804:惑星、6805:二次電池、6807:制御装置、7000:ストレージシステム、7001sb:サーバ、7001:ホスト、7002:ストレージ制御回路、7003md:記憶装置、7003:ストレージ
Claims (17)
- 第1のトランジスタ、第2のトランジスタ、第3のトランジスタ、第1の配線、第2の配線、第3の配線、第4の配線、及び、第5の配線を有し、
前記第1のトランジスタ、前記第2のトランジスタ、及び、前記第3のトランジスタは、それぞれ基板面に対してソースと、ドレインと、が異なる高さに設けられ、
前記第2のトランジスタは、前記第1のトランジスタ上に重畳して設けられ、
前記第3のトランジスタは、前記第2のトランジスタ上に重畳して設けられ、
前記第1のトランジスタのゲートと、前記第1の配線と、は電気的に接続され、
前記第1のトランジスタのソース又はドレインの一方と、前記第2のトランジスタのゲートと、は電気的に接続され、
前記第1のトランジスタのソース又はドレインの他方と、前記第2の配線と、は電気的に接続され、
前記第2のトランジスタのソース又はドレインの一方と、前記第3のトランジスタのソース又はドレインの一方と、は電気的に接続され、
前記第2のトランジスタのソース又はドレインの他方と、前記第3の配線と、は電気的に接続され、
前記第3のトランジスタのゲートと、前記第4の配線と、は電気的に接続され、
前記第3のトランジスタのソース又はドレインの他方と、前記第5の配線と、は電気的に接続される、
半導体装置。 - 請求項1において、
前記第1のトランジスタ、前記第2のトランジスタ、及び、前記第3のトランジスタの少なくとも一は、金属酸化物を有するトランジスタである、
半導体装置。 - 請求項1又は請求項2において、
前記第1のトランジスタのソース又はドレインの一方と、前記第2のトランジスタのゲートと、を電気的に接続するノードを有し、
前記第1のトランジスタは、前記第1の配線から第1の電位が供給されると、前記ノードに、前記第2の配線から供給される電位に応じたデータを書き込む機能を有し、前記第1の配線から第2の電位が供給されると、前記ノードに前記データを保持する機能を有し、
前記第2のトランジスタ、及び、前記第3のトランジスタは、前記第3の配線に第3の電位が供給され、前記第5の配線に第4の電位が供給された状態で、前記第4の配線に第5の電位が供給されると、前記ノードに保持された前記データを読み出す機能を有し、
前記第1の電位は、前記第1のトランジスタがオン状態となる電位であり、
前記第2の電位は、前記第1のトランジスタがオフ状態となる電位であり、
前記第4の電位は、前記第3の電位よりも高電位であり、
前記第5の電位は、前記第3のトランジスタがオン状態となる電位である、
半導体装置。 - 第1のトランジスタ、第2のトランジスタ、第3のトランジスタ、第1の配線、第2の配線、第3の配線、第4の配線、及び、第5の配線を有し、
前記第1のトランジスタ、前記第2のトランジスタ、及び、前記第3のトランジスタは、それぞれ基板面に対してソースと、ドレインと、が異なる高さに設けられ、
前記第2のトランジスタは、前記第1のトランジスタ上に重畳して設けられ、
前記第3のトランジスタは、前記第2のトランジスタ上に重畳して設けられ、
前記第1のトランジスタは、平面視にて、ゲートが半導体層を取り囲むように設けられ、
前記第2のトランジスタは、平面視にて、半導体層がゲートを取り囲むように設けられ、
前記第3のトランジスタは、平面視にて、半導体層がゲートを取り囲むように設けられ、
前記第1のトランジスタのゲートと、前記第1の配線と、は電気的に接続され、
前記第1のトランジスタのソース又はドレインの一方と、前記第2のトランジスタのゲートと、は電気的に接続され、
前記第1のトランジスタのソース又はドレインの他方と、前記第2の配線と、は電気的に接続され、
前記第2のトランジスタのソース又はドレインの一方と、前記第3のトランジスタのソース又はドレインの一方と、は電気的に接続され、
前記第2のトランジスタのソース又はドレインの他方と、前記第3の配線と、は電気的に接続され、
前記第3のトランジスタのゲートと、前記第4の配線と、は電気的に接続され、
前記第3のトランジスタのソース又はドレインの他方と、前記第5の配線と、は電気的に接続される、
半導体装置。 - 請求項4において、
前記第1のトランジスタ、前記第2のトランジスタ、及び、前記第3のトランジスタの少なくとも一は、半導体層に金属酸化物を有するトランジスタである、
半導体装置。 - 請求項4又は請求項5において、
前記第1のトランジスタのソース又はドレインの一方と、前記第2のトランジスタのゲートと、を電気的に接続するノードを有し、
前記第1のトランジスタは、前記第1の配線から第1の電位が供給されると、前記ノードに、前記第2の配線から供給される電位に応じたデータを書き込む機能を有し、前記第1の配線から第2の電位が供給されると、前記ノードに前記データを保持する機能を有し、
前記第2のトランジスタ、及び、前記第3のトランジスタは、前記第3の配線に第3の電位が供給され、前記第5の配線に第4の電位が供給された状態で、前記第4の配線に第5の電位が供給されると、前記ノードに保持された前記データを読み出す機能を有し、
前記第1の電位は、前記第1のトランジスタがオン状態となる電位であり、
前記第2の電位は、前記第1のトランジスタがオフ状態となる電位であり、
前記第4の電位は、前記第3の電位よりも高電位であり、
前記第5の電位は、前記第3のトランジスタがオン状態となる電位である、
半導体装置。 - 第1のトランジスタ、第2のトランジスタ、第3のトランジスタ、第1の絶縁層、第2の絶縁層、第3の絶縁層、及び、第4の絶縁層を有し、
前記第1のトランジスタ、前記第2のトランジスタ、及び、前記第3のトランジスタは、この順で積層して設けられ、
前記第1のトランジスタは、第1の導電層、第2の導電層、第3の導電層、第5の絶縁層、及び、第1の半導体層を有し、
前記第1の導電層上に、前記第1の絶縁層、前記第3の導電層、及び、前記第2の絶縁層が、この順で積層して設けられ、
前記第1の絶縁層、前記第3の導電層、及び、前記第2の絶縁層には、前記第1の導電層に達する第1の開口が設けられ、
前記第5の絶縁層は、前記第1の開口の側壁に接して設けられ、
前記第1の半導体層は、前記第1の開口内における前記第1の導電層の上面、前記第1の開口内における前記第5の絶縁層の側面、及び、前記第2の絶縁層の上面に接して設けられ、
前記第2の導電層は、前記第1の導電層と重なる領域を有するように、前記第1の半導体層の上面に接して設けられ、
前記第2のトランジスタは、前記第2の導電層、第4の導電層、第5の導電層、第6の絶縁層、及び、第2の半導体層を有し、
前記第2の導電層上に、前記第3の絶縁層、及び、前記第4の導電層が、この順で積層して設けられ、
前記第3の絶縁層、及び、前記第4の導電層には、前記第2の導電層に達する第2の開口が設けられ、
前記第2の半導体層は、前記第2の開口内における前記第2の導電層の上面、前記第2の開口内における前記第3の絶縁層の側面、前記第2の開口内における前記第4の導電層の側面、及び、前記第4の導電層の上面に接して設けられ、
前記第6の絶縁層は、前記第2の半導体層の上面、前記第2の半導体層の側面、前記第4の導電層の上面、前記第4の導電層の側面、及び、前記第3の絶縁層の上面に接して設けられ、
前記第5の導電層は、前記第2の開口を埋め込むように、前記第6の絶縁層上に接して設けられ、
前記第3のトランジスタは、第6の導電層、第7の導電層、第8の導電層、第7の絶縁層、及び、第3の半導体層を有し、
前記第6の導電層は、前記第5の導電層の上面に接して設けられ、
前記第6の導電層上に、前記第4の絶縁層、及び、前記第7の導電層が、この順で積層して設けられ、
前記第4の絶縁層、及び、前記第7の導電層には、前記第6の導電層に達する第3の開口が設けられ、
前記第3の半導体層は、前記第3の開口内における前記第6の導電層の上面、前記第3の開口内における前記第4の絶縁層の側面、前記第3の開口内における前記第7の導電層の側面、及び、前記第7の導電層の上面に接して設けられ、
前記第7の絶縁層は、前記第3の半導体層の上面、前記第3の半導体層の側面、前記第7の導電層の上面、前記第7の導電層の側面、及び、前記第4の絶縁層の上面に接して設けられ、
前記第8の導電層は、前記第3の開口を埋め込むように、前記第7の絶縁層上に接して設けられる、
半導体装置。 - 請求項7において、
前記第1の半導体層、前記第2の半導体層、及び、前記第3の半導体層の少なくとも一は、金属酸化物を有する、
半導体装置。 - 請求項7又は請求項8において、
前記第2の導電層は、第9の導電層、及び、第10の導電層を有し、
前記第9の導電層は、前記第1の導電層と重なる領域を有するように、前記第1の半導体層の上面に接して設けられ、
前記第10の導電層は、前記第1の導電層と重なる領域を有するように、前記第9の導電層の上面に接して設けられ、
前記第2の半導体層は、前記第10の導電層の上面に接して設けられる、
半導体装置。 - 請求項7又は請求項8において、
前記第2の導電層は、第9の導電層、第10の導電層、及び、第11の導電層を有し、
前記第9の導電層は、前記第1の導電層と重なる領域を有するように、前記第1の半導体層の上面に接して設けられ、
前記第10の導電層は、前記第9の導電層の上面に接して設けられ、
前記第11の導電層は、前記第1の導電層と重なる領域を有するように、前記第10の導電層の上面に接して設けられ、
前記第2の半導体層は、前記第11の導電層の上面に接して設けられる、
半導体装置。 - 請求項7又は請求項8において、
前記第1のトランジスタと、前記第2のトランジスタと、の間に、容量を有し、
前記第1のトランジスタ、前記第2のトランジスタ、前記容量、及び、前記第3のトランジスタは、この順で積層して設けられ、
前記容量は、第9の導電層と、第10の導電層と、第8の絶縁層と、を有し、
前記第8の絶縁層は、前記第9の導電層の側面と接する領域を有し、
前記第10の導電層は、前記第8の絶縁層を介して、前記第9の導電層の側面の少なくとも一部を覆い、
前記第9の導電層は、前記第5の導電層の上面に接して設けられ、
前記第6の導電層は、前記第9の導電層の上面に接して設けられる、
半導体装置。 - 第1のトランジスタ、第2のトランジスタ、第3のトランジスタ、第1の絶縁層、第2の絶縁層、第3の絶縁層、及び、第4の絶縁層を有し、
前記第1のトランジスタ、前記第2のトランジスタ、及び、前記第3のトランジスタは、この順で積層して設けられ、
前記第1のトランジスタは、第1の導電層、第2の導電層、第3の導電層、第5の絶縁層、及び、第1の半導体層を有し、
前記第1の導電層上に、前記第1の絶縁層、前記第3の導電層、及び、前記第2の絶縁層が、この順で積層して設けられ、
前記第1の絶縁層、前記第3の導電層、及び、前記第2の絶縁層には、前記第1の導電層に達する第1の開口が設けられ、
前記第5の絶縁層は、前記第1の開口の側壁に接して設けられ、
前記第1の半導体層は、前記第1の開口内における前記第1の導電層の上面、前記第1の開口内における前記第5の絶縁層の側面、及び、前記第2の絶縁層の上面に接して設けられ、
前記第2の導電層は、前記第1の導電層と重なる領域を有するように、前記第1の半導体層の上面に接して設けられ、
前記第3の導電層は、平面視にて、前記第5の絶縁層を介して、前記第1の半導体層を取り囲むように設けられ、
前記第2のトランジスタは、前記第2の導電層、第4の導電層、第5の導電層、第6の絶縁層、及び、第2の半導体層を有し、
前記第2の導電層上に、前記第3の絶縁層、及び、前記第4の導電層が、この順で積層して設けられ、
前記第3の絶縁層、及び、前記第4の導電層には、前記第2の導電層に達する第2の開口が設けられ、
前記第2の半導体層は、前記第2の開口内における前記第2の導電層の上面、前記第2の開口内における前記第3の絶縁層の側面、前記第2の開口内における前記第4の導電層の側面、及び、前記第4の導電層の上面に接し、かつ、平面視にて、前記第6の絶縁層を介して、前記第5の導電層を取り囲むよう設けられ、
前記第6の絶縁層は、前記第2の半導体層の上面、前記第2の半導体層の側面、前記第4の導電層の上面、前記第4の導電層の側面、及び、前記第3の絶縁層の上面に接して設けられ、
前記第5の導電層は、前記第2の開口を埋め込むように、前記第6の絶縁層上に接して設けられ、
前記第3のトランジスタは、第6の導電層、第7の導電層、第8の導電層、第7の絶縁層、及び、第3の半導体層を有し、
前記第6の導電層は、前記第5の導電層の上面に接して設けられ、
前記第6の導電層上に、前記第4の絶縁層、及び、前記第7の導電層が、この順で積層して設けられ、
前記第4の絶縁層、及び、前記第7の導電層には、前記第6の導電層に達する第3の開口が設けられ、
前記第3の半導体層は、前記第3の開口内における前記第6の導電層の上面、前記第3の開口内における前記第4の絶縁層の側面、前記第3の開口内における前記第7の導電層の側面、及び、前記第7の導電層の上面に接し、かつ、平面視にて、前記第7の絶縁層を介して、前記第8の導電層を取り囲むよう設けられ、
前記第7の絶縁層は、前記第3の半導体層の上面、前記第3の半導体層の側面、前記第7の導電層の上面、前記第7の導電層の側面、及び、前記第4の絶縁層の上面に接して設けられ、
前記第8の導電層は、前記第3の開口を埋め込むように、前記第7の絶縁層上に接して設けられる、
半導体装置。 - 請求項12において、
前記第1の半導体層、前記第2の半導体層、及び、前記第3の半導体層の少なくとも一は、金属酸化物を有する、
半導体装置。 - 請求項12又は請求項13において、
前記第2の導電層は、第9の導電層、及び、第10の導電層を有し、
前記第9の導電層は、前記第1の導電層と重なる領域を有するように、前記第1の半導体層の上面に接して設けられ、
前記第10の導電層は、前記第1の導電層と重なる領域を有するように、前記第9の導電層の上面に接して設けられ、
前記第2の半導体層は、前記第10の導電層の上面に接して設けられる、
半導体装置。 - 請求項12又は請求項13において、
前記第2の導電層は、第9の導電層、第10の導電層、及び、第11の導電層を有し、
前記第9の導電層は、前記第1の導電層と重なる領域を有するように、前記第1の半導体層の上面に接して設けられ、
前記第10の導電層は、前記第9の導電層の上面に接して設けられ、
前記第11の導電層は、前記第1の導電層と重なる領域を有するように、前記第10の導電層の上面に接して設けられ、
前記第2の半導体層は、前記第11の導電層の上面に接して設けられる、
半導体装置。 - 請求項12又は請求項13において、
前記第1のトランジスタと、前記第2のトランジスタと、の間に、容量を有し、
前記第1のトランジスタ、前記第2のトランジスタ、前記容量、及び、前記第3のトランジスタは、この順で積層して設けられ、
前記容量は、第9の導電層と、第10の導電層と、第8の絶縁層と、を有し、
前記第8の絶縁層は、前記第9の導電層の側面と接する領域を有し、
前記第10の導電層は、前記第8の絶縁層を介して、前記第9の導電層の側面の少なくとも一部を覆い、
前記第9の導電層は、前記第5の導電層の上面に接して設けられ、
前記第6の導電層は、前記第9の導電層の上面に接して設けられる、
半導体装置。 - 第1の導電層を形成し、
前記第1の導電層上に、第1の絶縁層を形成し、
前記第1の絶縁層上に、第2の導電層を形成し、
前記第1の絶縁層上、及び、前記第2の導電層上に、第2の絶縁層を形成し、
前記第2の導電層、及び、前記第2の絶縁層を加工し、前記第1の導電層に達する第1の開口を形成し、
前記第1の開口内の前記第1の導電層の上面、前記第1の開口内の前記第1の絶縁層の側面、前記第1の開口内の前記第2の導電層の側面、前記第1の開口内の前記第2の絶縁層の側面、及び、前記第2の絶縁層の上面に接する第1の絶縁膜を形成し、
前記第1の絶縁膜を加工して、前記第1の開口内の前記第1の導電層の上面、及び、前記第2の絶縁層の上面を露出させ、前記第1の開口内の前記第1の絶縁層の側面、前記第1の開口内の前記第2の導電層の側面、及び、前記第1の開口内の前記第2の絶縁層の側面に接する第3の絶縁層を形成し、
前記第1の導電層の上面、前記第3の絶縁層の側面、前記第3の絶縁層の上面、及び、前記第2の絶縁層の上面に接する第1の金属酸化物膜を形成し、
前記第1の金属酸化物膜を加工して、前記第1の開口と重なる領域を有する第1の半導体層を形成し、
前記第1の半導体層の上面に接する第3の導電層を形成し、
前記第3の導電層上、及び、前記第2の絶縁層上に、第4の絶縁層を形成し、
前記第4の絶縁層上に、第1の導電膜を形成し、
前記第1の導電膜、及び、前記第4の絶縁層を加工して、前記第3の導電層に達する第2の開口を形成し、
前記第2の開口内の前記第3の導電層の上面、前記第2の開口内の前記第4の絶縁層の側面、前記第2の開口内における前記第1の導電膜の側面、及び、前記第1の導電膜の上面に接する第2の金属酸化物膜を形成し、
前記第2の金属酸化物膜を加工して、前記第2の開口と重なる領域を有する第2の半導体層を形成し、
前記第1の導電膜を加工して、前記第3の導電層と重なる領域を有する第4の導電層を形成し、
前記第2の半導体層上、前記第4の導電層上、及び、前記第4の絶縁層上に、第5の絶縁層を形成し、
前記第5の絶縁層上に、第2の導電膜を形成し、
前記第2の導電膜を加工して、前記第2の半導体層と重なる領域を有する第5の導電層を形成し、
前記第5の導電層上、及び、前記第5の絶縁層上に、第6の絶縁層を形成し、
前記第6の絶縁層の上面、及び、前記第5の導電層の上面を加工して、それぞれ基板面に対する高さを概略等しくし、
前記第5の導電層の上面に接する第6の導電層を形成し、
前記第5の導電層上、及び、前記第6の絶縁層上に、第7の絶縁層を形成し、
前記第7の絶縁層上に、第3の導電膜を形成し、
前記第3の導電膜、及び、前記第7の絶縁層を加工して、前記第6の導電層に達する第3の開口を形成し、
前記第3の開口内の前記第6の導電層の上面、前記第3の開口内の前記第7の絶縁層の側面、前記第3の開口内における前記第3の導電膜の側面、及び、前記第3の導電膜の上面に接する第3の金属酸化物膜を形成し、
前記第3の金属酸化物膜を加工して、前記第3の開口と重なる領域を有する第3の半導体層を形成し、
前記第3の導電膜を加工して、前記第6の導電層と重なる領域を有する第7の導電層を形成し、
前記第3の半導体層上、前記第7の導電層上、及び、前記第7の絶縁層上に、第8の絶縁層を形成し、
前記第8の絶縁層上に、第4の導電膜を形成し、
前記第4の導電膜を加工して、前記第3の半導体層と重なる領域を有する第8の導電層を形成する、
半導体装置の作製方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2022176808 | 2022-11-03 | ||
JP2022-176808 | 2022-11-03 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2024095110A1 true WO2024095110A1 (ja) | 2024-05-10 |
Family
ID=90929883
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/IB2023/060833 WO2024095110A1 (ja) | 2022-11-03 | 2023-10-27 | 半導体装置、及び、半導体装置の作製方法 |
Country Status (1)
Country | Link |
---|---|
WO (1) | WO2024095110A1 (ja) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2016149552A (ja) * | 2015-02-11 | 2016-08-18 | 株式会社半導体エネルギー研究所 | 半導体装置、および半導体装置の作製方法 |
WO2018203181A1 (ja) * | 2017-05-01 | 2018-11-08 | 株式会社半導体エネルギー研究所 | 半導体装置 |
US20190305137A1 (en) * | 2018-03-28 | 2019-10-03 | Intel Corporation | Dual gate control for trench shaped thin film transistors |
-
2023
- 2023-10-27 WO PCT/IB2023/060833 patent/WO2024095110A1/ja unknown
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2016149552A (ja) * | 2015-02-11 | 2016-08-18 | 株式会社半導体エネルギー研究所 | 半導体装置、および半導体装置の作製方法 |
WO2018203181A1 (ja) * | 2017-05-01 | 2018-11-08 | 株式会社半導体エネルギー研究所 | 半導体装置 |
US20190305137A1 (en) * | 2018-03-28 | 2019-10-03 | Intel Corporation | Dual gate control for trench shaped thin film transistors |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN113330554A (zh) | 存储装置 | |
WO2024095110A1 (ja) | 半導体装置、及び、半導体装置の作製方法 | |
WO2024194726A1 (ja) | 半導体装置、及び、半導体装置の作製方法 | |
US20240113138A1 (en) | Semiconductor device, method for manufacturing semiconductor device, and electronic apparatus | |
WO2024180432A1 (ja) | 半導体装置、及び、半導体装置の作製方法 | |
WO2024052774A1 (ja) | 半導体装置の作製方法 | |
WO2024084366A1 (ja) | 半導体装置、及び、記憶装置 | |
WO2024089570A1 (ja) | 半導体装置 | |
WO2024057166A1 (ja) | 半導体装置 | |
WO2024171008A1 (ja) | 半導体装置 | |
WO2024079586A1 (ja) | 半導体装置、及び記憶装置 | |
WO2024095108A1 (ja) | 半導体装置、及び記憶装置 | |
WO2024069339A1 (ja) | 記憶装置 | |
WO2024100467A1 (ja) | 半導体装置 | |
WO2024057165A1 (ja) | 記憶装置 | |
WO2023209486A1 (ja) | 半導体装置、及び記憶装置 | |
WO2024176064A1 (ja) | 半導体装置、及び記憶装置 | |
WO2024079575A1 (ja) | 半導体装置 | |
WO2024157115A1 (ja) | 半導体装置、及び記憶装置 | |
WO2024154036A1 (ja) | 半導体装置 | |
WO2024057167A1 (ja) | 記憶装置 | |
WO2024074968A1 (ja) | 半導体装置、及び演算装置 | |
WO2024176059A1 (ja) | 半導体装置 | |
WO2024089571A1 (ja) | 半導体装置、半導体装置の作製方法、及び電子機器 | |
WO2023209484A1 (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 23885192 Country of ref document: EP Kind code of ref document: A1 |