WO2024070009A1 - 静電キャリア、処理システム及び処理方法 - Google Patents

静電キャリア、処理システム及び処理方法 Download PDF

Info

Publication number
WO2024070009A1
WO2024070009A1 PCT/JP2023/008110 JP2023008110W WO2024070009A1 WO 2024070009 A1 WO2024070009 A1 WO 2024070009A1 JP 2023008110 W JP2023008110 W JP 2023008110W WO 2024070009 A1 WO2024070009 A1 WO 2024070009A1
Authority
WO
WIPO (PCT)
Prior art keywords
chip
carrier
electrostatic carrier
electrostatic
chips
Prior art date
Application number
PCT/JP2023/008110
Other languages
English (en)
French (fr)
Inventor
哲夫 福岡
Original Assignee
東京エレクトロン株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 東京エレクトロン株式会社 filed Critical 東京エレクトロン株式会社
Publication of WO2024070009A1 publication Critical patent/WO2024070009A1/ja

Links

Images

Definitions

  • This disclosure relates to an electrostatic carrier, a processing system, and a processing method.
  • Patent Document 1 discloses a chip-on-wafer (CoW) bonding method for mounting chips on a wafer.
  • a surface activation process and a hydrophilic process are performed on the bonding surfaces of the chips, and the chips are temporarily bonded to the substrate.
  • Patent Document 2 discloses a reinforcing material made of a thin plate material such as a silicon wafer.
  • This reinforcing material has a reinforcing material body equipped with a thin plate-shaped electrostatic holding part with an electrode part embedded inside an electrical insulating layer (polyimide layer).
  • a high voltage is applied to the electrode part, and an electric charge of the opposite polarity to the voltage applied to the electrode part is supplied to the object to be reinforced, causing the electrostatic holding part to exert an adhesive force and adsorb the object to be reinforced, causing the reinforcing material body to function as a reinforcing material.
  • the technology disclosed herein provides an electrostatic carrier that can properly transfer chips to a wafer after dicing in a chip-on-wafer manufacturing process.
  • One aspect of the present disclosure is an electrostatic carrier used in a chip-on-wafer manufacturing process, which has a conductive body portion having a plurality of through holes in the thickness direction, and an insulating layer formed on the surface of the body portion.
  • the present disclosure provides an electrostatic carrier that can properly transfer chips to a wafer after dicing in a chip-on-wafer manufacturing process.
  • FIG. 2 is an explanatory diagram showing an outline of the configuration of a chip attached to a dicing sheet.
  • 1 is a cross-sectional view showing an outline of a configuration of an electrostatic carrier according to an embodiment of the present invention.
  • FIG. 2 is a plan view showing an outline of the configuration of the electrostatic carrier according to the present embodiment.
  • FIG. 11 is a cross-sectional view showing an outline of another configuration of the electrostatic carrier.
  • FIG. 13 is a plan view showing an outline of another configuration of the electrostatic carrier.
  • 1 is a cross-sectional view showing an outline of the configuration of a wafer to which a chip is bonded; 1 is a plan view showing an outline of the configuration of a processing system according to an embodiment of the present invention.
  • FIG. 1 is a cross-sectional view showing an outline of the configuration of a chip placement device.
  • 11 is an explanatory diagram showing another example of the configuration of the static electricity removing unit.
  • FIG. 11 is an explanatory diagram showing another example of the configuration of the static electricity removing unit.
  • FIG. FIG. 2 is a cross-sectional view showing an outline of the configuration of a joining device.
  • FIG. 2 is a flow diagram showing main steps of a chip-on-wafer manufacturing process according to the present embodiment.
  • 1A to 1C are side views illustrating main steps of a chip-on-wafer manufacturing process according to the present embodiment.
  • 1 is a side view illustrating electrostatic attraction of chips to an electrostatic carrier in a chip placement device;
  • FIG. 10 is an explanatory diagram showing a state in which a chip is detached from an electrostatic carrier in a bonding device.
  • FIG. 10 is an explanatory diagram showing a state in which a chip is detached from an electrostatic carrier in a bonding device.
  • FIG. 11 is a cross-sectional view showing another configuration example of the joining device.
  • FIG. 11 is a cross-sectional view showing another configuration example of the joining device.
  • FIG. 11 is a cross-sectional view showing another configuration example of the joining device.
  • Chip-on-wafer (CoW) manufacturing process has been considered as a method of three-dimensional packaging technology.
  • One example of the manufacturing process of chip-on-wafer is the method described in Patent Document 1.
  • the inventors of the present invention have found that it is possible to suppress wear of the dicing tape in the chip-on-wafer manufacturing process by applying an electrostatic holding mechanism.
  • the above-mentioned series of processes is carried out while the chip is held on a carrier substrate (hereinafter referred to as "electrostatic carrier (ESW)") having an adsorption and holding function by electrostatic (Coulomb) force.
  • ESW electrostatic carrier
  • Patent Document 2 discloses an electrostatic reinforcing device that holds and reinforces thin plate materials such as silicon wafers, but makes no mention of holding multiple chips on a carrier wafer by electrostatic adsorption in this manner, performing the above-mentioned series of processes, and then actually mounting the chips on the wafer to be mounted.
  • an insulating layer e.g., a polyimide layer
  • an electrostatic carrier used to transport thin plate materials such as silicon wafers.
  • the insulating layer that covers the electrode is hard (has a large elastic modulus)
  • electric charge may leak through the conductive liquid used in the above series of processes, causing a loss of electrostatic adsorption force of the thin plate material to the electrostatic carrier.
  • Patent Document 2 does not mention the reduction in electrostatic adsorption force caused by leakage of electric charge via the conductive liquid.
  • the technology disclosed herein provides an electrostatic carrier that can properly transfer chips to a wafer after dicing in a chip-on-wafer manufacturing process.
  • the processing system and processing method according to this embodiment will be described below with reference to the drawings. Note that in this specification and drawings, elements that have substantially the same functional configuration are given the same reference numerals to avoid redundant description.
  • multiple chips C aligned and attached on the adhesive surface of a dicing tape T which will be described later, are placed on an electrostatic carrier Cw, which will be described later, and the multiple chips C on the electrostatic carrier Cw are then bonded to a wafer W to be mounted (chip-on-wafer manufacturing process).
  • the surface of the multiple chips C on which a device layer D, which will be described later, is formed is referred to as the front surface Ca (or “device surface")
  • the surface opposite the front surface Ca (device surface) that is attached to the dicing tape T is referred to as the back surface Cb.
  • a silicon layer Si, a device layer D including a plurality of devices, and a protective film P for protecting the device layer D are sequentially formed from the back surface Cb side to the front surface Ca side.
  • the silicon layer Si on the back surface Cb side of the chip C is attached to a dicing tape T.
  • the dicing tape T is fixed to a dicing frame F as shown in FIG. 1 when being transported in a processing system 10 described later.
  • the electrostatic carrier Cw has an adsorption surface on its upper surface for electrostatically and vacuum-adsorbing and holding multiple chips C. As shown in FIG. 2, the electrostatic carrier Cw has an insulating layer 2 formed on the surface of a main body 1. Therefore, in the electrostatic carrier Cw according to the technology disclosed herein, the main body 1 does not have an electrode portion (electrode wiring pattern) formed thereon for electrostatically adsorbing the chips C.
  • the electrostatic carrier Cw adsorbs and holds the silicon layer Si on the back surface Cb side of the chip C as shown in FIG. 2.
  • the main body 1 has approximately the same diameter and thickness as a wafer W (described later) on which the chip C is mounted, and is made of any conductive material, such as silicon, aluminum, an aluminum alloy, stainless steel, or titanium. In other words, a silicon substrate as a conductive substrate may be used as the main body 1.
  • the main body 1 may be configured to have approximately the same diameter as a wafer W (described later) on which the chip C is mounted, and a thickness different from that of the wafer W (for example, 500 ⁇ m to 1000 ⁇ m). 2 and 3, the main body 1 has a plurality of through holes 1a formed therethrough in the thickness direction thereof so as to correspond to the holding positions of the chips C within the adsorption surface of the electrostatic carrier Cw. In one example, the holding positions of the chips C within the adsorption surface of the electrostatic carrier Cw are arranged so as to correspond to the bonding positions of the chips C (mounting positions of the chips C) on the mounting surface of the wafer W.
  • the plurality of through holes 1a can be formed at any positions on the attracting surface for the electrostatic carriers Cw.
  • the multiple through holes 1a may be formed, as shown in Figures 2 and 3, one for each of the multiple chips C held by the electrostatic carrier Cw, in other words, the same number as the multiple chips C held by the electrostatic carrier Cw.
  • the through holes 1a may be formed in a number corresponding to each of the chips C held by the electrostatic carrier Cw, in other words, more than the number of chips C held by the electrostatic carrier Cw, as shown in Figures 4 and 5.
  • the number, size, intervals, and arrangement of the through holes 1a are not particularly limited, but it is desirable to determine the number, size, and intervals that ensure the strength (rigidity) of the electrostatic carrier Cw so that deformation such as bending does not occur.
  • the size of the through holes 1a is ⁇ 0.5 mm to 1.0 mm
  • the intervals are 0.5 mm to 1.0 mm.
  • the insulating layer 2 is a layer formed on the surface of the main body 1, and is made of a flexible and insulating material, such as polyimide or EVA (ethylene-vinyl acetate copolymer).
  • the insulating layer 2 constitutes the adsorption surface of the chip C on the electrostatic carrier Cw, as shown in FIG. 2.
  • the thickness of the insulating layer 2 is, for example, 10 ⁇ m, which is a thickness that allows the chip to be held on the electrostatic carrier Cw by electrostatic adsorption. In one example, as shown in FIG. 2 and FIG.
  • the insulating layer 2 has a plurality of through holes 2a (second through holes) formed at positions corresponding to the holding positions of the chip C in the adsorption surface of the electrostatic carrier Cw, that is, the formation positions of the plurality of through holes 1a formed in the main body 1. It is preferable that the plurality of through holes 2a have a smaller diameter than the plurality of through holes 1a formed in the main body 1.
  • “insulating layer 2 has flexibility” means that the elastic modulus of insulating layer 2 on main body portion 1 is 2 GPa or less, and preferably 0.5 GPa or less.
  • the insulating layer 2 has insulating properties means that the dielectric breakdown voltage of the insulating layer 2 on the main body portion 1 is 30 kV or more, and preferably 40 kV or more.
  • the insulating layer 2 may not necessarily have multiple through holes 2a formed therein (see also Figures 4 and 5 above), or the multiple through holes 2a may be formed with the same diameter as the multiple through holes 1a formed in the main body portion 1.
  • an insulating layer 2 having insulating properties is at least formed on the surface of a main body portion 1 which is conductive and has a plurality of through holes 1a formed therein.
  • the insulating layer 2 is formed on the main body 1 by any method.
  • the insulating layer 2 may be a film formed by applying polyimide to the surface of the main body 1 by spin coating.
  • the insulating layer 2 may be an insulating film formed by attaching an insulating film (e.g., a polyimide film or backgrind (BG) tape) to the surface of the main body 1.
  • an insulating film e.g., a polyimide film or backgrind (BG) tape
  • the through holes 1a, 2a in the main body 1 and the insulating layer 2 are formed by any method and at any timing.
  • the through hole 1a and the through hole 2a may be formed simultaneously by laser irradiation or the like after the insulating layer 2 is formed on the surface of a silicon substrate corresponding to the main body 1.
  • the through hole 1a may be formed in the main body 1 and the through hole 2a in the insulating layer 2 may be formed independently, and then the insulating layer 2 may be attached to the main body 1 while aligning the through hole 1a with the through hole 2a.
  • the through hole 1a may be formed in the main body portion 1 by laser irradiation, punching processing, etc., and then an insulating film may be attached to the main body portion 1.
  • the electrostatic carrier Cw according to the technology disclosed herein is configured as described above, and attracts and holds the chip C on the attraction surface by generating electrostatic (Coulomb) force between the electrostatic carrier Cw and the chip C. Details of the method of holding the chip C by the electrostatic carrier Cw will be described later.
  • the wafer W on which the chips C are mounted is, for example, a semiconductor wafer such as a silicon substrate or a glass substrate used in the manufacturing process of semiconductor devices, and as shown in Fig. 6, a device layer Dw including a plurality of devices is formed on the front surface Wa side which is the mounting surface of the chips C.
  • the thickness of the wafer W is configured to be the same as or slightly larger than the electrostatic carrier Cw described above, for example, 800 ⁇ m.
  • the device layer Dw is diced into pieces having substantially the same size as the chips C to be mounted, for example, as shown in Fig. 6.
  • each of the diced device layers Dw on the mounting surface of the wafer W becomes a bonding position of the chip C on the wafer W (a mounting position of the chip C).
  • a protective film Pw is formed on the front surface Wa of the wafer W, and the thickness of the protective film Pw is approximately the same as the thickness of the device layer Dw.
  • the size of the device layer Dw does not necessarily have to be approximately the same as the chip C to be mounted, and may be larger or smaller than the chip C.
  • the wafer W is bonded to the chip C as described below, but prior to bonding to the chip C, various pretreatments for bonding are performed on the front surface Wa of the wafer W. More specifically, a series of pretreatments including surface activation and hydrophilization are performed in advance on the front surface Wa of the wafer W in one or more pretreatment devices (described below) that are disposed in the processing system 10.
  • the processing system 10 has a configuration in which a loading/unloading station 11 and a processing station 12 are integrally connected.
  • a loading/unloading station 11 for example, FOUPs Ff, Fc, and Fw, each capable of housing a plurality of dicing frames F, a plurality of electrostatic carriers Cw, and a plurality of wafers W, are loaded and unloaded between the outside and the processing station 11.
  • the processing station 12 is equipped with various processing devices for implementing a series of chip-on-wafer manufacturing processes, which will be described later.
  • the loading/unloading station 11 is provided with a FOUP placement table 20.
  • multiple FOUPs for example, three FOUPs Ff, Fc, and Fw, are placed on the FOUP placement table 20 and aligned in a line in the Y-axis direction. Note that the number and arrangement of the FOUPs Ff, Fc, and Fw placed on the FOUP placement table 20 are not limited to this embodiment and can be determined arbitrarily.
  • a transport device 30 is provided adjacent to the FOUP mounting table 20 on the positive side of the X-axis.
  • the transport device 30 is configured to be movable on a transport path 31 extending in the Y-axis direction.
  • the transport device 30 has, for example, two transport arms 32, 32 that hold and transport a dicing frame F, an electrostatic carrier Cw, and a wafer W (hereinafter, these may be collectively referred to as the "dicing frame F, etc.”).
  • Each transport arm 32 is configured to be movable horizontally, vertically, around a horizontal axis, and around a vertical axis.
  • the configuration of the transport arm 32 is not limited to this embodiment, and may have any configuration.
  • the transport device 30 is configured to be able to transport the dicing frame F, etc. to the FOUPs Ff, Fc, and Fw of the FOUP mounting table 20, and to a transition device 40 described later.
  • the loading/unloading station 11 is provided with a transition device 40 adjacent to the transport device 30 on the positive X-axis side of the transport device 30 for transferring dicing frames F and the like between the transport device 30 and the processing station 12.
  • a transport device 50 In the processing station 12, a transport device 50, a chip placement device 60, a protective film removal device 70, a surface modification device 80, a surface hydrophilization device 90, a pretreatment device 100, and a bonding device 110 are arranged. Note that the number and arrangement of these various processing devices are not limited to this embodiment and can be determined as desired.
  • the transport device 50 is provided on the positive X-axis side of the transition device 40.
  • the transport device 50 is configured to be freely movable on a transport path 51 extending in the X-axis direction.
  • the transport device 50 also has, for example, two transport arms 52, 52 that hold and transport a dicing frame F or the like.
  • Each transport arm 52 is configured to be freely movable in the horizontal direction, vertical direction, around the horizontal axis, and around the vertical axis, and is configured to be able to transport a dicing frame F or the like to the transition device 40 in the loading/unloading station 11 and various processing devices in the processing station 12.
  • the chip placement device 60 places multiple chips C, each with its back surface Cb attached to the dicing tape T, on the attraction surface of the electrostatic carrier Cw, which serves as a relay member when mounting the chips C on the wafer W, in a line with the protective film P on the front surface Ca facing up. In other words, the chip placement device 60 transfers the chips C from the dicing tape T to the electrostatic carrier Cw without flipping the front and back surfaces of the chips C.
  • a pickup area 60a and an arrangement area 60b are formed inside the chip placement device 60.
  • the chip C is picked up from the dicing frame F.
  • the chip C is arranged on the electrostatic carrier Cw.
  • the pickup area 60a is provided with a frame holding portion 61, a push-up portion 62, and a collet 63.
  • the frame holding section 61 has a holding surface for the dicing frame F on its upper surface, and holds the dicing frame F transported by the transport device 50 with the multiple chips C affixed to the dicing tape T facing upward.
  • the push-up portion 62 is disposed below the frame holding portion 61, and is configured to be movable in the horizontal direction relative to the frame holding portion 61. As long as the frame holding portion 61 and the push-up portion 62 can move relatively in the horizontal direction, it is sufficient that at least one of the frame holding portion 61 and the push-up portion 62 is configured to be movable. In this way, the push-up portion 62 selectively pushes up one chip C from below among the multiple chips C on the dicing tape T, thereby lifting it up.
  • the collet 63 is disposed above the frame holding portion 61, holds one chip C pushed up by the push-up portion 62 from above, and transports the held chip C between the pickup area 60a and the arrange area 60b.
  • the arrangement area 60b is provided with a carrier holding section 64, a power supply section 65, a charge removal section 66, and an alignment mechanism 67.
  • the carrier holding section 64 has a holding surface for the electrostatic carrier Cw on its upper surface, and holds the electrostatic carrier Cw transported by the transport device 50 with the insulating layer 2, which is the adsorption surface of the chip C, facing upward.
  • the power supply unit 65 is disposed below the carrier holding unit 64, and has a power supply pin 65a that contacts the back side of the electrostatic carrier Cw on the carrier holding unit 64, i.e., the main body 1, to apply a voltage, a power supply source 65b that supplies power to the power supply pin 65a, and a ground wire 65c.
  • the chip placement device 60 the chip C is attracted and held on the attraction surface of the electrostatic carrier Cw by the Coulomb force generated by supplying power from the power supply pin 65a to the main body 1.
  • the principle of attraction of the chip C by the electrostatic carrier Cw will be described in detail later.
  • the location of the power supply unit 65 is not limited to this, and it may be located outside the carrier holding unit 64, for example, to the side or above, as long as it can apply an appropriate voltage to the electrostatic carriers Cw.
  • the power supply unit 65 has one power supply pin 65a, but the power supply unit 65 may have multiple power supply pins 65a.
  • the discharge unit 66 is positioned above the carrier holding unit 64, facing the holding surface of the electrostatic carrier Cw, and has an earth wire 66b for discharging (earthing) the chips C on the electrostatic carrier Cw held by the carrier holding unit 64.
  • the charge removing unit 66 is configured to be movable above the carrier holding unit 64 and can come into contact with the chip C placed at any position on the electrostatic carrier Cw to provide earth.
  • the arrangement and configuration of the charge removing unit 66 are not limited to this, and it can be arranged at any location as long as it can properly remove charge from the chip C.
  • the charge removing unit 66 may be configured by embedding an earth wire 66b inside the collet 63.
  • the collet 63 that holds and transports the chip C and the charge removing unit 66 that grounds the chip C may be configured as one unit.
  • the charge removal unit 66 may be configured to cover the entire surface of the electrostatic carrier Cw on the carrier holding unit 64 as shown in FIG. 10, and may be configured to simultaneously remove charge (earth) from multiple chips C on the electrostatic carrier Cw.
  • the pad portion of the collet 63 for holding and transporting the chip C may be made of a conductor, and the charge removing section 66 may be formed of the collet 63 by connecting the ground wire 66b to the collet 63.
  • the pad member of the collet 63 is made of a material having a resistance value (for example, 10e6 ⁇ to 10e9 ⁇ ) that allows the chip C to be appropriately discharged. If this resistance value is too low (less than 10e6 ⁇ ), the chip C may not be appropriately discharged. On the other hand, if the resistance value is too high (more than 10e9 ⁇ ), abnormal discharge may occur when holding (discharging) the chip C, which may damage the held chip C or the collet 63.
  • the alignment mechanism 67 aligns the electrostatic carrier Cw held by the carrier holding portion 64 with the chip C held by the collet 63. More specifically, it aligns one chip C held by the collet 63 with the adsorption/holding position of the chip C on the adsorption surface of the electrostatic carrier Cw.
  • the adsorption/holding position of the chip C on the adsorption surface of the electrostatic carrier Cw may be determined, for example, by the through-hole 2a formed in the insulating layer 2, or may be determined based on a previously obtained recipe or the like.
  • the alignment mechanism 67 can detect whether the chip C is properly arranged on the attraction surface of the electrostatic carrier Cw.
  • the alignment mechanism 67 can align the position of the chip C actually arranged on the attraction surface of the electrostatic carrier Cw with the set position for attracting and holding the chip C on the attraction surface of the electrostatic carrier Cw.
  • the alignment mechanism 67 includes, for example, a camera and a sensor.
  • the chip placement device 60 may be configured to transfer multiple chips C onto the electrostatic carrier Cw at the same time.
  • multiple collets 63 may be placed above the frame holding unit 61, or a chip transport mechanism capable of picking up multiple chips C at the same time may be provided.
  • the protective film removal device 70 removes the protective film P formed on the front surface side of the chip C.
  • the configuration of the protective film removal device 70 is arbitrary, but in one example, the protective film removal device 70 can remove the protective film P by supplying an etching chemical solution to the protective film P formed on the chip C (wet etching process) or by irradiating the protective film P with laser light (ablation process).
  • the processing gas oxygen gas or nitrogen gas
  • the processing gas oxygen gas or nitrogen gas
  • these oxygen ions or nitrogen ions are irradiated onto the surface (device surface) of the device layer D exposed by removing the protective film P, and the device surface is plasma-treated and modified.
  • the surface hydrophilization device 90 for example, while rotating the electrostatic carrier Cw held by a spin chuck, pure water is supplied onto the electrostatic carrier Cw, more specifically onto the device surface that has been subjected to surface modification. The supplied pure water then diffuses over the device surface, making the device surface hydrophilic.
  • the surface of the wafer W (the surface of the device layer Dw) before bonding to the chip C is subjected to pretreatment for bonding to the chip C, such as surface activation and hydrophilization.
  • the pretreatment method for the surface of the wafer W is the same as the pretreatment method performed on the chip C in, for example, the surface modification device 80 and the surface hydrophilization device 90.
  • the pre-processing for the chips C and the pre-processing for the wafer W are performed in different devices, but the pre-processing for the chips C and the pre-processing for the wafer W may be performed in the same processing device. That is, the pre-processing for the wafer W may be performed in, for example, the surface modification device 80 and the surface hydrophilization device 90.
  • the pre-processing for the wafer W may be performed in, for example, the surface modification device 80 and the surface hydrophilization device 90.
  • only one pretreatment device 100 for performing pretreatment on the wafer W is provided, and the surface activation treatment and hydrophilization treatment are performed in the pretreatment device 100, but the surface activation treatment and the hydrophilization treatment may be performed in different devices.
  • the processing system 10 may be provided with a surface modification device (not shown) and a surface hydrophilization device (not shown) for performing pretreatment on the wafer W, instead of the pretreatment device 100.
  • the surface modification device 80 and the surface hydrophilization device 90 for performing pretreatment on the chips C may be integrally configured.
  • the bonding device 110 bonds multiple chips C held by electrostatic carriers Cw to the mounting surface of a wafer W on which the chips C are to be mounted.
  • the bonding device 110 is provided with a carrier holding unit 111, an air supply unit 112, a wafer holding unit 113, and an alignment mechanism 114.
  • the carrier holding unit 111 which serves as the second carrier holding unit, has a holding surface for the electrostatic carrier Cw on its upper surface, and holds the electrostatic carrier Cw, which adsorbs and holds the chip C, which has been subjected to the above-mentioned removal of the protective film P, the surface modification treatment, and the surface hydrophilization treatment and is transported by the transport device 50, with the chip C facing upward.
  • the air supply unit 112 has a supply port 112a formed on the holding surface of the carrier holding unit 111, and an air supply source 112b connected to the end opposite the supply port 112a.
  • the air supply unit 112 supplies air from the lower side of the carrier holding unit 111 toward the back surface Cb side of the chip C held by the electrostatic carrier Cw through the through holes 1a and 2a.
  • the bonding device 110 by supplying air to the back surface Cb side of the chip C in this manner, the chip C is lifted up from the adsorption surface of the electrostatic carrier Cw, thereby detaching the chip C from the adsorption surface of the electrostatic carrier Cw. The method of detaching the chip C will be described in detail later.
  • the wafer holding unit 113 which serves as a substrate holding unit, has a holding surface for the wafer W on which the chips C are to be mounted on the underside, and holds the wafer W transported by the transport device 50 with the mounting surface for the chips C facing downward.
  • the wafer holding unit 113 is configured to be movable in the horizontal direction, vertical direction, and around the horizontal axis, and can invert the top and bottom surfaces of the held wafer W, as well as move the held wafer W relative to the electrostatic carrier Cw.
  • the alignment mechanism 114 aligns the electrostatic carrier Cw held by the carrier holding part 111 with the wafer W held by the wafer holding part 113. More specifically, it aligns the multiple chips C attracted and held by the electrostatic carrier Cw with the bonding positions of the chips C on the mounting surface of the wafer W, i.e., the positions corresponding to the diced device layers Dw on the surface Wa of the wafer W.
  • the alignment mechanism 114 includes, for example, a camera, a sensor, etc.
  • the carrier holding part 111 is fixed to the bottom side of the bonding device 110 and the wafer holding part 113 is located above it, but the carrier holding part 111 may be fixed to the top side of the bonding device 110 and the wafer holding part 113 may be located below it.
  • the carrier holding part 111 may hold multiple chips C attracted and held on the attraction surface of the electrostatic carrier Cw in a state facing downward, and further, the wafer holding part 113 may hold the wafer W in a state where the mounting surface of the chip C faces upward.
  • the processing system 10 described above is provided with a control device 120.
  • the control device 120 is, for example, a computer equipped with a CPU, memory, etc., and has a program storage unit (not shown).
  • the program storage unit stores a program for controlling the chip-on-wafer manufacturing process in the processing system 10.
  • the above program may be recorded on a computer-readable storage medium H and installed from the storage medium H into the control device 120.
  • the above storage medium H may be either temporary or non-temporary.
  • the processing system 10 is configured as described above, but other processing devices may be further arranged in the processing system 10 depending on the purpose, and some processing devices may be arranged outside the processing system 10 depending on the purpose.
  • the processing system 10 may further include various devices for thinning the silicon layer Si formed on the back surface Cb side of the chip C.
  • the pretreatment device 100 for performing pretreatment on the wafer W may be omitted from the processing system 10, and the wafer W that has been subjected to pretreatment (surface activation treatment and hydrophilization treatment) in advance outside the processing system 10 may be transported into the processing system 10 by the FOUP Fw.
  • Figure 12 is a flow diagram showing the main steps of the chip-on-wafer manufacturing process.
  • Figure 13 is a side view explanatory diagram that shows a schematic diagram of some steps of the chip-on-wafer manufacturing process.
  • the FOUPs Ff, Fc, and Fw each housing a plurality of dicing frames F, electrostatic carriers Cw, and wafers W, are placed on the FOUP placement stage 20 of the carry-in/out station 11 .
  • a dicing tape T having a plurality of chips C attached thereto is fixed to a dicing frame F housed in a FOUP Ff.
  • the plurality of chips C have silicon layers Si on their back surfaces Cb attached to the dicing tape T.
  • the dicing frame F in the FOUP Ff is removed by the transport device 30 and transported to the transition device 40.
  • the dicing frame F transported to the transition device 40 is transported to the chip placement device 60 by the transport device 50.
  • the electrostatic carrier Cw in the FOUP Fc is transported to the chip placement device 60.
  • the chip C having its back surface Cb attached to the adhesive surface of the dicing tape T is placed at a position corresponding to a holding position within the adsorption surface of the electrostatic carrier Cw with the back surface Cb facing downward, as shown in FIG. 13(b), and adsorbed and held therein (step St1 in FIG. 12).
  • step St1 in FIG. 12 An example of the operation of placing the chip C on the electrostatic carrier Cw in the chip placement device 60 will be described below (also see FIG. 8).
  • the frame holding portion 61 and the push-up portion 62 are moved relatively in the horizontal direction, and the push-up portion 62 is moved below one of the chips C among the multiple chips C attached to the dicing tape T. Then, the push-up portion 62 is used to selectively push up the one chip C from below (the back surface Cb side) and raise it. Next, the surface Ca of one of the chips C that has been pushed up is held from above by the collet 63. At this time, since the protective film P is formed on the surface Ca side of the chip C, the device layer D is not damaged by the holding by the collet 63, for example, by suction holding.
  • the collet 63 holding the chip C is moved to a position corresponding to one of the adsorption holding positions on the electrostatic carrier Cw on the carrier holding portion 64, the chip C is placed (placed) on the adsorption surface of the electrostatic carrier Cw, and the holding of the chip C by the collet 63, for example, adsorption, is released.
  • the alignment mechanism 67 it is detected whether or not the chip C has been properly placed at one of the suction holding positions. If it is determined that the chip C is properly placed as a result of the detection, the operation of placing the next chip C on the dicing tape T is started.
  • the collet 63 re-holds the placed chip C, and the chip C is re-placed at one of the suction holding positions.
  • the power supply pin 65a of the power supply unit 65 is brought into contact with the main body 1 of the electrostatic carrier Cw, and a voltage is applied to the electrostatic carrier Cw via the power supply pin 65a, and the generated Coulomb force causes the chip C to be adsorbed and held on the adsorption surface of the electrostatic carrier Cw.
  • the positive charge on the front surface Ca side of the chip C is removed (earthed) while leaving behind a negative charge that attracts the positive charge of the main body 1. Thereafter, when the charge removal section 66 is retracted, a potential difference is generated between the main body 1 of the electrostatic carrier Cw and the chip C across the insulating layer 2, generating an electrostatic force that attracts them to each other, and the chip C is adsorbed to the adsorption surface of the electrostatic carrier Cw by the electrostatic force.
  • the main body 1 of the electrostatic carrier Cw acts pseudo-as a unipolar electrode, and the chip C can be attracted and held on the attraction surface via the insulating layer 2 without forming an electrode wiring pattern inside the main body 1.
  • the insulating layer 2 serves to maintain the charge accumulated in the main body 1 by insulating the charge applied to the main body 1.
  • the insulating layer 2 is formed from a flexible material having a small elastic modulus. After the chip C is placed on the electrostatic carrier Cw, and before the chip C is attracted and held by electrostatic force, a gap is formed between the silicon layer Si of the chip C and the insulating layer 2 of the electrostatic carrier Cw. Due to the flexibility of this insulating layer 2, when the chip C is attracted by electrostatic force, the force with which the chip C is attracted to the insulating layer 2 causes air to escape from between the silicon layer Si of the chip C and the insulating layer 2, which serves as the attracting surface, and a pseudo vacuum state is formed between the chip C and the insulating layer 2.
  • a vacuum adsorption force formed by a pseudo-vacuum state is generated between the electrostatic carrier Cw and the chip C, and a strong holding state is formed using both the electrostatic adsorption force and the vacuum adsorption force.
  • the electrostatic attraction of the chip C by the electrostatic carrier Cw is performed as described above.
  • the operation of placing the chips C on the electrostatic carrier Cw may be performed continuously, one by one, for each of the multiple chips C attached to the dicing tape T, or multiple chips C on the dicing tape T may be placed on the electrostatic carrier Cw simultaneously.
  • the timing of applying a voltage to the main body 1 and the timing of grounding the chips C are not limited to the above example. That is, for example, a voltage may be applied to the main body 1 in advance before the chips C are arranged on the adsorption surface (in a state where there are no chips C on the electrostatic carrier Cw), or a voltage may be applied after the chips C are arranged on the adsorption surface (after all the chips C are arranged on the electrostatic carrier Cw) as shown in FIG. 14. In addition, when multiple chips C are arranged on the electrostatic carrier Cw at the same time, a voltage may be applied to the main body 1 at the same time as the chips C are arranged on the adsorption surface.
  • the discharge (earthing) of the chips C on the electrostatic carrier Cw may be performed at the same time as the chips C are arranged on the adsorption surface and the voltage is applied, or may be performed after the arrangement of the chips C on the adsorption surface is completed and the chips C are adsorbed and held by applying a voltage.
  • a voltage is applied to the main body 1 when no chips C are placed on the adsorption surface, there is a risk that particles will be attracted to the adsorption surface by the electrostatic force that is generated, and will adhere to the adsorption surface.
  • the timing of applying a voltage to the main body 1 is after the placement of the chips C on the adsorption surface, or simultaneously with the placement of the chips C on the adsorption surface. More preferably, it is desirable to apply a voltage to the main body 1 after all the chips C are placed on the electrostatic carrier Cw.
  • the chip placement device 60 may use the alignment mechanism 67 to check whether the chip C is properly placed and may rearrange the chip C, but when bonding chips C to a wafer W one by one in a bonding device 110 described below, high alignment precision is not required in the chip placement device 60, and it is sufficient that the chips C do not interfere with each other. In other words, when bonding chips C one by one in the bonding device 110, it is sufficient that the chips C and the mounting positions on the wafer W can be aligned and bonded with high precision in the bonding process described below in the bonding device 110, and alignment precision in the chip placement device 60 is not required.
  • the electrostatic carrier Cw that adsorbs and holds the chip C is then transported by the transport device 50 to the protective film removal device 70.
  • the protective film removal device 70 as shown in FIG. 13(c), the protective film P formed on the device layer D of the chip C is removed (step St2 in FIG. 12).
  • the electrostatic carrier Cw according to the technology disclosed herein attracts and holds the chips by generating a vacuum attraction force in addition to the electrostatic attraction force between the electrostatic carrier Cw and the chips C.
  • the electrostatic carrier Cw according to the technology disclosed herein can continue to attract and hold the chips C by the vacuum attraction force.
  • the same effect can be obtained in the surface modification treatment and hydrophilization treatment described below.
  • the dicing tape T holds the chip C with its adhesive surface facing upwards, which causes wear on the dicing tape T as described above, and causes the dicing tape T to be unable to maintain its hold on the chip C or to be unable to be reused.
  • the protective film P is removed from the chip C held by the electrostatic carrier Cw instead of the dicing tape T.
  • the electrostatic carrier Cw is configured by combining a main body 1 having chemical resistance such as silicon or aluminum with an insulating layer 2 having chemical resistance such as a polyimide film or back grind tape.
  • the wear of the electrostatic carrier Cw can be suppressed compared to the wear of the dicing tape T when removing the protective film P, and the dicing tape T fixed to the dicing frame F can be reused, and the electrostatic carrier Cw can also be used repeatedly.
  • the same effect can be obtained in the surface modification treatment and hydrophilization treatment described below.
  • the electrostatic carrier Cw holding the chip C from which the protective film P has been removed is transported by the transport device 50 to the surface modification device 80.
  • the surface modification device 80 as shown in FIG. 13(d), the device surface exposed on the surface Ca side of the chip C is modified by plasma processing (step St3 in FIG. 12).
  • the electrostatic carrier Cw holding the chip C whose device surface has been modified is transported by the transport device 50 to the surface hydrophilization device 90.
  • the surface hydrophilization device 90 as shown in FIG. 13(e), hydroxyl groups (silanol groups) are attached to the device surface of the chip C modified in the surface modification device 80, thereby hydrophilizing the device surface.
  • the electrostatic carrier Cw and the chip C are also washed with the pure water (step St4 in FIG. 12).
  • the wafer W in the FOUP Fw is transported to the pre-processing device 100.
  • the device layer Dw on the front surface Wa side of the wafer W is subjected to the surface modification treatment and hydrophilization treatment, similar to the surface modification treatment and hydrophilization treatment for the chips C (steps St3-2 and St4-2 in FIG. 12).
  • the electrostatic carrier Cw holding the chip C whose device surface has been hydrophilized is transported to the bonding device 110 by the transport device 50.
  • the wafer W whose front surface Wa side (device layer Dw) has been hydrophilized is transported to the bonding device 110.
  • step St5 in FIG. 12 An example of the operation of bonding the chips C to the wafer W in the bonding apparatus 110 will now be described (see also FIG. 11).
  • the electrostatic carrier Cw that attracts and holds a plurality of chips C is placed on the carrier holding part 111 with the attracting surface facing upward, that is, with the plurality of chips C facing upward.
  • a wafer holding part 113 for holding a wafer W is placed above the electrostatic carrier Cw.
  • the wafer W is held by the wafer holding part 113 with the front surface Wa, which is the mounting surface of the pre-treated chips C, facing downward.
  • the wafer W held by the wafer holding part 113 is aligned by an alignment mechanism 114 so that each of the diced device layers Dw on the mounting surface of the wafer W corresponds to the positions of the multiple chips C on the electrostatic carrier Cw.
  • high-precision alignment and relocation of the chips C with respect to the electrostatic carrier Cw is performed to align the device layer Dw on the wafer W with the chips C on the electrostatic carrier Cw.
  • the chip C on the electrostatic carrier Cw held by the carrier holding part 111 and the device layer Dw on the wafer W held by the wafer holding part 113 are pressed from above and below to bond the chip C and the device layer Dw.
  • van der Waals forces internal forces
  • the hydrophilic groups between the device layer Dw and the chips C form hydrogen bonds (intermolecular forces), and the device layer Dw of the wafer W to the chips C on the electrostatic carrier Cw are firmly bonded to each other.
  • the chip C floats up from the insulating layer 2 at the outer periphery of the chip C corresponding to the peripheral portion of the through hole 1a, and this reduces the adhesion between the chip C and the insulating layer 2, more specifically, it becomes lower than the bonding force between the chip C and the device layer Dw of the wafer W.
  • the insulating layer 2 can be expanded in the same manner to reduce the adhesion between the chip C and the insulating layer 2 by supplying air to the back surface Cb side of the chip C through the through hole 1a, as shown in Figure 16. Furthermore, according to the technology disclosed herein, as described above, both electrostatic adsorption force and vacuum adsorption force act between the chip C and the insulating layer 2.
  • the through hole 2a of the insulating layer 2 and the through hole 1a of the main body 1 are formed to have the same diameter as described above, when air is supplied to reduce the adhesion between the chip C and the insulating layer 2, the chip C is prevented from scattering due to destruction of the vacuum adsorption between the chip C and the insulating layer 2 (air being blown upward from the through hole 1a below the chip C).
  • the wafer holder 113 holding the wafer W is raised.
  • the adhesion between the chip C and the insulating layer 2 is reduced, and the chip C is completely detached from the insulating layer 2.
  • the wafer holder 113 is rotated about a horizontal axis, thereby inverting the front and back surfaces of the wafer W. In other words, the mounting surface of the wafer W to which the multiple chips C are bonded faces upward.
  • the bonding operation of the chip C to the wafer W in one embodiment is performed as described above.
  • the electrostatic carrier Cw that attracts and holds the multiple chips C may be held with its attracting surface facing downward, i.e., with the multiple chips C facing downward, and the wafer W may be placed below the electrostatic carrier Cw.
  • the vertical arrangement of the electrostatic carrier Cw and the wafer W is not limited to the example shown in the figure, and they may be held and transported upside down.
  • the wafer W on which the chips C are mounted is then transported by the transport device 50 to the transition device 40, and then further transported by the transport device 30 to the FOUP Fw of the FOUP mounting table 20.
  • the electrostatic carrier Cw from which the chip C has been released is transported by the transport device 50 to the transition device 40, and then is further transported by the transport device 30 to the FOUP Fc of the FOUP mounting stage 20. In this manner, a series of chip-on-wafer manufacturing processes in the processing system 10 is completed.
  • the FOUP into which the dicing frame F, electrostatic carrier Cw, and wafer W are collected does not necessarily have to be the same FOUP that housed the dicing frame F, etc. when they were brought in.
  • the FOUPs that housed the dicing frame F, etc. may each carry out a different member, or a new FOUP for carrying out the dicing frame, etc. may be brought into the processing system 10.
  • the electrostatic carrier Cw which serves as a relay member for the chip C from the dicing tape T to the wafer W, can be constructed with a simple structure in which only an insulating layer 2 is formed on the surface of a conductive main body 1.
  • an electrode wiring pattern inside the conductive main body as in conventional electrostatic carriers, which greatly improves the freedom to form the through holes used to detach the chip C, and also greatly reduces the effort and cost associated with constructing the electrostatic carrier Cw.
  • the through-hole required for releasing the held object had to be formed directly under the held object and arranged to avoid the wiring pattern of the embedded electrode part for attracting and holding the held object. Furthermore, in addition to this, it was necessary to change the arrangement of the through-hole or the wiring pattern depending on the number and arrangement of the held objects to be held, which required a lot of effort and cost.
  • the electrostatic carrier Cw according to the technique of the present disclosure since it is not necessary to configure an electrode wiring pattern inside the conductive main body, the number and arrangement of the through holes can be determined arbitrarily.
  • the insulating layer 2 formed on the surface of the main body 1 is made of a flexible material with a low elastic modulus. This allows air to be expelled from between the insulating layer 2 and the chip C, and in addition to the electrostatic adsorption force generated by the application of voltage to the main body 1, a pseudo vacuum adsorption force is also generated, allowing the chip C to be more appropriately adsorbed and held.
  • the holding force of the chip C can be appropriately maintained even if the electrostatic adsorption force between the electrostatic carrier Cw and the chip C is lost.
  • the insulating layer 2 formed on the surface of the main body 1 is made of a flexible material with a low elastic modulus, so that the supply of air when the chip C is released makes it easy to expand the insulating layer 2, and the adhesive force between the chip C and the insulating layer 2 can be appropriately reduced.
  • the electrostatic carrier Cw according to this embodiment is configured to have approximately the same diameter as the wafer W on which the chip C is mounted. This allows the electrostatic carrier Cw to be transported and processed using the same transport device and processing device as the wafer W, and there is no need to provide a new device for transporting and processing the electrostatic carrier Cw.
  • the electrostatic carrier Cw on the carrier holding part 111 and the wafer W on the wafer holding part 113 are opposed to each other and brought into contact with each other to simultaneously mount multiple chips C on the wafer W, but the mounting of chips C on the wafer W may be performed one by one.
  • a bonding apparatus 200 for mounting chips C on a wafer W one by one is formed with a release area 200a, a bonding area 200b, and a transfer area 200c.
  • the release area 200a the chips C are picked up from the electrostatic carrier Cw.
  • the bonding area 200b the chips C are bonded to the wafer W.
  • the transfer area 200c the chips C are transferred between the release area 200a and the bonding area 200b.
  • the separation area 200a is provided with a carrier holding part 201 as a second carrier holding part, an air supply part 202, and a first collet 203.
  • the carrier holding unit 201 and the air supply unit 202 have substantially the same configuration as the carrier holding unit 111 and the air supply unit 112 of the bonding device 110 according to the above embodiment.
  • the air supply unit 202 has a supply port 202a and an air supply source 202b, and supplies air through the through holes 1a and 2a toward the back surface Cb side of the chip C held by the electrostatic carrier Cw.
  • air can be supplied from the air supply source 202b independently to each of the chips C attracted and held on the electrostatic carrier Cw, in other words, independently to each of the multiple through holes 1a formed in the main body 1.
  • each of the air supply units 202 is provided with a control valve (not shown) for independently supplying air to each of the chips C.
  • the bonding device 200 may be configured to supply air from the air supply source 202b independently to each of the chips C attracted and held on the electrostatic carrier Cw.
  • a common air supply source 202b may be connected to multiple supply ports 202a, or as shown in FIG. 18, one air supply source 202b may be connected to each of the multiple supply ports 202a.
  • the bonding device 200 may be provided with any number of air supply sources 202b, one or more.
  • the first collet 203 is disposed above the carrier holding section 201, and the adhesive force between the insulating layer 2 is reduced by the supply of air from the air supply section 202, and the chip C with the lifted outer periphery is held and detached from the electrostatic carrier Cw, and the held chip C is transported between the detachment area 200a and the transfer area 200c.
  • the first collet 203 is configured to be rotatable around a horizontal axis, and the top and bottom surfaces of the held chip C can be inverted as shown.
  • the upper surface side of the chip C held by the first collet 203 in the bonding device 200 is the device surface where the device layer D is exposed by removing the protective film P as described above. For this reason, it is necessary for the first collet 203 to hold the chip C in a manner that does not damage this exposed device surface.
  • a non-contact chuck capable of holding the chip C from above in a non-contact manner by utilizing, for example, the Bernoulli effect or the ultrasonic squeeze effect.
  • the first collet 203 may be configured to clamp and hold the side surface of the chip C that has been lifted by, for example, supplying air.
  • the bonding area 200b is provided with a wafer holder 204, a second collet 205, and an alignment mechanism 206.
  • the wafer holding unit 204 which serves as a substrate holding unit, has a holding surface for the wafer W on its upper surface, and holds the wafer W transported by the transport device 50 with the formation surface of the device layer Dw, which is the mounting surface of the chip C, facing upward.
  • the second collet 205 is disposed above the wafer holding part 204, holds the chip C held by the first collet 203 from above, and transports the held chip C between the bonding area 200b and the delivery area 200c.
  • the second collet 205 may be configured to be rotatable around a horizontal axis instead of the first collet 203. In this case, the second collet 205 holds the chip C held by the first collet 203 from below in the transfer area 200c, inverts the top and bottom surfaces of the chip C, and then bonds the chip C to the wafer W in the bonding area 200b.
  • the back surface Cb side of the chip C held by the second collet 205 in the bonding device 200 does not have an exposed device layer, unlike the front surface Ca side held by the first collet 203. Therefore, the second collet 205 does not necessarily need to be configured with a non-contact chuck or the like, like the first collet 203.
  • the alignment mechanism 206 has a configuration similar to that of the alignment mechanism 67 of the chip placement device 60. That is, the alignment mechanism 206 is equipped with, for example, a camera, a sensor, etc., and aligns the wafer W held by the wafer holding unit 204 and the chip C held by the second collet 205.
  • the bonding apparatus 200 is configured as described above. Below, an example of a method for bonding a chip C to a wafer W using the bonding apparatus 200 is described.
  • the electrostatic carrier Cw that attracts and holds multiple chips C is placed on the carrier holding part 201 with the multiple chips C facing upward.
  • the wafer W on which the chips C are to be mounted is placed on the wafer holding part 204 with the surface on which the device layer Dw is formed facing upward.
  • the floated chip C is held and lifted up by the first collet 203 so as not to damage the device surface.
  • the holding of the chip C by the first collet 203 may be performed before the chip C is floated by air, or may be performed simultaneously with the chip C being floated by air.
  • the first collet 203 is rotated around the horizontal axis, thereby inverting the front and back surfaces of the chip C. In other words, the back surface Cb (the surface facing the device surface) of the chip C held by the first collet 203 faces upward.
  • the back surface Cb of the chip C held by the first collet 203 is held from above by the second collet 205, and further, the hold of the front surface Ca side of the chip C by the first collet 203 is released.
  • the chip C is transferred from the first collet 203 to the second collet 205.
  • the second collet 205 holding the chip C is moved to a position corresponding to one device layer Dw on the mounting surface of the wafer W.
  • the second collet 205 and the device layer Dw are appropriately aligned using an alignment mechanism 206.
  • the device surface of the chip C held by the second collet 205 and one device layer Dw of the wafer W are pressed from above and below to bond the chip C and the device layer Dw.
  • the bonding operation of chips C to a wafer W according to another embodiment is performed as described above. Such bonding operation of chips C is performed independently and continuously for each of the multiple chips C attracted and held on the electrostatic carrier Cw.
  • air is selectively supplied to the through-hole 1a corresponding to one chip C to be removed, and only that one chip C is pushed up from below and lifted up.
  • air may be supplied to all of the through-holes 1a in advance to bring all of the chips C into a lifted state, and the chips C may then be picked up sequentially by the first collet 203.
  • an air supply unit 310 may be provided in which only one supply port 311 is arranged in common to all of the chips C.
  • An air supply source 312 is connected to the supply port 311.
  • the carrier holding unit 301 and one of the supply ports 311 are configured to be relatively movable in the horizontal direction. As long as the carrier holding unit 301 and the supply port 311 can be relatively moved in the horizontal direction, it is sufficient that at least one of the carrier holding unit 301 and the supply port 311 is configured to be movable.
  • the carrier holding section 301 air may be supplied from the supply port 311 to the entire underside of the electrostatic carrier Cw held in the carrier holding section 301, and all of the multiple chips C held on the electrostatic carrier Cw may be detached from the electrostatic carrier Cw at once.
  • the carrier holding section 301 and the supply port 311 may be moved relatively in the horizontal direction, and the supply port 311 may be positioned below one of the multiple chips C, so that air may be selectively supplied to that one chip C, and that one chip C may be selectively detached from the electrostatic carrier Cw.
  • the bonding device is described by way of example in which air is supplied from the air supply unit to the electrostatic carrier Cw on the carrier holding unit to detach the chip C held by the electrostatic carrier Cw.
  • the method of detaching the chip C held by the electrostatic carrier Cw is not limited to this, and for example, instead of supplying air, a lift pin (not shown) may be inserted into the through hole 1a from below the electrostatic carrier Cw, and the tip of the lift pin may be configured to be able to freely protrude and retract from the upper surface of the main body 1 of the electrostatic carrier Cw (the upper end of the through hole 1a). In this case, the lift pin comes into contact with the lower surface of the chip C held by the electrostatic carrier Cw through the through hole 1a, and the chip C is lifted and detached from the electrostatic carrier Cw.
  • the chip C is detached by supplying air to the underside of the electrostatic carrier Cw from below or by contacting the lift pin to the underside of the chip C.
  • the chip C may be detached from the electrostatic carrier Cw by using only the upper collet (corresponding to the first collet in the above embodiment) without applying force from the underside of the chip C on the electrostatic carrier Cw in this manner.
  • the stress acting on the chips C on the electrostatic carrier Cw may be, in addition to the pickup by the collet, centrifugal force accompanying the rotation of the spin chuck in the surface modification device 80 or the surface hydrophilization device 90, stress accompanying the flow of the conductive liquid, or inertial force accompanying the transportation of the electrostatic carrier Cw.
  • the stress accompanying the pickup by the collet acts on the chips C in the up-down direction (vertical direction), while the other centrifugal forces, flow forces, and inertial forces are shear forces acting in the horizontal direction.
  • the chips C may be detached from the electrostatic carrier Cw only by holding them by the collet, without supplying air or lifting them by the lift pins.
  • the chip placement device 60 and the bonding device 110 are placed in the same processing system 10, but the chip placement device 60 and the bonding device 110 may be placed in different processing systems.
  • a first processing system for placing the chips C on the dicing frame F on the electrostatic carrier Cw and a second processing system for bonding the chips C on the electrostatic carrier Cw onto the wafer W may each be configured independently.

Abstract

導電性を有し、厚み方向に複数の貫通孔を有する本体部と、前記本体部の表面に形成される絶縁層と、を有する静電キャリアを用いたチップの処理方法であって、複数の前記チップを前記静電キャリアの保持面上に並べて配置することと、前記本体部に給電し、前記本体部を帯電させることと、前記チップにアース線を接触させ、当該チップと前記本体部の間で静電力を発生させることと、を含む。

Description

静電キャリア、処理システム及び処理方法
 本開示は、静電キャリア、処理システム及び処理方法に関する。
 特許文献1には、ウェハ上にチップを実装するためのチップオンウェハ(CoW:Chip on Wafer)接合方法が開示されている。このチップオンウェハ接合方法では、複数のチップを基板の対応する接合部上に本接合する前に、チップ側接合面に表面活性化処理、親水化処理を行い、複数のチップを基板上に仮接合する。
 特許文献2には、シリコンウェハ等の薄板材料の補強材が開示されている。この補強材は、電気絶縁層(ポリイミド層)の内部に電極部を埋設させた薄板状の静電保持部を備えた補強材本体を有する。そして、前記電極部に高電圧を印加するとともに、前記電極部への印加電圧とは逆極性の電荷を補強対象物に対して供給することで、前記静電保持部に吸着力を発揮させて補強対象物を吸着し、前記補強材本体を補強材として機能させる。
日本国 特許第6337400号 日本国 特開2009-099674号公報
 本開示にかかる技術は、チップオンウェハ製造プロセスにおいて、ダイシング後のチップのウェハへの移送を適切に実行できる静電キャリアを提供する。
 本開示の一態様は、チップオンウェハ製造プロセスにおいて用いられる静電キャリアであって、導電性を有し、厚み方向に複数の貫通孔を有する本体部と、前記本体部の表面に形成される絶縁層と、を有する。
 本開示によれば、チップオンウェハ製造プロセスにおいて、ダイシング後のチップのウェハへの移送を適切に実行できる静電キャリアを提供できる。
ダイシングシートに貼付されたチップの構成の概略を示す説明図である。 本実施形態に係る静電キャリアの構成の概略を示す断面図である。 本実施形態に係る静電キャリアの構成の概略を示す平面図である。 静電キャリアの他の構成の概略を示す断面図である。 静電キャリアの他の構成の概略を示す平面図である。 チップの接合対象であるウェハの構成の概略を示す断面図である。 本実施形態にかかる処理システムの構成の概略を示す平面図である。 チップ配置装置の構成の概略を示す断面図である。 除電部の他の構成例を示す説明図である。 除電部の他の構成例を示す説明図である。 接合装置の構成の概略を示す断面図である。 本実施形態にかかるチップオンウェハ製造プロセスの主な工程を示すフロー図である。 本実施形態にかかるチップオンウェハ製造プロセスの主な工程を示す側面視の説明図である。 チップ配置装置における静電キャリアへのチップの静電吸着の様子を示す側面視の説明図である。 接合装置における静電キャリアからのチップの離脱の様子を示す説明図である。 接合装置における静電キャリアからのチップの離脱の様子を示す説明図である。 接合装置の他の構成例を示す断面図である。 接合装置の他の構成例を示す断面図である。 接合装置の他の構成例を示す断面図である。
 近年、半導体デバイスの製造工程においては、デバイスの更なる高性能化、高密度化の要望に応じ、3次元実装技術の一方式としてチップオンウェハ(CoW)製造プロセスの検討がなされている。チップオンウェハの製造は、一例として特許文献1に記載の方法により行われる。
 このチップオンウェハ製造プロセスでは、特許文献1にも記載があるように、半導体基板(以下、「ウェハ」という。)に対する半導体チップ(以下、単に「チップ」という。)の本実装に先立ち、当該チップの接合面に表面活性化、親水化や保護膜の除去等を含む一連の処理が必要となる。これら、チップに対する一連の処理は、例えば当該チップがダイシングフレームに固定されたダイシングテープ上に配置された状態で行われるが、このような状態で一連の処理が行われた場合、チップが配置されたダイシングテープにダメージを与え、当該ダイシングテープの再利用ができなくなる、という課題が生じる。
 そこで本発明者らが鋭意検討を行ったところ、静電型保持機構を応用することで、チップオンウェハ製造プロセスにおけるダイシングテープの損耗を抑制できる可能性を見出した。具体的には、チップオンウェハ製造プロセスにおいてダイシングテープ上のチップに上記一連の処理を行うことに代え、静電(クーロン)力による吸着保持機能を有するキャリア基板(以下、「静電キャリア(ESW:Electro Static Carrier Wafer)」という。)にチップを保持した状態で、上記一連の処理を行う。
 そして特許文献2にはシリコンウェハ等の薄板材料を保持、補強する静電型補強装置の開示があるが、このように複数のチップを静電吸着によりキャリアウェハ上に保持し、上記一連の処理を施した後、当該チップを実装対象のウェハに本実装することについては記載がない。
 また、特許文献2にも開示されるように、シリコンウェハ等の薄板材料の移送に用いる静電キャリアでは、電極部の周囲を絶縁のために被覆する絶縁層(例えばポリイミド層)が必須の構成となる。しかしながら、電極部を被覆する絶縁層が硬い(弾性率が大きい)と、上記一連の処理で用いられる導電性液体を介して電荷がリークし、静電キャリアに対する薄板材料の静電吸着力が失われるおそれがある。
 そして特許文献2には、このように導電性液体を介して電荷がリークすることによる、静電吸着力の低下については記載がない。
 本開示にかかる技術は、チップオンウェハ製造プロセスにおいて、ダイシング後のチップのウェハへの移送を適切に実行できる静電キャリアを提供する。以下、本実施形態にかかる処理システム及び処理方法について、図面を参照しながら説明する。なお、本明細書及び図面において、実質的に同一の機能構成を有する要素においては、同一の符号を付することにより重複説明を省略する。
 本実施形態に係る後述の処理システム10では、後述のダイシングテープTの接着面上に並べて貼付された複数のチップCを後述の静電キャリアCw上に配置し、更に静電キャリアCw上の複数のチップCを、実装対象のウェハWに接合する(チップオンウェハ製造プロセス)。以下、複数のチップCにおいて、後述のデバイス層Dが形成されている側の面を表面Ca(または「デバイス面」)といい、表面Ca(デバイス面)と反対側のダイシングテープTに貼付される側の面を裏面Cbという。
 図1に示すように、チップCには、裏面Cb側から表面Ca側に向けて、シリコン層Si、複数のデバイスを含むデバイス層D、及びデバイス層Dを保護する保護膜Pが順次形成されている。そしてチップCは、裏面Cb側のシリコン層SiがダイシングテープTに貼付されている。
 なお、ダイシングテープTは、後述の処理システム10での搬送時においては図1に示したようにダイシングフレームFに固定される。
 静電キャリアCwは、複数のチップCを静電吸着及び真空吸着して保持するための吸着面を上面に有する。図2に示すように静電キャリアCwは、本体部1の表面に絶縁層2が形成された構成を有する。従って、本開示の技術に係る静電キャリアCwにおいて、本体部1には、チップCを静電吸着するための電極部(電極配線パターン)は形成されない。静電キャリアCwは、図2に示すようにチップCの裏面Cb側のシリコン層Siを吸着保持する。
 本体部1は、チップCの実装対象である後述のウェハWと略同径、略同一の厚みを有し、導電性を有する任意の材料、例えばシリコン、アルミニウム、アルミニウム合金、ステンレス又はチタン等により構成される。換言すれば、導体基板としてのシリコン基板を本体部1として用いてもよい。または、本体部1は、チップCの実装対象である後述のウェハWと略同径であり、かつ、ウェハWとは異なる厚み(例えば500μm~1000μm)で構成してもよい。
 また本体部1は、図2及び図3に示すように、静電キャリアCwの吸着面内でチップCの保持位置と対応するように、本体部1の厚み方向に貫通する複数の貫通孔1aが形成されている。一例において静電キャリアCwの吸着面内におけるチップCの保持位置は、ウェハWの実装面上におけるチップCの接合位置(チップCの実装位置)と対応するように配置される。
 複数の貫通孔1aは、静電キャリアCwの吸着面において任意の位置に形成することが可能である。
 一例において、複数の貫通孔1aは、図2及び図3で示したように、静電キャリアCwに保持される複数のチップCの各々に対応して1つずつ、換言すれば、静電キャリアCwに保持される複数のチップCと同数で形成されてもよい。
 または、一例において複数の貫通孔1aは、図4及び図5に示すように、静電キャリアCwに保持される複数のチップCの各々に対応して複数、換言すれば、静電キャリアCwに保持される複数のチップCよりも多く形成されてもよい。この場合、貫通孔1aの形成数、大きさ、形成間隔および配置は特に限定されるものではないが、当該静電キャリアCwに撓み等の変形が発生しない強度(剛性)を確保できるような形成数、大きさや形成間隔で決定することが望ましい。一例において貫通孔1aの大きさはφ0.5mm~1.0mm、形成間隔(貫通孔1aの間に残る金属部分の格子幅)は0.5mm~1.0mmである。
 絶縁層2は本体部1の表面に形成される層であり、柔軟性を有し、かつ絶縁性を有する材料、例えばポリイミドやEVA(エチレン・酢酸ビニル共重合体)等により構成される。絶縁層2は、図2に示すように静電キャリアCwにおいてチップCの吸着面を構成する。絶縁層2の厚みは、静電吸着により静電キャリアCw上にチップを保持できる程度の厚み、例えば10μmである。一例において絶縁層2には、図2及び図3に示したように、静電キャリアCwの吸着面内でチップCの保持位置、すなわち本体部1に形成される複数の貫通孔1aの形成位置と対応する位置において、複数の貫通孔2a(第2の貫通孔)が形成されている。複数の貫通孔2aは、本体部1に形成される複数の貫通孔1aと比較して小径であることが好ましい。
 なお、本開示の技術において「絶縁層2が柔軟性を有する」とは、本体部1上の絶縁層2の弾性率が2GPa以下、好ましくは0.5GPa以下であることを言う。
 また、本開示の技術において「絶縁層2が絶縁性を有する」とは、本体部1上の絶縁層2の絶縁破壊電圧が30kV以上、好ましくは40kV以上であることを言う。
 なお絶縁層2には、静電キャリアCw上のチップCに対する処理の目的に応じて、複数の貫通孔2aが形成されていなくてもよく(上記した図4及び図5も参照)、または、複数の貫通孔2aが本体部1に形成される複数の貫通孔1aと同径で形成されてもよい。
 換言すれば、本開示の技術に係る静電キャリアCwにおいては、導電性を有し、複数の貫通孔1aが形成された本体部1の表面に、絶縁性を有する絶縁層2が少なくとも形成されていればよい。
 絶縁層2は、本体部1に対して任意の方法により形成される。例えば、絶縁層2は、本体部1の表面に対してスピンコートでのポリイミドの塗布により形成される膜であってもよい。また例えば、絶縁層2は、本体部1の表面に対して絶縁膜(例えばポリイミドフィルムやバックグラインド(BG)テープ)を貼付して形成される絶縁膜であってもよい。
 本体部1及び絶縁層2の貫通孔1a、2aは、任意の方法、タイミングで形成される。
 例えば、本体部1の貫通孔1aと絶縁層2の貫通孔2aの両方を形成する場合においては、本体部1に相当するシリコン基板の表面に絶縁層2を形成した後、レーザ照射等により、貫通孔1aと貫通孔2aを同時に形成してもよい。または、本体部1への貫通孔1aの形成と絶縁層2への貫通孔2aの形成とを独立して行い、その後、貫通孔1aと貫通孔2aの位置合わせを行いながら本体部1に対して絶縁層2を貼付してもよい。
 また例えば、本体部1にのみ貫通孔1aを形成し、絶縁層2に貫通孔2aを形成しない場合においては、本体部1にレーザ照射やパンチング加工等で貫通孔1aを形成した後に、本体部1に絶縁膜を貼付してもよい。
 本開示の技術に係る静電キャリアCwは以上のように構成され、静電キャリアCwとチップCとの間で静電(クーロン)力を発生させることにより、吸着面上にチップCを吸着保持する。なお、静電キャリアCwによるチップCの保持方法の詳細については後述する。
 チップCの実装対象であるウェハWは、半導体デバイスの製造工程時に用いられる、例えばシリコン基板等の半導体ウェハやガラス基板であって、図6に示すように、チップCの実装面である表面Wa側に複数のデバイスを含むデバイス層Dwが形成されている。一例においてウェハWの厚みは、例えば上記した静電キャリアCwと同じかまたは若干大きく構成され、例えば800μmである。
 デバイス層Dwは、例えば、図6に示したように実装されるチップCと略同一の大きさに小片化されている。換言すれば、ウェハWの実装面上において小片化されたデバイス層Dwのそれぞれが、当該ウェハWにおけるチップCの接合位置(チップCの実装位置)となる。
 また、ウェハWの表面Wa側には保護膜Pwが形成され、当該保護膜Pwの厚みは、デバイス層Dwの厚みと略同一である。換言すれば、ウェハWの表面Wa側には、小片化されたデバイス層Dwの各々が露出した部分と、これらデバイス層Dw間で保護膜Pwが露出した部分と、が形成されている。
 なお、デバイス層Dwの大きさは実装されるチップCと必ずしも略同一である必要はなく、チップCと比較して大きくてもよいし、または小さくてもよい。
 なお、ウェハWは後述するようにチップCと接合されるが、チップCとの接合に先立ち、ウェハWの表面Wa側には接合のための各種前処理が施されている。より具体的には、ウェハWの表面Wa側には、処理システム10に配置される後述の1つ又は複数の前処理装置において、表面活性化や親水化を含む一連の前処理が予め施される。
 図7に示すように処理システム10は、搬入出ステーション11と処理ステーション12を一体に接続した構成を有している。搬入出ステーション11では、例えば外部との間で複数のダイシングフレームF、複数の静電キャリアCw及び複数のウェハWをそれぞれ収容可能なフープFf、Fc、Fwがそれぞれ搬入出される。処理ステーション12は、後述する一連のチップオンウェハ製造プロセスを実現するための各種処理装置を備えている。
 搬入出ステーション11には、フープ載置台20が設けられている。図示の例においてフープ載置台20には、複数、例えば3つのフープFf、Fc、FwがY軸方向に一列に並べて載置される。なお、フープ載置台20に載置されるフープFf、Fc、Fwの数や配置は本実施形態に限定されず、任意に決定できる。
 フープ載置台20のX軸正方向側には、当該フープ載置台20に隣接して搬送装置30が設けられている。搬送装置30は、Y軸方向に延伸する搬送路31上を移動自在に構成されている。また搬送装置30は、ダイシングフレームF、静電キャリアCw及びウェハW(以下、これらを併せて「ダイシングフレームF等」という場合がある。)を保持して搬送する、例えば2つの搬送アーム32、32を有している。各搬送アーム32は、水平方向、鉛直方向、水平軸回り及び鉛直軸回りに移動自在に構成されている。なお、搬送アーム32の構成は本実施形態に限定されず、任意の構成を取り得る。そして、搬送装置30は、フープ載置台20のフープFf、Fc、Fw、及び後述するトランジション装置40に対して、ダイシングフレームF等を搬送可能に構成されている。
 搬入出ステーション11には、搬送装置30のX軸正方向側において、当該搬送装置30に隣接して、ダイシングフレームF等を処理ステーション12との間で受け渡すためのトランジション装置40が設けられている。
 処理ステーション12には、搬送装置50、チップ配置装置60、保護膜除去装置70、表面改質装置80、表面親水化装置90、前処理装置100及び接合装置110が配置されている。なお、これら各種処理装置の数や配置は本実施形態に限定されず、任意に決定できる。
 搬送装置50は、トランジション装置40のX軸正方向側に設けられている。搬送装置50は、X軸方向に延伸する搬送路51上を移動自在に構成されている。また搬送装置50は、ダイシングフレームF等を保持して搬送する、例えば2つの搬送アーム52、52を有している。各搬送アーム52は水平方向、鉛直方向、水平軸回り及び鉛直軸回りに移動自在に構成され、搬入出ステーション11のトランジション装置40及び処理ステーション12の各種処理装置に対してダイシングフレームF等を搬送可能に構成されている。
 チップ配置装置60では、ダイシングテープT上に裏面Cb側が貼付された複数のチップCを、当該チップCをウェハWへ実装する際の中継部材となる静電キャリアCwの吸着面上に、表面Ca側の保護膜Pが上側となるように並べて配置する。すなわちチップ配置装置60では、チップCの表裏面を反転させずにダイシングテープTから静電キャリアCwに当該チップCの移し替えを行う。
 図8に示すようにチップ配置装置60の内部には、ピックアップ領域60a及びアレンジ領域60bが形成されている。ピックアップ領域60aでは、ダイシングフレームFからのチップCのピックアップが行われる。アレンジ領域60bでは、静電キャリアCwへのチップCの配置が行われる。
 ピックアップ領域60aには、フレーム保持部61、突上げ部62及びコレット63が設けられている。
 フレーム保持部61は、ダイシングフレームFの保持面を上面に有し、搬送装置50により搬送されるダイシングフレームFを、ダイシングテープTに貼付された複数のチップCが上側を向いた状態で保持する。
 突上げ部62はフレーム保持部61の下方に配置されるとともに、フレーム保持部61と相対的に水平方向に移動可能に構成される。フレーム保持部61と突上げ部62は、相対的に水平方向に移動できれば、フレーム保持部61と突上げ部62の少なくともいずれか一方が移動可能に構成されていればよい。これにより突上げ部62は、ダイシングテープT上の複数のチップCのうちから、一のチップCを選択的に下方から突き上げて上昇させる。
 コレット63はフレーム保持部61の上方に配置され、突上げ部62により突き上げられた一のチップCを上方から保持し、保持したチップCをピックアップ領域60aとアレンジ領域60bとの間で搬送する。
 アレンジ領域60bには、キャリア保持部64、電力供給部65、除電部66及びアライメント機構67が設けられている。
 キャリア保持部64は、静電キャリアCwの保持面を上面に有し、搬送装置50により搬送される静電キャリアCwを、チップCの吸着面である絶縁層2が上側を向いた状態で保持する。
 電力供給部65は一例においてキャリア保持部64の下方に配置され、キャリア保持部64上の静電キャリアCwの裏面側、すなわち本体部1に接触して電圧を印加する給電ピン65aと、給電ピン65aに電力を供給する電力供給源65bと、アース線65cと、を有する。チップ配置装置60では、給電ピン65aから本体部1に給電することで発生するクーロン力により、静電キャリアCwの吸着面上にチップCを吸着保持する。なお、静電キャリアCwによるチップCの吸着原理の詳細は後述する。
 なお、電力供給部65の配置はこれに限定されず、静電キャリアCwに適切に電圧を印加できれば、キャリア保持部64の外部、例えば側方や上方に配置されていてもよい。
 なお、本実施形態においては電力供給部65が1本の給電ピン65aを有する場合を例に説明を行ったが、電力供給部65は、複数の給電ピン65aを備えてもよい。
 除電部66は一例においてキャリア保持部64の上方において、静電キャリアCwの保持面と対向して配置され、キャリア保持部64に保持された静電キャリアCw上のチップCの除電(アース)を行うためのアース線66bを有する。
 一例において除電部66はキャリア保持部64の上方で移動可能に構成され、静電キャリアCw上の任意の位置に配置されたチップCと接触し、アースをとることができる。
 なお、除電部66の配置や構成はこれに限定されず、チップCの除電を適切に行うことができれば、任意の場所に配置できる。
 例えば除電部66は、図9に示すように、コレット63の内部にアース線66bを埋め込んで構成されてもよい。換言すれば、チップCを保持して搬送するコレット63と、チップCのアースをとる除電部66とを一体に構成してもよい。
 また例えば除電部66は、図10に示すようにキャリア保持部64上の静電キャリアCwの全面を覆うように構成され、静電キャリアCw上の複数のチップCの除電(アース)を同時に行うことができるように構成してもよい。
 また更に、例えばチップCを保持して搬送するためのコレット63のパッド部分を導体で構成し、このコレット63にアース線66bを結合することで、除電部66をコレット63により構成してもよい。この場合、コレット63のパッド部材は、チップCの除電が適当に行える抵抗値(例えば10e6Ω~10e9Ω)を有する材料で構成することが望ましい。この抵抗値が低すぎる(10e6Ω未満)場合、チップCの除電を適切に行えないおそれがある。一方、抵抗値が高すぎる(10e9Ω超)場合、チップCの保持(除電)に際して異常放電が発生し、保持対象のチップCやコレット63に損傷を与えるおそれがある。
 アライメント機構67は、キャリア保持部64に保持された静電キャリアCwと、コレット63に保持されたチップCの位置合わせを行う。より具体的には、コレット63に保持された一のチップCと、静電キャリアCwの吸着面上におけるチップCの吸着保持位置の位置合わせを行う。なお、静電キャリアCwの吸着面上におけるチップCの吸着保持位置は、例えば絶縁層2に形成された貫通孔2aにより判断してもよいし、又は予め取得されたレシピ等に基づいて判断してもよい。
 またアライメント機構67は、静電キャリアCwの吸着面上において、適切にチップCが配置されたか否かを検知できる。より具体的には、静電キャリアCwの吸着面上に実際に配置されたチップCの位置と、静電キャリアCwの吸着面内におけるチップCの吸着保持の設定位置と、の位置合わせを行い得る。
 アライメント機構67は、一例としてカメラやセンサ等を備える。
 なお、図8に示した例においては、ダイシングテープT上のチップCを枚葉で静電キャリアCwに対して移し替えを行う場合の構成を例に説明を行ったが、チップ配置装置60では、複数のチップCを同時に静電キャリアCw上に移し替えを行うようにしてもよい。この場合、フレーム保持部61の上方には複数のコレット63が配置されてもよいし、又は、複数のチップCを同時にピックアップ可能なチップ搬送機構を備えてもよい。
 保護膜除去装置70では、チップCの表面側に形成された保護膜Pを除去する。保護膜除去装置70の構成は任意であるが、一例において保護膜除去装置70では、チップCに形成された保護膜Pに対するエッチング用の薬液の供給(ウェットエッチング処理)や、保護膜Pに対するレーザ光の照射(アブレーション処理)により、当該保護膜Pを除去し得る。
 表面改質装置80では、例えば減圧雰囲気下において、処理ガスである酸素ガス又は窒素ガスが励起されてプラズマ化され、イオン化される。この酸素イオン又は窒素イオンが保護膜Pの除去により露出したデバイス層Dの表面(デバイス面)に照射されて、このデバイス面がプラズマ処理され、改質される。
 表面親水化装置90では、例えばスピンチャックに保持された静電キャリアCwを回転させながら、当該静電キャリアCw上、より具体的には表面改質が行われたデバイス面上に純水を供給する。そうすると、供給された純水はデバイス面上を拡散し、デバイス面が親水化される。
 前処理装置100では、チップCの接合前のウェハWの表面(デバイス層Dwの表面)に、チップCとの接合のための前処理、例えば表面活性化や親水化が行われる。ウェハWの表面の前処理方法は、例えば表面改質装置80、表面親水化装置90においてチップCに対して行われる前処理方法と同様である。
 なお、本実施形態に係る処理システム10では、このようにチップCに対する前処理と、ウェハWに対する前処理を異なる装置内において行うが、チップCに対する前処理とウェハWに対する前処理は同一の処理装置内で行われてもよい。すなわち、例えば表面改質装置80及び表面親水化装置90において、ウェハWに対する前処理を行ってもよい。
 また、本実施形態に係る処理システム10では、ウェハWに対して前処理を行う前処理装置100を1つのみ配置し、当該前処理装置100内で表面活性化処理及び親水化処理を行ったが、これら表面活性化処理と親水化処理は異なる装置で行われてもよい。すなわち処理システム10には、前処理装置100に代えて、ウェハWに前処理を行うための表面改質装置(図示せず)と表面親水化装置(図示せず)が配置されてもよい。同様に、チップCに対して前処理を行う表面改質装置80と表面親水化装置90は、一体に構成されてもよい。
 接合装置110では、静電キャリアCwに吸着保持された複数のチップCを、当該チップCの実装対象であるウェハWの実装面に接合する。
 図11に示すように接合装置110には、キャリア保持部111、エア供給部112、ウェハ保持部113及びアライメント機構114が設けられている。
 第2のキャリア保持部としてのキャリア保持部111は、静電キャリアCwの保持面を上面に有し、搬送装置50により搬送される、上記の保護膜Pの除去、表面改質処理及び表面親水化処理が施されたチップCを吸着保持する静電キャリアCwを、当該チップCが上側を向いた状態で保持する。
 エア供給部112は、キャリア保持部111の保持面上に形成された供給口112aと、供給口112aと反対側の端部に接続されたエア供給源112bとを有する。エア供給部112は、静電キャリアCwに保持されたチップCの裏面Cb側に向けて、キャリア保持部111の下方側から貫通孔1a及び貫通孔2aを介してエアを供給する。接合装置110では、このようにチップCの裏面Cb側にエアを供給することで静電キャリアCwの吸着面からチップCをリフトアップさせ、これにより静電キャリアCwの吸着面からチップCを離脱させる。なお、チップCの離脱方法の詳細については後述する。
 基板保持部としてのウェハ保持部113は、チップCの実装対象であるウェハWの保持面を下面に有し、搬送装置50により搬送されるウェハWを、チップCの実装面が下側を向いた状態で保持する。また、一例においてウェハ保持部113は水平方向、鉛直方向及び水平軸回りに移動可能に構成され、保持したウェハWの上下面を反転できるとともに、保持したウェハWを静電キャリアCwに対して相対的に移動できる。
 アライメント機構114は、キャリア保持部111に保持された静電キャリアCwと、ウェハ保持部113に保持されたウェハWの位置合わせを行う。より具体的には、静電キャリアCwに吸着保持された複数のチップCと、ウェハWの実装面上におけるチップCの接合位置、すなわちウェハWの表面Waにおける小片化されたデバイス層Dwと対応する位置と、の位置合わせを行う。アライメント機構114は、一例としてカメラやセンサ等を備える。
 なお、図示の例ではキャリア保持部111を接合装置110の底面側に固定して配置し、ウェハ保持部113をその上方に配置したが、キャリア保持部111を接合装置110の天面側に固定して配置し、ウェハ保持部113をその下方に配置してもよい。換言すれば、接合装置110ではキャリア保持部111により静電キャリアCwの吸着面に吸着保持された複数のチップCが下側を向いた状態で保持し、更に、ウェハ保持部113によりウェハWをチップCの実装面が上側を向いた状態で保持するようにしてもよい。
 以上の処理システム10には、制御装置120が設けられている。制御装置120は、例えばCPUやメモリ等を備えたコンピュータであり、プログラム格納部(図示せず)を有している。プログラム格納部には、処理システム10におけるチップオンウェハ製造プロセスを制御するプログラムが格納されている。なお、上記プログラムは、コンピュータに読み取り可能な記憶媒体Hに記録されていたものであって、当該記憶媒体Hから制御装置120にインストールされたものであってもよい。また、上記記憶媒体Hは、一時的なものであっても非一時的なものであってもよい。
 一実施形態に係る処理システム10は以上のように構成されるが、処理システム10には、目的に応じて他の処理装置が更に配置されてもよく、また、目的に応じて一部処理装置が処理システム10の外部に配置されてもよい。
 具体的には、例えば処理システム10には、チップCの裏面Cb側に形成されたシリコン層Siを薄化するための各種装置が更に設けられてもよい。
 また、例えばウェハWに前処理を行うための前処理装置100を処理システム10から省略し、処理システム10の外部で前処理(表面活性化処理及び親水化処理)が予め行われたウェハWを、フープFwにより処理システム10に搬入するようにしてもよい。
 次に、以上のように構成された処理システム10において行われるチップオンウェハ製造プロセスについて説明する。図12は、チップオンウェハ製造プロセスの主な工程を示すフロー図である。図13は、チップオンウェハ製造プロセスの一部工程を模式的に示す側面視の説明図である。
 先ず、複数のダイシングフレームF、静電キャリアCw及びウェハWを各々収納したフープFf、Fc、Fwが、搬入出ステーション11のフープ載置台20に載置される。
 図13(a)に示すように、フープFfに収納されたダイシングフレームFには、複数のチップCが貼付されたダイシングテープTが固定されている。複数のチップCは、裏面Cb側のシリコン層SiがダイシングテープTに貼付されている。
 次に、搬送装置30によりフープFf内のダイシングフレームFが取り出され、トランジション装置40に搬送される。トランジション装置40に搬送されたダイシングフレームFは、搬送装置50によりチップ配置装置60に搬送される。またこれと同時に、又は続けて、フープFc内の静電キャリアCwがチップ配置装置60に搬送される。
 チップ配置装置60では、ダイシングテープTの接着面に裏面Cb側が貼付されたチップCを、図13(b)に示すように、当該裏面Cbが下側となるように静電キャリアCwの吸着面内における保持位置と対応する位置に配置し、吸着保持させる(図12のステップSt1)。
 以下、チップ配置装置60における静電キャリアCwに対するチップCの配置動作の一例について説明する(図8も参照のこと)。
 先ず、フレーム保持部61と突上げ部62を相対的に水平方向に移動させ、ダイシングテープTに貼付された複数のチップCのうちから、一のチップCの下方に突上げ部62を移動させる。そして、突上げ部62を用いて一のチップCを選択的に下方(裏面Cb側)から突き上げ、上昇させる。
 次に、突き上げられた一のチップCの表面Caをコレット63により上方から保持する。この時、チップCの表面Ca側には保護膜Pが形成されているため、コレット63の保持、例えば吸着保持によりデバイス層Dに損傷を与えることはない。
 次に、チップCを保持したコレット63を、キャリア保持部64上の静電キャリアCwにおける一の吸着用保持位置と対応する位置に移動させ、当該静電キャリアCwの吸着面上にチップCを配置(載置)し、コレット63によるチップCの保持、例えば吸着を解除する。
 次に、アライメント機構67を用いて、一の吸着用保持位置に適切にチップCが配置されたか否かを検知する。検知の結果、チップCが適切に配置されていると判断される場合には、ダイシングテープT上の次のチップCの配置動作を開始する。一方、チップCが適切に配置されていないと判断される場合には、コレット63により配置されたチップCの再保持を行い、一の吸着用保持位置へのチップCの再配置を行う。
 最後に、電力供給部65の給電ピン65aを静電キャリアCwの本体部1に接触させ、当該給電ピン65aを介して静電キャリアCwに電圧を印加し、発生したクーロン力により、チップCを静電キャリアCwの吸着面上に吸着保持させる。
 静電キャリアCwによるチップCの静電吸着について、より詳細に説明する。
 コレット63により静電キャリアCwの吸着用保持位置に全てのチップCが配置されると、図14(a)に示すように、給電ピン65aを介して静電キャリアCwに電圧(図示の例では正(+)の電荷)が印加され、静電キャリアCwの本体部1が正(+)に帯電する。
 本体部1が正(+)に帯電すると、図14(b)に示すように、絶縁層2を隔ててチップCの裏面Cb側に本体部1に蓄積した電荷とは逆極性(すなわち負(-))の電荷が蓄積され、また、チップCの表面Ca側に本体部1に蓄積した電荷と同極性(すなわち正(+))の電荷が蓄積される。
 続いて、除電部66のアース線をチップCにおける表面Ca側(保持面である裏面Cbの対向側)に接触させる。そうすると、図14(c)に示すように、チップCにおいては本体部1の正の電荷と引き合う負の電荷を残して表面Ca側の正の電荷が除電(アース)される。
 その後、除電部66を退避させると、静電キャリアCwの本体部1とチップCの間に絶縁層2を隔てて電位差が発生し、互いに引き合う静電力が発生し、チップCは静電キャリアCwの吸着面に静電力により吸着される。
 このように、本開示の技術においては、静電キャリアCwの本体部1は単極の電極として疑似的に作用し、当該本体部1の内部に電極配線パターンを形成することなく、絶縁層2を介してチップCを吸着面に吸着保持できる。すなわち絶縁層2は、本体部1に印加された電荷を絶縁させることにより、本体部1に蓄積された電荷を維持するためのものである。
 また本開示の技術に係る静電キャリアCwにおいては、絶縁層2を弾性率が小さな柔軟性のある材料により形成する。
 静電キャリアCwへのチップCの配置後、静電力によるチップCの吸着保持前には、チップCのシリコン層Siと静電キャリアCwの絶縁層2の間に、隙間が形成されている。この絶縁層2の柔軟性により、静電キャリアCwにおいては、静電力によるチップCの吸着に際して、チップCが絶縁層2に吸着される力により、チップCのシリコン層Siと吸着面となる絶縁層2との間から空気が抜け、チップCと絶縁層2の間に疑似的な真空状態が形成される。
 これにより、静電キャリアCwとチップCの間では静電力による静電吸着に加え、疑似的な真空状態により形成される真空吸着力が発現し、静電吸着力と真空吸着力の両方を用いた強固な保持状態が形成される。
 静電キャリアCwによるチップCの静電吸着は、以上のように行われる。
 なお、静電キャリアCwに対するチップCの配置動作は、ダイシングテープT上に貼付された複数のチップCのそれぞれに対して枚葉で、連続的に行われてもよいし、ダイシングテープT上の複数のチップCが同時に静電キャリアCw上に配置されてもよい。
 また、本体部1へ電圧印加のタイミング及びチップCのアースのタイミングは上記した例に限定されない。すなわち、例えば吸着面上へのチップCの配置に先立って(静電キャリアCw上にチップCがない状態で)、予め本体部1へ電圧を印加していてもよいし、図14で示したように吸着面上へのチップCの配置の後に(静電キャリアCw上に全てのチップCが配置された後に)電圧を印加していてもよい。また、静電キャリアCwに対して複数のチップCを同時に配置する場合には、吸着面上へのチップCの配置と同時に、本体部1に電圧を印加してもよい。また静電キャリアCw上のチップCの除電(アース)は、吸着面上にチップCが配置され、電圧の印加と同時に行われてもよいし、吸着面上へのチップCの配置が完了し、電圧を印加してチップCが吸着保持された後に行われてもよい。
 ただし、吸着面上にチップCが配置されていない状態で本体部1への電圧の印加を行った場合、発生する静電力により吸着面上にパーティクルが吸引され、付着してしまうおそれがある。係る点を鑑みて、本体部1への電圧印加のタイミングは吸着面上へのチップCの配置よりも後、又は吸着面上へのチップCの配置と同時であることが好ましい。より好適には、静電キャリアCw上に、全てのチップCが配置された後に、本体部1への電圧印加を行うことが望ましい。
 なお、チップ配置装置60では、上記したようにアライメント機構67を用いてチップCが適切に配置されているかを確認し、チップCの再配置を行ってもよいが、例えば後述の接合装置110においてウェハWに対してチップCを枚葉で接合する場合には、チップ配置装置60では高いアライメント精度は求められず、少なくともチップC同士が干渉しなければよい。すなわち、接合装置110においてチップCを枚葉で接合する場合には、接合装置110における後述の接合処理において、チップCとウェハW上の実装位置とを高い精度でアライメントし、接合できればよく、チップ配置装置60でのアライメント精度が求められるものではない。
 静電キャリアCwにチップCが配置されると、次に、チップCを吸着保持した静電キャリアCwを、搬送装置50により保護膜除去装置70に搬送する。保護膜除去装置70では、図13(c)に示すように、チップCのデバイス層Dに形成された保護膜Pを除去する(図12のステップSt2)。
 ここで、保護膜Pの除去に際して導電性の薬液(保護膜除去装置70においては例えばエッチング液)を用いた場合、上記したように、この導電性の薬液を介して静電キャリアCw、又はチップCに蓄積した電荷がリークし、静電キャリアCwに対するチップCの静電吸着力が失われるおそれがある。
 この点、本開示の技術に係る静電キャリアCwにおいては、上記したように、静電キャリアCwとチップCの間に、静電吸着力に加えて真空吸着力を発生させて当該チップの吸着保持を行っている。これにより本開示の技術に係る静電キャリアCwにおいては、静電キャリアCwとチップCの間の静電吸着力が失われた場合であっても、真空吸着力によりチップCの吸着保持を維持することができる。
 なお、かかる効果は、後述する表面改質処理、及び親水化処理においても同様である。
 また、従来の方法のように、チップCがダイシングテープTに貼付された状態で保護膜Pの除去が行われた場合、特にダイシングテープTは粘着面が上側を向いた状態でチップCを保持するため、上記したようにダイシングテープTに損耗を与え、当該ダイシングテープTによるチップCの保持を維持できなくなることや、再利用ができなくなるという課題があった。
 この点、本開示の技術に係るチップオンウェハ製造プロセスによれば、ダイシングテープTに代えて静電キャリアCwに保持されたチップCに対して保護膜Pの除去を行う。本実施形態において、静電キャリアCwは、シリコンやアルミニウム等の耐薬性を有する本体部1と、ポリイミドフィルムやバックグラインドテープ等の耐薬性を有する絶縁層2を組み合わせて構成される。このため、保護膜Pの除去に際しての、ダイシングテープTの損耗と比較して静電キャリアCwの損耗が抑制でき、ダイシングフレームFに固定されていたダイシングテープTの再利用が可能であると共に、当該静電キャリアCwについても繰り返し使用が可能である。
 なお、かかる効果は、後述する表面改質処理、及び親水化処理においても同様である。
 次に、保護膜Pが除去されたチップCを保持する静電キャリアCwを、搬送装置50により表面改質装置80に搬送する。表面改質装置80では、図13(d)に示すように、チップCの表面Ca側に露出したデバイス面がプラズマ処理により改質される(図12のステップSt3)。
 次に、デバイス面が改質されたチップCを保持する静電キャリアCwを、搬送装置50により表面親水化装置90に搬送する。表面親水化装置90では、図13(e)に示すように、表面改質装置80において改質されたチップCのデバイス面上に水酸基(シラノール基)が付着して当該デバイス面が親水化される。また、当該純水によって、静電キャリアCw及びチップCが洗浄される(図12のステップSt4)。
 また、ステップSt3における表面改質装置80でのチップCの表面改質処理、及びステップSt4における表面親水化装置90でのチップCの親水化処理に続けて、又は同時に、又は先立って、フープFw内のウェハWを前処理装置100に搬送する。前処理装置100では、チップCに対する表面改質処理及び親水化処理と同様に、ウェハWの表面Wa側のデバイス層Dwに、表面改質処理及び親水化処理が施される(図12のステップSt3-2及びステップSt4-2)。
 次に、デバイス面が親水化されたチップCを保持する静電キャリアCwを、搬送装置50により接合装置110に搬送する。またこれと同時に、又は続けて、表面Wa側(デバイス層Dw)が親水化されたウェハWを接合装置110に搬送する。
 接合装置110では、図13(f)に示すように静電キャリアCw上の複数のチップCと、チップCの実装対象であるウェハWの実装面(前処理が施された表面Wa)とを重ね合わせ、更に上下方向から押圧することで、ウェハWにチップCを接合(いわゆるフュージョンボンディング)する(図12のステップSt5)。
 以下、接合装置110におけるウェハWに対するチップCの接合動作の一例について説明する(図11も参照のこと)。
 先ず、複数のチップCを吸着保持する静電キャリアCwを、吸着面が上側となるように、すなわち複数のチップCが上側を向いた状態でキャリア保持部111上に載置する。
 次に、ウェハWを保持するウェハ保持部113を静電キャリアCwの上方に配置する。ウェハWは、前処理が施されたチップCの実装面である表面Waが下側を向いた状態でウェハ保持部113に保持される。またこの時、ウェハ保持部113に保持されたウェハWは、当該ウェハWの実装面上における小片化されたデバイス層Dwの各々が、静電キャリアCw上の複数のチップCの位置と対応するようにアライメント機構114により位置合わせされる。チップ配置装置60における、静電キャリアCwに対するチップCの高い精度のアライメント、及び再配置は、このウェハW上のデバイス層Dwと静電キャリアCw上のチップCとの位置合わせのために行われる。
 次に、キャリア保持部111に保持された静電キャリアCw上のチップCと、ウェハ保持部113に保持されたウェハW上のデバイス層Dwとを上下方向から押圧し、当該チップCとデバイス層Dwとを接合する。
 この時、ウェハWのデバイス層Dwと静電キャリアCw上のチップCのそれぞれのデバイス面は改質されているため、先ず、デバイス層DwとチップCのデバイス面の間にファンデルワールス力(分子間力)が生じ、ウェハWのデバイス層Dwと静電キャリアCw上のチップCが接合される。さらに、デバイス層DwとチップCのそれぞれのデバイス面は親水化されているため、当該デバイス層DwとチップCの間の親水基が水素結合し(分子間力)、ウェハWのデバイス層Dwと静電キャリアCw上のチップCが強固に接合される。
 ウェハWのデバイス層Dwと静電キャリアCw上のチップCが接合されるとエア供給部112の供給口112aから貫通孔1a、2aを介して静電キャリアCw上のチップCの裏面Cb側にエアによる圧力を付与し、これにより静電キャリアCwの吸着面上におけるチップCと絶縁層2の密着力を低下させる。
 より具体的に、チップCの裏面Cb側にエアが供給されると、絶縁層2に形成された貫通孔2aはチップCにより閉塞されているため、図15に示すように、チップCの直下で本体部1に形成された貫通孔1aの中心部分を頂点として絶縁層2が膨張する。そうすると、貫通孔1aの中心部分と対応するチップCの中心ではチップCと絶縁層2の密着が維持されたまま、貫通孔1aの周縁部分と対応するチップCの外周部では当該チップCが絶縁層2から浮き上がり、これによりチップCと絶縁層2の密着力が低下、より具体的にはチップCとウェハWのデバイス層Dwとの間の接合力と比較して低くなる。
 なお、上記したように絶縁層2に貫通孔2aが形成されていない場合であっても、図16に示すように、貫通孔1aを介してチップCの裏面Cb側にエアを供給することで、同様に絶縁層2を膨張させてチップCと絶縁層2の密着力を低下できる。
 また、本開示に係る技術によれば、上記したようにチップCと絶縁層2の間に静電吸着力と真空吸着力の両方が作用している。このため、上記したように絶縁層2の貫通孔2aと本体部1の貫通孔1aが同径で形成されている場合であっても、エアを供給してチップCと絶縁層2の密着力を低下させる際に、チップCと絶縁層2との間の真空吸着の破壊(貫通孔1aからチップCの下方へのエアの吹き上げ)によりチップCが飛散することが抑制される。
 次に、ウェハWを保持したウェハ保持部113を上昇させる。これにより、チップCと絶縁層2の密着力が低下しているため、チップCが絶縁層2から完全に離脱される。
 最後に、ウェハ保持部113を水平軸回りに回転させ、これによりウェハWの表裏面を反転させる。換言すれば、複数のチップCが接合されたウェハWの実装面が上側を向いた状態にする。
 一実施形態に係るウェハWに対するチップCの接合動作は以上のように行われる。
 なお、上記したように複数のチップCを吸着保持する静電キャリアCwを、吸着面が下側となるように、すなわち複数のチップCが下側を向いた状態で保持し、ウェハWを静電キャリアCwの下方に配置するようにしてもよい。換言すれば、静電キャリアCwとウェハWの上下方向の配置は図示の例に限定されず、上下反対に保持、搬送されてもよい。
 ウェハWのデバイス層Dwに複数のチップCが接合されると、その後、チップCが実装されたウェハWは、搬送装置50によりトランジション装置40に搬送され、その後、さらに搬送装置30によりフープ載置台20のフープFwに搬送される。
 また同様に、チップCが離脱された後の静電キャリアCwは、搬送装置50によりトランジション装置40に搬送され、その後、さらに搬送装置30によりフープ載置台20のフープFcに搬送される。こうして、処理システム10における一連のチップオンウェハ製造プロセスが終了する。
 なお、ダイシングフレームF、静電キャリアCw及びウェハWが回収されるフープは、必ずしも、搬入時にダイシングフレームF等をそれぞれ収納していたフープと同一のフープである必要はない。すなわち、例えばダイシングフレームF等をそれぞれ収納していたフープが、それぞれ別の部材を搬出してもよいし、又は、ダイシングフレーム等を搬出するための新たなフープ等が処理システム10に搬入されていてもよい。
 以上の実施形態によれば、一連のチップオンウェハ製造プロセスに際して、ダイシングテープTからウェハWへのチップCの中継部材となる静電キャリアCwを、導電性の本体部1の表面に絶縁層2を形成したのみの簡易な構造で構成することができる。
 そしてこれにより、従来の静電キャリアのように導電性の本体部の内部に電極配線パターンを構成する必要がないため、チップCの離脱に用いる貫通孔の形成の自由度も大幅に向上し、当該静電キャリアCwの構成に係る手間やコストも大幅に削減できる。
 より具体的に、従来の静電キャリア(静電型保持機構)の構造では、保持対象物を離脱させる際に必要となる貫通孔を、当該保持対象物の直下に形成し、かつ、当該保持対象物を吸着保持するための埋込型の電極部の配線パターンを避けて配置する必要があった。更に、これとともに、保持する保持対象物の個数や配置に応じて、貫通口の配置の変更、又は配線パターンの変更が必要となり、多大な手間やコストを要していた。
 この点、本開示の技術に係る静電キャリアCwでは、導電性の本体部の内部に電極配線パターンを構成する必要がないため、貫通孔の個数や配置を任意に決定できる。
 また本開示の技術に係る静電キャリアCwによれば、本体部1の表面に形成する絶縁層2を、弾性率の低い柔軟性の有する材料により構成する。これにより、絶縁層2とチップCの間から空気が排出され、本体部1への電圧の印加により発生する静電吸着力に加え、疑似的に真空吸着力をも発生させ、チップCの吸着保持をより適切に実行できる。
 更に、このように静電吸着力に加え真空吸着力をも発生できることから、例えば保護膜Pの除去等において導電性液体を静電キャリアCw上に供給し、静電キャリアCwとチップCの間の静電吸着力が失われる場合であっても、適切にチップCの保持力を維持できる。
 更に本実施形態に係る静電キャリアCwによれば、上記したように本体部1の表面に形成する絶縁層2を、弾性率の低い柔軟性の有する材料により構成することで、チップCの離脱に際してのエアの供給により、絶縁層2を容易に膨張させ、チップCと絶縁層2の間の吸着力を適切に低下できる。
 また、本実施形態に係る静電キャリアCwは、上記したようにチップCの実装対象であるウェハWと略同径で構成される。これにより、静電キャリアCwをウェハWと同一の搬送装置、処理装置を用いて搬送および処理することが可能であり、新たに静電キャリアCwを搬送、処理するための装置を設ける必要がない。
 なお、上記実施形態に係る接合装置110においては、キャリア保持部111上の静電キャリアCwと、ウェハ保持部113上のウェハWとを対向させ、互いに接触させることで複数のチップCを同時にウェハW上に実装したが、ウェハWに対するチップCの実装は枚葉で行われてもよい。
 図17に示すように、チップCを枚葉でウェハWに実装するための他の実施形態に係る接合装置200には、離脱領域200a、接合領域200b及び受渡領域200cが形成されている。離脱領域200aでは、静電キャリアCwからのチップCのピックアップが行われる。接合領域200bでは、ウェハWへのチップCの接合が行われる。受渡領域200cでは、離脱領域200aと接合領域200bの間におけるチップCの受け渡しが行われる。
 離脱領域200aには、第2のキャリア保持部としてのキャリア保持部201、エア供給部202及び第1のコレット203が設けられている。
 キャリア保持部201及びエア供給部202は、上記実施形態に係る接合装置110のキャリア保持部111及びエア供給部112と略同様の構成を有している。エア供給部202は供給口202aとエア供給源202bを有し、静電キャリアCwに保持されたチップCの裏面Cb側に向けて、貫通孔1a及び貫通孔2aを介してエアを供給する。
 他の実施形態に係る接合装置200においては、静電キャリアCw上に吸着保持されたチップCの各々に対して独立して、換言すれば、本体部1に形成された複数の貫通孔1aの各々に対して独立して、エア供給源202bからのエアを供給可能に構成されている。この場合、エア供給部202の各々には、チップCの各々に対して独立してエアを供給するための制御バルブ(図示せず)が配置されることが望ましい。
 なお、他の実施形態に係る接合装置200においては、静電キャリアCw上に吸着保持されたチップCの各々に対して独立してエア供給源202bからのエアを供給可能に構成されていればよい。例えば、図17に示したように、複数の供給口202aに対して共通のエア供給源202bが接続されていてもよいし、又は図18に示すように、複数の供給口202aの各々に1つずつエア供給源202bを接続するようにしてもよい。換言すれば、接合装置200には、1つ以上の任意の個数のエア供給源202bを配置できる。
 第1のコレット203はキャリア保持部201の上方に配置され、エア供給部202からのエアの供給により絶縁層2との間の密着力が低下され、外周部が浮き上がったチップCを保持して静電キャリアCwから離脱させ、保持したチップCを離脱領域200aと受渡領域200cとの間で搬送する。また、一例において第1のコレット203は水平軸回りに回転可能に構成され、図示のように保持したチップCの上下面を反転できる。
 なお、接合装置200において第1のコレット203により保持されるチップCの上面側は、上記したように保護膜Pの除去によりデバイス層Dが露出したデバイス面である。このため、第1のコレット203によるチップCの保持は、この露出したデバイス面に損傷を与えないように行われることが必要となる。
 具体的に、第1のコレット203としては、例えばベルヌーイ効果や超音波スクイーズ効果を利用してチップCを上方から非接触で保持可能な非接触チャックを用いることが望ましい。
 又は、第1のコレット203は、チップCの上面(デバイス面)を保持することに代え、例えばエアの供給により浮き上がったチップCの側面を挟み込んで保持するように構成されてもよい。
 接合領域200bには、ウェハ保持部204、第2のコレット205及びアライメント機構206が設けられている。
 基板保持部としてのウェハ保持部204は、ウェハWの保持面を上面に有し、搬送装置50により搬送されるウェハWを、チップCの実装面であるデバイス層Dwの形成面が上側を向いた状態で保持する。
 第2のコレット205はウェハ保持部204の上方に配置され、第1のコレット203が保持するチップCを上方から保持し、保持したチップCを接合領域200bと受渡領域200cとの間で搬送する。
 なお、一例において第2のコレット205は、第1のコレット203に代えて水平軸回りに回転可能に構成されてもよい。この場合、第2のコレット205は、受渡領域200cにおいて第1のコレット203が保持するチップCを下方から保持し、当該チップCの上下面を反転させた後、接合領域200bにおいて当該チップCをウェハWに接合する。
 なお、接合装置200において第2のコレット205により保持されるチップCの裏面Cb側は、第1のコレット203が保持する表面Ca側と異なりデバイス層が露出していない。このため第2のコレット205は、第1のコレット203のように必ずしも非接触チャック等により構成される必要はない。
 アライメント機構206は、一例においてチップ配置装置60のアライメント機構67と同様の構成を有する。すなわち、アライメント機構206は例えばカメラやセンサ等を備え、ウェハ保持部204に保持されたウェハWと、第2のコレット205に保持されたチップCの位置合わせを行う。
 他の実施形態に係る接合装置200は以上のように構成されている。以下、接合装置200を用いて行われるウェハWへのチップCの接合方法の一例について説明する。
 接合装置200におけるウェハWに対するチップCの接合に際しては、先ず、複数のチップCを吸着保持する静電キャリアCwを、複数のチップCが上側を向いた状態でキャリア保持部201上に載置する。次に、チップCの実装対象であるウェハWを、デバイス層Dwの形成面が上側を向いた状態でウェハ保持部204上に載置する。
 次に、離脱対象の一のチップCに対応する貫通孔1aに対して選択的にエアを供給し、絶縁層2を膨張させることで当該一のチップCを下方から突き上げ、浮き上がらせる。
 次に、浮き上がらせられた一のチップCを第1のコレット203によりデバイス面を損傷させないように保持して、持ち上げる。なお、第1のコレット203によるチップCの保持は、エアによりチップCを浮き上がらせる前に行ってもよいし、エアによりチップCを浮き上がらせるのと同時に行ってもよい。
 次に、第1のコレット203を水平軸回りに回転させ、これによりチップCの表裏面を反転させる。換言すれば、第1のコレット203に保持されたチップCの裏面Cb(デバイス面との対向面側)が上側を向いた状態にする。
 次に、第1のコレット203に保持されたチップCの裏面Cbを第2のコレット205により上方から保持し、更に、第1のコレット203によるチップCの表面Ca側の保持を解除する。換言すれば、第1のコレット203から第2のコレット205にチップCの持ち替えを行う。
 次に、チップCを保持した第2のコレット205を、ウェハWの実装面上における一のデバイス層Dwと対応する位置に移動させる。第2のコレット205とデバイス層Dwとの位置合わせは、アライメント機構206を用いて適宜行われる。
 最後に、第2のコレット205に保持されたチップCのデバイス面と、ウェハWの一のデバイス層Dwとを上下方向からから押圧し、当該チップCとデバイス層Dwとを接合する。
 他の実施形態に係るウェハWに対するチップCの接合動作は以上のように行われる。かかるチップCの接合動作は、静電キャリアCw上に吸着保持された複数のチップCのそれぞれに対して独立して、連続的に行われる。
 なお、上記した例では、離脱対象の一のチップCに対応する貫通孔1aに対して選択的にエアを供給し、当該一のチップCのみを下方から突き上げ、浮き上がらせたが、例えば貫通孔1aの各々に独立してエアを供給できない場合(例えば制御バルブを設けない場合等)には、予め全ての貫通孔1aにエアを供給し、全てのチップCを浮き上がらせた状態にしておき、順次第1のコレット203でチップCをピックアップしていくようにしてもよい。
 または、例えば図19に示すキャリア保持部301のように、複数のチップCの全てに共通して1つの供給口311のみが配置されたエア供給部310を配置してもよい。供給口311には、エア供給源312が接続される。
 またこの場合、キャリア保持部301と1つの供給口311は相対的に水平方向に移動可能に構成されことが望ましい。キャリア保持部301と供給口311は、相対的に水平方向に移動できれば、キャリア保持部301と供給口311の少なくともいずれか一方が移動可能に構成されていればよい。
 そしてキャリア保持部301では、供給口311からキャリア保持部301に保持された静電キャリアCwの下面全面にエアを供給し、静電キャリアCwに保持された複数のチップCの全部を一括して静電キャリアCwから離脱させてもよい。または、キャリア保持部301と供給口311とを相対的に水平方向に移動させ、供給口311を複数のチップCのうちから一のチップCの下方に配置することで、当該一のチップCに選択的にエアを供給し、当該一のチップCを選択的に静電キャリアCwから離脱するようにしてもよい。
 なお、以上の実施形態にかかる接合装置では、キャリア保持部上の静電キャリアCwに対して、エア供給部からのエアを供給することで、静電キャリアCwに保持されたチップCの離脱を行う場合を例に説明を行った。しかしながら、静電キャリアCwに保持されたチップCの離脱方法はこれに限定されるものではなく、例えばエアの供給に代えて、静電キャリアCwの下方から貫通孔1aにリフトピン(図示せず)を挿通させ、このリフトピンの先端を静電キャリアCwの本体部1の上面(貫通孔1aの上端)から突没自在に構成してもよい。この場合、貫通孔1aを介して静電キャリアCwに保持されたチップCの下面にリフトピンが当接され、これによりチップCが持ち上げられることで静電キャリアCwから離脱される。
 また更に、以上の実施形態に係る接合装置では、静電キャリアCwの下方からチップCの下面に対してエアを供給、またはリフトピンを当接させることでチップCの離脱を行った。しかしながら、このように静電キャリアCw上のチップCの下面側から力を加えることとなく、上方のコレット(以上の実施形態における第1のコレットに対応)のみを用いて静電キャリアCwからチップCを離脱可能に構成してもよい。
 具体的に、静電キャリアCw上におけるチップCに作用する応力としては、コレットによるピックアップの他、表面改質装置80や表面親水化装置90でのスピンチャックの回転に伴う遠心力や、導電性液体の流動に伴う応力、または静電キャリアCwの搬送に伴う慣性力等が考えられる。このうち、コレットによるピックアップに伴う応力はチップCに対して上下方向(鉛直方向)に作用する一方、その他の遠心力、流動力や慣性力は水平方向に作用するせん断力である。かかる観点から、例えば静電キャリアCwによるチップCの保持力を、水平方向に(せん断応力に対して)強く、鉛直方向に(引っ張り力に対して)弱くすることで、上記したエアの供給やリフトピンによる上昇を行うことなく、コレットにより保持することのみによって、静電キャリアCwからチップCを離脱可能にしてもよい。
 今回開示された実施形態はすべての点で例示であって制限的なものではないと考えられるべきである。上記の実施形態は、添付の請求の範囲及びその主旨を逸脱することなく、様々な形態で省略、置換、変更されてもよい。例えば、上記実施形態の構成要件は任意に組み合わせることができる。当該任意の組み合せからは、組み合わせにかかるそれぞれの構成要件についての作用及び効果が当然に得られるとともに、本明細書の記載から当業者には明らかな他の作用及び他の効果が得られる。
 また、本明細書に記載された効果は、あくまで説明的または例示的なものであって限定的ではない。つまり、本開示に係る技術は、上記の効果とともに、又は、上記の効果に代えて、本明細書の記載から当業者には明らかな他の効果を奏しうる。
 例えば、上記実施形態ではチップ配置装置60と接合装置110を同一の処理システム10内に配置したが、これらチップ配置装置60と接合装置110はそれぞれ異なる処理システム内に配置されてもよい。換言すれば、ダイシングフレームF上のチップCを静電キャリアCw上に配置するための第1の処理システムと、静電キャリアCw上のチップCをウェハW上に接合するための第2の処理システムと、をそれぞれ独立して構成してもよい。
  1   本体部
  1a  貫通孔
  2   絶縁層
  Cw  静電キャリア

Claims (20)

  1. 導電性を有し、厚み方向に複数の貫通孔を有する本体部と、
    前記本体部の表面に形成される絶縁層と、を有する静電キャリア。
  2. 前記本体部がシリコン、アルミニウム、アルミニウム合金、ステンレス又はチタンにより構成される導体基板である、請求項1に記載の静電キャリア。
  3. 前記絶縁層は、弾性率が2GPa以下、好ましくは0.5GPa以下の材料により構成される、請求項1に記載の静電キャリア。
  4. 前記絶縁層が前記本体部の表面にスピンコートにより形成されるポリイミド膜である、請求項3に記載の静電キャリア。
  5. 前記絶縁層が前記本体部の表面にポリイミドフィルム又はバックグラインドテープを貼付して形成される絶縁膜である、請求項3に記載の静電キャリア。
  6. 前記絶縁層が、前記貫通孔と対応する位置において第2の貫通孔を有する、請求項3に記載の静電キャリア。
  7. 前記第2の貫通孔は前記貫通孔と比較して小径で形成される、請求項6に記載の静電キャリア。
  8. チップを処理する処理システムであって、
    前記チップをピックアップし、請求項1~7のいずれか一項に記載の静電キャリアの吸着面上に並べて配置するチップ配置装置を有し、
    前記チップ配置装置は、
    前記静電キャリアの保持面を上面に有するキャリア保持部と、
    前記キャリア保持部上の前記静電キャリアの前記本体部に給電する電力供給部と、
    前記静電キャリア上の前記チップに接触してアースをとる除電部と、を有する、処理システム。
  9. 前記除電部は、前記チップと接触するアース線を、前記キャリア保持部における前記静電キャリアの保持面に対向して有する、請求項8に記載の処理システム。
  10. 前記チップをピックアップして前記キャリア保持部上の前記静電キャリアに対して搬送するコレットを有し、
    前記除電部における前記チップと接触するアース線を、前記コレットと一体に構成する、請求項8に記載の処理システム。
  11. 前記除電部は、前記チップをピックアップして前記キャリア保持部上の前記静電キャリアに対して搬送するコレットにより構成され、
    前記コレットは、10e6Ω~10e9Ωの抵抗値を有する、請求項8に記載の処理システム。
  12. 複数の前記チップを同時に保持して前記キャリア保持部上の前記静電キャリアに対して搬送するチップ搬送機構を備える、請求項8に記載の処理システム。
  13. 前記除電部は、前記キャリア保持部の上方において前記静電キャリアの全面を覆うように配置され、前記静電キャリア上の複数の前記チップに対して同時に接触して、複数の当該チップに対して同時にアースをとる、請求項8に記載の処理システム。
  14. 前記静電キャリアに吸着保持された前記チップのデバイス面に形成された保護膜を除去する保護膜除去装置と、
    前記静電キャリアに吸着保持された前記チップを、当該チップの実装対象の基板に接合する接合装置を有し、
    前記接合装置は、前記静電キャリアを保持する第2のキャリア保持部と、
    前記基板を保持する基板保持部と、
    前記第2のキャリア保持部上の前記静電キャリアの前記本体部に形成された前記貫通孔に向けてエアを供給するエア供給部と、を備える、請求項8に記載の処理システム。
  15. 前記接合装置は、
    前記静電キャリア上のチップを保持して搬送する第1のコレットと、
    前記第1のコレットとの間で前記チップの受け渡しを行い、当該チップを前記基板上へと搬送する第2のコレットと、を備え、
    前記第1のコレットは、前記チップの前記デバイス面を非接触で保持する非接触チャックである、請求項14に記載の処理システム。
  16. 前記静電キャリアに吸着保持された前記チップのデバイス面に形成された保護膜を除去する保護膜除去装置と、
    前記静電キャリアに吸着保持された前記チップを、当該チップの実装対象の基板に接合する接合装置を有し、
    前記接合装置は、前記静電キャリアを保持する第2のキャリア保持部と、
    前記基板を保持する基板保持部と、
    前記第2のキャリア保持部上の前記静電キャリアの前記本体部に形成された前記貫通孔に挿通するリフトピンと、を備える、請求項8に記載の処理システム。
  17. チップを処理する処理方法であって、
    複数の前記チップを、導電性を有し、厚み方向に複数の貫通孔を有する本体部と、前記本体部の表面に形成される絶縁層と、を有する静電キャリアの保持面上に並べて配置することと、
    前記本体部に給電し、前記本体部を帯電させることと、
    前記チップにアース線を接触させ、当該チップと前記本体部の間で静電力を発生させることと、を含む、処理方法。
  18. 前記本体部への給電を、前記静電キャリアへの前記チップの配置に先立って行い、
    前記チップへのアース線の接触を、前記静電キャリアへの前記チップの配置の後に行う、請求項17に記載の処理方法。
  19. 前記本体部への給電及び前記チップへのアース線の接触を、前記静電キャリアへの前記チップの配置の後に行う、請求項17に記載の処理方法。
  20. 前記チップへのアース線の接触を、前記静電キャリアに配置された複数の前記チップに対して同時に行う、請求項17に記載の処理方法。
PCT/JP2023/008110 2022-09-27 2023-03-03 静電キャリア、処理システム及び処理方法 WO2024070009A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2022-153556 2022-09-27
JP2022153556 2022-09-27

Publications (1)

Publication Number Publication Date
WO2024070009A1 true WO2024070009A1 (ja) 2024-04-04

Family

ID=90476741

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2023/008110 WO2024070009A1 (ja) 2022-09-27 2023-03-03 静電キャリア、処理システム及び処理方法

Country Status (1)

Country Link
WO (1) WO2024070009A1 (ja)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4947585B1 (ja) * 1970-03-19 1974-12-17
JPH0269956A (ja) * 1988-09-05 1990-03-08 Toshiba Corp 静電チャック方法及び静電チャック装置
JPH06224287A (ja) * 1993-01-28 1994-08-12 Sumitomo Metal Ind Ltd 静電チャックの製造方法
JPH09102536A (ja) * 1995-10-09 1997-04-15 Hitachi Ltd 静電吸着装置
JP2007287378A (ja) * 2006-04-13 2007-11-01 Shin Etsu Chem Co Ltd 加熱素子
WO2010095540A1 (ja) * 2009-02-18 2010-08-26 株式会社アルバック ウェハ搬送用トレイ及びこのトレイ上にウェハを固定する方法
JP2018056452A (ja) * 2016-09-30 2018-04-05 株式会社ディスコ 搬送トレイ、及び搬送トレイの給電装置
JP2018060905A (ja) * 2016-10-05 2018-04-12 株式会社ディスコ 静電チャックプレート及び静電チャックプレートの製造方法
JP2020524898A (ja) * 2017-06-22 2020-08-20 アプライド マテリアルズ インコーポレイテッドApplied Materials,Incorporated ダイ結合用途のための静電キャリア

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4947585B1 (ja) * 1970-03-19 1974-12-17
JPH0269956A (ja) * 1988-09-05 1990-03-08 Toshiba Corp 静電チャック方法及び静電チャック装置
JPH06224287A (ja) * 1993-01-28 1994-08-12 Sumitomo Metal Ind Ltd 静電チャックの製造方法
JPH09102536A (ja) * 1995-10-09 1997-04-15 Hitachi Ltd 静電吸着装置
JP2007287378A (ja) * 2006-04-13 2007-11-01 Shin Etsu Chem Co Ltd 加熱素子
WO2010095540A1 (ja) * 2009-02-18 2010-08-26 株式会社アルバック ウェハ搬送用トレイ及びこのトレイ上にウェハを固定する方法
JP2018056452A (ja) * 2016-09-30 2018-04-05 株式会社ディスコ 搬送トレイ、及び搬送トレイの給電装置
JP2018060905A (ja) * 2016-10-05 2018-04-12 株式会社ディスコ 静電チャックプレート及び静電チャックプレートの製造方法
JP2020524898A (ja) * 2017-06-22 2020-08-20 アプライド マテリアルズ インコーポレイテッドApplied Materials,Incorporated ダイ結合用途のための静電キャリア

Similar Documents

Publication Publication Date Title
JP5283699B2 (ja) 双極型静電チャック
KR101900113B1 (ko) 박리 장치, 박리 시스템 및 박리 방법
JP2006332563A (ja) ウェハ搬送装置、ウェハ積層体搬送装置及び積層型半導体装置製造方法
KR20110035904A (ko) 보호 테이프 박리 방법 및 그 장치
KR20140071900A (ko) 박리 장치, 박리 시스템 및 박리 방법
JP6158721B2 (ja) 洗浄装置、剥離システム、洗浄方法、プログラム及びコンピュータ記憶媒体
CN110034065B (zh) 器件芯片的制造方法和拾取装置
KR101975643B1 (ko) 정전력 향상 반도체 본딩용 디바이스, 시스템, 및 방법
WO2012026262A1 (ja) 剥離システム、剥離方法及びコンピュータ記憶媒体
JP7224508B2 (ja) 搬送装置、および基板処理システム
KR20140110749A (ko) 박리 장치, 박리 시스템 및 박리 방법
CN110214369A (zh) 用于键合芯片的方法和装置
US20230360950A1 (en) Gang-flipping of dies prior to bonding
JP5374462B2 (ja) 剥離システム、剥離方法、プログラム及びコンピュータ記憶媒体
TW201919144A (zh) 成膜裝置及零件剝離裝置
TW201246421A (en) Detachment system and detachment method and computer storage medium
TWI669406B (zh) Film forming device and embedded processing device
WO2006057335A1 (ja) ダイボンディング装置
JP6313189B2 (ja) 半導体装置の製造方法
WO2024070009A1 (ja) 静電キャリア、処理システム及び処理方法
JP2005166925A (ja) ウェーハ加工方法およびウェーハ加工装置
WO2023171249A1 (ja) チップ貼合装置、チップ処理システムおよびチップ処理方法
TWI762698B (zh) 基板處理方法
JP2004186430A (ja) 半導体ウェーハの加工方法
WO2023090155A1 (ja) 処理システム、静電キャリア及び処理方法