WO2023276817A1 - プリント配線板 - Google Patents

プリント配線板 Download PDF

Info

Publication number
WO2023276817A1
WO2023276817A1 PCT/JP2022/024889 JP2022024889W WO2023276817A1 WO 2023276817 A1 WO2023276817 A1 WO 2023276817A1 JP 2022024889 W JP2022024889 W JP 2022024889W WO 2023276817 A1 WO2023276817 A1 WO 2023276817A1
Authority
WO
WIPO (PCT)
Prior art keywords
wiring
main surface
coil
wiring board
base film
Prior art date
Application number
PCT/JP2022/024889
Other languages
English (en)
French (fr)
Inventor
賢治 高橋
将一郎 酒井
航 野口
Original Assignee
住友電気工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 住友電気工業株式会社 filed Critical 住友電気工業株式会社
Priority to CN202280007608.XA priority Critical patent/CN116548070A/zh
Priority to US18/038,008 priority patent/US20230422396A1/en
Priority to JP2023531862A priority patent/JPWO2023276817A1/ja
Publication of WO2023276817A1 publication Critical patent/WO2023276817A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0296Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0393Flexible materials
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • H05K1/165Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed inductors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/108Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by semi-additive methods; masks therefor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0137Materials
    • H05K2201/0154Polyimide
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/07Treatments involving liquids, e.g. plating, rinsing
    • H05K2203/0703Plating
    • H05K2203/0723Electroplating, e.g. finish plating

Definitions

  • Patent Document 1 Japanese Patent Application Laid-Open No. 2016-9854 describes a printed wiring board.
  • the printed wiring board described in Patent Document 1 has a base film and wiring arranged on the main surface of the base film.
  • the wiring has a seed layer arranged on the main surface of the base film, a core arranged on the seed layer, and a shrink layer covering the core.
  • the printed wiring board of the present disclosure includes a base film having a main surface, wiring arranged on the main surface, and at least one plated lead arranged on the main surface and connected to the wiring. Prepare.
  • FIG. 1 is a plan view of a printed wiring board 100.
  • FIG. FIG. 2 is a bottom view of printed wiring board 100 .
  • FIG. 3 is a cross-sectional view along III-III in FIG. 4A to 4D are process diagrams showing a method for manufacturing printed wiring board 100.
  • FIG. 5 is a cross-sectional view of the base film 10 after the seed layer forming step S21.
  • FIG. 6 is a cross-sectional view of the base film 10 after the resist forming step S22.
  • FIG. 7 is a cross-sectional view of the base film 10 after the first electroplating step S23.
  • FIG. 8 is a cross-sectional view of the base film 10 after the resist removing step S24.
  • FIG. 5 is a cross-sectional view of the base film 10 after the seed layer forming step S21.
  • FIG. 6 is a cross-sectional view of the base film 10 after the resist forming step S22.
  • FIG. 7 is a cross-sectional view of
  • FIG. 9 is a cross-sectional view of the base film 10 after the seed layer removing step S25.
  • FIG. 10 is a plan view of printed wiring board 200 .
  • 11 is a bottom view of printed wiring board 200.
  • FIG. 12 is a cross-sectional view taken along line XII-XII in FIG. 10.
  • FIG. 13 is a plan view of base film 10 after seed layer removing step S25 in the method for manufacturing printed wiring board 200.
  • Patent Document 1 it is not clear how to supply power to the core when performing the second electrolytic plating.
  • the present disclosure provides a printed wiring board capable of good power supply when wiring is formed on the main surface of the base film.
  • a printed wiring board includes a base film having a main surface, wiring arranged on the main surface, and at least one film arranged on the main surface and connected to the wiring. and plated leads.
  • the at least one plating lead includes a first plating lead connected to the wiring at the first position and a second plating lead connected to the wiring at the second position. and may be included.
  • An electrical resistance value of the wiring between the first position and the second position may be 2 ⁇ or less.
  • the principal surface may be the first principal surface and the second principal surface opposite to the first principal surface.
  • the wiring may have a first wiring and a second wiring arranged on the first main surface, and a third wiring arranged on the second main surface.
  • the at least one plated lead may further include a third plated lead connected to the wire at a third location.
  • the first wiring may include a first end and a second end opposite to the first end.
  • the second wiring may include a third end and a fourth end opposite to the third end.
  • the third wiring may include a fifth end and a sixth end opposite to the fifth end.
  • the first and third ends may be in first and third positions, respectively.
  • the second location may be the portion of the third trace between the fifth end and the sixth end.
  • the second end may be electrically connected to the fifth end.
  • the fourth end may be electrically connected to the sixth end.
  • the electrical resistance value of the wiring between the second position and the third position may be 2 ⁇ or less.
  • the first wiring may include a first coil formed by spirally winding the first wiring.
  • the second wiring may include a second coil configured by spirally winding the second wiring.
  • the third wiring may include a third coil and a fourth coil configured by spirally winding the third wiring.
  • the first coil and the second coil may respectively overlap the third coil and the fourth coil in the thickness direction of the base film.
  • the second position may be between the third coil and the fourth coil.
  • the printed wiring board of (1) above may further include a bypass lead.
  • the bypass lead may have a first portion electrically connected to one end of the wire and a second portion electrically connected to the other end of the wire. The first portion and the second portion may be separate from each other.
  • the plurality of portions included in the wiring on the main surface of the base film are connected in parallel by the bypass lead, and the electrical resistance of the wiring is reduced. better power supply is possible.
  • the principal surface may be the first principal surface and the second principal surface opposite to the first principal surface.
  • the wiring may have a first wiring and a second wiring arranged on the first main surface, and a third wiring arranged on the second main surface.
  • the first wiring may include a first end and a second end opposite to the first end.
  • the second wiring may include a third end and a fourth end opposite to the third end.
  • the third wiring may include a fifth end and a sixth end opposite to the fifth end.
  • the first end may be electrically connected to the fifth end.
  • the second end may be electrically connected to the first portion.
  • the third end may be electrically connected to the sixth end.
  • the fourth end may be electrically connected to the second portion.
  • the first wiring may include a first coil formed by spirally winding the first wiring.
  • the third wiring may include a second coil configured by spirally winding the third wiring.
  • the first coil may overlap the second coil in the thickness direction of the base film.
  • the second end, the third end and the fourth end may be inside the first coil in plan view.
  • the sixth end may be inside the second coil in plan view.
  • the wiring and at least one plating lead are arranged on the main surface of the seed layer and the first electrolytic plating on the seed layer. and a second electroplated layer covering the seed layer and the first electroplated layer.
  • printed wiring board 100 A printed wiring board (hereinafter referred to as “printed wiring board 100”) according to the first embodiment will be described.
  • FIG. 1 is a plan view of the printed wiring board 100.
  • FIG. FIG. 2 is a bottom view of printed wiring board 100 .
  • FIG. 3 is a cross-sectional view along III-III in FIG.
  • printed wiring board 100 includes base film 10, first wiring 20, second wiring 30, third wiring 40, and at least one plating lead 50. have.
  • the base film 10 is made of a flexible insulating material. That is, printed wiring board 100 is a flexible printed wiring board. Specific examples of the material forming the base film 10 include polyimide, polyethylene terephthalate, and fluororesin.
  • the main surfaces of the base film 10 are the first main surface 10a and the second main surface 10b.
  • the second principal surface 10b is the opposite surface of the first principal surface 10a.
  • the direction from the first principal surface 10a to the second principal surface 10b is sometimes referred to as the thickness direction of the base film 10 .
  • the first wiring 20 , the second wiring 30 and the third wiring 40 are wirings arranged on the main surface of the base film 10 . More specifically, the first wiring 20 and the second wiring 30 are arranged on the first main surface 10a. The third wiring 40 is arranged on the second main surface 10b.
  • the first wiring 20 has a first end 20a and a second end 20b.
  • the second end 20b is the end opposite the first end 20a.
  • the first wiring 20 has terminals 21 and lands 22 .
  • a terminal 21 is at the first end 20a.
  • a land 22 is at the second end 20b.
  • the first wiring 20 has a first coil 23 .
  • the first coil 23 is configured by spirally winding the first wiring 20 on the first main surface 10a.
  • the second end 20b is inside the first coil 23 in a plan view (viewed from the direction perpendicular to the first main surface 10a).
  • the second wiring 30 has a third end 30a and a fourth end 30b.
  • the fourth end 30b is the end opposite to the third end 30a.
  • the second wiring 30 has terminals 31 and lands 32 .
  • a terminal 31 is at the third end 30a.
  • a land 32 is at the fourth end 30b.
  • the second wiring 30 has a second coil 33 .
  • the second coil 33 is formed by spirally winding the second wiring 30 on the first main surface 10a.
  • the fourth end 30b is inside the second coil 33 in plan view (viewed from the direction perpendicular to the first main surface 10a).
  • the third wiring 40 has a fifth end 40a and a sixth end 40b.
  • the sixth end 40b is the end opposite to the fifth end 40a.
  • the third wiring 40 has a land 41 and a land 42 .
  • a land 41 is at the fifth end 40a.
  • a land 42 is at the sixth end 40b.
  • a through hole 10c and a through hole 10d are formed in the base film 10.
  • the through holes 10c and 10d pass through the base film 10 along the thickness direction.
  • the through-hole 10 c is positioned so as to overlap the land 22 and the land 41 .
  • the through hole 10 d is positioned so as to overlap the land 32 and the land 42 .
  • the lands 22 and 41 are electrically connected by a conductor (not shown) formed on the inner wall surface of the through hole 10c.
  • the lands 32 and 42 are electrically connected by a conductor (not shown) formed on the inner wall surface of the through hole 10d.
  • the third wiring 40 has a third coil 43 and a fourth coil 44 .
  • the third coil 43 is configured by spirally winding the third wiring 40 on the second main surface 10b.
  • the fourth coil 44 is configured by spirally winding the third wiring 40 on the second main surface 10b.
  • the third coil 43 and the fourth coil 44 respectively overlap the first coil 23 and the second coil 33 in the thickness direction of the base film 10 .
  • the plating leads 50 are connected to wiring arranged on the main surface of the base film 10 .
  • the number of plating leads 50 is three. These three plating leads 50 are referred to as a first plating lead 50a, a second plating lead 50b and a third plating lead 50c.
  • the first plating lead 50a is connected to wiring arranged on the main surface of the base film 10 at the first position P1. More specifically, the first plating lead 50a is connected to the first end 20a (terminal 21). That is, the first position P1 is the first end 20a.
  • the second plating lead 50b is connected to wiring arranged on the main surface of the base film 10 at the second position P2. More specifically, the second plated lead 50b is connected to portions of the third wiring 40 at the fifth end 40a and the sixth end 40b. That is, the second position P2 is the portion of the third wiring 40 at the fifth end 40a and the sixth end 40b.
  • the third plating lead 50c is connected to wiring arranged on the main surface of the base film 10 at the third position P3. More specifically, the third plated lead 50c is connected to the third end 30a (terminal 31). That is, the third position P3 is the third end 30a.
  • the first plating lead 50a, the second plating lead 50b, and the third plating lead 50c extend to reach the edge of the base film 10.
  • the first position P1 and the second position P2 are determined so that the electrical resistance value of the wiring (the first wiring 20 and the third wiring 40) between the first position P1 and the second position P2 is 2 ⁇ or less. be.
  • the second position P2 and the third position P3 are determined so that the electrical resistance value of the wiring (the second wiring 30 and the third wiring 40) between the second position P2 and the third position P3 is 2 ⁇ or less. be.
  • the electrical resistance value of the wiring between the first end 20a and the third end 30a is, for example, 2 ⁇ or more.
  • the electrical resistance value of the wiring is measured by bringing the probe of the tester into contact with the measurement point.
  • the first wiring 20 has a seed layer 24 , a first electroplating layer 25 and a second electroplating layer 26 .
  • the seed layer 24 is arranged on the main surface (first main surface 10a) of the base film 10 .
  • the seed layer 24 has, for example, a first layer and a second layer.
  • the first layer of the seed layer 24 is arranged on the major surface (first major surface 10a) of the base film 10 .
  • a second layer of seed layer 24 is disposed on the first layer of seed layer 24 .
  • the first layer of the seed layer 24 is, for example, a nickel-chromium alloy sputtered layer (a layer formed by sputtering).
  • the second layer of the seed layer 24 is a copper electroless plated layer (a layer formed by electroless plating).
  • the first electroplating layer 25 is a layer formed by electroplating.
  • the first electroplating layer 25 is made of copper.
  • the first electroplating layer 25 is arranged on the seed layer 24 .
  • the second electrolytic plated layer 26 is a layer formed by electrolytic plating.
  • the second electroplating layer 26 is made of copper.
  • the second electroplating layer 26 covers the seed layer 24 and the first electroplating layer 25 . More specifically, the second electrolytic plated layer 26 is arranged on the side surfaces of the seed layer 24 and the first electrolytic plated layer 25 and on the upper surface of the first electrolytic plated layer 25 .
  • the third wiring 40 has the same structure as the first wiring 20 (seed layer 24, first electroplating layer 25 and second electroplating layer 26). Although not shown, the second wiring 30 and the plating lead 50 also have the same structure as the first wiring 20 .
  • FIG. 4 is a process diagram showing a method for manufacturing the printed wiring board 100.
  • the method for manufacturing printed wiring board 100 includes a preparation step S1 and a wiring formation step S2.
  • the wiring formation step S2 is performed after the preparation step S1.
  • the base film 10 is prepared. Wiring (first wiring 20, second wiring 30 and third wiring 40) and plating leads 50 are not formed on the main surface of the base film 10 prepared in the preparation step S1.
  • the first wiring 20, the second wiring 30, the third wiring 40 and the plating lead 50 are formed.
  • the wiring forming step S2 is performed using a semi-additive method.
  • the wiring forming step S2 includes a seed layer forming step S21, a resist forming step S22, a first electrolytic plating step S23, a resist removing step S24, a seed layer removing step S25, and a second electrolytic plating step S25. and step S26.
  • the resist forming step S22 is performed after the seed layer forming step S21, and the first electroplating step S23 is performed after the resist forming step S22.
  • the resist removing step S24 is performed after the first electroplating step S23, and the seed layer removing step S25 is performed after the resist removing step S24.
  • the second electroplating step S26 is performed after the seed layer removing step S25.
  • FIG. 5 is a cross-sectional view of the base film 10 after the seed layer forming step S21.
  • the seed layer 24 is formed on the main surfaces (the first main surface 10a and the second main surface 10b) of the base film 10.
  • Seed layer 24 is formed by sputtering and electroless plating.
  • FIG. 6 is a cross-sectional view of the base film 10 after the resist forming step S22.
  • a resist 60 is formed on the seed layer 24 in the resist forming step S22.
  • the resist 60 is formed by applying a photosensitive organic material onto the seed layer 24 and patterning the applied photosensitive organic material by exposing and developing it.
  • the resist 60 has openings.
  • FIG. 7 is a cross-sectional view of the base film 10 after the first electroplating step S23.
  • the first electroplating layer 25 is formed on the seed layer 24 exposed through the opening of the resist 60.
  • the first electroplated layer 25 is formed by electrifying the seed layer 24 and performing electroplating on the seed layer 24 exposed through the openings of the resist 60 .
  • FIG. 8 is a cross-sectional view of the base film 10 after the resist removing step S24. As shown in FIG. 8, in the resist removing step S24, the resist 60 is removed by stripping the resist 60 from the seed layer 24. As shown in FIG. FIG. 9 is a cross-sectional view of the base film 10 after the seed layer removing step S25. As shown in FIG. 9, the seed layer 24 exposed between the first electrolytic plating layers 25 is removed by etching. Etching is, for example, wet etching.
  • the second electroplating layer 26 is formed in the second electroplating step S26.
  • the second electroplating layer 26 is formed by electroplating by energizing the seed layer 24 and the first electroplating layer 25 .
  • the above energization is performed through the seed layer 24 and the first electrolytic plating layer 25 of the plating leads 50 (the first plating lead 50a, the second plating lead 50b and the third plating lead 50c).
  • the seed layer 24 and the first electrolytic plating layer 25 of the plating lead 50 extend to the power supply terminal at the end of the base film 10 before singulation. After the second electroplating step S26 is performed, the base film 10 is cut into pieces. Therefore, the plating lead 50 extends to reach the end of the base film 10 after singulation.
  • the voltage applied to the seed layer 24 and the first electroplating layer 25 in the second electroplating step S26 decreases as the distance from the power supply terminal increases. Therefore, it becomes difficult to form the second electroplated layer 26 at a position distant from the power supply terminal. That is, at a position away from the power supply terminal, the cross-sectional area of the wiring (the first wiring 20, the second wiring 30, and the third wiring 40) arranged on the main surface of the base film 10 becomes small, and the electrical resistance value increases. It may rise.
  • the main portion of the base film 10 passes through the seed layer 24 and the first electrolytic plating layer 25 of the plating leads 50 (the first plating lead 50a, the second plating lead 50b and the third plating lead 50c). Power is supplied to the seed layer 24 and the first electroplated layer 25 of the wirings (the first wiring 20, the second wiring 30 and the third wiring 40) arranged on the surface.
  • the thickness of the second electroplating layer 26 (the cross-sectional area of the wiring) can be secured, and the electrical resistance value of the wiring arranged on the main surface of the base film 10 can be reduced. Increase can be suppressed.
  • the wiring is arranged on both the first main surface 10a and the second main surface 10b. Similar effects can be obtained when they are arranged.
  • printed wiring board 200 A printed wiring board (hereinafter referred to as “printed wiring board 200”) according to the second embodiment will be described below.
  • points different from printed wiring board 100 will be mainly described, and redundant description will not be repeated.
  • FIG. 10 is a plan view of the printed wiring board 200.
  • FIG. 11 is a bottom view of printed wiring board 200.
  • FIG. 12 is a cross-sectional view taken along line XII-XII in FIG. 10.
  • FIG. 10 As shown in FIGS. 10, 11 and 12, printed wiring board 200 has base film 10 and plating leads 50 .
  • the first wiring 70, the second wiring 80 and the third wiring 40 are replaced with the first wiring 20, the second wiring 30 and the third wiring 40. It has wiring 90 .
  • the printed wiring board 200 further has bypass leads 51 .
  • the first wiring 70 , the second wiring 80 , the third wiring 90 and the bypass lead 51 have the seed layer 24 , the first electroplating layer 25 and the second electroplating layer 26 .
  • the first wiring 70 is arranged on the first main surface 10a.
  • the first wiring 70 has a first end 70a and a second end 70b.
  • the second end 70b is the end opposite the first end 70a.
  • the first wiring 70 has a land 71 .
  • Land 71 is at first end 70a.
  • the first wiring 70 has a first coil 72 .
  • the first coil 72 is configured by spirally winding the first wiring 70 on the first main surface 10a.
  • the second end 70b is inside the first coil 72 in plan view.
  • the second wiring 80 is arranged on the first main surface 10a.
  • the second wiring 80 has a third end 80a and a fourth end 80b.
  • the fourth end 80b is the end opposite the third end 80a.
  • the second wiring 80 has lands 81 .
  • a land 81 is at the third end 80a.
  • the second wiring 80 (the third end 80a and the fourth end 80b) is inside the first coil 72 in plan view.
  • the third wiring 90 is arranged on the second main surface 10b.
  • the third wiring 90 has a fifth end 90a and a sixth end 90b.
  • the sixth end 90b is the end opposite to the fifth end 90a.
  • the third wiring 90 has lands 91 and lands 92 .
  • a land 91 is at the fifth end 90a.
  • a land 92 is at the sixth end 90b.
  • the third wiring 90 has a second coil 93 .
  • the second coil 93 is configured by spirally winding the third wiring 90 on the second main surface 10b.
  • the second coil 93 overlaps the first coil 72 in the thickness direction of the base film 10 .
  • the sixth end 90b is inside the second coil 93 in plan view.
  • a through hole 10e and a through hole 10f are formed in the base film 10.
  • the through holes 10e and 10f pass through the base film 10 along the thickness direction.
  • the through hole 10e is positioned so as to overlap the land 71 and the land 91 in plan view.
  • the through hole 10f is positioned so as to overlap the land 81 and the land 92 in plan view.
  • the lands 71 and 91 are electrically connected by a conductor (not shown) formed on the inner wall surface of the through hole 10e.
  • the lands 81 and 92 are electrically connected by a conductor (not shown) formed on the inner wall surface of the through hole 10f.
  • the first wiring 70 , the second wiring 80 and the third wiring 90 are integrated as wiring arranged on the main surface of the base film 10 .
  • the plating lead 50 is connected to the first wiring 70 . More specifically, the plating lead 50 is connected to, for example, the first end 70a.
  • the bypass lead 51 is arranged on the first main surface 10a.
  • the bypass lead 51 has a first portion 51a and a second portion 51b.
  • the first portion 51a is electrically connected to the second end 70b, and the second portion 51b is electrically connected to the fourth end 80b.
  • the first portion 51a and the second portion 51b are separated from each other. That is, the second end 70b side of the first wiring 70 and the fourth end 80b side of the second wiring 80 are not electrically connected.
  • the second end 70b and the fourth end 80b are electrically connected to terminals arranged on a main surface of a printed wiring board different from the printed wiring board 200.
  • the method for manufacturing the printed wiring board 200 has a preparation step S1 and a wiring formation step S2.
  • first wiring 70, second wiring 80, third wiring 90, plating lead 50, and bypass lead 51 are formed.
  • FIG. 13 is a plan view of the base film 10 after the seed layer removing step S25 in the manufacturing method of the printed wiring board 200.
  • FIG. 13 As shown in FIG. 13, in the method for manufacturing printed wiring board 200, seed layer 24 and first electroplating layer 25 of bypass lead 51 are not separated after seed layer removing step S25. Therefore, in the method for manufacturing printed wiring board 200, bypass lead 51 that is not divided into first portion 51a and second portion 51b is formed by performing second electroplating step S26. The bypass lead 51 formed without being divided is divided into the first portion 51a and the second portion 51b after the second electroplating step S26 is performed.
  • the bypass leads 51 are not cut after the seed layer removing step S25. Therefore, in the method for manufacturing printed wiring board 200, after seed layer removing step S25, first wiring 70, second wiring 80, and third wiring 90 are connected in parallel. As a result, the electrical resistance value between the first end 70a and the second end 70b is reduced when performing the second electrolytic plating forming step.
  • the thickness of the second electrolytic plated layer 26 is (Cross-sectional area of the wiring) can be ensured, and an increase in the electrical resistance value of the wiring arranged on the main surface of the base film 10 can be suppressed.
  • 10 base film 10a first main surface, 10b second main surface, 10c, 10d, 10e, 10f through hole, 20 first wiring, 20a first end, 20b second end, 21 terminal, 22 land, 23 first coil, 24 seed layer, 25 first electroplating layer, 26 second electroplating layer, 30 second wiring, 30a third end, 30b fourth end, 31 terminal, 32 land, 33 second coil, 40 third wiring , 40a fifth end, 40b sixth end, 41 land, 42 land, 43 third coil, 44 fourth coil, 50 plated lead, 50a first plated lead, 50b second plated lead, 50c third plated lead, 51 Bypass lead, 51a first part, 51b second part, 60 resist, 70 first wiring, 70a first end, 70b second end, 71 land, 72 second coil, 80 second wiring, 80a third end, 80b 4th end, 81 land, 90 third wiring, 90a fifth end, 90b sixth end, 91, 92 land, 93 second coil, 100, 200 printed wiring board, P1 first position, P2 second position, P3

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Manufacturing Of Printed Wiring (AREA)

Abstract

プリント配線板は、主面を有するベースフィルムと、主面上に配置されている配線と、主面上に配置されており、かつ配線に接続されている少なくとも1つのめっきリードとを備える。

Description

プリント配線板
 本開示は、プリント配線板に関する。本出願は、2021年6月28日に出願した日本特許出願である特願2021-106970号に基づく優先権を主張する。当該日本特許出願に記載された全ての記載内容は、参照によって本明細書に援用される。
 例えば、特開2016-9854号公報(特許文献1)には、プリント配線板が記載されている。特許文献1に記載のプリント配線板は、ベースフィルムと、ベースフィルムの主面上に配置されている配線とを有している。配線は、ベースフィルムの主面上に配置されているシード層と、シード層上に配置されている芯体と、芯体を覆っているシュリンク層とを有している。
特開2016-9854号公報
 本開示のプリント配線板は、主面を有するベースフィルムと、主面上に配置されている配線と、主面上に配置されており、かつ配線に接続されている少なくとも1つのめっきリードとを備える。
図1は、プリント配線板100の平面図である。 図2は、プリント配線板100の底面図である。 図3は、図1中のIII-IIIにおける断面図である。 図4は、プリント配線板100の製造方法を示す工程図である。 図5は、シード層形成工程S21後におけるベースフィルム10の断面図である。 図6は、レジスト形成工程S22後におけるベースフィルム10の断面図である。 図7は、第1電解めっき工程S23後におけるベースフィルム10の断面図である。 図8は、レジスト除去工程S24後におけるベースフィルム10の断面図である。 図9は、シード層除去工程S25後におけるベースフィルム10の断面図である。 図10は、プリント配線板200の平面図である。 図11は、プリント配線板200の底面図である。 図12は、図10中のXII-XIIにおける断面図である。 図13は、プリント配線板200の製造方法のシード層除去工程S25後におけるベースフィルム10の平面図である。
 [本開示が解決しようとする課題]
 特許文献1に記載のプリント配線板の配線の形成では、第1に、シード層がベースフィルムの主面上に形成される。第2に、シード層上に開口を有するレジストが形成される。第3に、シード層に通電することにより、レジストの開口から露出しているシード層上に電解めっき(第1電解めっき)が行われる。これにより、芯体が形成される。第3に、レジスト及び芯体の間にあるシード層を除去した上で芯体に通電が行われることにより、芯体を覆うように電解めっき(第2電解めっき)が行われる。これにより、シュリンク層が形成される。
 しかしながら、特許文献1では、第2電解めっきを行う際にどのように芯体に給電するかについて、明らかではない。
 本開示は、ベースフィルムの主面上の配線を形成する際に良好な給電が可能なプリント配線板を提供するものである。
 [本開示の効果]
 本開示のプリント配線板によると、ベースフィルムの主面上の配線を形成する際に良好な給電が可能である。
 [本開示の実施形態の説明]
 まず、本開示の実施形態を列記して説明する。
 (1)実施形態に係るプリント配線板は、主面を有するベースフィルムと、主面上に配置されている配線と、主面上に配置されており、かつ配線に接続されている少なくとも1つのめっきリードとを備える。
 上記(1)のプリント配線板によると、ベースフィルムの主面上の配線を形成する際に良好な給電が可能である。
 (2)上記(1)のプリント配線板では、少なくとも1つのめっきリードに、第1位置において配線に接続されている第1めっきリードと、第2位置において配線に接続されている第2めっきリードとが含まれていてもよい。第1位置と第2位置との間にある配線の電気抵抗値は、2Ω以下であってもよい。
 上記(2)のプリント配線板によると、ベースフィルムの主面上に配線を形成する際により良好な給電が可能である。
 (3)上記(2)のプリント配線板では、主面が、第1主面及び第1主面の反対面である第2主面であってもよい。配線は、第1主面上に配置されている第1配線及び第2配線と、第2主面上に配置されている第3配線とを有していてもよい。少なくとも1つのめっきリードには、第3位置において配線に接続されている第3めっきリードがさらに含まれていてもよい。第1配線は、第1端と第1端の反対側の端である第2端とを含んでいてもよい。第2配線は、第3端と、第3端の反対側の端である第4端とを含んでいてもよい。第3配線は、第5端と、第5端の反対側の端である第6端とを含んでいてもよい。第1端及び第3端は、それぞれ、第1位置及び第3位置になっていてもよい。第2位置は、第5端と第6端との間にある第3配線の部分であってもよい。第2端は、第5端に電気的に接続されていてもよい。第4端は、第6端に電気的に接続されていてもよい。第2位置と第3位置との間にある配線の電気抵抗値は、2Ω以下になっていてもよい。
 上記(3)のプリント配線板によると、ベースフィルムの主面上に配線を形成する際により良好な給電が可能である。
 (4)上記(3)のプリント配線板では、第1配線が、渦巻き状に第1配線が巻回されることにより構成されている第1コイルを含んでいてもよい。第2配線は、渦巻き状に第2配線が巻回されることにより構成されている第2コイルを含んでいてもよい。第3配線は、第3配線が渦巻き状に巻回されることにより構成されている第3コイル及び第4コイルを含んでいてもよい。第1コイル及び第2コイルは、それぞれ、ベースフィルムの厚さ方向において第3コイル及び第4コイルと重なっていてもよい。第2位置は、第3コイルと第4コイルとの間にあってもよい。
 (5)上記(1)のプリント配線板は、バイパスリードをさらに備えていてもよい。バイパスリードは、配線の一方端に電気的に接続されている第1部分と、配線の他方端に電気的に接続されている第2部分とを有していてもよい。第1部分及び第2部分は、互いに分離されていてもよい。
 上記(5)のプリント配線板によると、バイパスリードによりベースフィルムの主面上の配線に含まれる複数の部分が並列接続され、当該配線の電気抵抗値が減少するため、当該配線を形成する際により良好な給電が可能である。
 (6)上記(5)のプリント配線板では、主面が、第1主面及び第1主面の反対面である第2主面であってもよい。配線は、第1主面上に配置されている第1配線及び第2配線と、第2主面上に配置されている第3配線とを有していてもよい。第1配線は、第1端と第1端の反対側の端である第2端とを含んでいてもよい。第2配線は、第3端と、第3端の反対側の端である第4端とを含んでいてもよい。第3配線は、第5端と、第5端の反対側の端である第6端とを含んでいてもよい。第1端は、第5端に電気的に接続されていてもよい。第2端は、第1部分に電気的に接続されていてもよい。第3端は、第6端に電気的に接続されていてもよい。第4端は、第2部分に電気的に接続されていてもよい。
 (7)上記(6)のプリント配線板では、第1配線は、第1配線が渦巻き状に巻回されることにより構成されている第1コイルを含んでいてもよい。第3配線は、第3配線が渦巻き状に巻回されることにより構成されている第2コイルを含んでいてもよい。第1コイルは、ベースフィルムの厚さ方向において、第2コイルと重なっていてもよい。第2端、第3端及び第4端は、平面視において第1コイルの内側にあってもよい。第6端は、平面視において第2コイルの内側にあってもよい。
 (8)上記(1)から(7)のプリント配線板では、配線及び少なくとも1つのめっきリードが、主面上に配置されているシード層と、シード層上に配置されている第1電解めっき層と、シード層及び第1電解めっき層を覆っている第2電解めっき層とを有していてもよい。
 [本開示の実施形態の詳細]
 次に、本開示の実施形態の詳細を、図面を参照しながら説明する。以下の図面では、同一又は相当する部分に同一の参照符号を付し、重複する説明は繰り返さないものとする。
 (第1実施形態)
 第1実施形態に係るプリント配線板(以下においては、「プリント配線板100」とする)を説明する。
 <プリント配線板100の構成>
 以下に、プリント配線板100の構成を説明する。
 図1は、プリント配線板100の平面図である。図2は、プリント配線板100の底面図である。図3は、図1中のIII-IIIにおける断面図である。図1、図2及び図3に示されるように、プリント配線板100は、ベースフィルム10と、第1配線20と、第2配線30と、第3配線40と、少なくとも1つのめっきリード50とを有している。
 ベースフィルム10は、可撓性のある絶縁性の材料により形成されている。すなわち、プリント配線板100は、フレキシブルプリント配線板である。ベースフィルム10を構成している材料の具体例としては、ポリイミド、ポリエチレンテレフタレート及びフッ素樹脂が挙げられる。
 ベースフィルム10の主面は、第1主面10a及び第2主面10bである。第2主面10bは、第1主面10aの反対面である。第1主面10aから第2主面10bに向かう方向を、ベースフィルム10の厚さ方向ということがある。
 第1配線20、第2配線30及び第3配線40は、ベースフィルム10の主面上に配置されている配線である。より具体的には、第1配線20及び第2配線30は、第1主面10a上に配置されている。第3配線40は、第2主面10b上に配置されている。
 第1配線20は、第1端20aと、第2端20bとを有している。第2端20bは、第1端20aの反対側の端である。第1配線20は、端子21と、ランド22とを有している。端子21は、第1端20aにある。ランド22は、第2端20bにある。第1配線20は、第1コイル23を有している。第1コイル23は、第1配線20が第1主面10a上において渦巻き状に巻回されることにより構成されている。第2端20bは、平面視において(第1主面10aに直交する方向から見て)第1コイル23の内側にある。
 第2配線30は、第3端30aと、第4端30bとを有している。第4端30bは、第3端30aの反対側の端である。第2配線30は、端子31と、ランド32とを有している。端子31は、第3端30aにある。ランド32は、第4端30bにある。第2配線30は、第2コイル33を有している。第2コイル33は、第2配線30が第1主面10a上において渦巻き状に巻回されることにより構成されている。第4端30bは、平面視において(第1主面10aに直交する方向から見て)第2コイル33の内側にある。
 第3配線40は、第5端40aと、第6端40bとを有している。第6端40bは、第5端40aの反対側の端である。第3配線40は、ランド41と、ランド42とを有している。ランド41は、第5端40aにある。ランド42は、第6端40bにある。
 ベースフィルム10には、貫通穴10c及び貫通穴10dが形成されている。貫通穴10c及び貫通穴10dは、厚さ方向に沿ってベースフィルム10を貫通している。貫通穴10cは、ランド22及びランド41に重なる位置にある。貫通穴10dは、ランド32及びランド42に重なる位置にある。
 ランド22及びランド41は、貫通穴10cの内壁面上に形成されている導電体(図示せず)により電気的に接続されている。ランド32及びランド42は、貫通穴10dの内壁面上に形成されている導電体(図示せず)により、電気的に接続されている。これにより、第1配線20、第2配線30及び第3配線40は、ベースフィルム10の主面上に配置されている配線として一体化されている。
 第3配線40は、第3コイル43と、第4コイル44とを有している。第3コイル43は、第3配線40が第2主面10b上において渦巻き状に巻回されることにより構成されている。第4コイル44は、第3配線40が第2主面10b上において渦巻き状に巻回されることにより構成されている。第3コイル43及び第4コイル44は、それぞれベースフィルム10の厚さ方向において、第1コイル23及び第2コイル33と重なっている。
 めっきリード50は、ベースフィルム10の主面上に配置されている配線に接続されている。プリント配線板100では、めっきリード50の数は、3つである。これら3つのめっきリード50を、第1めっきリード50a、第2めっきリード50b及び第3めっきリード50cとする。
 第1めっきリード50aは、第1位置P1においてベースフィルム10の主面上に配置されている配線に接続されている。より具体的には、第1めっきリード50aは、第1端20a(端子21)に接続されている。つまり、第1位置P1は、第1端20aである。
 第2めっきリード50bは、第2位置P2においてベースフィルム10の主面上に配置されている配線に接続されている。より具体的には、第2めっきリード50bは、第5端40aと第6端40bにある第3配線40の部分に接続されている。すなわち、第2位置P2は、第5端40aと第6端40bにある第3配線40の部分である。
 第3めっきリード50cは、第3位置P3においてベースフィルム10の主面上に配置されている配線に接続されている。より具体的には、第3めっきリード50cは、第3端30a(端子31)に接続されている。つまり、第3位置P3は、第3端30aである。
 なお、第1めっきリード50a、第2めっきリード50b及び第3めっきリード50cは、ベースフィルム10の端に達するように延在している。
 第1位置P1及び第2位置P2は、第1位置P1と第2位置P2との間にある配線(第1配線20及び第3配線40)の電気抵抗値が2Ω以下になるように決定される。第2位置P2及び第3位置P3は、第2位置P2と第3位置P3との間にある配線(第2配線30及び第3配線40)の電気抵抗値が2Ω以下になるように決定される。なお、第1端20aと第3端30aとの間にある配線の電気抵抗値は、例えば2Ω以上である。なお、配線の電気抵抗値は、測定箇所にテスターのプローブを接触させることにより測定される。
 第1配線20は、シード層24と、第1電解めっき層25と、第2電解めっき層26とを有している。
 シード層24は、ベースフィルム10の主面(第1主面10a)上に配置されている。シード層24は、例えば、第1層と第2層とを有している。シード層24の第1層は、ベースフィルム10の主面(第1主面10a)上に配置されている。シード層24の第2層は、シード層24の第1層上に配置されている。シード層24の第1層は、例えば、ニッケル-クロム合金のスパッタ層(スパッタリングにより形成されている層)である。シード層24の第2層は、銅の無電解めっき層(無電解めっきにより形成されている層)である。
 第1電解めっき層25は、電解めっきにより形成されている層である。第1電解めっき層25は、銅により形成されている。第1電解めっき層25は、シード層24上に配置されている。第2電解めっき層26は、電解めっきにより形成されている層である。第2電解めっき層26は、銅により形成されている。第2電解めっき層26は、シード層24及び第1電解めっき層25を覆っている。より具体的には、第2電解めっき層26は、シード層24及び第1電解めっき層25の側面上及び第1電解めっき層25の上面上に配置されている。
 第3配線40は、第1配線20と同様の構造(シード層24、第1電解めっき層25及び第2電解めっき層26)を有している。図示されていないが、第2配線30及びめっきリード50も、第1配線20と同様の構造を有している。
 <プリント配線板100の製造方法>
 以下に、プリント配線板100の製造方法を説明する。
 図4は、プリント配線板100の製造方法を示す工程図である。図4に示されているように、プリント配線板100の製造方法は、準備工程S1と、配線形成工程S2とを有している。配線形成工程S2は、準備工程S1の後に行われる。
 準備工程S1では、ベースフィルム10が準備される。準備工程S1で準備されるベースフィルム10の主面上には、配線(第1配線20、第2配線30及び第3配線40)及びめっきリード50が形成されていない。
 配線形成工程S2では、第1配線20、第2配線30、第3配線40及びめっきリード50が形成される。配線形成工程S2は、セミアディティブ法を用いて行われる。
 より具体的には、配線形成工程S2は、シード層形成工程S21と、レジスト形成工程S22と、第1電解めっき工程S23と、レジスト除去工程S24と、シード層除去工程S25と、第2電解めっき工程S26とを有している。
 レジスト形成工程S22はシード層形成工程S21の後に行われ、第1電解めっき工程S23はレジスト形成工程S22の後に行われる。レジスト除去工程S24は第1電解めっき工程S23の後に行われ、シード層除去工程S25はレジスト除去工程S24の後に行われる。第2電解めっき工程S26は、シード層除去工程S25の後に行われる。
 図5は、シード層形成工程S21後におけるベースフィルム10の断面図である。図5に示されるように、シード層形成工程S21では、ベースフィルム10の主面(第1主面10a及び第2主面10b)上にシード層24が形成される。シード層24は、スパッタリング及び無電解めっきにより形成される。
 図6は、レジスト形成工程S22後におけるベースフィルム10の断面図である。図6に示されるように、レジスト形成工程S22では、シード層24上にレジスト60が形成される。レジスト60は、感光性の有機材料をシード層24上に塗布するとともに、塗布された感光性の有機材料を露光及び現像してパターンニングことにより形成される。レジスト60は、開口を有している。
 図7は、第1電解めっき工程S23後におけるベースフィルム10の断面図である。図7に示されるように、第1電解めっき工程S23では、レジスト60の開口から露出しているシード層24上に第1電解めっき層25が形成される。第1電解めっき層25は、シード層24に通電してレジスト60の開口から露出しているシード層24上に電解めっきを行うことにより形成される。
 図8は、レジスト除去工程S24後におけるベースフィルム10の断面図である。図8に示されるように、レジスト除去工程S24では、シード層24上からレジスト60を剥離することにより、レジスト60が除去される。図9は、シード層除去工程S25後におけるベースフィルム10の断面図である。図9に示されるように、第1電解めっき層25の間から露出しているシード層24が、エッチングにより除去される。エッチングは、例えば、ウエットエッチングである。
 第2電解めっき工程S26では、第2電解めっき層26が形成される。第2電解めっき層26は、シード層24及び第1電解めっき層25に通電して電解めっきを行うことにより形成される。上記の通電は、めっきリード50(第1めっきリード50a、第2めっきリード50b及び第3めっきリード50c)のシード層24及び第1電解めっき層25を介して行われる。
 めっきリード50のシード層24及び第1電解めっき層25は、個片化される前のベースフィルム10の端部にある給電端子まで延在している。第2電解めっき工程S26が行われた後には、ベースフィルム10は、切断されて個片化される。そのため、めっきリード50は、個片化後のベースフィルム10の端に達するように延在している。
 <プリント配線板100の効果>
 以下に、プリント配線板100の効果を説明する。
 給電端子から離れるにしたがって、第2電解めっき工程S26においてシード層24及び第1電解めっき層25に加わる電圧は低くなる。そのため、給電端子から離れた位置では、第2電解めっき層26が形成されにくくなる。すなわち、給電端子から離れた位置では、ベースフィルム10の主面上に配置されている配線(第1配線20、第2配線30及び第3配線40)の断面積が小さくなり、電気抵抗値が上昇してしまうことがある。
 しかしながら、プリント配線板100では、めっきリード50(第1めっきリード50a、第2めっきリード50b及び第3めっきリード50c)のシード層24及び第1電解めっき層25を介して、ベースフィルム10の主面上に配置されている配線(第1配線20、第2配線30及び第3配線40)のシード層24及び第1電解めっき層25に給電が行われる。
 そのため、給電位置から離れた位置においても、シード層24及び第1電解めっき層25に十分な電圧を供給することができる。その結果、プリント配線板100によると、第2電解めっき層26の厚さ(配線の断面積)を確保すること、ひいては、ベースフィルム10の主面上に配置されている配線の電気抵抗値の増大を抑制することができる。
 なお、上記においては、第1主面10a上及び第2主面10b上の双方に配線が配置される例を説明したが、第1主面10a及び第2主面10bの一方のみに配線が配置される場合も、同様の効果を奏する。
 (第2実施形態)
 以下に、第2実施形態に係るプリント配線板(以下においては、「プリント配線板200」とする)を説明する。ここでは、プリント配線板100と異なる点を主に説明し、重複する説明は繰り返さないものとする。
 <プリント配線板200の構成>
 以下に、プリント配線板200の構成を説明する。
 図10は、プリント配線板200の平面図である。図11は、プリント配線板200の底面図である。図12は、図10中のXII-XIIにおける断面図である。図10、図11及び図12に示されるように、プリント配線板200は、ベースフィルム10と、めっきリード50とを有している。
 プリント配線板200は、ベースフィルム10の主面上に配置されている配線として、第1配線20、第2配線30及び第3配線40に代えて第1配線70、第2配線80及び第3配線90を有している。プリント配線板200は、バイパスリード51をさらに有している。第1配線70、第2配線80、第3配線90及びバイパスリード51は、シード層24、第1電解めっき層25及び第2電解めっき層26を有している。
 第1配線70は、第1主面10a上に配置されている。第1配線70は、第1端70aと、第2端70bとを有している。第2端70bは、第1端70aの反対側の端である。第1配線70は、ランド71を有している。ランド71は、第1端70aにある。第1配線70は、第1コイル72を有している。第1コイル72は、第1配線70を第1主面10a上において渦巻き状に巻回することにより構成されている。第2端70bは、平面視において、第1コイル72の内側にある。
 第2配線80は、第1主面10a上に配置されている。第2配線80は、第3端80aと、第4端80bとを有している。第4端80bは、第3端80aの反対側の端である。第2配線80は、ランド81を有している。ランド81は、第3端80aにある。第2配線80(第3端80a及び第4端80b)は、平面視において、第1コイル72の内側にある。
 第3配線90は、第2主面10b上に配置されている。第3配線90は、第5端90aと、第6端90bとを有している。第6端90bは、第5端90aの反対側の端である。第3配線90は、ランド91と、ランド92とを有している。ランド91は、第5端90aにある。ランド92は、第6端90bにある。第3配線90は、第2コイル93を有している。第2コイル93は、第3配線90を第2主面10b上において渦巻き状に巻回することにより構成されている。第2コイル93は、ベースフィルム10の厚さ方向において、第1コイル72と重なっている。第6端90bは、平面視において、第2コイル93の内側にある。
 ベースフィルム10には、貫通穴10e及び貫通穴10fが形成されている。貫通穴10e及び貫通穴10fは、厚さ方向に沿ってベースフィルム10を貫通している。貫通穴10eは、平面視においてランド71及びランド91に重なる位置にある。貫通穴10fは、平面視においてランド81及びランド92に重なる位置にある。
 ランド71及びランド91は、貫通穴10eの内壁面に形成されている導電体(図示せず)により電気的に接続されている。ランド81及びランド92は、貫通穴10fの内壁面に形成されている導電体(図示せず)より電気的に接続されている。これにより、第1配線70、第2配線80及び第3配線90が、ベースフィルム10の主面に配置されている配線として一体化されている。
 めっきリード50は、第1配線70に接続されている。より具体的には、めっきリード50は、例えば、第1端70aに接続されている。
 バイパスリード51は、第1主面10a上に配置されている。バイパスリード51は、第1部分51aと、第2部分51bとを有している。第1部分51aは第2端70bに電気的に接続されており、第2部分51bは第4端80bに電気的に接続されている。第1部分51a及び第2部分51bは、互いに分離されている。すなわち、第1配線70の第2端70b側と第2配線80の第4端80b側とは、電気的に接続されていない。
 なお、図示されていないが、第2端70b及び第4端80bは、プリント配線板200とは別のプリント配線板の主面上に配置されている端子に電気的に接続される。
 <プリント配線板200の製造方法>
 以下に、プリント配線板200の製造方法を説明する。
 プリント配線板200の製造方法は、準備工程S1と、配線形成工程S2とを有している。プリント配線板200の製造方法における配線形成工程S2では、第1配線70、第2配線80、第3配線90、めっきリード50及びバイパスリード51が形成される。
 図13は、プリント配線板200の製造方法のシード層除去工程S25後におけるベースフィルム10の平面図である。図13に示されるように、プリント配線板200の製造方法では、シード層除去工程S25の後において、バイパスリード51のシード層24及び第1電解めっき層25が分断されていない。そのため、プリント配線板200の製造方法では、第2電解めっき工程S26が行われることにより、第1部分51aと第2部分51bとに分断されていないバイパスリード51が形成される。分断させずに形成されたバイパスリード51は、第2電解めっき工程S26が行われた後に、第1部分51aと第2部分51bとに分断される。
 <プリント配線板200の効果>
 以下に、プリント配線板200の効果を説明する。
 上記のとおり、プリント配線板200の製造方法では、シード層除去工程S25の後において、バイパスリード51が分断されていない。そのため、プリント配線板200の製造方法では、シード層除去工程S25の後において、第1配線70と第2配線80及び第3配線90とが、並列接続されていることになる。その結果、第2電解めっき形成工程を行う際の第1端70aと第2端70bとの間の電気抵抗値が低減される。
 このように、給電位置から離れた位置においてもシード層24及び第1電解めっき層25に十分な電圧を供給することができるため、プリント配線板200によると、第2電解めっき層26の厚さ(配線の断面積)を確保すること、ひいては、ベースフィルム10の主面上に配置されている配線の電気抵抗値の増大を抑制することができる。
 今回開示された実施形態は全ての点で例示であって、制限的なものではないと考えられるべきである。本発明の範囲は、上記の実施形態ではなく請求の範囲によって示され、請求の範囲と均等の意味及び範囲内での全ての変更が含まれることが意図される。
 10 ベースフィルム、10a 第1主面、10b 第2主面、10c,10d,10e,10f 貫通穴、20 第1配線、20a 第1端、20b 第2端、21 端子、22 ランド、23 第1コイル、24 シード層、25 第1電解めっき層、26 第2電解めっき層、30 第2配線、30a 第3端、30b 第4端、31 端子、32 ランド、33 第2コイル、40 第3配線、40a 第5端、40b 第6端、41 ランド、42 ランド、43 第3コイル、44 第4コイル、50 めっきリード、50a 第1めっきリード、50b 第2めっきリード、50c 第3めっきリード、51 バイパスリード、51a 第1部分、51b 第2部分、60 レジスト、70 第1配線、70a 第1端、70b 第2端、71 ランド、72 第2コイル、80 第2配線、80a 第3端、80b 第4端、81 ランド、90 第3配線、90a 第5端、90b 第6端、91,92 ランド、93 第2コイル、100,200 プリント配線板、P1 第1位置、P2 第2位置、P3 第3位置、S1 準備工程、S2 配線形成工程、S21 シード層形成工程、S22 レジスト形成工程、S23 第1電解めっき工程、S24 レジスト除去工程、S25 シード層除去工程、S26 第2電解めっき工程。

Claims (8)

  1.  主面を有するベースフィルムと、
     前記主面上に配置されている配線と、
     前記主面上に配置されており、かつ前記配線に接続されている少なくとも1つのめっきリードとを備える、プリント配線板。
  2.  前記少なくとも1つのめっきリードには、第1位置において前記配線に接続されている第1めっきリードと、第2位置において前記配線に接続されている第2めっきリードとが含まれており、
     前記第1位置と前記第2位置との間にある前記配線の電気抵抗値は、2Ω以下である、請求項1に記載のプリント配線板。
  3.  前記主面は、第1主面及び前記第1主面の反対面である第2主面であり、
     前記配線は、前記第1主面上に配置されている第1配線及び第2配線と、前記第2主面上に配置されている第3配線とを有し、
     前記少なくとも1つのめっきリードには、第3位置において前記配線に接続されている第3めっきリードがさらに含まれており、
     前記第1配線は、第1端と、前記第1端の反対側の端である第2端とを含み、
     前記第2配線は、第3端と、前記第3端の反対側の端である第4端とを含み、
     前記第3配線は、第5端と、前記第5端の反対側の端である第6端とを含み、
     前記第1端及び前記第3端は、それぞれ前記第1位置及び前記第3位置になっており、
     前記第2位置は、前記第5端と前記第6端との間にある前記第3配線の部分であり、
     前記第2端は、前記第5端に電気的に接続されており、
     前記第4端は、前記第6端に電気的に接続されており、
     前記第2位置と前記第3位置との間にある前記配線の電気抵抗値は、2Ω以下になっている、請求項2に記載のプリント配線板。
  4.  前記第1配線は、前記第1配線が渦巻き状に巻回されることにより構成されている第1コイルを含み、
     前記第2配線は、前記第2配線が渦巻き状に巻回されることにより構成されている第2コイルを含み、
     前記第3配線は、前記第3配線が渦巻き状に巻回されることにより構成されている第3コイル及び第4コイルを含み、
     前記第1コイル及び前記第2コイルは、それぞれ前記ベースフィルムの厚さ方向において前記第3コイル及び前記第4コイルと重なっており、
     前記第2位置は、前記第3コイルと前記第4コイルとの間にある、請求項3に記載のプリント配線板。
  5.  バイパスリードをさらに備え、
     前記バイパスリードは、前記配線の一方端に電気的に接続されている第1部分と、前記配線の他方端に電気的に接続されている第2部分とを有し、
     前記第1部分及び前記第2部分は、互いに分離されている、請求項1に記載のプリント配線板。
  6.  前記主面は、第1主面及び前記第1主面の反対面である第2主面であり、
     前記配線は、前記第1主面上に配置されている第1配線及び第2配線と、前記第2主面上に配置されている第3配線とを有し、
     前記第1配線は、第1端と、前記第1端の反対側の端である第2端とを含み、
     前記第2配線は、第3端と、前記第3端の反対側の端である第4端とを含み、
     前記第3配線は、第5端と、前記第5端の反対側の端である第6端とを含み、
     前記第1端は、前記第5端に電気的に接続されており、
     前記第2端は、前記第1部分に電気的に接続されており、
     前記第3端は、前記第6端に電気的に接続されており、
     前記第4端は、前記第2部分に電気的に接続されている、請求項5に記載のプリント配線板。
  7.  前記第1配線は、前記第1配線が渦巻き状に巻回されることにより構成されている第1コイルを含み、
     前記第3配線は、前記第3配線が渦巻き状に巻回されることにより構成されている第2コイルを含み、
     前記第1コイルは、前記ベースフィルムの厚さ方向において、前記第2コイルと重なっており、
     前記第2端、前記第3端及び前記第4端は、平面視において前記第1コイルの内側にあり、
     前記第6端は、平面視において前記第2コイルの内側にある、請求項6に記載のプリント配線板。
  8.  前記配線及び前記少なくとも1つのめっきリードは、前記主面上に配置されているシード層と、前記シード層上に配置されている第1電解めっき層と、前記シード層及び前記第1電解めっき層を覆っている第2電解めっき層とを有する、請求項1から請求項7のいずれか1項に記載のプリント配線板。
PCT/JP2022/024889 2021-06-28 2022-06-22 プリント配線板 WO2023276817A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202280007608.XA CN116548070A (zh) 2021-06-28 2022-06-22 印刷布线板
US18/038,008 US20230422396A1 (en) 2021-06-28 2022-06-22 Printed wiring board
JP2023531862A JPWO2023276817A1 (ja) 2021-06-28 2022-06-22

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2021-106970 2021-06-28
JP2021106970 2021-06-28

Publications (1)

Publication Number Publication Date
WO2023276817A1 true WO2023276817A1 (ja) 2023-01-05

Family

ID=84691795

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2022/024889 WO2023276817A1 (ja) 2021-06-28 2022-06-22 プリント配線板

Country Status (4)

Country Link
US (1) US20230422396A1 (ja)
JP (1) JPWO2023276817A1 (ja)
CN (1) CN116548070A (ja)
WO (1) WO2023276817A1 (ja)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017199747A1 (ja) * 2016-05-19 2017-11-23 株式会社村田製作所 多層基板及び多層基板の製造方法
JP2018098415A (ja) * 2016-12-15 2018-06-21 Tdk株式会社 配線部品
WO2018211733A1 (ja) * 2017-05-16 2018-11-22 住友電工プリントサーキット株式会社 プリント配線板及びその製造方法
JP2021057391A (ja) * 2019-09-27 2021-04-08 住友電工プリントサーキット株式会社 平面コイル基板

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017199747A1 (ja) * 2016-05-19 2017-11-23 株式会社村田製作所 多層基板及び多層基板の製造方法
JP2018098415A (ja) * 2016-12-15 2018-06-21 Tdk株式会社 配線部品
WO2018211733A1 (ja) * 2017-05-16 2018-11-22 住友電工プリントサーキット株式会社 プリント配線板及びその製造方法
JP2021057391A (ja) * 2019-09-27 2021-04-08 住友電工プリントサーキット株式会社 平面コイル基板

Also Published As

Publication number Publication date
JPWO2023276817A1 (ja) 2023-01-05
US20230422396A1 (en) 2023-12-28
CN116548070A (zh) 2023-08-04

Similar Documents

Publication Publication Date Title
US7516545B2 (en) Method of manufacturing printed circuit board having landless via hole
JP4607612B2 (ja) 配線回路基板およびその製造方法
US8327535B2 (en) Wired circuit board and producing method thereof
US20080087455A1 (en) Wired circuit board
JP2018125414A (ja) インダクタ装置及びその製造方法
KR100674458B1 (ko) 프린트 기판 제조 방법 및 프린트 기판
JP2015158963A (ja) 配線回路基板およびその製造方法
US20120211263A1 (en) Wired circuit board and producing method thereof
TWI492691B (zh) 多層電路板及其製作方法
WO2023276817A1 (ja) プリント配線板
KR100856012B1 (ko) 배선 기판의 제조 방법
KR20040023773A (ko) 도체 배선 패턴의 형성 방법
JP2019160929A (ja) 配線基板およびその製造方法
WO2023276818A1 (ja) プリント配線板
WO2023132278A1 (ja) コイル装置及びプリント配線板
KR100560825B1 (ko) 배선 기판 및 그 제조 방법, 반도체 장치 및 전자기기
JP7175691B2 (ja) 配線回路基板
JP2006253574A (ja) 配線基板の製造方法
WO2023132262A1 (ja) コイル装置及びプリント配線板
JP4351124B2 (ja) 配線回路基板
JP2023037996A (ja) プリント配線板とプリント配線板の製造方法
WO2023032671A1 (ja) プリント配線板
JP2023006212A (ja) プリント配線板の製造方法
JP4755454B2 (ja) プリント基板の製造方法
JP2023005147A (ja) プリント配線板の製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 22832965

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2023531862

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 18038008

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 202280007608.X

Country of ref document: CN

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 22832965

Country of ref document: EP

Kind code of ref document: A1