WO2023189857A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2023189857A1
WO2023189857A1 PCT/JP2023/011003 JP2023011003W WO2023189857A1 WO 2023189857 A1 WO2023189857 A1 WO 2023189857A1 JP 2023011003 W JP2023011003 W JP 2023011003W WO 2023189857 A1 WO2023189857 A1 WO 2023189857A1
Authority
WO
WIPO (PCT)
Prior art keywords
region
well
semiconductor device
transistor
conductivity type
Prior art date
Application number
PCT/JP2023/011003
Other languages
English (en)
French (fr)
Inventor
雅規 田丸
達也 可部
三佳 森
Original Assignee
パナソニックIpマネジメント株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by パナソニックIpマネジメント株式会社 filed Critical パナソニックIpマネジメント株式会社
Publication of WO2023189857A1 publication Critical patent/WO2023189857A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8222Bipolar technology
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/082Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including bipolar components only

Definitions

  • the present disclosure relates to a semiconductor device.
  • Patent Documents 1 and 2 disclose a triple well structure in which a first well of a conductivity type different from that of the substrate is formed on a substrate, and a second well of the same conductivity type as the substrate is formed on the first well. 2. Description of the Related Art In semiconductor integrated circuit devices (semiconductor devices), techniques for suppressing through-current to a substrate have been disclosed.
  • a parasitic resistance R1 is configured at the base of the parasitic NPN transistor
  • a parasitic resistance R2 is configured at the collector of the parasitic NPN transistor
  • the operation of the parasitic PNP transistor is controlled by making the parasitic resistance R1 larger than the parasitic resistance R2. It's being suppressed.
  • Patent Document 2 a semiconductor integrated circuit is provided with a clamping PMOS. When a negative voltage surge is applied to this clamping PMOS, the clamping PMOS is turned on. This makes it possible to reduce the base current flowing between the base and emitter of the parasitic PNP transistor.
  • a predetermined condition for example, the temperature of the first well increases, voltage is applied to the substrate, etc.
  • the base potential of the PNP transistor decreases due to the IR drop due to the increase in resistance of the first well, and the PNP transistor turns on.
  • a through current may flow from the second well to the substrate.
  • An object of the present disclosure is to provide a semiconductor device that can suppress penetrating current to a substrate.
  • a first well of a second conductivity type different from the first conductivity type is formed on a substrate of a first conductivity type;
  • the distance from the first region to the third well of the first conductivity type formed on the first well or the second region of the second conductivity type formed on the third well is It is smaller than the distance from the first well to the first region.
  • FIG. 1 is a diagram showing an example of a circuit configuration of a semiconductor device according to an embodiment.
  • 1 is a cross-sectional view showing an example of a layout structure of a semiconductor device according to an embodiment.
  • FIG. 1 is a diagram showing an example of a layout structure of a semiconductor device according to an embodiment.
  • each figure is a schematic diagram and is not necessarily strictly illustrated. Furthermore, in each figure, substantially the same configurations are denoted by the same reference numerals, and overlapping explanations may be omitted or simplified.
  • FIG. 1 is a diagram showing an example of a circuit configuration of a semiconductor device according to an embodiment.
  • the transistor Tr1 is a PNP type transistor, and the transistors Tr2 and Tr3 are NPN type transistors.
  • the transistor Tr1 has a base connected to the collectors of the transistors Tr2 and Tr3, and an emitter connected to the bases of the transistors Tr2 and Tr3.
  • the emitter of the transistor Tr2 is connected to the emitter of the transistor Tr3.
  • a voltage Vsub is applied to the collector of the transistor Tr1.
  • a voltage V1 is applied to the base of the transistor Tr1 and the collectors of the transistors Tr2 and Tr3.
  • a voltage V2 is applied to the emitter of the transistor Tr1 and the bases of the transistors Tr2 and Tr3.
  • a voltage V3 is applied to the emitters of the transistors Tr2 and Tr3.
  • FIG. 2 is a cross-sectional view showing an example of the layout structure of the semiconductor device according to the embodiment.
  • an N-type buried region 21 (N, corresponding to the first well) is formed on a P-type substrate region 11 (P), and the buried region It has a triple well structure in which a P-type well region 31 (P+, corresponding to a second well) is formed on 21 . Furthermore, an N-type well region 32 (N+, corresponding to a third well) is formed on the buried region 21 so as to be adjacent to the well region 31 in plan view. Further, on the well region 31, a P type region 41 (P+, corresponding to the third region) and an N type region 42 (N+, corresponding to the first region) are formed. An N-type region 43 (N+, corresponding to a second region) is formed on the well region 32. Note that the regions 41 to 43 are contact regions formed on the front surface side of the semiconductor substrate 10.
  • the collector of the transistor Tr1 corresponds to the P-type substrate region 11 (P).
  • Voltage Vsub is a voltage applied to substrate region 11.
  • the base of the transistor Tr1 and the collector of the transistor Tr2 correspond to the buried region 21 (N).
  • a voltage V1 is applied to the collector of the transistor Tr1 via a well region 32 and a region 43, which will be described later.
  • the emitter of the transistor Tr1 and the bases of the transistors Tr2 and Tr3 correspond to the well region 31 (P+).
  • a voltage V2 is applied to the well region 31 via a region 41 (P+).
  • the emitters of the transistors Tr2 and Tr3 correspond to the region 42 (N+).
  • a voltage V3 is applied to the emitters of the transistors Tr2 and Tr3 via the region 42.
  • the collector of the transistor Tr3 corresponds to the well region 32 (N+) and the region 43 (N+). Voltage V1 is applied to the collector of transistor Tr3 via well region 32 and region 43.
  • Y be the base width of the transistor Tr2, that is, the distance from the region 42 to the buried region 21
  • X be the base width of the transistor Tr3, that is, the distance from the region 42 to the well region 32.
  • the base width X of the transistor Tr3 is smaller than the base width Y of the transistor Tr2.
  • a voltage of -several to -several volts is applied to the substrate region 11 in order to cause avalanche multiplication in the avalanche photodiode.
  • a potential difference may occur between voltage V2 and voltage Vsub. Therefore, by setting the voltage V1 applied to the buried region 21 to be higher than the voltage V2, the transistor Tr1 is turned off, and a through current from the well region 31 to the substrate region 11 can be prevented.
  • the voltage Vsub is about -25V
  • the voltage V1 is about 3.3V
  • the voltage V3 is about 0 to 3.3V.
  • the voltage of the region 42 which is the emitter of the transistors Tr2 and Tr3, may be reduced to about -1V.
  • the voltage V2 becomes -several volts
  • the transistor Tr2 turns on.
  • the voltage V1 is not applied to the gate of the transistor Tr2, the transistor Tr1 is turned on, and a through current flows from the well region 31 to the substrate region 11.
  • the substrate region 11 may be destroyed.
  • the transistor Tr3 is formed in the semiconductor device.
  • the base width X of the transistor Tr3 is smaller than the base width Y of the transistor Tr2.
  • the transistor Tr3 is turned on before the transistor Tr2, so that the noise applied to the region 42 is output to the region 43, which is the collector of the transistor Tr3. Therefore, it is possible to prevent a through current from flowing from the well region 31 to the substrate region 11.
  • FIG. 3 is a diagram showing an example of the layout structure of the semiconductor device according to this embodiment. Specifically, FIG. 3(a) is a cross-sectional view of the semiconductor device, and FIG. 3(b) is a plan view of the semiconductor device.
  • the regions 41, 42 and the well region 32 are arranged in the order of the regions 41, 42 and the well region 32 in the horizontal direction of the drawing. As shown in FIG. 3(b), the regions 41 and 42 are formed in a rectangular shape when viewed from above. Further, the well region 32 is formed so as to surround the rectangular well region 31 in a plan view.
  • the distance from the region 41 to the one side of the well region 32 closest to the region 41 in plan view is a1, and the distance from the region 41 to the well region 32 is defined as a1.
  • a2 is the distance from one side of the area 32 to the farthest side via the area 42
  • the distance a1 is longer than the distance a2. That is, the region 41 is arranged so that the region 42 is closer than the well region 32 (region 43).
  • the base potential ⁇ V2 of the transistor Tr2 is expressed as R1 ⁇ I
  • the base potential ⁇ V2 of the transistor Tr3 is expressed as R1 ⁇ I
  • the base potential ⁇ V3 of is expressed as (R1+R2) ⁇ I.
  • an impact diode ionization Avalanche Transit Time diode
  • Imput diodes exhibit negative resistance in the microwave region based on the time delay when electron avalanche current increases due to impact ionization and the time delay due to carrier drift, and are used in microwave oscillators and the like.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

半導体装置は、第1導電型の基板領域(11)上に、第1導電型と異なる第2導電型の埋込領域(21)が形成され、埋込領域(21)上に第1導電型のウェル領域(31)が形成されたトリプルウェル構造を有する。ウェル領域(31)上には、第2導電型の領域(42)が形成されている。領域(42)から、埋込領域(21)上に形成された第1導電型のウェル領域(32)またはウェル領域(32)上に形成された第2導電型の領域(43)までの距離は、埋込領域(21)から領域(42)までの距離よりも小さい。

Description

半導体装置
 本開示は、半導体装置に関する。
 一般的に、半導体装置には、高いノイズ耐性が求められる。特許文献1,2には、基板上に、その基板と異なる導電型の第1ウェルが形成され、その第1ウェル上に基板と同一の導電型の第2ウェルが形成されたトリプルウェル構造の半導体集積回路装置(半導体装置)において、基板への貫通電流を抑制する技術が開示されている。
 特許文献1では、寄生NPNトランジスタのベースに寄生抵抗R1を構成し、寄生NPNトランジスタのコレクタに寄生抵抗R2を構成し、寄生抵抗R1を寄生抵抗R2より大きくすることで、寄生PNPトランジスタの動作を抑制させている。
 特許文献2では、半導体集積回路にクランプ用PMOSを設けられている。このクランプ用PMOSに負電圧サージが印加されると、クランプ用PMOSがオン状態となる。これにより、寄生PNPトランジスタのベース-エミッタ間に流れるベース電流を低減することができる。
特開2004-31576号公報 WO2014/058028号公報
 ところで、トリプルウェル構造の半導体装置において、基板に電圧が印加されることにより、PNPトランジスタのエミッタ-コレクタ間に電位差が生じた場合、第2ウェルから基板への貫通電流を抑止するため、第1ウェル(PNPトランジスタのベースに相当)に電圧を印加して、PNPトランジスタをオフ状態に保つ必要がある。
 しかしながら、所定の条件(例えば、第1ウェルの高温化、基板への電圧印加など)が発生した場合、第1ウェルの抵抗上昇によるIRドロップでPNPトランジスタのベース電位が低下し、PNPトランジスタがオン状態となり、第2ウェルから基板へ貫通電流が流れてしまうことがあった。
 本開示は、基板への貫通電流を抑止することができる半導体装置を提供することを目的とする。
 前記課題を解決するために、本開示の一実施形態に係る半導体装置は、第1導電型の基板上に、前記第1導電型と異なる第2導電型の第1ウェルが形成され、前記第1ウェル上に前記第1導電型の第2ウェルが形成されたトリプルウェル構造を有する半導体装置であって、前記第2ウェル上には、前記第2導電型の第1領域が形成されており、前記第1領域から、前記第1ウェル上に形成された前記第1導電型の第3ウェルまたは前記第3ウェル上に形成された前記第2導電型の第2領域までの距離は、前記第1ウェルから前記第1領域までの距離よりも小さい。
 本開示によると、基板への貫通電流を抑止することができる。
本実施形態に係る半導体装置の回路構成の一例を示す図。 本実施形態に係る半導体装置のレイアウト構造の一例を示す断面図。 本実施形態に係る半導体装置のレイアウト構造の一例を示す図。
 以下、本発明の実施形態を図面に基づいて詳細に説明する。以下の好ましい実施形態の説明は、本質的に例示に過ぎず、本発明、その適用物或いはその用途を制限することを意図するものではない。
 なお、各図は模式図であり、必ずしも厳密に図示されたものではない。また、各図において、実質的に同一の構成に対しては同一の符号を付しており、重複する説明は省略又は簡略化される場合がある。
 (実施形態)
 図1は実施形態に係る半導体装置の回路構成の一例を示す図である。トランジスタTr1は、PNP型トランジスタであり、トランジスタTr2,Tr3は、NPN型のトランジスタである。
 図1に示すように、トランジスタTr1は、ベースにトランジスタTr2,Tr3のコレクタが接続され、エミッタにトランジスタTr2,Tr3のベースが接続される。トランジスタTr2は、エミッタにトランジスタTr3のエミッタに接続される。
 トランジスタTr1のコレクタには、電圧Vsubが印加される。トランジスタTr1のベースおよびトランジスタTr2,Tr3のコレクタには、電圧V1が印加される。トランジスタTr1のエミッタおよびトランジスタTr2,Tr3のベースには、電圧V2が印加される。トランジスタTr2,Tr3のエミッタには、電圧V3が印加される。
 図2は実施形態に係る半導体装置のレイアウト構造の一例を示す断面図である。
 図2に示すように、本実施形態に係る半導体装置は、P型の基板領域11(P)上にN型の埋込領域21(N、第1ウェルに相当)が形成され、埋込領域21上にP型のウェル領域31(P+、第2ウェルに相当)が形成されたトリプルウェル構造を有する。さらに、埋込領域21上には、平面視において、ウェル領域31と隣接するように、N型のウェル領域32(N+、第3ウェルに相当)が形成されている。また、ウェル領域31上には、P型の領域41(P+、第3領域に相当)およびN型の領域42(N+、第1領域に相当)が形成されている。ウェル領域32上には、N型の領域43(N+、第2領域に相当)が形成されている。なお、領域41~43は、半導体基板10の表面側に形成されたコンタクト領域である。
 図2に示すように、トランジスタTr1のコレクタは、P型の基板領域11(P)に相当する。電圧Vsubは、基板領域11に印加された電圧である。
 トランジスタTr1のベースおよびトランジスタTr2のコレクタは、埋め込み領域21(N)に相当する。トランジスタTr1のコレクタには、後述するウェル領域32および領域43を介して、電圧V1が印加される。
 トランジスタTr1のエミッタおよびトランジスタTr2,Tr3のベースは、ウェル領域31(P+)に相当する。ウェル領域31には、領域41(P+)を介して、電圧V2が印加されている。
 トランジスタTr2,Tr3のエミッタは、領域42(N+)に相当する。トランジスタTr2,Tr3のエミッタには、領域42を介して、電圧V3が印加される。
 トランジスタTr3のコレクタは、ウェル領域32(N+)および領域43(N+)に相当する。トランジスタTr3のコレクタには、ウェル領域32および領域43を介して、電圧V1が印加される。
 ここで、トランジスタTr2のベース幅、すなわち、領域42から埋込領域21までの距離をYとし、トランジスタTr3のベース幅、すなわち、領域42からウェル領域32をXとする。この場合、トランジスタTr3のベース幅Xは、トランジスタTr2のベース幅Yよりも小さい。
 例えば、本実施形態に係る半導体装置にアバランシェフォトダイオード(APD;avalanche photodiode)などを形成した場合、アバランシェフォトダイオードにアバランシェ増倍を発生させるため、基板領域11に-数~-数十Vに印加する必要がある。このとき、電圧V2と電圧Vsubとの間に電位差が生じることがある。そこで、埋込領域21に印加される電圧V1を電圧V2よりも高い電圧に設定することで、トランジスタTr1がオフ状態となり、ウェル領域31から基板領域11への貫通電流を防止することができる。例えば、電圧Vsubは、-25V程度、電圧V1は3.3V程度、電圧V3は0~3.3V程度である。
 しかしながら、ノイズなどにより、トランジスタTr2,Tr3のエミッタである領域42が-数V(-1V)程度となることがある。電圧V2が-数Vとなると、トランジスタTr2がオン状態となる。これにより、トランジスタTr2のゲートに電圧V1が印加されず、トランジスタTr1がオン状態となり、ウェル領域31から基板領域11への貫通電流が流れることとなる。その結果、基板領域11の破壊に繋がるおそれがある。
 そこで、本実施形態では、半導体装置に、トランジスタTr3が形成されている。トランジスタTr3は、ベース幅XがトランジスタTr2のベース幅Yよりも小さい。これにより、トランジスタTr3はトランジスタTr2よりも前にオン状態となるため、領域42に印加されたノイズなどが、トランジスタTr3のコレクタである領域43に出力される。したがって、ウェル領域31から基板領域11への貫通電流を抑止することができる。
 図3は本実施形態に係る半導体装置のレイアウト構造の一例を示す図である。具体的には、図3(a)は半導体装置の断面図であり、図3(b)は半導体装置の平面図である。
 図3(a)に示すように、領域41,42およびウェル領域32は、領域41,42およびウェル領域32の順に図面横方向に並んで配置されている。図3(b)に示すように、領域41,42は、平面視において、矩形状に形成されている。また、ウェル領域32は、平面視おいて、矩形状のウェル領域31を囲むように形成されている。
 ここで、図3(a)、(b)に示すように、平面視において、領域41から、ウェル領域32の一辺のうち領域41に最も近い一辺までの距離をa1とし、領域41から、ウェル領域32の一辺のうち、領域42を介して最も遠い一辺までの距離をa2をとした場合、距離a1は距離a2よりも長くなっている。すなわち、領域41は、領域42がウェル領域32(領域43)よりも近接するように配置されている。
 図3(a)に示すように、ウェル領域31おける横方向の抵抗をR1、ウェル領域31における縦方向の抵抗をR2とすると、トランジスタTr2のベース電位ΔV2はR1×Iで表され、トランジスタTr3のベース電位ΔV3は(R1+R2)×Iで表される。これにより、トランジスタTr3のベース電位ΔV3が、トランジスタΔV2のベース電位ΔV2よりも高くなるため、トランジスタTr3がトランジスタTr2よりもオン状態になりやすくなる。したがって、ウェル領域31から基板領域11への貫通電流を抑止することができる。
 以上のように、本出願において開示する技術の例示として、実施形態について説明した。しかしながら、本開示における技術は、これに限定されず、適宜、変更、置き換え、付加、省略などを行った実施形態にも適用可能である。
 なお、本実施形態に係る半導体装置に、インパットダイオード(ionization Avalanche Transit Time diode)を設けてもよい。インパットダイオードは、衝突電離により電子なだれ電流が増大する際の時間遅れおよびキャリアがドリフトすることによる時間遅れに基づきマイクロ波領域で負性抵抗を示すもので、マイクロ波の発振器などに用いられる。
 10 半導体基板
 11 基板領域(基板)
 21 埋込領域(第1ウェル)
 31 ウェル領域(第2ウェル)
 32 ウェル領域(第3ウェル)
 41 領域(第3領域)
 42 領域(第1領域)
 43 領域(第2領域)
 Tr1~Tr3 トランジスタ

Claims (6)

  1.  第1導電型の基板上に、前記第1導電型と異なる第2導電型の第1ウェルが形成され、前記第1ウェル上に前記第1導電型の第2ウェルが形成されたトリプルウェル構造を有する半導体装置であって、
     前記第2ウェル上には、前記第2導電型の第1領域が形成されており、
     前記第1領域から、前記第1ウェル上に形成された前記第1導電型の第3ウェルまたは前記第3ウェル上に形成された前記第2導電型の第2領域までの距離は、前記第1ウェルから前記第1領域までの距離よりも小さい、半導体装置。
  2.  請求項1記載の半導体装置において、
     前記第2ウェル上には、前記第1導電型の第3領域が形成されており、
     前記第3領域は、平面視において、前記第1領域が前記第3ウェルおよび前記第2領域よりも近接するように配置されている、半導体装置。
  3.  請求項2に記載の半導体装置において、
     前記基板に印加される第1電圧は、前記第3領域に印加される電圧よりも低い、半導体装置。
  4.  請求項1~3のいずれか1項記載の半導体装置において、
     前記第1導電型はP型であり、前記第2導電型はN型である、半導体装置。
  5.  請求項1~4のいずれか1項記載の半導体装置において、
     アバランシェフォトダイオードがさらに設けられている、半導体装置。
  6.  請求項1~5のいずれか1項記載の半導体装置において、
     インパットダイオードがさらに設けられている、半導体装置。
PCT/JP2023/011003 2022-03-29 2023-03-20 半導体装置 WO2023189857A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2022052839 2022-03-29
JP2022-052839 2022-03-29

Publications (1)

Publication Number Publication Date
WO2023189857A1 true WO2023189857A1 (ja) 2023-10-05

Family

ID=88201227

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2023/011003 WO2023189857A1 (ja) 2022-03-29 2023-03-20 半導体装置

Country Status (1)

Country Link
WO (1) WO2023189857A1 (ja)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11274166A (ja) * 1997-12-31 1999-10-08 St Microelectronics Srl 半導体回路構造のesd保護の効果を改良するための方法および回路構造
US20050133870A1 (en) * 2003-12-22 2005-06-23 Indrajlt Manna Triggererd back-to-back diodes for ESD protection in triple-well CMOS process
US20060030114A1 (en) * 2004-08-04 2006-02-09 Ta-Hsun Yeh Method for forming junction varactor and apparatus thereof
US20070223162A1 (en) * 2006-03-27 2007-09-27 Tower Semiconductor Ltd. Electrostatic Discharge Protection Device For Radio Frequency Applications Based On An Isolated L-NPN Device
US20130099091A1 (en) * 2011-09-19 2013-04-25 Yael Nemirovsky Device having an avalanche photo diode and a method for sensing photons
US20160126234A1 (en) * 2014-11-03 2016-05-05 Texas Instruments Incorporated Bipolar transistor including lateral suppression diode

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11274166A (ja) * 1997-12-31 1999-10-08 St Microelectronics Srl 半導体回路構造のesd保護の効果を改良するための方法および回路構造
US20050133870A1 (en) * 2003-12-22 2005-06-23 Indrajlt Manna Triggererd back-to-back diodes for ESD protection in triple-well CMOS process
US20060030114A1 (en) * 2004-08-04 2006-02-09 Ta-Hsun Yeh Method for forming junction varactor and apparatus thereof
US20070223162A1 (en) * 2006-03-27 2007-09-27 Tower Semiconductor Ltd. Electrostatic Discharge Protection Device For Radio Frequency Applications Based On An Isolated L-NPN Device
US20130099091A1 (en) * 2011-09-19 2013-04-25 Yael Nemirovsky Device having an avalanche photo diode and a method for sensing photons
US20160126234A1 (en) * 2014-11-03 2016-05-05 Texas Instruments Incorporated Bipolar transistor including lateral suppression diode

Similar Documents

Publication Publication Date Title
JP6680102B2 (ja) 半導体集積回路装置
US7821070B2 (en) Trig modulation electrostatic discharge (ESD) protection devices
US8228650B2 (en) Input-output interface circuit, integrated circuit device and electronic apparatus
KR102462819B1 (ko) 반도체 장치
US6215135B1 (en) Integrated circuit provided with ESD protection means
JP5266030B2 (ja) 負荷駆動装置
US6914294B2 (en) Semiconductor device
KR20130129144A (ko) 고 전압 응용을 위한 esd 보호
KR100749231B1 (ko) 반도체 장치
US9374074B2 (en) Voltage selection circuit and semiconductor integrated circuit device having the same
JP2007081019A (ja) 半導体装置
JP2005045016A (ja) 半導体集積回路
US7974056B2 (en) Semiconductor device
JP4437655B2 (ja) 半導体装置及び半導体装置の駆動回路
WO2023189857A1 (ja) 半導体装置
US7782579B2 (en) Semiconductor integrated circuit
KR20060103091A (ko) 반도체 집적회로
TWI840070B (zh) 靜電放電保護裝置
JP6405986B2 (ja) 静電気保護回路及び半導体集積回路装置
KR100842340B1 (ko) 반도체 집적회로 장치
KR20040090480A (ko) 내부 회로를 보호하는 보호 회로를 구비한 반도체 장치
KR100435807B1 (ko) 정전방전 보호 회로용 반도체 제어 정류기
WO2011096031A1 (ja) 静電気保護装置
JP4513920B2 (ja) 定電流制御回路
KR102435708B1 (ko) 낮은 온저항 및 높은 홀딩 전압을 갖는 양방향 정전기 방전 보호소자

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 23779873

Country of ref document: EP

Kind code of ref document: A1