WO2022203099A1 - 발광 소자 패키지 및 디스플레이 장치 - Google Patents

발광 소자 패키지 및 디스플레이 장치 Download PDF

Info

Publication number
WO2022203099A1
WO2022203099A1 PCT/KR2021/003706 KR2021003706W WO2022203099A1 WO 2022203099 A1 WO2022203099 A1 WO 2022203099A1 KR 2021003706 W KR2021003706 W KR 2021003706W WO 2022203099 A1 WO2022203099 A1 WO 2022203099A1
Authority
WO
WIPO (PCT)
Prior art keywords
light emitting
emitting device
device package
layer
emitting devices
Prior art date
Application number
PCT/KR2021/003706
Other languages
English (en)
French (fr)
Inventor
최봉석
문준권
박성진
오태수
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to US18/283,721 priority Critical patent/US20240170433A1/en
Priority to PCT/KR2021/003706 priority patent/WO2022203099A1/ko
Priority to KR1020237033727A priority patent/KR20230160286A/ko
Publication of WO2022203099A1 publication Critical patent/WO2022203099A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L24/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L24/25Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of a plurality of high density interconnect connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/13Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L33/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24105Connecting bonding areas at different heights
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/24137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/24221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/24225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/24226Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the HDI interconnect connecting to the same level of the item at which the semiconductor or solid-state body is mounted, e.g. the item being planar
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/25Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of a plurality of high density interconnect connectors
    • H01L2224/251Disposition
    • H01L2224/2512Layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/52Encapsulations

Definitions

  • the embodiment relates to a light emitting device package and a display device.
  • a display device displays a high-quality image by using a self-luminous device such as a light emitting diode as a light source of a pixel.
  • a self-luminous device such as a light emitting diode as a light source of a pixel.
  • Light emitting diodes have excellent durability even in harsh environmental conditions, and have a long lifespan and high luminance, so they are spotlighted as a light source for next-generation display devices.
  • a typical display panel contains millions of pixels. Accordingly, since it is very difficult to align the light emitting devices in each of the millions of small pixels, various studies on a method for aligning the light emitting devices in a display panel are being actively conducted in recent years.
  • Transfer technologies that have been recently developed include a pick and place process, a laser lift-off method, or a self-assembly method.
  • a self-assembly method of transferring a light emitting device onto a substrate using a magnetic material has recently been in the spotlight.
  • assembly is performed for each color light emitting device. That is, after the red light emitting device is dropped and assembled, the unassembled red light emitting device is recovered. Then, after the green light emitting device is dropped and assembly is performed, the unassembled green light emitting device is recovered. Then, after the blue light emitting device is dropped and assembly is performed, the unassembled blue light emitting device is recovered.
  • the process time is very long.
  • the light emitting device not recovered in the previous process is assembled together with other light emitting devices, the light emitting device that emits light of a different color in a specific color area is assembled and thus full color cannot be realized.
  • a self-assembly method in which a red light emitting device, a green light emitting device and a blue color light emitting device are dropped and assembled at the same time has been proposed.
  • the shape and size of each of the red light emitting device, the green light emitting device, and the blue light emitting device are different. Since the shape and size of each of the red light emitting device, the green light emitting device, and the blue light emitting device are different, the amount of light of each of the red light emitting device, the green light emitting device and the blue light emitting device is different from each other, and there is a problem in that the color gamut is lowered. .
  • the embodiments aim to solve the above and other problems.
  • Another object of the embodiment is to provide a light emitting device package and a display device maximizing the degree of assembly freedom.
  • Another object of the embodiment is to provide a light emitting device package and a display device that maximize assembly efficiency.
  • Another object of the embodiment is to provide a light emitting device package and a display device in which the degree of freedom of electrical connection between the light emitting device and the signal line of the substrate is maximized.
  • Another object of the embodiment is to provide a light emitting device package and a display device capable of improving productivity.
  • a light emitting device package a first layer; a plurality of light emitting devices on the first layer; a plurality of electrode pads surrounding the plurality of light emitting devices; a second layer on the plurality of light emitting devices; a plurality of connection electrodes disposed on the second layer to connect the plurality of light emitting devices and the plurality of electrode pads; and a third layer on the plurality of connection electrodes.
  • a display device includes: a substrate including a plurality of grooves; a light emitting device package disposed in each of the grooves; a plurality of signal lines disposed adjacent to each of the plurality of grooves; and a plurality of connection lines connecting the plurality of signal lines and the plurality of packages, wherein the light emitting device package includes: a first layer; a plurality of light emitting devices on the first layer; and a plurality of electrode pads surrounding the plurality of light emitting devices.
  • the outer surface of the light emitting device package is formed in a circular shape, and the groove portion of the substrate is formed to correspond to the shape of the light emitting device package, so that the light emitting device package can be easily inserted into the groove portion of the substrate. . 6 and 12 to 17 , the outer surface of the light emitting device package 150 is formed in a circular shape, and the groove portion 203 of the substrate 200 is also formed to correspond to the shape of the light emitting device package 150 . can do. In this case, when the magnet is moved after the fluid is dropped on the light emitting device package 150 , the light emitting device package 150 is moved on the substrate 200 by the magnet and then assembled into the corresponding groove 203 .
  • the light emitting device package 150 When the light emitting device package 150 is moved by the magnet, the light emitting device package 150 may be rotated in different directions based on the position of the groove portion 203 . Nevertheless, by forming the outer surface of the light emitting device package 150 in a circular shape and the groove portion 203 of the substrate 200 is also formed to correspond to the shape of the light emitting device package 150, the light emitting device package 150 is 360 Also, it can be inserted into the groove 203 in a state rotated in any direction. Therefore, the probability that the light emitting device package 150 is assembled into the groove portion 203 is significantly increased, so that the assembly efficiency of the light emitting device package 150 is maximized and the assembly time is remarkably shortened, so that mass production of the display device 100 is possible. do.
  • the light emitting device package including the first layer, the second layer and the third layer
  • a plurality of light emitting devices disposed on the second layer through the third layer are disposed on the third layer
  • the light emitting device package is turned over in the groove portion of the substrate and the third layer is disposed so as to be in contact with the bottom surface of the groove portion, so that the plurality of electrode pads are provided with a plurality of signals through the first layer located on the upper side. can be connected to the line.
  • the first layer of the light emitting device package is disposed to contact the bottom surface of the groove, and the plurality of electrode pads are connected to the plurality of signal lines through the third layer do.
  • a plurality of connection lines for connecting the plurality of electrode pads and the plurality of signal lines as well as a plurality of connection electrodes for connecting the plurality of light emitting devices and the plurality of electrode pads are formed in the third layer, so that a plurality of connection lines are formed. An electrical short may occur between the line and the plurality of connecting electrodes. Therefore, as shown in FIG.
  • the third layer 159 of the light emitting device package 150 on which the plurality of connection electrodes 157R, 157G, 157B, and 157C is disposed faces the bottom surface of the groove portion 203 .
  • electrode pads 153R, 153G, 153B, and 153C having an annular shape are formed on the light emitting device package 150 to form the light emitting device package 150 as a display device.
  • the signal line of the substrate 200 can be freely connected to the electrode pads 153R, 153G, 153B, and 153C of the light emitting device package 150 even if it is deviated from the groove portion 203 of the substrate 200 of 200 . Therefore, there is an advantage in that electrical connectivity between the light emitting device package 150 and the substrate 200 of the display device 200 can be improved.
  • self-assembly is performed in units of a light-emitting device package including a plurality of light-emitting devices, and thus a problem that occurs when each of a plurality of light-emitting devices is individually self-assembled in the prior art, that is, a long process time It is possible to solve the problem of color reproducibility degradation caused by a point, a defect caused by a light emitting device that has not been recovered, and a size of each of the plurality of light emitting devices.
  • FIG. 1 illustrates a living room of a house in which a display device according to an embodiment is disposed.
  • FIG. 2 is a block diagram schematically illustrating a display device according to an embodiment.
  • FIG. 3 is a circuit diagram illustrating an example of the pixel of FIG. 2 .
  • FIG. 4 is a cross-sectional view schematically illustrating the display panel of FIG. 2 .
  • FIG 5 is a view showing an example in which the light emitting device package according to the embodiment is assembled on a substrate by a self-assembly method.
  • FIG. 6 is an enlarged view illustrating area A1 of FIG. 1 .
  • FIG. 7 is a cross-sectional view taken along line X-Y of FIG. 6 .
  • FIG 8 is a first exemplary view of a light emitting device package according to an embodiment.
  • FIG 9 is a second exemplary view of a light emitting device package according to an embodiment.
  • FIG. 10 is a third exemplary view of a light emitting device package according to the embodiment.
  • FIG. 11 is a fourth exemplary view of a light emitting device package according to an embodiment.
  • FIG. 12 is a plan view illustrating a light emitting device package according to an embodiment.
  • FIG. 13 is a cross-sectional view taken along line A-B of FIG. 12 .
  • FIG. 14 is a cross-sectional view taken along line C-D of FIG. 12 .
  • 15 is a cross-sectional view taken along line E-F of FIG. 12 .
  • 16 is a cross-sectional view taken along line G-H of FIG. 12 .
  • 17 is a cross-sectional view illustrating a display device according to an embodiment.
  • the display device described in this specification includes a mobile phone, a smart phone, a laptop computer, a digital broadcasting terminal, a personal digital assistant (PDA), a portable multimedia player (PMP), a navigation system, a slate PC, Tablet PCs, Ultra-Books, digital TVs, desktop computers, and the like may be included.
  • PDA personal digital assistant
  • PMP portable multimedia player
  • a navigation system a slate PC, Tablet PCs, Ultra-Books, digital TVs, desktop computers, and the like
  • slate PC Portable Multimedia player
  • Tablet PCs Portable TVs
  • desktop computers and the like
  • the configuration according to the embodiment described in the present specification may be applied to a display capable device even if it is a new product form to be developed later.
  • FIG. 1 illustrates a living room of a house in which a display device according to an embodiment is disposed.
  • the display device 100 of the embodiment may display the status of various electronic products such as the washing machine 101, the robot cleaner 102, and the air purifier 103, and may communicate with each electronic product based on IOT, and a user It is also possible to control each electronic product based on the setting data of .
  • the display apparatus 100 may include a flexible display manufactured on a thin and flexible substrate.
  • the flexible display can be bent or rolled like paper while maintaining the characteristics of the conventional flat panel display.
  • visual information may be implemented by independently controlling light emission of unit pixels arranged in a matrix form.
  • a unit pixel means a minimum unit for realizing a full color.
  • a unit pixel of the flexible display may include a light emitting device package including a plurality of light emitting devices. That is, at least one light emitting device package may be provided per unit pixel.
  • a unit pixel may be defined as first to third sub-pixels.
  • the light emitting device package may include a first light emitting device, a second light emitting device, and a third light emitting device.
  • the first light is emitted from the first light emitting device as the first sub-pixel
  • the second light is emitted from the second light emitting device as the second sub-pixel
  • the third light is emitted from the third light emitting device as the third sub-pixel. It can be luminous.
  • the first light emitting device may be a red light emitting device
  • the second light emitting device may be a green light emitting device
  • the third light emitting device may be a blue light emitting device, but is not limited thereto.
  • the light emitting device package may further include a fourth light emitting device as a white light emitting device.
  • the light emitting device may be a Micro-LED, but is not limited thereto.
  • FIG. 2 is a block diagram schematically illustrating a display device according to an embodiment
  • FIG. 3 is a circuit diagram illustrating an example of the pixel of FIG. 2 .
  • the display apparatus 100 may include a display panel 10 , a driving circuit 20 , a scan driver 30 , and a power supply circuit 50 .
  • the display apparatus 100 of the embodiment may drive the light emitting device package in an active matrix (AM) method or a passive matrix (PM) method.
  • AM active matrix
  • PM passive matrix
  • the driving circuit 20 may include a data driver 21 and a timing controller 22 .
  • the display panel 10 may be formed in a rectangular shape on a plane.
  • the flat shape of the display panel 10 is not limited to a rectangle, and may be formed in other polygons, circles, or ovals. At least one side of the display panel 10 may be bent to a predetermined curvature.
  • the display panel 10 may be divided into a display area DA and a non-display area NDA disposed around the display area DA.
  • the display area DA is an area in which pixels PX are formed to display an image.
  • the display panel 10 includes data lines (D1 to Dm, m is an integer greater than or equal to 2), scan lines intersecting the data lines D1 to Dm (S1 to Sn, n is an integer greater than or equal to 2), high potential voltage
  • the high potential voltage line VDD supplied, the low potential voltage line VSS supplied with the low potential voltage, and the pixels PXs connected to the data lines D1 to Dm and the scan lines S1 to Sn. may include
  • the pixel PX may include a light emitting device package including a plurality of light emitting devices.
  • Each of the pixels PX may be connected to three of the data lines D1 to Dm, three of the scan lines S1 to Sn, and a high potential voltage line VDD.
  • FIG. 3 illustrates a circuit related to one light emitting device among a plurality of light emitting devices of a light emitting device package included in the pixel PX.
  • a plurality of transistors and at least one capacitor for supplying current to one light emitting device LD among the plurality of light emitting devices may be included.
  • the light emitting device LD shown in FIG. 3 may be a red light emitting device.
  • Other light emitting devices other than the red light emitting device of the light emitting device package may be configured in a circuit similar to that of FIG. 3 .
  • Each of the light emitting devices LD of the light emitting device package may be an inorganic light emitting diode including a first electrode, an inorganic semiconductor, and a second electrode.
  • the first electrode may be an anode electrode
  • the second electrode may be a cathode electrode.
  • the plurality of transistors may include a driving transistor DT for supplying current to the light emitting devices LD and a scan transistor ST for supplying a data voltage to the gate electrode of the driving transistor DT as shown in FIG. 3 .
  • the driving transistor DT is connected to a gate electrode connected to a source electrode of the scan transistor ST, a source electrode connected to a high potential voltage line VDD to which a high potential voltage is applied, and first electrodes of the light emitting devices LD.
  • a drain electrode connected thereto may be included.
  • the scan transistor ST has a gate electrode connected to the scan line Sk, k is an integer satisfying 1 ⁇ k ⁇ n, a source electrode connected to the gate electrode of the driving transistor DT, and the data lines Dj and j are and a drain electrode connected to an integer satisfying 1 ⁇ j ⁇ m).
  • the capacitor Cst is formed between the gate electrode and the source electrode of the driving transistor DT.
  • the storage capacitor Cst stores a difference voltage between the gate voltage and the source voltage of the driving transistor DT.
  • the driving transistor DT and the switching transistor ST may be formed of a thin film transistor.
  • the driving transistor DT and the switching transistor ST have been mainly described in FIG. 3 as being formed of a P-type MOSFET (Metal Oxide Semiconductor Field Effect Transistor), the present invention is not limited thereto.
  • the driving transistor DT and the switching transistor ST may be formed of an N-type MOSFET. In this case, the positions of the source electrode and the drain electrode of each of the driving transistor DT and the switching transistor ST may be changed.
  • 2T1C having one driving transistor DT, one scan transistor ST, and one capacitor Cst to drive one light emitting device LD among a plurality of light emitting devices of the light emitting device package.
  • (2 Transistor - 1 capacitor) has been illustrated, but the present invention is not limited thereto.
  • a plurality of scan transistors ST and a plurality of capacitors Cst may be included to drive the corresponding light emitting device LD.
  • the driving circuit 20 outputs signals and voltages for driving the display panel 10 .
  • the driving circuit 20 may include a data driver 21 and a timing controller 22 .
  • the data driver 21 receives digital video data DATA and a source control signal DCS from the timing controller 22 .
  • the data driver 21 converts the digital video data DATA into analog data voltages according to the source control signal DCS and supplies them to the data lines D1 to Dm of the display panel 10 .
  • the timing controller 22 receives digital video data DATA and timing signals from the host system.
  • the timing signals may include a vertical sync signal, a horizontal sync signal, a data enable signal, and a dot clock.
  • the host system may be an application processor of a smartphone or tablet PC, a system-on-chip of a monitor or TV, or the like.
  • the timing controller 22 generates control signals for controlling operation timings of the data driver 21 and the scan driver 30 .
  • the control signals may include a source control signal DCS for controlling an operation timing of the data driver 21 and a scan control signal SCS for controlling an operation timing of the scan driver 30 .
  • the driving circuit 20 may be disposed in the non-display area NDA provided on one side of the display panel 10 .
  • the driving circuit 20 is formed of an integrated circuit (IC) and may be mounted on the display panel 10 by a chip on glass (COG) method, a chip on plastic (COP) method, or an ultrasonic bonding method,
  • COG chip on glass
  • COP chip on plastic
  • ultrasonic bonding method The present invention is not limited thereto.
  • the driving circuit 20 may be mounted on a circuit board (not shown) instead of the display panel 10 .
  • the data driver 21 may be mounted on the display panel 10 by a chip on glass (COG) method, a chip on plastic (COP) method, or an ultrasonic bonding method, and the timing controller 22 may be mounted on a circuit board. have.
  • COG chip on glass
  • COP chip on plastic
  • ultrasonic bonding method and the timing controller 22 may be mounted on a circuit board.
  • the scan driver 30 receives the scan control signal SCS from the timing controller 22 .
  • the scan driver 30 generates scan signals according to the scan control signal SCS and supplies them to the scan lines S1 to Sn of the display panel 10 .
  • the scan driver 30 may include a plurality of transistors and may be formed in the non-display area NDA of the display panel 10 .
  • the scan driver 30 may be formed of an integrated circuit, and in this case, may be mounted on a gate flexible film attached to the other side of the display panel 10 .
  • the circuit board may be attached on pads provided on one edge of the display panel 10 using an anisotropic conductive film. Due to this, the lead lines of the circuit board may be electrically connected to the pads.
  • the circuit board may be a flexible printed circuit board, a printed circuit board or a flexible film such as a chip on film. The circuit board may be bent under the display panel 10 . For this reason, one side of the circuit board may be attached to one edge of the display panel 10 , and the other side may be disposed under the display panel 10 to be connected to a system board on which a host system is mounted.
  • the power supply circuit 50 may generate voltages necessary for driving the display panel 10 from main power applied from the system board and supply the voltages to the display panel 10 .
  • the power supply circuit 50 generates a high potential voltage VDD and a low potential voltage VSS for driving the light emitting devices LD of the display panel 10 from the main power source to generate the display panel 10 . may be supplied to the high potential voltage line VDD and the low potential voltage line VSS.
  • the power supply circuit 50 may generate and supply driving voltages for driving the driving circuit 20 and the scan driving unit 30 from the main power.
  • a light emitting device package including a plurality of light emitting devices is used as a light source.
  • Each of the plurality of light emitting devices of the light emitting device package of the embodiment is a self-emitting device that emits light by itself by application of electricity, and may be a semiconductor light emitting device. Since the light emitting device of the embodiment is made of an inorganic semiconductor material, it is strong against deterioration and has a semi-permanent lifespan, thereby providing stable light, thereby contributing to the display apparatus 100 realizing high-quality and high-definition images.
  • FIG. 4 is a cross-sectional view schematically illustrating the display panel of FIG. 2 .
  • the display panel 10 may include a first substrate 40 , a light emitting unit 41 , a color generating unit 42 , and a second substrate 46 .
  • the display panel 10 of the embodiment may include more components than this, but is not limited thereto.
  • the first substrate 40 may be the substrate 200 illustrated in FIG. 7 .
  • One or more insulating layers may be disposed, but this is not limited thereto.
  • the first substrate 40 may support the light emitting unit 41 , the color generating unit 42 , and the second substrate 46 .
  • the second substrate 46 includes various elements as described above, for example, as shown in FIG. 2 , data lines D1 to Dm, m is an integer greater than or equal to 2), scan lines S1 to Sn, and a high potential voltage.
  • a line VDD and a low potential voltage line VSS, as shown in FIG. 3 , a plurality of transistors and at least one capacitor, and as shown in FIG. 4 , a first pad electrode 210 and a second pad electrode ( 220) may be formed.
  • the first substrate 40 may be formed of glass, but is not limited thereto.
  • the light emitting unit 41 may provide light to the color generating unit 42 .
  • the light emitting unit 41 may include a plurality of light sources that emit light by themselves by application of electricity.
  • the light source may include a light emitting device package including a plurality of light emitting devices.
  • the light emitting device package may include a plurality of light emitting devices. A circuit associated with one of these plurality of light emitting devices is shown in FIG. 3 .
  • each of the plurality of light emitting devices of the light emitting device package may be disposed for each pixel to independently emit light under individual control for each pixel.
  • Each of the plurality of light emitting devices of the light emitting device package may emit different color light.
  • the first light emitting device may emit red light
  • the second light emitting device may emit green light
  • the third light emitting device may emit blue light.
  • the red light, green light, and blue light emitted as described above are emitted as red light, green light, and blue light through the color generator 42 to realize a desired color image.
  • each of the plurality of light emitting devices of the light emitting device package may be disposed for each pixel so that all pixels may emit light at the same time. All of the plurality of light emitting devices of the light emitting device package may emit light of the same color. For example, the plurality of light emitting devices of the light emitting device package may emit blue light, but may also emit white light or purple light. Accordingly, a desired color image may be realized by using the blue light emitted from the plurality of light emitting devices of the light emitting device package to be emitted as red light, green light, and blue light by the color generator 42 .
  • each of the light emitting devices may include a group II-IV compound or a group III-V compound, but is not limited thereto.
  • the group III-V compound is a binary compound selected from the group consisting of GaN, GaP, GaAs, GaSb, AlN, AlP, AlAs, AlSb, InN, InP, InAs, InSb, and mixtures thereof; a ternary compound selected from the group consisting of GaNP, GaNAs, GaNSb, GaPAs, GaPSb, AlInP, AlNP, AlNAs, AlNSb, AlPAs, AlPSb, InNP, InNAs, InNSb, InPAs, InPSb, GaAlNP, and mixtures thereof; and AlGaInP, GaAlNAs, GaAlNSb, GaAlPAs, GaAlPSb, GaInNP, GaInNAs, GaInNSb, GaInPAs, GaInPSb, InAlNP, InAlNAs, InAlNP,
  • the color generating unit 42 may generate a color light different from the light provided by the light emitting unit 41 .
  • the color generator 42 may include a first color generator 43 , a second color generator 44 , and a third color generator 45 .
  • the first color generator 43 corresponds to the first sub-pixel PX1 of the pixel
  • the second color generator 44 corresponds to the second sub-pixel PX2 of the pixel
  • the third color generator ( 45 may correspond to the third sub-pixel PX3 of the pixel.
  • the first color generation unit 43 generates a first color light based on the light provided from the light emitting unit 41
  • the second color generation unit 44 generates a second color light based on the light provided from the light emitting unit 41 .
  • the color light is generated
  • the third color generating unit 45 may generate the third color light based on the light provided from the light emitting unit 41 .
  • the first color generation unit 43 outputs the blue light of the light emitting unit 41 as red light
  • the second color generation unit 44 outputs the blue light of the light emission unit 41 as green light
  • the third color generating unit 45 may output the blue light from the light emitting unit 41 as it is.
  • the first color generator 43 includes a first color filter
  • the second color generator 44 includes a second color filter
  • the third color generator 45 includes a third color filter. may include.
  • the first color filter, the second color filter, and the third color filter may be formed of a transparent material through which light can pass.
  • At least one of the first color filter, the second color filter, and the third color filter may include quantum dots.
  • the quantum dots of the embodiment may be selected from a group II-IV compound, a group III-V compound, a group IV-VI compound, a group IV element, a group IV compound, and combinations thereof.
  • the group II-VI compound is a binary compound selected from the group consisting of CdSe, CdTe, ZnS, ZnSe, ZnTe, ZnO, HgS, HgSe, HgTe, MgSe, MgS, and mixtures thereof; CdSeS, CdSeTe, CdSTe, ZnSeS, ZnSeTe, ZnSTe, HgSeS, HgSeTe, HgSTe, CdZnS, CdZnSe, CdZnTe, CdHgS, CdHgSe, CdHgZnTe, HgZnS, HgZnSe, HgZnTe, MgZnS, MgZnS and mixtures of three members selected from the group consisting of: bovine compounds; and HgZnTeS, CdZnSeS, CdZnSeTe, CdZnSTe, Cd
  • the group III-V compound is a binary compound selected from the group consisting of GaN, GaP, GaAs, GaSb, AlN, AlP, AlAs, AlSb, InN, InP, InAs, InSb, and mixtures thereof; a ternary compound selected from the group consisting of GaNP, GaNAs, GaNSb, GaPAs, GaPSb, AlInP, AlNP, AlNAs, AlNSb, AlPAs, AlPSb, InNP, InNAs, InNSb, InPAs, InPSb, GaAlNP, and mixtures thereof; and AlGaInP, GaAlNAs, GaAlNSb, GaAlPAs, GaAlPSb, GaInNP, GaInNAs, GaInNSb, GaInPAs, GaInPSb, InAlNP, InAlNAs, InAlNSb, InAlPAs, InAlPSb, and mixtures thereof. have.
  • the group IV-VI compound is a binary compound selected from the group consisting of SnS, SnSe, SnTe, PbS, PbSe, PbTe, and mixtures thereof; a ternary compound selected from the group consisting of SnSeS, SnSeTe, SnSTe, PbSeS, PbSeTe, PbSTe, SnPbS, SnPbSe, SnPbTe, and mixtures thereof; and a quaternary compound selected from the group consisting of SnPbSSe, SnPbSeTe, SnPbSTe, and mixtures thereof.
  • the group IV element may be selected from the group consisting of Si, Ge, and mixtures thereof.
  • the group IV compound may be a di-element compound selected from the group consisting of SiC, SiGe, and mixtures thereof.
  • Such quantum dots may have a full width of half maximum (FWHM) of an emission wavelength spectrum of about 45 nm or less, and light emitted through the quantum dots may be emitted in all directions. Accordingly, the viewing angle of the light emitting display device may be improved.
  • FWHM full width of half maximum
  • quantum dots may have the form of spherical, pyramidal, multi-arm, or cubic nanoparticles, nanotubes, nanowires, nanofibers, nanoplatelet particles, etc., but is not limited thereto. does not
  • the first color filter may include red quantum dots
  • the second color filter may include green quantum dots.
  • the third color filter may not include quantum dots, but is not limited thereto.
  • blue light from the light emitting device may be absorbed by the first color filter, and the absorbed blue light may be wavelength-shifted by red quantum dots to output red light.
  • blue light from the light emitting device may be absorbed by the second color filter, and the absorbed blue light may be wavelength-shifted by green quantum dots to output green light.
  • the blue light of the foot and the device may be absorbed by the third color filter, and the absorbed blue light may be emitted as it is.
  • the first color filter and the second color filter may include quantum dots. That is, the wavelength of white light from the light emitting device 150 may be shifted to blue light by the quantum dots included in the third color filter.
  • At least one of the first color filter, the second color filter, and the third color filter may include a phosphor.
  • some color filters among the first color filter, the second color filter, and the third color filter may include quantum dots, and others may include a phosphor.
  • each of the first color filter and the second color filter may include a phosphor and quantum dots.
  • at least one of the first color filter, the second color filter, and the third color filter may include scattering particles. Since blue light incident to each of the first color filter, the second color filter, and the third color filter is scattered by the scattering particles and the scattered blue light is color shifted by the corresponding quantum dots, light output efficiency may be improved.
  • the first color generator 43 may include a first color conversion layer and a first color filter.
  • the second color generator 44 may include a second color converter and a second color filter.
  • the third color generator 45 may include a third color conversion layer and a third color filter.
  • Each of the first color conversion layer, the second color conversion layer, and the third color conversion layer may be disposed adjacent to the light emitting part 41 .
  • the first color filter, the second color filter, and the third color filter may be disposed adjacent to the second substrate 46 .
  • the first color filter may be disposed between the first color conversion layer and the second substrate 46 .
  • the second color filter may be disposed between the second color conversion layer and the second substrate 46 .
  • the third color filter may be disposed between the third color conversion layer and the second substrate 46 .
  • the first color filter may be in contact with the upper surface of the first color conversion layer and may have the same size as the first color conversion layer, but is not limited thereto.
  • the second color filter may be in contact with the upper surface of the second color conversion layer and may have the same size as the second color conversion layer, but is not limited thereto.
  • the third color filter may be in contact with the upper surface of the third color conversion layer and may have the same size as the third color conversion layer, but is not limited thereto.
  • the first color conversion layer may include red quantum dots
  • the second color conversion layer may include green quantum dots.
  • the third color conversion layer may not include quantum dots.
  • the first color filter includes a red-based material that selectively transmits the red light converted by the first color conversion layer
  • the second color filter includes green light that selectively transmits the green light converted by the second color conversion layer It includes a series material
  • the third color filter may include a blue-based material that selectively transmits the blue light transmitted as it is from the third color conversion layer.
  • the first color conversion layer and the second color conversion layer but also the third color conversion layer may include quantum dots. That is, the wavelength of white light from the light emitting device 150 may be shifted to blue light by the quantum dots included in the third color filter.
  • the second substrate 46 may be disposed on the color generator 42 to protect the color generator 42 .
  • the second substrate 46 may be formed of glass, but is not limited thereto.
  • the second substrate 46 may be referred to as a cover window, a cover glass, or the like.
  • the second substrate 46 may be formed of glass, but is not limited thereto.
  • FIG 5 is a view showing an example in which the light emitting device package according to the embodiment is assembled on a substrate by a self-assembly method.
  • the light emitting device package 150 according to the embodiment is assembled to the substrate 200 by a self-assembly method using an electromagnetic field will be described with reference to FIG. 5 .
  • a substrate 200 may be a panel substrate of a display device or a temporary donor substrate for transfer. That is, the light emitting device package 150 assembled on the donor substrate may be transferred to the panel substrate.
  • the substrate 200 will be described as a panel substrate of the display apparatus 100 , but the embodiment is not limited thereto.
  • the substrate 200 may be formed of glass or polyimide. Also, the substrate 200 may include a flexible material such as polyethylene naphthalate (PEN) or polyethylene terephthalate (PET). In addition, the substrate 200 may be made of a transparent material, but is not limited thereto.
  • PEN polyethylene naphthalate
  • PET polyethylene terephthalate
  • the substrate 200 may be made of a transparent material, but is not limited thereto.
  • the light emitting device package 150 may be put into the chamber 1300 filled with the fluid 1200 .
  • the fluid 1200 may be water such as ultrapure water, but is not limited thereto.
  • a chamber may be referred to as a water bath, container, vessel, or the like.
  • the substrate 200 may be disposed on the chamber 1300 .
  • the substrate 200 may be introduced into the chamber 1300 .
  • a pair of wiring lines 201 and 202 corresponding to each of the light emitting device packages 150 to be assembled may be formed on the substrate 200 .
  • the second wiring lines 201 and 202 may be formed of a transparent electrode (ITO) or may include a metal material having excellent electrical conductivity.
  • the wiring lines 201 and 202 may include titanium (Ti), chromium (Cr), nickel (Ni), aluminum (Al), platinum (Pt), gold (Au), tungsten (W), and molybdenum (Mo). ) may be formed of at least one or an alloy thereof.
  • the first electrode and the second electrode emit an electric field as a voltage is applied, thereby serving as a pair of assembly electrodes for fixing the light emitting device package 150 assembled to the groove 203 on the substrate 200.
  • the groove 203 serves to guide the light emitting device package 150 to be easily assembled in a specific region, and may be referred to as an assembly hole.
  • the distance between the wiring lines 201 and 202 is formed to be smaller than the width of the light emitting device package 150 and the width of the groove 203 , so that the assembly position of the light emitting device package 150 using an electric field can be more precisely fixed. .
  • An insulating member 206 is formed on the wiring lines 201 and 202 to protect the wiring lines 201 and 202 from the fluid 1200 and to prevent leakage of current flowing through the wiring lines 201 and 202 .
  • the insulating member 206 may be formed of a single layer or multiple layers of an inorganic insulator such as silica or alumina or an organic insulator.
  • the insulating member 206 may include an insulating and flexible material such as polyimide, PEN, PET, etc., and may be integrally formed with the substrate 200 to form one substrate.
  • the insulating member 206 may be an adhesive insulating layer or a conductive adhesive layer having conductivity.
  • the insulating member 206 may be flexible to enable a flexible function of the display apparatus 100 .
  • a portion of the insulating member 206 is removed to form a groove 203 in which each of the light emitting device packages 150 is assembled to the substrate 200 .
  • a groove portion 203 to which the light emitting device packages 150 are coupled is formed in the substrate 200 , and a surface on which the groove portion 203 is formed may contact the fluid 1200 .
  • the groove portion 203 may guide an accurate assembly position of the light emitting device package 150 .
  • the groove portion 203 may have a shape and a size corresponding to the shape of the light emitting device package 150 to be assembled at a corresponding position. Accordingly, it is possible to prevent assembling other light emitting devices or assembling a plurality of light emitting devices in the groove portion 203 .
  • the assembly apparatus 1100 including a magnetic material may move along the substrate 200 .
  • a magnetic material for example, a magnet or an electromagnet may be used.
  • the assembling apparatus 1100 may move while in contact with the substrate 200 in order to maximize the area applied by the magnetic field into the fluid 1200 .
  • the assembling apparatus 1100 may include a plurality of magnetic materials or a magnetic material having a size corresponding to that of the substrate 200 . In this case, the moving distance of the assembly apparatus 1100 may be limited within a predetermined range.
  • the light emitting device package 150 in the chamber 1300 may move toward the assembly apparatus 1100 .
  • the light emitting device package 150 may enter the groove 203 and come into contact with the substrate 200 while moving toward the assembly apparatus 1100 .
  • the light emitting device package 150 in contact with the substrate 200 is moved by the assembly apparatus 1100 by the dielectrophoretic force formed by the electric field applied by the wiring lines 201 and 202 formed on the substrate 200 . It can be prevented from escaping by
  • the self-assembly method using the above-described electromagnetic field the time required for each of the light emitting device packages 150 to be assembled on the substrate 200 can be rapidly reduced, so that a large-area high-pixel display can be manufactured more quickly and economically. can be implemented
  • the light emitting device package 150 has a circular outer surface, so that it is easy to assemble in the corresponding groove 203 of the substrate 200 of the display device 200, and the light emitting device package within the groove 203 Since 150 is freely rotatable, the degree of freedom in the direction of assembly of the light emitting device package 150 can be maximized.
  • the electrode pads 153R, 153G, 153B, and 153C having an annular shape are formed in the light emitting device package 150 so that the light emitting device package 150 is formed in the groove portion 203 of the substrate 200 of the display device 200 . Since the signal line of the substrate 200 can be freely connected to the electrode pads 153R, 153G, 153B, and 153C of the light emitting device package 150 even if it is deviated from the correct position, the light emitting device package 150 and the display device 200 ) can improve electrical connectivity between the substrates 200 .
  • the process time is significantly shortened compared to the conventional assembling for each light emitting device, so that mass production is possible.
  • FIG. 6 is an enlarged view illustrating area A1 of FIG. 1
  • FIG. 7 is a cross-sectional view taken along line X-Y of FIG. 6 .
  • the display device 100 may include a substrate 200 , a light emitting device package 150 , and a plurality of signal lines VDD_R, VDD_G, VDD_B, and VSS. can
  • the substrate 200 may serve as a support member for supporting various components of the display apparatus 100 .
  • the substrate 200 may have a rigid characteristic.
  • the substrate 200 may have a flexible characteristic.
  • the substrate 200 may have a stretchable property.
  • the substrate 200 may have a rollable characteristic.
  • the substrate 200 may have various characteristics such as strength and warpage.
  • the substrate 200 may be glass.
  • the substrate 200 may be made of a resin material.
  • the substrate 200 may be made of a plastic material.
  • the substrate 200 may be formed of various materials.
  • the substrate 200 may be a single substrate. In the display apparatus 100 according to the embodiment, the substrate 200 may include a plurality of substrates connected to each other. In the display apparatus 100 according to the embodiment, the substrate 200 may include at least one or more layers.
  • a first wiring line 201 and a second wiring line 202 may be disposed on the substrate 200 .
  • the first wiring line 201 and the second wiring line 202 may be spaced apart from each other, face each other, and may be parallel to each other, but the present invention is not limited thereto.
  • the first wiring line 201 and the second wiring line 202 may generate a dielectrophoretic force so that the light emitting device package 150 is easily assembled into the groove portion 203 .
  • the groove 203 is a region in which the light emitting device package 150 is located, and may guide the light emitting device package 150 to be easily assembled and stably maintained within the corresponding groove 203 .
  • the light emitting device package 150 is dropped on a fluid, and the light emitting device package 150 dropped on the fluid by movement of a magnet or an electromagnet may move along the corresponding magnet or electromagnet.
  • the light emitting device package 150 being moved as described above is inserted into the groove of the substrate 200 . Since the light emitting device package 150 inserted into the corresponding groove 203 is not fixed to the substrate 200 , it is again outside the groove 203 . can get away In order to prevent such separation, a dielectrophoretic force is generated by an electric field applied between the first wiring line 201 and the second wiring line 202, and the light emitting device package 150 is formed in the groove portion ( 203) can be fixed.
  • the insulating member 206 may be disposed on the entire area of the substrate 200 .
  • the insulating member 206 may serve to prevent an electrical short between the first wiring line 201 and the second wiring line 202 .
  • the insulating member 206 may be made of an organic material, but is not limited thereto.
  • the insulating member 206 may be a planarization layer. That is, the insulating member 206 may be formed to have a relatively thick upper surface and may have a flat surface. Accordingly, the step formed by the first wiring line 201 , the second wiring line 202 , and the blocking member 210 is removed, so that the post-processing member on the insulating member 206 is easily performed during the subsequent post-processing. and can be accurately formed.
  • a plurality of grooves 203 may be formed in the insulating member 206 .
  • an insulating layer may be formed on the first wiring line 201 and the second wiring line 202 , and the groove portion 203 may be formed by etching to have a size corresponding to the light emitting device package 150 .
  • the size of the groove portion 203 may be the same as or larger than the size of the light emitting device package 150 .
  • another insulating member may be formed between the first wiring line 201 and the insulating member 206 and between the second wiring line 202 and the insulating member 206 .
  • Another insulating member may have, but is not limited to, dielectric properties.
  • the depth of the groove portion 203 may be the same as the thickness of the light emitting device package 150 .
  • the upper surface of the groove portion 203 and the upper surface of the light emitting device package 150 may coincide with each other horizontally.
  • the depth of the groove portion 203 may be smaller than the thickness of the light emitting device package 150 .
  • the upper surface of the light emitting device package 150 may be positioned higher than the upper surface of the groove portion 203 .
  • At least one groove 203 may be provided for each unit pixel. Since the light emitting device package 150 is assembled in the groove 203 , at least one light emitting device package 150 may be disposed for each unit pixel.
  • one light emitting device package among these light emitting device packages 150 is a dummy ( dummy) may be a light emitting device package.
  • the groove portion 203 may be provided in a matrix form.
  • the groove 203 may also be provided in a matrix form.
  • At least one light emitting device package 150 may be disposed in each of the grooves 203 arranged in a matrix form as described above.
  • the light emitting device package 150 may be disposed in the groove portion 203 .
  • the light emitting device package 150 will be described in more detail later.
  • a plurality of signal lines VDD_R, VDD_G, VDD_B, and VSS may be disposed adjacent to the groove 203 . That is, some signal lines VSS among the plurality of signal lines may be disposed along the first direction, that is, a horizontal direction, and some other signal lines VDD_R, VDD_G, and VDD_B may be disposed along the second direction, that is, a vertical direction. have. Some signal lines VDD_R, VDD_G, and VDD_B among the plurality of signal lines VDD_R, VDD_G, VDD_B, and VSS may include three signal lines. The second direction may intersect the first direction. Accordingly, some signal lines VSS and other signal lines VDD_R, VDD_G, and VDD_B among the plurality of signal lines may cross each other.
  • three signal lines ie, first to third signal lines VDD_R, VDD_G, and VDD_B, may be disposed on the left side of each of the grooves 203 .
  • One signal line ie, a fourth signal line VSS, may be disposed above each of the grooves 203 .
  • the first to third signal lines VDD_R, VDD_G, and VDD_B may be the high potential voltage line VDD illustrated in FIG. 2
  • the fourth signal line VSS may be a low potential voltage line VSS.
  • the high potential voltages supplied to each of the first to third signal lines VDD_R, VDD_G, and VDD_B may be different.
  • the low potential voltage supplied to the fourth signal line VSS may be 0V or a negative voltage.
  • the plurality of signal lines VDD_R, VDD_G, VDD_B, and VSS may be electrically connected to the plurality of light emitting devices of the light emitting device package 150 through the plurality of connection lines 210R, 210G, 210B, and 210C. Connection arrangement and connection method, etc. will be described in detail later.
  • FIG 8 is a first exemplary view of a light emitting device package according to an embodiment.
  • the light emitting device package 150 may include a plurality of light emitting devices 150R, 150G, and 150B.
  • the plurality of light emitting devices may include, for example, a red light emitting device 150R emitting red light, a green light emitting device 150G emitting green light, and a blue light emitting device 150B emitting blue light,
  • the present invention is not limited thereto.
  • the light emitting device package 150 may have a circular shape when viewed from above.
  • the side surface of the light emitting device package 150 may have a circular shape when viewed from above.
  • the plurality of light emitting devices 150R, 150G, and 150B may be disposed along one direction when viewed from above.
  • the plurality of light emitting devices 150R, 150G, and 150B may be arranged side by side from left to right. That is, the red light emitting device 150R may be disposed, the green light emitting device 150G may be disposed to be spaced apart from the red light emitting device 150R, and the blue light emitting device 150B may be disposed to be spaced apart from the green light emitting device 150G. .
  • each of the plurality of light emitting devices 150R, 150G, and 150B may have a rectangular shape when viewed from above, but may have other shapes. That is, each of the plurality of light emitting devices 150R, 150G, and 150B may have a circular shape, an elliptical shape, a star shape, or a polygonal shape when viewed from above.
  • the light emitting device package 150 of the embodiment has a circular shape
  • the groove 203 of the substrate 200 also has a shape corresponding to the shape of the light emitting device package 150
  • the light emitting device package 150 is formed on the substrate 200 . It can be easily assembled into the groove portion 203 of the.
  • the corner of the light emitting device package 150 is at an angle of 90 degrees, so that it is easily assembled into the groove portion 203 of the substrate 200 . hard to be
  • the groove 203 and the light emitting device package 150 of the substrate 200 are circular, and accordingly, the side of each of the groove 203 and the light emitting device package 150 of the substrate 200 is round. Since it has a surface, the circular side surface of the light emitting device package 150 can be easily assembled into the circular inner surface of the groove part 203 of the substrate 200 .
  • FIG 9 is a second exemplary view of a light emitting device package according to an embodiment.
  • the light emitting device package 150 may include a plurality of light emitting devices 150R, 150G, and 150B.
  • the light emitting device package 150 may have a circular shape when viewed from above.
  • the side surface of the light emitting device package 150 may have a circular shape when viewed from above.
  • the plurality of light emitting devices 150R, 150G, and 150B may be disposed at vertices P1, P2, and P3 of a triangle when viewed from above.
  • the center of each of the plurality of light emitting devices 150R, 150G, and 150B may coincide with the vertices P1, P2, and P3 of the triangle.
  • the vertices P1, P2, and P3 of the triangle may be set in consideration of the radius of each of the plurality of light emitting devices 150R, 150G, and 150B and the separation distance of each of the plurality of light emitting devices 150R, 150G, and 150B.
  • the triangle may be an equilateral triangle, but is not limited thereto.
  • Each of the plurality of light emitting devices 150R, 150G, and 150B may have a circular shape when viewed from above, but is not limited thereto.
  • a side surface of each of the plurality of light emitting devices 150R, 150G, and 150B may have a circular shape when viewed from above.
  • the plurality of light emitting devices 150R, 150G, and 150B may have a rectangular shape, an oval shape, a star shape, or a polygonal shape when viewed from above.
  • the light emitting device package 150 of the embodiment has a circular shape
  • the groove 203 of the substrate 200 also has a shape corresponding to the shape of the light emitting device package 150
  • the light emitting device package 150 is formed on the substrate 200 . It can be easily assembled into the groove portion 203 of the.
  • each of the plurality of light emitting devices 150R, 150G, and 150B of the light emitting device package 150 has a circular shape and has a radially uniform amount of light.
  • the viewing angle may be uniform and the viewing angle may be improved.
  • FIG. 10 is a third exemplary view of a light emitting device package according to the embodiment.
  • the light emitting device package 150 may include a plurality of light emitting devices 150R, 150G, and 150B.
  • the light emitting device package 150 may have an elliptical shape when viewed from above.
  • the side surface of the light emitting device package 150 may have an elliptical shape when viewed from above.
  • the plurality of light emitting devices 150R, 150G, and 150B may have a rectangular shape when viewed from above, but may have other shapes. That is, each of the plurality of light emitting devices 150R, 150G, and 150B may have a circular shape, an elliptical shape, a star shape, or a polygonal shape when viewed from above.
  • the plurality of light emitting devices 150R, 150G, and 150B may be disposed at vertices P1, P2, and P3 of a triangle when viewed from above.
  • the center of each of the plurality of light emitting devices 150R, 150G, and 150B may coincide with the vertices P1, P2, and P3 of the triangle.
  • the vertices P1, P2, and P3 of the triangle may be set in consideration of the radius of each of the plurality of light emitting devices 150R, 150G, and 150B and the separation distance of each of the plurality of light emitting devices 150R, 150G, and 150B.
  • the triangle may be an isosceles triangle, but is not limited thereto.
  • the light emitting device package 150 of the embodiment has an elliptical shape, and the groove portion 203 of the substrate 200 also has a shape corresponding to the shape of the light emitting device package 150 , the light emitting device package 150 is formed on the substrate 200 . It can be easily assembled into the groove portion 203 of the.
  • FIG. 11 is a fourth exemplary view of a light emitting device package according to an embodiment.
  • FIG. 11 may be the same as FIG. 10 except for the assembly guide surface 112 .
  • the light emitting device package 150 may include a plurality of light emitting devices 150R, 150G, and 150B.
  • the light emitting device package 150 may have an elliptical shape when viewed from above.
  • the plurality of light emitting devices 150R, 150G, and 150B may have a rectangular shape when viewed from above.
  • the plurality of light emitting devices 150R, 150G, and 150B may be disposed at vertices P1, P2, and P3 of a triangle when viewed from above.
  • One side of the light emitting device package 150 may have an assembly guide surface 112 .
  • the assembly guide surface 112 may serve to guide the plurality of light emitting devices 150R, 150G, and 150B of the light emitting device package 150 to be assembled in the correct position.
  • the red light emitting device 150R of the light emitting device package 150 is in a certain groove 203 of the substrate 200 .
  • the red light emitting device 150R of the light emitting device package 150 faces the second side opposite to the first side. can be located.
  • the red light emitting device 150R of the light emitting device package 150 disposed in the plurality of grooves 203 of the substrate 200 may be in the original position or in a position out of position.
  • the light emitting device package 150 when the light emitting device package 150 has an assembly guide surface 112 , the light emitting device package 150 is formed by the assembly guide surface 112 for each groove 203 of the substrate 200 . of the red light emitting device 150R may be disposed so as to be in a fixed position.
  • FIG. 12 is a plan view illustrating a light emitting device package according to an embodiment.
  • 13 is a cross-sectional view taken along line A-B of FIG. 12 .
  • 14 is a cross-sectional view taken along line C-D of FIG. 12 .
  • 15 is a cross-sectional view taken along line E-F of FIG. 12 .
  • 16 is a cross-sectional view taken along line G-H of FIG. 12 .
  • the light emitting device package 150 may have a circular shape when viewed from above.
  • the side surface of the light emitting device package 150 may have a circular shape when viewed from above.
  • the side surfaces of the light emitting device package 150 forming a circle may be spaced apart from the center of the light emitting device package 150 by the same radius along the radial direction.
  • a groove portion ( 203 in FIGS. 5 and 17 ) in which the light emitting device package 150 is assembled may be provided on the substrate 200 .
  • the groove portion 203 may have an inner surface corresponding to a side surface of the light emitting device package 150 . That is, the groove portion 203 may have a circular shape when viewed from above.
  • the light emitting device package 150 When the light emitting device package 150 according to the embodiment is assembled into the groove portion 203 of the substrate 200 , the light emitting device package 150 may be inserted into the groove portion 203 .
  • the inner surface of the groove portion 203 may face the outer surface of the light emitting device package 150 in a face-to-face manner.
  • the outer surface of the light emitting device package 150 may be in contact with the inner surface of the groove portion 203 or may be spaced apart from the inner surface of the groove portion 203 .
  • One surface of the light emitting device package 150 may be in contact with the bottom surface of the groove portion 203 .
  • the third layer 159 of the light emitting device package 150 may be in contact with the bottom surface of the groove portion 203 .
  • the outer surface of the light emitting device package 150 may be formed in a circular shape, and the groove portion 203 of the substrate 200 may also be formed to correspond to the shape of the light emitting device package 150 .
  • the light emitting device package 150 is moved on the substrate 200 by the magnet and then assembled into the corresponding groove 203 .
  • the light emitting device package 150 may be rotated in different directions based on the position of the groove portion 203 .
  • the light emitting device package 150 is 360 Also, it can be inserted into the groove 203 in a state rotated in any direction. Therefore, the probability that the light emitting device package 150 is assembled into the groove portion 203 is significantly increased, so that the assembly efficiency of the light emitting device package 150 is maximized and the assembly time is remarkably shortened, so that mass production of the display device 100 is possible. do.
  • the light emitting device package 150 includes a first layer 151 , a plurality of light emitting devices 150R, 150G, and 150B, a plurality of electrode pads 153R, 153G, 153B, 153C, and a second layer 155 . , a plurality of connection electrodes 157R, 157G, 157B, and 157C and a third layer 159 may be included.
  • the first layer 151 to the third layer 159 may be an insulating member.
  • the first layer 151 to the third layer 159 may be made of an organic material, an inorganic material, a resin material, or the like.
  • the first layer 151 includes components formed on the first layer 151 , that is, a plurality of light emitting devices 150R, 150G, and 150B, a plurality of electrode pads 153R, 153G, 153B, 153C, and the second It may be a support layer supporting the layer 155 , the plurality of connection electrodes 157R, 157G, 157B, and 157C, and the third layer 159 .
  • the first layer 151 may be an adhesive layer.
  • the first layer 151 may be formed of an adhesive.
  • the light emitting device package 150 may be transferred onto the donor substrate in an inverted state.
  • the third layer 159 of the light emitting device package 150 may be in contact with the surface of the donor substrate.
  • the light emitting device package 150 on the donor substrate may be transferred onto the display substrate 200 .
  • the first layer 151 of the light emitting device package 150 may be in contact with the surface of the display substrate 200 .
  • the display substrate 200 includes the groove portion 203
  • the first layer 151 of the light emitting device package 150 may contact the bottom surface of the groove portion 203 of the display substrate 200 . Since the first layer 151 of the light emitting device package 150 is made of an adhesive, the first layer 151 of the light emitting device package 150 is easily adhered to the bottom surface of the recess 203 of the display substrate 200 . can be
  • the first layer 151 will be described with reference to FIG. 17 , but a plurality of connection lines for connecting the plurality of signal lines VDD_R, VDD_G, VDD_B, and VSS and the plurality of electrode pads 153R, 153G, 153B, and 153C Contact holes 240 in which 210R, 210G, 210B, and 210C are disposed may be formed.
  • the first layer 151 may be made of a material that is easily etched locally.
  • the plurality of light emitting devices 150R, 150G, and 150B may be disposed on the first layer 151 .
  • the plurality of light emitting devices 150R, 150G, and 150B may be horizontally spaced apart from each other.
  • the light emitting devices 150R, 150G, and 150B may be horizontal light emitting devices provided with a first electrode and a second electrode on the side from which light is emitted, but may also be flip-chip type light emitting devices or vertical light emitting devices.
  • the horizontal light emitting device may have an inverted shape in that the first electrode and the second electrode are provided on the same side.
  • the first electrode may be disposed on the lower side and the second electrode may be disposed on the upper side.
  • the light emitting device package 150 may have a first region and a second region surrounding the first region.
  • the first region may be a central region
  • the second region may be an edge region, an outer region, or an edge region.
  • the plurality of light emitting devices 150R, 150G, and 150B may be disposed in the first region of the light emitting device package 150 .
  • Each of the plurality of light emitting devices 150R, 150G, and 150B includes at least one first semiconductor layer including a first dopant, an active layer, at least one second semiconductor layer including a second dopant, a first electrode, and a second electrode. may include The light emitting devices 150R, 150G, and 150B may include more components than this.
  • the first semiconductor layer, the active layer, and the second semiconductor layer may include an inorganic semiconductor material.
  • the first semiconductor layer, the active layer, and the second semiconductor layer may include a group II-IV compound or a group III-V compound.
  • the first semiconductor layer may be a p-type semiconductor layer
  • the second semiconductor layer may be an n-type semiconductor layer, but is not limited thereto.
  • the first dopant may be a p-type dopant
  • the second dopant may be an n-type dopant, but is not limited thereto.
  • the active layer may generate light by recombination of the first dopant of the first semiconductor layer and the second dopant of the second semiconductor layer.
  • the wavelength of the light may be determined according to the band gap of the compound semiconductor material constituting the active layer. As the band gap of the compound semiconductor material increases, light having a short wavelength may be generated, and as the band gap of the compound semiconductor material is small, light having a long wavelength may be generated.
  • the first electrode may be disposed on the first semiconductor layer, and the second electrode may be disposed on the second semiconductor layer.
  • the intensity of light generated in the active layer may be determined according to a current corresponding to the voltage applied to the first electrode and the second electrode.
  • each of the plurality of light emitting devices 150R, 150G, and 150B has a rectangular shape when viewed from above, and may have a circular shape, an oval shape, a star shape, a polygonal shape, or the like.
  • each of the plurality of light emitting devices 150R, 150G, and 150B is disposed to be spaced apart from each other in one direction, but the present invention is not limited thereto.
  • the plurality of light emitting devices may include the first light emitting device 150R, the second light emitting device 150G, and the third light emitting device 150B, but more light emitting devices may be further included.
  • a white light emitting device may be further included.
  • the plurality of electrode pads 153R, 153G, 153B, and 153C may surround the plurality of light emitting devices 150R, 150G, and 150B.
  • the plurality of electrode pads 153R, 153G, 153B, and 153C electrically connect the plurality of light emitting devices 150R, 150G, and 150B to the plurality of signal lines VDD_R, VDD_G, VDD_B, and VSS of the substrate 200 .
  • the plurality of electrode pads 153R, 153G, 153B, and 153C may be electrically connected to the plurality of light emitting devices 150R, 150G, and 150B through the plurality of connection electrodes 157R, 157G, 157B, and 157C.
  • the plurality of electrode pads 153R, 153G, 153B, and 153C may be electrically connected to the plurality of signal lines VDD_R, VDD_G, VDD_B, and VSS through the plurality of connection lines 210R, 210G, 210B, and 210C. .
  • light may be emitted from each of the plurality of light emitting devices 150R, 150G, and 150B by a current corresponding to a voltage applied through the plurality of electrode pads 153R, 153G, 153B, and 153C.
  • the plurality of electrode pads 153R, 153G, 153B, and 153C may be disposed in the second region, ie, an edge region, of the light emitting device package 150 .
  • the plurality of electrode pads 153R, 153G, 153B, and 153C surround the plurality of light emitting devices 150R, 150G, and 150B.
  • the plurality of electrode pads 153R, 153G, 153B, and 153C may be disposed along the circumference of all of the plurality of light emitting devices 150R, 150G, and 150B.
  • each of the plurality of electrode pads 153R, 153G, 153B, and 153C may have an annular shape.
  • each of the plurality of electrode pads 153R, 153G, 153B, and 153C may have a ring shape.
  • the plurality of electrode pads 153R, 153G, 153B, and 153C may be spaced apart enough not to receive electrical interference from each other.
  • the width W of the plurality of electrode pads 153R, 153G, 153B, and 153C may be greater than the separation distance L between the plurality of electrodes, but is not limited thereto.
  • the plurality of electrode pads 153R, 153G, 153B, and 153C may be disposed on the first layer 151 .
  • the plurality of electrode pads 153R, 153G, 153B, and 153C may be disposed on the same layer as the plurality of light emitting devices 150R, 150G, and 150B. That is, the plurality of light emitting devices 150R, 150G, and 150B and the plurality of electrode pads 153R, 153G, 153B, and 153C may be disposed on the first layer 151 .
  • the plurality of electrode pads may include a first electrode pad 153R, a second electrode pad 153G, a third electrode pad 153B, and a fourth electrode pad 153C.
  • the first electrode pad 153R is a red electrode pad
  • the second electrode pad 153G is a green electrode pad
  • the third electrode pad 153B is a blue electrode pad
  • the fourth electrode pad 153C is a common electrode pad. It may be an electrode pad.
  • the fourth electrode pad 153C may be disposed along the circumference of the plurality of light emitting devices 150R, 150G, and 150B.
  • the first electrode pad 153R may be disposed along the circumference of the fourth electrode pad 153C.
  • the second electrode pad 153G may be disposed along the circumference of the first electrode pad 153R.
  • the third electrode pad 153B may be disposed along the circumference of the second electrode pad 153G.
  • the diameter of the second electrode pad 153G may be greater than the diameter of the first electrode pad 153R
  • the diameter of the third electrode pad 153B may be greater than the diameter of the second electrode pad 153G.
  • the diameter may be an inner diameter or an outer diameter.
  • the width W of each of the plurality of electrode pads 153R, 153G, 153B, and 153C may be different from each other.
  • the width of the first electrode pad 153R may be greater than the width of the fourth electrode pad 153C.
  • a fourth electrode pad 153C, a first electrode pad 153R, a second electrode pad 153G, and a third electrode pad 153B are arranged in a radial direction from the center of the light emitting device package 150 in that order.
  • the electrode pads 153R, 153G, 153B, and 153C are arranged, the arrangement order can be changed.
  • the fourth electrode pad 153C is disposed on the outermost side of the light emitting device package 150 , and the remaining electrode pads, that is, the first electrode pad 153R, the second electrode pad 153G, and the third electrode pad 153B. ) may be disposed in the fourth electrode pad 153C.
  • the first electrode pad 153R is electrically connected to one side of the first light emitting device 150R, for example, a second electrode
  • the second electrode pad 153G is one side of the second light emitting device 150G, for example, a second electrode.
  • the third electrode pad 153B is electrically connected to one side of the third light emitting device 150B, for example, the second electrode
  • the fourth electrode pad 153C is the first light emitting device 150R and the second light emitting device 150G. ) and the third light emitting device 150B may be commonly connected.
  • a plurality of contact holes 221 to 226 and 231 to 235 may be formed in the second layer 155 .
  • the contact holes 221 to 226 and 231 to 235 may be formed by partially etching the second layer 155 .
  • the first contact hole 221 and the second contact hole 222 may be formed by vertically etching the second layer 155 corresponding to each of the first electrode and the second electrode of the first light emitting device 150R.
  • the third contact hole 223 and the fourth contact hole 224 may be formed by vertically etching the second layer 155 corresponding to each of the first electrode and the second electrode of the second light emitting device 150G.
  • the fifth contact hole 225 and the sixth contact hole 226 may be formed by vertically etching the second layer 155 corresponding to each of the first and second electrodes of the third light emitting device 150B.
  • the seventh contact hole 231 is formed by vertically etching the second layer 155 corresponding to one region of the first electrode pad 153R, and the second layer 155 corresponding to one region of the second electrode pad 153G is formed.
  • the second layer 155 is vertically etched to form an eighth contact hole 232
  • the second layer corresponding to one region of the third electrode pad 153B is vertically etched to form a ninth contact hole 233 .
  • at least one or more tenth contact holes 234 and 235 may be formed by vertically etching the second layer 155 corresponding to at least one region of the fourth electrode pad 153C.
  • a plurality of connection electrodes 157R, 157G, 157B, and 157C are disposed in the first to tenth contact holes 221 to 226 and 231 to 235, and are formed by the plurality of connection electrodes 157R, 157G, 157B, and 157C.
  • the plurality of light emitting devices 150R, 150G, and 150B may be electrically connected to the plurality of electrode pads 153R, 153G, 153B, and 153C.
  • the plurality of electrode pads 153R, 153G, 153B, and 153C may be vertically arranged in different layers. may be In this case, the plurality of electrode pads 153R, 153G, 153B, and 153C may or may not vertically overlap.
  • the plurality of electrode pads 153R, 153G, 153B, and 153C are vertically overlapped, the size of the light emitting device package 150 can be further reduced, so that the size of a unit pixel can be reduced to realize a further improved high resolution.
  • the second layer 155 may be disposed on the plurality of light emitting devices 150R, 150G, and 150B.
  • the second layer 155 may be a planarization layer having a uniform thickness.
  • the plurality of light emitting devices 150R, 150G, and 150B and the plurality of pad electrodes may be buried by the second layer 155 .
  • the thickness of each of the plurality of pad electrodes is smaller than the thickness of each of the plurality of light emitting devices 150R, 150G, and 150B
  • the thickness of each of the plurality of pad electrodes is smaller than the thickness of each of the plurality of light emitting devices 150R, 150G, and 150B, respectively.
  • the upper surface of the second layer 155 has a greater thickness from the upper surface of the first layer 151 among the plurality of electrode pads 153R, 153G, 153B, and 153C and the plurality of light emitting devices 150R, 150G, and 150B. It can be positioned higher than the top surface of the larger component.
  • a plurality of contact holes 221 to 226 and 231 to 235 may be formed in the second layer 155 .
  • the second layer 155 may be made of a material that is easily etched locally.
  • Heat may be generated in each of the plurality of light emitting devices 150R, 150G, and 150B.
  • the second layer 155 may be made of an excellent heat dissipation material capable of easily dissipating heat generated by each of the plurality of light emitting devices 150R, 150G, and 150B to the outside.
  • the plurality of light emitting devices 150R, 150G, and 150B and/or the plurality of electrode pads 153R, 153G, 153B, and 153C may be spaced apart from each other at a very narrow interval to be electrically shorted. Accordingly, the second layer 155 is formed between the plurality of light emitting devices 150R, 150G, and 150B, between the plurality of electrode pads 153R, 153G, 153B, and 153C, or between the plurality of light emitting devices 150R, 150G, and 150B, respectively.
  • it may be made of an excellent insulating material.
  • the second layer 155 may be made of a material that is easy to form a thickness.
  • connection electrodes 157R, 157G, 157B, and 157C may be disposed on the second layer.
  • the plurality of connection electrodes 157R, 157G, 157B, and 157C may be made of a transparent conductive material such as ITO or IZO.
  • the plurality of connection electrodes 157R, 157G, 157B, and 157C may be formed of a metal such as copper (Cu), aluminum (Al), gold (Au), or an alloy thereof.
  • the plurality of connection electrodes 157R, 157G, 157B, and 157C may be formed in the plurality of contact holes 221 to 226 and 231 to 235 formed in the second layer 155 .
  • Each of the plurality of connection electrodes 157R, 157G, 157B, and 157C may electrically connect each of the plurality of light emitting devices 150R, 150G, and 150B to each of the plurality of electrode pads 153R, 153G, 153B, and 153C.
  • each of the plurality of connection electrodes 157R, 157G, 157B, and 157C may vertically overlap at least one electrode pad among the plurality of electrode pads 153R, 153G, 153B, and 153C.
  • the first connection electrode 157R is electrically connected to the second electrode of the first light emitting device 150R through the first contact hole 221 , and the first electrode pad through the seventh contact hole 231 . may be electrically connected to (153R).
  • the second connection electrode 157G is electrically connected to the second electrode of the second light emitting device 150G through the third contact hole 223 , and the second electrode pad 153G through the eighth contact hole 232 . can be electrically connected to.
  • the third connection electrode 157B is electrically connected to the second electrode of the third light emitting device 150B through the fifth contact hole 225 , and the third electrode pad 153B through the ninth contact hole 233 . can be electrically connected to.
  • the fourth connection electrode 157C is connected to the first electrode and the second light emitting device of the first light emitting device 150R through the second contact hole 222 , the fourth contact hole 224 , and the sixth contact hole 226 , respectively.
  • the first electrode of 150G and the first electrode of the third light emitting device 150B are commonly connected, and are electrically connected to the fourth electrode pad 153C through at least one tenth contact hole 234 and 235 .
  • the third layer 159 may be disposed on the plurality of connection electrodes 157R, 157G, 157B, and 157C.
  • the third layer 159 protects the plurality of light emitting devices 150R, 150G, and 150B, the plurality of electrode pads 153R, 153G, 153B, and 153C, and the plurality of connection electrodes 157R, 157G, 157B, 157C, and the like. It may be a protective layer.
  • the protective layer prevents an electric short between the plurality of connection electrodes 157R, 157G, 157B, and 157C by external foreign substances, and the plurality of light emitting devices 150R, 150G, and 150B are affected by moisture or Corrosion of the electrode pads 153R, 153G, 153B, and 153C and the plurality of connection electrodes 157R, 157G, 157B, and 157C may be prevented.
  • 17 is a cross-sectional view illustrating a display device according to an embodiment.
  • the display apparatus 100 may include a substrate 200 , a light emitting device package 150 , and a plurality of signal lines VDD_R, VDD_G, VDD_B, and VSS.
  • the substrate 200 may be a support member for supporting the light emitting device package 150 or the plurality of signal lines VDD_R, VDD_G, VDD_B, and VSS.
  • the substrate 200 may be a protection member for protecting the light emitting device package 150 or the plurality of signal lines VDD_R, VDD_G, VDD_B, and VSS.
  • the substrate 200 may be an emission member for dissipating heat generated in the light emitting device package 150 to the outside.
  • the substrate 200 may be a cut-out member to prevent an electrical short between the light emitting device package 150 or the plurality of signal lines VDD_R, VDD_G, VDD_B, and VSS.
  • the substrate 200 may have rigid, flexible, bendable, rollable, or stretchable characteristics, but is not limited thereto.
  • the substrate 200 may include a plurality of grooves 203 . These grooves 203 may be arranged in a matrix form.
  • the groove portion 203 may be formed by the insulating member 206 .
  • the grooves 203 arranged in a matrix may be formed by performing local etching on a plurality of regions of the insulating member 206 .
  • the drawing shows that the insulating member 206 is completely removed from the upper surface to the lower surface to form the groove portion 203 in which the upper surface of the substrate 200 is partially exposed, the upper surface of the substrate 200 may not be exposed. . That is, the groove portion 203 may be formed in a state in which a predetermined portion of the lower side of the insulating member 206 is left by etching from the upper surface to the lower surface of the insulating member 206 . When the groove portion 203 in which the upper surface of the substrate 200 is exposed is formed, the bottom surface of the groove portion 203 may be the exposed upper surface of the substrate 200 .
  • the depth of the groove portion 203 may be equal to or smaller than the thickness of the light emitting device package 150 . Accordingly, when the light emitting device package 150 is inserted into the groove portion 203 , the upper surface of the light emitting device package 150 may be positioned at the same position as the upper surface of the groove portion 203 or positioned higher.
  • the light emitting device package 150 needs to be fixed or maintained in the groove portion 203 . If the light emitting device package 150 is not fixed to the groove portion 203 , the light emitting device package 150 is separated from the groove portion 203 and there is no light emitting device package 150 in the corresponding groove portion 203 , resulting in poor light emission. can be caused
  • the first wiring line 201 and the second wiring line 202 may be disposed on the substrate 200 so that the light emitting device package 150 is fixed or maintained in the groove portion 203 .
  • the first wiring line 201 and the second wiring line 202 may be disposed to be spaced apart from each other.
  • the separation distance between the first wiring line 201 and the second endorsement line may be greater than the width of the groove portion 203 .
  • the separation distance between the first wiring line 201 and the second wiring line 202 may be greater than the width of the light emitting device package 150 inserted into the groove portion 203 .
  • the light emitting device package 150 inserted into the groove portion 203 may be disposed between the first wiring line 201 and the second wiring line 202 .
  • a dielectrophoretic force is generated between the first wiring line 201 and the second wiring line 202 by the voltage applied to the first wiring line 201 and the second wiring line 202 , and the groove portion 203 is formed. ), the light emitting device package 150 may be fixed or held in the groove portion 203 by a dielectrophoretic force.
  • the light emitting device package 150 may be inserted into the groove portion 203 .
  • the light emitting device packages 150 injected into the fluid are directed in the same direction as the assembly device 1100 . can be moved to That is, the light emitting device packages 150 may be moved toward the assembling device 1100 by an attractive force acting on the light emitting device package 150 by the assembling device 1100 .
  • a magnetic layer may be provided in the light emitting device package 150 so that an attractive force acts on the light emitting device package 150 .
  • the magnetic layer is magnetized by the assembling device 1100 and an attractive force acts on the assembling device, and may be, for example, nickel (Ni), but is not limited thereto.
  • the magnetic layer may be provided on at least one of the plurality of light emitting devices 150R, 150G, and 150B of the light emitting device package 150 .
  • each of the light emitting devices 150R, 150G, and 150B includes a first semiconductor layer, an active layer, and a second semiconductor layer
  • the magnetic layer may be disposed below the first semiconductor layer and/or on the second semiconductor layer.
  • the magnetic layer is disposed between the first electrode and the first semiconductor layer and/or between the second semiconductor layer and the second electrode. can be placed between them.
  • the first electrode or the second electrode is formed of a plurality of metal layers, at least one metal layer among the plurality of metal layers may be a magnetic layer.
  • the light emitting device package 150 shown in FIG. 13 may be inserted into the groove 203 in an inverted state. That is, the light emitting device package 150 shown in FIG. 13 may be inserted into the groove 203 while being rotated by 180 degrees.
  • the substrate 200 shown in FIG. 17 may be positioned above the chamber 1300 shown in FIG. 5 .
  • the groove portion 203 of the substrate 200 may be positioned to face the inside of the chamber.
  • a plurality of light emitting device packages 150 may be dropped into the fluid in the chamber.
  • the assembly apparatus 1100 may be positioned on the substrate 200 .
  • a magnetic layer may be disposed between the second semiconductor layer and the second electrode and/or on the second electrode so that the light emitting device package 150 is inserted into the groove portion 203 in an inverted state.
  • the light emitting device packages 150 positioned under the substrate 200 may be moved toward the assembly apparatus 1100 . That is, when the region in which the second electrode of the light emitting device package 150 is positioned moves along the assembly apparatus 1100 and meets the groove 203 , it may be inserted into the groove 203 . Accordingly, the region in which the second electrode of the light emitting device package 150 is positioned may be disposed to face the bottom surface of the groove portion 203 .
  • one surface of the third layer 159 of the light emitting device package 150 is in contact with the bottom surface of the groove portion 203 , and is disposed on the side surface of the light emitting device package 150 to face the inner surface of the groove portion 203 . and one surface of the first layer 151 of the light emitting device package 150 may be positioned at the same level as the surface of the groove portion 203 or positioned higher.
  • the side surface of the light emitting device package 150 may be disposed to be spaced apart from the inner surface of the groove portion 203 , but the present invention is not limited thereto.
  • the side surface of the light emitting device package 150 may contact the inner surface of the groove portion 203 .
  • the side surface of the light emitting device package 150 may be spaced apart from the inner surface of the groove portion 203 .
  • the plurality of electrode pads 153R, 153G, 153B, and 153C of the package 150 may be electrically connected.
  • the plurality of connection lines 210R, 210G, 210B, and 210C may be formed of a transparent conductive material such as ITO or IZO.
  • the plurality of connection lines 210R, 210G, 210B, and 210C may be formed of a metal such as copper (Cu), aluminum (Al), gold (Au), or an alloy thereof.
  • the plurality of connection lines 210R, 210G, 210B, and 210C may be disposed on the first layer 151 .
  • the first layer 151 of the light emitting device package 150 may be etched locally to form a plurality of contact holes 240 .
  • a plurality of connection lines 210R, 210G, 210B, and 210C may be formed in the plurality of contact holes 240 .
  • the plurality of electrode pads 153R, 153G, 153B, and 153C are connected to the plurality of signal lines VDD_R, VDD_G, VDD_B, and VSS through the plurality of connection lines 210R, 210G, 210B, and 210C formed in the contact holes 240 .
  • the first electrode pad 153R may be connected to the first signal line VDD_R through the first connection line 210R formed in the first contact hole 240 .
  • the second electrode pad 153G may be connected to the second signal line VDD_G through a second connection line 210G formed in a second contact hole (not shown).
  • the third electrode pad 153B is connected to the third signal line VDD_B through a third connection line 210B formed in a third contact hole (not shown), and the fourth electrode pad 153C is connected to the fourth contact hole. It may be connected to the fourth signal line VSS through the fourth connection line 210C (not shown).
  • the plurality of connection lines 210R, 210G, 210B, and 210C includes the plurality of signal lines VDD_R, VDD_G, VDD_B, and VSS of the substrate 200 and the plurality of electrode pads 153R, 153G, and 153B of the light emitting device package 150 .
  • 153C may be disposed on the substrate 200 and the light emitting device package 150 so as to be the shortest path between them.
  • connection lines 210R, 210G, 210B, and 210C are formed on the third layer 159 of the light emitting device package 150 , the plurality of connection lines 210R, 210G, 210B, and 210C are connected to the third An electrical short may occur with the plurality of connection lines 210R, 210G, 210B, and 210C already formed in the layer 159 and the second layer 155 .
  • the third layer 159 of the light emitting device package 150 in which the plurality of connection electrodes 157R, 157G, 157B, and 157C is disposed faces the bottom surface of the groove portion 203 .
  • the plurality of connection lines 210R, 210G, 210B, and 210C are not electrically shorted with the plurality of connection electrodes 157R, 157G, 157B, and 157C formed on the second layer 155, so that the electrical Connection failure can be prevented.
  • the inner surface of the groove portion 203 may have a lower side and an upper side.
  • the lower side may be in contact with the floor surface.
  • the shape of the bottom surface may be the same as that of the groove part 203 .
  • the shape of the bottom surface may be circular, but is not limited thereto.
  • the area between the lower side and the upper side may have a vertical surface having the same size as the size of the lower side and the same size of the upper side. That is, the vertical surface may be a surface perpendicular to the bottom surface.
  • the outer surface of the light emitting device package may also have a vertical surface perpendicular to the rear surface of the light emitting device package 150 .
  • the area between the lower side and the upper side may have an inclined surface having an upper size larger than that of the lower side.
  • the size of the groove portion 203 may gradually increase from the lower side to the upper side.
  • the outer surface of the light emitting device package 150 may also have an inclined surface inclined with respect to the rear surface of the light emitting device package 150 .
  • an outer surface of each of the first layer 151 , the second layer 155 , and the third layer 159 may have an inclined surface.
  • the size of the third layer 159 in contact with the bottom surface of the groove portion 203 is the smallest
  • the size of the second layer 155 is larger than the size of the third layer 159
  • the size of the first layer 151 is the size of the third layer 159 in contact with the bottom surface of the groove portion 203 .
  • the size of may be larger than the size of the second layer 155 . Accordingly, as the inner surface of the groove portion 203 has an inclined surface that increases from the lower side to the upper side, the light emitting device package 150 may be more easily assembled into the groove portion 203 .
  • the plurality of light emitting devices 150R, 150G, and 150B and/or the plurality of connection electrodes 157R of the light emitting device package 150 disposed in each of the plurality of grooves 203 of the display device 100 according to the embodiment. , 157G, 157B) may have different placement positions.
  • the plurality of light emitting devices 150R, 150G, and 150B and the plurality of connection electrodes 157R, 157G, and 157B shown in FIG. 12 may be disposed in the first groove portion 203 of the display apparatus 100 . That is, the plurality of light emitting devices 150R, 150G, and 150B may be disposed to be elongated in the vertical direction, and the plurality of connection electrodes 157R, 157G, and 157B may be disposed in an upper region of the light emitting device package 150 . .
  • a plurality of light emitting devices 150R, 150G, and 150B are elongated in the left and right directions in the second groove 203 of the display device 100, and a plurality of connection electrodes ( 157R, 157G, 157B) may be disposed.
  • the arrangement positions of (157R, 157G, 157B) may be the same.
  • the embodiment may be applied to a display field for displaying images or information.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Led Device Packages (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

발광 소자 패키지는 제1층과, 제1층 상에 복수의 발광 소자와, 복수의 발광 소자를 둘러싸는 복수의 전극 패드와, 복수의 발광 소자 상에 제2층과, 제2층 상에 배치되어 복수의 발광소자와 복수의 전극 패드 사이를 연결하는 복수의 연결 전극과, 복수의 연결 전극 상에 제3층을 포함한다.

Description

발광 소자 패키지 및 디스플레이 장치
실시예는 발광 소자 패키지 및 디스플레이 장치에 관한 것이다.
디스플레이 장치는 발광 다이오드(Light Emitting Diode)와 같은 자발광 소자를 화소의 광원으로 이용하여 고화 질의 영상을 표시한다. 발광 다이오드는 열악한 환경 조건에서도 우수한 내구성을 나타내며, 장수명 및 고휘도가 가능하여 차세대 디스플레이 장치의 광원으로 각광받고 있다.
최근, 신뢰성이 높은 무기 결정 구조의 재료를 이용하여 초소형의 발광 다이오드를 제조하고, 이를 디스플레이 장치의 패널(이하, "디스플레이 패널"이라 함)에 배치하여 차세대 화소 광원으로 이용하기 위한 연구가 진행되고 있다.
고해상도를 구현하기 위해서 점차 화소의 사이즈가 작아지고 있고, 이와 같이 작아진 사이즈의 화소에 수많은 발광 소자가 정렬되어야 하므로, 마이크로 또는 나노 스케일 정도로 작은 초소형의 발광 다이오드의 제조에 대한 연구가 활발하게 이루어지고 있다.
통상 디스플레이 패널은 수백만개의 화소를 포함한다. 따라서, 사이즈가 작은 수백만개의 화소 각각에 발광 소자들을 정렬하는 것이 매우 어렵기 때문에, 최근 디스플레이 패널에 발광 소자들을 정렬하는 방안에 대한 다양한 연구가 활발하게 진행되고 있다.
발광 소자의 사이즈가 작아짐에 따라, 이들 발광 소자를 기판 상에 전사하는 것이 매우 중요한 해결 과제로 대두되고 있다. 최근 개발되고 있는 전사기술에는 픽앤-플레이스 공법(pick and place process), 레이저 리프트 오프법(Laser Lift-off method) 또는 자가 조립 방식(self-assembly method) 등이 있다. 특히, 자성체를 이용하여 발광 소자를 기판 상에 전사하는 자가 조립 방식이 최근 각광받고 있다.
통상 자가 조립 방식에서는 컬러 발광 소자별로 조립이 수행된다. 즉, 적색 발광 소자가 투하되어 조립이 수행된 후, 조립되지 않은 적색 발광 소자들이 회수된다. 이어서, 녹색 발광 소자가 투하되어 조립이 수행된 후, 조립되지 않은 녹색 발광 소자들이 회수된다. 이어서, 청색 발광 소자가 투하되어 조립이 수행된 후, 조립되지 않은 청색 발광 소자가 회수된다.
이러한 자가 조립 방식에서는 적색 발광 소자, 녹색 발광 소자 및 청색 발광 소자 별로 투하 공정, 조립 공정 및 회수 공정이 진행되므로, 공정 시간이 매우 오래 걸린다. 아울러, 이전 공정에서 회수되지 않은 발광 소자가 다른 발광 소자와 함께 조립되는 경우, 특정 컬러 영역에 다른 컬러의 광을 발광하는 발광 소자가 조립되어 풀 컬러가 구현될 수 없다.
공정 시간을 단축하기 위해 적색 발광 소자, 녹색 발광 소자 및 청색 컬러 발광 소자가 동시에 투하되어 조립되는 자가 조립 방식이 제안되었다. 이러한 자가 조립 방식을 구현하기 위해서는 적색 발광 소자, 녹색 발광 소자 및 청색 발광 소자 각각의 모양과 사이즈가 상이하다. 적색 발광 소자, 녹색 발광 소자 및 청색 발광 소자 각각의 모양과 사이즈가 상이하므로, 적색 발광 소자, 녹색 발광 소자 및 청색 발광 소자 각각의 광량이 서로 상이하여 색 재현율(color gamut)이 저하되는 문제점이 있었다.
실시예는 전술한 문제 및 다른 문제를 해결하는 것을 목적으로 한다.
실시예의 다른 목적은 조립 자유도를 극대화한 발광 소자 패키지 및 디스플레이 장치를 제공한다.
실시예의 또 다른 목적은 조립 효율을 극대화한 발광 소자 패키지 및 디스플레이 장치를 제공한다.
실시예의 또 다른 목적은 발광 소자와 기판의 신호 라인 간의 전기적 연결 자유도를 극대화한 발광 소자 패키지 및 디스플레이 장치를 제공한다.
실시예의 또 다른 목적은 생산성을 향상시킬 수 있는 발광 소자 패키지 및 디스플레이 장치를 제공한다.
상기 또는 다른 목적을 달성하기 위해 실시예의 일 측면에 따르면, 발광 소자 패키지는, 제1층; 상기 제1층 상에 복수의 발광 소자; 상기 복수의 발광 소자를 둘러싸는 복수의 전극 패드; 상기 복수의 발광 소자 상에 제2층; 상기 제2층 상에 배치되어 상기 복수의 발광소자와 상기 복수의 전극 패드 사이를 연결하는 복수의 연결 전극; 및 상기 복수의 연결 전극 상에 제3층을 포함한다.
실시예의 다른 측면에 따르면, 디스플레이 장치는, 복수의 홈부를 포함하는 기판; 상기 홈부 각각에 배치되는 발광 소자 패키지; 상기 복수의 홈부 각각에 인접하여 배치되는 복수의 신호 라인; 및 상기 복수의 신호 라인과 상기 복수의 패키지를 연결하는 복수의 연결 라인을 포함하고, 상기 발광 소자 패키지는, 제1층; 상기 제1층 상에 복수의 발광 소자; 및 상기 복수의 발광 소자를 둘러싸는 복수의 전극 패드를 포함한다.
실시예에 따른 발광 소자 패키지 및 디스플레이 장치의 효과에 대해 설명하면 다음과 같다.
실시예들 중 적어도 하나에 의하면, 발광 소자 패키지의 외측면을 원형으로 형성하고, 기판의 홈부가 발광 소자 패키지의 형상에 대응하도록 형성됨으로써, 발광 소자 패키지가 용이하게 기판의 홈부에 삽입될 수 있다. 도 6, 도 12 내지 도 17에 도시한 바와 같이, 발광 소자 패키지(150)의 외측면을 원형으로 형성하고 기판(200)의 홈부(203) 또한 발광 소자 패키지(150)의 형상에 대응하도록 형성할 수 있다. 이러한 경우, 발광 소자 패키지(150)가 유체가 투하된 후 자석이 이동되면, 자석에 의해 발광 소자 패키지(150)가 기판(200) 상에 이동되다가 해당 홈부(203)에 조립될 수 있다. 자석에 의해 발광 소자 패키지(150)가 이동되는 경우, 발광 소자 패키지(150)는 홈부(203)의 정위치 기준으로 서로 상이한 방향으로 회전된 상태로 이동될 수 있다. 그럼에도 불구하고, 발광 소자 패키지(150)의 외측면을 원형으로 형성하고 기판(200)의 홈부(203) 또한 발광 소자 패키지(150)의 형상에 대응하도록 형성됨으로써, 발광 소자 패키지(150)가 360도 어떠한 방향으로 회전된 상태에서도 홈부(203)에 삽입될 수 있다. 따라서, 발광 소자 패키지(150)가 홈부(203)에 조립될 확률이 현저히 증가되어 발광 소자 패키지(150)의 조립 효율성이 극대화되고 조립 시간이 획기적으로 단축되어 디스플레이 장치(100)의 대량 생산이 가능하다.
실시예들 중 적어도 하나에 의하면, 제1층, 제2층 및 제3층으로 이루어진 발광 소자 패키지에서, 제3층을 통해 제2층 상에 배치된 복수의 발광 소자가 제3층 상에 배치된 복수의 전극 패드에 연결되는 경우, 기판의 홈부에 발광 소자 패키지가 뒤집혀 제3층이 홈부의 바닥면에 접하도록 배치됨으로써, 상측에 위치된 제1층을 통해 복수의 전극 패드가 복수의 신호 라인에 연결될 수 있다. 기판의 홈부에 발광 소자 패키지가 뒤집히지 않은 채로 삽입되는 경우, 발광 소자 패키지의 제1층이 홈부의 바닥면에 접하도록 배치되고, 제3층을 통해 복수의 전극 패드가 복수의 신호 라인에 연결된다. 이러한 경우, 제3 층에 복수의 전극 패드와 복수의 신호 라인을 연결하기 위한 복수의 연결 라인뿐만 아니라 복수의 발광 소자와 복수의 전극 패드를 연결하기 위한 복수의 연결 전극이 형성되므로, 복수의 연결 라인과 복수의 연결 전극 사이의 전기적인 쇼트가 발생될 수 있다. 따라서, 도 17에 도시한 바와 같이, 복수의 연결 전극(157R, 157G, 157B, 157C)이 배치된 발광 소자 패키지(150)의 제3층(159)이 홈부(203)의 바닥면을 향하도록 유도하여 제3층(159)이 홈부(203)의 바닥면에 접하도록 하고, 제3층(159)의 반대편에 위치된 제1층(151)에 복수의 연결 라인(210R, 210G, 210B, 210C)을 형성함으로써, 복수의 연결 라인(210R, 210G, 210B, 210C)이 제2층(155)에 형성된 복수의 연결 전극(157R, 157G, 157B, 157C)과 전기적으로 쇼트되지 않게 되어 전기적인 연결 불량을 방지할 수 있다.
실시예들 중 적어도 하나에 의하면, 도 12에 도시한 바와 같이 발광 소자 패키지(150)에 환형을 갖는 전극 패드(153R, 153G, 153B, 153C)를 형성하여, 발광 소자 패키지(150)가 디스플레이 장치(200)의 기판(200)의 홈부(203)에서 틀어져 정위치를 벗어나더라도 기판(200)의 신호 라인이 자유롭게 발광 소자 패키지(150)의 전극 패드(153R, 153G, 153B, 153C)에 연결 가능하므로, 발광 소자 패키지(150)와 디스플레이 장치(200)의 기판(200) 간의 전기적 연결성을 향상시킬 수 있다는 장점이 있다.
실시예들 중 적어도 하나에 의하면, 복수의 발광 소자를 포함하는 발광 소자 패키지 단위로 자가 조립이 수행됨으로써, 종래에 복수의 발광 소자 각각을 개별적으로 자가 조립할 때 발생되는 문제점, 즉 공정 시간이 오래 걸리는 점, 미처 회수되지 않은 발광 소자로 인한 불량, 복수의 발광 소자 각각의 사이즈가 다름으로 해서 발생되는 색 재현율 저하 문제를 해소할 수 있다.
실시예의 적용 가능성의 추가적인 범위는 이하의 상세한 설명으로부터 명백해질 것이다. 그러나 실시예의 사상 및 범위 내에서 다양한 변경 및 수정은 당업자에게 명확하게 이해될 수 있으므로, 상세한 설명 및 바람직한 실시예와 같은 특정 실시예는 단지 예시로 주어진 것으로 이해되어야 한다.
도 1은 실시예에 따른 디스플레이 장치가 배치된 주택의 거실을 도시한다.
도 2는 실시예에 따른 디스플레이 장치를 개략적으로 보여주는 블록도이다.
도 3은 도 2의 화소의 일 예를 보여주는 회로도이다.
도 4는 도 2의 디스플레이 패널을 개략적으로 보여주는 단면도이다.
도 5는 실시예에 따른 발광 소자 패키지가 자가 조립 방식에 의해 기판에 조립되는 예를 나타내는 도면이다.
도 6은 도 1의 A1 영역을 도시한 확대도이다.
도 7은 도 6의 X-Y를 따라 절단한 단면도이다.
도 8은 실시예에 따른 발광 소자 패키지의 제1 예시도이다.
도 9는 실시예에 따른 발광 소자 패키지의 제2 예시도이다.
도 10은 실시예에 따른 발광 소자 패키지의 제3 예시도이다.
도 11은 실시예에 따른 발광 소자 패키지의 제4 예시도이다.
도 12는 실시예에 따른 발광 소자 패키지를 도시한 평면도이다.
도 13은 도 12의 A-B 라인을 따라 절단한 단면도이다.
도 14는 도 12의 C-D 라인을 따라 절단한 단면도이다.
도 15는 도 12의 E-F 라인을 따라 절단한 단면도이다.
도 16은 도 12의 G-H 라인을 따라 절단한 단면도이다.
도 17은 실시예에 따른 디스플레이 장치를 도시한 단면도이다.
이하, 첨부된 도면을 참조하여 본 명세서에 개시된 실시예를 상세히 설명하되, 도면 부호에 관계없이 동일하거나 유사한 구성요소는 동일한 참조 번호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다. 이하의 설명에서 사용되는 구성요소에 대한 접미사 '모듈' 및 '부'는 명세서 작성의 용이함이 고려되어 부여되거나 혼용되는 것으로서, 그 자체로 서로 구별되는 의미 또는 역할을 갖는 것은 아니다. 또한, 첨부된 도면은 본 명세서에 개시된 실시예를 쉽게 이해할 수 있도록 하기 위한 것이며, 첨부된 도면에 의해 본 명세서에 개시된 기술적 사상이 제한되는 것은 아니다. 또한, 층, 영역 또는 기판과 같은 요소가 다른 구성요소 '상(on)'에 존재하는 것으로 언급될 때, 이것은 직접적으로 다른 요소 상에 존재하거나 또는 그 사이에 다른 중간 요소가 존재할 수도 있는 것을 포함한다.
본 명세서에서 설명되는 디스플레이 장치에는 휴대폰, 스마트 폰(smart phone), 노트북 컴퓨터(laptop computer), 디지털방송용 단말기, PDA(personal digital assistants), PMP(portable multimedia player), 네비게이션, 슬레이트(Slate) PC, 태블릿(Tablet) PC, 울트라 북(Ultra-Book), 디지털 TV, 데스크탑 컴퓨터 등이 포함될 수 있다. 그러나, 본 명세서에 기재된 실시예에 따른 구성은 추후 개발되는 새로운 제품형태이라도, 디스플레이가 가능한 장치에도 적용될 수 있다.
이하 실시예에 따른 발광 소자 패키지 및 이를 포함하는 디스플레이 장치에 대해 설명한다.
도 1은 실시예에 따른 디스플레이 장치가 배치된 주택의 거실을 도시한다.
실시예의 디스플레이 장치(100)는 세탁기(101), 로봇 청소기(102), 공기 청정기(103) 등의 각종 전자 제품의 상태를 표시할 수 있고, 각 전자 제품들과 IOT 기반으로 통신할 수 있으며 사용자의 설정 데이터에 기초하여 각 전자 제품들을 제어할 수도 있다.
실시예에 따른 디스플레이 장치(100)는 얇고 유연한 기판 위에 제작되는 플렉서블 디스플레이(flexible display)를 포함할 수 있다. 플렉서블 디스플레이는 기존의 평판 디스플레이의 특성을 유지하면서, 종이와 같이 휘어지거나 말릴 수 있다.
플렉서블 디스플레이에서 시각정보는 매트릭스 형태로 배열되는 단위 화소(unit pixel)의 발광이 독자적으로 제어됨에 의하여 구현될 수 있다. 단위 화소는 풀 컬러를 구현하기 위한 최소 단위를 의미한다.
플렉서블 디스플레이의 단위 화소는 복수의 발광 소자를 포함한 발광 소자 패키지를 포함할 수 있다. 즉, 단위 화소당 적어도 하나의 발광 소자 패키지가 구비될 수 있다. 예컨대, 단위 화소가 제1 내지 제3 서브 화소로 정의될 수 있다. 예컨대, 발광 소자 패키지는 제1 발광 소자, 제2 발광 소자 및 제3 발광 소자를 포함할 수 있다. 이러한 경우, 제1 서브 화소로서 제1 발광 소자에서 제1 광이 발광되고, 제2 서브 화소로서 제2 발광 소자에서 제2 광이 발광되며, 제3 서브 화소로서 제3 발광 소자에서 제3 광이 발광될 수 있다. 예컨대, 제1 발광 소자는 적색 발광 소자이고, 제2 발광 소자는 녹색 발광 소자이며, 제3 발광 소자는 청색 발광 소자일 수 있지만, 이에 대해서는 한정하지 않는다. 예컨대, 발광 소자 패키지에 화이트 발광 소자로서 제4 발광 소자가 더 포함될 수도 있다.
실시예에서 발광 소자는 Micro-LED일 수 있으나 이에 한정되는 것은 아니다.
[디스플레이 장치의 회로]
도 2는 실시예에 따른 디스플레이 장치를 개략적으로 보여주는 블록도이고, 도 3은 도 2의 화소의 일 예를 보여주는 회로도이다.
도 2 및 도 3을 참조하면, 실시예에 따른 디스플레이 장치(100)는 디스플레이 패널(10), 구동 회로(20), 스캔 구동부(30) 및 전원 공급 회로(50)를 포함할 수 있다.
실시예의 디스플레이 장치(100)는 액티브 매트릭스(AM, Active Matrix)방식 또는 패시브 매트릭스(PM, Passive Matrix) 방식으로 발광 소자 패키지를 구동할 수 있다.
구동 회로(20)는 데이터 구동부(21)와 타이밍 제어부(22)를 포함할 수 있다.
디스플레이 패널(10)은 평면 상 직사각형 형태로 이루어질 수 있다. 디스플레이 패널(10)의 평면 형태는 직사각형에 한정되지 않고, 다른 다각형, 원형 또는 타원형으로 형성될 수 있다. 디스플레이 패널(10)의 적어도 일 측은 소정의 곡률로 구부러지도록 형성될 수 있다.
디스플레이 패널(10)은 표시 영역(DA)과 표시 영역(DA)의 주변에 배치된 비표시 영역(NDA)으로 구분될 수 있다. 표시 영역(DA)은 화소(PX)들이 형성되어 화상을 표시하는 영역이다. 디스플레이 패널(10)은 데이터 라인들(D1~Dm, m은 2 이상의 정수), 데이터 라인들(D1~Dm)과 교차되는 스캔 라인들(S1~Sn, n은 2 이상의 정수), 고전위 전압이 공급되는 고전위 전압 라인(VDD), 저전위 전압이 공급되는 저전위 전압 라인(VSS) 및 데이터 라인들(D1~Dm)과 스캔 라인들(S1~Sn)에 접속된 화소(PX)들을 포함할 수 있다.
화소(PX)에는 복수의 발광 소자를 포함하는 발광 소자 패키지가 구비될 수 있다.
화소(PX) 각각은 데이터 라인들(D1~Dm) 중 3개, 스캔 라인들(S1~Sn) 중 3개 및 고전위 전압 라인(VDD)에 접속될 수 있다.
도 3은 화소(PX)에 구비된 발광 소자 패키지의 복수의 발광 소자 중 하나의 발광 소자와 관련된 회로를 도시한다.
도 3에 도시한 바와 같이, 복수의 발광 소자 중 하나의 발광 소자(LD)에 전류를 공급하기 위한 복수의 트랜지스터들과 적어도 하나의 커패시터를 포함할 수 있다. 예컨대, 도 3에 도시된 발광 소자(LD)는 적색 발광 소자일 수 있다.
발광 소자 패키지의 적색 발광 소자를 제외한 나머지 발광 소자들도 도 3과 유사한 회로로 구성될 수 있다.
발광 소자 패키지의 발광 소자(LD)들 각각은 제1 전극, 무기 반도체 및 제2 전극을 포함하는 무기 발광 다이오드일 수 있다. 여기서, 제1 전극은 애노드 전극, 제2 전극은 캐소드 전극일 수 있다.
복수의 트랜지스터들은 도 3과 같이 발광 소자(LD)들에 전류를 공급하는 구동 트랜지스터(DT), 구동 트랜지스터(DT)의 게이트 전극에 데이터 전압을 공급하는 스캔 트랜지스터(ST)를 포함할 수 있다. 구동 트랜지스터(DT)는 스캔 트랜지스터(ST)의 소스 전극에 접속되는 게이트 전극, 고전위 전압이 인가되는 고전위 전압 라인(VDD)에 접속되는 소스 전극 및 발광 소자(LD)들의 제1 전극들에 접속되는 드레인 전극을 포함할 수 있다. 스캔 트랜지스터(ST)는 스캔 라인(Sk, k는 1≤k≤n을 만족하는 정수)에 접속되는 게이트 전극, 구동 트랜지스터(DT)의 게이트 전극에 접속되는 소스 전극 및 데이터 라인(Dj, j는 1≤j≤m을 만족하는 정수)에 접속되는 드레인 전극을 포함할 수 있다.
커패시터(Cst)는 구동 트랜지스터(DT)의 게이트 전극과 소스 전극 사이에 형성된다. 스토리지 커패시터(Cst)는 구동 트랜지스터(DT)의 게이트 전압과 소스 전압의 차전압을 저장한다.
구동 트랜지스터(DT)와 스위칭 트랜지스터(ST)는 박막 트랜지스터(thin film transistor)로 형성될 수 있다. 또한, 도 3에서는 구동 트랜지스터(DT)와 스위칭 트랜지스터(ST)가 P 타입 MOSFET(Metal Oxide Semiconductor Field Effect Transistor)으로 형성된 것을 중심으로 설명하였으나, 본 발명은 이에 한정되지 않는다. 구동 트랜지스터(DT)와 스위칭 트랜지스터(ST)는 N 타입 MOSFET으로 형성될 수도 있다. 이 경우, 구동 트랜지스터(DT)와 스위칭 트랜지스터(ST)들 각각의 소스 전극과 드레인 전극의 위치는 변경될 수 있다.
또한, 도 3에서는 발광 소자 패키지의 복수의 발광 소자 중 하나의 발광 소자(LD)를 구동하기 위해 하나의 구동 트랜지스터(DT), 하나의 스캔 트랜지스터(ST) 및 하나의 커패시터(Cst)를 갖는 2T1C (2 Transistor - 1 capacitor)를 포함하는 것을 예시하였으나, 본 발명은 이에 한정되지 않는다. 해당 발광 소자(LD)를 구동하기 위해 복수의 스캔 트랜지스터(ST)들과 복수의 커패시터(Cst)들이 포함될 수도 있다.
구동 회로(20)는 디스플레이 패널(10)을 구동하기 위한 신호들과 전압들을 출력한다. 이를 위해, 구동 회로(20)는 데이터 구동부(21)와 타이밍 제어부(22)를 포함할 수 있다.
데이터 구동부(21)는 타이밍 제어부(22)로부터 디지털 비디오 데이터(DATA)와 소스 제어 신호(DCS)를 입력 받는다. 데이터 구동부(21)는 소스 제어 신호(DCS)에 따라 디지털 비디오 데이터(DATA)를 아날로그 데이터 전압들로 변환하여 디스플레이 패널(10)의 데이터 라인들(D1~Dm)에 공급한다.
타이밍 제어부(22)는 호스트 시스템으로부터 디지털 비디오 데이터(DATA)와 타이밍 신호들을 입력받는다. 타이밍 신호들은 수직동기신호(vertical sync signal), 수평동기신호(horizontal sync signal), 데이터 인에이블 신호(data enable signal) 및 도트 클럭(dot clock)을 포함할 수 있다. 호스트 시스템은 스마트폰 또는 태블릿 PC의 어플리케이션 프로세서, 모니터 또는 TV의 시스템 온 칩 등일 수 있다.
타이밍 제어부(22)는 데이터 구동부(21)와 스캔 구동부(30)의 동작 타이밍을 제어하기 위한 제어신호들을 생성한다. 제어신호들은 데이터 구동부(21)의 동작 타이밍을 제어하기 위한 소스 제어 신호(DCS)와 스캔 구동부(30)의 동작 타이밍을 제어하기 위한 스캔 제어 신호(SCS)를 포함할 수 있다.
구동 회로(20)는 디스플레이 패널(10)의 일 측에 마련된 비표시 영역(NDA)에서 배치될 수 있다. 구동 회로(20)는 집적회로(integrated circuit, IC)로 형성되어 COG(chip on glass) 방식, COP(chip on plastic) 방식, 또는 초음파 접합 방식으로 디스플레이 패널(10) 상에 장착될 수 있으나, 본 발명은 이에 한정되지 않는다. 예를 들어, 구동 회로(20)는 디스플레이 패널(10)이 아닌 회로 보드(미도시) 상에 장착될 수 있다.
데이터 구동부(21)는 COG(chip on glass) 방식, COP(chip on plastic) 방식, 또는 초음파 접합 방식으로 디스플레이 패널(10) 상에 장착되고, 타이밍 제어부(22)는 회로 보드 상에 장착될 수 있다.
스캔 구동부(30)는 타이밍 제어부(22)로부터 스캔 제어 신호(SCS)를 입력 받는다. 스캔 구동부(30)는 스캔 제어 신호(SCS)에 따라 스캔 신호들을 생성하여 디스플레이 패널(10)의 스캔 라인들(S1~Sn)에 공급한다. 스캔 구동부(30)는 다수의 트랜지스터들을 포함하여 디스플레이 패널(10)의 비표시 영역(NDA)에 형성될 수 있다. 또는, 스캔 구동부(30)는 집적 회로로 형성될 수 있으며, 이 경우 디스플레이 패널(10)의 다른 일 측에 부착되는 게이트 연성 필름 상에 장착될 수 있다.
회로 보드는 이방성 도전 필름(anisotropic conductive film)을 이용하여 디스플레이 패널(10)의 일 측 가장자리에 마련된 패드들 상에 부착될 수 있다. 이로 인해, 회로 보드의 리드 라인들은 패드들에 전기적으로 연결될 수 있다. 회로 보드는 연성 인쇄 회로 보드(flexible prinited circuit board), 인쇄 회로 보드(printed circuit board) 또는 칩온 필름(chip on film)과 같은 연성 필름(flexible film)일 수 있다. 회로 보드는 디스플레이 패널(10)의 하부로 벤딩(bending)될 수 있다. 이로 인해, 회로 보드의 일 측은 디스플레이 패널(10)의 일 측 가장자리에 부착되며, 타 측은 디스플레이 패널(10)의 하부에 배치되어 호스트 시스템이 장착되는 시스템 보드에 연결될 수 있다.
전원 공급 회로(50)는 시스템 보드로부터 인가되는 메인 전원으로부터 디스플레이 패널(10)의 구동에 필요한 전압들을 생성하여 디스플레이 패널(10)에 공급할 수 있다. 예를 들어, 전원 공급 회로(50)는 메인 전원으로부터 디스플레이 패널(10)의 발광 소자(LD)들을 구동하기 위한 고전위 전압(VDD)과 저전위 전압(VSS)을 생성하여 디스플레이 패널(10)의 고전위 전압 라인(VDD)과 저전위 전압 라인(VSS)에 공급할 수 있다. 또한, 전원 공급 회로(50)는 메인 전원으로부터 구동 회로(20)와 스캔 구동부(30)를 구동하기 위한 구동 전압들을 생성하여 공급할 수 있다.
한편, 실시예에 따른 디스플레이 장치(100)에서는 광원으로 복수의 발광 소자를 포함하는 발광 소자 패키지를 사용한다. 실시예의 발광 소자 패키지의 복수의 발광 소자 각각은 전기의 인가에 의해 스스로 광을 발광하는 자발광 소자로서, 반도체 발광 소자일 수 있다. 실시예의 발광 소자는 무기 반도체 재질로 이루어지므로, 열화에 강하고 수명이 반영구적이어서 안정적인 광을 제공하여 디스플레이 장치(100)가 고품질과 고화질의 영상을 구현하는데 기여할 수 있다.
[디스플레이 패널의 구조]
도 4은 도 2의 디스플레이 패널을 개략적으로 보여주는 단면도이다.
도 4을 참조하면, 실시예의 디스플레이 패널(10)은 제1 기판(40), 발광부(41), 컬러 생성부(42) 및 제2 기판(46)를 포함할 수 있다. 실시예의 디스플레이 패널(10)은 이보다 더 많은 구성을 포함할 수 있지만, 이에 대해서는 한정하지 않는다. 제1 기판(40)은 도 7에 도시된 기판(200)일 수 있다.
도시되지 않았지만, 제1 기판(40)과 발광부(41) 사이, 발광부(41)와 컬러 생성부(42) 사이 및/또는 컬러 생성부(42)와 제2 기판(46) 사이에 적어도 하나 이상의 절연층이 배치될 수 있지만, 이에 대해서는 한정하지 않는다.
제1 기판(40)은 발광부(41), 컬러 생성부(42) 및 제2 기판(46)을 지지할 수 있다. 제2 기판(46)은 상술한 바와 같은 다양한 소자들, 예컨대 도 2에 도시된 바와 같이 데이터 라인들(D1~Dm, m은 2 이상의 정수), 스캔 라인들(S1~Sn), 고전위 전압 라인(VDD) 및 저전위 전압 라인(VSS), 도 3에 도시된 바와 같이 복수의 트랜지스터들과 적어도 하나의 커패시터 그리고 도 4에 도시된 바와 같이 제1 패드 전극(210) 및 제2 패드 전극(220)이 형성될 수 있다.
제1 기판(40)은 유리로 형성될 수 있지만, 이에 대해서는 한정하지 않는다.
발광부(41)는 광을 컬러 생성부(42)로 제공할 수 있다. 발광부(41)는 전기의 인가에 의해 스스로 빛을 발산하는 복수의 광원을 포함할 수 있다. 예컨대, 광원은 복수의 발광 소자를 포함하는 발광 소자 패키지를 포함할 수 있다.
발광 소자 패키지는 복수의 발광 소자를 포함할 수 있다. 이들 복수의 발광 소자 중 하나의 발광 소자와 관련된 회로가 도 3에 도시되었다.
일 예로, 발광 소자 패키지의 복수의 발광 소자 각각은 화소 별로 배치되어 화소 별로 개별적인 제어에 의해 독립적으로 발광할 수 있다. 발광 소자 패키지의 복수의 발광 소자 각각이 상이한 컬러 광을 발광할 수 있다. 예컨대, 발광 소자 패키지에서 제1 발광 소자는 적색 광을 발광하고, 제2 발광 소자는 녹색 광을 발광하며, 제3 발광 소자는 청색 광을 발광할 수 있다. 이와 같이 발광된 적색 광, 녹색 광 및 청색 광이 컬러 생성부(42)을 통해 적색 광, 녹색 광 및 청색 광으로 출사되어 원하는 컬러 영상이 구현될 수 있다.
다른 예로, 발광 소자 패키지의 복수의 발광 소자 각각은 화소 별로 배치되어 모든 화소에서 동시에 발광할 수 있다. 발광 소자 패키지의 복수의 발광 소자 모두 동일한 컬러 광을 발광할 수 있다. 예컨대, 발광 소자 패키지의 복수의 발광 소자가 청색 광을 발광할 수 있지만, 백색 광이나 자주색 광을 발광할 수도 있다. 따라서, 발광 소자 패키지의 복수의 발광 소자에서 발광된 청색광을 이용하여 컬러 생성부(42)에 의해 적색 광, 녹색 광 및 청색 광으로 출사되어 원하는 컬러 영상이 구현될 수 있다.
예컨대, 발광 소자 각각은 Ⅱ-Ⅳ족 화합물 또는 III-V족 화합물을 포함할 수 있지만, 이에 대해서는 한정하지 않는다. 예컨대, III-V족 화합물은 GaN, GaP, GaAs, GaSb, AlN, AlP, AlAs, AlSb, InN, InP, InAs, InSb 및 이들의 혼합물로 이루어진 군에서 선택되는 이원소 화합물; GaNP, GaNAs, GaNSb, GaPAs, GaPSb, AlInP, AlNP, AlNAs, AlNSb, AlPAs, AlPSb, InNP, InNAs, InNSb, InPAs, InPSb, GaAlNP 및 이들의 혼합물로 이루어진 군에서 선택되는 삼원소 화합물; 및 AlGaInP, GaAlNAs, GaAlNSb, GaAlPAs, GaAlPSb, GaInNP, GaInNAs, GaInNSb, GaInPAs, GaInPSb, InAlNP, InAlNAs, InAlNSb, InAlPAs, InAlPSb 및 이들의 혼합물로 이루어진 군에서 선택되는 사원소 화합물로 이루어진 군에서 선택될 수 있다.
컬러 생성부(42)는 발광부(41)에서 제공된 광과 상이한 컬러 광을 생성할 수 있다.
예컨대, 컬러 생성부(42)는 제1 컬러 생성부(43), 제2 컬러 생성부(44) 및 제3 컬러 생성부(45)를 포함할 수 있다. 제1 컬러 생성부(43)는 화소의 제1 서브 화소(PX1)에 대응되고, 제2 컬러 생성부(44)는 화소의 제2 서브 화소(PX2)에 대응되며, 제3 컬러 생성부(45)는 화소의 제3 서브 화소(PX3)에 대응될 수 있다.
제1 컬러 생성부(43)는 발광부(41)에서 제공된 광에 기초하여 제1 컬러 광을 생성하고, 제2 컬러 생성부(44)는 발광부(41)에서 제공된 광에 기초하여 제2 컬러 광을 생성하며, 제3 컬러 생성부(45)는 발광부(41)에서 제공된 광에 기초하여 제3 컬러 광을 생성할 수 있다. 예컨대, 제1 컬러 생성부(43)는 발광부(41)의 청색 광을 적색 광으로 출력하고, 제2 컬러 생성부(44)는 발광부(41)의 청색 광을 녹색 광으로 출력하며, 제3 컬러 생성부(45)는 발광부(41)의 청색 광을 그대로 출력할 수 있다.
일 예로, 제1 컬러 생성부(43)는 제1 컬러 필터를 포함하고, 제2 컬러 생성부(44)는 제2 컬러 필터를 포함하며, 제3 컬러 생성부(45)는 제3 컬러 필터를 포함할 수 있다.
제1 컬러 필터, 제2 컬러 필터 및 제3 컬러 필터는 빛이 투과할 수 있는 투명한 재질로 형성될 수 있다.
예컨대, 제1 컬러 필터, 제2 컬러 필터 및 제3 컬러 필터 중 적어도 하나 이상은 양자점(quantum dot)을 포함할 수 있다.
실시예의 양자점은 Ⅱ-Ⅳ족 화합물, III-V족 화합물, IV-VI족 화합물, IV족 원소, IV족 화합물 및 이들의 조합에서 선택될 수 있다.
Ⅱ-VI족 화합물은 CdSe, CdTe, ZnS, ZnSe, ZnTe, ZnO, HgS, HgSe, HgTe, MgSe, MgS 및 이들의 혼합물로 이루어진 군에서 선택되는 이원소 화합물; CdSeS, CdSeTe, CdSTe, ZnSeS, ZnSeTe, ZnSTe, HgSeS, HgSeTe, HgSTe, CdZnS, CdZnSe, CdZnTe, CdHgS, CdHgSe, CdHgTe, HgZnS, HgZnSe, HgZnTe, MgZnSe, MgZnS 및 이들의 혼합물로 이루어진 군에서 선택되는 삼원소 화합물; 및 HgZnTeS, CdZnSeS, CdZnSeTe, CdZnSTe, CdHgSeS, CdHgSeTe, CdHgSTe, HgZnSeS, HgZnSeTe, HgZnSTe 및 이들의 혼합물로 이루어진 군에서 선택되는 사원소 화합물로 이루어진 군에서 선택될 수 있다.
III-V족 화합물은 GaN, GaP, GaAs, GaSb, AlN, AlP, AlAs, AlSb, InN, InP, InAs, InSb 및 이들의 혼합물로 이루어진 군에서 선택되는 이원소 화합물; GaNP, GaNAs, GaNSb, GaPAs, GaPSb, AlInP, AlNP, AlNAs, AlNSb, AlPAs, AlPSb, InNP, InNAs, InNSb, InPAs, InPSb, GaAlNP 및 이들의 혼합물로 이루어진 군에서 선택되는 삼원소 화합물; 및 AlGaInP, GaAlNAs, GaAlNSb, GaAlPAs, GaAlPSb, GaInNP, GaInNAs, GaInNSb, GaInPAs, GaInPSb, InAlNP, InAlNAs, InAlNSb, InAlPAs, InAlPSb 및 이들의 혼합물로 이루어진 군에서 선택되는 사원소 화합물로 이루어진 군에서 선택될 수 있다.
IV-VI족 화합물은 SnS, SnSe, SnTe, PbS, PbSe, PbTe 및 이들의 혼합물로 이루어진 군에서 선택되는 이원소 화합물; SnSeS, SnSeTe, SnSTe, PbSeS, PbSeTe, PbSTe, SnPbS, SnPbSe, SnPbTe 및 이들의 혼합물로 이루어진 군에서 선택되는 삼원소 화합물; 및 SnPbSSe, SnPbSeTe, SnPbSTe 및 이들의 혼합물로 이루어진 군에서 선택되는 사원소 화합물로 이루어진 군에서 선택될 수 있다.
IV족 원소로는 Si, Ge 및 이들의 혼합물로 이루어진 군에서 선택될 수 있다. IV족 화합물로는 SiC, SiGe 및 이들의 혼합물로 이루어진 군에서 선택되는 이원소 화합물일 수 있다.
이러한 양자점은 대략 45nm 이하의 발광 파장 스펙트럼의 반치폭(full width of half maximum, FWHM)을 가질 수 있으며, 양자점을 통해 발광되는 광은 전 방향으로 방출될 수 있다. 이에 따라, 발광 표시 장치의 시야각이 향상될 수 있다.
한편, 양자점은 구형, 피라미드형, 다중 가지형(multi-arm), 또는 입방체(cubic)의 나노 입자, 나노 튜브, 나노 와이어, 나노 섬유, 나노 판상 입자 등의 형태를 가질 수 있으나, 이에 한정되지는 않는다.
예컨대, 발광 소자 패키지의 복수의 발광 소자 모두 청색 광을 발광하는 경우, 제1 컬러 필터는 적색 양자점을 포함하고, 제2 컬러 필터는 녹색 양자점을 포함할 수 있다. 제3 컬러 필터는 양자점을 포함하지 않을 수 있지만, 이에 대해서는 한정하지 않는다. 예컨대, 발광 소자의 청색 광이 제1 컬러 필터에 흡수되고, 이 흡수된 청색 광이 적색 양자점에 의해 파장 쉬트프되어 적색 광이 출력될 수 있다. 예컨대, 발광 소자의 청색 광이 제2 컬러 필터에 흡수되고, 이 흡수된 청색 광이 녹색 양자점에 의해 파장 쉬프트되어 녹색 광이 출력될 수 있다. 예컨대, 발과 소자의 청색 광이 제3 컬러 필터에 흡수되고, 이 흡수된 청색 광이 그대로 출사될 수 있다.
한편, 발광 소자 패키지의 복수의 발광 소자 모두 백색 광인 경우, 제1 컬러 필터 및 제2 컬러 필터뿐만 아니라 제3 컬러 필터 또한 양자점을 포함할 수 있다. 즉, 제3 컬러 필터에 포함된 양자점에 의해 발광 소자(150)의 백색 광이 청색 광으로 파장 쉬프트될 수 있다.
예컨대, 제1 컬러 필터, 제2 컬러 필터 및 제3 컬러 필터 중 적어도 하나 이상은 형광체를 포함할 수 있다. 예컨대, 제1 컬러 필터, 제2 컬러 필터 및 제3 컬러 필터 중 일부 컬러 필터는 양자점을 포함하고, 다른 일부는 형광체를 포함할 수 있다. 예컨대, 제1 컬러 필터 및 제2 컬러 필터 각각은 형광체와 양자점을 포함할 수 있다. 예컨대, 제1 컬러 필터, 제2 컬러 필터 및 제3 컬러 필터 중 적어도 하나 이상은 산란 입자를 포함할 수 있다. 산란 입자에 의해 제1 컬러 필터, 제2 컬러 필터 및 제3 컬러 필터 각각으로 입사된 청색 광이 산란되고 산란된 청색 광이 해당 양자점에 의해 컬러 쉬프트되므로, 광 출력 효율이 향상될 수 있다.
다른 예로, 제1 컬러 생성부(43)는 제1 컬러 변환층 및 제1 컬러 필터를 포함할 수 있다. 제2 컬러 생성부(44)는 제2 컬러 변환부 및 제2 컬러 필터를 포함할 수 있다. 제3 컬러 생성부(45)는 제3 컬러 변환층 및 제3 컬러 필터를 포함할 수 있다. 제1 컬러 변환층, 제2 컬러 변환층 및 제3 컬러 변환층 각각은 발광부(41)에 인접하여 배치될 수 있다. 제1 컬러 필터, 제2 컬러 필터 및 제3 컬러 필터는 제2 기판(46)에 인접하여 배치될 수 있다.
예컨대, 제1 컬러 필터는 제1 컬러 변환층과 제2 기판(46) 사이에 배치될 수 있다. 예컨대, 제2 컬러 필터는 제2 컬러 변환층과 제2 기판(46) 사이에 배치될 수 있다. 예컨대, 제3 컬러 필터는 제3 컬러 변환층과 제2 기판(46) 사이에 배치될 수 있다.
예컨대, 제1 컬러 필터는 제1 컬러 변환층의 상면과 접하고 제1 컬러 변환층과 동일한 사이즈를 가질 수 있지만, 이에 대해서는 한정하지 않는다. 예컨대, 제2 컬러 필터는 제2 컬러 변환층의 상면과 접하고, 제2 컬러 변환층과 동일한 사이즈를 가질 수 있지만, 이에 대해서는 한정하지 않는다. 예컨대, 제3 컬러 필터는 제3 컬러 변환층의 상면과 접하고, 제3 컬러 변환층과 동일한 사이즈를 가질 수 있지만, 이에 대해서는 한정하지 않는다.
예컨대, 제1 컬러 변환층은 적색 양자점을 포함하고, 제2 컬러 변환층은 녹색 양자점을 포함할 수 있다. 제3 컬러 변환층은 양자점을 포함하지 않을 수 있다. 예대, 제1 컬러 필터는 제1 컬러 변환층에서 변환된 적색 광을 선택적으로 투과시키는 적색 계열 재질을 포함하고, 제2 컬러 필터는 제2 컬러 변환층에서 변환된 녹색 광을 선택적으로 투과시키는 녹색 계열 재질을 포함하며, 제3 컬러 필터는 제3 컬러 변환층에서 그대로 투과한 청색 광을 선택적으로 투과시키는 청색 계열 재질을 포함할 수 있다.
한편, 발광 소자 패키지의 복수의 발광 소자 모두 백색 광인 경우, 제1 컬러 변환층 및 제2 컬러 변환층뿐만 아니라 제3 컬러 변환층 또한 양자점을 포함할 수 있다. 즉, 제3 컬러 필터에 포함된 양자점에 의해 발광 소자(150)의 백색 광이 청색 광으로 파장 쉬프트될 수 있다.
다시 도 4을 참조하면, 제2 기판(46)은 컬러 생성부(42) 상에 배치되어, 컬러 생성부(42)를 보호할 수 있다. 제2 기판(46)은 유리로 형성될 수 있지만, 이에 대해서는 한정하지 않는다.
제2 기판(46)은 커버 윈도우, 커버 글라스 등으로 불릴 수 있다.
제2 기판(46)은 유리로 형성될 수 있지만, 이에 대해서는 한정하지 않는다.
[자가 조립 방법]
도 5는 실시예에 따른 발광 소자 패키지가 자가 조립 방식에 의해 기판에 조립되는 예를 나타내는 도면이다.
이하 도 5를 참조하여 실시예에 따른 발광 소자 패키지(150)가 전자기장을 이용한 자가 조립 방식에 의해 기판(200)에 조립되는 예를 설명한다.
도 5를 참조하면, 기판(200)은 디스플레이 장치의 패널 기판이거나 전사를 위한 임시의 도너 기판일 수 있다. 즉, 도너 기판에 조립된 발광 소자 패키지(150)가 패널 기판에 전사될 수 있다.
이후 설명에서는 기판(200)은 디스플레이 장치(100)의 패널 기판인 경우로 설명하나 실시예가 이에 한정되는 것은 아니다.
기판(200)은 유리나 폴리이미드(Polyimide)로 형성될 수 있다. 또한 기판(200)은 PEN(Polyethylene Naphthalate), PET(Polyethylene Terephthalate) 등의 유연성 있는 재질을 포함할 수 있다. 또한, 기판(200)은 투명한 재질일 수 있으나 이에 한정되는 것은 아니다.
발광 소자 패키지(150)는 유체(1200)가 채워진 챔버(1300)에 투입될 수 있다. 유체(1200)는 초순수 등의 물일 수 있으나 이에 한정되는 것은 아니다. 챔버는 수조, 컨테이너, 용기 등으로 불릴 수 있다.
이 후, 기판(200)이 챔버(1300) 상에 배치될 수 있다. 실시예에 따라, 기판(200)은 챔버(1300) 내로 투입될 수도 있다.
기판(200)에는 조립될 발광 소자 패키지(150) 각각에 대응하는 한 쌍의 배선 라인(201, 202)이 형성될 수 있다.
제 배선 라인(201, 202)은 투명 전극(ITO)으로 형성되거나, 전기 전도성이 우수한 금속 재질을 포함할 수 있다. 예를 들어, 배선 라인(201, 202)은 티탄(Ti), 크롬(Cr), 니켈(Ni), 알루미늄(Al), 백금(Pt), 금(Au), 텅스텐(W), 몰리브덴(Mo) 중 적어도 어느 하나 또는 이들의 합금으로 형성될 수 있다.
제1 전극 및 제2 전극은 전압이 인가됨에 따라 전기장을 방출함으로써, 기판(200) 상의 홈부(203)에 조립된 발광 소자 패키지(150)를 고정시키는 한 쌍의 조립 전극의 기능을 할 수 있다. 홈부(203)는 발광 소자 패키지(150)가 특정 영역에 용이하게 조립되도록 가이드하는 역할을 하는 것으로서, 조립 홀로 불릴 수 있다.
배선 라인(201, 202) 간의 간격은 발광 소자 패키지(150)의 폭 및 홈부(203)의 폭보다 작게 형성되어, 전기장을 이용한 발광 소자 패키지(150)의 조립 위치를 보다 정밀하게 고정할 수 있다.
배선 라인(201, 202) 상에는 절연 부재(206)이 형성되어, 배선 라인(201, 202)을 유체(1200)로부터 보호하고, 배선 라인(201, 202)에 흐르는 전류의 누출을 방지할 수 있다. 절연 부재(206)은 실리카, 알루미나 등의 무기물 절연체 또는 유기물 절연체가 단일층 또는 다층으로 형성될 수 있다.
또한 절연 부재(206)은 폴리이미드, PEN, PET 등과 같이 절연성과 유연성 있는 재질을 포함할 수 있으며, 기판(200)과 일체로 이루어져 하나의 기판을 형성할 수도 있다.
절연 부재(206)은 접착성이 있는 절연층일 수 있거나, 전도성을 가지는 전도성 접착층일 수 있다. 절연 부재(206)은 연성이 있어서 디스플레이 장치(100)의 플렉서블 기능을 가능하게 할 수 있다.
예컨대, 기판(200)의 형성 시, 절연 부재(206)의 일부가 제거됨으로써, 발광 소자 패키지(150)들 각각이 기판(200)에 조립되는 홈부(203)가 형성될 수 있다.
기판(200)에는 발광 소자 패키지(150)들이 결합되는 홈부(203)이 형성되고, 홈부(203)이 형성된 면은 유체(1200)와 접촉할 수 있다. 홈부(203)은 발광 소자 패키지(150)의 정확한 조립 위치를 가이드할 수 있다.
한편, 홈부(203)은 대응하는 위치에 조립될 발광 소자 패키지(150)의 형상에 대응하는 형상 및 크기를 가질 수 있다. 이에 따라, 홈부(203)에 다른 발광 소자가 조립되거나 복수의 발광 소자들이 조립되는 것을 방지할 수 있다.
다시 도 5를 참조하면, 기판(200)이 배치된 후, 자성체를 포함하는 조립 장치(1100)가 기판(200)을 따라 이동할 수 있다. 자성체로 예컨대, 자석이나 전자석이 사용될 수 있다. 조립 장치(1100)는 자기장이 미치는 영역을 유체(1200) 내로 최대화하기 위해, 기판(200)과 접촉한 상태로 이동할 수 있다. 실시예에 따라서는, 조립 장치(1100)가 복수의 자성체를 포함하거나, 기판(200)과 대응하는 크기의 자성체를 포함할 수도 있다. 이 경우, 조립 장치(1100)의 이동 거리는 소정 범위 이내로 제한될 수도 있다.
조립 장치(1100)에 의해 발생하는 자기장에 의해, 챔버(1300) 내의 발광 소자 패키지(150)는 조립 장치(1100)를 향해 이동할 수 있다.
발광 소자 패키지(150)는 조립 장치(1100)를 향해 이동 중, 홈부(203)로 진입하여 기판(200)과 접촉될 수 있다.
이때, 기판(200)에 형성된 배선 라인(201, 202)에 의해 가해지는 전기장에 의해 형성된 유전영동힘에 의해, 기판(200)에 접촉된 발광 소자 패키지(150)가 조립 장치(1100)의 이동에 의해 이탈되는 것이 방지될 수 있다.
따라서, 상술한 전자기장을 이용한 자가 조립 방식에 의해, 발광 소자 패키지(150)들 각각이 기판(200)에 조립되는 데 소요되는 시간을 급격히 단축시킬 수 있으므로, 대면적 고화소 디스플레이를 보다 신속하고 경제적으로 구현할 수 있다.
한편, 실시예는 단위 화소를 구성하는 복수의 발광 소자를 패키지화하여 단일 발광 소자 패키지(150)로 구성하고 해당 발광 소자 패키지(150)로 디스플레이 장치(200)의 기판(200) 상에 조립함으로써, 조립 효율성을 극대화할 수 있다.
실시예는 발광 소자 패키지(150)를 외측면이 원형을 갖도록 하여, 디스플레이 장치(200)의 기판(200)의 대응하는 홈부(203)에 조립이 용이하고, 홈부(203) 내에서 발광 소자 패키지(150)가 자유롭게 회전 가능하여 발광 소자 패키지(150)의 조립 방향성의 자유도를 극대화할 수 있다.
실시예는 발광 소자 패키지(150)에 환형을 갖는 전극 패드(153R, 153G, 153B, 153C)를 형성하여, 발광 소자 패키지(150)가 디스플레이 장치(200)의 기판(200)의 홈부(203)에서 틀어져 정위치를 벗어나더라도 기판(200)의 신호 라인이 자유롭게 발광 소자 패키지(150)의 전극 패드(153R, 153G, 153B, 153C)에 연결 가능하므로, 발광 소자 패키지(150)와 디스플레이 장치(200)의 기판(200) 간의 전기적 연결성을 향상시킬 수 있다.
실시예는 복수의 발광 소자를 포함하는 발광 소자 패키지(150)로 조립함으로써, 종래에 발광 소자별로 조립하는 것이 비해 공정 시간이 현저히 단축되어 대량 생산이 가능하다.
도 6은 도 1의 A1 영역을 도시한 확대도이고, 도 7은 도 6의 X-Y를 따라 절단한 단면도이다.
도 1, 도 6 및 도 7을 참조하면, 실시예에 따른 디스플레이 장치(100)는 기판(200), 발광 소자 패키지(150) 및 복수의 신호 라인(VDD_R, VDD_G, VDD_B, VSS)을 포함할 수 있다.
기판(200)은 디스플레이 장치(100)의 다양한 구성 요소들을 지지하는 지지 부재로서의 역할을 할 수 있다.
예컨대, 기판(200)은 리지드(rigid)한 특성을 가질 수 있다. 예컨대, 기판(200)은 플렉서블한 특성을 가질 수 있다. 예컨대, 기판(200)은 스트레쳐블(stretchable)한 특성을 가질 수 있다. 예컨대, 기판(200)은 롤러블(rollable)한 특성을 가질 수 있다. 이외에도 기판(200)은 다양한 강도, 휨 등의 특성을 가질 수 있다.
예컨대. 기판(200)은 유리일 수 있다. 예컨대, 기판(200)은 수지재일 수 있다. 예컨대, 기판(200)은 플라스틱 재질일 수 있다. 이외에도 기판(200)은 다양한 재질로 형성될 수 있다.
실시예에 따른 디스플레이 장치(100)에서, 기판(200)은 단일 기판일 수 있다. 실시예에 따른 디스플레이 장치(100)에서, 기판(200)은 서로 연결된 복수의 기판을 포함할 수 있다. 실시예에 따른 디스플레이 장치(100)에서, 기판(200)은 적어도 하나 이상의 층을 포함할 수 있다.
기판(200) 상에 제1 배선 라인(201) 및 제2 배선 라인(202)이 배치될 수 있다. 제1 배선 라인(201)과 제2 배선 라인(202)은 서로 이격되고, 서로 마주보며, 서로 평행할 수 있지만, 이에 대해서는 한정하지 않는다. 제1 배선 라인(201) 및 제2 배선 라인(202)은 발광 소자 패키지(150)가 홈부(203)에 용이하게 조립되도록 유전영동힘을 생성할 수 있다.
홈부(203)는 발광 소자 패키지(150)가 위치되는 영역으로서, 발광 소자 패키지(150)가 용이하게 조립되도록 안내하고 해당 홈부(203) 내에서 안정적으로 유지되도록 할 수 있다.
자가 조립 방식에서, 발광 소자 패키지(150)가 유체에 투하되고, 자석이나 전자석의 이동에 의해 상기 유체에 투하된 발광 소자 패키지(150)가 해당 자석이나 전자석을 따라 이동될 수 있다. 이와 같이 이동 중인 발광 소자 패키지(150)가 기판(200)의 홈에 삽입되는데, 해당 홈부(203)에 삽입된 발광 소자 패키지(150)는 기판(200)에 고정되지 않으므로 다시 홈부(203) 밖으로 이탈될 수 있다. 이러한 이탈을 방지하기 위해 제1 배선 라인(201)과 제2 배선 라인(202) 사이에 인가된 전기장에 의해 유전영동힘이 생성되고, 이러한 유전영동힘에 의해 발광 소자 패키지(150)가 홈부(203)에 고정될 수 있다.
절연 부재(206)은 기판(200)의 전 영역 상에 배치될 수 있다. 절연 부재(206)는 제1 배선 라인(201)과 제2 배선 라인(202)의 전기적인 쇼트를 방지하는 역할을 할 수 있다. 절연 부재(206)는 유기 재질로 이루어질 수 있지만, 이에 대해서는 한정하지 않는다.
절연 부재(206)는 평탄화층일 수 있다. 즉, 절연 부재(206)는 비교적 두껍게 형성되어, 그 상면이 평평한 면을 가질 수 있다. 이에 따라, 제1 배선 라인(201), 제2 배선 라인(202) 및 차단 부재(210)에 의해 형성된 단차가 제거되어, 이후 후공정시 절연 부재(206) 상에 후공정에 의한 부재가 용이하고 정확하게 형성될 수 있다.
절연 부재(206)에 복수의 홈부(203)가 형성될 수 있다. 예컨대, 제1 배선 라인(201)과 제2 배선 라인(202) 상에 절연막이 형성되고, 발광 소자 패키지(150)에 대응하는 사이즈를 갖도록 식각하여 홈부(203)가 형성될 수 있다. 홈부(203)의 사이즈는 발광 소자 패키지(150)의 사이즈와 동일하거나 클 수 있다.
도시되지 않았지만, 제1 배선 라인(201)과 절연 부재(206) 사이 및 제2 배선 라인(202)과 절연 부재(206) 사이에 또 다른 절연 부재가 형성될 수 있다. 또 다른 절연 부재는 유전 특성을 가질 수 있지만, 이에 대해서는 한정하지 않는다.
예컨대, 홈부(203)의 깊이는 발광 소자 패키지(150)의 두께와 동일할 수 있다. 이러한 경우, 발광 소자 패키지(150)가 홈부(203)에 삽입되는 경우, 홈부(203)의 상면과 발광 소자 패키지(150)의 상면은 수평으로 일치할 수 있다.
예컨대, 홈부(203)의 깊이는 발광 소자 패키지(150)의 두께보다 작을 수 있다. 이러한 경우, 발광 소자 패키지(150)가 홈부(203)에 삽입되는 경우, 발광 소자 패키지(150)의 상면은 홈부(203)의 상면보다 더 높게 위치될 수 있다.
예컨대, 단위 화소별로 적어도 하나의 홈부(203)가 구비될 수 있다. 홈부(203)에 발광 소자 패키지(150)가 조립되므로, 단위 화소별로 적어도 하나의 발광 소자 패키지(150)가 배치될 수 있다.
예컨대, 단위 화소별로 2개의 발광 소자 패키지(150)가 구비된 경우, 이들 발광 소자 패키지(150) 중 하나의 발광 소자 패키지는 다른 발광 소자 패키지가 고장난 경우 해당 고장난 발광 소자 패키지를 대체하기 위한 더미(dummy)용 발광 소자 패키지일 수도 있다.
예컨대, 홈부(203)는 매트릭스 형태로 구비될 수 있다. 예컨대, 디스플레이 구현을 위해서 화소가 매트릭스 형태로 배열되므로, 홈부(203) 또한 매트릭스 형태로 구비될 수 있다. 이와 같이 매트릭스 형태로 배열된 홈부(203) 각각에 적어도 하나의 발광 소자 패키지(150)가 배치될 수 있다.
발광 소자 패키지(150)가 홈부(203)에 배치될 수 있다. 발광 소자 패키지(150)는 나중에 보다 상세하게 설명한다.
복수의 신호 라인(VDD_R, VDD_G, VDD_B, VSS)이 홈부(203)에 인접하여 배치될 수 있다. 즉, 복수의 신호 라인 중 일부 신호 라인(VSS)은 제1 방향, 즉 가로 방향을 따라 배치되고, 다른 일부 신호 라인(VDD_R, VDD_G, VDD_B)은 제2 방향, 즉 세로 방향을 따라 배치될 수 있다. 복수의 신호 라인(VDD_R, VDD_G, VDD_B, VSS) 중 다른 일부 신호 라인(VDD_R, VDD_G, VDD_B)은 3개의 신호 라인으로 구성될 수 있다. 제2 방향은 제1 방향과 교차할 수 있다. 이에 따라, 복수의 신호 라인 중 일부 신호 라인(VSS)과 다른 신호 라인(VDD_R, VDD_G, VDD_B)은 서로 교차할 수 있다.
도 6에 도시한 바와 같이, 홈부(203) 각각의 좌측에 3개의 신호 라인, 즉 제1 내지 제3 신호 라인(VDD_R, VDD_G, VDD_B)이 배치될 수 있다. 홈부(203) 각각의 상측에 1개의 신호 라인, 즉 제4 신호 라인(VSS)이 배치될 수 있다.
예컨대, 제1 내지 제3 신호 라인(VDD_R, VDD_G, VDD_B)은 도 2에 도시된 고전위 전압 라인(VDD)이고, 제4 신호 라인(VSS)은 저전위 전압 라인(VSS)일 수 있다. 예컨대, 제1 내지 제3 신호 라인(VDD_R, VDD_G, VDD_B) 각각으로 공급되는 고전위 전압은 상이할 수 있다. 예컨대, 제4 신호 라인(VSS)으로 공급되는 저전위 전압은 0V이거나 음(-)의 전압일 수 있다.
복수의 신호 라인(VDD_R, VDD_G, VDD_B, VSS)은 복수의 연결 라인(210R, 210G, 210B, 210C)을 통해, 발광 소자 패키지(150)의 복수의 발광 소자에 전기적으로 연결될 수 있는데, 이러한 구체적인 연결 배치 및 연결 방법 등은 나중에 상세히 설명한다.
이하에서 실시예에 따른 다양한 발광 소자 패키지를 설명한다.
[발광 소자 패키지의 다양한 양태]
도 8은 실시예에 따른 발광 소자 패키지의 제1 예시도이다.
도 8에 도시한 바와 같이, 실시예에 따른 발광 소자 패키지(150)는 복수의 발광 소자(150R, 150G, 150B)를 포함할 수 있다. 예컨대, 복수의 발광 소자는 예컨대, 적색 광을 발광하는 적색 발광 소자(150R), 녹색 광을 발광하는 녹색 발광 소자(150G) 및 청색 광을 발광하는 청색 발광 소자(150B)를 포함할 수 있지만, 이에 대해서는 한정하지 않는다.
발광 소자 패키지(150)는 위에서 보았을 때 원형을 가질 수 있다. 예컨대, 발광 소자 패키지(150)의 측면은 위에서 보았을 때 원형을 가질 수 있다.
복수의 발광 소자(150R, 150G, 150B)는 위에서 보았을 때 일 방향을 따라 배치될 수 있다. 예컨대, 복수의 발광 소자(150R, 150G, 150B)는 좌측에서 우측으로 나란하게 배치될 수 있다. 즉 적색 발광 소자(150R)가 배치되고, 녹색 발광 소자(150G)가 적색 발광 소자(150R)와 이격되어 배치되고, 청색 발광 소자(150B)가 녹색 발광 소자(150G)와 이격되어 배치될 수 있다.
예컨대, 복수의 발광 소자(150R, 150G, 150B) 각각은 위에서 보았을 때 직사각형을 가질 수 있지만, 다른 형상을 가질 수도 있다. 즉, 복수의 발광 소자(150R, 150G, 150B) 각각은 위에서 보았을 때 원형, 타원형, 별모양, 다각형 등을 가질 수 있다.
실시예의 발광 소자 패키지(150)가 원형을 가지고, 기판(200)의 홈부(203) 또한 발광 소자 패키지(150)의 형상에 대응하는 형상을 가지므로, 발광 소자 패키지(150)가 기판(200)의 홈부(203)에 용이하게 조립될 수 있다.
만일 기판(200)의 홈부(203)와 발광 소자 패키지(150)가 사각형인 경우, 발광 소자 패키지(150)의 모서리가 90도 각이 지므로 인해 기판(200)의 홈부(203)에 용이하게 조립되기 어렵다.
하지만, 실시예에서와 같이 기판(200)의 홈부(203) 및 발광 소자 패키지(150)가 원형이고, 이에 따라 기판(200)의 홈부(203) 및 발광 소자 패키지(150) 각각의 측면이 라운드면을 가지므로, 발광 소자 패키지(150)의 원형 측면이 기판(200)의 홈부(203)의 원형 내측면에 용이하게 조립될 수 있다.
도 9는 실시예에 따른 발광 소자 패키지의 제2 예시도이다.
도 9에 도시한 바와 같이, 실시예에 따른 발광 소자 패키지(150)는 복수의 발광 소자(150R, 150G, 150B)를 포함할 수 있다.
발광 소자 패키지(150)는 위에서 보았을 때 원형을 가질 수 있다. 예컨대, 발광 소자 패키지(150)의 측면은 위에서 보았을 때 원형을 가질 수 있다.
복수의 발광 소자(150R, 150G, 150B)는 위에서 보았을 때 삼각형의 꼭지점(P1, P2, P3)에 배치될 수 있다. 예컨대, 복수의 발광 소자(150R, 150G, 150B) 각각의 중심이 삼각형의 꼭지점(P1, P2, P3)과 일치할 수 있다.
삼각형의 꼭지점(P1, P2, P3)은 복수의 발광 소자(150R, 150G, 150B) 각각의 반지름과 복수의 발광 소자(150R, 150G, 150B) 각각의 이격 거리 등을 고려하여 설정될 수 있다.
발광 소자 패키지(150)가 원형일 때, 삼각형은 정삼각형일 수 있지만, 이에 대해서는 한정하지 않는다.
복수의 발광 소자(150R, 150G, 150B) 각각은 위에서 보았을 때 원형을 가질 수 있지만, 이에 대해서는 한정하지 않는다. 예컨대, 복수의 발광 소자(150R, 150G, 150B) 각각의 측면은 위에서 보았을 때 원형을 가질 수 있다. 도시되지 않았지만, 복수의 발광 소자(150R, 150G, 150B)는 위에서 보았을 때 사각형, 타원형, 별모양, 다각형 등을 가질 수 있다.
실시예의 발광 소자 패키지(150)가 원형을 가지고, 기판(200)의 홈부(203) 또한 발광 소자 패키지(150)의 형상에 대응하는 형상을 가지므로, 발광 소자 패키지(150)가 기판(200)의 홈부(203)에 용이하게 조립될 수 있다.
실시예에 따르면, 발광 소자 패키지(150)의 복수의 발광 소자(150R, 150G, 150B) 각각이 원형을 가져 방사상으로 균일한 광량을 가지므로. 해당 발광 소자 패키지(150)를 이용하여 디스플레이 장치(100)가 제조되는 경우, 시야각이 균일하고 시야각이 향상될 수 있다.
도 10은 실시예에 따른 발광 소자 패키지의 제3 예시도이다.
도 10에 도시한 바와 같이, 실시예에 따른 발광 소자 패키지(150)는 복수의 발광 소자(150R, 150G, 150B)를 포함할 수 있다.
발광 소자 패키지(150)는 위에서 보았을 때 타원형을 가질 수 있다. 예컨대, 발광 소자 패키지(150)의 측면은 위에서 보았을 때 타원형을 가질 수 있다.
복수의 발광 소자(150R, 150G, 150B)는 위에서 보았을 때 직사각형을 가질 수 있지만, 다른 형상을 가질 수도 있다. 즉, 복수의 발광 소자(150R, 150G, 150B) 각각은 위에서 보았을 때 원형, 타원형, 별모양, 다각형 등을 가질 수 있다.
복수의 발광 소자(150R, 150G, 150B)는 위에서 보았을 때 삼각형의 꼭지점(P1, P2, P3)에 배치될 수 있다. 예컨대, 복수의 발광 소자(150R, 150G, 150B) 각각의 중심이 삼각형의 꼭지점(P1, P2, P3)과 일치할 수 있다.
삼각형의 꼭지점(P1, P2, P3)은 복수의 발광 소자(150R, 150G, 150B) 각각의 반지름과 복수의 발광 소자(150R, 150G, 150B) 각각의 이격 거리 등을 고려하여 설정될 수 있다.
발광 소자 패키지(150)가 타원형일 때, 삼각형은 이등변 삼각형일 수 있지만, 이에 대해서는 한정하지 않는다.
실시예의 발광 소자 패키지(150)가 타원형을 가지고, 기판(200)의 홈부(203) 또한 발광 소자 패키지(150)의 형상에 대응하는 형상을 가지므로, 발광 소자 패키지(150)가 기판(200)의 홈부(203)에 용이하게 조립될 수 있다.
도 11은 실시예에 따른 발광 소자 패키지의 제4 예시도이다.
도 11은 조립 가이드면(112)를 제외하고 도 10과 동일할 수 있다.
도 11에 도시한 바와 같이, 실시예에 따른 발광 소자 패키지(150)는 복수의 발광 소자(150R, 150G, 150B)를 포함할 수 있다.
발광 소자 패키지(150)는 위에서 보았을 때 타원형을 가질 수 있다. 복수의 발광 소자(150R, 150G, 150B)는 위에서 보았을 때 직사각형을 가질 수 있다. 복수의 발광 소자(150R, 150G, 150B)는 위에서 보았을 때 삼각형의 꼭지점(P1, P2, P3)에 배치될 수 있다.
발광 소자 패키지(150)의 일측면은 조립 가이드면(112)를 가질 수 있다. 조립 가이드면(112)는 발광 소자 패키지(150)의 복수의 발광 소자(150R, 150G, 150B)가 정위치에 조립되도록 가이드하는 역할을 할 수 있다.
예컨대, 도 10에 도시한 바와 같이, 발광 소자 패키지(150)에 조립 가이드면(112)이 없는 경우, 기판(200)의 어떤 홈부(203)에는 발광 소자 패키지(150)의 적색 발광 소자(150R)가 제1 측을 향하도록 위치되는데 반해, 또 기판(200)의 다른 홈부(203)에는 발광 소자 패키지(150)의 적색 발광 소자(150R)가 제1 측과 반대인 제2 측을 향하도록 위치될 수 있다. 따라서, 기판(200)의 복수의 홈부(203)에 배치된 발광 소자 패키지(150)의 적색 발광 소자(150R)가 정위치에 있거나 벗어난 위치에 있을 수 있다.
예컨대, 도 11에 도시한 바와 같이, 발광 소자 패키지(150)에 조립 가이드면(112)가 있는 경우, 기판(200)의 홈부(203)마다 조립 가이드면112)에 의해 발광 소자 패키지(150)의 적색 발광 소자(150R)가 정위치에 있도록 배치될 수 있다.
이하에서 도 12 내지 도 16을 참조하여 실시예에 따른 발광 소자 패키지를 설명한다.
[실시예의 발광 소자 패키지]
도 12는 실시예에 따른 발광 소자 패키지를 도시한 평면도이다. 도 13은 도 12의 A-B 라인을 따라 절단한 단면도이다. 도 14는 도 12의 C-D 라인을 따라 절단한 단면도이다. 도 15는 도 12의 E-F 라인을 따라 절단한 단면도이다. 도 16은 도 12의 G-H 라인을 따라 절단한 단면도이다.
도 12 내지 도 16을 참조하면, 실시예에 따른 발광 소자 패키지(150)는 위에서 보았을 때 원형을 가질 수 있다. 예컨대, 발광 소자 패키지(150)의 측면은 위에서 보았을 때 원형을 가질 수 있다. 예컨대, 원형을 이루는 발광 소자 패키지(150)의 측면은 발광 소자 패키지(150)의 중심으로부터 방사상 방향을 따라 동일한 반지름만큼 이격될 수 있다.
예컨대, 나중에 설명하겠지만, 발광 소자 패키지(150)가 조립되는 홈부(도 5 및 도 17의 203)가 기판(200) 상에 구비될 수 있다. 홈부(203)는 발광 소자 패키지(150)의 측면에 대응하는 내측면을 가질 수 있다. 즉, 홈부(203)는 위에서 보았을 때 원형을 가질 수 있다.
실시예에 따른 발광 소자 패키지(150)가 기판(200)의 홈부(203)에 조립되는 경우, 발광 소자 패키지(150)는 홈부(203)에 삽입될 수 있다. 이러한 경우, 홈부(203)의 내측면은 발광 소자 패키지(150)의 외측면에 면대면으로 대향될 수 있다. 발광 소자 패키지(150)의 외측면은 홈부(203)의 내측면에 접하거나 홈부(203)의 내측면으로부터 이격될 수 있다.
발광 소자 패키지(150)의 일면은 홈부(203)의 바닥면에 접할 수 있다. 나중에 도 17과 관련하여 설명하겠지만, 발광 소자 패키지(150)의 제3층(159)이 홈부(203)의 바닥면에 접할 수 있다.
실시예에 따르면, 발광 소자 패키지(150)의 외측면을 원형으로 형성하고 기판(200)의 홈부(203) 또한 발광 소자 패키지(150)의 형상에 대응하도록 형성할 수 있다. 이러한 경우, 발광 소자 패키지(150)가 유체가 투하된 후 자석이 이동되면, 자석에 의해 발광 소자 패키지(150)가 기판(200) 상에 이동되다가 해당 홈부(203)에 조립될 수 있다. 자석에 의해 발광 소자 패키지(150)가 이동되는 경우, 발광 소자 패키지(150)는 홈부(203)의 정위치 기준으로 서로 상이한 방향으로 회전된 상태로 이동될 수 있다. 그럼에도 불구하고, 발광 소자 패키지(150)의 외측면을 원형으로 형성하고 기판(200)의 홈부(203) 또한 발광 소자 패키지(150)의 형상에 대응하도록 형성됨으로써, 발광 소자 패키지(150)가 360도 어떠한 방향으로 회전된 상태에서도 홈부(203)에 삽입될 수 있다. 따라서, 발광 소자 패키지(150)가 홈부(203)에 조립될 확률이 현저히 증가되어 발광 소자 패키지(150)의 조립 효율성이 극대화되고 조립 시간이 획기적으로 단축되어 디스플레이 장치(100)의 대량 생산이 가능하다.
이하에서 발광 소자 패키지(150)의 구체적인 구성에 대해 설명한다.
실시예에 따른 발광 소자 패키지(150)는 제1층(151), 복수의 발광 소자(150R, 150G, 150B), 복수의 전극 패드(153R, 153G, 153B, 153C), 제2층(155), 복수의 연결 전극(157R, 157G, 157B, 157C) 및 제3층(159)을 포함할 수 있다.
제1층(151) 내지 제3층(159)은 절연 부재일 수 있다. 예컨대, 제1층(151) 내지 제3층(159)은 유기 재질, 무기 재질, 수지재 등일 수 있다.
제1층(151)은 제1층(151) 상에 형성되는 구성 요소들, 즉 복수의 발광 소자(150R, 150G, 150B), 복수의 전극 패드(153R, 153G, 153B, 153C), 제2층(155), 복수의 연결 전극(157R, 157G, 157B, 157C) 및 제3층(159)을 지지하는 지지층일 수 있다.
발광 소자 패키지(150)가 도너 기판을 경유하여 디스플레이 기판(200) 상에 전사되는 경우, 제1층(151)은 접작층일 수 있다. 이러한 경우, 제1층(151)은 접착제로 이루어질 수 있다.
예컨대, 발광 소자 패키지(150)가 뒤집힌 상태로 도너 기판 상에 전사될 수 있다. 이러한 경우, 발광 소자 패키지(150)의 제3층(159)이 도너 기판의 표면에 접할 수 있다. 이후, 도너 기판 상의 발광 소자 패키지(150)가 디스플레이 기판(200) 상에 전사될 수 있다. 이러한 경우, 발광 소자 패키지(150)의 제1층(151)이 디스플레이 기판(200)의 표면에 접할 수 있다. 디스플레이 기판(200)에 홈부(203)가 구비된 경우, 발광 소자 패키지(150)의 제1층(151)이 디스플레이 기판(200)의 홈부(203)의 바닥면에 접할 수 있다. 발광 소자 패키지(150)의 제1층(151)이 접착제로 이루어지므로, 발광 소자 패키지(150)의 제1층(151)이 디스플레이 기판(200)의 홈부(203)의 바닥면에 용이하게 접착될 수 있다.
제1층(151)은 도 17과 관련하여 설명하겠지만, 복수의 신호 라인(VDD_R, VDD_G, VDD_B, VSS)과 복수의 전극 패드(153R, 153G, 153B, 153C)를 연결하기 위한 복수의 연결 라인(210R, 210G, 210B, 210C)이 배치될 컨택홀(240)들이 형성될 수 있다. 컨택홀(240)을 용이하게 형성하기 위해 제1층(151)은 국부적으로 식각이 용이한 재질로 이루어질 수 있다.
복수의 발광 소자(150R, 150G, 150B)는 제1층(151) 상에 배치될 수 있다.
복수의 발광 소자(150R, 150G, 150B)는 서로 간에 수평으로 이격되어 배치될 수 있다.
도면에서 발광 소자(150R, 150G, 150B)는 광이 출사되는 측에 제1 전극과 제2 전극이 구비된 수평형 발광 소자일 수 있지만, 플립칩형 발광 소자나 수직형 발광 소자일 수도 있다. 플립칩형 발광 소자는 동일측에 제1 전극과 제2 전극이 구비되는 점에서는 수평형 발광 소자가 뒤집형 형태를 가질 수 있다. 수직형 발광 소자는 하측에 제1 전극이 배치되고 상측에 제2 전극이 배치될 수 있다.
발광 소자 패키지(150)는 제1 영역과 제1 영역을 둘러싸는 제2 영역을 가질 수 있다. 제1 영역은 중심 영역이고, 제2 영역은 가장자리 영역, 외곽 영역 또는 에지 영역일 수 있다.
복수의 발광 소자(150R, 150G, 150B)는 발광 소자 패키지(150)의 제1 영역에 배치될 수 있다.
복수의 발광 소자(150R, 150G, 150B) 각각은 제1 도펀트를 포함하는 적어도 하나 이상의 제1 반도체층, 활성층, 제2 도펀트를 포함하는 적어도 하나 이상의 제2 반도체층, 제1 전극 및 제2 전극을 포함할 수 있다. 발광 소자(150R, 150G, 150B)는 이보다 더 많은 구성 요소를 포함할 수 있다.
제1 반도체층, 활성층 및 제2 반도체층은 무기 반도체 재질을 포함할 수 있다. 예컨대, 제1 반도체층, 활성층 및 제2 반도체층은 Ⅱ-Ⅳ족 화합물 또는 III-V족 화합물을 포함할 수 있다.
예컨대, 제1 반도체층은 p형 반도체층이고, 제2 반도체층은 n형 반도체층일 수 있지만, 이에 대해서는 한정하지 않는다. 제1 도펀트는 p형 도펀트이고, 제2 도펀트는 n형 도펀트일 수 있지만, 이에 대해서는 한정하지 않는다.
활성층은 제1 반도체층의 제1 도펀트와 제2 반도체층의 제2 도펀트의 재결합에 의해 광을 생성할 수 있다. 이때, 광의 파장은 활성층을 이루는 화합물 반도체 재질의 밴드 갭에 따라 결정될 수 있다. 화합물 반도체 재질의 밴드 갭이 클수록 단파장의 광이 생성되고, 화합물 반도체 재질의 밴드 갭이 작을수록 장파장의 광이 생성될 수 있다.
제1 전극은 제1 반도체층 상에 배치되고, 제2 전극은 제2 반도체층 상에 배치될 수 있다. 제1 전극과 제2 전극에 인가된 전압에 상응하는 전류에 따라 활성층에서 생성되는 광의 세기가 결정될 수 있다.
도면에서 복수의 발광 소자(150R, 150G, 150B) 각각은 위에서 보았을 때 직사각형을 가지지면, 원형, 타원형, 별모양, 다각형 등을 가질 수 있다.
도면에서 복수의 발광 소자(150R, 150G, 150B) 각각은 일 방향을 따라 서로 이격되어 배치되고 있지만, 이에 대해서는 한정하지 않는다,
복수의 발광 소자는 제1 발광 소자(150R), 제2 발광 소자(150G) 및 제3 발광 소자(150B)를 포함할 수 있지만, 추가로 더 많은 발광 소자가 더 포함될 수도 있다. 예컨대, 화이트 발광 소자가 더 포함될 수 있다.
복수의 전극 패드(153R, 153G, 153B, 153C)는 복수의 발광 소자(150R, 150G, 150B)를 둘러쌀 수 있다.
복수의 전극 패드(153R, 153G, 153B, 153C)는 복수의 발광 소자(150R, 150G, 150B)를 기판(200)의 복수의 신호 라인(VDD_R, VDD_G, VDD_B, VSS)과 전기적으로 연결하여 줄 수 있다. 이를 위해, 복수의 전극 패드(153R, 153G, 153B, 153C)는 복수의 연결 전극(157R, 157G, 157B, 157C)을 통해 복수의 발광 소자(150R, 150G, 150B)에 전기적으로 연결될 수 있다. 아울러, 복수의 전극 패드(153R, 153G, 153B, 153C)는 복수의 연결 라인(210R, 210G, 210B, 210C)을 통해 복수의 신호 라인(VDD_R, VDD_G, VDD_B, VSS)에 전기적으로 연결될 수 있다.
따라서, 복수의 전극 패드(153R, 153G, 153B, 153C)를 통해 인가된 전압에 상응하는 전류에 의해 복수의 발광 소자(150R, 150G, 150B) 각각에서 광이 방출될 수 있다.
복수의 전극 패드(153R, 153G, 153B, 153C)는 발광 소자 패키지(150)의 제2 영역, 즉 가장자리 영역에 배치될 수 있다.
복수의 발광 소자(150R, 150G, 150B)가 제1 영역, 즉 중심 영역에 배치되므로, 복수의 전극 패드(153R, 153G, 153B, 153C)는 복수의 발광 소자(150R, 150G, 150B)를 둘러쌀 수 있다. 복수의 전극 패드(153R, 153G, 153B, 153C)는 복수의 발광 소자(150R, 150G, 150B) 모두의 둘레를 따라 배치될 수 있다.
예컨대, 복수의 전극 패드(153R, 153G, 153B, 153C) 각각은 환형을 가질 수 있다. 예컨대, 복수의 전극 패드(153R, 153G, 153B, 153C) 각각은 링 형상을 가질 수 있다.
예컨대, 복수의 전극 패드(153R, 153G, 153B, 153C) 간에는 서로 전기적인 간섭을 받지 않을 만큼 이격될 수 있다. 예컨대, 복수의 전극 패드(153R, 153G, 153B, 153C)의 폭(W)은 복수의 전극 사이의 이격 거리(L)보다 클 수 있지만, 이에 대해서는 한정하지 않는다.
예컨대, 복수의 전극 패드(153R, 153G, 153B, 153C)는 제1층(151) 상에 배치될 수 있다. 예컨대, 복수의 전극 패드(153R, 153G, 153B, 153C)는 복수의 발광 소자(150R, 150G, 150B)와 동일층 상에 배치될 수 있다. 즉, 복수의 발광 소자(150R, 150G, 150B)와 복수의 전극 패드(153R, 153G, 153B, 153C)는 제1층(151) 상에 배치될 수 있다.
복수의 전극 패드는 제1 전극 패드(153R), 제2 전극 패드(153G), 제3 전극 패드(153B) 및 제4 전극 패드(153C)를 포함할 수 있다. 예컨대, 제1 전극 패드(153R)는 적색 전극 패드이고, 제2 전극 패드(153G)는 녹색 전극 패드이고, 제3 전극 패드(153B)는 청색 전극 패드이며, 제4 전극 패드(153C)는 공통 전극 패드일 수 있다.
예컨대, 제4 전극 패드(153C)가 복수의 발광 소자(150R, 150G, 150B)의 둘레를 따라 배치될 수 있다. 예컨대, 제1 전극 패드(153R)가 제4 전극 패드(153C)의 둘레를 따라 배치될 수 있다. 예컨대, 제2 전극 패드(153G)가 제1 전극 패드(153R)의 둘레를 따라 배치될 수 있다. 제3 전극 패드(153B)가 제2 전극 패드(153G)의 둘레를 따라 배치될 수 있다. 따라서, 제2 전극 패드(153G)의 직경은 제1 전극 패드(153R)의 직경보다 크고, 제3 전극 패드(153B)의 직경은 제2 전극 패드(153G)의 직경보다 클 수 있다. 여기서, 직경은 내경이나 외경일 수 있다.
예컨대, 복수의 전극 패드(153R, 153G, 153B, 153C) 각각의 폭(W)은 서로 상이할 수 있다. 예컨대, 전극 패드(153R, 153G, 153B, 153C)의 직경이 커질수록 내부 저항이 커 전류의 흐름이 방해되므로, 직경이 큰 전극 패드일수록 전극 패드(153R, 153G, 153B, 153C)의 폭(W)이 커질 수 있다. 예컨대, 제1 전극 패드(153R)의 폭은 제4 전극 패드(153C)의 폭보다 클 수 있다.
도면에는 발광 소자 패키지(150)의 중심에서 방사상 방향을 따라 제4 전극 패드(153C), 제1 전극 패드(153R), 제2 전극 패드(153G) 및 제3 전극 패드(153B)의 순서로 배치되는 것으로 도시되고 있지만, 이들 전극 패드(153R, 153G, 153B, 153C)들의 배치 순서는 변경 가능하다. 예컨대, 제4 전극 패드(153C)가 발광 소자 패키지(150)의 가장 외측에 배치되고, 나머지 전극 패드, 즉 제1 전극 패드(153R), 제2 전극 패드(153G) 및 제3 전극 패드(153B)는 제4 전극 패드(153C) 내에 배치될 수도 있다.
제1 전극 패드(153R)는 제1 발광 소자(150R)의 일측, 예컨대 제2 전극에 전기적으로 연결되고, 제2 전극 패드(153G)는 제2 발광 소자(150G)의 일측, 예컨대 제2 전극에 전기적으로 연결될 수 있다. 제3 전극 패드(153B)는 제3 발광 소자(150B)의 일측, 예컨대 제2 전극에 전기적으로 연결되고, 제4 전극 패드(153C)는 제1 발광 소자(150R), 제2 발광 소자(150G) 및 제3 발광 소자(150B)에 공통으로 연결될 수 있다.
예컨대, 제2층(155)에 복수의 컨택홀(221 내지 226, 231 내지 235)이 형성될 수 있다. 이들 컨택홀들(221 내지 226, 231 내지 235)은 제2층(155)을 부분적으로 식각하여 형성될 수 있다.
예컨대, 제1 발광 소자(150R)의 제1 전극과 제2 전극 각각에 대응하는 제2층(155)을 수직으로 식각하여 제1 컨택홀(221) 및 제2 컨택홀(222)이 형성될 수 있다. 예컨대, 제2 발광 소자(150G)의 제1 전극과 제2 전극 각각에 대응하는 제2층(155)을 수직으로 식각하여 제3 컨택홀(223) 및 제4 컨택홀(224)이 형성될 수 있다. 예컨대, 제3 발광 소자(150B)의 제1 전극과 제2 전극 각각에 대응하는 제2층(155)을 수직으로 식각하여 제5 컨택홀(225) 및 제6 컨택홀(226)이 형성될 수 있다.
예컨대, 제1 전극 패드(153R)의 일 영역에 대응하는 제2층(155)을 수직으로 식각하여 제7 컨택홀(231)이 형성되고, 제2 전극 패드(153G)의 일 영역에 대응하는 제2층(155)을 수직으로 식각하여 제8 컨택홀(232)이 형성되며, 제3 전극 패드(153B)의 일 영역에 대응하는 제2 층을 수직으로 식각하여 제9 컨택홀(233)이 형성될 수 있다. 아울러, 제4 전극 패드(153C)의 적어도 하나의 영역에 대응하는 제2층(155)을 수직으로 식각하여 적어도 하나 이상의 제10 컨택홀(234, 235)이 형성될 수 있다.
이들 제1 내지 제10 컨택홀(221 내지 226, 231 내지 235)에 복수의 연결 전극(157R, 157G, 157B, 157C)이 배치되고, 복수의 연결 전극(157R, 157G, 157B, 157C)에 의해 복수의 발광 소자(150R, 150G, 150B)가 복수의 전극 패드(153R, 153G, 153B, 153C)에 전기적으로 연결될 수 있다.
도면에는 복수의 전극 패드(153R, 153G, 153B, 153C)가 수평으로 나란하게 배치되는 것으로 도시되고 있지만, 복수의 전극 패드(153R, 153G, 153B, 153C)가 서로 층을 달리하여 수직으로 배치될 수도 있다. 이때, 복수의 전극 패드(153R, 153G, 153B, 153C)는 수직으로 중첩되거나 중첩되지 않을 수 있다. 복수의 전극 패드(153R, 153G, 153B, 153C)가 수직으로 중첩되어 배치되는 경우, 발광 소자 패키지(150)의 사이즈를 더욱 더 줄일 수 있어 단위 화소의 사이즈가 줄어 더욱더 향상된 고해상도를 구현할 수 있다.
제2층(155)은 복수의 발광 소자(150R, 150G, 150B) 상에 배치될 수 있다.
제2층(155)은 균일한 두께를 갖는 평탄화층일 있다. 제2층(155)에 의해 복수의 발광 소자(150R, 150G, 150B) 및 복수의 패드 전극이 매립될 수 있다.
도면에는 복수의 패드 전극 각각의 두께가 복수의 발광 소자(150R, 150G, 150B) 각각의 두께보다 작게 도시되고 있지만, 복수의 패드 전극 각각의 두께가 복수의 발광 소자(150R, 150G, 150B) 각각의 두께와 동일하거나 더 클 수도 있다. 이러한 경우, 제2층(155)의 상면은 제1층(151)의 상면으로부터 복수의 전극 패드(153R, 153G, 153B, 153C)와 복수의 발광 소자(150R, 150G, 150B) 중에서 더 두께가 큰 구성 요소의 상면보다 더 높게 위치될 수 있다.
상술한 바와 같이, 제2층(155)에는 복수의 컨택홀(221 내지 226, 231 내지 235)이 형성될 수 있다. 컨택홀(221 내지 226, 231 내지 235)을 용이하게 형성하기 위해 제2층(155)은 국부적으로 식각이 용이한 재질로 이루어질 수 있다.
복수의 발광 소자(150R, 150G, 150B) 각각에서 열이 발생될 수 있다. 따라서, 제2층(155)은 복수의 발광 소자(150R, 150G, 150B) 각각에서 발생된 열을 외부로 용이하게 방출할 수 있는 우수한 방열 재질로 이루어질 수 있다.
복수의 발광 소자(150R, 150G, 150B) 및/또는 복수의 전극 패드(153R, 153G, 153B, 153C)는 서로 간이 매우 좁은 간격으로 이격되어 전기적으로 쇼트될 수 있다. 따라서, 제2층(155)은 복수의 발광 소자(150R, 150G, 150B) 사이, 복수의 전극 패드(153R, 153G, 153B, 153C) 사이 또는 복수의 발광 소자(150R, 150G, 150B) 각각과 복수의 전극 패드(153R, 153G, 153B, 153C) 각각의 사이의 절연을 위해 우수한 절연 재질로 이루어질 수 있다.
제2층(155)이 평탄화층으로 역할을 하기 위해서는 쉽게 두께 형성이 가능해야 한다. 따라서, 제2층(155)은 두께 형성이 용이한 재질로 이루어질 수 있다.
복수의 연결 전극(157R, 157G, 157B, 157C)은 제2 층 상에 배치될 수 있다.
예컨대, 복수의 연결 전극(157R, 157G, 157B, 157C)은 ITO, IZO 등과 같은 투명한 도전 재질로 이루어질 수 있다. 예컨대, 복수의 연결 전극(157R, 157G, 157B, 157C)은 구리(Cu), 알루미늄(Al), 금(Au)이나 이들의 합금 등과 같은 금속으로 이루어질 수 있다.
복수의 연결 전극(157R, 157G, 157B, 157C)은 제2층(155)에 형성된 복수의 컨택홀(221 내지 226, 231 내지 235)에 형성될 수 있다. 복수의 연결 전극(157R, 157G, 157B, 157C) 각각은 복수의 발광 소자(150R, 150G, 150B) 각각을 복수의 전극 패드(153R, 153G, 153B, 153C) 각각에 전기적을 연결할 수 있다. 이러한 경우, 복수의 연결 전극(157R, 157G, 157B, 157C) 각각은 복수의 전극 패드(153R, 153G, 153B, 153C) 중 적어도 하나 이상의 전극 패드와 수직으로 중첩될 수 있다.
구체적으로, 제1 연결 전극(157R)은 제1 컨택홀(221)을 통해 제1 발광 소자(150R)의 제2 전극에 전기적으로 연결되고, 제7 컨택홀(231)을 통해 제1 전극 패드(153R)에 전기적으로 연결될 수 있다.
제2 연결 전극(157G)은 제3 컨택홀(223)을 통해 제2 발광 소자(150G)의 제2 전극에 전기적으로 연결되고, 제8 컨택홀(232)을 통해 제2 전극 패드(153G)에 전기적으로 연결될 수 있다.
제3 연결 전극(157B)은 제5 컨택홀(225)을 통해 제3 발광 소자(150B)의 제2 전극에 전기적으로 연결되고, 제9 컨택홀(233)을 통해 제3 전극 패드(153B)에 전기적으로 연결될 수 있다.
제4 연결 전극(157C)은 제2 컨택홀(222), 제4 컨택홀(224) 및 제6 컨택홀(226) 각각을 통해 제1 발광 소자(150R)의 제1 전극, 제2 발광 소자(150G)의 제1 전극 및 제3 발광 소자(150B)의 제1 전극에 공통으로 연결되고, 적어도 하나의 제10 컨택홀(234, 235)을 통해 제4 전극 패드(153C)에 전기적으로 연결될 수 있다.
제3층(159)은 복수의 연결 전극(157R, 157G, 157B, 157C) 상에 배치될 수 있다.
제3층(159)은 복수의 발광 소자(150R, 150G, 150B), 복수의 전극 패드(153R, 153G, 153B, 153C), 복수의 연결 전극(157R, 157G, 157B, 157C) 등을 보호하는 보호층일 수 있다. 보호층에 의해 외부의 이물질에 의한 복수의 연결 전극(157R, 157G, 157B, 157C) 사이의 전기적인 쇼트가 방지되고 수분에 의해 복수의 발광 소자(150R, 150G, 150B)이 영향을 받거나 복수의 전극 패드(153R, 153G, 153B, 153C) 및 복수의 연결 전극(157R, 157G, 157B, 157C)의 부식이 방지될 수 있다.
[실시예의 디스플레이 장치]
도 17은 실시예에 따른 디스플레이 장치를 도시한 단면도이다.
도 6 및 도 17을 참조하면, 실시예에 따른 디스플레이 장치(100)는 기판(200), 발광 소자 패키지(150) 및 복수의 신호 라인(VDD_R, VDD_G, VDD_B, VSS)을 포함할 수 있다.
기판(200)은 발광 소자 패키지(150)나 복수의 신호 라인(VDD_R, VDD_G, VDD_B, VSS)을 지지하기 위한 지지 부재일 수 있다. 기판(200)은 발광 소자 패키지(150)나 복수의 신호 라인(VDD_R, VDD_G, VDD_B, VSS)을 보호하기 위한 보호 부재일 수 있다. 기판(200)은 발광 소자 패키지(150)에서 발생된 열을 외부로 방출시키기 위한 방출 부재일 수 있다. 기판(200)은 발광 소자 패키지(150)나 복수의 신호 라인(VDD_R, VDD_G, VDD_B, VSS) 사이의 전기적인 쇼트를 방지하기 이한 절여 부재일 수 있다.
기판(200)은 리지드(rigid), 플렉서블(flexible), 벤더블(bendable), 롤러블(rollable) 또는 스트레쳐블(stretchable)한 특성을 가질 수 있지만, 이에 대해서는 한정하지 않는다.
기판(200)은 복수의 홈부(203)를 포함할 수 있다. 이들 홈부(203)는 매트릭스 형태로 배열될 수 있다.
홈부(203)는 절연 부재(206)에 의해 형성될 수 있다. 예컨대, 절연 부재(206)가 기판(200) 상에 형성된 후, 절연 부재(206)의 복수의 영역을 대상으로 국부적인 식각을 함으로써 매트릭스로 배열된 홈부(203)가 형성될 수 있다.
도면에는 절연 부재(206)가 상면부터 하면까지 완전히 제거되어 기판(200)의 상면이 부분적으로 노출된 홈부(203)가 형성되는 것으로 도시되고 있지만, 기판(200)의 상면이 노출되지 않을 수도 있다. 즉, 절연 부재(206)의 상면으로부터 하면을 향해 식각이 되어 절연 부재(206)의 하측의 일정 부분이 남은 상태로 홈부(203)가 형성될 수 있다. 기판(200)의 상면이 노출된 홈부(203)가 형성된 경우, 홈부(203)의 바닥면은 상기 노출된 기판(200)의 상면일 수 있다.
예컨대, 홈부(203)의 깊이는 발광 소자 패키지(150)의 두께와 동일하거나 작을 수 있다. 따라서, 발광 소자 패키지(150)가 홈부(203)에 삽입되는 경우, 발광 소자 패키지(150)의 상면은 홈부(203)의 상면과 동일하게 위치되거나 더 높게 위치될 수 있다.
한편, 자가 조립시, 발광 소자 패키지(150)가 홈부(203)에 고정 또는 유지되어야 한다. 발광 소자 패키지(150)가 홈부(203)에 고정되지 않는 경우, 해당 발광 소자 패키지(150)는 홈부(203)로부터 밖으로 이탈되어 해당 홈부(203)에 발광 소자 패키지(150)가 없어 발광 불량이 야기될 수 있다.
발광 소자 패키지(150)가 홈부(203)에 고정 또는 유지되도록 기판(200) 상에 제1 배선 라인(201) 및 제2 배선 라인(202)가 배치될 수 있다. 제1 배선 라인(201)과 제2 배선 라인(202)은 서로 이격되어 배치될 수 있다. 예컨대, 제1 배선 라인(201)과 제2 배서 라인의 이격 거리는 홈부(203)의 폭보다 클 수 있다. 예컨대, 제1 배선 라인(201)과 제2 배선 라인(202)의 이격 거리는 홈부(203)에 삽입된 발광 소자 패지지(150)의 폭보다 클 수 있다. 다시 말해, 홈부(203)에 삽입된 발광 소자 패키지(150)는 제1 배선 라인(201)과 제2 배선 라인(202) 사이에 배치될 수 있다. 따라서, 제1 배선 라인(201)과 제2 배선 라인(202)에 인가된 전압에 의해 제1 배선 라인(201)과 제2 배선 라인(202) 사이에 유전영동힘이 생성되고, 홈부(203)에 삽입된 발광 소자 패키지(150)는 유전영동힘에 의해 홈부(203)에 고정 또는 유지될 수 있다.
상술한 바와 같이, 발광 소자 패키지(150)는 홈부(203)에 삽입될 수 있다. 자가조립시, 도 5에 도시한 바와 같이, 자성체를 포함하는 조립 장치(1100)가 기판(200)을 따라 이동함에 따라, 유체에 투입된 발광 소자 패키지(150)들이 조립 장치(1100)와 같은 방향으로 이동될 수 있다. 즉, 조립 장치(1100)에 의해 발광 소자 패키지(150)에 인력이 작용하여 발광 소자 패키지(150)들이 조립 장치(1100)를 향해 이동될 수 있다.
발광 소자 패키지(150)에 인력이 작용하도록 발광 소자 패키지(150)에 자성층이 구비될 수 있다. 자성층은 조립 장치(1100)에 의해 자화되어 조립 장치에 대해 인력이 작용하는 것으로서, 예컨대 니켈(Ni)일 수 있지만, 이에 대해서는 한정하지 않는다.
예컨대, 자성층은 발광 소자 패키지(150)의 복수의 발광 소자(150R, 150G, 150B) 중 적어도 하나의 발광 소자에 구비될 수 있다. 발광 소자(150R, 150G, 150B) 각각은 제1 반도체층, 활성층 및 제2 반도체층으로 이루어진 경우, 자성층은 제1 반도체층 아래 및/또는 제2 반도체층 위에 배치될 수 있다. 예컨대, 제1 반도체층 상에 제1 전극이 배치되고 제2 반도체층 상에 제2 전극이 배치되는 경우, 자성층은 제1 전극과 제1 반도체층 사이 및/또는 제2 반도체층과 제2 전극 사이에 배치될 수 있다. 제1 전극 또는 제2 전극이 복수의 금속층으로 이루어진 경우, 이들 복수의 금속층 중 적어도 하나 이상의 금속층은 자성층일 수 있다.
도 13에 도시된 발광 소자 패키지(150)가 뒤집힌 상태로 홈부(203)에 삽입될 수 있다. 즉, 도 13에 도시된 발광 소자 패키지(150)가 180도 회전된 상태로 홈부(203)에 삽입될 수 있다.
자가 조립시, 도 17에 도시된 기판(200)이 도 5에 도시된 챔버(1300)의 상측에 위치될 수 있다. 이때, 기판(200)의 홈부(203)는 챔버 내부를 향하도록 위치될 수 있다. 챔버 내의 유체에 복수의 발광 소자 패키지(150)가 투하될 수 있다. 기판(200) 상에 조립 장치(1100)가 위치될 수 있다.
발광 소자 패키지(150)가 뒤집힌 상태로 홈부(203)에 삽입되기 위해 제2 반도체층과 제2 전극 사이 및/또는 제2 전극에 자성층이 배치될 수 있다.
따라서, 조립 장치(1100)가 기판(200)을 따라 직서 방향 또는 회전 방향으로 이동함에 따라 기판(200) 아래에 위치된 발광 소자 패키지(150)들이 조립 장치(1100)을 향해 이동될 수 있다. 즉, 발광 소자 패키지(150)의 제2 전극이 위치된 영역이 조립 장치(1100)를 따라 이동되다가 홈부(203)를 만나면, 홈부(203) 내에 삽입될 수 있다. 이에 따라, 발광 소자 패키지(150)의 제2 전극이 위치된 영역이 홈부(203)의 바닥면을 향하도록 배치될 수 있다. 이러한 경우, 발광 소자 패키지(150)의 제3층(159)의 일 면이 홈부(203)의 바닥면에 접하고, 발광 소자 패키지(150)의 측면에 홈부(203)의 내측면에 대향하여 배치되며, 발광 소자 패키지(150)의 제1층(151)의 일면이 홈부(203)의 표면과 동일하게 위치되거나 더 높게 위치될 수 있다. 발광 소자 패키지(150)의 측면은 홈부(203)의 내측면으로부터 이격되어 배치될 수 있지만, 이에 대해서는 한정하지 않는다.
예컨대, 홈부(203)의 사이즈가 발광 소자 패키지(150)의 사이즈와 동일한 경우, 발광 소자 패키지(150)의 측면은 홈부(203)의 내측면과 접할 수 있다. 예컨대, 홈부(203)의 사이즈가 발광 소자 패키지(150)의 사이즈보다 큰 경우, 발광 소자 패키지(150)이 측면은 홈부(203)의 내측면으로부터 이격될 수 있다.
자가 조립에 의해 발광 소자 패키지(150)가 홈부(203)에 삽입되면, 복수의 연결 라인(210R, 210G, 210B, 210C)을 통해 복수의 신호 라인(VDD_R, VDD_G, VDD_B, VSS)과 발광 소자 패키지(150)의 복수의 전극 패드(153R, 153G, 153B, 153C)를 전기적으로 연결할 수 있다.
예컨대, 복수의 연결 라인(210R, 210G, 210B, 210C)은 ITO, IZO 등과 같은 투명한 도전 재질로 이루어질 수 있다. 예컨대, 복수의 연결 라인(210R, 210G, 210B, 210C)은 구리(Cu), 알루미늄(Al), 금(Au)이나 이들의 합금 등과 같은 금속으로 이루어질 수 있다.
복수의 연결 라인(210R, 210G, 210B, 210C)은 제1층(151) 상에 배치될 수 있다. 발광 소자 패키지(150)의 제1층(151)이 국부적으로 식각되어 복수의 컨택홀(240)이 형성될 수 있다. 복수의 컨택홀(240)에 복수의 연결 라인(210R, 210G, 210B, 210C)이 형성될 수 있다.
이들 컨택홀(240)에 형성된 복수의 연결 라인(210R, 210G, 210B, 210C)을 통해 복수의 전극 패드(153R, 153G, 153B, 153C)가 복수의 신호 라인(VDD_R, VDD_G, VDD_B, VSS)에 연결될 수 있다. 도 6 및 도 17에 도시한 바와 같이, 제1 전극 패드(153R)는 제1 컨택홀(240)에 형성된 제1 연결 라인(210R)을 통해 제1 신호 라인(VDD_R)에 연결될 수 있다. 제2 전극 패드(153G)는 제2 컨택홀(미도시)에 형성된 제2 연결 라인(210G)을 통해 제2 신호 라인(VDD_G)에 연결될 수 있다. 제3 전극 패드(153B)는 제3 컨택홀(미도시)에 형성된 제3 연결 라인(210B)을 통해 제3 신호 라인(VDD_B)에 연결되고, 제4 전극 패드(153C)는 제4 컨택홀(미도시)에 형성된 제4 연결 라인(210C)을 통해 제4 신호 라인(VSS)에 연결될 수 있다.
복수의 연결 라인(210R, 210G, 210B, 210C)은 기판(200)의 복수의 신호 라인(VDD_R, VDD_G, VDD_B, VSS)과 발광 소자 패키지(150)의 복수의 전극 패드(153R, 153G, 153B, 153C) 사이에 최단의 경로(path)가 되도록 기판(200) 및 발광 소자 패키지(150) 상에 배치될 수 있다.
한편, 복수의 연결 라인(210R, 210G, 210B, 210C)이 발광 소자 패키지(150)의 제3층(159)에 형성하는 경우, 복수의 연결 라인(210R, 210G, 210B, 210C)이 제3층(159) 및 제2층(155)에 이미 형성된 복수의 연결 라인(210R, 210G, 210B, 210C)과 전기적인 쇼트가 발생될 수 있다.
하지만, 실시예에 따르면, 자가 조립시 복수의 연결 전극(157R, 157G, 157B, 157C)이 배치된 발광 소자 패키지(150)의 제3층(159)이 홈부(203)의 바닥면을 향하도록 유도하여 제3층(159)이 홈부(203)의 바닥면에 접하도록 하고, 제3층(159)의 반대편에 위치된 제1층(151)에 복수의 연결 라인(210R, 210G, 210B, 210C)을 형성함으로써, 복수의 연결 라인(210R, 210G, 210B, 210C)이 제2층(155)에 형성된 복수의 연결 전극(157R, 157G, 157B, 157C)과 전기적으로 쇼트되지 않게 되어 전기적인 연결 불량을 방지할 수 있다.
한편, 홈부(203)의 내측면은 하측과 상측을 가질 수 있다. 하측은 바닥면과 접할 수 있다. 바닥면의 형상은 홈부(203)의 형상과 동일할 수 있다. 예컨대, 바닥면의 형상은 원형일 수 있지만, 이에 대해서는 한정하지 않는다.
일 예로, 하측과 상측 사이의 영역은 하측의 사이즈와 상측의 사이즈가 동일한 수직면을 가질 수 있다. 즉, 수직면은 바닥면에 대해 수직인 면일 수 있다. 이러한 경우, 발광 소자 패지지의 외측면 또한 발광 소자 패키지(150)의 배면에 대해 수직인 수직면을 가질 수 있다.
다른 예로, 하측과 상측 사이의 영역은 하측의 사이즈보다 상측의 사이즈가 큰 경사면을 가질 수 있다. 예컨대, 하측에서 상측으로 갈수록 홈부(203)의 사이즈가 점진적으로 커질 수 있다. 이러한 경우, 발광 소자 패키지(150)의 외측면 또한 발광 소자 패키지(150)의 배면에 대해 경사진 경사면을 가질 수 있다. 예컨대, 제1층(151), 제2층(155) 및 제3층(159) 각각의 외측면은 경사면을 가질 수 있다. 이러한 경우, 홈부(203)의 바닥면에 접하는 제3층(159)의 사이즈가 가장 작고, 제2층(155)의 사이즈는 제3층(159)의 사이즈보다 크며, 제1층(151)의 사이즈는 제2층(155)의 사이즈보다 클 수 있다. 따라서, 홈부(203)의 내측면에 하측에서 상측으로 갈수록 커지는 경사면을 가짐에 따라, 발광 소자 패키지(150)가 보다 용이하게 홈부(203)에 조립될 수 있다.
한편, 실시시예에 따른 디스플레이 장치(100)의 복수의 홈부(203) 각각에 배치된 발광 소자 패키지(150)의 복수의 발광 소자(150R, 150G, 150B) 및/또는 복수의 연결 전극(157R, 157G, 157B)의 배치 위치는 상이할 수 있다.
디스플레이 장치(100)의 제1 홈부(203)에 도 12에 도시된 복수의 발광 소자(150R, 150G, 150B) 및 복수의 연결 전극(157R, 157G, 157B)로 배치될 수 있다. 즉, 복수의 발광 소자(150R, 150G, 150B)가 상하 방향을 따라 길게 배치되고, 발광 소자 패키지(150)의 상측의 일 영역에 복수의 연결 전극(157R, 157G, 157B)이 배치될 수 있다. 디스플레이 장치(100)의 제2 홈부(203)에는 복수의 발광 소자(150R, 150G, 150B)가 좌우 방향을 따라 길게 배치되고, 발광 소자 패키지(150)의 좌측의 일 영역에 복수의 연결 전극(157R, 157G, 157B)이 배치될 수 있다.
다른 예로서, 실시시예에 따른 디스플레이 장치(100)의 복수의 홈부(203) 각각에 배치된 발광 소자 패키지(150)의 복수의 발광 소자(150R, 150G, 150B) 및/또는 복수의 연결 전극(157R, 157G, 157B)의 배치 위치는 동일할 수 있다.
상기의 상세한 설명은 모든 면에서 제한적으로 해석되어서는 아니되고 예시적인 것으로 고려되어야 한다. 실시예의 범위는 첨부된 청구항의 합리적 해석에 의해 결정되어야 하고, 실시예의 등가적 범위 내에서의 모든 변경은 실시예의 범위에 포함된다.
실시예는 영상이나 정보를 디스플레이하는 디스플레이 분야에 채택될 수 있다.

Claims (19)

  1. 제1층;
    상기 제1층 상에 복수의 발광 소자;
    상기 복수의 발광 소자를 둘러싸는 복수의 전극 패드;
    상기 복수의 발광 소자 상에 제2층;
    상기 제2층 상에 배치되어 상기 복수의 발광소자와 상기 복수의 전극 패드 사이를 연결하는 복수의 연결 전극; 및
    상기 복수의 연결 전극 상에 제3층;을 포함하는 발광 소자 패키지.
  2. 제1항에 있어서,
    상기 발광 소자 패키지는 원형을 갖는 발광 소자 패키지.
  3. 제2항에 있어서,
    상기 복수의 전극 패드는 환형을 갖는 발광 소자 패키지.
  4. 제1항에 있어서,
    상기 복수의 전극 패드 중 하나는 상기 복수의 발광 소자에 공통으로 연결되는 공통 전극 패드인 발광 소자 패키지.
  5. 제1항에 있어서,
    상기 복수의 발광 소자 각각의 형상은 원형, 사각형, 타원형, 별모양 및 다각형 중 하나를 갖는 발광 소자 패키지.
  6. 제1항에 있어서,
    상기 복수의 발광 소자는 일방향을 따라 배치되는 발광 소자 패키지.
  7. 제1항에 있어서,
    상기 복수의 발광 소자는 삼각형의 꼭지점에 배치되는 발광 소자 패키지.
  8. 복수의 홈부를 포함하는 기판;
    상기 홈부 각각에 배치되는 발광 소자 패키지;
    상기 복수의 홈부 각각에 인접하여 배치되는 복수의 신호 라인; 및
    상기 복수의 신호 라인과 상기 복수의 패키지를 연결하는 복수의 연결 라인을 포함하고,
    상기 발광 소자 패키지는,
    제1층;
    상기 제1층 상에 복수의 발광 소자;
    상기 복수의 발광 소자를 둘러싸는 복수의 전극 패드;를 포함하는 디스플레이 장치.
  9. 제8항에 있어서,
    상기 홈부는 원형을 갖고,
    상기 발광 소자 패키지는 상기 홈부에 대응하는 원형을 갖는 디스플레이 장치.
  10. 제9항에 있어서,
    상기 복수의 전극 패드는 환형을 갖는 디스플레이 장치.
  11. 제8항에 있어서,
    상기 복수의 전극 패드 중 하나는 상기 복수의 발광 소자에 공통으로 연결되는 공통 전극 패드이고,
    상기 복수의 신호 라인 중 하나는 제1 방향을 따라 배치되어 상기 공통 전극 패드에 연결되는 공통 신호 라인이고,
    상기 복수의 신호 라인 중 나머지 신호 라인은 상기 제1 방향과 교차하는 제2 방향을 따라 배치되는 디스플레이 장치.
  12. 제8항에 있어서,
    상기 발광 소자 패키지는,
    상기 복수의 발광 소자 상에 제2층;
    상기 제2층 상에 배치되어 상기 복수의 발광소자와 상기 복수의 전극 패드 사이를 연결하는 복수의 연결 전극; 및
    상기 복수의 연결 전극 상에 제3층;을 포함하는 디스플레이 장치.
  13. 제12항에 있어서,
    상기 복수의 발광 소자 패키지 각각의 상기 복수의 발광 소자의 배치 위치는 상기 홈부마다 상이한 디스플레이 장치.
  14. 제12항에 있어서,
    상기 복수의 연결 전극의 배치 위치는 상기 홈부마다 상이한 디스플레이 장치.
  15. 제12항에 있어서,
    상기 제3 층은 상기 홈부의 바닥면에 접하는 디스플레이 장치.
  16. 제12항에 있어서,
    상기 복수의 연결 전극 각각은 복수의 전극 패드 중 적어도 하나 이상 전극 패드과 수직으로 중첩되는 디스플레이 장치.
  17. 제8항에 있어서,
    상기 복수의 연결 라인 각각은 상기 제1층을 관통하여 상기 복수의 전극 패드에 연결되는 디스플레이 장치.
  18. 제8항에 있어서,
    상기 복수의 연결 라인 각각은 상기 복수의 전극 패드 중 적어도 하나 이상 전극 패드과 수직으로 중첩되는 디스플레이 장치.
  19. 제8항에 있어서,
    상기 복수의 발광 소자 각각의 형상은 원형, 타원형 및 사각형 중 하나를 갖는 디스플레이 장치.
PCT/KR2021/003706 2021-03-25 2021-03-25 발광 소자 패키지 및 디스플레이 장치 WO2022203099A1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US18/283,721 US20240170433A1 (en) 2021-03-25 2021-03-25 Light emitting device package and display device
PCT/KR2021/003706 WO2022203099A1 (ko) 2021-03-25 2021-03-25 발광 소자 패키지 및 디스플레이 장치
KR1020237033727A KR20230160286A (ko) 2021-03-25 2021-03-25 발광 소자 패키지 및 디스플레이 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/KR2021/003706 WO2022203099A1 (ko) 2021-03-25 2021-03-25 발광 소자 패키지 및 디스플레이 장치

Publications (1)

Publication Number Publication Date
WO2022203099A1 true WO2022203099A1 (ko) 2022-09-29

Family

ID=83395831

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2021/003706 WO2022203099A1 (ko) 2021-03-25 2021-03-25 발광 소자 패키지 및 디스플레이 장치

Country Status (3)

Country Link
US (1) US20240170433A1 (ko)
KR (1) KR20230160286A (ko)
WO (1) WO2022203099A1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101014102B1 (ko) * 2010-04-06 2011-02-10 엘지이노텍 주식회사 반도체 발광소자 및 그 제조방법
KR101039974B1 (ko) * 2010-03-26 2011-06-09 엘지이노텍 주식회사 발광소자, 발광 소자 제조방법 및 발광 소자 패키지
JP2013026510A (ja) * 2011-07-22 2013-02-04 Rohm Co Ltd Ledモジュールおよびledモジュールの実装構造
CN206505948U (zh) * 2017-02-10 2017-09-19 佛山市国星光电股份有限公司 一种高防潮性的片式led器件及其显示屏
KR20170112776A (ko) * 2016-04-01 2017-10-12 엘지이노텍 주식회사 발광소자, 어레이 기판, 패널, 및 이를 포함하는 표시장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101039974B1 (ko) * 2010-03-26 2011-06-09 엘지이노텍 주식회사 발광소자, 발광 소자 제조방법 및 발광 소자 패키지
KR101014102B1 (ko) * 2010-04-06 2011-02-10 엘지이노텍 주식회사 반도체 발광소자 및 그 제조방법
JP2013026510A (ja) * 2011-07-22 2013-02-04 Rohm Co Ltd Ledモジュールおよびledモジュールの実装構造
KR20170112776A (ko) * 2016-04-01 2017-10-12 엘지이노텍 주식회사 발광소자, 어레이 기판, 패널, 및 이를 포함하는 표시장치
CN206505948U (zh) * 2017-02-10 2017-09-19 佛山市国星光电股份有限公司 一种高防潮性的片式led器件及其显示屏

Also Published As

Publication number Publication date
KR20230160286A (ko) 2023-11-23
US20240170433A1 (en) 2024-05-23

Similar Documents

Publication Publication Date Title
WO2020050467A1 (ko) 발광 장치 및 이를 구비하는 표시 장치
WO2020230989A1 (ko) 표시 장치 및 그의 제조 방법
WO2022097785A1 (ko) 발광 소자 및 이를 포함하는 디스플레이 장치
WO2020027401A1 (ko) 발광 장치 및 이를 구비한 표시 장치
WO2020105809A1 (ko) 화소, 이를 구비하는 표시 장치, 및 그의 제조 방법
WO2021132789A1 (ko) 발광 소자를 이용한 디스플레이의 제조 장치 및 그 제조 방법
WO2021025243A1 (ko) 반도체 발광 소자를 이용한 디스플레이 장치
WO2020256265A1 (ko) 표시 장치 및 그의 제조 방법
WO2021118181A1 (ko) 발광 소자 및 이를 포함하는 표시 장치
WO2023003049A1 (ko) 디스플레이 장치
WO2022119018A1 (ko) 디스플레이 장치
WO2022149633A1 (ko) 자가조립장치 및 자가조립방법
WO2022203099A1 (ko) 발광 소자 패키지 및 디스플레이 장치
WO2023106861A1 (ko) 화소용 반도체 발광소자의 전사를 위한 기판 구조 및 이를 포함하는 디스플레이 장치
WO2020251070A1 (ko) 마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법
WO2023013801A1 (ko) 디스플레이 장치
WO2023277215A1 (ko) 디스플레이 장치
WO2023008604A1 (ko) 디스플레이 장치
WO2022114255A1 (ko) 발광 소자 및 이를 포함하는 디스플레이 장치
WO2023282365A1 (ko) 반도체 발광 소자 및 디스플레이 장치
WO2022004958A1 (ko) 표시 장치
WO2022265139A1 (ko) 디스플레이 장치
WO2022107945A1 (ko) 자가조립장치
WO2022080514A1 (ko) 디스플레이 장치
WO2022097787A1 (ko) 잉크젯 헤드 장치

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 21933327

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 18283721

Country of ref document: US

ENP Entry into the national phase

Ref document number: 20237033727

Country of ref document: KR

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 1020237033727

Country of ref document: KR

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 21933327

Country of ref document: EP

Kind code of ref document: A1