WO2022191079A1 - エピタキシャル成長用種基板およびその製造方法、ならびに半導体基板およびその製造方法 - Google Patents

エピタキシャル成長用種基板およびその製造方法、ならびに半導体基板およびその製造方法 Download PDF

Info

Publication number
WO2022191079A1
WO2022191079A1 PCT/JP2022/009490 JP2022009490W WO2022191079A1 WO 2022191079 A1 WO2022191079 A1 WO 2022191079A1 JP 2022009490 W JP2022009490 W JP 2022009490W WO 2022191079 A1 WO2022191079 A1 WO 2022191079A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
substrate
seed
epitaxial growth
seed substrate
Prior art date
Application number
PCT/JP2022/009490
Other languages
English (en)
French (fr)
Inventor
芳宏 久保田
一平 久保埜
Original Assignee
信越化学工業株式会社
信越半導体株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 信越化学工業株式会社, 信越半導体株式会社 filed Critical 信越化学工業株式会社
Priority to US18/279,023 priority Critical patent/US20240141552A1/en
Priority to CN202280020112.6A priority patent/CN116940720A/zh
Priority to JP2023505509A priority patent/JPWO2022191079A1/ja
Priority to KR1020237028609A priority patent/KR20230153370A/ko
Priority to EP22767036.1A priority patent/EP4306689A1/en
Publication of WO2022191079A1 publication Critical patent/WO2022191079A1/ja

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • C30B25/18Epitaxial-layer growth characterised by the substrate
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/40AIIIBV compounds wherein A is B, Al, Ga, In or Tl and B is N, P, As, Sb or Bi
    • C30B29/403AIII-nitrides
    • C30B29/406Gallium nitride
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/301AIII BV compounds, where A is Al, Ga, In or Tl and B is N, P, As, Sb or Bi
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/308Oxynitrides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/34Nitrides
    • C23C16/345Silicon nitride
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/40Oxides
    • C23C16/401Oxides containing silicon
    • C23C16/402Silicon dioxide
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/50Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • C30B25/18Epitaxial-layer growth characterised by the substrate
    • C30B25/186Epitaxial-layer growth characterised by the substrate being specially pre-treated by, e.g. chemical or physical means
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/38Nitrides
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/40AIIIBV compounds wherein A is B, Al, Ga, In or Tl and B is N, P, As, Sb or Bi
    • C30B29/403AIII-nitrides
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B31/00Diffusion or doping processes for single crystals or homogeneous polycrystalline material with defined structure; Apparatus therefor
    • C30B31/20Doping by irradiation with electromagnetic waves or by particle radiation
    • C30B31/22Doping by irradiation with electromagnetic waves or by particle radiation by ion-implantation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02002Preparing wafers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02636Selective deposition, e.g. simultaneous growth of mono- and non-monocrystalline semiconductor materials
    • H01L21/02639Preparation of substrate for selective deposition
    • H01L21/02645Seed materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/20Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
    • H01L21/2003Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy characterised by the substrate
    • H01L21/2007Bonding of semiconductor wafers to insulating substrates or to semiconducting substrates using an intermediate insulating layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/20Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
    • H01L21/2003Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy characterised by the substrate
    • H01L21/2015Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy characterised by the substrate the substrate being of crystalline semiconductor material, e.g. lattice adaptation, heteroepitaxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02387Group 13/15 materials
    • H01L21/02389Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02441Group 14 semiconducting materials
    • H01L21/0245Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02488Insulating materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02494Structure
    • H01L21/02496Layer structure
    • H01L21/02505Layer structure consisting of more than two layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02609Crystal orientation

Definitions

  • the present invention provides an epitaxial layer of group III nitrides with few defects and high characteristics, such as aluminum nitride (AlN), aluminum gallium nitride (Al x Ga 1-x N (where 0 ⁇ x ⁇ 1), and gallium nitride (GaN)). and a pure seed substrate for epitaxial growth and a manufacturing method thereof, more specifically, high-quality and inexpensive AlN, Al x Ga 1-x N (0 ⁇ X ⁇ 1), and GaN-based materials with extremely few crystal defects, warpage, and voids.
  • the present invention relates to seed substrates for epi and pristine epitaxial growth of group III-nitrides such as Etc. and methods of making the same.
  • Crystal substrates of group III nitrides such as AlN-based and GaN-based crystal substrates have a wide bandgap, short-wavelength light emission, high withstand voltage, and excellent high-frequency characteristics. Therefore, III-nitride substrates are expected to be applied to devices such as light-emitting diodes (LEDs), lasers, Schottky diodes, power devices, and high-frequency devices.
  • LEDs light-emitting diodes
  • AlN-based crystal substrates have been used for the purpose of removing bacteria and viruses, particularly AlN and/or Al x Ga 1-x N (0.5 ⁇ X ⁇ 1), triggered by the recent epidemic of coronavirus and the like.
  • AlN single crystal substrates have no melting point. is difficult to manufacture, and it is usually manufactured by a sublimation method (improved Lely method) at 1700 to 2250 ° C. in a N2 atmosphere using silicon carbide (SiC) or AlN as a seed crystal. As disclosed, it is fabricated by hydride vapor phase epitaxy (HVPE) on a sapphire substrate or a sublimated AlN substrate. AlN single crystals grown by the sublimation method require a high temperature for crystal growth, and due to equipment limitations, the substrates are currently small-diameter substrates with diameters of ⁇ 2 to ⁇ 4 inches at most, and are extremely expensive.
  • HVPE hydride vapor phase epitaxy
  • AlN single crystal has a relatively low dislocation density of ⁇ 10 5 cm ⁇ 2 .
  • it has the drawback of low UV transmittance.
  • AlN single crystals produced by hydride vapor phase epitaxy (HVPE) on sapphire substrates are relatively inexpensive and have little coloration. It has high and low resistivity.
  • AlN crystals obtained by HVPE film formation on sublimation AlN substrates have a relatively low dislocation density, but are opaque to deep ultraviolet light due to contamination of colored matter from AlN on the underlying substrate. is resistivity.
  • an expensive sublimated AlN crystal is used as it is as a base substrate that also serves as a seed crystal, so there is a drawback that the cost is extremely high.
  • GaN substrates bulk GaN substrates, which are made by growing GaN crystals in a liquid such as liquid ammonia or Na flux, have relatively few defects and are of high quality.
  • the sublimation AlN substrate is used as it is as a base substrate that also serves as a seed crystal, the cost is extremely high.
  • heteroepitaxial growth is performed on a sapphire substrate or the like using the MOCVD method or hydride vapor phase epitaxy method (HVPE method, THVPE method) in which crystals are grown in the vapor phase, it is theoretically possible to improve the quality and enlarge the size of the crystal.
  • HVPE method hydride vapor phase epitaxy method
  • Patent Document 2 an AlN ceramic core and a sealing in which the AlN ceramic core is sealed with a multilayer film of SiO 2 /P-Si/SiO 2 /Si 3 N 4 a support substrate having a layer; a planarization layer such as SiO 2 on the upper surface of the support substrate; A so-called QST (trade name) substrate is disclosed.
  • this method tends to cause a difference in coefficient of thermal expansion between each multilayer film that seals the core, or between the sealing layer, the planarizing layer, and the seed crystal layer.
  • thermal stress due to the difference in coefficient of thermal expansion causes cracks, chipping, distortion, etc. between the sealing layer, the flattening layer, or between the seed crystal layers, or between the layers formed in the subsequent epitaxial film formation process.
  • the diffusion of impurities in the AlN ceramic core causes contamination and various strains in the seed crystal, which adversely affects the subsequent epitaxial growth, resulting in an epitaxially grown film with many crystal defects and low characteristics. .
  • AlN and/or Al x Ga 1-x N (0 ⁇ X ⁇ 1) or it is difficult to obtain GaN crystal substrates with few crystal defects, high quality, and low cost, which are suitable for 5G communication and the high frequency and high withstand voltage accompanying the shift to EVs in vehicles. , and a new solution was desired.
  • one of the important constituent elements of the present invention is to minimize the difference in thermal expansion coefficient between the multilayer films that seal the core, or between the sealing layer, the planarizing layer, and the seed crystal layer, so as to achieve sealing. balanced optimization of the thicknesses between the layer, the planarizing layer and the seed layer, among others, optimizing the composition and thickness of the encapsulation layer, and/or optionally also adding a stress-adjusting layer to reduce thermal stress. It is to minimize the stress and make it even lower.
  • the inventors discovered that among the features of the Si ⁇ 111> seed crystal, the oxidation induced stacking fault (OSF) described in Patent Document 3 has a large effect. That is, it was found that the fewer OSFs in the Si ⁇ 111> seed crystal, the fewer defects during the epitaxial film formation and the better the subsequent device characteristics.
  • OSF oxidation induced stacking fault
  • the present invention has been made in view of the above circumstances, and epitaxial and pure group III nitrides such as AlN, Al x Ga 1-x N (0 ⁇ X ⁇ 1), GaN, etc., which are high quality and inexpensive with few crystal defects.
  • An object of the present invention is to obtain a seed substrate for epitaxial growth.
  • a 0.1 to 1.5 ⁇ m thick film was transferred to form a seed crystal layer.
  • the number (number/cm 2 ) of oxidation-induced stacking faults (OSFs) in the present invention is measured by the evaluation method of Patent Document 3.
  • OSFs oxidation-induced stacking faults
  • the present invention it is important to minimize the difference in thermal expansion coefficient between each multilayer film, or between the sealing layer, the planarizing layer, and the seed crystal layer. It is essential to optimize the composition and film thickness between the crystal layers in a well-balanced manner. In particular, optimization of the composition and thickness of the encapsulation layer, and/or addition of a stress-adjusting layer, if necessary, to lower the stress, and oxidation-induced stacking faults (OSFs) of 10 on the top surface of the planarization layer.
  • OSFs oxidation-induced stacking faults
  • the seed substrate for epitaxial growth comprises a supporting substrate, a planarizing layer of 0.5 to 3 ⁇ m provided on the upper surface of the supporting substrate, and and a seed crystal layer provided.
  • the support substrate includes a III-nitride polycrystalline ceramic core and a 0.05-1.5 ⁇ m sealing layer sealing the core.
  • the seed crystal layer is provided by thin film transfer of a 0.1 to 1.5 ⁇ m surface layer of Si ⁇ 111> single crystal having oxidation induced stacking fault (OSF) of 10/cm 2 or less.
  • OSF oxidation induced stacking fault
  • the group III nitride polycrystalline ceramics forming the core is preferably AlN ceramics.
  • the sealing layer preferably comprises at least a layer of Si3N4 .
  • the planarization layer preferably consists of SiO 2 and/or silicon oxynitride (Si x O y N z ) or AlAs.
  • the electrical resistivity (room temperature) of Si ⁇ 111> forming the seed crystal layer is preferably 1 k ⁇ cm or more.
  • the sealing layer is preferably formed by the LPCVD method.
  • the planarization layer is formed by depositing SiO2 and/or silicon oxynitride ( SixOyNz ) or AlAs on one side or the entire surface of the support substrate by plasma CVD, LPCVD, or low-pressure MOCVD. A film is preferably formed.
  • the seed crystal layer is formed by ion-implanting hydrogen and/or He into a Si ⁇ 111> single crystal having an OSF of 10/cm 2 or less and an electrical resistivity (room temperature) of 1 k ⁇ cm or more. It is preferably provided by transferring a thin film of 0.1 to 1.5 ⁇ m by physical means at 450° C. or less.
  • the stress adjustment layer is made of SiO 2 , Si 3 N 4 , amorphous Si, polycrystalline Si, etc. having a coefficient of thermal expansion capable of correcting the warp after the flattening layer is provided, or a combination thereof. can be selected.
  • the lowermost layer of the supporting substrate is at least a polycrystalline film formed by a method selected from sputtering, plasma CVD, and LPCVD. It is preferred to choose from Si.
  • SiO 2 and/or silicon oxynitride Si x O y N z
  • the polycrystalline Si film is directly formed, or after the amorphous Si film is formed as described above, heating or laser irradiation is performed. etc. may be polycrystallized.
  • the reason why the polycrystalline Si film is placed as the bottom layer here is that when considering compatibility with the electrostatic chuck of the process equipment, the smaller the distance between the surface of the electrostatic chuck and the film corresponding to the chuck, the resistivity of the film corresponding to the chuck increases. This is because the lower the value, the stronger the electrostatic adsorption force.
  • a semiconductor substrate according to an embodiment of the present invention is characterized in that a group III-V semiconductor thin film is formed on the upper surface of any of the seed substrates for epitaxial growth described above.
  • the III-V group semiconductor thin film is preferably a nitride semiconductor thin film containing Ga and/or Al.
  • a method for manufacturing a seed substrate for epitaxial growth includes the steps of preparing a core composed of a group III nitride polycrystalline ceramic core, and forming a core with a thickness of 0.05 ⁇ m or more and 1.5 ⁇ m so as to wrap the core.
  • a step of forming the following sealing layer as a support substrate a step of forming a planarization layer having a thickness of 0.5 ⁇ m or more and 3.0 ⁇ m or less on the upper surface of the support substrate; providing a seed crystal layer by thin film transfer of a 0.1 to 1.5 ⁇ m surface layer of a Si ⁇ 111> single crystal having an Oxidation induced Stacking Fault (OSF) of 10/cm 2 or less.
  • OSF Oxidation induced Stacking Fault
  • the sealing layer is preferably formed by the LPCVD method.
  • the planarization layer is formed by depositing SiO2 and/or silicon oxynitride ( SixOyNz ) or AlAs on one side or the entire surface of the support substrate by plasma CVD, LPCVD, or low-pressure MOCVD. A film is preferably formed.
  • the seed crystal layer may be provided by transferring a thin film having a thickness of 0.1 to 1.5 ⁇ m by means of a method.
  • the present invention preferably further includes the step of providing a stress adjustment layer on the lowermost surface of the support substrate.
  • This stress adjustment layer has a coefficient of thermal expansion that enables further correction of the warp after the flattening layer is provided, and is preferably made of polycrystalline Si formed by at least a method selected from sputtering and LPCVD.
  • a method for manufacturing a semiconductor substrate according to an embodiment of the present invention includes the steps of manufacturing a seed substrate for epitaxial growth by any of the seed substrates for epitaxial growth described above; and depositing a thin film.
  • AlN and / or Al x Ga 1-x N (0 ⁇ X ⁇ 1) such as a substrate for light emitting diodes used in the deep ultraviolet region (UVC; 200 to 280 nm) according to the present invention, or 5G communication and EV conversion of cars
  • UVC deep ultraviolet region
  • Epitaxial and pure seed substrates for epitaxial growth of group III nitrides such as GaN crystal substrates suitable for higher frequencies and higher withstand voltages associated with this can be provided at a low cost with few defects and high quality.
  • FIG. 1 It is a figure which shows the cross-section of the seed substrate 1.
  • FIG. It is a figure which shows the procedure which manufactures the seed substrate 1.
  • FIG. 1 shows a cross-sectional structure of a seed substrate for epitaxial growth of group III nitrides (hereinafter sometimes simply referred to as "seed substrate") 1 according to the present embodiment.
  • the seed substrate 1 shown in FIG. 1 has a structure in which a planarizing layer 4 and a seed crystal layer 2 of Si ⁇ 111> are laminated on a supporting substrate 3 .
  • a stress adjustment layer 5 is provided on the surface (lower surface) opposite to the surface on which the flattening layer 4 of the support substrate 3 is laminated.
  • the support substrate 3 includes a core 31 that serves as a core material of the support substrate 3 and a sealing layer 32 that covers the core 31 .
  • the core 31 is made of group III nitride polycrystalline ceramics. Specifically, AlN, Si 3 N 4 , GaN, or a mixture thereof can be used. Therefore, polycrystalline AlN ceramics are suitable. It is advisable to select a mirror-finished wafer with a thickness of 200 to 1000 ⁇ m, which fits on a semiconductor line from the aspect of device processing.
  • the sintering aid is selected from Y 2 O 3 , Al 2 O 3 , CaO, and the like, and Y 2 O 3 is usually preferred since it exhibits the highest thermal conductivity in the substrate after sintering.
  • AlN ceramic is used as the core 31 as it is, metal impurities in the AlN and Y 2 O 3 powders used as raw materials, and carbon, oxygen, and other impurities from the heat insulating material, furnace material, container, etc. during sintering become sources of contamination. have adverse effects such as crystal defects and coloring on single crystals.
  • a sealing layer 32 is provided to wrap and seal the polycrystalline ceramic core 31 .
  • consideration is given to the composition and thickness of each layer constituting the sealing layer 32 so that the thermal stress is as small as possible and the heat conduction is as large as possible. is required.
  • the composition of the sealing layer 32 can be appropriately selected in consideration of the coefficient of thermal expansion and heat conduction. It is preferable to cover and seal the whole.
  • This sealing layer 32 may be provided with p-Si as a layer for an electrostatic chuck as required, for example, when an electrostatic chuck is desired.
  • This p-Si layer may be formed between the AlN ceramics and the Si 3 N 4 layer, or optionally together with or under the stress adjustment layer 5 described later. In that case, if the adhesion between the p-Si and the AlN core and Si 3 N 4 is insufficient, SiO 2 or silicon oxynitride (Si x O y N z ) or the like may be interposed.
  • the electric resistivity (at room temperature) of the Si ⁇ 111> seed crystal layer 2 is preferably 1 k ⁇ cm or more. This is because in the Si ⁇ 111> seed crystal layer 2 with an electrical resistivity (room temperature) of 1 k ⁇ cm or less, high-frequency loss due to giga or millimeter waves increases, causing the device to generate heat, consume a large amount of power, and exhibit poor characteristics. is.
  • p-Si having a higher resistance is preferable within a range in which the required adsorption force can be obtained. It is preferable to form a film under the remote core 31 or under the stress adjustment layer 5 or form a multi-layer film at the same time as the stress adjustment layer 5 .
  • High-resistance p-Si has little high-frequency loss, and if placed under the support substrate 3, it becomes close to the electrostatic chuck, so even with high resistance, sufficient electrostatic force is generated. Therefore, it is possible to sufficiently adsorb the substrate without doping.
  • the stress adjustment layer 5 it is preferable to maintain the p-Si resistance as high as possible, but the minimum doping of boron (B), phosphorus (P), etc. necessary to generate the necessary electrostatic force is used. is not limiting.
  • the thickness of the sealing layer 32 is 1.5 ⁇ m or more.
  • a thickness of 0.05 ⁇ m or less is insufficient to prevent diffusion of impurities.
  • the thickness of the sealing layer 32 is preferably in the range of 0.05 to 1.5 ⁇ m.
  • the method of forming the sealing layer can be selected from ordinary MOCVD, normal pressure CVD, LPCVD, sputtering method, and the like. It is particularly preferred to use the method.
  • a flattening layer 4 having a thickness of 0.5 to 3 ⁇ m is laminated on at least the sealing layer 32 on the upper surface of the support substrate 3 .
  • This planarization layer 4 is often used as a sacrificial layer for etching or the like, or a normal ceramic film material such as SiO 2 , Al 2 O 3 , Si 3 N 4 , SiC or silicon oxynitride ( SixOyNz ). SiO2 and/or silicon oxynitride (Si x O y N z ) or AlAs.
  • the flattening layer 4 is usually laminated on only one side of the sealing layer 32 from the viewpoint of cost, but it can be formed so as to cover the entire sealing layer 32 if the warp is large.
  • the thickness of the flattening layer 4 must be such that voids and irregularities in the core 31, sealing layer 32, etc. can be filled, and sufficient smoothness can be obtained so that the seed crystal can be transferred.
  • an excessively thick flattening layer 4 causes warping and cracking of the seed substrate 1, which is not preferable. Therefore, it is preferable to provide at least the upper surface with a thickness of 0.5 to 3 ⁇ m.
  • the thickness is less than 0.5 ⁇ m, voids and irregularities in the AlN ceramic core 31 and the sealing layer 32 can hardly be filled, and if the thickness is 3 ⁇ m or more, the flattening layer 4 tends to warp.
  • Plasma CVD, LPCVD, low-pressure MOCVD, or the like is suitable as a film formation method for the planarization layer 4 from the viewpoint of the required film quality and film formation efficiency.
  • the laminated SiO 2 and/or silicon oxynitride (Si x O y N z ) or AlAs is subjected to heat treatment for the purpose of quenching or CMP polishing for smoothness depending on the state of the film, and the seed crystal layer described later. 2 ready for thin film transfer.
  • Si ⁇ 111>, SiC, SCAM, AlN, AlGaN, sapphire, etc. can be considered, but Si ⁇ 111> is preferable in terms of ease of increasing the diameter, availability of commercial products, and low cost.
  • Si ⁇ 111> crystals the Si ⁇ 111> single crystal having an oxidation-induced stacking fault (OSF) of 10/cm 2 or less is particularly preferable as described above.
  • OSF oxidation-induced stacking fault
  • the OSF of the Si ⁇ 111> seed crystal which is the seed for the epitaxial film formation in the next step
  • the OSF of the Si ⁇ 111> seed crystal which is the seed for the epitaxial film formation in the next step
  • the cost is low, when the number of OSFs exceeds 10/cm 2 , defects in epitaxially deposited crystals increase sharply and the device characteristics deteriorate, which is inevitable. This is because the yield also deteriorates and the cost becomes high.
  • Si ⁇ 111> seed crystals with an electrical resistivity (room temperature) of 1 k ⁇ cm or more is preferable. This is because if the electrical resistivity (room temperature) of the Si ⁇ 111> seed crystal is less than k ⁇ cm, the resistance causes high-frequency loss, which increases power consumption and causes heat to degrade device characteristics. Because it does.
  • the Si ⁇ 111> seed crystal After performing ion implantation limited to hydrogen and/or helium (He) ion species that have little effect on the electrical resistance of the single crystal substrate, the ion-implanted surface of the Si ⁇ 111> seed crystal is flattened. A thin film having a thickness of 0.1 to 1.5 ⁇ m is peeled and transferred to the planarizing layer 4 at 450° C. or less using a physical means such as a fingernail to form the seed crystal layer 2 . . Unlike heavy elements such as boron (B), light elements such as hydrogen and He are suitable for ion implantation into seed crystals because they cause less damage to seed crystals and do not lower electrical resistance due to ion implantation.
  • boron (B) light elements such as hydrogen and He are suitable for ion implantation into seed crystals because they cause less damage to seed crystals and do not lower electrical resistance due to ion implantation.
  • the transfer thickness of the seed crystal layer 2 is preferably 0.1 to 1.5 ⁇ m. In ion implantation, only the damaged layer has a thickness of about 0.1 ⁇ m, and if the thickness is less than 0.1 ⁇ m, good seed crystals cannot be obtained. In addition, when the transfer thickness is 1.5 ⁇ m or more, the ion implanter requires high-output ion energy, and the ion implanter becomes huge in size, requiring a huge investment, which is not economical. If the thickness of the seed crystal layer 2 is thin (for example, 1.0 ⁇ m or less), it may be difficult to directly measure the defect density. The OSF defect density in the seed crystal layer 2 is presumed to be 10/cm 2 or less, which is the same as that of the Si ⁇ 111> seed crystal.
  • the upper surface of the planarization layer 4 and the seed crystal are ion-implanted. join the faces.
  • the seed crystal is detached at a temperature of 450° C. or less by a physical method such as gas pressure or fingernails. This is because at a high temperature exceeding 450° C., the seed crystal of the transferred thin film is likely to experience stress and thermal damage due to impurity diffusion and thermal stress.
  • the upper surface of the transferred thin film is polished by CMP and/or lightly etched with a chemical solution to remove the inevitable ion implantation damage layer, and the seed single crystal thin film (seed crystal layer 2) having a thickness of 0.1 to 1.5 ⁇ m is removed. ). If higher uniformity is required for ion implantation, it is preferable to form a film of SiO 2 or the like on the ion-implanted surface of the seed substrate as necessary before ion implantation.
  • a stress adjustment layer 5 may be added to the lowermost surface of the support substrate 3 as required.
  • a film material and a thickness having a coefficient of thermal expansion capable of correcting warping of the seed substrate 1 caused by forming the flattening layer 4 are selected.
  • the stress adjustment layer 5 can be selected from SiO 2 , Si 3 N 4 , amorphous Si, polycrystalline Si, etc. alone or in combination thereof.
  • the lowermost layer of the supporting substrate is at least a polycrystalline film formed by a method selected from sputtering, plasma CVD, and LPCVD. It is preferred to choose from Si.
  • polycrystalline Si p-Si
  • SiO 2 and/or silicon oxynitride Si x O y N z
  • the polycrystalline Si film is directly formed, or after the amorphous Si film is formed, heating or laser irradiation is performed. It may be polycrystallized.
  • a core 31 made of nitride ceramics is prepared (S01 in FIG. 2).
  • a sealing layer 32 having a thickness of 0.05 ⁇ m to 1.5 ⁇ m is formed so as to wrap the core 31 to form a support substrate 3 (S02 in FIG. 2).
  • the sealing layer 32 is preferably formed by the LPCVD method.
  • a flattening layer 4 having a thickness of 0.5 ⁇ m or more and 3.0 ⁇ m or less is formed on the upper surface of the support substrate 3 (S03 in FIG. 2).
  • the stress adjustment layer 5 is formed on the lower surface of the support substrate 3 (S04 in FIG. 2). Note that the flattening layer 4 and the stress adjustment layer 5 may be formed at the same time.
  • a Si ⁇ 111> single crystal substrate 20 which is a seed crystal for peeling and transferring the seed crystal layer 2 is prepared (S11 in FIG. 2). Subsequently, ion implantation is performed from one surface (ion-implanted surface) of the single-crystal substrate 20 to form a separation position (embrittlement layer) 21 in the single-crystal substrate 20 (S12 in FIG. 2).
  • the ion-implanted surface of the single crystal substrate 20 is bonded to the planarization layer 4 formed on the support substrate 3 to form a bonding substrate (S21 in FIG. 2).
  • the single crystal substrate 20 is separated at the separation position 21 of the single crystal substrate 20 on the bonded substrate (S22 in FIG. 2).
  • a single crystal film of Si ⁇ 111> is thinly transferred as a seed crystal layer 2 onto the planarization layer 4 on the support substrate 3 .
  • the remaining portion of the separated Si ⁇ 111> single crystal substrate 20 is used as a seed crystal layer for producing a further Group III nitride composite substrate by polishing the surface again to form an ion-implanted surface. can be used repeatedly for thin film transfer.
  • the present invention has two advantages: 1) minimization of thermal stress by optimizing the composition and film thickness of each layer, particularly the sealing layer, and 2) growth of excellent epitaxial film crystals using excellent seed crystals.
  • the essential components are synergistic, secondarily 3) further stress reduction in the stress adjustment layer as needed, and 4) ion implantation limited to light elements such as hydrogen and/or He. , 450.degree. C. or less by a physical means such as a nail is effective for thin film transfer.
  • INDUSTRIAL APPLICABILITY According to the present invention, it is possible to economically obtain epitaxial substrates and solid substrates with extremely low warpage, voids, crystal defects, etc., and extremely low high-frequency device loss.
  • the substrate of the present invention significantly improves the characteristics of devices such as light-emitting diodes used in the deep ultraviolet region (UVC; 200 to 280 nm), high-frequency devices for 5G communication and EV vehicles, high-voltage devices, and the like. It also significantly improves the yield.
  • devices such as light-emitting diodes used in the deep ultraviolet region (UVC; 200 to 280 nm), high-frequency devices for 5G communication and EV vehicles, high-voltage devices, and the like. It also significantly improves the yield.
  • Example 1 (Preparation of support substrate) A support substrate 3 having a structure in which a polycrystalline ceramic core 31 is covered with a sealing layer 32 was prepared.
  • a commercially available AlN substrate was used for the polycrystalline ceramic core 31 .
  • 100 parts by weight of AlN powder and 5 parts by weight of Y 2 O 3 as a sintering aid are mixed with an organic binder, a solvent, etc. to form a green sheet, which is then degreased. It was sintered at 1900° C. in an N 2 atmosphere, and double-sided polished ⁇ 8 inch ⁇ t725 ⁇ m was used.
  • the sealing layer 32 is formed by covering the entire AlN ceramic core 31 with a 0.1 ⁇ m-thick silicon oxynitride layer formed by the LPCVD method, and further using another LPCVD apparatus to deposit a 0.4 ⁇ m-thick Si 3 N layer thereon. It was formed by sealing the whole with four layers. The total thickness of the sealing layer 32 was set to 0.5 ⁇ m.
  • This ion-implanted Si ⁇ 111> single crystal surface layer 0.6 ⁇ m portion was thin-film-transferred to the planarization layer 4 (thickness 2 ⁇ m) of the support substrate 3 previously prepared.
  • a portion of the Si ⁇ 111> single crystal damaged during ion implantation and transfer was lightly polished by CMP, and the thickness of the Si ⁇ 111> single crystal layer was set to 0.4 ⁇ m to form a seed crystal layer 2 .
  • the film thicknesses of the layers of the sealing layer 32, the sealing layer 32, the planarizing layer 4, and the seed crystal layer 2 were balanced with each thermal stress. There was no warp.
  • the remaining Si ⁇ 111> single crystal substrate after thin film transfer can be repeatedly used as a large number of seed crystals by repeatedly performing ion implantation, which is extremely economical.
  • the supporting substrate 3 having the structure of the AlN ceramic core 31 and the sealing layer 32 is provided with the 2 ⁇ m-thick planarizing layer 4 and the 0.4 ⁇ m-thick Si ⁇ 111> single crystal seed crystal layer 2 .
  • a seed substrate 1 was obtained. The characteristics of this seed substrate 1 as a seed substrate for epitaxial growth of GaN were evaluated simply as follows.
  • the seed substrate 1 was placed in a reactor of an MOCVD apparatus, and epitaxial growth was performed. At this time, the epitaxial layers were formed by depositing AlN and AlGaN in order from the seed substrate 1 side in the growth direction, and then epitaxially growing GaN.
  • the structure of the epitaxial layer is not limited to this. For example, AlGaN may not be deposited, or AlN may be deposited after AlGaN is deposited. In this evaluation, the AlN layer was deposited to a thickness of 100 nm, and the AlGaN layer was deposited to a thickness of 150 nm. Also, the total thickness of the epitaxial layers was set to 5 ⁇ m.
  • TMAl trimethylaluminum
  • TMGa trimethylgallium
  • NH3 as an N source
  • the carrier gas can be N 2 and/or H 2
  • the process temperature is preferably about 900-1200°C.
  • etch pits were generated by a molten alkali (KOH) etching method and the etch pit density (Etch Pit Density, hereinafter referred to as EPD) was measured.
  • Etch Pit Density hereinafter referred to as EPD
  • XRC X-ray rocking curve
  • the EPD showed an extremely low dislocation density of 0.2 ⁇ 10 4 cm ⁇ 2 .
  • the half width FWHM of the GaN (0002) plane of the substrate measured by XRC (hereinafter simply referred to as "FWHM of 0002 XRC") was 135 arcsec, and a high-quality GaN single crystal was obtained. From these results, it can be seen that the seed substrate 1 according to this example has excellent properties as a seed substrate for epitaxial growth.
  • the surface temperature of the device was 43° C., and no significant temperature rise due to high frequency loss was observed. I could't.
  • Example 1 A single crystal Si ⁇ 111> single crystal substrate of ⁇ 8 inches having an oxidation-induced stacking fault (OSF) of 16/cm 2 and an electrical resistivity (room temperature) of 0.2 k ⁇ cm was used as a seed crystal substrate, and the thickness was 1.
  • a seed substrate 1 was produced under the same conditions as in Example 1, except that a seed crystal layer 2 of 3 ⁇ m was transferred as a thin film.
  • a 5 ⁇ m thick GaN film was also formed on the seed substrate 1 by the MOCVD method in the same manner as in the first embodiment. As a result, the EPD showed an extremely high dislocation density of 15 ⁇ 10 4 cm ⁇ 2 .
  • the FWHM of 0002XRC was 930 arcsec, which was a GaN single crystal with poorer crystallinity than in Example 1.
  • the surface temperature of the device reached a high temperature of 125° C. due to high frequency loss, and it could not be used for a long period of time.
  • Example 2 (Preparation of support substrate) A support substrate 3 having a structure in which a polycrystalline ceramic core 31 is covered with a sealing layer 32 was prepared.
  • the same commercially available AlN substrate as in Example 1 was used for the polycrystalline ceramic core 31 .
  • the sealing layer 32 is formed by first wrapping the entire AlN ceramic core 31 with a 0.3 ⁇ m thick SiO 2 layer by the LPCVD method, and then using another LPCVD apparatus to form a 0.8 ⁇ m thick Si 3 N 4 layer. It was formed by sealing the whole with The total thickness of the sealing layer 32 was set to 1.1 ⁇ m.
  • Si 3 N 4 layer 5 ⁇ m thick silicon oxynitride was laminated only on the upper layer of the sealing layer 32 by the LPCVD method for the purpose of further planarization. After that, the silicon oxynitride layer was polished by CMP to a thickness of 2.5 ⁇ m. At this stage, the entire substrate warped as much as about 30 ⁇ m. In order to correct this warp, a stress adjustment layer 5 is formed on the lowermost surface by plasma CVD with a thickness of 5 ⁇ m made of silicon oxide and a thickness of 0.2 ⁇ m made of non-doped polycrystalline Si that also serves as electrostatic chuck adsorption. did. As a result, the warpage was eliminated, and the adsorption and desorption could be sufficiently performed with respect to the electrostatic chuck.
  • This ion-implanted Si ⁇ 111> single crystal surface layer 1.4 ⁇ m portion was transferred as a thin film to the planarization layer 32 (thickness 2.5 ⁇ m) of the support substrate 3 previously prepared.
  • a portion of the Si ⁇ 111> single crystal damaged during ion implantation and transfer was lightly polished by CMP, and the thickness of the Si ⁇ 111> single crystal layer was set to 1 ⁇ m to form a seed crystal layer 2 .
  • each layer of the sealing layer 32, the sealing layer 32, the planarizing layer 4, and the seed crystal layer 2 were adjusted so that each thermal stress was balanced. There was no warp.
  • a support substrate 3 having a structure of an AlN ceramic core 31 and a sealing layer 32 is provided with a 2.5 ⁇ m-thick planarizing layer 4 and a 1 ⁇ m-thick Si ⁇ 111> single crystal seed crystal layer 2 .
  • a seed substrate 1 was obtained. The characteristics of this seed substrate 1 as a seed substrate for epitaxial growth of AlN were evaluated simply as follows.
  • a 600 ⁇ m thick AlN single crystal film was formed on the seed substrate 1 by the THVPE method using AlCl 3 and NH 3 as raw materials.
  • the deposited AlN single crystal was cut with a wire saw and polished to make a smooth substrate of 8 inches in diameter. Further, the cut AlN single crystal substrate was not colored, and had a transmittance of about 80% for light with a wavelength of 220 nm when converted to a film thickness of 100 ⁇ m. Then, this substrate was used as a seed substrate for epitaxial growth of AlN, and the following simple evaluation was performed.
  • a 2 ⁇ m AlN film was formed on the AlN substrate by MOCVD, and in order to evaluate dislocation density in the same manner as in Example 1, etch pits were generated by molten alkali (KOH) etching and EPD was measured. rice field. In addition, X-ray rocking curve (XRC) measurement was performed to evaluate the crystallinity.
  • KOH molten alkali
  • XRC X-ray rocking curve
  • the EPD showed an extremely low dislocation density of 0.5 ⁇ 10 4 cm ⁇ 2 .
  • the FWHM of 0002XRC was 110 arcsec, and a high-quality AlN single crystal was obtained.
  • This AlN single crystal was an excellent substrate with very few defects as an LED substrate for the deep UV region, high device characteristics, and inexpensive.
  • Example 3 The planarizing layer 4 of Example 1 was replaced with a planarizing layer 4 having a two-layer structure of SiO 2 /AlAs with a total thickness of 2.5 ⁇ m composed of an AlAs lower layer with a thickness of 2 ⁇ m and an upper layer with a SiO 2 layer with a thickness of 0.5 ⁇ m.
  • a seed substrate 1 for epitaxial growth was obtained under the same conditions as in Example 1 except for the above.
  • the remaining Si ⁇ 111> single crystal substrate after thin film transfer can be repeatedly used as a large number of seed crystals by repeatedly performing ion implantation, which is extremely economical.
  • a support substrate 3 having a structure of an AlN ceramic core 31 and a sealing layer 32 is coated with a SiO 2 /AlAs composite planarization layer 4 having a total thickness of 2.5 ⁇ m, and a 0.4 ⁇ m-thick planarization layer 4 thereon.
  • a seed substrate 1 provided with a seed crystal layer 2 of Si ⁇ 111> single crystal was obtained. Using this seed substrate 1 as a seed substrate for epitaxial growth of GaN, a thick GaN film was epitaxially grown.
  • the SiO 2 /AlAs flattening layer 4 was dissolved in an HF aqueous solution to obtain a 30 ⁇ m thick pure GaN substrate.
  • etch pits were generated by a molten alkali (KOH) etching method and EPD was measured.
  • XRC X-ray rocking curve
  • the EPD showed an extremely low dislocation density of 0.05 ⁇ 10 4 cm ⁇ 2 .
  • the FWHM of 0002XRC was 101 arcsec, and a high-quality GaN single crystal was obtained. From these numerical values, it can be seen that the seed substrate 1 of this example is extremely excellent as a seed substrate for epitaxial growth for obtaining a pure substrate.
  • the surface temperature of the device was 38° C., and it was an excellent substrate with little heat generation due to high-frequency loss. there were.

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Inorganic Chemistry (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Mechanical Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Plasma & Fusion (AREA)
  • Electromagnetism (AREA)
  • Ceramic Engineering (AREA)
  • Recrystallisation Techniques (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)

Abstract

結晶欠陥が少なく高品質で安価なAlN、AlGa1-xN(0<X<1)、GaN等のIII族窒化物のエピおよび無垢のエピタキシャル成長用種基板を得ることを目的とする。 エピタキシャル成長用種基板は、支持基板と、支持基板の上面に設けられる0.5~3μmの平坦化層と、平坦化層の上面に設けられる種結晶層とを備える。支持基板は、III族窒化物の多結晶セラミックスのコアと、コアを封止する0.05~1.5μmの封止層とを含む。種結晶層は、酸化誘起積層欠陥(Oxidation induced Stacking Fault:OSF)が10個/cm以下であるSi<111>単結晶の表層0.1~1.5μmを薄膜転写することにより設けられる。

Description

エピタキシャル成長用種基板およびその製造方法、ならびに半導体基板およびその製造方法
 本発明は、窒化アルミニウム(AlN)、窒化アルミニウムガリウム(AlGa1-xN(ただし、0<x<1)、窒化ガリウム(GaN)等の少欠陥で高特性なIII族窒化物のエピおよび無垢のエピタキシャル成長用種基板とその製法に関する。さらに言えば、結晶欠陥や反り、ボイドが極めて少なく、高品質で安価なAlN、AlGa1-xN(0<X<1)、GaN系等のIII族窒化物のエピおよび無垢のエピタキシャル成長用種基板とその製法に関する。
 AlN系、GaN系等のIII族窒化物の結晶基板は広いバンドギャップを有し、短波長の発光性や高耐圧で優れた高周波特性を持つ。このため、III族窒化物の基板は、発光ダイオード(LED)、レーザ、ショットキーダイオード、パワーデバイス、高周波デバイス等のデバイスへの応用に期待されている。例えば、AlN系結晶基板は最近のコロナウイルス等の流行に端を発して、細菌やウイルス除去の目的で、特にAlNおよび/またはAlGa1-xN(0.5<X<1)の単結晶の深紫外線領域(UVC;200~280nm)の発光ダイオード用基板の需要が高まっている。しかしながら、現状はこれらのAlNおよび/またはAlGa1-xN(0.5<X<1)の単結晶基板は欠陥が多く、低品質、高価格で、各種のデバイスを作成しても期待する特性が得られず、これら基板の広い普及や用途の拡大が制限されている。一方、GaN系結晶基板は5G通信の開始や車のEV化の進展と共に、より高い高周波特性や、より大きい耐圧性能が要求されている。その結果、GaN系結晶基板も結晶欠陥の極めて少なく、かつ、低価格なエピおよび無垢基板が渇望されている。しかし、現状、AlN系と同様にGaN系結晶基板もまた、結晶欠陥等が多く低品質にもかかわらず価格は高く、前記デバイス等への広い普及を阻んでおり、更なる改良が望まれている。
 例えば、AlN単結晶基板については、非特許文献1、非特許文献2に記載されているように、AlNは融点を持たないことから、シリコン(Si)単結晶等で一般的な融液法での製造は難しく、通常、炭化珪素(SiC)やAlNを種結晶として1700~2250℃、N雰囲気下で昇華法(改良レリー法)で製造するか、あるいは特許文献1、非特許文献3に開示されているように、サファイア基板または昇華法で得られたAlN基板上にハイドライド気相成長(HVPE)法で作られる。昇華法のAlN単結晶は結晶成長に高温を要するため、装置の制約から現状は高々φ2~φ4インチ径の小口径基板であり、極めて高価である。得られるAlN単結晶の転位密度は<10cm-2と比較的少ないが、その反面、坩堝や断熱材等の炭素材等に由来する炭素や金属不純物の汚染により結晶が着色し、抵抗率は低く、紫外線透過率も低いと言う欠点を持っている。一方、サファイア基板上にハイドライド気相成長(HVPE)法で作られたAlN単結晶は比較的安価で、着色が少ないが、AlNとサファイア間での格子定数の違いにより、AlN結晶の転位密度が高く、かつ低抵抗率のものとなる。また、昇華法のAlN基板上でHVPE成膜して得られたAlN結晶は転位密度が相対的に少ないが、下地基板のAlNからの着色物汚染により、深紫外発光に対し不透明であり、低抵抗率である。その上、従来は高価な昇華法AlN結晶をそのまま、種結晶を兼ねた下地基板として使うため、極めてコスト高となる欠点がある。
 GaN基板については、液体アンモニア若しくはNaフラックス等の液中でGaN結晶を成長させたバルクGaN基板は比較的欠陥が少なく高品質であるが、高温高圧装置が必要なため、極めて高価となる。また、上記の昇華法のAlN基板と同様にそのまま、種結晶を兼ねた下地基板として使うため、極めてコスト高となる。一方、気相で結晶成長するMOCVD法やハイドライド気相成長法(HVPE法、THVPE法)を用いてサファイア基板等にヘテロエピタキシャル成長させれば、結晶の高品質化や大型化は原理的に可能であるが、実際には生成するGaN結晶と下地基板のサファイア間の格子定数および熱膨張係数が大きく異なるため、製造中に結晶欠陥やクラッックが多数発生し、高品質の結晶が得られない。
 これらの課題に対する打開策の一つとして、特許文献2では、AlNセラミックス・コアと前記AlNセラミックス・コアをSiO/P‐Si/SiO/Siの多層膜で封止する封止層とを持つ支持基板と、前記支持基板の上面にSiO等の平坦化層を備え、更に、前記平坦化層の上面に種結晶としてSi<111>を薄膜転写した種結晶層を持つ、所謂QST(商品名)基板が開示されている。
 しかしながら、この方法はコアを封止する各多層膜間、あるいは封止層、平坦化層、種結晶層間に熱膨張率差を生じ易い。また、熱膨張率差に基づく熱応力が封止層、平坦化層、あるいは種結晶層間、あるいは後工程のエピ成膜工程等で形成される各層間にクラックや欠け、あるいは歪等を発生する。その結果、AlNセラミックス・コア中の不純物拡散による汚れと種々の歪を種結晶に惹起し、その後のエピ成長にも悪影響を与え、結晶欠陥の多い低特性のエピ成長膜となることが分かった。
 そのため、特に結晶欠陥の少なく、高特性を必要とする例えば、極超短波の深紫外線領域(UVC;200~280nm)に使用する発光ダイオード用基板のAlNおよび/またはAlGa1-xN(0<X<1)、あるいは、5G通信や車のEV化に伴う高周波化、高耐圧化に適したGaN結晶基板などを、結晶欠陥が少なく、高品質、かつ低価格で得ることは困難であり、更に新たな解決策が望まれていた。
 そこで本発明者等は上記の問題解決を図るべく種々、検討した結果、本発明に至ったものである。すなわち、本発明の重要構成要素の一つは、上記のコアを封止する各多層膜間、あるいは封止層、平坦化層、種結晶層間の熱膨張率差を極力、小さくし、封止層、平坦化層、種結晶層間の膜厚をバランスよく最適化すること、中でも、封止層の組成と厚みの最適化、および/または必要に応じて、応力調整層も付加して、熱応力の最小化を図り、より低応力化することである。
 一方、これまで、種結晶の役割は理解されてはいても、その素性についての深い検討がなされていなかった。特に、Si<111>種結晶の素性と、その後のエピ成膜との因果関係は十分に研究し尽くされていなかった。そこで本発明者らは、前記の各層間で起こる熱応力差による歪やコアからの汚れ等の要因を、各層組成の最適化と各層間の熱応力の最小化を行うことにより、極力排除して、Si<111>種結晶の素性がエピ成膜に与える効果の調査を行った。
 その結果、AlN、AlGa1-xN(0<X<1)、GaN等のIII族窒化物のエピタキシャル成長用種基板を少欠陥で高特性、低コストに得るためには、上記の歪や汚れの外に、Si<111>種結晶の素性の中でも特許文献3に記載の酸化誘起積層欠陥(Oxidation induced Stacking Fault:OSF)が大きな影響を持つことを発見した。すなわち、Si<111>種結晶中のOSFが少ないものほどエピ成膜中の欠陥も少なく、その後のデバイス特性も良好であることを見出した。
 従来はエピ膜中に多くの結晶欠陥が存在したため、Si<111>種結晶中の酸化誘起積層欠陥(OSF)の多寡はエピ成膜の欠陥にほとんど影響を与えないとの認識が一般的であった。しかし、本発明者らはエピ成膜中の欠陥をより顕在化する条件下で再検討した結果、Si<111>種結晶の素性とエピ成膜中の欠陥との間には大きな因果関係が有ることを見出し、本発明のもう一つの重要構成要素とし、本発明を完成した。
特許第6042545号 特許第6626607号 特許第2936916号
Japanese Journal of Applied Physics; Vol.46,No.17,2007,pp.L389-L391 SEIテクニカルレビュー;No.177号、p88~p91 フジクラ技報;No.119号、2010年Vol.2、p33~p38 LEDs Magazine Japan;2016年12月、p30~p31
 本発明は上記事情に鑑みなされたもので、結晶欠陥が少なく高品質で安価なAlN、AlGa1-xN(0<X<1)、GaN等のIII族窒化物のエピおよび無垢のエピタキシャル成長用種基板を得ることを目的とする。この目的を達成すべく、本発明のエピタキシャル成長用種基板では、ベース基板となるコアを封止する各多層膜間、あるいは封止層、平坦化層、Si<111>種結晶層間の組成や各膜厚の最適化により、熱膨張率差を最小化し、低応力化すること、および平坦化層の上面に酸化誘起積層欠陥(OSF)が10個/cm以下であるSi<111>単結晶の0.1~1.5μmを薄膜転写し、種結晶層とした。なお、本発明の酸化誘起積層欠陥(OSF)の数(個/cm)は特許文献3の評価方法で測定したものである。種結晶層の厚さが薄くなると欠陥密度の測定が困難になるが、薄膜転写によって欠陥密度は変化しないものと考えられる。
 本発明では各多層膜間、あるいは封止層、平坦化層、種結晶層間の熱膨張率差を可能な限り、小さくすることが重要であり、そのためには封止層、平坦化層、種結晶層間の組成と膜厚をバランスよく最適化することが不可欠である。特に、封止層の組成と厚みの最適化、および/または必要に応じ、応力調整層を付加し、より低応力化すること、および平坦化層の上面に酸化誘起積層欠陥(OSF)が10個/cm以下であるSi<111>単結晶の0.1~1.5μmを薄膜転写し、種結晶層とすることで、期待する結晶欠陥が少なく、高特性かつ低価格化が可能となる。
 本発明は上記目的達成するべく、本発明の実施形態の係るエピタキシャル成長用種基板は、支持基板と、支持基板の上面に設けられる0.5~3μmの平坦化層と、平坦化層の上面に設けられる種結晶層とを備える。支持基板は、III族窒化物の多結晶セラミックスのコアと、コアを封止する0.05~1.5μmの封止層とを含む。種結晶層は、酸化誘起積層欠陥(Oxidation induced Stacking Fault:OSF)が10個/cm以下であるSi<111>単結晶の表層0.1~1.5μmを薄膜転写することにより設けられる。
 本発明では、コアをなすIII族窒化物の多結晶セラミックスが、AlNセラミックスであるとよい。
 本発明では、封止層が、少なくともSiの層を含むとよい。
 本発明では、平坦化層が、SiOおよび/または酸窒化珪素(Si)あるいはAlAsよりなるとよい。
 本発明では、種結晶層をなすSi<111>の電気抵抗率(室温)が1kΩ・cm以上であるとよい。
 本発明では、支持基板の最下面に更に応力調整層を備えるとよい。
 本発明では、封止層は、LPCVD法で成膜されるとよい。
 本発明では、平坦化層は支持基板の上面片側または、全面にSiOおよび/または酸窒化珪素(Si)あるいはAlAsをプラズマCVD法、LPCVD法、低圧MOCVD法のいずれかにより成膜されるとよい。
 本発明では、種結晶層は、OSFが10個/cm以下で、電気抵抗率(室温)が1kΩ・cm以上であるSi<111>単結晶に水素および/またはHeをイオン注入した後、450℃以下の物理的手段により0.1~1.5μmの薄膜を転写することにより設けられるとよい。
 本発明では、応力調整層は平坦化層を具備後、その反りを矯正可能な熱膨張率を有するSiO、Si、アモルファスSi、多結晶Si等の単独若しくはこれ等の組み合わせ等から選択することができる。ここで、デバイス製造工程でのプロセス装置の静電チャックへの対応までを考えた場合、支持基板の最下層には少なくともスパッター法、プラズマCVD、LPCVD法から選ばれた方法で作成された多結晶Siから選択することが好適である。更には、封止層と応力調整層の親和性向上のためにSiOおよび/または酸窒化珪素(Si)を多結晶Si層と支持基盤との間に介在させるのが好適である。応力調整膜と静電チャックへのチャッキング膜を兼ねた多結晶Si膜を用いる場合は、多結晶Siを直接成膜するか、或いは前記の様にアモルファスSiを成膜後、加熱若しくはレーザ照射等で多結晶化してもよい。ここで多結晶Si膜を最下層に置く理由は、プロセス装置の静電チャックへの対応を考慮した場合、静電チャック表面とチャック対応膜の距離が小さいほど、またチャック対応膜の抵抗率が低いほど静電吸着力が強くなるからである。
 また、本発明の実施形態に係る半導体基板は、上記いずれかのエピタキシャル成長用種基板の上面にIII-V族半導体薄膜が成膜されていることを特徴とする。III-V族半導体薄膜は、Gaおよび/またはAlを含む窒化物半導体薄膜であるとよい。
 また、本発明の実施形態に係るエピタキシャル成長用種基板の製造方法は、III族窒化物の多結晶セラミックスのコアからなるコアを用意するステップと、コアを包み込むように厚み0.05μm以上1.5μm以下の封止層を成膜して支持基板とするステップと、支持基板の上面に厚み0.5μm以上3.0μm以下の平坦化層を成膜するステップと、平坦化層の上面に酸化誘起積層欠陥(Oxidation induced Stacking Fault:OSF)が10個/cm以下であるSi<111>単結晶の表層0.1~1.5μmを薄膜転写することにより種結晶層を設けるステップとを備える。
 本発明では、封止層は、LPCVD法で成膜されるとよい。
 本発明では、平坦化層は支持基板の上面片側または、全面にSiOおよび/または酸窒化珪素(Si)あるいはAlAsをプラズマCVD法、LPCVD法、低圧MOCVD法のいずれかにより成膜されるとよい。
 本発明では、OSFが10個/cm以下で、電気抵抗率(室温)が1kΩ・cm以上であるSi<111>単結晶に水素および/またはHeをイオン注入した後、450℃以下の物理的手段により0.1~1.5μmの薄膜を転写することにより種結晶層を設けるとよい。
 本発明では、支持基板の最下面に更に応力調整層を設けるステップをさらに備えるとよい。この応力調整層は平坦化層を具備後、その反りを更に矯正可能とする熱膨張率を有し、少なくともスパッター法、LPCVD法から選ばれた方法で作成された多結晶Siからなるとよい。
 また、本発明の実施形態に係る半導体基板の製造方法は、上記何れかのエピタキシャル成長用種基板の製造方法によりエピタキシャル成長用種基板を製造するステップと、エピタキシャル成長用種基板の上面にIII-V族半導体薄膜を成膜するステップとを備える。
 本発明により深紫外線領域(UVC;200~280nm)に使用する発光ダイオード用基板などのAlNおよび/またはAlGa1-xN(0<X<1)、あるいは、5G通信や車のEV化に伴う高周波化、高耐圧化などに適したGaN結晶基板などのIII族窒化物のエピおよび無垢のエピタキシャル成長用種基板を、少欠陥で高品質、且つ低価格で提供することができる。
種基板1の断面構造を示す図である。 種基板1を製造する手順を示す図である。
 以下、本発明の実施形態について詳細に説明するが、本発明は、これらに限定されるものではない。
 本実施形態に係るIII族窒化物のエピタキシャル成長用種基板(以下、単に「種基板」という場合がある)1の断面構造を図1に示す。図1に示した種基板1は、支持基板3上に平坦化層4およびSi<111>の種結晶層2が積層された構造を有する。また、必要に応じて、支持基板3の平坦化層4が積層された面とは反対の面(下面)には、応力調整層5が設けられる。
 支持基板3は、当該支持基板3の芯材となるコア31と、コア31を覆う封止層32とを備える。
 コア31はIII族窒化物の多結晶セラミックスにより形成される。具体的には、AlN、Si、GaNあるいはこれ等の混合体などを用いることができるが、目的のIII族窒化物結晶の格子定数、熱膨張係数に近く、高熱伝導性で、安価なことから多結晶AlNのセラミックスが好適である。デバイス加工の面から半導体のラインに乗る、厚み200~1000μmの鏡面仕上げのウエハーを選ぶとよい。AlNセラミックスの製法は種々あるが、その生産性から、いわゆるシート成型/常圧焼結法が一般的である。シート成型/常圧焼結法では、AlN粉と焼結助剤、有機バインダー、溶剤などを混合して、ウエハー状のグリーンシートを作成した後、脱脂し、N雰囲気下で焼結後、研磨して製品とする。焼結助剤としてはY、Al、CaO等から選ばれるが、通常、焼結後の基板で最も高熱伝導性が発現するYが好適である。
 AlNセラミックをコア31としてそのまま用いると、原料のAlNやY粉中の金属不純物や焼結時の断熱材や炉材、容器等からのカーボン、酸素、その他の不純物が汚染源となり、目的の単結晶に結晶欠陥や着色などの悪影響を与える。
 このため、多結晶セラミックスのコア31を包み封止する封止層32が設けられる。具体的にはコア31を封止層32で封止する際には、熱応力はできるだけ小さく、熱伝導はできるだけ大きくなるように、封止層32を構成する各層はその組成と膜厚に配慮が必要である。本発明においては製造コスト面から封止層32の総膜厚は0.05~1.5μmの範囲内で最適化を図るのが好ましい。
 封止層32の組成は熱膨張率、熱伝導を考慮して適宜、選ぶことができるが、その不純物拡散防止能をより高めるためには、少なくとも窒化珪素(Si)よりなる膜で全体を覆い封止することが好ましい。
 この封止層32には必要に応じて、例えば、静電チャックを使いたい場合には、静電チャック用の層としてp-Siを設けるとよい。このp-Siの層は、AlNセラミックスとSi層との間に成膜してもよいし、場合により後述の応力調整層5と共に、あるいはその下層に設けてもよい。その場合、p-SiとAlNコアおよびSiとの接着性が不足する場合には、各層間の親和力や熱膨張率を勘案して、接着性能が高いSiOや酸窒化珪素(Si)等の膜を介在させるとよい。
 用途が高周波、特にはギガやミリ波などの超高周波用のGaN等のIII族窒化物のエピタキシャル成長用種基板では、当該種基板を用いて成長させたエピタキシャル層を用いて作製されたデバイスでの高周波ロスを避けるべく、上記のSi<111>の種結晶層2の電気抵抗率(室温)が1kΩ・cm以上であることが好ましい。これは電気抵抗率(室温)が1kΩ・cm以下のSi<111>の種結晶層2では、ギガやミリ波による高周波ロスが大きくなりデバイスが発熱し、消費電力も大きく、特性が出ないためである。
 静電チャック用p-Si膜を設ける場合、その抵抗は必要な吸着力が出る範囲で、より高抵抗のp-Siが好ましく、その位置はエピ成膜が積層される種結晶層2からできるだけ離れたコア31の下層、あるいは応力調整層5の下部に成膜するか、若しくは応力調整層5と同時に多層成膜とするとよい。高抵抗のp-Siは高周波ロスが少なく、支持基板3の下部に配置すると静電チャックと近くなるので、高抵抗でも十分な静電力が発生する。このため、ドープ無しでも充分に基板吸着が可能である。更なる高周波ロスを低減するには、デバイス製作の最終において基板のバックグラインデングによりp-Si層を除去することがより好ましい。応力調整層5を設ける場合は、極力、p-Siの抵抗を高く維持することが好ましいが、必要な静電力を発生するに必要な最低限のホウ素(B)やリン(P)等のドープは制限するものではない。
 封止層32では各層厚みが余り厚くなると熱膨張率差による各層間の応力が大きくなり、各層間で剥離が生じてしまう。したがって種々の組成の膜を選び、組み合わせたとしても封止層32の厚みが1.5μm以上となることは好ましくない。一方、不純物を封止する機能の観点では、厚みが0.05μm以下では不純物の拡散防止には不十分である。以上のことから、封止層32の厚みは0.05~1.5μmの範囲とすることが好ましい。なお、封止層の成膜方法は、通常のMOCVD、常圧CVD、LPCVD、スパッタ法、などの成膜法から選ぶことができるが、膜質、膜のカバレッジ性、不純物の拡散防止能からLPCVD法を用いるのが特に好ましい。
 支持基板3の少なくとも上面の封止層32上に0.5~3μmの平坦化層4が積層される。この平坦化層4はSiO、Al、Si、SiCあるいは酸窒化珪素(Si)等の通常のセラミックスの膜材や、エッチング等にしばしば犠牲層として多用されるSi、GaAs、AlAs等から選ばれるが、平坦化時の研削や研磨が容易であり、かつ、無垢基板などを得る際の分離が容易なSiOおよび/または酸窒化珪素(Si)あるいはAlAsから選ぶことが好ましい。
 なお、平坦化層4は、コスト面から通常は封止層32上に片側のみ積層するが、反りが大きい場合は封止層32の全体を覆うように成膜することもできる。平坦化層4の厚みはコア31、封止層32などのボイドや凹凸を埋めることができ、しかも種結晶が転写できるに十分な平滑性が得られる厚みが必要である。しかし、厚過ぎる平坦化層4は種基板1の反りやクラック等の原因になり、好ましくない。そのため、少なくとも上面に0.5~3μm厚で設けるのが好適である。これは0.5μm未満だとAlNセラミックスのコア31や封止層32のボイドや凹凸を殆ど埋めることができず、3μm以上だと平坦化層4による反りが発生し易いためである。
 平坦化層4の成膜方法は、その必要膜質と成膜効率の観点から、プラズマCVD法またはLPCVD法、あるいは低圧MOCVD法などが、好適である。積層されたSiOおよび/または酸窒化珪素(Si)あるいはAlAsは膜の状況により、焼き締めを目的とした熱処理や平滑性のため、CMP研磨を施し、後述の種結晶層2の薄膜転写に備える。
 種結晶は本発明が対象とするAlN、AlGa1-xN(0<X<1)、GaN等のIII族窒化物と類似の結晶構造の基板が選ばれる。したがってSi<111>、SiC、SCAM、AlN、AlGaN、サファイア等が考えられるが、大口径化の容易さ、市販品があり、コストが安い等の点からSi<111>が好適である。中でも、Si<111>結晶の中でも酸化誘起積層欠陥(OSF)が10個/cm以下であるSi<111>単結晶が前記のとおり特に好適である。
 これは次工程のエピ成膜の種となるSi<111>種結晶のOSFが10個/cm以下であると、エピ成膜した結晶も種結晶に倣い、欠陥が少なく、ひいてはそれを用いたデバイスも高特性となり、歩留まりも良いため、低コストとなるのに対し、OSFが10個/cmを超えるとエピ成膜した結晶も欠陥が急激に増えてデバイス特性も悪く成り、必然的に歩留まりも悪化し、高コストになるからである。
 また、種基板1にエピ成膜して得られるエピおよび無垢基板を高周波、特には5G以降の高周波用デバイスに用いる場合には、Si<111>種結晶として電気抵抗率(室温)が1kΩ・cm以上の物を選ぶことが好ましい。これはSi<111>種結晶の電気抵抗率(室温)がkΩ・cm未満であった場合はその抵抗により高周波ロスが発生し、消費電力が増えたり、発熱してデバイスの特性が劣化したりするからである。
 Si<111>種結晶は、単結晶基板の電気抵抗に影響が小さい水素および/またはヘリウム(He)のイオン種に限定したイオン注入を実施後、Si<111>種結晶のイオン注入面を平坦化層4の上面に接合し、450℃以下で爪などの物理的手段を用いて0.1~1.5μmの薄膜を平坦化層4に剥離転写し、種結晶層2とするものである。水素やHeなどの軽元素はホウ素(B)などの重元素と異なりイオン注入による、種結晶のダメージが小さく、電気抵抗も低下させない点で種結晶へのイオン注入に好適である。また、450℃以下の低温下での剥離・転写をすることで、通常のスマートカット法の700℃以上の高温での熱剥離・転写では避け得ない、Si<111>種結晶の熱ダメージを防ぐことができる。
 種結晶層2の転写厚みは0.1~1.5μmとするとよい。イオン注入においては、ダメージ層のみで約0.1μm近くの厚みがあり、0.1μm未満とすると良好な種結晶が得られない。また、転写厚みが1.5μm以上の厚みではイオン注入機が高出力のイオンエネルギーを必要とし、イオン注入機が巨大な大きさとなり、莫大な投資を要し、経済的でない。なお、種結晶層2の厚さが薄く(例えば、1.0μm以下に)なると欠陥密度を直接測定が困難になる可能性があるが、薄膜転写によって欠陥密度は変化しないものと考えられるため、種結晶層2におけるOSFの欠陥密度はSi<111>種結晶と同様の10個/cm以下であると推測される。
 より具体的な実施方法を述べると、種結晶に0.2~3.5μmの深さに水素および/またはHeをイオン注入した後、前記の平坦化層4の上面と、種結晶のイオン注入面とを接合する。その後、450℃以下の温度でガス圧や爪等の物理的方法で種結晶を剥離するとよい。これは450℃を超えた高温では、不純物拡散や熱応力による応力や熱ダメージが転写された薄膜の種結晶に発生し易すいためである。
 その後、転写された薄膜の上面をCMP研磨および/または薬液で軽くエッチングして、不可避のイオン注入ダメージ層を除去し、厚さ0.1~1.5μmの種単結晶薄膜(種結晶層2)を得るとよい。なお、イオン注入に、より高い均一性が求められる場合には、必要に応じて種基板のイオン注入面にSiO等を成膜してから、イオン注入をするとよい。
 本発明では更に必要に応じて前記支持基板3の最下面に、応力調整層5を付加してもよい。応力調整層5には、平坦化層4を形成することにより生じる種基板1の反りを矯正可能とする熱膨張率を有する膜材と厚みが選ばれる。例えば、応力調整層5は、SiO、Si、アモルファスSi、多結晶Si等の単独若しくはこれ等の組み合わせ等から選択することができる。ここで、デバイス製造工程でのプロセス装置の静電チャックへの対応までを考えた場合、支持基板の最下層には少なくともスパッター法、プラズマCVD、LPCVD法から選ばれた方法で作成された多結晶Siから選択することが好適である。通常は、応力調整層5として、静電チャックへの対応も兼ねて多結晶Si(p-Si)を成膜することが好適である。なお、反りの矯正および封止層32との親和性の観点から、多結晶Siと封止層との間に、SiOおよび/または酸窒化珪素(Si)等を介在させてもよい。応力調整層5として、静電チャックへのチャッキング膜を兼ねた多結晶Si膜を用いる場合は、多結晶Siを直接成膜するか、あるいはアモルファスSiを成膜後、加熱若しくはレーザ照射等で多結晶化してもよい。多結晶Si膜を最下層に設けることにより、静電チャック表面とチャック対応膜の距離を短くするとともに膜の抵抗率を低下させ、静電吸着力を高めることができる。
 続いて、図2を参照して、本実施形態に係るIII族窒化物系エピタキシャル成長用種基板1の製造方法の手順を説明する。なお、各層の形成に好適な手法について、種基板1の子各部の構成と併せて既に説明されている場合には、ここでの重複した説明は省略される。
 はじめに、窒化物セラミックスからなるコア31を準備する(図2のS01)。続いて、コア31を包み込むように厚み0.05μm~1.5μmの厚みで封止層32を成膜して支持基板3とする(図2のS02)。このとき、封止層32は、LPCVD法で成膜するとよい。続いて、支持基板3の上面に厚み0.5μm以上3.0μm以下の平坦化層4を成膜する(図2のS03)。また、必要に応じて、支持基板3の下面に応力調整層5を成膜する(図2のS04)。なお、平坦化層4と応力調整層5は同時に製膜してもよい。
 また、S01~S04とは別に、種結晶層2を剥離転写するための種結晶であるSi<111>単結晶基板20を用意する(図2のS11)。続いて、単結晶基板20の1面(イオン注入面)からイオン注入を行い、単結晶基板20内に剥離位置(脆化層)21を形成する(図2のS12)。
 次に、単結晶基板20のイオン注入面を、支持基板3上に形成した平坦化層4と接合して接合基板とする(図2のS21)。そして、接合基板における単結晶基板20の剥離位置21で、単結晶基板20を分離する(図2のS22)。このようにすることによって、支持基板3の上の平坦化層4の上にSi<111>の単結晶膜が種結晶層2として薄膜転写される。一方、分離されたSi<111>単結晶基板20の残部は、再びこの表面を研磨してイオン注入面とすることによって、更に別のIII族窒化物系複合基板を作製する際の種結晶層を薄膜転写するために繰り返し利用することができる。
 以上、エピタキシャル成長用種基板1の構成及び製造方法について説明した。このような本発明は、1)各層間、特に、封止層の組成と膜厚の最適化による熱応力の極小化、2)優良なる種結晶による優良なエピ膜結晶の成育、の二つの必須構成要素が相乗効果を示すものであり、副次的に3)必要に応じた応力調整層での更なる低応力化、および4)水素および/またはHeの軽元素に限定するイオン注入と、450℃以下で爪などの物理的手段による薄膜転写を行うことが効果を持つものである。本発明により、反り、ボイド、結晶欠陥などが極めて少なく、デバイスの高周波ロスが極めて少ないエピ基板や無垢基板を経済的に得ることができる。
 本発明の基板はデバイス、例えば深紫外線領域(UVC;200~280nm)に用いる発光ダイオードや5G通信やEV車用の高周波デバイスあるいは高耐圧デバイス等の特性を大幅に向上させ、且、デバイスの製造歩留まりをも著しく改善するものである。
 以下に実施例および比較例を挙げて、本発明をさらに具体的に説明するが、本発明はこれら実施例に限定されるものではない。
[実施例1]
(支持基板の準備)
 多結晶セラミックスのコア31を封止層32で覆った構造の支持基板3を用意した。多結晶セラミックスのコア31には、市販品のAlN基板を用いた。このAlN基板には、AlN粉、100重量部と、焼結助剤としてY、5重量部とを、有機バインダー、溶剤などと混合して、グリーンシートを作成した後、脱脂し、N雰囲気下、1900℃で焼結したもので、両面研磨のφ8インチ×t725μmものを用いた。封止層32は、AlNセラミックスのコア31全体をLPCVD法による0.1μm厚の酸窒化珪素層で包み込むように覆い、その上に更に別のLPCVD装置を使い、0.4μm厚のSi層で全体を封止することにより形成した。封止層32の総厚みは0.5μmとした。このSi層上に更に平坦化の目的で、プラズマCVD法(ICP-CVD装置)で6μm厚のSiOを上層片側のみに積層した。その後、1000℃で焼き締めた後、CMP研磨により、SiOを2μm厚み(Ra=0.2nm)まで、平坦化し、種結晶の薄膜転写に備えた。
(種結晶の準備)
 特許文献3の評価で酸化誘起積層欠陥(OSF)が8個/cmで電気抵抗率(室温)が1.5kΩ・cmである、φ8インチ、厚み725μmのSi<111>単結晶基板を種結晶基板として用意した。このSi基板に水素を、100keVで深さ0.6μm、ドーズ量、8×1017cm-2の条件でイオン注入した。
 先に準備して置いた支持基板3の平坦化層4(厚み2μm)に、このイオン注入されたSi<111>単結晶の表層0.6μm部分を薄膜転写した。イオン注入と転写の際のSi<111>単結晶が受けたダメージ部分をCMPで軽く研磨し、Si<111>単結晶層の厚みを0.4μmとし種結晶層2とした。得られた種基板1は封止層32の各層間および封止層32、平坦化層4、種結晶層2について、膜厚を各熱応力にバランスするようにした結果、クラック、膜剥離や反りがないものであった。
 なお、薄膜転写後の残部のSi<111>単結晶基板は、イオン注入を何度も繰り返し実施することにより、多数の種結晶として繰り返し利用でき、極めて経済的であった。
 本実施によりAlNセラミックのコア31と封止層32との構造を有する支持基板3に、2μm厚の平坦化層4および、0.4μm厚のSi<111>単結晶の種結晶層2を備えた種基板1が得られた。この種基板1のGaNのエピタキシャル成長用種基板としての特性について、以下の簡便な評価を行った。
 上記種基板1をMOCVD装置のリアクター内に載置し、エピタキシャル成長を行った。この際、エピタキシャル層は種基板1側から成長方向に向かって順にAlN、AlGaNを成膜し、その後GaNをエピタキシャル成長させた。エピタキシャル層の構造はこれに限らず、例えば、AlGaNを成膜しなくてもよいし、あるいは、AlGaN成膜後さらにAlNを成膜してもよい。今回の評価においては、AlN層を100nm、AlGaN層を150nm製膜した。また、エピタキシャル層の合計の総膜厚は5μmとした。エピタキシャル成長の際、Al源としてTMAl(トリメチルアルミニウム)、Ga源としてTMGa(トリメチルガリウム)、N源としてNHを用いることができるが、これらに限定されない。また、キャリアガスはNおよびH、ないしはそのいずれかとすることができ、プロセス温度は900~1200℃程度とすることが好ましい。
 その後、転位密度を評価するために溶融アルカリ(KOH)エッチング法によりエッチピットを発生させエッチピット密度;Etch Pit Density,以下EPD)の測定を行った。また、結晶性の評価としてX線ロッキングカーブ(XRC)測定を行った。
 その結果、EPDは0.2×10cm-2と極めて低い転位密度を示した。また、基板のGaN(0002)面のXRC測定での半値幅FWHM(以下では、単に、「0002XRCのFWHM」という)は135arcsecであり、高品質のGaN単結晶が得られた。これらの結果から、本実施例による種基板1のエピタキシャル成長用種基板としての性質が優れていることが分かる。この種基板1上にエピタキシャル層が設けられたエピ基板を30GHz/20Gbpsの高周波デバイス用に使用したところ、デバイスの表面温度は43℃であり、特に問題となる程の高周波ロスによる温度上昇は見られなかった。
[比較例1]
 酸化誘起積層欠陥(OSF)が16個/cm、電気抵抗率(室温)が0.2kΩ・cmである、φ8インチの単結晶Si<111>単結晶基板を種結晶基板として用い、厚み1.3μmの種結晶層2を薄膜転写した以外は、実施例1と同条件で種基板1を作製した。この種基板1にも実施例1と同様にMOCVD法で5μmのGaNを成膜した。その結果、EPDは15×10cm-2と極めて大きい転位密度を示した。また、0002XRCのFWHMは930arcsecであり、実施例1に比べ結晶性の悪いGaN単結晶となった。また、このエピ基板を30GHz/20Gbpsの高周波デバイス用に使用した所、高周波ロスでデバイスの表面温度が125℃の高温となり、長期の使用ができなかった。
[実施例2]
(支持基板の準備)
 多結晶セラミックスのコア31を封止層32で覆った構造の支持基板3を用意した。多結晶セラミックスのコア31には、実施例1と同じ市販品のAlN基板を用いた。封止層32は、まず、AlNセラミックスのコア31全体をLPCVD法により0.3μm厚のSiO層で包み込み、その上に更に別のLPCVD装置を使い、0.8μm厚のSi層で全体を封止することにより形成した。封止層32の総厚みは1.1μmとした。このSi層上に更に平坦化の目的で、封止層32の上層のみにLPCVD法により酸窒化珪素を5μm積層した。その後、酸窒化珪素層をCMP研磨で2.5μm厚とした。この段階で、基板全体が約30μmと大きく反った。この反りを矯正するために、最下面に更に応力調整層5として、酸化珪素を5μm厚と、静電チャック吸着用も兼ねたノンドープの多結晶Siを0.2μm厚にてプラズマCVDで成膜した。その結果、反りが解消され、静電チャックに対しても十分に吸脱着を行うことができた。
(種結晶の準備)
 特許文献3の評価で酸化誘起積層欠陥(OSF)が0個/cmで電気抵抗率(室温)が2.3kΩ・cmである、φ8インチ、厚み725μmの単結晶Si<111>基板を種結晶基板として用意した。このSi基板に、水素を、130keVで深さ1.4μm、ドーズ量、9.5×1017cm-2の条件でイオン注入した。
 先に準備して置いた支持基板3の平坦化層32(厚み2.5μm)に、このイオン注入されたSi<111>単結晶の表層1.4μm部分を薄膜転写した。イオン注入と転写の際のSi<111>単結晶が受けたダメージ部分をCMPで軽く研磨し、Si<111>単結晶層の厚みを1μmとし種結晶層2とした。得られた種基板1は封止層32の各層間および封止層32、平坦化層4、種結晶層2について、膜厚を各熱応力がバランスするようにした結果、クラック、膜剥離や反りがないものであった。
 なお、薄膜転写後の残部のSi<111>単結晶基板は、実施例1同様にイオン注入を何度も繰り返し実施することにより、多数の種結晶として繰り返し利用でき、極めて経済的であった。
 本実施によりAlNセラミックのコア31と封止層32との構造を有する支持基板3に、2.5μm厚の平坦化層4および、1μm厚のSi<111>単結晶の種結晶層2を備えた種基板1が得られた。この種基板1のAlNのエピタキシャル成長用種基板としての特性について、以下の簡便な評価を行った。
 この種基板1にAlClおよびNHを原料にTHVPE法でAlNの単結晶を600μm成膜した。この成膜したAlNの単結晶をワイヤソーで切り分け、研磨して平滑なφ8インチの基板を作った。また、この切り分けられたAlN単結晶基板は、着色が無く、膜厚100μm換算で波長220nmの光の透過率は約80%であった。次いで、この基板をAlNのエピタキシャル成長用種基板として以下の簡便評価を行った。
 上記AlN基板にMOCVD法で2μmのAlNを成膜し、実施例1での評価と同様に、転位密度を評価するために溶融アルカリ(KOH)エッチング法によりエッチピットを発生させEPDの測定を行った。また、結晶性の評価としてX線ロッキングカーブ(XRC)測定を行った。
 その結果、EPDは0.5×10cm-2と極めて低い転位密度を示した。また、0002XRCのFWHMは110arcsecであり、高品質のAlN単結晶が得られた。このAlN単結晶は深紫外線領域用のLED基板として欠陥が極めて少なく、デバイス特性も高く且つ、安価な優れた基板であった。
[実施例3]
 実施例1の平坦化層4を下層が2μm厚のAlAsと上層が0.5μmのSiO層で構成された総厚みが2.5μmのSiO/AlAsの2層構造の平坦化層4とした以外は実施例1と同条件にて、エピタキシャル成長用の種基板1を得た。
 なお、薄膜転写後の残部のSi<111>単結晶基板は、イオン注入を何度も繰り返し実施することにより、多数の種結晶として繰り返し利用でき、極めて経済的であった。
 本実施によりAlNセラミックのコア31と封止層32との構造を有する支持基板3に、総厚みが2.5μmのSiO/AlAsの複合した平坦化層4および、その上に0.4μm厚のSi<111>単結晶の種結晶層2を備えた種基板1が得られた。この種基板1をGaNのエピタキシャル成長用の種基板として用いてGaNの厚膜をエピタキシャル成長させた。
 上記種基板1にMOCVD法で30μmのGaNを成膜後、HF水溶液でSiO/AlAsの平坦化層4を溶解し、略30μm厚みのGaNの無垢基板を得た。
 このGaNの無垢基板の転位密度を評価するため、実施例1での評価と同様に、溶融アルカリ(KOH)エッチング法によりエッチピットを発生させEPDの測定を行った。また、結晶性の評価としてX線ロッキングカーブ(XRC)測定を行った。
 その結果、EPDは0.05×10cm-2と極めて低い転位密度を示した。また、0002XRCのFWHMは101arcsecであり、高品質のGaN単結晶が得られた。これらの数値より本実施例の種基板1は無垢基板を得るためのエピタキシャル成長用種基板として極めて優れていることが分かる。この種基板1を用いてエピタキシャル成長用して得たGaNの無垢基板を30GHz/20Gbpsの高周波デバイス用に使用したところ、デバイスの表面温度は38℃であり、高周波ロスによる発熱が小さく優れた基板であった。
 1 種基板
 2 種結晶層
 3 支持基板
 4 平坦化層
 5 応力調整層
 20 種結晶の単結晶基板
 21 剥離位置

 

Claims (21)

  1.  支持基板と、
     前記支持基板の上面に設けられる0.5~3μmの平坦化層と、
     前記平坦化層の上面に設けられる種結晶層と
     を備えるエピタキシャル成長用種基板であって、
     前記支持基板は、
      III族窒化物の多結晶セラミックスのコアと、
      前記コアを封止する0.05~1.5μmの封止層とを含み、
     前記種結晶層は、酸化誘起積層欠陥が10個/cm以下であるSi<111>単結晶の表層0.1~1.5μmを薄膜転写することにより設けられる、
     ことを特徴とするエピタキシャル成長用種基板。
  2.  支持基板と、
     前記支持基板の上面に設けられる0.5~3μmの平坦化層と、
     前記平坦化層の上面に設けられる種結晶層と
     を備えるエピタキシャル成長用種基板であって、
     前記支持基板は、
      III族窒化物の多結晶セラミックスのコアと、
      前記コアを封止する0.05~1.5μmの封止層とを含み、
     前記種結晶層は、酸化誘起積層欠陥が10個/cm以下であり、厚さが0.1~1.5μmである、
     ことを特徴とするエピタキシャル成長用種基板。
  3.  前記コアをなすIII族窒化物の多結晶セラミックスが、AlNセラミックスであることを特徴とする請求項1または2に記載のエピタキシャル成長用種基板。
  4.  前記封止層が、少なくともSiの層を含むことを特徴とする請求項1から3のいずれか1項に記載のエピタキシャル成長用種基板。
  5.  前記平坦化層が、SiOおよび/または酸窒化珪素(Si)あるいはAlAsよりなることを特徴とする請求項1から4のいずれか1項に記載のエピタキシャル成長用種基板。
  6.  前記種結晶層をなすSi<111>の電気抵抗率(室温)が1kΩ・cm以上であることを特徴とする請求項1から5のいずれか1項に記載のエピタキシャル成長用種基板。
  7.  前記支持基板の最下面に更に応力調整層を備えることを特徴とする請求項1から6のいずれか1項に記載のエピタキシャル成長用種基板。
  8.  前記応力調整層は前記平坦化層を具備後、その反りを更に矯正可能とする熱膨張率を有し、少なくともスパッター法、プラズマCVD法、およびLPCVD法から選ばれた方法で作成された多結晶Siからなることを特徴とする請求項7に記載のエピタキシャル成長用種基板。
  9.  前記応力調整層は、前記支持基板下面の直下に、SiOおよび/または酸窒化珪素(Si)を介在して多結晶Siとして設けられることを特徴とする請求項7または8に記載のエピタキシャル成長用種基板。
  10.  前記封止層は、LPCVD法で成膜されることを特徴とする請求項1から9のいずれか1項に記載のエピタキシャル成長用種基板。
  11.  前記平坦化層は前記支持基板の上面片側または、全面にSiOおよび/または酸窒化珪素(Si)あるいはAlAsをプラズマCVD法、LPCVD法、低圧MOCVD法のいずれかにより成膜されることを特徴とする請求項1から10のいずれか1項に記載のエピタキシャル成長用種基板。
  12.  前記種結晶層は、酸化誘起積層欠陥が10個/cm以下で、電気抵抗率(室温)が1kΩ・cm以上であるSi<111>単結晶に水素および/またはHeをイオン注入した後、450℃以下の物理的手段により0.1~1.5μmの薄膜を転写することにより設けられることを特徴とする請求項1から11のいずれか1項に記載のエピタキシャル成長用種基板。
  13.  請求項1から12のいずれか1項に記載のエピタキシャル成長用種基板の上面にIII-V族半導体薄膜が成膜されていることを特徴とする半導体基板。
  14.  前記III-V族半導体薄膜が、Gaおよび/またはAlを含む窒化物半導体薄膜であることを特徴とする請求項13に記載の半導体基板。
  15.  III族窒化物の多結晶セラミックスのコアからなるコアを用意するステップと、
     前記コアを包み込むように厚み0.05μm以上1.5μm以下の封止層を成膜して支持基板とするステップと、
     前記支持基板の上面に厚み0.5μm以上3.0μm以下の平坦化層を成膜するステップと、
     前記平坦化層の上面に酸化誘起積層欠陥が10個/cm以下であるSi<111>単結晶の表層0.1~1.5μmを薄膜転写することにより種結晶層を設けるステップと
    を備えるエピタキシャル成長用種基板の製造方法。
  16.  前記封止層は、LPCVD法で成膜されることを特徴とする請求項15に記載のエピタキシャル成長用種基板の製造方法。
  17.  前記平坦化層は前記支持基板の上面片側または、全面にSiOおよび/または酸窒化珪素(Si)あるいはAlAsをプラズマCVD法、LPCVD法、低圧MOCVD法のいずれかにより成膜されることを特徴とする請求項15または16に記載のエピタキシャル成長用種基板の製造方法。
  18.  前記種結晶層を設けるステップにおいて、酸化誘起積層欠陥が10個/cm以下で、電気抵抗率(室温)が1kΩ・cm以上であるSi<111>単結晶に水素および/またはHeをイオン注入した後、450℃以下の物理的手段により0.1~1.5μmの薄膜を転写することにより前記種結晶層を設けることを特徴とする請求項15から17のいずれか1項に記載のエピタキシャル成長用種基板の製造方法。
  19.  前記支持基板の最下面に更に応力調整層を設けるステップをさらに備えることを特徴とする請求項15から18のいずれか1項に記載のエピタキシャル成長用種基板の製造方法。
  20.  前記応力調整層は前記平坦化層を具備後、その反りを更に矯正可能とする熱膨張率を有し、少なくともスパッター法、プラズマCVD法、およびLPCVD法から選ばれた方法で作成された多結晶Siからなることを特徴とする請求項19に記載のエピタキシャル成長用種基板の製造方法。
  21.  請求項15から20の何れか1項に記載のエピタキシャル成長用種基板の製造方法によりエピタキシャル成長用種基板を製造するステップと、
     前記エピタキシャル成長用種基板の上面にIII-V族半導体薄膜を成膜するステップと
     を備える半導体基板の製造方法。

     
PCT/JP2022/009490 2021-03-10 2022-03-04 エピタキシャル成長用種基板およびその製造方法、ならびに半導体基板およびその製造方法 WO2022191079A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
US18/279,023 US20240141552A1 (en) 2021-03-10 2022-03-04 Seed substrate for epitaxial growth use and method for manufacturing same, and semiconductor substrate and method for manufacturing same
CN202280020112.6A CN116940720A (zh) 2021-03-10 2022-03-04 外延生长用种子基板及其制造方法、和半导体基板及其制造方法
JP2023505509A JPWO2022191079A1 (ja) 2021-03-10 2022-03-04
KR1020237028609A KR20230153370A (ko) 2021-03-10 2022-03-04 에피택셜 성장용 종기판 및 그 제조 방법, 그리고 반도체 기판 및 그 제조 방법
EP22767036.1A EP4306689A1 (en) 2021-03-10 2022-03-04 Seed substrate for epitaxial growth use and method for manufacturing same, and semiconductor substrate and method for manufacturing same

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2021-038731 2021-03-10
JP2021038731 2021-03-10
JP2021-098993 2021-06-14
JP2021098993 2021-06-14

Publications (1)

Publication Number Publication Date
WO2022191079A1 true WO2022191079A1 (ja) 2022-09-15

Family

ID=83227830

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2022/009490 WO2022191079A1 (ja) 2021-03-10 2022-03-04 エピタキシャル成長用種基板およびその製造方法、ならびに半導体基板およびその製造方法

Country Status (6)

Country Link
US (1) US20240141552A1 (ja)
EP (1) EP4306689A1 (ja)
JP (1) JPWO2022191079A1 (ja)
KR (1) KR20230153370A (ja)
TW (1) TW202244027A (ja)
WO (1) WO2022191079A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023127249A1 (ja) * 2021-12-28 2023-07-06 信越化学工業株式会社 高特性エピタキシャル成長用基板とその製造方法
WO2024084836A1 (ja) * 2022-10-20 2024-04-25 信越半導体株式会社 窒化物半導体エピタキシャルウエーハの製造方法及び窒化物半導体エピタキシャルウエーハ用複合基板

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0952798A (ja) * 1995-08-11 1997-02-25 Hoya Corp 炭化珪素薄膜製造方法並びに炭化珪素薄膜および積層基板
JP2936916B2 (ja) 1992-09-10 1999-08-23 信越半導体株式会社 シリコン単結晶の品質評価方法
JP6042545B2 (ja) 2012-08-23 2016-12-14 国立大学法人東京農工大学 高透明性窒化アルミニウム単結晶層、及びこれからなる素子
JP2019523994A (ja) * 2016-06-14 2019-08-29 クロミス,インコーポレイテッド 電力およびrf用途用の設計された基板構造
JP2020161833A (ja) * 2016-06-24 2020-10-01 クロミス,インコーポレイテッド 多結晶セラミック基板

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2936916B2 (ja) 1992-09-10 1999-08-23 信越半導体株式会社 シリコン単結晶の品質評価方法
JPH0952798A (ja) * 1995-08-11 1997-02-25 Hoya Corp 炭化珪素薄膜製造方法並びに炭化珪素薄膜および積層基板
JP6042545B2 (ja) 2012-08-23 2016-12-14 国立大学法人東京農工大学 高透明性窒化アルミニウム単結晶層、及びこれからなる素子
JP2019523994A (ja) * 2016-06-14 2019-08-29 クロミス,インコーポレイテッド 電力およびrf用途用の設計された基板構造
JP2020161833A (ja) * 2016-06-24 2020-10-01 クロミス,インコーポレイテッド 多結晶セラミック基板

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
FUJIKURA TECHNICAL REVIEW, vol. 2, no. 119, 2010, pages 33 - 38
JAPANESE JOURNAL OF APPLIED PHYSICS, vol. 46, no. 17, 2007, pages L389 - L391
LEDS MAGAZINE JAPAN, December 2016 (2016-12-01), pages 30 - 31
SEI TECHNICAL REVIEW, vol. 177, pages 88 - 91

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023127249A1 (ja) * 2021-12-28 2023-07-06 信越化学工業株式会社 高特性エピタキシャル成長用基板とその製造方法
WO2024084836A1 (ja) * 2022-10-20 2024-04-25 信越半導体株式会社 窒化物半導体エピタキシャルウエーハの製造方法及び窒化物半導体エピタキシャルウエーハ用複合基板

Also Published As

Publication number Publication date
TW202244027A (zh) 2022-11-16
JPWO2022191079A1 (ja) 2022-09-15
EP4306689A1 (en) 2024-01-17
US20240141552A1 (en) 2024-05-02
KR20230153370A (ko) 2023-11-06

Similar Documents

Publication Publication Date Title
WO2022191079A1 (ja) エピタキシャル成長用種基板およびその製造方法、ならびに半導体基板およびその製造方法
KR20090093887A (ko) 단결정 박막을 갖는 기판의 제조 방법
CN112585305B (zh) GaN层叠基板的制造方法
WO2022004165A1 (ja) 大口径iii族窒化物系エピタキシャル成長用基板とその製造方法
JP2021195299A (ja) Iii族窒化物系エピタキシャル成長用基板とその製造方法
WO2021250991A1 (ja) Iii族窒化物系エピタキシャル成長用基板とその製造方法
WO2022181163A1 (ja) 窒化物半導体基板およびその製造方法
WO2023074045A1 (ja) エピタキシャル成長用種基板およびその製造方法、ならびに半導体基板およびその製造方法
WO2023127249A1 (ja) 高特性エピタキシャル成長用基板とその製造方法
WO2023176185A1 (ja) 高特性エピ用種基板、高特性エピ用種基板の製造方法、半導体基板、および半導体基板の製造方法
CN116940720A (zh) 外延生长用种子基板及其制造方法、和半导体基板及其制造方法
WO2023233781A1 (ja) Iii族窒化物単結晶基板の製造方法
WO2024084836A1 (ja) 窒化物半導体エピタキシャルウエーハの製造方法及び窒化物半導体エピタキシャルウエーハ用複合基板
WO2023063046A1 (ja) 窒化物半導体基板及びその製造方法
TW202331794A (zh) 氮化物半導體基板及氮化物半導體基板的製造方法
JP2024042982A (ja) 窒化物半導体層付き単結晶シリコン基板及び窒化物半導体層付き単結晶シリコン基板の製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 22767036

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2023505509

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 18279023

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 202280020112.6

Country of ref document: CN

WWE Wipo information: entry into national phase

Ref document number: 11202306306U

Country of ref document: SG

WWE Wipo information: entry into national phase

Ref document number: 2022767036

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 2022767036

Country of ref document: EP

Effective date: 20231010