WO2022013938A1 - プラズマ処理方法 - Google Patents

プラズマ処理方法 Download PDF

Info

Publication number
WO2022013938A1
WO2022013938A1 PCT/JP2020/027348 JP2020027348W WO2022013938A1 WO 2022013938 A1 WO2022013938 A1 WO 2022013938A1 JP 2020027348 W JP2020027348 W JP 2020027348W WO 2022013938 A1 WO2022013938 A1 WO 2022013938A1
Authority
WO
WIPO (PCT)
Prior art keywords
plasma
processing method
plasma processing
gas
wafer
Prior art date
Application number
PCT/JP2020/027348
Other languages
English (en)
French (fr)
Inventor
宏志 高橋
陽二 安藤
悟 武藤
侯然 廣田
Original Assignee
株式会社日立ハイテク
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社日立ハイテク filed Critical 株式会社日立ハイテク
Priority to PCT/JP2020/027348 priority Critical patent/WO2022013938A1/ja
Publication of WO2022013938A1 publication Critical patent/WO2022013938A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching

Definitions

  • the present invention relates to a plasma processing method.
  • Patent Document 1 discloses a method of forming a coating film on the inner wall of a processing chamber provided in a plasma processing apparatus by a coating treatment using oxygen gas and silicon tetrachloride gas (SiCl 4) gas for each wafer treatment. Has been done.
  • Patent Document 2 discloses a method of adhering aluminum fluoride (AlF) to the wall of a processing chamber using a wafer on which an aluminum film is deposited.
  • AlF aluminum fluoride
  • the processing chamber is coated with the process gas without placing the wafer on the electrode, and damage to the electrode is not considered. Further, since the coating is performed every time the wafer is processed, the throughput is not taken into consideration. Further, according to the technique of Patent Document 2, the durability of the coating film in the step of etching the metal film containing aluminum is not taken into consideration.
  • An object of the present invention is to provide a plasma treatment method for reducing foreign substances from the wall of the treatment chamber and preventing contamination while protecting the sample table.
  • one of the typical plasma treatment methods according to the present invention is a plasma treatment method in which a sample is plasma-treated in a treatment chamber. After placing a silicon sample on the sample table, a deposition film containing element silicon and element oxygen is formed by plasma generated using a mixed gas of chlorine gas and oxygen gas while supplying high-frequency power to the sample table.
  • FIG. 1 is a cross-sectional view schematically showing an example of the structure of a plasma processing apparatus according to an embodiment of the present invention.
  • FIG. 2 is a flow chart showing an example of a procedure of a plasma processing method using the plasma processing apparatus shown in FIG.
  • FIG. 3 is a cross-sectional view schematically showing a state in which a silicon (Si) wafer in a processing chamber during a coating process in the plasma processing apparatus shown in FIG. 1 and a coating adhere to a wall in the processing chamber.
  • FIG. 4 is a diagram schematically showing a state in which a reaction product to be a coating film is produced from a silicon wafer in the coating step according to the present embodiment.
  • FIG. 5 is a cross-sectional view schematically showing a blackened silicon wafer surface that occurs when the oxygen (O 2) flow rate and the wafer bias conditions are out of the specified range in the coating process.
  • FIG. 1 is a schematic diagram of an Electron Cyclotron Resonance (hereinafter referred to as ECR) type plasma etching apparatus using microwaves and a magnetic field as plasma generation means.
  • ECR Electron Cyclotron Resonance
  • the ECR type plasma etching apparatus is a plasma processing chamber, which is a processing chamber 101 capable of evacuating the inside, a sample table 103 on which a product wafer 102 as a sample is placed, and quartz provided on the upper surface of the processing chamber 101.
  • the first high frequency power supply 110 has a function of pulse-modulating oscillating microwaves.
  • the reciprocal of the cycle in which the microwave repeats on and off is defined as the pulse frequency, and the value obtained by dividing the time during which the microwave is turned on by the pulse cycle is defined as the duty ratio.
  • the coating wafer or product wafer 102 is carried into the processing chamber 101 from the wafer carry-in inlet 108, and then electrostatically adsorbed on the sample table 103 by an electrostatic adsorption power source (not shown).
  • the process gas is introduced into the processing chamber 101 from the gas introduction port 109.
  • the inside of the processing chamber 101 is decompressed and exhausted by a vacuum pump (not shown), and is adjusted to a predetermined pressure (for example, 0.1 Pa-50 Pa).
  • high-frequency power is supplied to the magnetron 106 from the first high-frequency power supply 110, and microwaves having a frequency of 2.45 GHz are oscillated from the magnetron 106 and propagated in the processing chamber 101 via the waveguide 105.
  • the process gas is excited by the interaction between the magnetic field generated by the solenoid coil 107 and the microwave, and plasma 111 is generated in the space above the coating wafer or product wafer 102.
  • a bias power is applied to the sample table 103 by the second high frequency power supply 112, and the ions in the plasma 111 are vertically accelerated and incident on the coating wafer or the product wafer 102.
  • the second high frequency power supply 112 can apply a continuous bias power or a time-modulated bias power to the sample table 103.
  • the coating wafer or product wafer 102 is anisotropically etched by the action of radicals and ions from the plasma 111.
  • FIG. 2 is a diagram simply showing the plasma processing method according to the present embodiment.
  • step 201 the inside of the processing chamber 101 is cleaned (aged) by plasma processing so that the processing of step 202 or less can be performed stably.
  • the plasma of the first step, the plasma of the second step, and the plasma of the third step are assumed to be generated by the interaction between the high frequency power of the microwave and the magnetic field in the plasma etching processing apparatus.
  • step 202 the silicon (Si) wafer (dummy wafer) for coating is carried into the processing chamber 101 and placed on the sample table 103.
  • a product wafer may be used as the silicon (Si) wafer for coating.
  • step 203 a mixed gas of chlorine (Cl 2 ) and oxygen (O 2 ) is supplied from the gas inlet 109, and a deposit film is preferably formed by the second high frequency power supply 112. While supplying high frequency power of 1.3-4.2 W per unit area (1 cm 2 ) of the wafer, which is more than the required power value, a plasma is generated to etch the silicon (Si) wafer for coating. Perform processing. By adhering the reaction product generated thereby to the wall of the treatment chamber, a coating film of an oxide film (SiOx) is adhered to the wall of the treatment chamber (a deposit film containing silicon element and oxygen element is deposited). The inner wall of the treatment chamber 101 is coated to suppress the generation of foreign substances and prevent contamination.
  • SiOx oxide film
  • the flow rate ratio of the oxygen gas to the flow rate of the mixed gas is preferably set to be equal to or lower than the flow rate ratio that suppresses partial oxidation of the silicon wafer.
  • the flow rate ratio is set to a value in the range of 10 to 15 Vol%. preferable.
  • step 204 the silicon (Si) wafer for coating used is removed from the sample table 103 and carried out from the processing chamber 101. Silicon (Si) wafers for coating are reusable.
  • step 205 the product wafer is carried into the processing chamber 101, placed on the sample table 103, etched using plasma, and the processed product wafer is removed from the sample table 103.
  • the product processing step of carrying out from the processing chamber 101 is repeatedly executed for one lot (25 or less) of product wafers, which is a predetermined number.
  • step 206 plasma is generated using a mixed gas of argon gas (Ar), chlorine gas (Cl 2 ), and sulfur hexafluoride gas (SF 6).
  • Cleaning (post-treatment cleaning) in the processing chamber 101 by the generated plasma treatment is performed to remove the reaction product generated by the plasma treatment in step 205 and the coating film remaining in the treatment chamber, and then in step 207.
  • the processing is completed.
  • step 206 when a reaction product peculiar to the membrane to be treated is generated in the plasma treatment of step 205, the cleaning specialized for removing the reaction product shall be performed.
  • FIG. 3 is a cross-sectional view schematically showing the inside of the processing chamber in step 203.
  • chlorine (Cl) ions, radicals and oxygen (O 2 ) ions, and radicals accelerated by the supply of high-frequency power react on a silicon Si wafer, and the resulting oxide film (SiOx) forms a coating. It shows a state in which it adheres to the treatment chamber and the wall of the treatment chamber is covered with a coating film.
  • FIG. 4 shows that on the surface of a silicon (Si) wafer, the silicon (Si) atoms constituting the silicon (Si) wafer react with the chlorine (Cl) atom and the oxygen (O 2 ) atom to be strong. It shows a state in which a coating film is formed and scattered and adhered to the wall of the treatment chamber.
  • the chlorine (Cl) ions and radicals shown in FIG. 4 have an effect of accelerating the etching reaction and an effect of enhancing the durability of the oxide film (SiOx).
  • step 203 high frequency power is continuously supplied from the high frequency power supplies 110 and 112 for efficient coating.
  • a mixed gas of chlorine (Cl 2 ) and oxygen (O 2 ) having an oxygen (O 2 ) content of 10-15 Vol% is supplied to the processing chamber 101, and the coating wafer is etched to coat the processing chamber 101. It is desirable to do it. This is because if the oxygen (O 2 ) content is less than 10 Vol%, sufficient coating of the oxide film (SiOx) cannot be performed, and if it exceeds 15 Vol%, the following problems occur.
  • FIG. 5A shows silicon for coating when a mixed gas of chlorine (Cl 2 ) and oxygen (O 2 ) having an oxygen (O 2 ) content of more than 15% Vol is supplied to the processing chamber 101.
  • (Si) is a diagram showing the surface state of the wafer
  • FIG. 5 (b) is a diagram showing the surface state of the silicon (Si) wafer for coating which has been further etched.
  • the surface of the silicon (Si) wafer is partially oxidized to form an oxide film. (SiOx) is generated.
  • the etching rate of the oxide film (SiOx) is significantly reduced as compared with the surface of silicon (Si), so that the etching of the surface of silicon (Si) other than the oxide film (SiOx) is selected.
  • the surface of the silicon (Si) wafer has a sword-shaped shape, and the sword-shaped surface reflects light diffusely, so that the surface of the silicon (Si) wafer has a black appearance.
  • the reused wafer may be a source of foreign matter, which makes it difficult to reuse and becomes a new silicon (Si) wafer. It has to be replaced, which leads to an increase in manufacturing cost. That is, by setting the oxygen (O 2 ) content within a predetermined range, the life of the silicon (Si) wafer for coating can be extended.
  • bias power it is desirable to supply high frequency power of 1.3-4.2 W per wafer unit area (1 cm 2). By supplying such bias power, it is possible to reduce the damage to the parts used in the processing chamber while promoting the generation of the oxide film (SiOx) by etching the silicon (Si) wafer for coating. Is.
  • the treatment chamber wall is coated by etching the coating wafer to suppress foreign matter and prevent contamination. It is possible to improve the throughput as compared with the conventional method of coating each product wafer.
  • an oxide film can be obtained at low cost. Can be coated.
  • the microwave ECR plasma has been described as an example, but the same effect as that of the present embodiment can be obtained in a plasma processing apparatus in another plasma generation method such as a capacitively coupled plasma or an inductively coupled plasma. ..
  • the present invention is not limited to the above-described embodiment, and includes various modifications.
  • the above-described embodiments have been described in detail in order to explain the present invention in an easy-to-understand manner, and are not necessarily limited to those having all the described configurations.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Drying Of Semiconductors (AREA)

Abstract

処理室内壁をコーティングし、処理室内壁起因の異物や汚染の発生を防止する技術を提供する。プラズマ処理方法は、試料を処理室にてプラズマ処理するプラズマ処理方法であって、シリコンの試料を試料台に載置した後、前記試料台に高周波電力を供給しながら塩素ガスと酸素ガスの混合ガスを用いて生成されたプラズマにより、シリコン元素と酸素元素を含有する堆積膜を前記処理室内に堆積させる第一の工程と、プラズマを用いて前記試料を所定の枚数、エッチングする第二の工程と、前記試料を前記処理室から搬出した後、プラズマを用いて前記処理室内をクリーニングする第三の工程とを有する。

Description

プラズマ処理方法
 本発明は、プラズマ処理方法に関する。
 近年、集積回路など半導体製造における微細化が進んでおり、製品をエッチングする際の要求が厳しくなっている。特に、ウエハ上に付着する異物や汚染は歩留まりを著しく低下させてしまう。このため、異物や汚染の低減技術の開発が進んでいる。特に、異物や汚染の原因が処理室内部品にある場合、処理室内部品へのコーティングを行うことが異物や汚染の低減に効果的である。
 従来より、シリコン(Si)を含有するプロセスガスを使用してウエハレスで処理室内壁へのコーティングを行うことで、処理室由来の異物や汚染を低減する手法を採用している。しかし、このコーティング手法では、コーティング時やクリーニング時に電極がダメージを受ける可能性がある。さらに、ウエハレスでの処理では電極上に異物が堆積することで、その後の処理に影響を与える可能性がある。
 例えば特許文献1には、酸素ガスと四塩化シリコンガス(SiCl)ガスとを用い、コーティング処理によって、プラズマ処理装置に備わる処理室の内壁に、ウエハ処理ごとにコーティング膜を形成する手法が開示されている。
 また、特許文献2では、処理室内壁に、アルミニウム膜が堆積しているウエハを使用してフッ化アルミニウム(AlF)を付着させる手法が開示されている。
特開2017-103345号公報 特開2004-31380号公報
 特許文献1の手法によれば、ウエハを電極に載置せずにプロセスガスによって処理室内をコーティングしており、電極へのダメージは考慮されていない。また、ウエハ処理のたびにコーティングを行うため、スループットは考慮されていない。さらに、特許文献2の技術によれば、アルミニウムを含む金属膜をエッチングする工程におけるコーティング膜の持続性が考慮されていない。
 本発明は、試料台を保護しながら処理室内壁からの異物を低減し及び汚染を防止するプラズマ処理方法を提供することを目的とする。
 上記課題を解決するために、代表的な本発明にかかるプラズマ処理方法の一つは、試料を処理室にてプラズマ処理するプラズマ処理方法において、
 シリコンの試料を試料台に載置した後、前記試料台に高周波電力を供給しながら塩素ガスと酸素ガスの混合ガスを用いて生成されたプラズマにより、シリコン元素と酸素元素を含有する堆積膜を前記処理室内に堆積させる第一の工程と、
 プラズマを用いて前記試料を所定の枚数、エッチングする第二の工程と、
 前記試料を前記処理室から搬出した後、プラズマを用いて前記処理室内をクリーニングする第三の工程とを有することにより達成される。
 本発明によれば、試料台を保護しながら処理室内壁からの異物を低減し及び汚染を防止するプラズマ処理方法を提供することができる。
 上記した以外の課題、構成及び効果は、以下の実施形態の説明により明らかにされる。
図1は、本発明の実施の形態にかかる、プラズマ処理装置の構造の一例を概略的に示す断面図である。 図2は、図1に示すプラズマ処理装置を用いたプラズマ処理方法の手順の一例を示すフロー図である。 図3は、図1に示すプラズマ処理装置においてコーティング工程中の処理室内のシリコン(Si)ウエハと、処理室内壁にコーティングが付着する状態を模式的に示す断面図である。 図4は、本実施形態にかかるコーティング工程においてシリコンウエハからコーティング膜となる反応生成物が生成する状態を模式的に示す図である。 図5は、コーティング工程において酸素(O)の流量やウエハバイアスの条件を規定範囲外とした場合に生じる、黒色化したシリコンウエハ表面を模式的に示す断面図である。
 本発明の実施形態に係るプラズマ処理方法の具体的な実施例を以下に説明する。
 最初に、本発明を実施するためのプラズマエッチング装置の一例を、図面を参照しながら説明する。図1は、プラズマ生成手段にマイクロ波と磁場を利用したElectron Cyclotron Resonance(以下、ECRと称する)型プラズマエッチング装置の概略図である。
 ECR型プラズマエッチング装置は、プラズマ処理室であって、内部を真空排気可能な処理室101と、試料である製品ウエハ102を載置する試料台103と、処理室101の上面に設けられた石英製のマイクロ波透過窓104と、その上方に設けられた導波管105と、マイクロ波を発振するマグネトロン106と、マグネトロン106に高周波電力を供給する第一の高周波電源110と、処理室101の周りに設けられたソレノイドコイル107と、処理室内にプロセスガスを導入するガス導入口109と、試料台103にバイアス電力を供給する第二の高周波電源112とを備える。
 第一の高周波電源110は、発振するマイクロ波をパルス変調する機能を備えている。マイクロ波がオンとオフを繰り返す周期の逆数をパルス周波数、オンになる時間をパルス周期で除した値をデューティー比とする。
 本実施形態のプラズマ処理について説明する。コーティング用ウエハまたは製品ウエハ102は、ウエハ搬入口108から処理室101内に搬入された後、静電吸着電源(図示せず)によって試料台103に静電吸着される。次にプロセスガスが、ガス導入口109から処理室101内に導入される。処理室101内は、真空ポンプ(図示せず)により減圧排気され、所定の圧力(例えば、0.1Pa―50Pa)に調整される。次に第一の高周波電源110よりマグネトロン106に高周波電力を供給して、マグネトロン106から周波数2.45GHzのマイクロ波が発振され、導波管105を介して処理室101内に伝播される。
 ソレノイドコイル107によって発生された磁場とマイクロ波との相互作用によってプロセスガスが励起され、コーティング用ウエハまたは製品ウエハ102上部の空間にプラズマ111が生成される。
 一方、試料台103には、第二の高周波電源112によってバイアス電力が印加され、プラズマ111中のイオンがコーティング用ウエハまたは製品ウエハ102上に垂直に加速され入射する。また、第二の高周波電源112は、連続的なバイアス電力または、時間変調されたバイアス電力を試料台103に印加することができる。プラズマ111からのラジカルとイオンの作用によってコーティング用ウエハまたは製品ウエハ102が異方的にエッチングされる。
 次に、図1に示したプラズマエッチング装置を用いた本実施形態に係るプラズマ処理方法を、図面を参照しながら説明する。図2は本実施形態に係るプラズマ処理方法を簡易的に示した図である。
 図2において、ステップ201では、ステップ202以下の処理を安定して行えるよう、処理室101内をプラズマ処理によりクリーニング(エージング処理)する。以下、第一の工程のプラズマ、第二の工程のプラズマおよび第三の工程のプラズマは、プラズマエッチング処理装置におけるマイクロ波の高周波電力と磁場の相互作用により生成されるものとする。
 ステップ202において、コーティング用のシリコン(Si)ウエハ(ダミーウエハ)を処理室101内に搬入して、試料台103に載置する。コーティング用のシリコン(Si)ウエハとして、製品用ウエハを援用してもよい。
 次にステップ203(第一の工程)において、ガス導入口109から塩素(Cl)と酸素(O)の混合ガスを供給し、第二の高周波電源112により、好ましくは堆積膜を生成するのに必要な電力値以上の、例えばウエハ単位面積(1cm)あたり1.3―4.2Wの高周波電力を供給しながらプラズマを発生させて、コーティング用のシリコン(Si)ウエハに対してエッチング処理を行う。それにより発生する反応生成物を処理室内壁に付着させることで、処理室内壁に酸化膜(SiOx)のコーティング膜を付着させて(シリコン元素と酸素元素を含有する堆積膜を堆積させて)、処理室101の内壁に、異物の発生を抑制し汚染を防止するためのコーティングを行う。このとき、混合ガスの流量に対する酸素ガスの流量比は、シリコンのウエハの部分的な酸化を抑制する流量比以下とすると好ましく、例えばその流量比は、10~15Vol%の範囲内の値とすると好ましい。
 その後、ステップ204において、使用したコーティング用のシリコン(Si)ウエハを試料台103から取り外して、処理室101から搬出する。コーティング用のシリコン(Si)ウエハは、再利用可能である。
 さらにステップ205(第二の工程)では、製品ウエハを処理室101に搬入して試料台103に載置し、プラズマを用いてエッチング処理を行い、処理後の製品ウエハを試料台103から取り外して処理室101から搬出するという製品処理工程を、所定の枚数である1ロット分(25枚以下)の製品ウエハについて繰り返し実行する。
 1ロット分の製品ウエハ処理後に、ステップ206(第三の工程)において、アルゴンガス(Ar)、塩素ガス(Cl)、六フッ化硫黄ガス(SF)の混合ガスを使用してプラズマを生成してなされるプラズマ処理による処理室101内のクリーニング(処理後クリーニング)を行い、ステップ205のプラズマ処理によって発生した反応生成物や処理室内に残留したコーティング膜を除去してから、ステップ207で処理終了とする。本実施形態によれば、ロット単位ごとにコーティング用ウエハを用いて1回のコーティングを実行した後に、25枚の製品ウエハのエッチング処理を連続して行うことにより、製品ウエハ25枚の処理に必要な時間を、製品ウエハ毎にクリーニングを行う従来方法に比べ472s削減し、スループットの向上を実現できる。
 さらに、ステップ206のクリーニングは、ステップ205のプラズマ処理における被処理膜特有の反応生成物が発生する場合、その反応生成物の除去に特化したクリーニングを行うものとする。
 図3は、ステップ203における処理室の内部を模式的に示した断面図である。図3において、高周波電力の供給によって加速された塩素(Cl)イオン、ラジカルと酸素(O)イオン、ラジカルがシリコンSiウエハ上で反応し、それにより生じた酸化膜(SiOx)がコーティング状に処理室内に付着し、処理室内壁がコーティング膜により覆われる状態を示している。
 また、図4は、シリコン(Si)ウエハ表面において、シリコン(Si)ウエハを構成するシリコン(Si)の原子が、塩素(Cl)原子及び酸素(O)原子と反応することで、強固なコーティング膜が生成され、処理室内壁に飛散して付着する状態を示している。ここで、図4に示す塩素(Cl)イオン、ラジカルは、エッチング反応を促進する効果を持つとともに、酸化膜(SiOx)の耐久性を高める効果を持つ。
 ステップ203において、効率的なコーティングのため、高周波電力は高周波電源110、112から連続して供給するものとする。
 さらに、酸素(O)含有量を10-15Vol%とした、塩素(Cl)と酸素(O)の混合ガスを処理室101に供給して、コーティング用ウエハをエッチング処理してコーティングを行うことが望ましい。酸素(O)含有量が10Vol%を下回ると、十分な酸化膜(SiOx)のコーティングを行えず、また15Vol%を上回ると、以下に示すような不具合が発生するからである。
 図5(a)は、酸素(O)の含有量が15%Volを上回る、塩素(Cl)と酸素(O)の混合ガスを処理室101に供給した際に、コーティング用のシリコン(Si)ウエハの表面状態を示す図であり、図5(b)は、さらにエッチング処理したコーティング用のシリコン(Si)ウエハの表面状態を示す図である。
 酸素(O)の含有量が15%Volを上回る、塩素(Cl)と酸素(O)の混合ガスを供給することによって、シリコン(Si)ウエハ表面が部分的に酸化して酸化膜(SiOx)が生じる。かかる状態でエッチング処理を行うと、シリコン(Si)の表面に比べ酸化膜(SiOx)のエッチングレートが大幅に減少することで、酸化膜(SiOx)以外のシリコン(Si)の表面のエッチングが選択的に進行する。そのため、シリコン(Si)のウエハ表面は剣山状になり、剣山状になった表面は光を乱反射することから、シリコン(Si)ウエハ表面は黒い外観となる。このような不具合が生じたシリコン(Si)ウエハを、コーティング用として再利用した場合、再利用したウエハが異物源となる可能性があるため、再利用が困難となり、新しいシリコン(Si)ウエハに交換せざるを得ず、製造コストの増大を招く。すなわち、酸素(O)の含有量を所定範囲とすることで、コーティング用のシリコン(Si)ウエハの寿命を長期化することができる。
 なお、バイアス電力としては、ウエハ単位面積(1cm)あたり1.3―4.2Wの高周波電力を供給することが望ましい。このようなバイアス電力の供給によって、コーティング用のシリコン(Si)ウエハをエッチングすることにより酸化膜(SiOx)の発生を促進しつつ、処理室内において使用する部品へのダメージを低減することができるからである。
 本実施形態によれば、製品用ウエハ(1ロット分)のプラズマエッチング処理に先立ち、コーティング用ウエハをエッチングすることにより処理室内壁をコーティング処理して、異物の抑制や汚染の防止を図ることができ、従来の製品ウエハの処理毎にコーティングを行う方法よりもスループットを改善することができる。
 また、コーティング用ウエハを電極上に載置してエッチングを行うことで、電極へのダメージや電極上への異物の堆積の防止を行うことができ、プラズマ処理装置のメンテナンスサイクルの延長が可能になる。
 さらに、一般的な製品ウエハのエッチングに使用する塩素(Cl)と酸素(O)の混合ガスを使用してシリコン(Si)ウエハをエッチングすることで、安価なコストで酸化膜(SiOx)のコーティングが可能になる。
 上述した実施例ではマイクロ波ECRプラズマを一実施例として説明したが、容量結合型プラズマや誘導結合型プラズマ等の他のプラズマ生成方式におけるプラズマ処理装置においても本実施例と同様の効果が得られる。
 本発明は上記した実施の形態に限定されるものではなく、様々な変形例が含まれる。上記した実施の形態は本発明を分かりやすく説明するために詳細に説明したものであり、必ずしも説明した全ての構成を備えるものに限定されるものではない。
 101 処理室
 102 クリーニング用ウエハまたは製品ウエハ
 103 試料台
 104 マイクロ波透過窓
 105 導波管
 106 マグネトロン
 107 ソレノイドコイル
 108 ウエハ搬入口
 109 ガス導入口
 110 第一の高周波電源
 112 第二の高周波電源

Claims (10)

  1.  試料を処理室にてプラズマ処理するプラズマ処理方法において、
     シリコンの試料を試料台に載置した後、前記試料台に高周波電力を供給しながら塩素ガスと酸素ガスの混合ガスを用いて生成されたプラズマにより、シリコン元素と酸素元素を含有する堆積膜を前記処理室内に堆積させる第一の工程と、
     プラズマを用いて前記試料を所定の枚数、エッチングする第二の工程と、
     前記試料を前記処理室から搬出した後、プラズマを用いて前記処理室内をクリーニングする第三の工程とを有することを特徴とするプラズマ処理方法。
  2.  請求項1に記載のプラズマ処理方法において、
     前記混合ガスの流量に対する酸素ガスの流量比は、前記シリコンの試料の部分的な酸化を抑制する流量比以下とすることを特徴とするプラズマ処理方法。
  3.  請求項2に記載のプラズマ処理方法において、
     前記混合ガスの流量に対する酸素ガスの流量比は、10~15Vol%の範囲内の値とすることを特徴とするプラズマ処理方法。
  4.  請求項2に記載のプラズマ処理方法において、
     前記高周波電力は、前記堆積膜を生成するのに必要な電力値以上とすることを特徴とするプラズマ処理方法。
  5.  請求項4に記載のプラズマ処理方法において、
     試料の単位面積あたりの前記高周波電力は、1.3~4.2W/cmの範囲内の値とすることを特徴とするプラズマ処理方法。
  6.  請求項5に記載のプラズマ処理方法において、
     前記第一の工程は、前記試料のロット単位毎に行われることを特徴とするプラズマ処理方法。
  7.  請求項6に記載のプラズマ処理方法において、
     前記所定の枚数は、25枚であることを特徴とするプラズマ処理方法。
  8.  請求項1に記載のプラズマ処理方法において、
     前記第三の工程のプラズマは、アルゴンガスと塩素ガスと六フッ化硫黄ガスの混合ガスを用いて生成されることを特徴とするプラズマ処理方法。
  9.  請求項7に記載のプラズマ処理方法において、
     前記第三の工程のプラズマは、アルゴンガスと塩素ガスと六フッ化硫黄ガスの混合ガスを用いて生成されることを特徴とするプラズマ処理方法。
  10.  請求項9に記載のプラズマ処理方法において、
     前記第一の工程のプラズマ、前記第二の工程のプラズマおよび前記第三の工程のプラズマは、マイクロ波の高周波電力と磁場の相互作用により生成されることを特徴とするプラズマ処理方法。
PCT/JP2020/027348 2020-07-14 2020-07-14 プラズマ処理方法 WO2022013938A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PCT/JP2020/027348 WO2022013938A1 (ja) 2020-07-14 2020-07-14 プラズマ処理方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2020/027348 WO2022013938A1 (ja) 2020-07-14 2020-07-14 プラズマ処理方法

Publications (1)

Publication Number Publication Date
WO2022013938A1 true WO2022013938A1 (ja) 2022-01-20

Family

ID=79555369

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2020/027348 WO2022013938A1 (ja) 2020-07-14 2020-07-14 プラズマ処理方法

Country Status (1)

Country Link
WO (1) WO2022013938A1 (ja)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07263408A (ja) * 1994-03-17 1995-10-13 Hitachi Ltd プラズマエッチング方法
JP2002016042A (ja) * 2000-06-27 2002-01-18 Mitsubishi Electric Corp プラズマエッチング方法およびこれを用いて製造された半導体装置
JP2002359231A (ja) * 2001-05-31 2002-12-13 Hitachi Ltd 半導体集積回路装置の製造方法
JP2003273077A (ja) * 2002-03-19 2003-09-26 Fujitsu Ltd ドライクリーニング方法及びドライクリーニング用基板
JP2011199038A (ja) * 2010-03-19 2011-10-06 Toppan Printing Co Ltd ドライエッチング装置、ドライエッチング方法およびプラズマ制御装置
US20190201945A1 (en) * 2017-12-28 2019-07-04 Micron Technology, Inc. Components and systems for cleaning a tool for forming a semiconductor device, and related methods

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07263408A (ja) * 1994-03-17 1995-10-13 Hitachi Ltd プラズマエッチング方法
JP2002016042A (ja) * 2000-06-27 2002-01-18 Mitsubishi Electric Corp プラズマエッチング方法およびこれを用いて製造された半導体装置
JP2002359231A (ja) * 2001-05-31 2002-12-13 Hitachi Ltd 半導体集積回路装置の製造方法
JP2003273077A (ja) * 2002-03-19 2003-09-26 Fujitsu Ltd ドライクリーニング方法及びドライクリーニング用基板
JP2011199038A (ja) * 2010-03-19 2011-10-06 Toppan Printing Co Ltd ドライエッチング装置、ドライエッチング方法およびプラズマ制御装置
US20190201945A1 (en) * 2017-12-28 2019-07-04 Micron Technology, Inc. Components and systems for cleaning a tool for forming a semiconductor device, and related methods

Similar Documents

Publication Publication Date Title
TWI695429B (zh) 電漿處理方法
KR102538188B1 (ko) 플라즈마 처리 장치의 세정 방법
JPH03261138A (ja) 半導体装置のクリーニング方法およびクリーニング装置
JP2016225567A (ja) クリーニング方法
WO2022013938A1 (ja) プラズマ処理方法
JP2012243958A (ja) プラズマ処理方法
JP4224374B2 (ja) プラズマ処理装置の処理方法およびプラズマ処理方法
US20060281323A1 (en) Method of cleaning substrate processing apparatus
JP7222150B1 (ja) プラズマ処理方法
JPH09148310A (ja) 半導体製造装置およびそのクリーニング方法ならびに半導体ウエハの取り扱い方法
JP7061140B2 (ja) プラズマ処理方法及びプラズマ処理装置
JP3727312B2 (ja) プラズマ処理装置のプラズマ処理方法
JP2015088696A (ja) プラズマ処理方法
JPH06283484A (ja) プラズマ装置のクリーニング方法
JP6938672B2 (ja) プラズマ処理装置
JP7232135B2 (ja) ドライエッチング方法及びデバイスの製造方法
JPH10147877A (ja) ガスクリーニング方法
JPH08124903A (ja) プラズマ処理装置およびそのクリーニング方法
JPH1121683A (ja) 半導体デバイス製造装置用アルミニウム製部品の洗浄方法
JP2004014969A (ja) 半導体表面処理方法
JPH1022272A (ja) 半導体装置の製造方法
JP2001217225A (ja) プラズマエッチング方法
JP2015041655A (ja) プラズマ処理装置およびプラズマ処理方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 20944864

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 20944864

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP