WO2021196015A1 - 像素电路及其驱动方法、显示装置及其驱动方法 - Google Patents

像素电路及其驱动方法、显示装置及其驱动方法 Download PDF

Info

Publication number
WO2021196015A1
WO2021196015A1 PCT/CN2020/082569 CN2020082569W WO2021196015A1 WO 2021196015 A1 WO2021196015 A1 WO 2021196015A1 CN 2020082569 W CN2020082569 W CN 2020082569W WO 2021196015 A1 WO2021196015 A1 WO 2021196015A1
Authority
WO
WIPO (PCT)
Prior art keywords
circuit
light
transistor
electrically connected
sub
Prior art date
Application number
PCT/CN2020/082569
Other languages
English (en)
French (fr)
Inventor
于子阳
王铸
胡晟
刘天良
刘果
Original Assignee
京东方科技集团股份有限公司
成都京东方光电科技有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 京东方科技集团股份有限公司, 成都京东方光电科技有限公司 filed Critical 京东方科技集团股份有限公司
Priority to EP20924970.5A priority Critical patent/EP4131238A4/en
Priority to CN202080000451.9A priority patent/CN113748455B/zh
Priority to US17/260,746 priority patent/US11501707B2/en
Priority to PCT/CN2020/082569 priority patent/WO2021196015A1/zh
Publication of WO2021196015A1 publication Critical patent/WO2021196015A1/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • G09G2320/0214Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display with crosstalk due to leakage current of pixel switch in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element

Definitions

  • Fig. 3 shows a circuit diagram of a switching sub-circuit according to an embodiment of the present disclosure
  • 5 and 6 show circuit diagrams of pixel driving circuits according to embodiments of the present disclosure
  • FIGS. 10 and 11 show timing diagrams of a driving method of a pixel circuit according to an embodiment of the present disclosure
  • the transistors used in the embodiments of the present disclosure may all be thin film transistors or field effect transistors or other devices with the same characteristics. According to the role in the circuit, the transistors used in the embodiments of the present disclosure are mainly switching transistors. Since the source and drain of the thin film transistor used here are symmetrical, the source and drain can be interchanged. In the embodiments of the present disclosure, one of the source electrode and the drain electrode is referred to as a first electrode, and the other of the source electrode and the drain electrode is referred to as a second electrode.
  • the driving transistor is described as an N-type thin film transistor, and other transistors are of the same or different type from the driving transistor according to the circuit design.
  • the light emitting element 112 is exemplified as an OLED element, but this is not used to limit the present disclosure. In other embodiments, the light-emitting element 112 may also be other current-driven light-emitting elements.
  • the pixel circuit 10 may further include a first compensation sub-circuit 12.
  • the first compensation sub-circuit 12 is electrically connected to each pixel driving circuit 111 in the plurality of pixel units 11.
  • the first compensation sub-circuit 12 is configured to provide an initialization signal to the pixel drive circuit 111, obtain the voltage of the first node N1 when the light emitting element 112 emits light via the pixel drive circuit 111, and generate a compensation data signal based on the voltage of the first node N1.
  • the first compensation sub-circuit 12 has wiring lines Vref/Sens(1), Vref/Sens(2)..., Vref/Sens(n), a total of n lines corresponding to n columns of pixel units 11 respectively.
  • Each wiring Vref/Sens(1), Vref/Sens(2)..., Vref/Sens(n) can be used as an input wiring to provide an initialization signal Vref to the pixel drive circuit 111, or it can be used as an output wiring to pass
  • the pixel driving circuit 111 obtains the voltage of the first node N1 when the light-emitting element 112 emits light.
  • the first compensation circuit 12 further has a wiring Da 1, Da 2 ??, Da n, a total of n.
  • the wiring Da 1, Da 2 ??, Da n data lines can be used as the pixel circuit 10, respectively corresponding to the n columns of pixel units 11.
  • the data signal compensated by the first compensation sub-circuit 12 is provided to the pixel driving circuit 111.
  • Fig. 1 there are also shown wirings G 1 , G 2 , G 3 ..., G m , a total of m lines.
  • G 1 , G 2 , G 3 , ..., G m are gate lines of the pixel circuit 10, which correspond to m rows of pixel units 11, respectively.
  • the pixel driving circuit 111 is further configured to initialize the first node N1 based on the initialization signal Vref, and using the compensation data signal Da 1, Da 2 ??, Da n drive the light emitting element 112 emits light.
  • the output terminal Vref/Sens(k) of the switching sub-circuit 21 connected to the pixel unit of the k-th column is taken as an example for description, where k is a natural number and 1 ⁇ k ⁇ n.
  • a pixel driving circuit of the pixel unit of the kth column is shown as a dashed frame.
  • the output terminal Vref/Sens(k) outputs a signal Vref.
  • the data compensation sub-circuit 23 is configured to generate a compensation data signal Da k based on a preset compensation model and the voltage of the first node N1.
  • the data compensation sub-circuit 23 has n output terminals, respectively corresponding to the n columns of pixel units 11, and the compensation data signal Da k is output via the output terminals electrically connected to the k th column of pixel units.
  • a circuit structure for realizing a preset compensation model is built in the data compensation sub-circuit 23, where the compensation model can be established according to the aging curve of the OLED, which can compensate for the aging of the OLED.
  • the sampling control signal SW3 is set to a first level (for example, a high level), that is, the sampling sub-circuit 22 is connected to the output terminal Vref/Sens(k), so that the sampling sub-circuit 22 can control the first node
  • a first level for example, a high level
  • the pixel driving circuit 40 includes a driving sub-circuit 41, and the driving sub-circuit 41 and the light-emitting element OLED are electrically connected to the first node N1 to generate a current for causing the light-emitting element OLED to emit light.
  • the pixel driving circuit 40 also includes a light-emitting control sub-circuit 42.
  • the first part of the light-emitting control sub-circuit 42 is electrically connected to a fixed voltage signal ELVDD (first voltage signal) and the driving sub-circuit 41.
  • the light-emitting control sub-circuit The second part of 42 is electrically connected to the driving sub-circuit 41 and the light-emitting element OLED.
  • the light emission control sub-circuit 42 is configured to receive the first control signal CON1, and under the control of the first control signal CON1, provide a current for causing the light emitting element OLED to emit light to the light emitting element OLED.
  • FIGS. 5 and 6 respectively show circuit diagrams of the pixel driving circuit 50 and the pixel driving circuit 60 according to an embodiment of the present disclosure. Next, two examples according to the embodiment of the present disclosure will be described in detail with reference to FIGS. 5 and 6.
  • the driving sub-circuit 41 of the pixel driving circuit 50 includes a driving transistor DTFT, a fourth transistor T4, and a storage capacitor C1.
  • the gate of the driving transistor DTFT is electrically connected to the first end of the storage capacitor C1
  • the drain of the driving transistor DTFT and the first part of the light emission control sub-circuit 52 are electrically connected to the second node N2, the source of the driving transistor DTFT and the light emission control sub-circuit
  • the second part of 52 is electrically connected to the third node N3.
  • the gate of the fourth transistor T4 is electrically connected to receive the second control signal CON2, the first electrode of the fourth transistor T4 is electrically connected to the first end of the storage capacitor C1, and the second electrode of the fourth transistor T4 is electrically connected to the second node N2.
  • the first end of the storage capacitor C1 is electrically connected to the gate of the driving transistor DTFT and the first electrode of the fourth transistor T4, and the second end of C1 is electrically connected to the first node N1.
  • the light emission control sub-circuit 52 of the pixel driving circuit 50 includes a fifth transistor T5 and a sixth transistor T6.
  • the gate of the fifth transistor T5 is electrically connected to receive the first control signal CON1
  • the first electrode of the fifth transistor T5 is electrically connected to receive the first voltage signal ELVDD
  • the second electrode of the fifth transistor T5 is electrically connected to the second node N2.
  • the gate of the sixth transistor T6 is electrically connected to receive the first control signal CON1
  • the first electrode of the sixth transistor T6 is electrically connected to the third node N3, and the second electrode of the sixth transistor T6 is electrically connected to the first node N1.
  • the driving control sub-circuit 53 of the pixel driving circuit 50 includes a seventh transistor T7.
  • the gate of the seventh transistor T7 is electrically connected to receive the second control signal CON2, and the first electrode of the seventh transistor T7 is electrically connected to Receiving the compensation data signal Da k , the second electrode of the seventh transistor T7 is electrically connected to the third node N3.
  • the reset sub-circuit 54 of the pixel driving circuit 50 includes an eighth transistor T8 and a ninth transistor T9.
  • the gate of the eighth transistor T8 is electrically connected to receive the third control signal CON3, the first electrode of the eighth transistor T8 is electrically connected to the first node N1, and the second electrode of the eighth transistor T8 is electrically connected to the first compensation sub-circuit 12, namely The output terminal Vref/Sens(k) of the switching sub-circuit 21 is switched.
  • the gate of the ninth transistor T9 is electrically connected to receive the fourth control signal CON4, the first electrode of the ninth transistor T9 is electrically connected to receive the first voltage signal ELVDD, and the second electrode of the ninth transistor T9 is electrically connected to the second electrode of the storage capacitor C1.
  • FIG. 7 shows a flowchart of a driving method 700 of a pixel circuit according to an embodiment of the present disclosure. As shown in FIG. 7, the driving method 700 may include the following steps.
  • step S710 the threshold voltage of the pixel driving circuit is compensated so as to eliminate the influence of the threshold voltage on the current flowing through the light-emitting element.
  • the compensation data signal may be generated based on the selected light-emitting brightness of the light-emitting element in each pixel unit during the light-emitting process of each light-emitting element in the pixel unit.
  • the light-emitting brightness of the selected light-emitting element may be a black state picture, a fixed white state brightness, or a certain selected brightness higher than the white state brightness during normal display.
  • FIG. 8 shows a flowchart of operations 800 in a sampling period of the driving method of a pixel circuit according to an embodiment of the present disclosure
  • FIG. 9 shows operations 900 in a driving period of the driving method of a pixel circuit according to an embodiment of the present disclosure Flow chart.
  • the operation 800 of generating a compensated data signal by using the first compensation sub-circuit in the sampling period may include the following steps.
  • the operation 900 of driving the light emitting element in each pixel unit to emit light based on the compensation data signal in the driving period may include the following steps.
  • step S920 in the second driving period, a first switching signal, a second control signal, and a third control signal having a first level are provided, and a second switching signal, a first control signal, and a second switching signal having a second level are provided.
  • the fourth control signal in the second driving period, a first switching signal, a second control signal, and a third control signal having a first level are provided, and a second switching signal, a first control signal, and a second switching signal having a second level are provided.
  • FIGS 10 and 11 show a timing diagram of a driving method of a pixel circuit according to an embodiment of the present disclosure. Refer to Figure 1, Figure 2, Figure 3, Figure 5, Figure 10, and Figure 11 in conjunction with specific embodiments. The driving method of the pixel circuit will be described.
  • the first control signal CON1 is at a low level, so the transistors T5 and T6 are turned off.
  • the second control signal CON2 is at a low level, so the transistors T4 and T7 are turned off.
  • the first switching signal SW1 is at a high level, and the second switching signal SW2 is at a low level, so the output terminal Vref/Sens(k) of the switching sub-circuit 21 outputs the initialization voltage Vref.
  • the third control signal CON3 and the fourth control signal CON4 are at a high level.
  • the first control signal CON1 is at a low level, so the transistors T5 and T6 are kept off.
  • the fourth control signal CON4 is at a low level, so the transistor T9 is turned off.
  • the first switching signal SW1 is at a high level, and the second switching signal SW2 is at a low level. Therefore, the output terminal Vref/Sens(k) of the switching sub-circuit 21 maintains the initializing voltage Vref.
  • the second control signal CON2 is at a high level, so the transistors T4 and T7 are turned on. Since the transistor T4 is turned on, the drain and the gate of the driving transistor DTFT are electrically connected.
  • the DTFT forms a diode structure.
  • k is a constant related to the OLED process and characteristics. Therefore, the threshold voltage Vth of the driving transistor DTFT is not included in the current Id, which realizes the compensation of Vth.
  • the first control signal CON1 is at a low level, so the transistors T5 and T6 are turned off.
  • the second control signal CON2 is at a low level, so the transistors T4 and T7 are turned off.
  • the first switching signal SW1 is at a high level, and the second switching signal SW2 is at a low level, so the output terminal Vref/Sens(k) of the switching sub-circuit 21 outputs the initialization voltage Vref.
  • the third control signal CON3 and the fourth control signal CON4 are at a high level.
  • VDTFT_G Vdata+Vth
  • Vth Vth>0
  • Vdata the uncompensated initial data signal, which is theoretical without considering the aging of the OLED device Data signal.
  • the third control signal CON3 is always maintained at a high level, so the transistor T3 is maintained to be turned on, so that the anode of the switching element OLED is always maintained at the Vref potential.
  • the second control signal CON2 and the fourth control signal CON4 are at a low level, so the transistors T4, T7, and T9 are turned off.
  • the first switching signal SW1 and the sampling control signal SW3 are at a low level, and the second switching signal SW2 is at a high level, so the output terminal Vref/Sens(k) of the switching sub-circuit 21 is kept in a floating state.
  • the third control signal CON3 is at a high level, so the transistor T8 is turned on, and since the output terminal Vref/Sens(k) is kept in a floating state, the first node N1 can be obtained at the output terminal Vref/Sens(k) The voltage of the light-emitting element OLED anode voltage.
  • the first control signal CON1 is at a high level, so the transistors T5 and T6 are turned on, and the initial data signal Vdata written in the t2 period is used to drive the light-emitting element OLED to emit light.
  • the operations of the first driving period (t1 period), the second driving period (t2 period), and the third driving period (t3 period) are sequentially performed, and the light-emitting element OLED is driven to emit light with the compensation data signal Dak. So as to realize the compensation for the aging of the OLED.
  • the operations of the first driving period (t1 period), the second driving period (t2 period), and the third driving period (t3 period) reference may be made to the foregoing description, which will not be repeated here.
  • the change in the threshold voltage Vth caused by the temperature drift in the driving transistor can be compensated to ensure that the DTFT outputs a stable current under different working conditions. It is also possible to compensate for the change in the characteristics of the OLED caused by the aging of the light-emitting element OLED, so as to ensure the display effect of the OLED device when the OLED device is aging.
  • the embodiments of the present disclosure can ensure the characteristics of the OLED device after long-term use, thereby prolonging the service life and image quality of the OLED display.
  • the embodiment of the present disclosure also provides a display panel and a driving method of the display panel.
  • FIG. 12 shows a schematic block diagram of a display device according to an embodiment of the present disclosure
  • FIG. 13 shows a display device according to an embodiment of the present disclosure. Flow chart of the display method.
  • the method of using the display device 1200 for display may include the following steps.
  • step S1310 the first compensation sub-circuit of the pixel circuit is used to generate a compensation data signal.

Abstract

本公开实施例提供了一种像素电路,包括:布置成矩阵的多个像素单元,每个像素单元包括发光元件和用于驱动发光元件发光的像素驱动电路,像素驱动电路与发光元件电连接于第一节点;第一补偿子电路,电连接到多个像素单元中的每个像素驱动电路,第一补偿子电路配置为向像素驱动电路提供初始化信号,以及经由像素驱动电路获取发光元件发光时第一节点的电压并基于第一节点的电压生成补偿数据信号;以及第二补偿子电路,电连接到多个像素单元中的每个像素驱动电路,配置为使第一节点的电压始终保持在发光元件的设定的工作电压范围内;其中,像素驱动电路还被配置为基于初始化信号对第一节点进行初始化,以及利用补偿数据信号驱动发光元件发光。

Description

像素电路及其驱动方法、显示装置及其驱动方法 技术领域
本公开实施例涉及显示技术领域,具体地涉及一种像素电路及其驱动方法,以及一种显示装置及其驱动方法。
背景技术
诸如有机发光二极管(Organic light emitting diode,OLED)之类的半导体器件采用电流驱动的方式进行发光显示,因此对驱动TFT(Driving TFT,DTFT)和OLED器件的电流稳定性要求很高。同时OLED器件在长时间使用后也会因为器件老化,器件特性发生退化,致使显示时出现残像等画质退化问题。
发明内容
本公开实施例提供了一种像素电路及其驱动方法,以及一种显示装置及其驱动方法。
根据本公开实施例的一个方面,提供了一种像素电路,包括:布置成矩阵的多个像素单元,每个像素单元包括发光元件和用于驱动所述发光元件发光的像素驱动电路,所述像素驱动电路与所述发光元件电连接于第一节点;第一补偿子电路,电连接到所述多个像素单元中的每个像素驱动电路,所述第一补偿子电路配置为向所述像素驱动电路提供初始化信号,以及经由所述像素驱动电路获取所述发光元件发光时所述第一节点的电压并基于所述第一节点的电压生成补偿数据信号;以及第二补偿子电路,电连接到所述多个像素单元中的每个像素驱动电路,配置为使所述第一节点的电压始终保持在所述发光元件的设定的工作电压范围内;其中,所述像素驱动电路还被配置为基于所述初始化信号对所述第一节点进行初始化,以及利用所述补偿数据信号驱动所述发光元件发光。
在一些实施例中,所述第一补偿子电路包括:切换子电路,被配置为接收第一切换信号和第二切换信号,并在所述第一切换信号的控制下在所述切换子电路的输出端输出所述初始化信号,以及在所述第二切换信号的控制下将所述输出端保持为悬空状态;采样子电路,被配置为在将所述输出端保持为悬空状态期间获取所述第一节点的电压;以及数据补偿子电路,被配置为基于预设的补偿模型和所述第一节点的电压生成所述补偿数据信号。
在一些实施例中,所述切换子电路包括第一晶体管、第二晶体管和第三晶体管,其中所述第一晶体管的栅极电连接为接收所述第一切换信号,所述第一晶体管的第一极电连接为接收所述初始化信号,所述第一晶体管的第二极与所述第二晶体管的第二极电连接,且作为所述输出端;所述第二晶体管的栅极电连接为接收所述第二切换信号,所述第二晶体管的第一极与所述第三晶体管的第一极电连接;所述第三晶体管的栅极电连接为接收采样控制信号,所述第三晶体管的第二极与所述采样子电路电连接。
在一些实施例中,所述像素驱动电路包括:驱动子电路,生成用于使所述发光元件发光的电流;发光控制子电路,电连接到所述发光元件和所述驱动子电路,被配置为接收第一控制信号,并在所述第一控制信号的控制下,将所述用于使发光元件发光的电流提供给所述发光元件;驱动控制子电路,电连接到所述驱动子电路,被配置为接收补偿数据信号和第二控制信号,并在所述第二控制信号的控制下,将所述补偿数据信号提供给所述驱动子电路;以及复位子电路,电连接到所述驱动子电路和所述第一补偿子电路,被配置为接收第三控制信号和第四控制信号,并在所述第三控制信号和所述第四控制信号的控制下,将所述第一补偿子电路所提供的初始化信号施加到所述第一节点或将所述发光元件发光时所述第一节点的电压输出给所述第一补偿子电路。
在一些实施例中,所述驱动子电路包括驱动晶体管、第四晶体管和存储电容,其中所述驱动晶体管的栅极电连接所述存储电容的第一端,所述驱动晶体管的漏极与所述发光控制子电路电连接于第二节点,所述驱动晶体管的源极与所述发光控制子电路电连接于第三节点;所述第四晶体管的栅极电连接为接收所述第二控制信号,所述第四晶体管的第一极电连接所述存储电容的第一端,所述第四晶体管的第二极电连接所述第二节点;以及所述存储电容的第二端电连接所述第一节点。
在一些实施例中,发光控制子电路包括第五晶体管和第六晶体管,其中所述第五晶体管的栅极电连接为接收所述第一控制信号,所述第五晶体管的第一极电连接为接收第一电压信号,所述第五晶体管的第二极电连接第二节点;所述第六晶体管的栅极电连接为接收所述第一控制信号,所述第六晶体管的第一极电连接第三节点,所述第六晶体管的第二极电连接所述第一节点。
在一些实施例中,驱动控制子电路包括第七晶体管,所述第七晶体管的栅极电连接为接收第二控制信号,所述第七晶体管的第一极电连接为接收所述补偿数据信号,所述第七晶体管的第二极电连接第三节点。
在一些实施例中,所述第二补偿子电路包括多个补偿电容,每个补偿电容与每个像素驱动电路相对应,所述补偿电容的第一端电连接所述第一节点,第二端电连接到所述第七晶体管的栅极。
在一些实施例中,所述复位子电路包括第八晶体管和第九晶体管,其中所述第八晶体管的栅极电连接为接收第三控制信号,所述第八晶体管的第一极电连接所述第一节点,所述第八晶体管的第二极电连接所述切换子电路的输出端;所述第九晶体管的栅极电连接为接收第四控制信号,所述第九晶体管的第一极电连接为接收第一电压信号,所述第九晶体管的第二极电连接所述存储电容的第一端。
根据本公开的另一方面,提供了一种显示装置,包括上述实施例的像素电路。
根据本公开的另一方面,提供了一种像素电路进行驱动的方法,包括:对像素驱动电路的阈值电压进行补偿,以便消除所述阈值电压对流过所述发光元件的电流的影响;利用第一补偿子电路生成补偿数据信号;以及基于所述补偿数据信号驱动每个像素单元中的发光元件发光。
在一些实施例中,在驱动每个像素单元中的发光元件发光之前,基于选定的发光元件的发光亮度生成所述补偿数据信号。
在一些实施例中,在驱动每个像素单元中的发光元件发光的过程中,基于选定的每个像素单元中的发光元件的发光亮度或基于每个像素单元中发光元件的发光亮度生成所述补偿数据信号。
在一些实施例中,利用第一补偿子电路生成补偿数据信号包括:在第一采样时段,提供具有第一电平的第二切换信号、第一控制信号和第三控制信号,提供具有第二电平的第一切换信号、采样控制信号、第二控制信号和第四控制信号;以及在第二采样时段,提供具有第一电平的第二切换信号、采样控制信号、第一控制信号和第三控制信号,提供具有第二电平的第一切换信号、第二控制信号和第四控制信号。
在一些实施例中,基于所述补偿数据信号驱动每个像素单元中的发光元件发光包括:在第一驱动时段,提供具有第一电平的第一切换信号、第三控制信号和第四控制信号,提供具有第二电平的第二切换信号、第一控制信号和第二控制信号;在第二驱动时段,提供具有第一电平的第一切换信号、第二控制信号和第三控制信号,提供具有第二电平的第二切换信号、第一控制信号和第四控制信号;以及在第三驱动时段,提供具有第一电平的第一切换信号和第一控制信号,提供具有第二电平的第二切换信号、第二控制信 号、第三控制信号和第四控制信号。
根据本公开的另一方面,提供了一种利用显示装置进行显示的方法,包括:利用像素电路的第一补偿子电路生成补偿数据信号;以及利用像素电路的像素单元基于所述补偿数据信号驱动每个像素单元中的发光元件发光。
在一些实施例中,在驱动每个像素单元中的发光元件发光之前,所述第一补偿子电路基于选定的发光元件的发光亮度生成所述补偿数据信号。
在一些实施例中,在驱动每个像素单元中的发光元件发光的过程中,所述第一补偿子电路基于每个像素单元中发光元件的发光亮度生成所述补偿数据信号。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对本公开实施例描述中所需要使用的附图作简单地介绍。显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图,图中:
图1示出了根据本公开实施例的像素电路的示意性框图;
图2示出了根据本公开实施例的第一补偿子电路的示意性框图;
图3示出了根据本公开实施例的切换子电路的电路图;
图4示出了根据本公开实施例的像素驱动电路的示意性框图;
图5和图6示出了根据本公开实施例的像素驱动电路的电路图;
图7示出了根据本公开实施例的像素电路的驱动方法的流程图;
图8示出了根据本公开实施例的像素电路的驱动方法在采样时段中的操作流程图;
图9示出了根据本公开实施例的像素电路的驱动方法在驱动时段中的操作流程图;
图10和图11示出了根据本公开实施例的像素电路的驱动方法的时序图;
图12示出了根据本公开实施例的显示装置的示意性框图;以及
图13示出了根据本公开实施例的显示装置的显示方法的流程图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例中的附图,对本公开实施例中的技术方案进行清楚、完整的描述。显然,所描述的实施例 是本公开的一部分实施例,而不是全部。基于所描述的本公开实施例,本领域普通技术人员在无需创造性劳动的前提下获得的所有其他实施例都属于本公开保护的范围。应注意,贯穿附图,相同的元素由相同或相近的附图标记来表示。在以下描述中,一些具体实施例仅用于描述目的,而不应该理解为对本公开有任何限制,而只是本公开实施例的示例。在可能导致对本公开的理解造成混淆时,将省略常规结构或构造。应注意,图中各部件的形状和尺寸不反映真实大小和比例,而仅示意本公开实施例的内容。
除非另外定义,本公开实施例使用的技术术语或科学术语应当是本领域技术人员所理解的通常意义。本公开实施例中使用的“第一”、“第二”以及类似词语并不表示任何顺序、数量或重要性,而只是用于区分不同的组成部分。
此外,在本公开实施例的描述中,术语“电连接”可以是指两个组件直接电连接,也可以是指两个组件之间经由一个或多个其他组件电连接。此外,这两个组件可以通过有线或无线方式电连接或耦接。
本公开实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件。根据在电路中的作用,本公开实施例使用的晶体管主要为开关晶体管。由于这里采用的薄膜晶体管的源极、漏极是对称的,所以其源极、漏极可以互换。在本公开实施例中,将源极和漏极中的一个称为第一极,将源极和漏极中的另一个称为第二极。在以下示例中以驱动晶体管为N型薄膜晶体管的情况进行描述,其他晶体管根据电路设计与驱动晶体管具有相同或不同的类型。类似地,在其他实施例中,驱动晶体管也可以被示为P型薄膜晶体管。本领域技术人员能够理解的是,通过将其他晶体管的类型相应地改变并将各驱动信号和电平信号进行反相(和/或进行其他附加的适应性修改),同样能够实现本公开的技术方案。
此外,在本公开实施例的描述中,术语“第一电平”和“第二电平”仅用于区别两个电平的幅度不同。在一些实施例中,“第一电平”可以是高电平,“第二电平”可以是低电平。下文中,由于驱动晶体管被示例为N型薄膜晶体管,因此“第一电平”被示例为高电平,“第二电平”被示例为低电平。
在利用OLED进行显示的设备中,通常采用LTPS工艺制作的驱动晶体管DTFT来提供OLED发光所需的电流。一方面,由于LTPS工艺通常无法维持稳定,在准分子激光退火(Excimer Laser Annealing,ELA)晶化、长时间应力、温度变化等的作用下,晶体管的阈值电压Vth、迁移率均会发生偏移。另一方面,OLED器件在长时间使用后也 会发生老化,由此导致器件特性发生退化,从而不能保持预设的电压电流。
以下参考附图对本公开的实施例进行具体描述。
图1示出了根据本公开实施例的像素电路10的示意性框图。如图1所示,像素电路10包括多个像素单元11,多个像素单元11布置成m×n的矩阵的形式,其中m和n为自然数。每个像素单元11可以包括像素驱动电路111和发光元件112,其中像素驱动电路111用于驱动发光元件112发光。如图1所示,像素驱动电路111与发光元件112电连接于第一节点N1。在本公开的实施例中,发光元件112被例示为OLED元件,但这并不用于限制本公开。在其他实施例中,发光元件112也可以是其他电流驱动型发光元件。
如图1所示,像素电路10还可以包括第一补偿子电路12。第一补偿子电路12电连接到多个像素单元11中的每个像素驱动电路111。第一补偿子电路12配置用于向像素驱动电路111提供初始化信号,以及经由像素驱动电路111获取发光元件112发光时第一节点N1的电压并基于该第一节点N1的电压生成补偿数据信号。
如图1所示,第一补偿子电路12具有布线Vref/Sens(1)、Vref/Sens(2)……、Vref/Sens(n),共计n条,分别对应于n列像素单元11。每条布线Vref/Sens(1)、Vref/Sens(2)……、Vref/Sens(n)可以用作输入布线,向像素驱动电路111提供初始化信号Vref,也可以用作输出布线,以便经由像素驱动电路111获取发光元件112发光时第一节点N1的电压。第一补偿子电路12还具有布线Da 1、Da 2……、Da n,共计n条。在本公开的实施例中,布线Da 1、Da 2……、Da n可以用作像素电路10的数据线,分别对应于n列像素单元11。在本公开的实施例中,向像素驱动电路111提供经过第一补偿子电路12补偿的数据信号。在图1中,还示出了布线G 1、G 2、G 3……、G m,共计m条。G 1、G 2、G 3……、G m是像素电路10的栅极线,分别对应于m行像素单元11。
根据本公开的实施例,像素驱动电路111还被配置为基于初始化信号Vref来对第一节点N1进行初始化,以及利用补偿数据信号Da 1、Da 2……、Da n驱动发光元件112发光。
如图1所示,像素电路10还可以包括第二补偿子电路13,第二补偿子电路13电连接到多个像素单元11中的每个像素驱动电路111。第二补偿子电路13被配置为使第一节点N1的电压始终保持在发光元件112的设定的工作电压范围内。
图2示出了根据本公开实施例的第一补偿子电路20的示意性框图。如图2所示, 根据本公开的实施例的第一补偿子电路20可以包括切换子电路21、采样子电路22和数据补偿子电路23。
根据实施例,切换子电路21被配置为接收第一切换信号SW1和第二切换信号SW2,并在第一切换信号SW1的控制下在切换子电路21的输出端输出初始化信号,以及在第二切换信号SW2的控制下将切换子电路21的输出端保持为悬空状态。
如图2所示,以连接到第k列像素单元的切换子电路21的输出端Vref/Sens(k)为例进行说明,其中,k为自然数,且1≤k≤n。在图2中,将第k列像素单元的一个像素驱动电路以虚线框示出。如图2所示,在第一切换信号SW1的控制下,输出端Vref/Sens(k)输出信号Vref。在第二切换信号SW2的控制下,输出端Vref/Sens(k)被保持为悬空状态,并且可以经由该输出端Vref/Sens(k)获取与输出端Vref/Sens(k)相连的第k列像素单元中第一节点N1的电压。
根据本公开的实施例,采样子电路22被配置为在将切换子电路21的输出端保持为悬空状态期间,获取第一节点N1的电压。在一些实施例中,采样子电路22可以是模数转换器ADC。当切换子电路21的输出端Vref/Sens(k)保持为悬空状态时,将模数转换器ADC电连接到输出端Vref/Sens(k),由此可以通过模数转换器ADC对第一节点N1的电压进行采集。在一些其他的实施例中,采样子电路22也可以是由专用集成电路IC构成的采样单元。本公开实施例对此不作限制。
根据本公开的实施例,数据补偿子电路23被配置为基于预设的补偿模型和第一节点N1的电压生成补偿数据信号Da k。数据补偿子电路23具有n个输出端,分别对应于n列像素单元11,补偿数据信号Da k经由电连接到第k列像素单元的输出端输出。根据实施例,在数据补偿子电路23内部内置有用于实现预设补偿模型的电路结构,其中补偿模型可以根据OLED的老化曲线建立,能够对OLED的老化进行补偿。在一些实施例中,补偿模型可以将采集到的第一节点N1的电压与该亮度下OLED的期望电压进行比较,并根据补偿模型得到补偿信号,进一步将电压反馈到数据信号上,对OLED亮度进行补偿。本公开对补偿模型的具体实现方式不做限定,根据本公开的构思,只要是基于对第一节点N1的电压反馈对OLED亮度进行补偿的方案均在本公开的保护范围内。
根据本公开的实施例,通过对施加到像素驱动电路的数据信号进行补偿,从而对施加到OLED的电流进行调整,以稳定OLED的工作电流,可以改善OLED的显示效果。
图3示出了根据本公开实施例的切换子电路21的电路图。如图3所示,根据本公 开实施例的切换子电路21包括第一晶体管T1、第二晶体管T2和第三晶体管T3。在该实施例中,第一晶体管T1、第二晶体管T2和第三晶体管T3均被示出为N型晶体管。在其他实施例中,第一晶体管T1、第二晶体管T2和第三晶体管T3中的部分或全部也可以是P型晶体管。
如图3所示,第一晶体管T1的栅极电连接为接收第一切换信号SW1,第一晶体管T1的第一极电连接为接收初始化信号Vref,第一晶体管T1的第二极与第二晶体管T2的第二极电连接,且作为切换子电路21的输出端Vref/Sens(k)。第二晶体管T2的栅极电连接为接收第二切换信号SW2,第二晶体管T2的第一极与第三晶体管T3的第一极电连接。第三晶体管T3的栅极电连接为接收采样控制信号SW3,第三晶体管T3的第二极是用于感测的端子Sens,且与采样子电路22电连接。
如图3所示,当第一切换信号SW1为第一电平(例如高电平),第二切换信号SW2和采样控制信号SW3为第二电平(例如低电平)时,晶体管T1导通,晶体管T2和T3关断。此时,施加于晶体管T1的第一极的初始化信号Vref经由晶体管T1输出到输出端Vref/Sens(k),由此可以将初始化信号提供给对应的像素驱动电路111。当第二切换信号SW2为第一电平(例如高电平),第一切换信号SW1和采样控制信号SW3为第二电平(例如低电平)时,晶体管T2导通,晶体管T1和T3关断。此时,可以将输出端Vref/Sens(k)置为悬空(floating)状态。第一节点N1的电压可以不断向输出端Vref/Sens(k)的引线进行充电,因此,可以在输出端Vref/Sens(k)处获得第一节点N1的电压。接下来,使采样控制信号SW3为第一电平(例如高电平),即将采样子电路22与输出端Vref/Sens(k)导通,由此,可以通过采样子电路22对第一节点N1的电压进行采样。
图4示出了根据本公开实施例的像素驱动电路的示意性框图。为了更加清晰的表明像素驱动电路与发光元件OLED之间的连接关系,以虚线的形式示出了发光元件OLED。如图4所示,发光元件OLED的第一端与像素驱动电路40电连接于第一节点N1,第二端与固定电压ELVSS电连接。如图4所示,第一端可以是发光元件OLED的阳极,第二端可以是发光元件OLED的阴极。
如图4所示,像素驱动电路40包括驱动子电路41,驱动子电路41与发光元件OLED电连接于第一节点N1,生成用于使发光元件OLED发光的电流。
如图4所示,像素驱动电路40还包括发光控制子电路42,发光控制子电路42的第一部分与固定的电压信号ELVDD(第一电压信号)和驱动子电路41电连接,发光控制 子电路42的第二部分与驱动子电路41与发光元件OLED电连接。如图4所示,发光控制子电路42被配置为接收第一控制信CON1,并在第一控制信号CON1的控制下,将用于使发光元件OLED发光的电流提供给发光元件OLED。
如图4所示,像素驱动电路40还包括驱动控制子电路43,驱动控制子电路43电连接到驱动子电路41与发光控制子电路42的第二部分之间的节点。驱动控制子电路43被配置为接收补偿数据信号Da k和第二控制信号CON2,并在第二控制信号CON2的控制下,将补偿数据信号Da k提供给驱动子电路41。根据前述实施例,补偿数据信号Dak是由第一补偿子电路12提供的信号。
如图4所示,像素驱动电路40还包括复位子电路44。复位子电路44的第一部分电连接在驱动子电路41和第一补偿子电路12之间。如图4所示,复位子电路44的第一部分与驱动子电路电连接于驱动子电路44和发光元件OLED之间的第一节点N1处,并且与第一补偿子电路12中切换子电路21的输出端Vref/Sens(k)电连接。该部分复位子电路44被配置为接收第四控制信号CON4,并可以在第四控制信号的控制下,将第一补偿子电路12所提供的初始化信号Vref施加到第一节点N1或将发光元件OLED发光时第一节点N1的电压(即发光元件OLED阳极的电压)输出给第一补偿子电路12。复位子电路44的第二部分电连接在第一电压信号ELVDD和驱动子电路41之间,接收第四控制信号CON4。该部分复位子电路44被配置为在第四控制信号的控制之下对驱动子电路41进行复位。
图5和图6分别示出了根据本公开实施例的像素驱动电路50和像素驱动电路60的电路图。接下来,将参考图5和图6来详细描述根据本公开实施例的两个示例。
如图5所示,像素驱动电路50的驱动子电路41包括驱动晶体管DTFT、第四晶体管T4和存储电容C1。驱动晶体管DTFT的栅极电连接存储电容C1的第一端,驱动晶体管DTFT的漏极与发光控制子电路52的第一部分电连接于第二节点N2,驱动晶体管DTFT的源极与发光控制子电路52的第二部分电连接于第三节点N3。第四晶体管T4的栅极电连接为接收第二控制信号CON2,第四晶体管T4的第一极电连接存储电容C1的第一端,第四晶体管T4的第二极电连接第二节点N2。存储电容C1的第一端与驱动晶体管DTFT的栅极和第四晶体管T4的第一极电连接,C1的第二端电连接第一节点N1。
如图5所示,像素驱动电路50的发光控制子电路52包括第五晶体管T5和第六晶 体管T6。第五晶体管T5的栅极电连接为接收第一控制信号CON1,第五晶体管T5的第一极电连接为接收第一电压信号ELVDD,第五晶体管T5的第二极电连接第二节点N2。第六晶体管T6的栅极电连接为接收第一控制信号CON1,第六晶体管T6的第一极电连接第三节点N3,第六晶体管T6的第二极电连接第一节点N1。
如图5所示,像素驱动电路50的驱动控制子电路53包括第七晶体管T7,第七晶体管T7的栅极电连接为接收第二控制信号CON2,第七晶体管T7的第一极电连接为接收补偿数据信号Da k,第七晶体管T7的第二极电连接第三节点N3。
如图5所示,像素驱动电路50的复位子电路54包括第八晶体管T8和第九晶体管T9。第八晶体管T8的栅极电连接为接收第三控制信号CON3,第八晶体管T8的第一极电连接第一节点N1,第八晶体管T8的第二极电连接第一补偿子电路12,即切换子电路21的输出端Vref/Sens(k)。第九晶体管T9的栅极电连接为接收第四控制信号CON4,第九晶体管T9的第一极电连接为接收第一电压信号ELVDD,第九晶体管T9的第二极电连接存储电容C1的第一端。
利用本公开实施例的像素电路,既可以对驱动晶体管内部由于温度漂移等原因导致的阈值电压Vth的变化进行补偿,保证在不同工作条件下DTFT输出稳定的电流。也可以对由于发光元件OLED的老化而导致的OLED特性的变化进行补偿,保证OLED器件发生老化时的显示效果。本公开实施例可以保证OLED器件长时间使用后的特性,从而延长OLED显示器的使用寿命和画质。
像素驱动电路50中各晶体管都具有寄生电容,这些寄生电容会对第一节点N1产生影响,即影响发光元件OLED的阳极的电压,从而对显示画面产生影响,因此在根据本公开实施例的像素电路10中设置了第二补偿子电路13。
如图5所示,根据本公开实施例的第二补偿子电路13包括多个补偿电容C2,每个补偿电容C2的第一端电连接第一节点N1,每个补偿电容C2的第二端电连接到第七晶体管T7的栅极。第二补偿子电路13可以降低黑态下OLED器件的漏光。即在第二控制信号CON2为低电平时,通过补偿电容C2耦合到发光元件OLED的阳极,以降低发光时段中发光元件OLED阳极的电压,防止OLED器件在黑态时发生漏光,影响对比度。
图6所示的像素驱动电路60与图5所示的像素驱动电路50的结构大致相同。区别在于其中的第四晶体管和第九晶体管均采用了双栅结构的晶体管。如图6所示,第四晶 体管被表示为T4_1和T4_2,第九晶体管被表示为T9_1和T9_2。双栅结构的晶体管能够更好地降低晶体管的漏电流,从而有利于改善显示效果。
另外,也可以根据具体的实现要求和实施工艺,采用不同类型的晶体管来实现本公开的实施例。例如,在一些实施例中,可以在电路结构中包含P型或N型的LTPS、LTPO或IGZO晶体管。本领域技术人员容易理解这些变型的电路结构,此处不再赘述。
根据本公开的实施例,还提供了一种对像素电路进行驱动的驱动方法,图7示出了根据本公开实施例的像素电路的驱动方法700的流程图。如图7所示,驱动方法700可以包括以下步骤。
在步骤S710中,对像素驱动电路的阈值电压进行补偿,以便消除阈值电压对流过发光元件的电流的影响。
在步骤S720中,利用第一补偿子电路生成补偿数据信号。
在步骤S730中,基于补偿数据信号驱动每个像素单元中的发光元件发光。
在一些实施例中,可以在驱动每个像素单元中的发光元件发光之前,基于选定的发光元件的发光亮度生成补偿数据信号。在这种情况下,只需要在开始画面显示之前,通过一次补偿来选定补偿模型,并假设像素单元中的每个发光元件都适用于所选定的补偿模型。根据实施例,选定的发光元件的发光亮度可以是黑态画面,则与选定的发光亮度相对应的原始数据信号为黑态显示时的灰阶,根据该原始数据信号获得补偿数据信号,并选定补偿模型。在其他实施例中,选定的发光元件的发光亮度可以为固定的白态亮度,或者也可以是比正常显示时的白态亮度更高的某个选定的亮度。通过仅在驱动每个像素单元中的发光元件发光之前,基于选定的发光元件的发光亮度生成补偿数据信号,可以对OLED的老化进行一定程度的补偿,既可以改善显示效果,又可以兼顾显示效率。
在一些实施例中,可以在驱动每个像素单元中的发光元件发光的过程中,基于每个像素单元中发光元件的发光亮度生成补偿数据信号。在这种情况下,需要在像素单元中的每个发光元件发光的过程中,针对每个发光元件进行补偿。这种补偿方法能够更加准确地针对每个发光元件的老化特性进行补偿,能够提供更优的显示画质。
容易理解的是,在一些实施例中,也可以在像素单元中的每个发光元件发光的过程中,基于选定的每个像素单元中的发光元件的发光亮度来生成补偿数据信号。在具体的实施例中,选定的发光元件的发光亮度可以是黑态画面、固定的白态亮度,或者也可以是比正常显示时的白态亮度更高的某个选定的亮度。在这种情况下,不需要对每个像素 单元中发光元件的实际亮度进行实时反馈,只需基于选定的发光元件的亮度所确定的补偿模型进行计算,同时针对每个像素单元中的发光元件对补偿模型进行选择,其对显示效果的改善和对显示效率的影响处于上述两个实施例之间。
图8示出了根据本公开实施例的像素电路的驱动方法在采样时段中的操作800的流程图,图9示出了根据本公开实施例的像素电路的驱动方法在驱动时段中的操作900的流程图。
如图8所示,在采样时段中利用第一补偿子电路生成补偿数据信号的操作800可以包括以下步骤。
在步骤S810中,在第一采样时段,提供具有第一电平的第二切换信号、第一控制信号和第三控制信号,提供具有第二电平的第一切换信号、采样控制信号、第二控制信号和第四控制信号。
在步骤S820中,在第二采样时段,提供具有第一电平的第二切换信号、采样控制信号、第一控制信号和第三控制信号,提供具有第二电平的第一切换信号、第二控制信号和第四控制信号。
如图9所示,在驱动时段中基于补偿数据信号驱动每个像素单元中的发光元件发光的操作900可以包括以下步骤。
在步骤S910中,在第一驱动时段,提供具有第一电平的第一切换信号、第三控制信号和第四控制信号,提供具有第二电平的第二切换信号、第一控制信号和第二控制信号。
在步骤S920中,在第二驱动时段,提供具有第一电平的第一切换信号、第二控制信号和第三控制信号,提供具有第二电平的第二切换信号、第一控制信号和第四控制信号。
在步骤S930中,在第三驱动时段,提供具有第一电平的第一切换信号和第一控制信号,提供具有第二电平的第二切换信号、第二控制信号、第三控制信号和第四控制信号。
图10和图11示出了根据本公开实施例的像素电路的驱动方法的时序图,下面参考图1、图2、图3、图5、图10和图11,并结合具体的实施例对像素电路的驱动方法进行说明。
如图10所示,其示出了在不将像素电路切换到补偿模式,即不对数据信号进行补 偿时像素驱动电路的操作时序。
在第一驱动时段(t1时段),第一控制信号CON1为低电平,因此晶体管T5和T6关断。第二控制信号CON2为低电平,因此晶体管T4和T7关断。第一切换信号SW1为高电平,第二切换信号SW2为低电平,因此切换子电路21的输出端Vref/Sens(k)输出初始化电压Vref。第三控制信号CON3和第四控制信号CON4为高电平。由于第三控制信号CON3为高电平,因此晶体管T8导通,对存储电容C1的第二端和发光元件OLED的阳极进行初始化,即将第一节点N1的电压初始化为Vref,即VAnode=Vref。由于第四控制信号CON4为高电平,因此晶体管T9导通,对存储电容C1的第一端和驱动晶体管DTFT的栅极进行初始化,即将存储电容C1的第一端和驱动晶体管DTFT的栅极初始化为第一电压ELVDD,即VDTFT_G=ELVDD。
在第二驱动时段(t2时段),第一控制信号CON1为低电平,因此晶体管T5和T6维持关断。第四控制信号CON4为低电平,因此晶体管T9关断。第一切换信号SW1为高电平,第二切换信号SW2为低电平,因此切换子电路21的输出端Vref/Sens(k)维持输出初始化电压Vref。第二控制信号CON2为高电平,因此晶体管T4和T7导通。由于晶体管T4导通,因此驱动晶体管DTFT的漏极和栅极电连接,DTFT形成二极管结构,DTFT栅极(即存储电容第一端)处的电荷经由晶体管T4、DTFT和T7向数据信号线流动,当达到VDTFT_G=Vdata+Vth,其中Vth(Vth>0)为驱动晶体管DTFT的阈值电压,Vdata表示未经补偿的数据信号,即在图4中,接收Dak处实际接收的是未经补偿的数据信号Vdata。在该时段中,第三控制信号CON3始终维持在高电平,因此晶体管T3维持导通,使开关元件OLED的阳极始终维持在Vref电位。
在第三驱动时段(t3时段),第二控制信号CON2、第三控制信号CON3和第四控制信号CON4为低电平,因此,晶体管T4、T7、T8和T9关断。第一控制信号CON1为高电平,因此晶体管T5和T6导通,发光元件OLED上有电流流过而发光。此外,第一切换信号SW1为高电平,第二切换信号SW2为低电平,因此切换子电路21的输出端Vref/Sens(k)维持输出初始化电压Vref。由于施加于驱动晶体管DTFT栅极和源极之间的电压Vgs=VDTFT_G-VAnode=Vdata+Vth-Vref,因此,流过OLED的电流Id可以计算为:
Figure PCTCN2020082569-appb-000001
其中,k是与OLED工艺和特性有关的常数,因此,在电流Id中不包含驱动晶体 管DTFT的阈值电压Vth,实现了对Vth的补偿。
如图11所示,其示出了在将像素电路切换到补偿模式,利用经补偿的数据信号驱动发光元件发光的操作时序。在下面的示例中,以在驱动每个像素单元中的发光元件发光的过程中,基于每个像素单元中发光元件的发光亮度生成补偿数据信号的操作进行说明。
在第一驱动时段(t1时段),第一控制信号CON1为低电平,因此晶体管T5和T6关断。第二控制信号CON2为低电平,因此晶体管T4和T7关断。第一切换信号SW1为高电平,第二切换信号SW2为低电平,因此切换子电路21的输出端Vref/Sens(k)输出初始化电压Vref。第三控制信号CON3和第四控制信号CON4为高电平。由于第三控制信号CON3为高电平,因此晶体管T8导通,对存储电容C1的第二端和发光元件OLED的阳极进行初始化,即将第一节点N1的电压初始化为Vref,即VAnode=Vref。由于第四控制信号CON4为高电平,因此晶体管T9导通,对存储电容C1的第一端和驱动晶体管DTFT的栅极进行初始化,即将存储电容C1的第一端和驱动晶体管DTFT的栅极初始化为第一电压ELVDD,即VDTFT_G=ELVDD。
在第二驱动时段(t2时段),第一控制信号CON1为低电平,因此晶体管T5和T6维持关断。第四控制信号CON4为低电平,因此晶体管T9关断。第一切换信号SW1为高电平,第二切换信号SW2为低电平,因此切换子电路21的输出端Vref/Sens(k)维持输出初始化电压Vref。第二控制信号CON2为高电平,因此晶体管T4和T7导通。由于晶体管T4导通,因此驱动晶体管DTFT的漏极和栅极电连接,DTFT形成二极管结构,DTFT栅极(即存储电容第一端)处的电荷经由晶体管T4、DTFT和T7向数据信号线流动,当达到VDTFT_G=Vdata+Vth,其中Vth(Vth>0)为驱动晶体管DTFT的阈值电压,Vdata表示未经补偿的初始数据信号,这是在未考虑OLED器件的老化的情况下的理论上的数据信号。在该时段中,第三控制信号CON3始终维持在高电平,因此晶体管T3维持导通,使开关元件OLED的阳极始终维持在Vref电位。
在第一采样时段(s1时段),第二控制信号CON2和第四控制信号CON4为低电平,因此晶体管T4、T7和T9关断。第一切换信号SW1和采样控制信号SW3为低电平,第二切换信号SW2为高电平,因此切换子电路21的输出端Vref/Sens(k)被保持为悬空状态。第三控制信号CON3为高电平,因此晶体管T8导通,并且由于输出端Vref/Sens(k)被保持为悬空状态,因此可以在输出端Vref/Sens(k)处获得第一节点N1处的电压,即发光元 件OLED阳极的电压。第一控制信号CON1为高电平,因此晶体管T5和T6导通,利用在t2时段中写入的初始数据信号Vdata驱动发光元件OLED发光。同时,发光元件OLED的阳极通过T8不断向Vref/Sens(k)充电,直到达到电压稳定阶段,此时OLED达到正常显示亮度,在Vref/Sens(k)处获得OLED阳极处实际的电压。
在第二采样时段(s2时段),第一控制信号CON1、第二控制信号CON2、第三控制信号CON3、第四控制信号CON4、第一切换信号SW1和第二切换信号SW2均维持与s1时段相同的电平。采样控制信号SW3为高电平,将采样子电路22连接到输出端Vref/Sens(k),以对第一节点N1的电压进行采样。在一些实施例中,当采样子电路22为模数转换器ADC时,将输出端Vref/Sens(k)与ADC器件的输入端导通,ADC器件读取到第一节点N1的电压,即OLED阳极的电压。接下来数据补偿子电路23可以将采集到的第一节点N1的电压与该亮度下OLED的期望电压进行比较,并根据在数据补偿子电路23内部的补偿模型求得补偿信号,进一步通过gamma电压反馈到数据信号上,从而生成补偿数据信号Dak,并将补偿数据信号Dak施加到晶体管T7的第一极。
然后再依次执行第一驱动时段(t1时段)、第二驱动时段(t2时段)和第三驱动时段(t3时段)的操作,利用补偿数据信号Dak驱动发光元件OLED发光。从而实现对OLED的老化的补偿。关于第一驱动时段(t1时段)、第二驱动时段(t2时段)和第三驱动时段(t3时段)的操作可以参考前面的描述,此处不再赘述。
对于在驱动每个像素单元中的发光元件发光之前,基于选定的发光元件的发光亮度生成补偿数据信号的情况,可以仅在发光元件正常显示前,基于选定的发光元件的发光亮度重复上述第一驱动时段(t1时段)、第二驱动时段(t2时段)、第一采样时段(s1时段)和第二采样时段(s2时段)一次,以选定统一的补偿模型来对所有发光元件进行补偿。
利用本公开的实施例的驱动方法,既可以对驱动晶体管内部由于温度漂移等原因导致的阈值电压Vth的变化进行补偿,保证在不同工作条件下DTFT输出稳定的电流。也可以对由于发光元件OLED的老化而导致的OLED特性的变化进行补偿,保证OLED器件发生老化时的显示效果。本公开实施例可以保证OLED器件长时间使用后的特性,从而延长OLED显示器的使用寿命和画质。
本公开的实施例还提供了一种显示面板和显示面板的驱动方法,图12示出了根据本公开实施例的显示装置的示意性框图,图13示出了根据本公开实施例的显示装置的 显示方法的流程图。
如图12所示,根据本公开实施例的显示装置1200可以包括显示面板1201,显示面板1201由根据本公开实施例的像素电路10构成。显示装置900可以是电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
如图13所示,利用显示装置1200进行显示的方法可以包括以下步骤。
在步骤S1310中,利用像素电路的第一补偿子电路生成补偿数据信号。
在步骤S1320中,利用像素电路的像素单元基于补偿数据信号驱动每个像素单元中的发光元件发光。
在一些实施例中,可以在驱动每个像素单元中的发光元件发光之前,利用第一补偿子电路基于选定的发光元件的发光亮度生成补偿数据信号。
在一些实施例中,可以在驱动每个像素单元中的发光元件发光的过程中,利用第一补偿子电路基于每个像素单元中发光元件的发光亮度生成补偿数据信号。
以上的详细描述通过使用示意图、流程图和/或示例,已经阐述了众多实施例。在这种示意图、流程图和/或示例包含一个或多个功能和/或操作的情况下,本领域技术人员应理解,这种示意图、流程图或示例中的每一功能和/或操作可以通过各种结构、硬件、软件、固件或实质上它们的任意组合来单独和/或共同实现。
虽然已参照几个典型实施例描述了本公开,但应当理解,所用的术语是说明和示例性、而非限制性的术语。由于本公开能够以多种形式具体实施而不脱离公开的精神或实质,所以应当理解,上述实施例不限于任何前述的细节,而应在随附权利要求所限定的精神和范围内广泛地解释,因此落入权利要求或其等效范围内的全部变化和改型都应为随附权利要求所涵盖。

Claims (18)

  1. 一种像素电路,包括:
    布置成矩阵的多个像素单元,每个像素单元包括发光元件和用于驱动所述发光元件发光的像素驱动电路,所述像素驱动电路与所述发光元件电连接于第一节点;
    第一补偿子电路,电连接到所述多个像素单元中的每个像素驱动电路,所述第一补偿子电路配置为向所述像素驱动电路提供初始化信号,以及经由所述像素驱动电路获取所述发光元件发光时所述第一节点的电压并基于所述第一节点的电压生成补偿数据信号;以及
    第二补偿子电路,电连接到所述多个像素单元中的每个像素驱动电路,配置为使所述第一节点的电压始终保持在所述发光元件的设定的工作电压范围内;
    其中,所述像素驱动电路还被配置为基于所述初始化信号对所述第一节点进行初始化,以及利用所述补偿数据信号驱动所述发光元件发光。
  2. 根据权利要求1所述的像素电路,其中,所述第一补偿子电路包括:
    切换子电路,被配置为接收第一切换信号和第二切换信号,并在所述第一切换信号的控制下在所述切换子电路的输出端输出所述初始化信号,以及在所述第二切换信号的控制下将所述输出端保持为悬空状态;
    采样子电路,被配置为在将所述输出端保持为悬空状态期间获取所述第一节点的电压;以及
    数据补偿子电路,被配置为基于预设的补偿模型和所述第一节点的电压生成所述补偿数据信号。
  3. 根据权利要求2所述的像素电路,其中,所述切换子电路包括第一晶体管、第二晶体管和第三晶体管,其中
    所述第一晶体管的栅极电连接为接收所述第一切换信号,所述第一晶体管的第一极电连接为接收所述初始化信号,所述第一晶体管的第二极与所述第二晶体管的第二极电连接,且作为所述输出端;
    所述第二晶体管的栅极电连接为接收所述第二切换信号,所述第二晶体管的第一极与所述第三晶体管的第一极电连接;
    所述第三晶体管的栅极电连接为接收采样控制信号,所述第三晶体管的第二极与所 述采样子电路电连接。
  4. 根据权利要求2或3所述的像素电路,其中,所述像素驱动电路包括:
    驱动子电路,生成用于使所述发光元件发光的电流;
    发光控制子电路,电连接到所述发光元件和所述驱动子电路,被配置为接收第一控制信号,并在所述第一控制信号的控制下,将所述用于使发光元件发光的电流提供给所述发光元件;
    驱动控制子电路,电连接到所述驱动子电路,被配置为接收补偿数据信号和第二控制信号,并在所述第二控制信号的控制下,将所述补偿数据信号提供给所述驱动子电路;以及
    复位子电路,电连接到所述驱动子电路和所述第一补偿子电路,被配置为接收第三控制信号和第四控制信号,并在所述第三控制信号和所述第四控制信号的控制下,将所述第一补偿子电路所提供的初始化信号施加到所述第一节点或将所述发光元件发光时所述第一节点的电压输出给所述第一补偿子电路。
  5. 根据权利要求2至4中任一项所述的像素电路,其中,所述驱动子电路包括驱动晶体管、第四晶体管和存储电容,其中
    所述驱动晶体管的栅极电连接所述存储电容的第一端,所述驱动晶体管的漏极与所述发光控制子电路电连接于第二节点,所述驱动晶体管的源极与所述发光控制子电路电连接于第三节点;
    所述第四晶体管的栅极电连接为接收所述第二控制信号,所述第四晶体管的第一极电连接所述存储电容的第一端,所述第四晶体管的第二极电连接所述第二节点;
    所述存储电容的第二端电连接所述第一节点。
  6. 根据权利要求2至5中任一项所述的像素电路,其中,发光控制子电路包括第五晶体管和第六晶体管,其中
    所述第五晶体管的栅极电连接为接收所述第一控制信号,所述第五晶体管的第一极电连接为接收第一电压信号,所述第五晶体管的第二极电连接第二节点;
    所述第六晶体管的栅极电连接为接收所述第一控制信号,所述第六晶体管的第一极电连接第三节点,所述第六晶体管的第二极电连接所述第一节点。
  7. 根据权利要求2至6中任一项所述的像素电路,其中,驱动控制子电路包括第七晶体管,所述第七晶体管的栅极电连接为接收第二控制信号,所述第七晶体管的第一 极电连接为接收所述补偿数据信号,所述第七晶体管的第二极电连接第三节点。
  8. 根据权利要求2至7中任一项所述的像素电路,所述第二补偿子电路包括多个补偿电容,每个补偿电容与每个像素驱动电路相对应,所述补偿电容的第一端电连接所述第一节点,第二端电连接到所述第七晶体管的栅极。
  9. 根据权利要求2至8中任一项所述的像素电路,其中,所述复位子电路包括第八晶体管和第九晶体管,其中
    所述第八晶体管的栅极电连接为接收第三控制信号,所述第八晶体管的第一极电连接所述第一节点,所述第八晶体管的第二极电连接所述切换子电路的输出端;
    所述第九晶体管的栅极电连接为接收第四控制信号,所述第九晶体管的第一极电连接为接收第一电压信号,所述第九晶体管的第二极电连接所述存储电容的第一端。
  10. 一种显示装置,包括如权利要求1至9中任一项所述的像素电路。
  11. 一种对权利要求1所述的像素电路进行驱动的方法,包括:
    对像素驱动电路的阈值电压进行补偿,以便消除所述阈值电压对流过所述发光元件的电流的影响;
    利用第一补偿子电路生成补偿数据信号;以及
    基于所述补偿数据信号驱动每个像素单元中的发光元件发光。
  12. 根据权利要求11所述的方法,其中,在驱动每个像素单元中的发光元件发光之前,基于选定的发光元件的发光亮度生成所述补偿数据信号。
  13. 根据权利要求11所述的方法,其中,在驱动每个像素单元中的发光元件发光的过程中,基于选定的每个像素单元中的发光元件的发光亮度或基于每个像素单元中发光元件的发光亮度生成所述补偿数据信号。
  14. 根据权利要求11至13中任一项所述的方法,其中,利用第一补偿子电路生成补偿数据信号包括:
    在第一采样时段,提供具有第一电平的第二切换信号、第一控制信号和第三控制信号,提供具有第二电平的第一切换信号、采样控制信号、第二控制信号和第四控制信号;以及
    在第二采样时段,提供具有第一电平的第二切换信号、采样控制信号、第一控制信号和第三控制信号,提供具有第二电平的第一切换信号、第二控制信号和第四控制信号。
  15. 根据权利要求11至14中任一项所述的方法,其中,基于所述补偿数据信号驱 动每个像素单元中的发光元件发光包括:
    在第一驱动时段,提供具有第一电平的第一切换信号、第三控制信号和第四控制信号,提供具有第二电平的第二切换信号、第一控制信号和第二控制信号;
    在第二驱动时段,提供具有第一电平的第一切换信号、第二控制信号和第三控制信号,提供具有第二电平的第二切换信号、第一控制信号和第四控制信号;以及
    在第三驱动时段,提供具有第一电平的第一切换信号和第一控制信号,提供具有第二电平的第二切换信号、第二控制信号、第三控制信号和第四控制信号。
  16. 一种利用权利要求10所述的显示装置进行显示的方法,包括:
    利用像素电路的第一补偿子电路生成补偿数据信号;以及
    利用像素电路的像素单元基于所述补偿数据信号驱动每个像素单元中的发光元件发光。
  17. 根据权利要求16所述的方法,其中,在驱动每个像素单元中的发光元件发光之前,所述第一补偿子电路基于选定的发光元件的发光亮度生成所述补偿数据信号。
  18. 根据权利要求16所述的方法,其中,在驱动每个像素单元中的发光元件发光的过程中,所述第一补偿子电路基于每个像素单元中发光元件的发光亮度生成所述补偿数据信号。
PCT/CN2020/082569 2020-03-31 2020-03-31 像素电路及其驱动方法、显示装置及其驱动方法 WO2021196015A1 (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
EP20924970.5A EP4131238A4 (en) 2020-03-31 2020-03-31 PIXEL CIRCUIT AND DRIVE METHOD THEREOF, AND DISPLAY DEVICE AND DRIVE METHOD THEREOF
CN202080000451.9A CN113748455B (zh) 2020-03-31 2020-03-31 像素电路及其驱动方法、显示装置及其驱动方法
US17/260,746 US11501707B2 (en) 2020-03-31 2020-03-31 Pixel circuit and driving method thereof, display device and driving method thereof
PCT/CN2020/082569 WO2021196015A1 (zh) 2020-03-31 2020-03-31 像素电路及其驱动方法、显示装置及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2020/082569 WO2021196015A1 (zh) 2020-03-31 2020-03-31 像素电路及其驱动方法、显示装置及其驱动方法

Publications (1)

Publication Number Publication Date
WO2021196015A1 true WO2021196015A1 (zh) 2021-10-07

Family

ID=77927017

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2020/082569 WO2021196015A1 (zh) 2020-03-31 2020-03-31 像素电路及其驱动方法、显示装置及其驱动方法

Country Status (4)

Country Link
US (1) US11501707B2 (zh)
EP (1) EP4131238A4 (zh)
CN (1) CN113748455B (zh)
WO (1) WO2021196015A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113990262A (zh) * 2021-11-18 2022-01-28 武汉天马微电子有限公司 一种像素电路、显示面板及显示装置

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110827730B (zh) * 2019-11-28 2022-12-13 京东方科技集团股份有限公司 一种检测ltpsamoled显示基板像素区晶体管特性的电路与方法
CN111583872B (zh) * 2020-06-11 2021-03-12 京东方科技集团股份有限公司 像素补偿装置及像素补偿方法、显示装置
WO2022061718A1 (zh) * 2020-09-25 2022-03-31 京东方科技集团股份有限公司 像素电路、像素驱动方法、显示面板和显示装置
CN114267297B (zh) * 2021-12-16 2023-05-02 Tcl华星光电技术有限公司 像素补偿电路、方法及显示面板

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120139961A1 (en) * 2010-12-06 2012-06-07 Sang-Moo Choi Pixel and organic light emitting display device using the pixel
CN106205486A (zh) * 2015-05-28 2016-12-07 乐金显示有限公司 有机发光显示器及其电路
CN109523950A (zh) * 2018-12-13 2019-03-26 昆山国显光电有限公司 一种oled显示面板驱动电路及驱动方法
CN109545146A (zh) * 2018-12-13 2019-03-29 昆山国显光电有限公司 一种oled显示面板驱动电路及oled显示面板
CN109559686A (zh) * 2019-01-18 2019-04-02 京东方科技集团股份有限公司 像素电路、驱动方法、电致发光显示面板及显示装置
CN109817159A (zh) * 2019-03-29 2019-05-28 昆山国显光电有限公司 一种像素驱动电路以及显示装置
CN110827757A (zh) * 2019-10-28 2020-02-21 福建华佳彩有限公司 Oled电路补偿方法
CN111179855A (zh) * 2020-03-18 2020-05-19 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101493226B1 (ko) * 2011-12-26 2015-02-17 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치의 화소 구동 회로의 특성 파라미터 측정 방법 및 장치
KR102118926B1 (ko) * 2013-12-23 2020-06-04 엘지디스플레이 주식회사 유기 발광 표시 장치
KR20150138527A (ko) * 2014-05-29 2015-12-10 삼성디스플레이 주식회사 화소 회로 및 이를 포함하는 전계발광 디스플레이 장치
US9607549B2 (en) * 2014-12-24 2017-03-28 Lg Display Co., Ltd. Organic light emitting diode display panel and organic light emitting diode display device
KR102408900B1 (ko) * 2015-10-23 2022-06-16 엘지디스플레이 주식회사 스캔 구동부, 표시장치 및 이의 구동방법
CN105679236B (zh) * 2016-04-06 2018-11-30 京东方科技集团股份有限公司 像素电路及其驱动方法、阵列基板、显示面板和显示装置
KR102456297B1 (ko) * 2016-04-15 2022-10-20 삼성디스플레이 주식회사 화소 회로 및 이의 구동 방법
CN106097964B (zh) * 2016-08-22 2018-09-18 京东方科技集团股份有限公司 像素电路、显示面板、显示设备及驱动方法
CN107342047B (zh) * 2017-01-03 2020-06-23 京东方科技集团股份有限公司 像素电路及其驱动方法、以及显示面板
CN106652907B (zh) * 2017-01-05 2019-02-05 上海天马有机发光显示技术有限公司 有机发光显示面板、有机发光显示装置及像素补偿方法
CN107230448A (zh) * 2017-05-23 2017-10-03 上海和辉光电有限公司 一种像素电路、驱动方法及显示器
CN107038987B (zh) * 2017-05-23 2020-12-22 上海和辉光电股份有限公司 一种共栅晶体管、像素电路、驱动方法及显示器
CN107038992B (zh) * 2017-05-23 2019-06-18 上海和辉光电有限公司 一种像素电路、驱动方法及显示器
CN109872692B (zh) * 2017-12-04 2021-02-19 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
US11295666B2 (en) * 2018-08-16 2022-04-05 Hefei Boe Optoelectronics Technology Co., Ltd. Method for driving a pixel circuit with feedback compensation, a circuit for driving a light-emitting device, and a display apparatus
CN110189701B (zh) * 2019-06-28 2022-07-29 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板与显示装置
KR20210012089A (ko) * 2019-07-23 2021-02-03 삼성디스플레이 주식회사 표시 장치의 오버드라이빙 데이터 획득 방법, 표시 장치의 구동 방법, 및 표시 장치
CN112309331A (zh) * 2019-07-31 2021-02-02 京东方科技集团股份有限公司 一种显示面板及其控制方法、显示装置
KR102575448B1 (ko) * 2019-08-30 2023-09-05 엘지디스플레이 주식회사 터치표시장치 및 그 구동방법
CN110634432B (zh) * 2019-10-25 2023-05-12 京东方科技集团股份有限公司 Oled像素电路、驱动方法、老化检测方法和显示面板
CN110853584A (zh) * 2019-11-28 2020-02-28 京东方科技集团股份有限公司 像素驱动电路、显示面板及其驱动方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120139961A1 (en) * 2010-12-06 2012-06-07 Sang-Moo Choi Pixel and organic light emitting display device using the pixel
CN106205486A (zh) * 2015-05-28 2016-12-07 乐金显示有限公司 有机发光显示器及其电路
CN109523950A (zh) * 2018-12-13 2019-03-26 昆山国显光电有限公司 一种oled显示面板驱动电路及驱动方法
CN109545146A (zh) * 2018-12-13 2019-03-29 昆山国显光电有限公司 一种oled显示面板驱动电路及oled显示面板
CN109559686A (zh) * 2019-01-18 2019-04-02 京东方科技集团股份有限公司 像素电路、驱动方法、电致发光显示面板及显示装置
CN109817159A (zh) * 2019-03-29 2019-05-28 昆山国显光电有限公司 一种像素驱动电路以及显示装置
CN110827757A (zh) * 2019-10-28 2020-02-21 福建华佳彩有限公司 Oled电路补偿方法
CN111179855A (zh) * 2020-03-18 2020-05-19 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113990262A (zh) * 2021-11-18 2022-01-28 武汉天马微电子有限公司 一种像素电路、显示面板及显示装置

Also Published As

Publication number Publication date
US11501707B2 (en) 2022-11-15
EP4131238A1 (en) 2023-02-08
CN113748455B (zh) 2023-11-03
EP4131238A4 (en) 2023-05-17
CN113748455A (zh) 2021-12-03
US20220108655A1 (en) 2022-04-07

Similar Documents

Publication Publication Date Title
WO2021196015A1 (zh) 像素电路及其驱动方法、显示装置及其驱动方法
US11881164B2 (en) Pixel circuit and driving method thereof, and display panel
US10909925B2 (en) Pixel circuit and driving method thereof, display panel and display device
WO2023005621A1 (zh) 像素电路及其驱动方法、显示面板
US10733933B2 (en) Pixel driving circuit and driving method thereof, display panel and display device
WO2018095031A1 (zh) 像素电路及其驱动方法、以及显示面板
JP7084314B2 (ja) 画素回路に用いる駆動方法
CN111105751B (zh) 显示设备、用于驱动显示设备的方法以及电子装置
CN110176213A (zh) 像素电路及其驱动方法、显示面板
CN109102777B (zh) 显示装置、用于驱动该显示装置的方法以及电子设备
CN109119029B (zh) 像素电路及其驱动方法、显示装置和电子设备
WO2017173780A1 (zh) 像素电路、应用于像素电路的驱动方法、以及阵列基板
CN108777131B (zh) Amoled像素驱动电路及驱动方法
US20100033477A1 (en) Display panel module and electronic apparatus
US11881178B2 (en) Light emitting display device and method of driving same
US20210233470A1 (en) Pixel driving circuit, display panel and driving method thereof, and display device
WO2015029422A1 (ja) 駆動方法および表示装置
WO2019047701A1 (zh) 像素电路及其驱动方法、显示装置
CN112164375A (zh) 一种像素补偿电路及其驱动方法、显示装置
WO2021249127A1 (zh) 像素驱动电路及其驱动方法、显示面板及显示装置
JP2014160203A (ja) 表示装置およびその駆動方法、並びに電子機器
TW201030702A (en) Display apparatus and display driving method
WO2014112278A1 (ja) 表示装置、表示駆動装置、駆動方法、および電子機器
CN114783378A (zh) 像素驱动电路、像素驱动方法及显示面板
JPWO2009142033A1 (ja) 表示装置、画素回路およびその駆動方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 20924970

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 2020924970

Country of ref document: EP

Effective date: 20221031