CN107230448A - 一种像素电路、驱动方法及显示器 - Google Patents
一种像素电路、驱动方法及显示器 Download PDFInfo
- Publication number
- CN107230448A CN107230448A CN201710369279.4A CN201710369279A CN107230448A CN 107230448 A CN107230448 A CN 107230448A CN 201710369279 A CN201710369279 A CN 201710369279A CN 107230448 A CN107230448 A CN 107230448A
- Authority
- CN
- China
- Prior art keywords
- transistor
- voltage
- initialization
- signal
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0814—Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0833—Several active elements per pixel in active matrix panels forming a linear amplifier or follower
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0278—Details of driving circuits arranged to drive both scan and data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
- G09G2320/045—Compensation of drifts in the characteristics of light emitting or modulating elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of El Displays (AREA)
Abstract
本发明公开了一种像素电路、驱动方法及显示器,补偿单元中,开关晶体管的第一电极与补偿晶体管的栅极连接,开关晶体管的第二电极与补偿晶体管的第一电极连接;补偿晶体管的栅极通过第一节点与驱动单元连接,补偿晶体管的第二电极与数据信号连接;外接电源、驱动单元及发光单元依次串联连接;电容位于第一节点和外接电源之间;补偿单元将第一节点的电压置为第一电压,电容保持第一节点的电压为第一电压;驱动单元产生驱动电流驱动发光单元发光;驱动单元中的驱动晶体管与补偿晶体管为共栅晶体管。避免了外接电源对数据信号的影响,提高发光二极管的发光稳定性。此外,开关晶体管实现了两个晶体管的作用,从而简化了电路结构,降低了电路成本。
Description
技术领域
本发明涉及电子显示器技术领域,尤其涉及一种像素电路、驱动方法及显示器。
背景技术
现有的像素电路中,一般通过一个薄膜晶体管驱动像素电路中的发光二极管发光,这个薄膜晶体管称为驱动晶体管。驱动晶体管工作在饱和状态,这是因为饱和状态中,驱动晶体管输出的驱动电流对源漏电压的敏感度较线性状态下的驱动晶体管低,可以为发光二极管提供更为稳定的驱动电流。图1为现有的最基础的像素电路,如图1所示,像素电路由两个晶体管T11和T12,以及一个电容C11构成。当Sn信号控制晶体管T12导通时,数据信号data写入至N1节点,给电容C11充电,同时使驱动晶体管T11开启,T11产生的驱动电流使在第一电源ELVDD和第二电源ELVSS之间的发光二极管EL11发光。驱动电流IEL如公式一所示。
其中,μ为载流子迁移率,COX为T11的栅氧单位面积电容,L为T11的沟道长度,W为T11的栅宽,VGS为T11的栅源电压,VTH为T11的阈值电压。由公式一可见,驱动电流的大小与T11的阈值电压有关。然而,由于阈值漂移现象的存在,使得驱动晶体管T11的阈值电压并不稳定,进而造成了驱动电流的漂移,使发光二级管的亮度不均。
为了解决上述问题,设计人员们研究了一系列可以消除驱动晶体管阈值漂移影响的电路,称为阈值补偿电路。图2为现有的一种阈值补偿电路,如图2所示,在数据写入阶段信号Sn开启晶体管T22和T23,使驱动晶体管T21的栅极和漏极短接,同时,信号En关闭晶体管T25,信号Sn-1关闭晶体管T24,数据信号data经T22输入至T21的源极,由于T21的栅极和漏极此时短接,数据信号经T21的漏极传输至栅极,电容C21开始存储电荷使得T22的栅极电压逐渐下降至(Vdata+VTH)后,T21进入截止状态,C21停止充电。发光阶段,信号En控制晶体管T25开启,信号Sn-1关闭晶体管T24,信号Sn关闭晶体管T22和T23,电源ELVDD经晶体管T25传输至驱动晶体管T21,此时,驱动晶体管产生驱动电流如公式二所示。
从公式二可见,驱动电流的大小不再与驱动晶体管T21的阈值电压有关。
然而,以图2为代表的现有的阈值补偿电路,在数据写入阶段,电源ELVDD和数据信号之间只间隔着晶体管T25,由于电源ELVDD的电压远远其它信号电压,以及T25漏电流的存在,使得数据信号极易受到电源ELVDD的影响从而影响了发光二极管的发光稳定性。此外,电路由多个晶体管组合而成,结构复杂,成本较高。
综上,现有技术中存在着发光二极管发光不稳定且结构复杂的问题。
发明内容
本发明提供一种像素电路、驱动方法及显示器,用以解决现有像素电路中存在的发光二极管发光不稳定且结构复杂的问题。
本发明实施例提供一种像素电路,包括:补偿单元、驱动单元、发光单元、电容及外接电源,其中补偿单元包括补偿晶体管和开关晶体管;
补偿单元中,开关晶体管的栅极与第一扫描信号连接,开关晶体管的第一电极与补偿晶体管的栅极电连接,开关晶体管的第二电极与补偿晶体管的第一电极电连接;补偿晶体管的栅极通过第一节点与驱动单元电连接,补偿晶体管的第二电极与数据信号连接;外接电源、驱动单元及发光单元依次串联连接;电容位于第一节点和外接电源之间;
补偿单元,用于在第一扫描信号的控制下开启开关晶体管,以使补偿晶体管将第一节点的电压置为第一电压,第一电压为通过补偿晶体管对数据信号的电压进行补偿后的电压;
电容,用于保持第一节点的电压为第一电压;
驱动单元外接第一控制信号,驱动单元用于根据第一控制信号,产生驱动电流驱动发光单元发光;驱动电流根据第一电压、外接电源和驱动单元中驱动晶体管的阈值电压得到;驱动晶体管与补偿晶体管为共栅晶体管。
可选的,驱动晶体管与补偿晶体管为镜像晶体管。
可选的,补偿单元还包括数据选通晶体管;
数据选通晶体管的第一电极与补偿晶体管的第二电极电连接,数据选通晶体管的第二电极与数据信号电连接;数据选通晶体管的栅极与第一扫描信号电连接;数据选通晶体管用于在第一扫描信号的作用下,将数据信号接入补偿晶体管。
可选的,还包括初始化单元;
初始化单元位于第一节点和发光单元之间,初始化单元外接第二扫描信号和初始化电压;
初始化单元,用于在第二扫描信号的控制下,利用初始化电压初始化第一节点和发光单元。
可选的,初始化单元包括第一初始化晶体管和第二初始化晶体管;
第一初始化晶体管的第一电极外接初始化电压;第一初始化晶体管的第二电极与第一节点电连接;第一初始化晶体管的栅极与第二扫描信号电连接;
第二初始化晶体管的第一电极外接初始化电压;第二初始化晶体管的第二电极与发光单元电连接;第二初始化晶体管的栅极与第二扫描信号电连接。
可选的,驱动单元包括驱动晶体管和发光控制晶体管;
发光控制晶体管的第一电极外接第一电源;发光控制晶体管的第二电极与驱动晶体管的第一电极电连接,发光控制晶体管的栅极外接第一控制信号;
驱动晶体管的栅极与补偿单元电连接;驱动晶体管第二电极与发光单元电连接。
本发明实施例提供一种像素电路驱动方法,应用于上述像素电路,包括:
数据写入阶段,控制第一扫描信号开启开关晶体管,以使补偿晶体管将第一节点的电压置为第一电压;并控制第一控制信号关闭驱动单元,发光单元不发光;电容保持第一节点的电压为第一电压;其中,第一电压为通过补偿单元中的补偿晶体管对数据信号的电压进行补偿后的电压;
发光阶段,控制第一扫描信号关闭开关晶体管,并控制第一控制信号开启驱动单元,驱动单元产生驱动电流驱动发光单元发光;驱动电流根据第一电压、外接电源和驱动单元中驱动晶体管的阈值电压得到;电容处于保持状态。
可选的,在数据写入阶段还包括:
控制第一扫描信号开启数据选通晶体管,将数据信号接入补偿晶体管。
可选的,在数据写入阶段之前,还包括:
初始化阶段,控制第二扫描信号开启初始化单元,初始化单元利用初始化电压初始化第一节点和发光单元,电容保持初始化电压;控制第一扫描信号关闭开关晶体管并控制第一控制信号关闭驱动单元。
可选的,在数据写入阶段,还包括:控制第二扫描信号关闭初始化单元;
在发光阶段,还包括:控制第二扫描信号关闭初始化单元。
本发明实施例提供一种显示器,包括上述像素电路。
综上,本发明实施例提供一种像素电路、驱动方法及显示器,包括:补偿单元、驱动单元、发光单元、电容及外接电源,其中补偿单元包括补偿晶体管和开关晶体管;补偿单元中,开关晶体管的栅极与第一扫描信号连接,开关晶体管的第一电极与补偿晶体管的栅极电连接,开关晶体管的第二电极与补偿晶体管的第一电极电连接;补偿晶体管的栅极通过第一节点与驱动单元电连接,补偿晶体管的第二电极与数据信号连接;外接电源、驱动单元及发光单元依次串联连接;电容位于第一节点和外接电源之间;补偿单元,用于在第一扫描信号的控制下开启开关晶体管,以使补偿晶体管将第一节点的电压置为第一电压,第一电压为通过补偿晶体管对数据信号的电压进行补偿后的电压;电容,用于保持第一节点的电压为第一电压;驱动单元外接第一控制信号,驱动单元用于根据第一控制信号,产生驱动电流驱动发光单元发光;驱动电流根据第一电压、外接电源和驱动单元中驱动晶体管的阈值电压得到;驱动晶体管与补偿晶体管为共栅晶体管。补偿单元外接数据信号,驱动单元外接外接电源,使得在数据写入阶段,数据信号通过补偿单元中的补偿晶体管进行补偿,将补偿晶体管的阈值电压补偿至数据信号的电压从而获得第一电压。由于补偿单元并没有外接外接电源,从而避免了外接电源对数据信号的影响。而且,驱动晶体管与补偿晶体管为共栅晶体管,二者具有相同的阈值电压变化趋势,因此将补偿晶体管的阈值电压补偿至数据信号的电压相当于将驱动晶体管的阈值电压补偿至数据信号的电压,从而保证了像素电路的阈值补偿功能。因此,本发明实施例可以在实现像素电路的阈值补偿功能的同时,避免外接电源对数据信号的影响,提高发光二极管的发光稳定性。此外,补偿单元中的开关晶体管既可以控制补偿单元的开启和关闭,又可以间接控制控制数据信号的输入,一个晶体管实现了两个晶体管的作用,从而简化了电路结构,降低了电路成本。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简要介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为现有的最基础的像素电路;
图2为现有的一种阈值补偿电路;
图3为本发明实施例提供的一种像素电路架构示意图;
图4为本发明实施例提供的另一种像素电路架构示意图;
图5为本发明实施例提供的一种具有初始化功能的像素电路架构示意图;
图6为本发明实施例提供的一种初始化单元结构示意图;
图7为本发明实施例提供的一种驱动单元结构示意图;
图8为本发明实施例提供的一种像素电路驱动方法流程示意图;
图9为本发明实施例提供的一种驱动信号示意图;
图10为本发明实施例提供的一种驱动信号示意图;
图11为本发明实施例提供的一种像素电路的可行的实现方式之一;
图12为本发明实施例提供的一种显示器结构示意图。
具体实施方式
为了使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明作进一步地详细描述,显然,所描述的实施例仅仅是本发明一部份实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
本发明实施例公开了一种像素电路,包括:补偿单元、驱动单元、发光单元、电容及外接电源,其中补偿单元包括补偿晶体管和开关晶体管;补偿单元中,开关晶体管的栅极与第一扫描信号连接,开关晶体管的第一电极与补偿晶体管的栅极电连接,开关晶体管的第二电极与补偿晶体管的第一电极电连接;补偿晶体管的栅极通过第一节点与驱动单元电连接,补偿晶体管的第二电极与数据信号连接;外接电源、驱动单元及发光单元依次串联连接;电容位于第一节点和外接电源之间;补偿单元,用于在第一扫描信号的控制下开启开关晶体管,以使补偿晶体管将第一节点的电压置为第一电压,第一电压为通过补偿晶体管对数据信号的电压进行补偿后的电压;电容,用于保持第一节点的电压为第一电压;驱动单元外接第一控制信号,驱动单元用于根据第一控制信号,产生驱动电流驱动发光单元发光;驱动电流根据第一电压、外接电源和驱动单元中驱动晶体管的阈值电压得到;驱动晶体管与补偿晶体管为共栅晶体管。
图3为本发明实施例提供的一种像素电路架构示意图,如图3所示,像素电路包括:补偿单元1、驱动单元2、发光单元EL4、电容C3及外接电源ELVDD,其中补偿单元1包括补偿晶体管T1和开关晶体管T5;补偿单元1中,开关晶体管T5的栅极与第一扫描信号Sn连接,开关晶体管T5的第一电极与补偿晶体管T1的栅极电连接,开关晶体管T5的第二电极与补偿晶体管T1的第一电极电连接;补偿晶体管T1的栅极通过第一节点N1与驱动单元2电连接,补偿晶体管T1的第二电极与数据信号data连接;外接电源ELVDD、驱动单元2及发光单元EL4依次串联连接;电容C3位于第一节点N1和外接电源ELVDD之间。当第一扫描信号Sn控制数据选通晶体管T3导通时,补偿单元1开启时,补偿晶体管T1接收数据信号data并将第一节点N1的电压置为第一电压,即(Vdata+VthT1),其中,VthT1为补偿晶体管T1的阈值电压;电容C3,用于保持第一节点N1的电压为第一电压;驱动单元2外接第一控制信号En,当第一控制信号En控制驱动单元开启时,驱动单元产生驱动电流驱动发光单元EL4发光;驱动电流根据第一电压、外接电源ELVDD和驱动单元2中驱动晶体管的阈值电压得到,当驱动单元2开启时,由公式一可知,此时,流经发光单元EL4的驱动电流IEL4的大小如公式三所示:
其中,VELVDD为外接电源ELVDD的电压,VN1为第一电压,VthT2为驱动晶体管的阈值电压。由于驱动晶体管为补偿晶体管T1的共栅晶体管,因此驱动晶体管的阈值电压与补偿晶体管T1的阈值电压变化趋势相同,即VthT1-VthT2=A,A为常数。从而,公式三可以进一步变形为:
从而消除了驱动晶体管阈值电流对发光二极管的影响。此外,在如图3所示的像素电路中,数据信号data接入补偿单元1中的数据选通晶体管T3,ELVDD接入驱动单元2,使得,在数据写入阶段数据信号data由补偿晶体管T1写入第一节点N1,在发光阶段,ELVDD接入驱动单元2,数据信号data与外接电源ELVDD相互隔离,从而避免了外接电源ELVDD对数据信号data的影响,提高了发光晶体管的发光稳定性。具体实施过程中,本发明实施例对驱动单元2的内部结构并不作具体限定,只要满足上述实施例中驱动单元2的功能及其与像素电路其它结构之间的交互关系的像素电路都应包含于本发明实施例中。
可选的,驱动晶体管和补偿晶体管为镜像晶体管,二者具有相同的阈值电压,即VthT1=VthT2,此时,公式四可进一步简化为公式二所示关系。
可选的,补偿单元1还包括数据选通晶体管T3。图4为本发明实施例提供的另一种像素电路架构示意图,如图4所示,补偿单元1中包括数据选通晶体管T3、补偿晶体管T1和开关晶体管T5,其中,数据选通晶体管T3的第一电极与补偿晶体管T1的第二电极电连接,数据选通晶体管T3的第二电极与数据信号data电连接;数据选通晶体管T3的栅极与第一扫描信号Sn电连接;数据选通晶体管T3用于在第一扫描信号Sn的作用下,将数据信号data接入补偿晶体管T1。在补偿单元1中增加数据选通晶体管T3使得数据信号data和外接电源ELVDD之间的隔离效果增强,从而更好地保护数据信号免受外接电源ELVDD的影响。
可选的,本发明实施例所提供的像素电路中还包括初始化单元,如图5所示,为本发明实施例提供的一种具有初始化功能的像素电路架构示意图,图5中,初始化单元5位于第一节点N1和发光单元EL4之间,外接第二扫描信号Sn-1和初始化电压Vin。当第二扫描信号Sn-1开启初始化单元5时,初始化单元5便将初始化电压输出至第一节点N1和发光单元EL4,电容C3放电,直至电压降到Vin,从而实现了第一节点N1和发光单元EL4的初始化。初始化可以释放N1处的电压,确保接下来的数据写入阶段中,数据信号可以写入N1节点。发明实施例对初始化单元5的内部结构并不作具体限定,只要满足上述实施例中初始化单元5的功能及其与补偿单元1和驱动单元2的交互关系的像素电路都应包含于本发明实施例中。
可选的,本发明实施例提供一种可行的初始化单元的实现方式,如图6所示,为本发明实施例提供的一种初始化单元结构示意图,图6中,初始化单元5包含第一初始化晶体管T6和第二初始化晶体管T7,第一初始化晶体管T6的第一电极外接初始化电压Vin;第一初始化晶体管T6的第二电极与第一节点N1电连接;第一初始化晶体管T6的栅极与第二扫描信号Sn-1电连接;第二初始化晶体管T7的第一电极外接初始化电压Vin;第二初始化晶体管T7的第二电极与发光单元EL4电连接;第二初始化晶体T7管的栅极与第二扫描信号Sn-1电连接。当第二扫描信号Sn-1开启第一初始化晶体管T6和第二初始化晶体管T7时,初始化电压经第一初始化晶体管T6传递至第一节点N1并初始化第一节点N1,经第二初始化晶体管T7传递至发光单元EL4并初始化发光单元EL4。具体实施过程中,Vin可以是一个单独的初始化信号,也可以是第二扫描信号Sn-1。在Vin为第二扫描信号的情况下,第二扫描信号Sn-1开启第一初始化晶体管T6和第二初始化晶体管T7时,第一初始化晶体管T6和第二初始化晶体管T7处于饱和状态,第二扫描信号经第一初始化晶体管T6和第二初始化晶体管T7分别输入第一节点N1和发光单元EL4的阳极直至第一初始化晶体管T6和第二初始化晶体管T7截止,从而完成对第一节点N1和发光单元EL4的初始化。
可选的,本发明实施例还提供一种可行的驱动单元的实现方式,如图7所示,为本发明实施例提供的一种驱动单元结构示意图,如图7所示,驱动单元2包括驱动晶体管T2和发光控制晶体管T4;发光控制晶体管T4的第一电极外接外接电源ELVDD;发光控制晶体管T4的第二电极与驱动晶体管T2的第一电极电连接,发光控制晶体管T4的栅极外接第一控制信号En;驱动晶体管T2的栅极与补偿晶体管T1电连接;驱动晶体管T2第二电极与发光单元EL4电连接。当En开启发光控制晶体管T4时,外接电源ELVDD经发光控制晶体管T4与驱动晶体管T2的第一电极连通,驱动晶体管T2根据栅极电压和外接电源ELVDD产生驱动电流,驱动电流经发光控制晶体管输入发光单元EL4并驱动EL4发光。
综上,本发明实施例提供一种像素电路,包括:补偿单元、驱动单元、发光单元、电容及外接电源,其中补偿单元包括补偿晶体管和开关晶体管;补偿单元中,开关晶体管的栅极与第一扫描信号连接,开关晶体管的第一电极与补偿晶体管的栅极电连接,开关晶体管的第二电极与补偿晶体管的第一电极电连接;补偿晶体管的栅极通过第一节点与驱动单元电连接,补偿晶体管的第二电极与数据信号连接;外接电源、驱动单元及发光单元依次串联连接;电容位于第一节点和外接电源之间;补偿单元,用于在第一扫描信号的控制下开启开关晶体管,以使补偿晶体管将第一节点的电压置为第一电压,第一电压为通过补偿晶体管对数据信号的电压进行补偿后的电压;电容,用于保持第一节点的电压为第一电压;驱动单元外接第一控制信号,驱动单元用于根据第一控制信号,产生驱动电流驱动发光单元发光;驱动电流根据第一电压、外接电源和驱动单元中驱动晶体管的阈值电压得到;驱动晶体管与补偿晶体管为共栅晶体管。补偿单元外接数据信号,驱动单元外接外接电源,使得在数据写入阶段,数据信号通过补偿单元中的补偿晶体管进行补偿,将补偿晶体管的阈值电压补偿至数据信号的电压从而获得第一电压。由于补偿单元并没有外接外接电源,从而避免了外接电源对数据信号的影响。而且,驱动晶体管与补偿晶体管为共栅晶体管,二者具有相同的阈值电压变化趋势,因此将补偿晶体管的阈值电压补偿至数据信号的电压相当于将驱动晶体管的阈值电压补偿至数据信号的电压,从而保证了像素电路的阈值补偿功能。因此,本发明实施例可以在实现像素电路的阈值补偿功能的同时,避免外接电源对数据信号的影响,提高发光二极管的发光稳定性。此外,补偿单元中的开关晶体管既可以控制补偿单元的开启和关闭,又可以间接控制控制数据信号的输入,一个晶体管实现了两个晶体管的作用,从而简化了电路结构,降低了电路成本。
基于相同的技术构思,本发明实施例还提供一种像素电路驱动方法,用于驱动本发明实施例所提供的像素电路。图8为本发明实施例提供的一种像素电路驱动方法流程示意图,如图8所示,包括:
S801:数据写入阶段,控制第一扫描信号开启开关晶体管,以使补偿晶体管将第一节点的电压置为第一电压;并控制第一控制信号关闭驱动单元,发光单元不发光;电容保持第一节点的电压为第一电压;其中,第一电压为通过补偿单元中的补偿晶体管对数据信号的电压进行补偿后的电压;
S802:发光阶段,控制第一扫描信号关闭开关晶体管,并控制第一控制信号开启驱动单元,驱动单元产生驱动电流驱动发光单元发光;驱动电流根据第一电压、外接电源和驱动单元中驱动晶体管的阈值电压得到;电容处于保持状态。
具体实施过程中,上述实施例可以驱动如图3所示的像素电路。可选的,通过控制补偿单元1中的开关晶体管T5以及驱动单元2中的晶体管的导通实现对补偿单元1和驱动单元2的开启或关闭,此时,图3所示的像素电路对应的驱动信号如图9所示,为本发明实施例提供的一种驱动信号示意图,图9中的驱动信号包括了第一扫描信号Sn和第一控制信号En两种,并公开了当图3所示的电路中补偿单元1和驱动单元2的晶体管为P型金属氧化物半导体晶体管(Positive channel Metal Oxide Semiconductor,PMOS)时,第一扫描信号Sn和第一控制信号En的时序。
在数据写入阶段,如图9所示,第一扫描信号Sn为低电平,开关晶体管T5导通,使得补偿单元1开启,第一控制信号En为高电平,驱动单元2关闭。补偿晶体管T1将数据信号data写入第一节点N1,电容C3开始充电直至第一节点N1的电压被置为第一电压(Vdata+VthT1)。之后,补偿单元1中的补偿晶体管T1截止,电容C3保持第一节点N1的电压为第一电压(Vdata+VthT1)。
在发光阶段,如图9所示,第一扫描信号Sn为高电平,开关晶体管T5截止,补偿单元1关闭,第一控制信号En为低电平,驱动单元2开启。驱动单元2产生驱动电流驱动发光单元EL4发光。由于第一节点N1的电压为第一电压(Vdata+VthT1),可以对驱动单元2中的驱动晶体管的栅极电压进行阈值补偿,使得驱动电流不再受驱动晶体管阈值漂移的影响。
与图5所示的像素电路相对应的,本发明实施例还提供另一种像素电路驱动方法。图10为本发明实施例提供的一种驱动信号示意图,如图10所示,驱动信号包括第一扫描信号Sn、第二扫描信号Sn-1以及第一控制信号En。此外,还公开了当图5所示的电路中补偿单元1、驱动单元2和初始化单元5的晶体管为PMOS晶体管时,第一扫描信号Sn、第二扫描信号Sn-1和第一控制信号En的时序,在数据写入阶段之前,还应包括初始化阶段,具体为:
初始化阶段,控制第二扫描信号Sn-1开启初始化单元5,初始化单元5利用初始化电压Vin初始化第一节点N1和发光单元EL4,电容C3保持初始化电压Vin;控制第一扫描信号Sn使数据选通晶体管T3和开关晶体管T5截止,从而关闭补偿单元1并控制第一控制信号En关闭驱动单元2。
数据写入阶段,如图10所示,第一扫描信号Sn为低电平,数据选通晶体管T3和开关晶体管T5,补偿单元1开启,第一控制信号En为高电平,驱动单元2关闭,第二扫描信号Sn-1为高电平,初始化单元5关闭。补偿晶体管T1将数据信号data写入第一节点N1,电容C3开始充电直至第一节点N1的电压被置为第一电压(Vdata+VthT1)。之后,补偿晶体管T1截止,电容C3保持第一节点N1的电压为第一电压(Vdata+VthT1)。
在发光阶段,如图10所示,第一扫描信号Sn为高电平,数据选通晶体管T3和开关晶体管T5截止,补偿单元1关闭,第二扫描信号Sn-1为高电平,初始化单元关闭,第一控制信号En为低电平,驱动单元2开启。驱动单元2产生驱动电流驱动发光单元EL4发光。由于第一节点的电压为第一电压(Vdata+VthT1),可以对驱动单元2中的驱动晶体管的栅极电压进行阈值补偿,使得驱动电流不再受驱动晶体管阈值漂移的影响。
为了解决现有技术中存在的像素电路发光二极管发光不稳定,结构复杂的问题,本发明实施例在现有阈值补偿电路的基础上进一步优化,避免了外接电源对数据信号的影响,使发光二极管的发光更加稳定,用一个开关晶体管实现了两个晶体管的功能,从而简化了电路。以下以PMOS为例介绍几种具体的实现方式,需指出的是,对以下几种具体实施方式的变形,如变形后获得的NMOS或COMS电路及其驱动方法也应落入本发明实施例的保护范围内,本申请不对所有变形后的像素电路一一列举,只针对其中几种像素电路进行介绍以解释本发明实施例所公开的技术方案。
图11为本发明实施例提供的一种像素电路的可行的实现方式之一,如图11所示,补偿单元包括数据选通晶体管T3、补偿晶体管T1和开关晶体管T5,驱动单元包括驱动晶体管T2、发光控制晶体管T4,初始化单元包括第一初始化晶体管T6和第二初始化晶体管T7。
补偿单元1中,数据选通晶体管T3的漏极与补偿晶体管T1的源极电连接,数据选通晶体管T3的源极与数据信号data电连接;数据选通晶体管T3的栅极与第一扫描信号Sn电连接;补偿晶体管T1的栅极通过第一节点N1与驱动晶体管T2的栅极电连接,补偿晶体管T1的漏极与开关晶体管T5的源极电连接。开关晶体管T5的漏极与补偿晶体管T1的栅极电连接,开关晶体管T5的栅极与第一扫描信号Sn电连接。
驱动单元2中,驱动晶体管T2源极外接外接电源ELVDD;驱动晶体管T2漏极与发光控制晶体管T4的源极电连接;发光控制晶体管T4的漏极与发光单元EL4电连接,发光控制晶体管T4的栅极外接第一控制信号En。
初始化单元5中,第一初始化晶体管T6的源极外接初始化电压Vin;第一初始化晶体管T6的漏极与第一节点N1电连接;第一初始化晶体管T6的栅极与第二扫描信号Sn-1电连接;第二初始化晶体管T7的源极外接初始化电压Vin;第二初始化晶体管T7的漏极与发光单元EL4电连接;有别于图6和图7所示的像素电路,第二初始化晶体T7管的栅极与第一扫描信号Sn电连接,这样可以使在第一初始化晶体管T6和第二初始化晶体管T7在不同的时间段进行初始化,防止初始化电压Vin造成的瞬时电流过大,烧坏像素电路或为像素电路供电的供电电路。
电容C3位于第一节点N1和外接电源ELVDD之间。
根据如图10所示的驱动信号,图11所示像素电路的驱动方法为:
初始化阶段,第一扫描信号Sn为高电平,致使数据选通晶体管T3和开关晶体管T5截止,补偿单元1关闭,第二初始化晶体管T7截止。第一控制信号En为高电平,致使发光控制晶体管T4截止,驱动单元2关闭。第二控制信号Sn-1为低电平,致使第一初始化晶体管T6导通,T6将初始化电压传递至第一节点N1,从而将第一节点N1初始化。
数据写入阶段,第一扫描信号Sn为低电平,致使数据选通晶体管T3和开关晶体管T5导通,补偿单元1开启。第一控制信号En为高电平,致使发光控制晶体管T4截止,驱动单元2关闭。第二扫描信号Sn-1为高电平,致使第一初始化晶体管T6截止,初始化单元5关闭。数据信号data经数据选通晶体管T3到达补偿晶体管T1的源极,由于补偿晶体管漏极和栅极短接,补偿晶体管T1工作在饱和区,数据信号data被写入第一节点N1直至第一节点N1的电压到达第一电压(Vdata+VthT1)后,补偿晶体管T1截止。由于第一扫描信号Sn为低电平,致使第二初始化晶体管T7导通,第二初始化晶体管T7将初始化电压Vin传递至发光单元EL4,从而将发光单元EL4初始化。
发光阶段,第一扫描信号Sn为高电平,致使数据选通晶体管T3和开关晶体管T5截止,补偿单元1关闭,第二初始化晶体管T7截止。第一控制信号En为低电平,致使发光控制晶体管T4导通,驱动单元2开启。第二扫描信号Sn-1为高电平,致使第一初始化晶体管T6截止,初始化单元5关闭。驱动晶体管T2产生驱动电流驱动发光单元EL4发光。由于第一节点的电压为第一电压(Vdata+VthT1),可以对驱动晶体管的栅极电压进行阈值补偿,使得驱动电流不再受驱动晶体管T2阈值漂移的影响。
(实施例二)
本发明实施例还提供图7所示像素电路的一种驱动方法,根据如图10所示的驱动信号,图7所示像素电路的驱动方法为:
初始化阶段,第一扫描信号Sn为高电平,致使数据选通晶体管T3和开关晶体管T5截止,补偿单元1关闭。第一控制信号En为高电平,致使发光控制晶体管T4截止,驱动单元2关闭。第二控制信号Sn-1为低电平,致使第一初始化晶体管T6和第二初始化晶体管T7导通,T6将初始化电压传递至第一节点N1,从而将第一节点N1初始化,T7将初始化电压Vin传递至发光单元EL4,从而将发光单元EL4初始化。
数据写入阶段,第一扫描信号Sn为低电平,致使数据选通晶体管T3和开关晶体管T5导通,补偿单元1开启。第一控制信号En为高电平,致使发光控制晶体管T4截止,驱动单元2关闭。第二扫描信号Sn-1为高电平,致使第一初始化晶体管T6和第二初始化晶体管T7截止,初始化单元5关闭。数据信号data经数据选通晶体管T3到达补偿晶体管T1的源极,由于补偿晶体管T1的漏极和栅极短接,补偿晶体管T1工作在饱和区,数据信号data被写入第一节点N1直至第一节点N1的电压到达第一电压(Vdata+VthT1)后,补偿晶体管T1截止。
发光阶段,第一扫描信号Sn为高电平,致使数据选通晶体管T3和开关晶体管T5截止,补偿单元1关闭。第一控制信号En为低电平,致使发光控制晶体管T4导通,驱动单元2开启。第二扫描信号Sn-1为高电平,致使第一初始化晶体管T6和第二初始化晶体管T7截止,初始化单元5关闭。驱动晶体管T2产生驱动电流驱动发光单元EL4发光。由于第一节点N1的电压为第一电压(Vdata+VthT1),可以对驱动晶体管的栅极电压进行阈值补偿,使得驱动电流不再受驱动晶体管T2阈值漂移的影响。
在上述实施例一和实施例二中,可选的,初始化单元5中第一初始化晶体管T6和第二初始化晶体管T7也可以采用以下连接方式:第一初始化晶体管T6的第一电极与第一节点N1电连接,第一初始化晶体管T6的栅极外接第二扫描信号Sn-1,第一初始化晶体管T6的第二电极与发光单元EL4电连接,第二初始化晶体管T7的第一电极与发光单元EL4电连接,第二初始化晶体管T7的第二电极外接初始化电压Vin,第二初始化晶体管T7的栅极外接第二扫描信号Sn-1;第一初始化晶体管T6和第二初始化晶体管T7为一个双栅晶体管,采用一个双栅晶体管代替原来的T6和T7使得像素电路中的晶体管数量减少,从而简化了电路。
基于相同的技术构思,本发明实施例还提供一种显示器,采用如上述任一实施例所提供的像素电路,如图12所示,为本发明实施例提供的一种显示器结构示意图,图12中,显示器包含一个N×M的像素电路阵列,扫描驱动单元产生扫描信号S0、S1、S2……SN,Sn为扫描驱动单元输入第n行像素的扫描信号,n=1,2,……N;数据驱动单元产生数据信号data,包括D1、D2…DM共M个data信号,分别对应M列像素,Dm为第m列像素的数据信号data,m=1,2,……M;发光驱动单元产生第一控制信号E1、E2……EN,En为发光驱动单元输入第n行像素的第一控制信号,n=1,2,……N。
综上,本发明实施例提供一种像素电路、驱动方法及显示器,包括:补偿单元、驱动单元、发光单元、电容及外接电源,其中补偿单元包括补偿晶体管和开关晶体管;补偿单元中,开关晶体管的栅极与第一扫描信号连接,开关晶体管的第一电极与补偿晶体管的栅极电连接,开关晶体管的第二电极与补偿晶体管的第一电极电连接;补偿晶体管的栅极通过第一节点与驱动单元电连接,补偿晶体管的第二电极与数据信号连接;外接电源、驱动单元及发光单元依次串联连接;电容位于第一节点和外接电源之间;补偿单元,用于在第一扫描信号的控制下开启开关晶体管,以使补偿晶体管将第一节点的电压置为第一电压,第一电压为通过补偿晶体管对数据信号的电压进行补偿后的电压;电容,用于保持第一节点的电压为第一电压;驱动单元外接第一控制信号,驱动单元用于根据第一控制信号,产生驱动电流驱动发光单元发光;驱动电流根据第一电压、外接电源和驱动单元中驱动晶体管的阈值电压得到;驱动晶体管与补偿晶体管为共栅晶体管。补偿单元外接数据信号,驱动单元外接外接电源,使得在数据写入阶段,数据信号通过补偿单元中的补偿晶体管进行补偿,将补偿晶体管的阈值电压补偿至数据信号的电压从而获得第一电压。由于补偿单元并没有外接外接电源,从而避免了外接电源对数据信号的影响。而且,驱动晶体管与补偿晶体管为共栅晶体管,二者具有相同的阈值电压,因此将补偿晶体管的阈值电压补偿至数据信号的电压相当于将驱动晶体管的阈值电压补偿至数据信号的电压,从而保证了像素电路的阈值补偿功能。因此,本发明实施例可以在实现像素电路的阈值补偿功能的同时,避免外接电源对数据信号的影响,提高发光二极管的发光稳定性。此外,补偿单元中的开关晶体管既可以控制补偿单元的开启和关闭,又可以间接控制控制数据信号的输入,一个晶体管实现了两个晶体管的作用,从而简化了电路结构,降低了电路成本。
尽管已描述了本发明的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明范围的所有变更和修改。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (10)
1.一种像素电路,其特征在于,包括:补偿单元、驱动单元、发光单元、电容及外接电源,其中所述补偿单元包括补偿晶体管和开关晶体管;
所述补偿单元中,所述开关晶体管的栅极与第一扫描信号连接,所述开关晶体管的第一电极与所述补偿晶体管的栅极电连接,所述开关晶体管的第二电极与所述补偿晶体管的第一电极电连接;所述补偿晶体管的栅极通过第一节点与所述驱动单元电连接,所述补偿晶体管的第二电极与数据信号连接;所述外接电源、所述驱动单元及所述发光单元依次串联连接;所述电容位于所述第一节点和所述外接电源之间;
所述补偿单元,用于在所述第一扫描信号的控制下开启所述开关晶体管,以使所述补偿晶体管将所述第一节点的电压置为第一电压,所述第一电压为通过所述补偿晶体管对所述数据信号的电压进行补偿后的电压;
所述电容,用于保持所述第一节点的电压为所述第一电压;
所述驱动单元外接第一控制信号,所述驱动单元用于根据所述第一控制信号,产生驱动电流驱动所述发光单元发光;所述驱动电流根据所述第一电压、所述外接电源和所述驱动单元中驱动晶体管的阈值电压得到;所述驱动晶体管与所述补偿晶体管为共栅晶体管。
2.如权利要求1所述的像素电路,其特征在于,所述驱动晶体管与所述补偿晶体管为镜像晶体管。
3.如权利要求1所述的像素电路,其特征在于,所述补偿单元还包括数据选通晶体管;
所述数据选通晶体管的第一电极与所述补偿晶体管的第二电极电连接,所述数据选通晶体管的第二电极与所述数据信号电连接;所述数据选通晶体管的栅极与所述第一扫描信号电连接;所述数据选通晶体管用于在所述第一扫描信号的作用下,将所述数据信号接入所述补偿晶体管。
4.如权利要求1所述的像素电路,其特征在于,还包括初始化单元;
所述初始化单元位于所述第一节点和所述发光单元之间,所述初始化单元外接第二扫描信号和初始化电压;
所述初始化单元,用于在所述第二扫描信号的控制下,利用所述初始化电压初始化所述第一节点和所述发光单元。
5.如权利要求4所述的像素电路,其特征在于,
所述初始化单元包括第一初始化晶体管和第二初始化晶体管;
所述第一初始化晶体管的第一电极外接所述初始化电压;所述第一初始化晶体管的第二电极与所述第一节点电连接;所述第一初始化晶体管的栅极与所述第二扫描信号电连接;
所述第二初始化晶体管的第一电极外接所述初始化电压;所述第二初始化晶体管的第二电极与所述发光单元电连接;所述第二初始化晶体管的栅极与所述第二扫描信号电连接。
6.一种像素电路驱动方法,应用于如权利要求1至5任一项所述的像素电路,其特征在于,包括:
数据写入阶段,控制所述第一扫描信号开启所述开关晶体管,以使所述补偿晶体管将所述第一节点的电压置为所述第一电压;并控制所述第一控制信号关闭所述驱动单元,所述发光单元不发光;所述电容保持所述第一节点的电压为所述第一电压;其中,所述第一电压为通过所述补偿单元中的补偿晶体管对所述数据信号的电压进行补偿后的电压;
发光阶段,控制所述第一扫描信号关闭所述开关晶体管,并控制所述第一控制信号开启所述驱动单元,所述驱动单元产生驱动电流驱动所述发光单元发光;所述驱动电流根据所述第一电压、所述外接电源和所述驱动单元中驱动晶体管的阈值电压得到;所述电容处于保持状态。
7.如权利要求6所述的方法,其特征在于,在所述数据写入阶段还包括:
控制所述第一扫描信号开启所述数据选通晶体管,将所述数据信号接入所述补偿晶体管。
8.如权利要求6所述的方法,其特征在于,在所述数据写入阶段之前,还包括:
初始化阶段,控制第二扫描信号开启所述初始化单元,所述初始化单元利用初始化电压初始化所述第一节点和所述发光单元,所述电容保持所述初始化电压;控制所述第一扫描信号关闭所述开关晶体管并控制所述第一控制信号关闭所述驱动单元。
9.如权利要求8所述的方法,其特征在于,
在所述数据写入阶段,还包括:控制所述第二扫描信号关闭所述初始化单元;
在所述发光阶段,还包括:控制所述第二扫描信号关闭所述初始化单元。
10.一种显示器,其特征在于,包括如权利要求1至5任一项所述的像素电路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710369279.4A CN107230448A (zh) | 2017-05-23 | 2017-05-23 | 一种像素电路、驱动方法及显示器 |
US15/984,722 US20180342197A1 (en) | 2017-05-23 | 2018-05-21 | Pixel circuit, driving method thereof and display using the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710369279.4A CN107230448A (zh) | 2017-05-23 | 2017-05-23 | 一种像素电路、驱动方法及显示器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN107230448A true CN107230448A (zh) | 2017-10-03 |
Family
ID=59934558
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710369279.4A Pending CN107230448A (zh) | 2017-05-23 | 2017-05-23 | 一种像素电路、驱动方法及显示器 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20180342197A1 (zh) |
CN (1) | CN107230448A (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10665154B1 (en) * | 2019-03-12 | 2020-05-26 | Mikro Mesa Technology Co., Ltd. | Alternating self-compensation circuit |
WO2021196015A1 (zh) * | 2020-03-31 | 2021-10-07 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置及其驱动方法 |
CN114613321A (zh) * | 2022-03-30 | 2022-06-10 | 云谷(固安)科技有限公司 | 像素驱动电路及其驱动方法、显示面板 |
CN114743516B (zh) * | 2022-04-11 | 2023-10-20 | 惠科股份有限公司 | 补偿电路及液晶显示设备 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1361510A (zh) * | 2000-12-29 | 2002-07-31 | 三星Sdi株式会社 | 有机电发光显示器及其驱动方法和像素电路 |
CN1542718A (zh) * | 2003-04-30 | 2004-11-03 | ����Sdi��ʽ���� | 图像显示设备、显示面板及其驱动方法和象素电路 |
KR100543013B1 (ko) * | 2003-11-22 | 2006-01-20 | 삼성에스디아이 주식회사 | 유기전계발광표시장치의 픽셀구동회로 |
CN1874627A (zh) * | 2005-04-29 | 2006-12-06 | 三星Sdi株式会社 | 有机电致发光显示器 |
CN101231821A (zh) * | 2006-12-21 | 2008-07-30 | 三星Sdi株式会社 | 有机发光显示器及其驱动方法 |
CN102290027A (zh) * | 2010-06-21 | 2011-12-21 | 北京大学深圳研究生院 | 一种像素电路及显示设备 |
CN205920745U (zh) * | 2016-08-22 | 2017-02-01 | 京东方科技集团股份有限公司 | 像素电路、显示面板及显示设备 |
-
2017
- 2017-05-23 CN CN201710369279.4A patent/CN107230448A/zh active Pending
-
2018
- 2018-05-21 US US15/984,722 patent/US20180342197A1/en not_active Abandoned
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1361510A (zh) * | 2000-12-29 | 2002-07-31 | 三星Sdi株式会社 | 有机电发光显示器及其驱动方法和像素电路 |
CN1542718A (zh) * | 2003-04-30 | 2004-11-03 | ����Sdi��ʽ���� | 图像显示设备、显示面板及其驱动方法和象素电路 |
KR100543013B1 (ko) * | 2003-11-22 | 2006-01-20 | 삼성에스디아이 주식회사 | 유기전계발광표시장치의 픽셀구동회로 |
CN1874627A (zh) * | 2005-04-29 | 2006-12-06 | 三星Sdi株式会社 | 有机电致发光显示器 |
CN101231821A (zh) * | 2006-12-21 | 2008-07-30 | 三星Sdi株式会社 | 有机发光显示器及其驱动方法 |
CN102290027A (zh) * | 2010-06-21 | 2011-12-21 | 北京大学深圳研究生院 | 一种像素电路及显示设备 |
CN205920745U (zh) * | 2016-08-22 | 2017-02-01 | 京东方科技集团股份有限公司 | 像素电路、显示面板及显示设备 |
Also Published As
Publication number | Publication date |
---|---|
US20180342197A1 (en) | 2018-11-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107424555A (zh) | 一种像素电路、驱动方法及显示器 | |
CN107038992B (zh) | 一种像素电路、驱动方法及显示器 | |
WO2020233025A1 (zh) | 像素电路和显示装置 | |
CN107068045A (zh) | 一种像素电路、驱动方法及显示器 | |
CN106504707B (zh) | Oled像素混合补偿电路及混合补偿方法 | |
CN105741781B (zh) | Amoled像素驱动电路及像素驱动方法 | |
CN105427805B (zh) | 像素驱动电路、方法、显示面板和显示装置 | |
CN106297667B (zh) | 像素电路及其驱动方法、阵列基板以及显示装置 | |
WO2018166312A1 (zh) | 像素电路及其驱动方法、显示装置 | |
CN107016956A (zh) | 一种像素电路、驱动方法及显示器 | |
CN106887210B (zh) | 显示面板、像素驱动电路及其驱动方法 | |
CN103198793B (zh) | 像素电路及其驱动方法、显示装置 | |
CN107230448A (zh) | 一种像素电路、驱动方法及显示器 | |
CN107230452A (zh) | 一种像素驱动电路及驱动方法 | |
CN109523951A (zh) | 一种像素电路和显示装置 | |
CN104299570A (zh) | 一种像素电路及其驱动方法、阵列基板和显示面板 | |
CN105575320A (zh) | 像素电路及其驱动方法和有机发光显示器 | |
CN106875892B (zh) | 一种像素电路及其驱动方法、显示装置 | |
CN105096818B (zh) | 显示装置及其像素电路、驱动方法 | |
CN105448234B (zh) | 像素电路及其驱动方法和有源矩阵有机发光显示器 | |
CN106782325A (zh) | 像素补偿电路及驱动方法、显示装置 | |
CN109147676A (zh) | 像素电路及其控制方法、显示面板、显示装置 | |
CN107919093A (zh) | 一种像素补偿电路及其驱动方法、显示装置 | |
CN109949739A (zh) | 一种像素电路、驱动方法及显示器 | |
CN108777131A (zh) | Amoled像素驱动电路及驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20171003 |
|
RJ01 | Rejection of invention patent application after publication |