CN109949739A - 一种像素电路、驱动方法及显示器 - Google Patents

一种像素电路、驱动方法及显示器 Download PDF

Info

Publication number
CN109949739A
CN109949739A CN201711385161.7A CN201711385161A CN109949739A CN 109949739 A CN109949739 A CN 109949739A CN 201711385161 A CN201711385161 A CN 201711385161A CN 109949739 A CN109949739 A CN 109949739A
Authority
CN
China
Prior art keywords
unit
initialization
transistor
node
driving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201711385161.7A
Other languages
English (en)
Other versions
CN109949739B (zh
Inventor
山下佳大朗
肖丽娜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
EverDisplay Optronics Shanghai Co Ltd
Original Assignee
EverDisplay Optronics Shanghai Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by EverDisplay Optronics Shanghai Co Ltd filed Critical EverDisplay Optronics Shanghai Co Ltd
Priority to CN201711385161.7A priority Critical patent/CN109949739B/zh
Priority to PCT/CN2018/095981 priority patent/WO2019119790A1/zh
Priority to US16/766,673 priority patent/US11335271B2/en
Publication of CN109949739A publication Critical patent/CN109949739A/zh
Application granted granted Critical
Publication of CN109949739B publication Critical patent/CN109949739B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3283Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本发明实施例提供一种像素电路、驱动方法及显示器,包括:数据写入单元、驱动单元、发光单元、初始化单元。数据写入单元通过第一节点与驱动单元电连接;驱动单元通过第二节点与初始化单元电连接;驱动单元通过第三节点分别与发光单元和初始化单元电连接。初始化单元用于利用初始化电压初始化第二节点。数据写入单元用于将第一节点的电压置为数据信号的电压并通过驱动单元和初始化单元更新第二节点的电压。驱动单元用于根据第一控制信号,产生驱动电流驱动发光单元发光。由于通过初始化单元这一条路径同时实现了第二节点的初始化和电压补偿,从而减少了存储电容漏电路径,进而减少了存储电容在发光阶段的漏电量,提升了显示画面的质量。

Description

一种像素电路、驱动方法及显示器
技术领域
本发明涉及电子显示器技术领域,尤其涉及一种像素电路、驱动方法及显示器。
背景技术
现有的像素电路中,一般通过一个薄膜晶体管驱动像素电路中的发光二极管发光,这个薄膜晶体管称为驱动晶体管。驱动晶体管工作在饱和状态,这是因为饱和状态中,驱动晶体管输出的驱动电流对源漏电压的敏感度较线性状态下的驱动晶体管低,可以为发光二极管提供更为稳定的驱动电流。图1为现有的最基础的像素电路,如图1所示,像素电路由两个晶体管T11和T12,以及一个电容C11构成。当Sn信号控制晶体管T12导通时,数据信号data写入至N1节点,给电容C11充电,同时使驱动晶体管T11开启,T11产生的驱动电流使在第一电源ELVDD和第二电源ELVSS之间的发光二极管EL11发光。驱动电流IEL如公式一所示。
其中,μ为载流子迁移率,COX为T11的栅氧单位面积电容,L为T11的沟道长度,W为T11的栅宽,VGS为T11的栅源电压,VTH为T11的阈值电压。由公式一可见,驱动电流的大小与T11的阈值电压有关。然而,由于阈值漂移现象的存在,使得驱动晶体管T11的阈值电压并不稳定,进而造成了驱动电流的漂移,使发光二级管的亮度不均。
为了解决上述问题,设计人员们研究了一系列可以消除驱动晶体管阈值漂移影响的电路,称为阈值补偿电路。图2为现有的一种阈值补偿电路,如图2所示,在初始化阶段信号Sn-1开启晶体管T1初始化节点N1,在数据写入阶段信号Sn开启晶体管T3对节点N1的电压进行补偿。但是当像素电路处于发光阶段时,存储电容Cs存在图2虚线所示的与节点N1连接的两条漏电路径loff1和loff2,使得存储电容Cs漏电严重,造成显示器画面不均和闪烁等现象。
发明内容
本发明实施例提供一种像素电路、驱动方法及显示器,用于解决现有像素电路漏电导致显示器画面不均和闪烁的问题。
本发明实施例提供了一种像素电路,包括:数据写入单元、驱动单元、发光单元、初始化单元;
所述数据写入单元通过第一节点与所述驱动单元电连接;所述驱动单元通过第二节点与所述初始化单元电连接;所述驱动单元通过第三节点分别与所述发光单元和所述初始化单元电连接;
所述初始化单元外接第一扫描信号、第二扫描信号和初始化电压;所述初始化单元用于在所述第一扫描信号和所述第二扫描信号的控制下,利用所述初始化电压初始化所述第二节点;
所述数据写入单元外接数据信号和所述第一扫描信号,所述数据写入单元用于在所述第一扫描信号和所述数据信号的作用下,将所述第一节点的电压置为所述数据信号的电压并通过所述驱动单元和所述初始化单元更新所述第二节点的电压;
所述驱动单元外接外接电源、第一控制信号,所述驱动单元用于根据所述第一控制信号,产生驱动电流驱动所述发光单元发光;所述驱动电流根据所述第二节点的电压、所述外接电源和所述驱动单元中驱动晶体管的阈值电压得到。
可选地,所述初始化单元包括第一初始化晶体管和第二初始化晶体管;
所述第一初始化晶体管的第一电极通过所述第二节点与所述驱动单元电连接,所述第一初始化晶体管的第二电极通过所述第三节点分别与所述第二初始化晶体管第一电极、所述驱动单元和所述发光单元电连接,所述第一初始化晶体管的栅极外接所述第一扫描信号;
所述第二初始化晶体管的第二电极外接所述初始化电压,所述第二初始化晶体管的栅极外接所述第二扫描信号;
所述第一初始化晶体管和所述第二初始化晶体管用于在初始化阶段将所述第二节点的电压置为所述初始化电压;
所述第一初始化晶体管还用于在数据写入阶段通过所述驱动单元更新所述第二节点的电压。
可选地,所述数据写入单元包括数据写入晶体管T5;
所述数据写入晶体管的第一电极通过所述第一节点与所述驱动单元电连接,所述数据写入晶体管的第二电极外接所述数据信号,所述数据写入晶体管的栅极外接所述第一扫描信号。
可选地,所述发光单元包括发光控制晶体管和发光二极管;
所述发光控制晶体管的第一电极通过所述第三节点与所述驱动单元和所述初始化单元电连接,所述发光控制晶体管的第二电极与所述发光二极管电连接,所述发光控制晶体管的栅极外接所述第一控制信号。
可选地,所述初始化单元与所述发光二极管电连接,还用于在所述第一扫描信号和所述第二扫描信号的控制下,利用所述初始化电压初始化所述发光二极管。
可选地,所述驱动单元包括存储电容、所述驱动晶体管和开关晶体管;
所述存储电容位于所述第一节点和所述第二节点之间;
所述驱动晶体管的第一电极外接所述外接电源,所述驱动晶体管的栅极通过所述第二节点分别与所述初始化单元和所述存储电容电连接,所述驱动晶体管的第二电极通过所述第三节点与所述发光单元和所述初始化单元电连接;
所述开关晶体管的第一电极通过所述第一节点分别与所述数据写入单元和所述存储电容电连接,所述开关晶体管的第二电极外接所述初始化电压,所述开关晶体管的栅极外接所述第一控制信号。
可选地,所述驱动单元包括存储电容、所述驱动晶体管和开关驱动晶体管;
所述存储电容一端外接所述外接电源,所述存储电容另一端通过所述第二节点分别与所述初始化单元和所述驱动晶体管的栅极电连接;
所述驱动晶体管的第一电极通过所述第一节点分别与所述数据写入单元和所述开关晶体管的第二电极电连接,所述驱动晶体管的第二电极通过所述第三节点与所述发光单元和所述初始化单元电连接;
所述开关晶体管的第一电极外接所述外接电源,所述开关晶体管的栅极外接所述第一控制信号。
相应地,本发明实施例提供了一种像素电路驱动方法,应用于上述任一项所述的像素电路,包括:
初始化阶段,通过所述第一扫描信号和所述第二扫描信号开启所述初始化单元,所述初始化单元利用初始化电压初始化第二节点;
数据写入阶段,通过所述第一扫描信号和数据信号向所述数据写入单元写入数据,所述数据写入单元将所述第一节点的电压置为所述数据信号的电压;所述驱动单元在所述第一节点的电压和所述第二节点的电压作用处于开启状态,并更新所述第二节点的电压;
发光阶段,控制所述第一控制信号开启所述驱动单元和所述发光单元,所述驱动单元产生驱动电流驱动所述发光单元发光;所述驱动电流根据所述第二节点的电压、所述外接电源和所述驱动单元中驱动晶体管的阈值电压得到。
可选地,在所述初始化阶段,还包括:所述初始化单元利用初始化电压初始化所述发光单元中的发光二极管。
本发明实施例提供了一种显示器,包括上述任一项所述的像素电路。
综上,本发明实施例提供一种像素电路、驱动方法及显示器,包括:数据写入单元、驱动单元、发光单元、初始化单元;所述数据写入单元通过第一节点与所述驱动单元电连接;所述驱动单元通过第二节点与所述初始化单元电连接;所述驱动单元通过第三节点分别与所述发光单元和所述初始化单元电连接;所述初始化单元外接第一扫描信号、第二扫描信号和初始化电压;所述初始化单元用于在所述第一扫描信号和所述第二扫描信号的控制下,利用所述初始化电压初始化所述第二节点;所述数据写入单元外接数据信号和所述第一扫描信号,所述数据写入单元用于在所述第一扫描信号和所述数据信号的作用下,将所述第一节点的电压置为所述数据信号的电压并通过所述驱动单元和所述初始化单元更新所述第二节点的电压;所述驱动单元外接外接电源、第一控制信号,所述驱动单元用于根据所述第一控制信号,产生驱动电流驱动所述发光单元发光;所述驱动电流根据所述第二节点的电压、所述外接电源和所述驱动单元中驱动晶体管的阈值电压得到。由于利用初始化单元初始化第二节点,通过驱动单元和初始化单元补偿第二节点的电压,故通过初始化单元这一条路径同时实现了第二节点的初始化和电压补偿,从而减少了存储电容漏电路径,进而减少了存储电容在发光阶段的漏电量,提升了显示画面的质量。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简要介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为现有的基础的像素电路;
图2为现有的一种阈值补偿电路;
图3为本发明实施例提供的一种像素电路架构示意图;
图4为本发明实施例提供的一种初始化单元结构示意图;
图5为本发明实施例提供的一种初始化单元结构示意图;
图6为本发明实施例提供的一种数据写入单元结构示意图;
图7为本发明实施例提供的一种发光单元结构示意图;
图8为本发明实施例提供的一种发光单元结构示意图;
图9为本发明实施例提供的一种驱动单元结构示意图;
图10为本发明实施例提供的一种驱动单元结构示意图;
图11为本发明实施例提供的一种像素电路驱动方法流程示意图;
图12为本发明实施例提供的一种驱动信号示意图;
图13为本发明实施例提供的一种像素电路的可行的实现方式之一;
图14为本发明实施例提供的一种像素电路的可行的实现方式之一;
图15为本发明实施例提供的一种显示器结构示意图。
具体实施方式
为了使本发明的目的、技术方案及有益效果更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
图3为本发明实施例提供的一种像素电路架构示意图,如图3所示,像素电路包括数据写入单元、驱动单元、发光单元、初始化单元。数据写入单元通过第一节点N1与驱动单元电连接。驱动单元通过第二节点N2与初始化单元电连接。驱动单元通过第三节点N3分别与发光单元和初始化单元电连接。初始化单元外接第一扫描信号Sn、第二扫描信号Sn-1和初始化电压VINI。初始化单元用于在第一扫描信号Sn和第二扫描信号Sn-1的控制下,利用初始化电压VINI初始化第二节点N2。数据写入单元外接数据信号data和第一扫描信号Sn,数据写入单元data用于在第一扫描信号Sn和数据信号data的作用下,将第一节点N1的电压置为述数据信号data的电压并通过驱动单元和初始化单元更新第二节点N2的电压。驱动单元外接外接电源ELVDD、第一控制信号EM,驱动单元用于根据第一控制信号EM,产生驱动电流驱动发光单元发光。驱动电流根据第二节点N2的电压、外接电源ELVDD和驱动单元中驱动晶体管的阈值电压得到。具体实施过程中,本发明实施例对数据写入单元、驱动单元、发光单元、初始化单元的内部结构并不作具体限定,只要满足上述实施例中数据写入单元、驱动单元、发光单元、初始化单元的功能及交互关系的像素电路都应包含于本发明实施例中。
可选的,本发明实施例提供一种可行的初始化单元的实现方式,如图4所示,为本发明实施例提供的一种初始化单元结构示意图,图4中,初始化单元包括第一初始化晶体管T1和第二初始化晶体管T2;第一初始化晶体管T1的第一电极通过第二节点N2与驱动单元电连接,第一初始化晶体管T1的第二电极通过第三节点N3分别与第二初始化晶体管T2第一电极、驱动单元和发光单元电连接,第一初始化晶体管T1的栅极外接第一扫描信号Sn。第二初始化晶体管T2的第二电极外接初始化电压VINI,第二初始化晶体管T2的栅极外接第二扫描信号Sn-1。第一初始化晶体管T1和第二初始化晶体管T2用于在初始化阶段将第二节点N2的电压置为初始化电压VINI。第一初始化晶体管T1还用于在数据写入阶段通过驱动单元更新第二节点N2的电压。需要说明的是,初始化单元中第一初始化晶体管T1可以为单栅晶体管,也可以为双栅晶体管。初始化单元中第二初始化晶体管T2可以为单栅晶体管,也可以为双栅晶体管。
可选的,本发明实施例提供一种可行的初始化单元的实现方式,如图5所示,为本发明实施例提供的一种初始化单元结构示意图,图5中,初始化单元包括第一初始化晶体管T1、第二初始化晶体管T2和第三初始化晶体管T7。初始化单元中第一初始化晶体管T1可以为单栅晶体管,也可以为双栅晶体管。初始化单元中第二初始化晶体管T2可以为单栅晶体管,也可以为双栅晶体管。初始化单元中第三初始化晶体管T7可以为单栅晶体管,也可以为双栅晶体管。第一初始化晶体管T1的第一电极通过第二节点N2与驱动单元电连接,第一初始化晶体管T1的第二电极通过第三节点N3分别与第三初始化晶体管T7第一电极、驱动单元和发光单元电连接,第一初始化晶体管T1的栅极外接第一扫描信号Sn。第三初始化晶体管T7的第二电极与第二初始化晶体管T2的第一电极电连接,第三初始化晶体管T7的栅极外接第一扫描信号Sn。第二初始化晶体管T2的第二电极外接初始化电压VINI,第二初始化晶体管T2的栅极外接第二扫描信号Sn-1。第一初始化晶体管T1、第二初始化晶体管T2和第三初始化晶体管T7用于在初始化阶段将第二节点N2的电压置为初始化电压VINI。第一初始化晶体管T1还用于在数据写入阶段通过驱动单元更新第二节点N2的电压。第三初始化晶体管T7还用于减少存储电容漏电量,同时作为第一初始化晶体管T1和第二初始化晶体管T2之间的连接桥梁,在不增加制程的前提下,可以更节省面板空间,利于提高像素数量(Pixels PerInch,简称PPI)。
可选的,本发明实施例提供一种可行的数据写入单元的实现方式,如图6所示,为本发明实施例提供的一种数据写入单元结构示意图,图6中,数据写入单元包括数据写入晶体管T3。数据写入晶体管T3的第一电极通过第一节点N1与驱动单元电连接,数据写入晶体管T3的第二电极外接数据信号data,数据写入晶体管T3的栅极外接第一扫描信号Sn。
可选的,本发明实施例提供一种可行的发光单元的实现方式,如图7所示,为本发明实施例提供的一种发光单元结构示意图,图7中,发光单元包括发光控制晶体管T4和发光二极管EL4。发光控制晶体管T4的第一电极通过第三节点N3与驱动单元和初始化单元电连接,发光控制晶体管T4的第二电极与发光二极管EL4电连接,发光控制晶体管T4的栅极外接第一控制信号EM。
可选的,本发明实施例提供一种可行的发光单元的实现方式,如图8所示,为本发明实施例提供的一种发光单元结构示意图,图8中,发光单元包括发光控制晶体管T4和发光二极管EL4。发光控制晶体管T4的第一电极通过第三节点N3与驱动单元和初始化单元电连接,发光控制晶体管T4的第二电极与发光二极管EL4和初始化单元电连接,发光控制晶体管T4的栅极外接第一控制信号EM。初始化单元用于在第一扫描信号Sn和第二扫描信号Sn-1的控制下,利用初始化电压VINI初始化发光二极管EL4。
可选的,本发明实施例提供一种可行的驱动单元的实现方式,如图9所示,为本发明实施例提供的一种驱动单元结构示意图,图9中,驱动单元包括存储电容Cs、驱动晶体管T5和开关晶体管T6。存储电容Cs位于第一节点N1和第二节点N2之间。驱动晶体T5的第一电极外接外接电源ELVDD,驱动晶体管T5的栅极通过第二节点N2分别与初始化单元和存储电容Cs电连接,驱动晶体管T5的第二电极通过第三节点N3与发光单元和初始化单元电连接。开关晶体管T6的第一电极通过第一节点N1分别与数据写入单元和存储电容Cs电连接,开关晶体管T6的第二电极外接初始化电压VINI,开关晶体管T6的栅极外接第一控制信号EM。
可选的,本发明实施例提供一种可行的驱动单元的实现方式,如图10所示,为本发明实施例提供的一种驱动单元结构示意图,图10中,驱动单元包括存储电容Cs、驱动晶体管T5和开关晶体管T6。存储电容Cs一端外接外接电源ELVDD,存储电容Cs另一端通过第二节点N2分别与初始化单元和驱动晶体管T5的栅极电连接。驱动晶体管T5的第一电极通过第一节点N1分别与数据写入单元和开关晶体管T6的第二电极电连接,驱动晶体管T5的第二电极通过第三节点N3与发光单元和初始化单元电连接。开关晶体管T6的第一电极外接外接电源ELVDD,开关晶体管T6的栅极外接第一控制信号EM。
综上,本发明实施例提供一种像素电路、驱动方法及显示器,包括:数据写入单元、驱动单元、发光单元、初始化单元;所述数据写入单元通过第一节点与所述驱动单元电连接;所述驱动单元通过第二节点与所述初始化单元电连接;所述驱动单元通过第三节点分别与所述发光单元和所述初始化单元电连接;所述初始化单元外接第一扫描信号、第二扫描信号和初始化电压;所述初始化单元用于在所述第一扫描信号和所述第二扫描信号的控制下,利用所述初始化电压初始化所述第二节点;所述数据写入单元外接数据信号和所述第一扫描信号,所述数据写入单元用于在所述第一扫描信号和所述数据信号的作用下,将所述第一节点的电压置为所述数据信号的电压并通过所述驱动单元和所述初始化单元更新所述第二节点的电压;所述驱动单元外接外接电源、第一控制信号,所述驱动单元用于根据所述第一控制信号,产生驱动电流驱动所述发光单元发光;所述驱动电流根据所述第二节点的电压、所述外接电源和所述驱动单元中驱动晶体管的阈值电压得到。由于通过初始化单元初始化第二节点,通过驱动单元和初始化单元补偿第二节点的电压,故通过初始化单元这一条路径同时实现了第二节点的初始化和电压补偿,从而减少了发光阶段存储电容的漏电路径,进而减少了存储电容在发光阶段的漏电量,提升了显示画面的质量。
基于相同的技术构思,本发明实施例还提供一种像素电路驱动方法,用于驱动本发明实施例所提供的像素电路。图11为本发明实施例提供的一种像素电路驱动方法流程示意图,如图11所示,包括:
步骤S1101,初始化阶段,通过第一扫描信号和第二扫描信号开启初始化单元,初始化单元利用初始化电压初始化第二节点。
步骤S1102,数据写入阶段,通过第一扫描信号和数据信号向数据写入单元写入数据,数据写入单元将第一节点的电压置为数据信号的电压,驱动单元在第一节点的电压和第二节点的电压作用处于开启状态,并更新第二节点的电压。
步骤S1103,发光阶段,控制第一控制信号开启驱动单元和发光单元,驱动单元产生驱动电流驱动发光单元发光,驱动电流根据第二节点的电压、外接电源和驱动单元中驱动晶体管的阈值电压得到。
具体实施过程中,初始化阶段还包括:初始化单元利用初始化电压初始化发光单元中的发光二极管。上述素电路驱动方法对应的驱动信号如图12所示,图12为本发明实施例提供的一种驱动信号示意图,图12公开的驱动信号包括第一扫描信号Sn、第二扫描信号Sn-1和第一控制信号EM,并公开了驱动电路中数据写入单元、驱动单元、发光单元、初始化单元的晶体管为P型金属氧化物半导体晶体管(Positive channel Metal OxideSemiconductor,PMOS)时,第一扫描信号Sn、第二扫描信号Sn-1和第一控制信号EM的时序。
初始化阶段,如图12所示,第一扫描信号Sn和第二扫描信号Sn-1为低电平,致使初始化单元开启,初始化单元利用初始化电压初始化第二节点N2,同时,初始化单元利用初始化电压VINI初始化发光单元中的发光二极管EL4。第一控制信号EM为高电平,致使发光单元关闭。
数据写入阶段,如图12所示,第一扫描信号Sn为低电平,第二扫描信号Sn-1和第一控制信号EM为高电平,致使数据写入单元和驱动单元开启,初始化单元和发光单元关闭。通过第一扫描信号Sn和数据信号data向数据写入单元写入数据,数据写入单元将第一节点N1的电压置为数据信号data的电压。驱动单元在第一节点N1的电压和第二节点N2的电压作用处于开启状态,并更新第二节点N2的电压。
发光阶段,如图12所示,第一控制信号EM为低电平,第一扫描信号Sn和第二扫描信号Sn-1为高电平,致使驱动单元和发光单元开启,数据写入单元和初始化单元关闭。驱动单元产生驱动电流驱动发光单元发光,驱动电流根据第二节点N2的电压、外接电源ELVDD和驱动单元中驱动晶体管T5的阈值电压得到。由于利用初始化单元初始化第二节点,通过驱动单元和初始化单元补偿第二节点的电压,故通过初始化单元这一条路径同时实现了第二节点的初始化和电压补偿,从而减少了存储电容漏电路径,进而减少了存储电容在发光阶段的漏电量,提升了显示画面的质量。
下面以PMOS为例介绍几种具体的实现方式,需指出的是,对以下几种具体实施方式的变形,如变形后获得的NMOS或COMS电路也应落入本发明实施例的保护范围内,本申请不对所有变形后的像素电路一一列举,只针对其中几种像素电路进行介绍以解释本发明实施例所公开的技术方案。
(实施例一)
图13为本发明实施例提供的一种像素电路的可行的实现方式之一,如图13所示,像素电路包括:数据写入单元、驱动单元、发光单元、初始化单元。
初始化单元包括第一初始化晶体管T1、第二初始化晶体管T2和第三初始化晶体管T7。第一初始化晶体管T1的第一电极通过第二节点N2与驱动单元电连接,第一初始化晶体管T1的第二电极通过第三节点N3分别与第三初始化晶体管T7第一电极、驱动单元和发光单元电连接,第一初始化晶体管T1的栅极外接第一扫描信号Sn。第三初始化晶体管T7的第二电极与第二初始化晶体管T2的第一电极电连接,第三初始化晶体管T7的栅极外接第一扫描信号Sn。第二初始化晶体管T2的第二电极外接初始化电压VINI,第二初始化晶体管T2的栅极外接第二扫描信号Sn-1。
数据写入单元包括数据写入晶体管T3,数据写入晶体管T3的第一电极通过第一节点N1与驱动单元电连接,数据写入晶体管T3的第二电极外接数据信号data,数据写入晶体管T3的栅极外接第一扫描信号Sn。
发光单元包括发光控制晶体管T4和发光二极管EL4,发光控制晶体管T4的第一电极通过第三节点N3与驱动单元和初始化单元电连接,发光控制晶体管T4的第二电极与发光二极管EL4电连接,发光控制晶体管T4的栅极外接第一控制信号EM。
驱动单元包括存储电容Cs、驱动晶体管T5和开关晶体管T6,存储电容Cs位于第一节点N1和第二节点N2之间。驱动晶体T5的第一电极外接外接电源ELVDD,驱动晶体管T5的栅极通过第二节点N2分别与初始化单元和存储电容Cs电连接,驱动晶体管T5的第二电极通过第三节点N3与发光单元和初始化单元电连接。开关晶体管T6的第一电极通过第一节点N1分别与数据写入单元和存储电容Cs电连接,开关晶体管T6的第二电极外接初始化电压VINI,开关晶体管T6的栅极外接第一控制信号EM。
根据如图12所示的驱动信号,图13所示像素电路的驱动方法为:
初始化阶段,第一扫描信号Sn和第二扫描信号Sn-1为低电平,致使第一初始化晶体管T1、第二初始化晶体管T2和第三初始化晶体管T7导通,将第二节点T2的电压置为初始化电压VINI,实现第二节点T2的初始化。第一控制信号EM为高电平,致使发光单元关闭。
数据写入阶段,第一扫描信号Sn为低电平,致使数据写入晶体管T3导通,将第一节点N1的电压置为数据信号data的电压,即VN1=Vdata。第一扫描信号Sn为低电平,第二扫描信号Sn-1为高电平,致使第一初始化晶体管T1导通,第二初始化晶体管T2截止。由于第一初始化晶体管T1导通,致使驱动晶体管T5工作在饱和区,驱动晶体管T5通过第一初始化晶体管T1将外接电源ELVDD写入第二节点N2,直至第二节点N2的电压到达(ELVDD+VthT5)后,驱动晶体管T5截止,实现对第二节点N2的电压补偿。
发光阶段,第一扫描信号Sn和第二扫描信号Sn-1为高电平,致使第一初始化晶体管T1、第二初始化晶体管T2、第三初始化晶体管T7截止,从而减少了存储电容Cs的漏电量。第一控制信号EM为低电平,致使开关晶体管T6和发光控制晶体管T4导通,驱动单元产生驱动电流驱动发光二极管EL4发光,驱动电流根据第二节点N2的电压、外接电源ELVDD和驱动单元中驱动晶体管T5的阈值电压得到。其中,第一节点N1的电压被置为初始化电压,即VN1=VINI。由于存储电容Cs位于第一节点N1和第二节点N2之间,为了保证存储电容Cs两端的电压平衡,第二节点N2根据第一节点N1的电压被置为(ELVDD+VthT5+VINI-Vdata)。由公式一可知,此时,流经发光单元EL4的驱动电流IEL4的大小如公式三所示。
其中,VINI为初始化电压,Vdata为数据信号的电压。由于此时流经发光单元EL4的驱动电流与驱动晶体管T5的阈值电压无关,从而消除了驱动晶体管阈值电流对发光二极管的影响。由于将第二节点的初始化路径和电压补偿路径合并为一条路径,从而在发光阶段减少了Cs的漏电路径,提高了画面质量。
图14为本发明实施例提供的另一种像素电路的可行的实现方式之一,如图14所示,像素电路包括:数据写入单元、驱动单元、发光单元、初始化单元。
初始化单元包括第一初始化晶体管T1、第二初始化晶体管T2和第三初始化晶体管T7。第一初始化晶体管T1的第一电极通过第二节点N2与驱动单元电连接,第一初始化晶体管T1的第二电极通过第三节点N3分别与第三初始化晶体管T7第一电极、驱动单元和发光单元电连接,第一初始化晶体管T1的栅极外接第一扫描信号Sn。第三初始化晶体管T7的第二电极与第二初始化晶体管T2的第一电极电连接,第三初始化晶体管T7的栅极外接第一扫描信号Sn。第二初始化晶体管T2的第二电极外接初始化电压VINI,第二初始化晶体管T2的栅极外接第二扫描信号Sn-1。
数据写入单元包括数据写入晶体管T3,数据写入晶体管T3的第一电极通过第一节点N1与驱动单元电连接,数据写入晶体管T3的第二电极外接数据信号data,数据写入晶体管T3的栅极外接第一扫描信号Sn。
发光单元包括发光控制晶体管T4和发光二极管EL4,发光控制晶体管T4的第一电极通过第三节点N3与驱动单元和初始化单元电连接,发光控制晶体管T4的第二电极与发光二极管EL4和初始化单元电连接,发光控制晶体管T4的栅极外接第一控制信号EM。
驱动单元包括存储电容Cs、驱动晶体管T5和开关晶体管T6,存储电容Cs一端外接外接电源ELVDD,存储电容Cs另一端通过第二节点N2分别与初始化单元和驱动晶体管T5的栅极电连接。驱动晶体管T5的第一电极通过第一节点N1分别与数据写入单元和开关晶体管T6的第二电极电连接,驱动晶体管T5的第二电极通过第三节点N3与发光单元和初始化单元电连接。开关晶体管T6的第一电极外接外接电源ELVDD,开关晶体管T6的栅极外接第一控制信号EM。
根据如图12所示的驱动信号,图14所示像素电路的驱动方法为:
初始化阶段,第一扫描信号Sn和第二扫描信号Sn-1为低电平,致使第一初始化晶体管T1、第二初始化晶体管T2和第三初始化晶体管T7导通,将第二节点T2的电压置为初始化电压VINI,实现第二节点T2的初始化,将发光二极管EL4的电压置为初始化电压VINI,实现发光二极管EL4的初始化。第一控制信号EM为高电平,致使发光单元关闭。
数据写入阶段,第一扫描信号Sn为低电平,致使数据写入晶体管T3导通,将第一节点N1的电压置为数据信号data的电压,即VN1=Vdata。第一扫描信号Sn为低电平,第二扫描信号Sn-1为高电平,致使第一初始化晶体管T1导通,第二初始化晶体管T2截止。由于第一初始化晶体管T1导通,致使驱动晶体管T5工作在饱和区,驱动晶体管T5通过第一初始化晶体管T1将第一节点N1的电压Vdata写入第二节点N2,直至第二节点N2的电压到达(Vdata+VthT5)后,驱动晶体管T5截止,实现对第二节点N2的电压补偿。
发光阶段,第一扫描信号Sn和第二扫描信号Sn-1为高电平,致使第一初始化晶体管T1、第二初始化晶体管T2、第三初始化晶体管T7截止,从而减少了存储电容Cs的漏电量。第一控制信号EM为低电平,致使开关晶体管T6和发光控制晶体管T4导通,驱动单元产生驱动电流驱动发光二极管EL4发光,驱动电流根据第二节点N2的电压、外接电源ELVDD和驱动单元中驱动晶体管T5的阈值电压得到。其中第一节点N1的电压为外接电源的电压,即VN1=ELVDD。存储电容Cs将第二节点N2的电压保持为(Vdata+VthT5)。由公式一可知,此时,流经发光单元EL4的驱动电流IEL4的大小如公式四所示。
其中,Vdata为数据信号的电压,ELVDD为外接电源的电压。由于此时流经发光单元EL4的驱动电流与驱动晶体管的阈值电压无关,从而消除了驱动晶体管阈值电流对发光二极管的影响。由于将第二节点的初始化路径和电压补偿路径合并为一条路径,从而减少了发光阶段存储电容Cs的漏电路径,提高了画面质量。由于存储电容(Cs)的电荷漏电量减少,存储电容器的体积可以更小,从而使像素尺寸减小,即可提高每英寸的最大像素,进一步可提高像素数据电压写入存储电容的速度,从而允许更快的刷新频率。由于存储电容(Cs)的电荷漏电量减少,在保证显示画面质量的前提下可一定程度降低刷新频率,这对于节省功耗具有重要意义,尤其针对现有穿戴产品对省电的要求特别高的情况。
基于相同的技术构思,本发明实施例还提供一种显示器,采用如上述任一实施例所提供的像素电路,如图15所示,为本发明实施例提供的一种显示器结构示意图,图15中,显示器包含一个N×M的像素电路阵列,扫描驱动单元产生扫描信号S0、S1、S2……SN,Sn为扫描驱动单元输入第n行像素的扫描信号,n=1,2,……N;数据驱动单元产生数据信号data,包括D1、D2…DM共M个data信号,分别对应M列像素,Dm为第m列像素的数据信号data,m=1,2,……M;发光驱动单元产生第一控制信号E1、E2……EN,En为发光驱动单元输入第n行像素的第一控制信号,n=1,2,……N。
尽管已描述了本发明的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明范围的所有变更和修改。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (10)

1.一种像素电路,其特征在于,包括:数据写入单元、驱动单元、发光单元、初始化单元;
所述数据写入单元通过第一节点与所述驱动单元电连接;所述驱动单元通过第二节点与所述初始化单元电连接;所述驱动单元通过第三节点分别与所述发光单元和所述初始化单元电连接;
所述初始化单元外接第一扫描信号、第二扫描信号和初始化电压;所述初始化单元用于在所述第一扫描信号和所述第二扫描信号的控制下,利用所述初始化电压初始化所述第二节点;
所述数据写入单元外接数据信号和所述第一扫描信号,所述数据写入单元用于在所述第一扫描信号和所述数据信号的作用下,将所述第一节点的电压置为所述数据信号的电压并通过所述驱动单元和所述初始化单元更新所述第二节点的电压;
所述驱动单元外接外接电源、第一控制信号,所述驱动单元用于根据所述第一控制信号,产生驱动电流驱动所述发光单元发光;所述驱动电流根据所述第二节点的电压、所述外接电源和所述驱动单元中驱动晶体管的阈值电压得到。
2.如权利要求1所述的像素电路,其特征在于,所述初始化单元包括第一初始化晶体管和第二初始化晶体管;
所述第一初始化晶体管的第一电极通过所述第二节点与所述驱动单元电连接,所述第一初始化晶体管的第二电极通过所述第三节点分别与所述第二初始化晶体管第一电极、所述驱动单元和所述发光单元电连接,所述第一初始化晶体管的栅极外接所述第一扫描信号;
所述第二初始化晶体管的第二电极外接所述初始化电压,所述第二初始化晶体管的栅极外接所述第二扫描信号;
所述第一初始化晶体管和所述第二初始化晶体管用于在初始化阶段将所述第二节点的电压置为所述初始化电压;
所述第一初始化晶体管还用于在数据写入阶段通过所述驱动单元更新所述第二节点的电压。
3.如权利要求2所述的像素电路,其特征在于,所述数据写入单元包括数据写入晶体管;
所述数据写入晶体管的第一电极通过所述第一节点与所述驱动单元电连接,所述数据写入晶体管的第二电极外接所述数据信号,所述数据写入晶体管的栅极外接所述第一扫描信号。
4.如权利要求2所述的像素电路,其特征在于,所述发光单元包括发光控制晶体管和发光二极管;
所述发光控制晶体管的第一电极通过所述第三节点与所述驱动单元和所述初始化单元电连接,所述发光控制晶体管的第二电极与所述发光二极管电连接,所述发光控制晶体管的栅极外接所述第一控制信号。
5.如权利要求4所述的像素电路,其特征在于,所述初始化单元与所述发光二极管电连接,还用于在所述第一扫描信号和所述第二扫描信号的控制下,利用所述初始化电压初始化所述发光二极管。
6.如权利要求1至5任一项所述的像素电路,其特征在于,所述驱动单元包括存储电容、所述驱动晶体管和开关晶体管;
所述存储电容位于所述第一节点和所述第二节点之间;
所述驱动晶体管的第一电极外接所述外接电源,所述驱动晶体管的栅极通过所述第二节点分别与所述初始化单元和所述存储电容电连接,所述驱动晶体管的第二电极通过所述第三节点与所述发光单元和所述初始化单元电连接;
所述开关晶体管的第一电极通过所述第一节点分别与所述数据写入单元和所述存储电容电连接,所述开关晶体管的第二电极外接所述初始化电压,所述开关晶体管的栅极外接所述第一控制信号。
7.如权利要求1至5任一项所述的像素电路,其特征在于,所述驱动单元包括存储电容、所述驱动晶体管和开关驱动晶体管;
所述存储电容一端外接所述外接电源,所述存储电容另一端通过所述第二节点分别与所述初始化单元和所述驱动晶体管的栅极电连接;
所述驱动晶体管的第一电极通过所述第一节点分别与所述数据写入单元和所述开关晶体管的第二电极电连接,所述驱动晶体管的第二电极通过所述第三节点与所述发光单元和所述初始化单元电连接;
所述开关晶体管的第一电极外接所述外接电源,所述开关晶体管的栅极外接所述第一控制信号。
8.一种像素电路驱动方法,应用于如权利要求1至7任一项所述的像素电路,其特征在于,包括:
初始化阶段,通过所述第一扫描信号和所述第二扫描信号开启所述初始化单元,所述初始化单元利用初始化电压初始化第二节点;
数据写入阶段,通过所述第一扫描信号和数据信号向所述数据写入单元写入数据,所述数据写入单元将所述第一节点的电压置为所述数据信号的电压;所述驱动单元在所述第一节点的电压和所述第二节点的电压作用处于开启状态,并更新所述第二节点的电压;
发光阶段,控制所述第一控制信号开启所述驱动单元和所述发光单元,所述驱动单元产生驱动电流驱动所述发光单元发光;所述驱动电流根据所述第二节点的电压、所述外接电源和所述驱动单元中驱动晶体管的阈值电压得到。
9.如权利要求8所述的方法,其特征在于,在所述初始化阶段,还包括:所述初始化单元利用初始化电压初始化所述发光单元中的发光二极管。
10.一种显示器,其特征在于,包括如权利要求1至7任一项所述的像素电路。
CN201711385161.7A 2017-12-20 2017-12-20 一种像素电路、驱动方法及显示器 Active CN109949739B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201711385161.7A CN109949739B (zh) 2017-12-20 2017-12-20 一种像素电路、驱动方法及显示器
PCT/CN2018/095981 WO2019119790A1 (zh) 2017-12-20 2018-07-17 一种像素电路、驱动方法及显示器
US16/766,673 US11335271B2 (en) 2017-12-20 2018-07-17 Pixel circuit, driving method, and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711385161.7A CN109949739B (zh) 2017-12-20 2017-12-20 一种像素电路、驱动方法及显示器

Publications (2)

Publication Number Publication Date
CN109949739A true CN109949739A (zh) 2019-06-28
CN109949739B CN109949739B (zh) 2020-09-22

Family

ID=66994371

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711385161.7A Active CN109949739B (zh) 2017-12-20 2017-12-20 一种像素电路、驱动方法及显示器

Country Status (3)

Country Link
US (1) US11335271B2 (zh)
CN (1) CN109949739B (zh)
WO (1) WO2019119790A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110880299A (zh) * 2019-11-08 2020-03-13 深圳市华星光电半导体显示技术有限公司 画面显示方法及画面显示装置
CN114241998A (zh) * 2021-12-27 2022-03-25 昆山国显光电有限公司 像素电路、显示装置和显示装置的驱动方法

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20240212608A1 (en) * 2021-05-06 2024-06-27 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate and display device
CN116935790B (zh) * 2022-04-07 2024-08-16 荣耀终端有限公司 Oled电路、oled显示面板、显示屏及电子设备
CN114882837B (zh) * 2022-04-26 2023-09-08 Oppo广东移动通信有限公司 像素驱动电路、控制方法、显示屏及显示设备
US11915649B2 (en) * 2022-06-08 2024-02-27 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Pixel circuit and display panel
US20240274073A1 (en) * 2022-06-30 2024-08-15 Boe Technology Group Co., Ltd. Pixel driving circuit, control method thereof, and display device

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104464643A (zh) * 2014-12-29 2015-03-25 上海和辉光电有限公司 显示装置、像素驱动电路及其驱动方法
US9418595B2 (en) * 2014-11-25 2016-08-16 Everdisplay Optronics (Shanghai) Limited Display device, OLED pixel driving circuit and driving method therefor
CN106875894A (zh) * 2017-03-13 2017-06-20 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN107068045A (zh) * 2017-05-23 2017-08-18 上海和辉光电有限公司 一种像素电路、驱动方法及显示器

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6858989B2 (en) 2001-09-20 2005-02-22 Emagin Corporation Method and system for stabilizing thin film transistors in AMOLED displays
KR20150070718A (ko) * 2013-12-17 2015-06-25 삼성디스플레이 주식회사 유기전계 발광 표시장치
CN107038992B (zh) * 2017-05-23 2019-06-18 上海和辉光电有限公司 一种像素电路、驱动方法及显示器
CN107464526B (zh) 2017-09-28 2020-02-18 京东方科技集团股份有限公司 一种像素补偿电路、其驱动方法及显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9418595B2 (en) * 2014-11-25 2016-08-16 Everdisplay Optronics (Shanghai) Limited Display device, OLED pixel driving circuit and driving method therefor
CN104464643A (zh) * 2014-12-29 2015-03-25 上海和辉光电有限公司 显示装置、像素驱动电路及其驱动方法
CN106875894A (zh) * 2017-03-13 2017-06-20 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN107068045A (zh) * 2017-05-23 2017-08-18 上海和辉光电有限公司 一种像素电路、驱动方法及显示器

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110880299A (zh) * 2019-11-08 2020-03-13 深圳市华星光电半导体显示技术有限公司 画面显示方法及画面显示装置
CN114241998A (zh) * 2021-12-27 2022-03-25 昆山国显光电有限公司 像素电路、显示装置和显示装置的驱动方法
CN114241998B (zh) * 2021-12-27 2023-06-30 昆山国显光电有限公司 像素电路、显示装置和显示装置的驱动方法

Also Published As

Publication number Publication date
US20200372862A1 (en) 2020-11-26
US11335271B2 (en) 2022-05-17
WO2019119790A1 (zh) 2019-06-27
CN109949739B (zh) 2020-09-22

Similar Documents

Publication Publication Date Title
CN109949739A (zh) 一种像素电路、驱动方法及显示器
WO2020233025A1 (zh) 像素电路和显示装置
CN107038992B (zh) 一种像素电路、驱动方法及显示器
CN106297667B (zh) 像素电路及其驱动方法、阵列基板以及显示装置
CN106652903B (zh) 一种oled像素电路及其驱动方法、显示装置
CN105931599B (zh) 像素驱动电路及其驱动方法、显示面板、显示装置
CN107230451B (zh) 一种amoled像素驱动电路及像素驱动方法
CN104700783B (zh) 像素驱动电路的驱动方法
CN110277060A (zh) 一种像素电路和显示装置
CN107424555A (zh) 一种像素电路、驱动方法及显示器
CN103198793B (zh) 像素电路及其驱动方法、显示装置
CN107230452A (zh) 一种像素驱动电路及驱动方法
CN105096826A (zh) 一种像素电路及其驱动方法、阵列基板、显示装置
WO2016155161A1 (zh) Oeld像素电路、显示装置及控制方法
CN105096837B (zh) 一种像素电路及其驱动方法、显示面板和显示装置
CN107919093A (zh) 一种像素补偿电路及其驱动方法、显示装置
CN107993615A (zh) Goa电路单元、goa电路及显示面板
CN108039150A (zh) 移位寄存电路及移位寄存单元
CN113851082B (zh) 像素驱动电路及其驱动方法、显示面板
CN109523952A (zh) 一种像素电路及其控制方法、显示装置
CN107068045A (zh) 一种像素电路、驱动方法及显示器
CN107301842A (zh) 一种oled像素驱动电路及像素驱动方法
CN107230453A (zh) Amoled像素驱动电路及amoled像素驱动方法
CN106935202A (zh) 像素电路及其驱动方法、显示装置
CN108172173A (zh) 一种有机发光显示器的像素电路及驱动方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: 201506 No. nine, No. 1568, Jinshan District Industrial Zone, Shanghai, China

Applicant after: Shanghai Hehui optoelectronic Co., Ltd

Address before: 201506 No. nine, No. 1568, Jinshan District Industrial Zone, Shanghai, China

Applicant before: EverDisplay Optronics (Shanghai) Ltd.

CB02 Change of applicant information
GR01 Patent grant
GR01 Patent grant