WO2020004567A1 - 電子素子搭載用基板、電子装置および電子モジュール - Google Patents
電子素子搭載用基板、電子装置および電子モジュール Download PDFInfo
- Publication number
- WO2020004567A1 WO2020004567A1 PCT/JP2019/025658 JP2019025658W WO2020004567A1 WO 2020004567 A1 WO2020004567 A1 WO 2020004567A1 JP 2019025658 W JP2019025658 W JP 2019025658W WO 2020004567 A1 WO2020004567 A1 WO 2020004567A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- substrate
- main surface
- electronic element
- element mounting
- electronic
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/373—Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
- H01L23/3735—Laminates or multilayers, e.g. direct bond copper ceramic substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
- H01L23/13—Mountings, e.g. non-detachable insulating substrates characterised by the shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/367—Cooling facilitated by shape of device
- H01L23/3677—Wire-like or pin-like cooling fins or heat sinks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/373—Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49838—Geometry or layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5384—Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0201—Thermal arrangements, e.g. for cooling, heating or preventing overheating
- H05K1/0203—Cooling of mounted components
- H05K1/0204—Cooling of mounted components using means for thermal conduction connection in the thickness direction of the substrate
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/03—Use of materials for the substrate
- H05K1/0306—Inorganic insulating substrates, e.g. ceramic, glass
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/291—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/29138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/29144—Gold [Au] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49171—Fan-out arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49171—Fan-out arrangements
- H01L2224/49173—Radial fan-out arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/838—Bonding techniques
- H01L2224/83801—Soldering or alloying
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
- H01L23/14—Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
- H01L23/15—Ceramic or glass substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L24/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/73—Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/1015—Shape
- H01L2924/1016—Shape being a cuboid
- H01L2924/10162—Shape being a cuboid with a square active surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12041—LED
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12042—LASER
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/01—Dielectrics
- H05K2201/0183—Dielectric layers
- H05K2201/0187—Dielectric layers with regions of different dielectrics in the same layer, e.g. in a printed capacitor for locally changing the dielectric properties
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/03—Conductive materials
- H05K2201/032—Materials
- H05K2201/0323—Carbon
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/04—Soldering or other types of metallurgic bonding
- H05K2203/049—Wire bonding
Definitions
- the present invention relates to an electronic element mounting substrate, an electronic device, and an electronic module.
- an electronic element mounting substrate includes an insulating substrate having a first main surface, a second main surface, and side surfaces, an electronic element mounting portion located on the first main surface and the second main surface of the insulating substrate, and a metal layer.
- An electronic device is obtained by mounting an electronic element on an electronic element mounting portion of an electronic element mounting substrate (see Japanese Patent Application Laid-Open No. 2013-175508).
- An electronic element mounting substrate includes a first substrate having a first main surface and a second main surface located on a side opposite to the first main surface, and is located inside the first substrate in a plan view.
- a second substrate made of a carbon material and having a third main surface located on the first main surface side in a thickness direction and a fourth main surface located on a side opposite to the third main surface;
- a first mounting portion for mounting a first electronic element which is located on the first main surface side in the thickness direction, and wherein the second substrate and the third substrate are respectively Has a direction in which heat conduction is small and a direction in which heat conduction is large, and the second substrate and the third substrate are Intersect the direction perpendicular to each other small thermal conductivity in the respectively larger direction of the heat conduction is positioned as mutually
- An electronic device includes the electronic element mounting substrate described in the above configuration, and a first electronic element mounted on a first mounting portion of the electronic element mounting substrate.
- the electronic module according to the present disclosure includes the electronic device having the above configuration, and a module substrate to which the electronic device is connected.
- FIG. 2A is a top view illustrating the electronic element mounting substrate according to the first embodiment
- FIG. 2B is a bottom view of FIG.
- FIG. 2 is an exploded perspective view of a first substrate, a second substrate, and a third substrate of the electronic element mounting substrate shown in FIG. 1.
- FIG. 2 is a vertical cross-sectional view taken along line AA of the electronic element mounting substrate shown in FIG.
- FIG. 2 is a top view illustrating a state where electronic elements are mounted on the electronic element mounting substrate illustrated in FIG. 1.
- (A) is a top view which shows the electronic element mounting substrate in 2nd Embodiment
- (b) is a bottom view of (a).
- FIG. 1 is a top view illustrating the electronic element mounting substrate according to the first embodiment
- FIG. 2B is a bottom view of FIG.
- FIG. 2 is an exploded perspective view of a first substrate, a second substrate, and a third substrate of the electronic element mounting substrate shown in FIG. 1.
- FIG. 2 is a vertical
- FIG. 6 is an exploded perspective view of a first substrate, a second substrate, and a third substrate of the electronic element mounting substrate shown in FIG. 5.
- FIG. 6 is a vertical sectional view of the electronic element mounting substrate shown in FIG.
- FIG. 6 is a top view illustrating a state in which electronic elements are mounted on the electronic element mounting substrate illustrated in FIG. 5.
- FIG. 9 is a longitudinal sectional view taken along line AA of the electronic device mounted on the electronic device mounting substrate shown in FIG. 8.
- (A) is a top view which shows the electronic element mounting substrate in 3rd Embodiment
- (b) is a bottom view of (a).
- FIG. 11 is an exploded perspective view of a first substrate, a second substrate, and a third substrate of the electronic element mounting substrate shown in FIG.
- FIG. 10A is a longitudinal sectional view taken along line AA of the electronic element mounting board shown in FIG. 10A
- FIG. 10B is a longitudinal sectional view taken along line BB.
- (A) is a top view which shows the electronic element mounting substrate in 4th Embodiment
- (b) is a bottom view of (a).
- FIG. 14 is an exploded perspective view of a first substrate, a second substrate, and a third substrate of the electronic element mounting substrate shown in FIG. 13.
- 13A is a vertical cross-sectional view taken along line AA of the electronic element mounting substrate shown in FIG. 13A
- FIG. 13B is an electronic element mounting substrate shown in FIG. 3 is a vertical sectional view taken along line BB of FIG.
- FIG. 14 is a top view showing a state where electronic elements are mounted on the electronic element mounting board shown in FIG. 13.
- 16A is a longitudinal sectional view taken along line AA of the electronic device mounted on the electronic device mounting substrate shown in FIG. 16
- FIG. 16B is a longitudinal sectional view of the electronic device mounted substrate shown in FIG.
- FIG. 4 is a vertical cross-sectional view taken along line BB in a state where an electronic element is mounted on a substrate.
- (A) is a top view which shows the electronic element mounting substrate in 5th Embodiment
- (b) is a bottom view of (a).
- FIG. 19 is an exploded perspective view of a first substrate, a fourth substrate, a fifth substrate, a second substrate, and a third substrate of the electronic element mounting substrate shown in FIG. 18.
- FIG. 19 is a vertical cross-sectional view taken along line AA of the electronic element mounting substrate shown in FIG.
- FIG. 19 is a top view showing a state where electronic elements are mounted on the electronic element mounting substrate shown in FIG. 18.
- FIG. 22 is a longitudinal sectional view of the electronic device shown in FIG. 21 taken along line AA.
- the electronic element mounting substrate 1 includes a first substrate 11, a second substrate 12, and a third substrate 13, as in the examples shown in FIGS.
- the electronic device includes a substrate 1 for an electronic element or the like, an electronic element 2 (also referred to as a first electronic element 2) mounted on a mounting portion 1a (also referred to as a first mounting portion 1a) of the electronic element mounting substrate 1, and an electronic device. And a wiring board on which the element mounting board 1 is mounted.
- the electronic device is connected to a connection pad on a module substrate constituting the electronic module, for example, using a bonding material.
- the electronic element mounting substrate 1 includes a first substrate 11 having a first main surface and a second main surface opposite to the first main surface, and a first substrate 11 located in the first substrate 11 in plan view.
- a second substrate 12 made of a carbon material and having a third main surface positioned on the first main surface side in the thickness direction and a fourth main surface positioned on the opposite side to the third main surface;
- a fifth main surface located between the first main surface side in the thickness direction and a sixth main surface opposite to the fifth main surface, which is located between the first substrate and the second substrate; It has a third substrate 13 and a mounting portion 1a for mounting an electronic element, which is located on the first main surface side in the thickness direction.
- the second substrate 12 and the third substrate 13 each have a direction in which heat conduction is small and a direction in which heat conduction is large.
- the second substrate 12 and the third substrate 13 have a direction in which heat conduction is small in each. They are perpendicular to each other, and the directions of large heat conduction in each of them are perpendicular to each other.
- the electronic element 2 is mounted on an xy plane in a virtual xyz space.
- the upward direction refers to the positive direction of the virtual z-axis.
- the outer surface of the first substrate 11 and the inner surface of the through-hole 11 a of the first substrate 11 that are not visible in a perspective view are indicated by dotted lines.
- the second substrate 12 and the third substrate 13 are shaded in the examples shown in FIGS.
- the first substrate 11 has a first main surface (upper surface in FIGS. 1 to 4) and a second main surface (lower surface in FIGS. 1 to 4). The first main surface and the second main surface are located on opposite sides.
- the first substrate 11 is formed of a single layer or a plurality of insulating layers, and is a rectangular plate having two pairs of opposing sides (four sides) with respect to each of the first main surface and the second main surface in plan view. Shape.
- the first substrate 11 has a through hole 11a penetrating from the first main surface to the second main surface.
- the through hole 11a has a polygonal shape such as a square shape, a circular shape, or the like in plan view.
- the first substrate 11 functions as a support for supporting the second substrate 2 and the third substrate 13 and the electronic element 2.
- the first substrate 11 for example, ceramics such as an aluminum oxide sintered body (alumina ceramics), an aluminum nitride sintered body, a mullite sintered body, or a glass ceramic sintered body can be used. If the first substrate 11 is, for example, a sintered body of aluminum nitride, the first substrate 11 is suitable for a raw material powder such as aluminum nitride (AlN), erbium oxide (Er 2 O 3 ), yttrium oxide (Y 2 O 3 ). An organic binder and a solvent are added and mixed to produce a slurry.
- AlN aluminum nitride
- Er 2 O 3 erbium oxide
- Y 2 O 3 yttrium oxide
- the above-mentioned slurry is formed into a sheet by employing a conventionally known doctor blade method, calender roll method, or the like to produce a ceramic green sheet. If necessary, a plurality of ceramic green sheets are laminated and fired at a high temperature (about 1800 ° C.), whereby the first substrate 11 including a single layer or a plurality of insulating layers is manufactured.
- the second substrate 12 has a third main surface (upper surface in FIGS. 1 to 4) and a fourth main surface (lower surface in FIGS. 1 to 4).
- the third main surface and the fourth main surface are located on opposite sides.
- the third substrate 13 has a fifth main surface (upper surface in FIGS. 1 to 4) and a sixth main surface (lower surface in FIGS. 1 to 4).
- the fifth main surface and the sixth main surface are located on opposite sides.
- the second substrate 12 and the third substrate 13 are embedded in the first substrate 11 as in the examples shown in FIGS.
- the second substrate 12 and the third substrate 13 are adjacent to each other in a plan view, that is, as in the examples shown in FIGS. It is located between the substrate 12.
- the second substrate 12 and the third substrate 13 are made of, for example, a carbon material, and are formed as a structure in which graphene in which six-membered rings are connected by covalent bonds is laminated. Each surface is made of a material joined by van der Waals force.
- the metal layer 14 is provided on the first main surface of the first substrate 11.
- the metal layer 14 is used as a connection portion of the connection member 3 such as a bonding wire, and is for electrically connecting the electronic element 2 to a connection pad of the module substrate.
- the metal layer 14 includes a thin film layer and a plating layer.
- the thin film layer has, for example, an adhesion metal layer and a barrier layer.
- the close contact metal layer constituting the thin film layer is formed on the first main surface of the first substrate 11.
- the adhesion metal layer is made of, for example, tantalum nitride, nickel-chromium, nickel-chromium-silicon, tungsten-silicon, molybdenum-silicon, tungsten, molybdenum, titanium, chromium, etc., and is formed by vapor deposition, ion plating, sputtering, etc.
- the thin film is adhered to the first main surface of the first substrate 11 or the eighth main surface of the fourth substrate 15.
- the first substrate 11 or the fourth substrate 15 is installed in a film formation chamber of a vacuum evaporation apparatus, and a metal piece serving as an adhesion metal layer is provided to an evaporation source in the film formation chamber.
- the inside of the film formation chamber is evacuated (at a pressure of 10 ⁇ 2 Pa or less), and the metal piece placed in the deposition source is heated and deposited.
- a layer of a thin-film metal to be an adhesion metal layer is formed.
- an excess thin-film metal layer is removed by etching to form an adhesive metal layer.
- a barrier layer is deposited on the upper surface of the adhesion metal layer, and the barrier layer has good adhesion and wettability with the adhesion metal layer and the plating layer, and firmly joins the adhesion metal layer and the plating layer, and also forms a plating layer on the adhesion metal layer. It acts to prevent interdiffusion with the layer.
- the barrier layer is made of, for example, nickel-chromium, platinum, palladium, nickel, cobalt, or the like, and is adhered to the surface of the adhesion metal layer by a thin film forming technique such as an evaporation method, an ion plating method, and a sputtering method.
- the thickness of the adhesion metal layer is preferably about 0.01 to 0.5 ⁇ m. If the thickness is less than 0.01 ⁇ m, it tends to be difficult to firmly adhere the adhesion metal layer on the first substrate 11. If it exceeds 0.5 ⁇ m, the adhesion metal layer is likely to peel off due to internal stress during the formation of the adhesion metal layer. Further, the thickness of the barrier layer is preferably about 0.05 to 1 ⁇ m. When the thickness is less than 0.05 ⁇ m, defects such as pinholes tend to be generated, and it tends to be difficult to function as a barrier layer. If it exceeds 1 ⁇ m, the barrier layer is likely to peel off due to internal stress during film formation.
- the plating layer is applied to the exposed surface of the thin film layer by an electrolytic plating method or an electroless plating method.
- the plating layer is made of a metal having excellent corrosion resistance, such as nickel, copper, gold or silver, and excellent connectivity with connection members.
- a nickel plating layer having a thickness of about 0.5 to 5 ⁇ m and a gold plating layer having a thickness of about 0.1 to 3 ⁇ m are provided. Layers are sequentially applied. As described above, corrosion of the metal layer 14 can be effectively suppressed, and the bonding between the metal layer 14 and the connection member 3 can be strengthened.
- a metal layer such as copper (Cu) or gold (Au) may be arranged on the barrier layer so that the plating layer is formed well.
- the above-mentioned metal layer is formed by the same method as the thin film layer.
- the first substrate 11 is preferably made of an aluminum nitride sintered body having excellent thermal conductivity.
- the first substrate 11 and the second substrate 12 are bonded to each other by bonding the inner surface of the through-hole 11a of the first substrate 11 and the outer surface of the second substrate 12 with an active brazing material such as a TiCuAg alloy or TiSnAgCu.
- the first substrate 11 and the third substrate 13 are bonded to each other by bonding the inner surface of the through hole 11a of the first substrate 11 and the outer surface of the third substrate 13 with a bonding material made of an active brazing material such as a TiCuAg alloy or TiSnAgCu.
- the bonding material is formed to a thickness of about 10 ⁇ m between the first substrate 11 and the second substrate 12, or between the first substrate 11 and the third substrate 13.
- the first substrate 11 has a rectangular frame shape in plan view, and has a through hole 11a for embedding the second substrate 12 and the third substrate 13.
- the second substrate 12 has a square shape in plan view.
- the third substrate 13 has a square shape in plan view.
- the square shape is a square shape such as a square shape and a rectangular shape.
- the first substrate 11 has a square frame shape
- the second substrate 12 and the third substrate 13 have a rectangular shape
- a square composite substrate is formed.
- the substrate thickness T1 of the first substrate 11 is, for example, about 100 ⁇ m to 2000 ⁇ m
- the substrate thickness T2 of the second substrate 12 is, for example, about 100 ⁇ m to 2000 ⁇ m
- the substrate thickness T3 of the third substrate 13 is, for example, about 100 ⁇ m to 2000 ⁇ m.
- the thickness T1 of the first substrate 11 and the thickness T2 of the second substrate 12 are formed to be substantially the same (0.9T1 ⁇ T2 ⁇ 1.1T1).
- the thickness T1 of the first substrate 11 and the thickness T3 of the third substrate 13 are formed to be substantially the same (0.9T1 ⁇ T3 ⁇ 1.1T1).
- a metal layer 14 is provided on the first main surface of the first substrate 11 to provide an electronic device.
- An element mounting substrate 1 is formed.
- the thermal conductivity ⁇ of the first substrate 11 is substantially constant in the x direction and the y direction in the plane direction, and the z direction in the thickness direction of the first substrate 11 is equivalent to the x direction and the y direction in the plane direction ( ⁇ x ⁇ ⁇ y ⁇ ⁇ z).
- a substrate having a thermal conductivity ⁇ of about 100 to 200 W / m ⁇ K is used as the first substrate 11.
- the thermal conductivity ⁇ 1 of the second substrate 12 is different in magnitude between the x direction and the y direction in the plane direction of the second substrate 12.
- the thermal conductivity ⁇ of the second substrate 12 the x direction in the plane direction and the z direction in the thickness direction are equivalent, and the y direction in the plane direction is different.
- the relationship between the thermal conductivity ⁇ x1, ⁇ y1, and ⁇ z1 in each direction of the second substrate 12 is “thermal conductivity ⁇ x1 ⁇ thermal conductivity ⁇ z1 >> thermal conductivity ⁇ y1”.
- the thermal conductivity ⁇ x1 and the thermal conductivity ⁇ z1 of the second substrate 12 are about 1000 W / m ⁇ K
- the thermal conductivity ⁇ y1 of the second substrate 12 is about 4 W / m ⁇ K.
- the thermal conductivity ⁇ 2 of the third substrate 13 is different in magnitude between the x direction and the y direction in the plane direction of the third substrate 13.
- the thermal conductivity ⁇ of the third substrate 13 is the same in the y direction in the plane direction and the z direction in the thickness direction, and different in the x direction in the plane direction.
- the relationship between the thermal conductivity ⁇ x2, ⁇ y2, ⁇ z2 in each direction of the third substrate 13 is “thermal conductivity ⁇ y2 ⁇ thermal conductivity ⁇ z2 >> thermal conductivity ⁇ x2”.
- the thermal conductivity ⁇ y2 and the thermal conductivity ⁇ z2 of the third substrate 13 are about 1000 W / m ⁇ K, and the thermal conductivity ⁇ x1 of the third substrate 13 is about 4 W / m ⁇ K.
- the thermal conductivity ⁇ 1 of the second substrate 12 and the thermal conductivity ⁇ 2 of the third substrate 13 are different between a direction in which the thermal conductivity is large and a direction in which the thermal conductivity is small.
- any of the thermal conductivity ⁇ x, ⁇ y, ⁇ z, ⁇ x1, ⁇ y1, ⁇ z1, ⁇ x2, ⁇ y2, ⁇ z2 are omitted are included.
- an electronic device By mounting the electronic element 2 on the mounting portion 1a of the second substrate 12 of the electronic element mounting substrate 1, an electronic device can be manufactured.
- the electronic device may be manufactured by mounting the electronic element mounting substrate 1 on which the electronic element 2 is mounted on a wiring board or an electronic element mounting package.
- the electronic element 2 mounted on the electronic element mounting substrate 1 is, for example, a light emitting element such as an LD (Laser Diode) or an LED (Light Emitting Diode) or a light receiving element such as a PD (Photo Diode).
- the electrode of the electronic element 2 and the metal layer 14 are connected via the connecting member 3 such as a bonding wire.
- the connecting member 3 such as a bonding wire.
- the wiring substrate or the electronic element mounting package should use an insulating base made of ceramics or the like, for example, like the first substrate 11. And have a wiring conductor on the surface.
- the metal layer 14 of the electronic element mounting substrate 1 and the wiring conductor of the wiring substrate or the electronic element mounting package are electrically connected. Connected to.
- the first substrate 11 having the first main surface and the second main surface located on the opposite side to the first main surface and the first substrate 11 in the plan view
- a second substrate 12 which is made of a carbon material and has a third main surface located on the first main surface side in the thickness direction and a fourth main surface located on the opposite side to the third main surface
- a third substrate 13 having a surface, and a mounting portion 1a on the first main surface side in the thickness direction, on which the electronic element 2 is mounted.
- the second substrate 12 and the third substrate 13 have a small heat conduction direction and a large heat conduction direction. Small directions perpendicular to each other intersection (direction of direction ⁇ x2 of ⁇ y1), the position to which (the direction of the direction ⁇ y2 of Ramudaekkusu1) as large direction of the heat conduction intersect perpendicular to each other in each.
- the heat of the electronic element 2 is transferred to the direction in which the thermal conductivity of the second substrate 12 is large (the direction of ⁇ x1) and the thermal conductivity of the third substrate 13. Since heat can be dispersed and transmitted in different directions in a plan view in a direction with a higher rate (direction of ⁇ y2), the electronic element mounting substrate 1 having excellent heat conduction and excellent reliability can be obtained. .
- the third substrate 13 has a rectangular shape, and in a plan view, the second substrate 12 has larger heat conduction in the direction perpendicular to the longitudinal direction of the third substrate 13 than in the longitudinal direction of the third substrate 13.
- the third substrate 13 has greater heat conduction in the longitudinal direction than in the direction perpendicular to the longitudinal direction.
- Heat is easily transmitted in a direction perpendicular to the direction in which the second substrate 12 is adjacent, and the heat transfer in the direction in which the second substrate 12 is adjacent in a plan view transfers heat to a predetermined surrounding area facing the second substrate 12. This facilitates the heat transfer to a predetermined region (such as a heat radiating portion to the outside), so that the electronic element mounting substrate 1 having excellent reliability can be obtained.
- a predetermined region such as a heat radiating portion to the outside
- the third substrate 13 When the third substrate 13 is positioned so as to sandwich the second substrate 12 in a plan view, as in the examples shown in FIGS. 5 to 9 described later, the second substrate 12 and the third substrate 13
- the heat of the electronic device 2 generated on the third substrate 13 is smaller than the direction in which the second substrate 12 is sandwiched between two opposite sides of the electronic device 2. Since the heat is easily transmitted in a direction in which the substrate 13 intersects the second substrate 12 perpendicularly, the heat transfer from the outer edge of the electronic element 2 located on the third substrate 13 to the center of the electronic element 2 is suppressed. In addition, it is possible to suppress a decrease in the function of the electronic element 2 and to effectively operate the electronic element 2 for a long time.
- the second substrate 12 has a greater thermal conductivity in the thickness direction of the second substrate 12 than the thermal conductivity in the longitudinal direction of the third substrate 13, and the third substrate 13 has a greater thermal conductivity in a direction perpendicular to the longitudinal direction. Has high thermal conductivity.
- the surface of the second substrate 12 and the surface of the third substrate 13 are opposed to each other.
- the second substrate 12 opposed to the surface of the third substrate 13 is actuated.
- Heat can easily be transmitted to a predetermined surrounding area facing the second substrate 12, and can be easily transmitted to a predetermined area (radiation portion to the outside, etc.).
- An excellent electronic element mounting substrate 1 can be obtained.
- the heat of the light emitting element mounted on the mounting portion 1a located on the first main surface side can be radiated well, and the light emitting element can emit light satisfactorily.
- the mounting substrate 1 can be used.
- the electronic device mounting substrate 1 having the above configuration and the electronic device 2 mounted on the mounting portion 1a of the electronic device mounting substrate 1 have long-term reliability. It is possible to provide an electronic device having excellent characteristics.
- the electronic device of the present embodiment is connected to the metal layer 14 of the electronic element mounting substrate 1 and the connection pads of the module substrate via a bonding material such as solder to form an electronic module.
- the electronic element 2 is electrically connected to the connection pads of the module substrate.
- the electronic device When the electronic device has a wiring board or an electronic element storage package on which the electronic element mounting board 1 is mounted, the wiring conductors of the wiring board or the electronic element storage package and the connection pads of the module substrate are provided. It is connected via a bonding material such as solder to form an electronic module. As described above, the electronic element 2 is electrically connected to the connection pads of the module substrate.
- the electronic device having the above configuration and the module substrate to which the electronic device is connected have excellent long-term reliability.
- the metal layer 14 provided on the first main surface of the first substrate 11 is formed by a thin film method.
- the metal layer 14 is formed by using a conventionally known cofire method or postfire method. It does not matter.
- the third substrate 13 projects from the second substrate 12 in the longitudinal direction of the third substrate in plan view. The same applies to the examples of FIGS.
- the third substrate 13 has a rectangular shape, and the third substrate 13 projects from the second substrate 12 in the longitudinal direction of the third substrate 13 in plan view. To the outside of the electronic element mounting substrate 1 more easily, and the heat near the corner of the second substrate 12 in contact with the third substrate 13 can be reduced. Heat can be easily transferred to a predetermined region via the third substrate 13, and the electronic element mounting substrate 1 having excellent reliability can be obtained.
- the third substrate 13 may have both ends protruding in the longitudinal direction of the third substrate 13 from the second substrate 12, the positive end of the virtual y-axis or the negative end of the virtual y-axis. However, it may project from the second substrate 12 in the longitudinal direction of the third substrate 13.
- the second substrate 12 has a greater thermal conductivity in the thickness direction of the second substrate 12 than the thermal conductivity in the longitudinal direction of the third substrate 13, and the third substrate 13 has a greater thermal conductivity in a direction perpendicular to the longitudinal direction. Has high thermal conductivity.
- the surface of the second substrate 12 and the surface of the third substrate 13 are opposed to each other.
- the second substrate 12 opposed to the surface of the third substrate 13 is actuated.
- Heat can easily be transmitted to a predetermined surrounding area facing the second substrate 12, and can be easily transmitted to a predetermined area (radiation portion to the outside, etc.).
- An excellent electronic element mounting substrate 1 can be obtained.
- an electronic element mounting substrate capable of well dissipating heat of the light emitting element mounted on the mounting portion 1a of the second substrate 12 and emitting light from the light emitting element satisfactorily. It can be 1.
- the first substrate 11 has a rectangular frame shape in plan view, and has a through hole 11a for embedding the second substrate 12 and the third substrate 13.
- the second substrate 12 has a square shape in plan view.
- the third substrate 13 has a square shape in plan view.
- the third substrate 13 protrudes from the second substrate 12 in the longitudinal direction of the third substrate 13, and the length L2 of the third substrate 13 is longer than the length L1 of the second substrate 12 (L2> L1). .
- a square composite substrate is formed.
- the first substrate 11 has a square frame shape
- the second substrate 12 and the third substrate 13 have a rectangular shape
- a square composite substrate is formed.
- the length L2 in the longitudinal direction of the third substrate 13 is longer than the length L3 of a region such as the plurality of metal layers 14 arranged along the longitudinal direction of the third substrate 13 (L2> L3), Since the heat transferred from the second substrate 12 to the third substrate 13 is transferred to a region outside the region such as the metal layer 14, the heat transfer to the region such as the plurality of metal layers 14 is suppressed. Heat can be easily transferred to a predetermined region through the substrate 13, and the electronic element mounting substrate 1 having excellent reliability can be obtained.
- the plurality of metal layers 14 It is possible to suppress heat transfer to the region side, facilitate heat transfer to a predetermined region via the third substrate 13, and obtain the electronic element mounting substrate 1 having excellent reliability.
- the electronic element mounting substrate 1 of the second embodiment can be manufactured using the same manufacturing method as the electronic element mounting substrate 1 of the above-described embodiment.
- the electronic element mounting substrate 1 according to the third embodiment of the present disclosure differs from the electronic element mounting substrate 1 according to the above-described embodiment in that the second electronic element 3 is located on the second main surface side in the thickness direction.
- the second substrate 12 has a point that, in a plan view, the heat conduction in the plane direction is larger than the heat conduction in the thickness direction.
- the electronic element mounting substrate 1 has a third substrate 13 located in a frame shape between the second substrate 12 and the third substrate 13 in plan view.
- the third substrate 13 located in a frame shape surrounds the second substrate 12.
- two third substrates 13 (thin hatching in FIGS. 10 and 11) opposed to each other in the virtual x-axis direction have a thermal conductivity ⁇ 2
- the two third substrates 13 (dark hatching in FIGS. 10 and 11) facing each other in the y-axis direction have a thermal conductivity of ⁇ 3.
- the thermal conductivity ⁇ of the second substrate 12, the thermal conductivity ⁇ 2 of the third substrate 13, and the thermal conductivity ⁇ 3 of the third substrate 13 correspond to a direction in which the thermal conductivity is large and a direction in which the thermal conductivity is small, respectively. Is different.
- the thermal conductivity ⁇ 3 of the third substrate 13 is different in magnitude between the x direction and the y direction in the plane direction of the third substrate 13.
- the relationship between the thermal conductivity ⁇ x3, ⁇ y3, ⁇ z3 in each direction of the third substrate 13 is “thermal conductivity ⁇ x3 ⁇ thermal conductivity ⁇ z3 >> thermal conductivity ⁇ y3”.
- the thermal conductivity ⁇ 3 of the third substrate 13 the x direction in the plane direction and the z direction in the thickness direction are equivalent, and the y direction in the plane direction is different.
- the thermal conductivity ⁇ x3 and the thermal conductivity ⁇ z3 of the third substrate 13 are about 1000 W / m ⁇ K, and the thermal conductivity ⁇ y3 of the third substrate 13 is about 4 W / m ⁇ K.
- some of the thermal conductivity ⁇ x3, ⁇ y3, ⁇ z3 are omitted.
- It has a second mounting portion 1b on the second main surface side in the thickness direction, on which the second electronic element 3 is mounted, and the second substrate 12 has greater heat conduction in the plane direction than in the thickness direction. Therefore, when the first electronic element 2 is mounted on the first mounting part 1a and the second electronic element 3 is mounted on the second mounting part 1b and operated, heat is generated from the first electronic element 2 and the second electronic element 3. This facilitates the transfer of the generated heat from the first mounting portion 1a and the second mounting portion 1b located on opposite sides to the outer peripheral side of the first mounting portion 1a and the second mounting portion 1b.
- the third substrate 13 has a thermal conductivity in the direction in which the side of the second substrate 12 extends, the thermal conductivity in the direction perpendicular to the direction in which the side of the second substrate 12 extends, the third substrate 13 Since the heat transferred to the outer edge is diffused in the direction in which the side of the second substrate 12 extends and in the thickness direction of the third substrate 13 to facilitate heat radiation, the first electronic element 2 is mounted on the first mounting portion 1a.
- the second electronic device 3 is mounted on the second mounting portion 1b and operated, heat can be satisfactorily released to the outside, and the first electronic device 2 and the second mounting device mounted on the first mounting portion 1a can be released.
- the first electronic element 2 and the second electronic element 3 can function well without hindering the operation of the second electronic element 3 mounted on the unit 1b.
- the third substrate 13 may have a frame shape and surrounds the second substrate 12 in a plan view. Alternatively, for example, four rectangular third substrates 13 may be used to form a frame shape by surrounding the second substrate 12 in plan view.
- the electronic element mounting substrate 1 of the third embodiment can be manufactured using the same manufacturing method as the electronic element mounting substrate 1 of the above-described embodiment.
- the electronic device mounting substrate 1 according to the fourth embodiment of the present disclosure is different from the electronic device mounting substrate 1 according to the above-described embodiment in that the second substrate 12 and the third substrate 13 are alternately positioned in the plane direction. That is the point. Inside the first substrate 11, two second substrates 12 and third substrates 13 each having two columns and two rows, that is, four in total, are located.
- the second substrate 12 and the third substrate 13 are alternately positioned in the plane direction, when the electronic device 2 is mounted on the mounting portion 1a and operated, the heat of the electronic device 2 is transferred to the second substrate 12.
- the direction in which the thermal conductivity is large the direction of ⁇ x1
- the direction in which the thermal conductivity of the third substrate 13 is large the direction of ⁇ y2
- heat can be distributed and transmitted in different directions in plan view.
- the electronic element mounting substrate 1 is excellent in reliability and excellent in reliability.
- the mounting portion 1a is located so as to straddle the boundary between the second substrate 12 and the third substrate 13, when the electronic device 2 is mounted on the mounting portion 1a and operated,
- the heat of the electronic element 2 is effectively applied to directions in which the thermal conductivity of the second substrate 12 is large (the direction of ⁇ x1) and the thermal conductivity of the third substrate 13 (the direction of ⁇ y2), which are different in plan view.
- the electronic element mounting substrate 1 is excellent in heat conduction and excellent in reliability.
- the electronic element mounting substrate 1 of the fourth embodiment can be manufactured using the same manufacturing method as the electronic element mounting substrate 1 of the above-described embodiment.
- the electronic element mounting substrate 1 according to the fifth embodiment of the present disclosure is different from the electronic element mounting substrate 1 according to the above-described embodiment in that the electronic element mounting substrate 1 is provided on the first main surface of the first substrate 11.
- a fourth substrate 15 having a seventh main surface (the lower surface in FIGS. 18 to 22) facing the second substrate and an eighth main surface (the upper surface in FIGS. 18 to 22) located on the opposite side to the seventh main surface;
- a ninth main surface (upper surface in FIGS. 18 to 22) provided on the second main surface of the substrate 11 and facing the second main surface and a tenth main surface (FIG. 18 to FIG. 18) located on the opposite side to the ninth main surface. 22 in FIG. 22).
- the first substrate 11, the fourth substrate 15, and the fifth substrate 16 are the invisible outer surface of the first substrate 11, the outer surface of the fourth substrate 15, the outer surface of the fifth substrate 16,
- the inner surface of the through hole 11a of the first substrate 11 is indicated by a dotted line.
- the second substrate 12 and the third substrate 13 are shaded in the example shown in FIG.
- the fourth substrate 15 and the fifth substrate 16 for example, ceramics such as an aluminum oxide sintered body (alumina ceramics), an aluminum nitride sintered body, a mullite sintered body, or a glass ceramic sintered body can be used. .
- the fourth substrate 15 and the fifth substrate 16 can be manufactured by the same material and method as the first substrate 11 made of the above-mentioned ceramics.
- the fourth substrate 15 and the fifth substrate 16 are preferably made of an aluminum nitride sintered body having excellent thermal conductivity.
- the fourth substrate 15 and the fifth substrate 16 may be made of an aluminum nitride sintered body.
- the eighth main surface of the fourth substrate 15, the first main surface of the first substrate 11, the third main surface of the second substrate 12, and the fifth main surface of the third substrate 13 are made of, for example, TiCuAg alloy, TiSnAgCu, or the like. Are bonded by a bonding material made of an active brazing material.
- the ninth main surface of the fifth substrate 16, the second main surface of the first substrate 11, the fourth main surface of the second substrate 12, and the sixth main surface of the third substrate 13 are made of, for example, TiCuAg alloy, TiSnAgCu, or the like. Are bonded by a bonding material made of an active brazing material.
- the bonding material may be provided between the fourth substrate 15 and the first substrate 11, the second substrate 12, and the third substrate 13, or between the fifth substrate 16 and the first substrate 11, the second substrate 12, and the third substrate 13. Is formed to a thickness of about several tens of ⁇ m.
- the thermal conductivity ⁇ 2 of the fourth substrate 15 is substantially constant in the x direction and the y direction in the plane direction, and the z direction in the thickness direction of the fourth substrate 15 is equivalent to the x direction and the y direction in the plane direction ( ⁇ x2 ⁇ ⁇ y2 ⁇ ⁇ z2).
- a substrate having a thermal conductivity ⁇ 2 of about 100 to 200 W / m ⁇ K is used as the fourth substrate 15.
- the thermal conductivity ⁇ 3 of the fifth substrate 16 is substantially constant in the x direction and the y direction in the plane direction, and the z direction in the thickness direction of the fifth substrate 16 is equivalent to the x direction and the y direction in the plane direction ( ⁇ x3 ⁇ ⁇ y3 ⁇ ⁇ z3).
- a substrate having a thermal conductivity ⁇ 3 of about 100 to 200 W / m ⁇ K is used as the fifth substrate 16.
- the drawings of the present embodiment include those in which any of the thermal conductivity ⁇ x2, ⁇ y2, ⁇ z2, ⁇ x3, ⁇ y3, and ⁇ z3 is omitted for convenience.
- the first substrate 11 is made of a metal material such as copper (Cu), copper-tungsten (Cu-W), copper-molybdenum (Cu-Mo), or the like. Can also be used.
- a substrate having a thermal conductivity ⁇ of about 400 W / m ⁇ K is used as the first substrate 11.
- the substrate thickness T4 of the fourth substrate 15 is, for example, about 50 ⁇ m to 500 ⁇ m.
- the thickness T5 of the fifth substrate 16 is, for example, about 50 ⁇ m to 500 ⁇ m, similarly to the substrate thickness T1 of the first substrate 11.
- the thickness T4 of the fourth substrate 15 and the thickness T5 of the fifth substrate 16 are provided to be equal to each other within a range of about 10% (0.90T5 ⁇ T4 ⁇ 1.10T5), the electronic element can be more effectively formed.
- the thickness of the fourth substrate 15 is 100 ⁇ m
- the thickness of the fifth substrate 16 is preferably 100 ⁇ m (90 ⁇ m to 110 ⁇ m).
- the first substrate 11 has a rectangular frame shape in plan view, and has a through hole 11a for embedding the second substrate 12 and the third substrate 13.
- the second substrate 12 has a square shape in plan view.
- the third substrate 13 has a square shape in plan view.
- the fourth substrate 15 has a square shape in plan view.
- the fifth substrate 16 has a square shape in plan view.
- the fifth substrate 16 may have a frame shape.
- the thickness T4 of the fourth substrate 15 is determined by the thickness in the central side and the outer peripheral side of the electronic element mounting substrate 1, that is, the thickness in the area overlapping the second substrate 12 and the thickness in the area overlapping the first substrate 11 in plan view. And may be different.
- the thickness of the fourth substrate 15 in the region overlapping the second substrate 12 is larger than the thickness of the fourth substrate 15 in the region overlapping the first substrate 11, the heat of the electronic element 2 mounted on the fourth substrate 15 is improved. In addition, heat can be easily transferred to the second substrate 12 side.
- the thickness T5 of the fifth substrate 16 is determined by the thickness of the central portion and the outer peripheral side of the electronic element mounting substrate 1, that is, the thickness in the region overlapping the second substrate 12 in plan view and the thickness in the region overlapping the first substrate 11. And may be different.
- the electronic element mounting substrate 1 of the fifth embodiment can be manufactured using the same manufacturing method as the electronic element mounting substrate 1 of the above-described embodiment.
- each of the composite substrates has a square shape having a notch or a chamfer at a corner. It does not matter.
- the electronic element mounting substrate 1 of the present disclosure may be a combination of any one of the electronic element mounting substrate 1 of the first embodiment to the electronic element mounting substrate 1 of the fifth embodiment. Absent.
- the electronic element of the fifth embodiment is used in the electronic element mounting substrate 1 of the second embodiment, the electronic element mounting substrate 1 of the third embodiment, and the electronic element mounting substrate 1 of the fourth embodiment.
- the electronic element of the fifth embodiment is used in the electronic element mounting substrate 1 of the second embodiment, the electronic element mounting substrate 1 of the third embodiment, and the electronic element mounting substrate 1 of the fourth embodiment.
- the electronic element of the fifth embodiment is used.
- the electronic device mounting substrate 1 having the fourth substrate 15 and the fifth substrate 16 may be used.
- the fifth substrate 16 is located between the second substrate 12 and the third substrate 13 on three sides of the third substrate 16. No problem.
- a mounting layer for the electronic element 2 may be provided on the mounting portion 1a.
- the mounting layer can be manufactured using the same material and method as the metal layer 14.
- a metal plating layer whose outermost surface is, for example, an Au plating layer may be provided on the surfaces of the second substrate 12 and the third substrate 13.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Chemical & Material Sciences (AREA)
- Ceramic Engineering (AREA)
- Materials Engineering (AREA)
- Inorganic Chemistry (AREA)
- Geometry (AREA)
- Structure Of Printed Boards (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
- Combinations Of Printed Boards (AREA)
Abstract
電子素子搭載用基板は、第1主面を有する第1基板と、平面視で第1基板の内側に位置し、炭素材料からなる第2基板と、平面視で第1基板と第2基板との間に位置し、炭素材料からなる第3基板と、厚み方向における第1主面側に位置する、第1電子素子を搭載する第1搭載部とを有しており、第2基板および第3基板は、それぞれにおいて熱伝導が小さい方向と熱伝導が大きい方向を有しており、第2基板と第3基板とは、それぞれにおける熱伝導の小さい方向が互いに垂直に交わり、それぞれにおける熱伝導の大きい方向が互いに垂直に交わるように位置している。
Description
本発明は、電子素子搭載用基板、電子装置および電子モジュールに関するものである。
従来、電子素子搭載用基板は、第1主面と第2主面と側面とを有する絶縁基板と、絶縁基板の第1主面および第2主面に位置した電子素子の搭載部と金属層とを有している。電子素子搭載用基板において、電子素子の搭載部に電子素子を搭載することにより電子装置となる(特開2013-175508号公報参照。)。
本開示の電子素子搭載用基板は、第1主面および該第1主面と反対側に位置する第2主面を有する第1基板と、平面視で該第1基板の内側に位置し、炭素材料からなり、厚み方向における前記第1主面側に位置した第3主面および該第3主面と反対側に位置する第4主面を有する第2基板と、平面視で前記第1基板と前記第2基板との間に位置し、炭素材料からなり、厚み方向における前記第1主面側に位置した第5主面および該第5主面と反対側に位置する第6主面を有する第3基板と、厚み方向における前記第1主面側に位置する、第1電子素子を搭載する第1搭載部とを有しており、前記第2基板および前記第3基板は、それぞれにおいて熱伝導が小さい方向と熱伝導が大きい方向を有しており、前記第2基板と前記第3基板とは、それぞれにおける熱伝導の小さい方向が互いに垂直に交わり、それぞれにおける熱伝導の大きい方向が互いに垂直に交わるように位置している。
本開示の電子装置は、上記構成の記載の電子素子搭載用基板と、該電子素子搭載用基板の第1搭載部に搭載された第1電子素子とを有している。
本開示の電子モジュールは、上記構成の電子装置と、該電子装置が接続されたモジュール用基板とを有する。
本開示のいくつかの例示的な実施形態について、添付の図面を参照しつつ説明する。
(第1の実施形態)
本開示の第1の実施形態における電子素子搭載用基板1は、図1~図4に示された例のように、第1基板11と、第2基板12と、第3基板13とを含んでいる。電子装置は、電子素子等用基板1と、電子素子搭載用基板1の搭載部1a(第1搭載部1aともいう)に搭載された電子素子2(第1電子素子2ともいう)と、電子素子搭載用基板1が搭載された配線基板とを含んでいる。電子装置は、例えば電子モジュールを構成するモジュール用基板上の接続パッドに接合材を用いて接続される。
本開示の第1の実施形態における電子素子搭載用基板1は、図1~図4に示された例のように、第1基板11と、第2基板12と、第3基板13とを含んでいる。電子装置は、電子素子等用基板1と、電子素子搭載用基板1の搭載部1a(第1搭載部1aともいう)に搭載された電子素子2(第1電子素子2ともいう)と、電子素子搭載用基板1が搭載された配線基板とを含んでいる。電子装置は、例えば電子モジュールを構成するモジュール用基板上の接続パッドに接合材を用いて接続される。
本実施形態における電子素子搭載用基板1は、第1主面および第1主面と反対側に位置する第2主面を有する第1基板11と、平面視で第1基板11内に位置し、炭素材料からなり、厚み方向における第1主面側に位置した第3主面および第3主面と反対側に位置する第4主面を有する第2基板12と、平面視で第1基板11と第2基板12との間に位置し、炭素材料からなり、厚み方向における第1主面側に位置した第5主面および第5主面と反対側に位置する第6主面を有する第3基板13と、厚み方向における第1主面側に位置する、電子素子を搭載する搭載部1aとを有している。第2基板12および第3基板13は、それぞれにおいて熱伝導が小さい方向と熱伝導が大きい方向を有しており、第2基板12と第3基板13とは、それぞれにおける熱伝導の小さい方向が互いに垂直に交わり、それぞれにおける熱伝導の大きい方向が互いに垂直に交わるように位置している。図1~図4において、電子素子2は仮想のxyz空間におけるxy平面に実装されている。図1~図4において、上方向とは、仮想のz軸の正方向のことをいう。なお、以下の説明における上下の区別は便宜的なものであり、実際に電子素子搭載用基板1等が使用される際の上下を限定するものではない。
第1基板11は、図2に示す例において、斜視にて不可視となる第1基板11の外面および第1基板11の貫通穴11aの内面とを点線にて示している。第2基板12および第3基板13は、図1、図2、図4に示す例において、網掛けにて示している。
第1基板11は、第1主面(図1~図4では上面)および第2主面(図1~図4では下面)を有している。第1主面と第2主面とは反対側に位置している。第1基板11は、単層または複数の絶縁層からなり、平面視において、第1主面および第2主面のそれぞれに対して二組の対向する辺(4辺)を有した方形の板状の形状を有している。第1基板11は、第1主面から第2主面にかけて貫通する貫通穴11aを有している。貫通穴11aは、平面視にて、方形状等の多角形状、円形状等の形状をしている。第1基板11は、第2基板2および第3基板13と、電子素子2とを支持するための支持体として機能される。
第1基板11は、例えば、酸化アルミニウム質焼結体(アルミナセラミックス),窒化アルミニウム質焼結体,ムライト質焼結体またはガラスセラミックス焼結体等のセラミックスを用いることができる。第1基板11は、例えば窒化アルミニウム質焼結体である場合であれば、窒化アルミニウム(AlN),酸化エルビニウム(Er2O3),酸化イットリウム(Y2O3)等の原料粉末に適当な有機バインダーおよび溶剤等を添加混合して泥漿物を作製する。上記の泥漿物を、従来周知のドクターブレード法またはカレンダーロール法等を採用してシート状に成形することによってセラミックグリーンシートを作製する。必要に応じて、セラミックグリーンシートを複数枚積層し、高温(約1800℃)で焼成することによって、単層または複数の絶縁層からなる第1基板11が製作される。
第2基板12は、第3主面(図1~図4では上面)および第4主面(図1~図4では下面)を有している。第3主面と第4主面とは反対側に位置している。
第3基板13は、第5主面(図1~図4は上面)および第6主面(図1~図4では下面)を有している。第5主面と第6主面とは反対側に位置している。
第2基板12および第3基板13は、図1~図4に示される例のように、第1基板11に埋め込まれている。第2基板12と第3基板13は、平面視で隣接している、すなわち、図1~図4に示される例のように、第3基板13は、平面視で第1基板11と第2基板12との間に位置している。
第2基板12および第3基板13は、例えば、炭素材料からなり、六員環が共有結合でつながったグラフェンが積層した構造体として形成される。各面がファンデルワールス力で結合された材料である。
金属層14は、第1基板11の第1主面に設けられている。金属層14は、ボンディングワイヤ等の接続部材3の接続部として用いられ、電子素子2とモジュール用基板の接続パッドとを電気的に接続するためのものである。
金属層14は、薄膜層およびめっき層とを含んでいる。薄膜層は、例えば、密着金属層とバリア層とを有している。薄膜層を構成する密着金属層は、第1基板11の第1主面に形成される。密着金属層は、例えば、窒化タンタル、ニッケル-クロム、ニッケル-クロムーシリコン、タングステン-シリコン、モリブデン-シリコン、タングステン、モリブデン、チタン、クロム等から成り、蒸着法、イオンプレーティング法、スパッタリング法等の薄膜形成技術を採用することにより、第1基板11の第1主面または第4基板15の第8主面に被着される。例えば真空蒸着法を用いて形成する場合には、第1基板11または第4基板15を真空蒸着装置の成膜室内に設置して、成膜室内の蒸着源に密着金属層と成る金属片を配置し、その後、成膜室内を真空状態(10-2Pa以下の圧力)にするとともに、蒸着源に配置された金属片を加熱して蒸着させ、上記の蒸着した金属片の分子を第1基板11に被着させることにより、密着金属層と成る薄膜金属の層を形成する。そして、薄膜金属層が形成された第1基板11にフォトリソグラフィ法を用いてレジストパターンを形成した後、エッチングによって余分な薄膜金属層を除去することにより、密着金属層が形成される。密着金属層の上面にはバリア層が被着され、バリア層は密着金属層とめっき層と接合性、濡れ性が良く、密着金属層とめっき層とを強固に接合させるとともに密着金属層とめっき層との相互拡散を防止する作用をなす。バリア層は、例えば、ニッケルークロム、白金、パラジウム、ニッケル、コバルト等から成り、蒸着法、イオンプレーティング法、スパッタリング法等の薄膜形成技術により密着金属層の表面に被着される。
密着金属層の厚さは0.01~0.5μm程度が良い。0.01μm未満では、第1基板11上に密着金属層を強固に密着させることが困難となる傾向がある。0.5μmを超える場合は密着金属層の成膜時の内部応力によって密着金属層の剥離が生じ易くなる。また、バリア層の厚さは0.05~1μm程度が良い。0.05μm未満では、ピンホール等の欠陥が発生してバリア層としての機能を果たしにくくなる傾向がある。1μmを超える場合は、成膜時の内部応力によりバリア層の剥離が生じ易くなる。
めっき層は、電解めっき法または無電解めっき法によって、薄膜層の露出した表面に被着される。めっき層は、ニッケル,銅,金または銀等の耐食性、接続部材との接続性に優れる金属から成るものであり、例えば、厚さ0.5~5μm程度のニッケルめっき層と0.1~3μm程度の金めっき層とが順次被着される。上記によって、金属層14が腐食することを効果的に抑制できるとともに、金属層14と接続部材3との接合を強固にできる。
また、バリア層上に、銅(Cu)、金(Au)等の金属層を配置し、めっき層が良好に形成されるようにしても構わない。上記の金属層は、薄膜層と同様な方法により形成される。
第1基板11は、熱伝導率に優れた窒化アルミニウム質焼結体が好適に用いられる。第1基板11と第2基板12とは、第1基板11の貫通孔11aの内面と第2基板12の外面とが、例えば、TiCuAg合金、TiSnAgCu等の活性ろう材からなる接合材により接着される。第1基板11と第3基板13とは、第1基板11の貫通孔11aの内面と第3基板13の外面とが、例えば、TiCuAg合金、TiSnAgCu等の活性ろう材からなる接合材により接着される。接合材は、第1基板11と第2基板12との間、または第1基板11と第3基板13との間に10μm程度の厚みに形成される。
第1基板11は、平面視にて、方形の枠状をしており、第2基板12および第3基板13を埋め込むための貫通穴11aを有している。第2基板12は、平面視にて、方形状をしている。第3基板13は、平面視にて、方形状をしている。第1基板11と、第2基板12と、第3基板13とを接着することにより、方形状の複合基板が形成される。なお、方形状とは、正方形状、長方形状等の四角形状である。平面視にて、第1基板11は正方形の枠状をしており、第2基板12および第3基板13は長方形状をしており、正方形状の複合基板が形成される。
第1基板11の基板厚みT1は、例えば、100μm~2000μm程度であり、第2基板12の基板厚みT2は、例えば、100μm~2000μm程度である。第3基板13の基板厚みT3は、例えば、100μm~2000μm程度である。第1基板11の厚みT1と第2基板12の厚みT2とは、同程度の厚みに形成される(0.9T1≦T2≦1.1T1)。また、第1基板11の厚みT1と第3基板13の厚みT3とは、同程度の厚みに形成される(0.9T1≦T3≦1.1T1)。
第1基板11と、第2基板12と、第3基板13とを接合材により接合して複合基板を製作した後、第1基板11の第1主面に金属層14を設けることで、電子素子搭載用基板1が形成される。
第1基板11の熱伝導率κは、平面方向におけるx方向とy方向とで略一定であり、第1基板11の厚み方向におけるz方向も平面方向におけるx方向とy方向と同等である(κx≒κy≒κz)。例えば、第1基板11として、窒化アルミニウム質焼結体が用いられる場合、第1基板11は、100~200W/m・K程度の熱伝導率κである基板が用いられる。
第2基板12の熱伝導率λ1は、第2基板12の平面方向におけるx方向とy方向とで大きさが異なっている。第2基板12の熱伝導率λは、平面方向におけるx方向と厚み方向におけるz方向とが同等であり、平面方向におけるy方向が異なっている。第2基板12のそれぞれの方向における熱伝導率λx1、λy1、λz1の関係は、「熱伝導率λx1≒熱伝導率λz1>>熱伝導率λy1」である。例えば、第2基板12の熱伝導率λx1および熱伝導率λz1は、1000W/m・K程度であり、第2基板12の熱伝導率λy1は、4W/m・K程度である。
第3基板13の熱伝導率λ2は、第3基板13の平面方向におけるx方向とy方向とで大きさが異なっている。第3基板13の熱伝導率λは、平面方向におけるy方向と厚み方向におけるz方向とが同等であり、平面方向におけるx方向が異なっている。第3基板13のそれぞれの方向における熱伝導率λx2、λy2、λz2の関係は、「熱伝導率λy2≒熱伝導率λz2>>熱伝導率λx2」である。例えば、第3基板13の熱伝導率λy2および熱伝導率λz2は、1000W/m・K程度であり、第3基板13の熱伝導率λx1は、4W/m・K程度である。第2基板12の熱伝導率λ1と第3基板13の熱伝導率λ2とは、熱伝導率の大きい方向と熱伝導率が小さい方向とが異なっている。なお、本実施形態の図および後述する実施形態の図において、便宜上、熱伝導率κx、κy、κz、λx1、λy1、λz1、λx2、λy2、λz2のいずれかを省略したものを含んでいる。
電子素子搭載用基板1の第2基板12の搭載部1a上に、電子素子2を搭載することによって、電子装置を作製することができる。なお、電子素子2を搭載した電子素子搭載用基板1を配線基板もしくは電子素子搭載用パッケージに搭載することによって電子装置を作製する場合であっても構わない。電子素子搭載用基板1に搭載される電子素子2は、例えばLD(Laser Diode)、LED(Light Emitting Diode)等の発光素子、PD(Photo Diode)等の受光素子である。例えば、電子素子2は、Au-Sn等の接合材によって、第2基板12の搭載部1a上に固定された後、ボンディングワイヤ等の接続部材3を介して電子素子2の電極と金属層14とが電気的に接続されることによって電子素子搭載用基板1に搭載される。電子素子搭載用基板1が搭載される配線基板もしくは電子素子搭載用パッケージを用いる場合、配線基板または電子素子搭載用パッケージは、例えば、第1基板11と同様に、セラミックス等の絶縁基体を用いることができ、表面に配線導体を有している。そして、電子素子搭載用基板1が搭載される配線基板もしくは電子素子搭載用パッケージを用いる場合、電子素子搭載用基板1の金属層14と配線基板もしくは電子素子搭載用パッケージの配線導体とが電気的に接続される。
本実施形態の電子素子搭載用基板1によれば、第1主面および第1主面と反対側に位置する第2主面を有する第1基板11と、平面視で第1基板11内に位置し、炭素材料からなり、厚み方向における第1主面側に位置した第3主面および該第3主面と反対側に位置する第4主面を有する第2基板12と、平面視で第1基板11と第2基板12との間に位置し、炭素材料からなり、厚み方向における第1主面側に位置した第5主面および第5主面と反対側に位置する第6主面を有する第3基板13と、厚み方向における第1主面側に位置する、電子素子2を搭載する搭載部1aとを有しており、第2基板12および第3基板13は、それぞれにおいて熱伝導が小さい方向と熱伝導が大きい方向を有しており、第2基板12と第3基板13とは、それぞれにおける熱伝導の小さい方向が互いに垂直に交わり(λy1の方向⊥λx2の方向)、それぞれにおける熱伝導の大きい方向が互いに垂直に交わるように位置している(λx1の方向⊥λy2の方向)。上記構成により、搭載部1aに電子素子2を搭載して作動させた際、電子素子2の熱を第2基板12の熱伝導率の大きい方向(λx1の方向)と第3基板13の熱伝導率が大きい方向(λy2の方向)に、それぞれ平面視で異なる方向に分散して伝熱させることができるので、熱伝導に優れ、信頼性に優れた電子素子搭載用基板1とすることができる。
また、第3基板13は矩形状であり、平面視において、第2基板12は、第3基板13の長手方向の熱伝導より第3基板13の長手方向に垂直に交わる方向の熱伝導が大きく、第3基板13は、長手方向に垂直に交わる方向の熱伝導より長手方向の熱伝導が大きい。上記構成により、第2基板12上に電子素子2を搭載して作動した際、第2基板12の辺に相対する領域への伝熱を抑制するとともに、第2基板12の第3基板13が隣接する方向に垂直な方向への伝熱を抑制して第3基板13へと伝熱しやすくし、第3基板13側に伝熱した熱は、第2基板12の外縁に沿って第2基板12が隣接する方向に垂直な方向に伝熱されやすく、平面視にて第2基板12が隣接する方向への伝熱が第2基板12に相対している所定の周囲領域に対して伝熱させやすくし、所定の領域(外部への放熱部等)に伝熱させやすくすることができ、信頼性に優れた電子素子搭載用基板1とすることができる。
また、後述する図5~図9に示す例のように、平面視において、第3基板13が、第2基板12を挟むように位置していると、第2基板12および第3基板13上に電子素子2を搭載して作動した際、第3基板13上で発熱した電子素子2の熱は、電子素子2の相対する2辺側にて第2基板12を挟む方向よりも第3基板13が第2基板12を挟む方向に垂直に交わる方向へ伝熱しやすくなるため、第3基板13上に位置する電子素子2の外縁側から電子素子2の中央側への伝熱することを抑制し、電子素子2の機能低下を抑制し、長期間効果的に作動させることができる。
第2基板12は、第3基板13の長手方向の熱伝導より第2基板12の厚み方向における熱伝導率が大きく、第3基板13は、長手方向に垂直に交わる方向の熱伝導より長手方向の熱伝導率が大きい。第2基板12の面と第3基板13の面とが相対しており、第2基板12上に電子素子2を搭載して作動した際、第3基板13の面と相対した第2基板12の面全体で伝熱したとしても、第2基板12の外縁に沿って第2基板12が隣接する方向に垂直な方向に伝熱されやすく、平面視にて第2基板12が隣接する方向への伝熱が第2基板12に相対している所定の周囲領域に対して伝熱させやすくし、所定の領域(外部への放熱部等)に伝熱させやすくすることができ、信頼性に優れた電子素子搭載用基板1とすることができる。
また、電子素子2として発光素子を用いる場合、第1主面側に位置する搭載部1a上に搭載された発光素子の熱を良好に放熱し、発光素子を良好に発光することができる電子素子搭載用基板1とすることができる。
本実施形態の電子装置によれば、上記構成の電子素子搭載用基板1と、電子素子搭載用基板1の搭載部1aに搭載された電子素子2とを有していることによって、長期信頼性に優れた電子装置とすることができる。
本実施形態の電子装置が、電子素子搭載用基板1の金属層14とモジュール用基板の接続パッドに半田等の接合材を介して接続されて、電子モジュールとなる。上記により、電子素子2とモジュール用基板の接続パッドとが電気的に接続される。
また、電子装置が、電子素子搭載用基板1が搭載された配線基板または電子素子収納用パッケージを有している場合、配線基板または電子素子収納用パッケージの配線導体とモジュール用基板の接続パッドに半田等の接合材を介して接続されて、電子モジュールとなる。上記により、電子素子2とモジュール用基板の接続パッドとが電気的に接続される。
本実施形態の電子モジュールによれば、上記構成の電子装置と、電子装置が接続されたモジュール用基板とを有することによって、長期信頼性に優れたものとすることができる。
第1基板11の第1主面に設けた金属層14は、上述の例では、薄膜法により形成しているが、金属層14は、従来周知のコファイア法またはポストファイア法を用いて形成しても構わない。
(第2の実施形態)
次に、本開示の第2の実施形態による電子装置について、図5~図9および図1~図4を参照しつつ説明する。
次に、本開示の第2の実施形態による電子装置について、図5~図9および図1~図4を参照しつつ説明する。
本開示の第2の実施形態における電子素子搭載用基板1において、平面視において、第3基板13は、第2基板12より第3基板の長手方向に突出している。図1~図4の例においても同様である。
第1基板11は、図6に示す例において、斜視にて不可視となる第1基板11の外面および第1基板11の貫通穴11aの内面とを点線にて示している。第2基板12および第3基板13は、図5、図6、図8に示す例において、網掛けにて示している。
また、第3基板13は矩形状であり、平面視において、第3基板13が、第2基板12より第3基板の13の長手方向に突出していることから、第2基板12から第3基板へと伝熱した熱を、電子素子搭載用基板1の外部方向へとより良好に伝熱させやすくすることができるともに、第3基板13と接する第2基板12の角部近傍の熱を、第3基板13を介して所定の領域に伝熱させやすくすることができ、信頼性に優れた電子素子搭載用基板1とすることができる。なお、第3基板13は、両端が第2基板12より第3基板の13の長手方向に突出してもよく、仮想のy軸の正方向側の端あるいは仮想のy軸の負方向側の端が、第2基板12より第3基板の13の長手方向に突出してもよい。
第2基板12は、第3基板13の長手方向の熱伝導より第2基板12の厚み方向における熱伝導率が大きく、第3基板13は、長手方向に垂直に交わる方向の熱伝導より長手方向の熱伝導率が大きい。第2基板12の面と第3基板13の面とが相対しており、第2基板12上に電子素子2を搭載して作動した際、第3基板13の面と相対した第2基板12の面全体で伝熱したとしても、第2基板12の外縁に沿って第2基板12が隣接する方向に垂直な方向に伝熱されやすく、平面視にて第2基板12が隣接する方向への伝熱が第2基板12に相対している所定の周囲領域に対して伝熱させやすくし、所定の領域(外部への放熱部等)に伝熱させやすくすることができ、信頼性に優れた電子素子搭載用基板1とすることができる。
また、電子素子2として発光素子を用いる場合、第2基板12の搭載部1a上に搭載された発光素子の熱を良好に放熱し、発光素子を良好に発光することができる電子素子搭載用基板1とすることができる。
第1基板11は、平面視にて、方形の枠状をしており、第2基板12および第3基板13を埋め込むための貫通穴11aを有している。第2基板12は、平面視にて、方形状をしている。第3基板13は、平面視にて、方形状をしている。第3基板13は、第2基板12より第3基板の13の長手方向に突出しており、第3基板13の長さL2は、第2基板12の長さL1よりも長い(L2>L1)。第1基板11と、第2基板12と、第3基板13とを接着することにより、方形状の複合基板が形成される。平面視にて、第1基板11は正方形の枠状をしており、第2基板12および第3基板13は長方形状をしており、正方形状の複合基板が形成される。
また、第3基板13の長手方向の長さL2は、第3基板13の長手方向に沿って配置された複数の金属層14等の領域の長さL3よりも長い(L2>L3)と、第2基板12から第3基板13に伝熱した熱が金属層14等の領域よりも外側の領域まで伝わるので、複数の金属層14等の領域側に伝熱させることを抑制し、第3基板13を介して所定の領域に伝熱させやすくすることができ、信頼性に優れた電子素子搭載用基板1とすることができる。
また、第3基板13の長手方向に突出している領域が、第2基板12の周囲に配置された複数の金属層14等の領域よりも外側まで突出していると、複数の金属層14等の領域側に伝熱させることを抑制し、第3基板13を介して所定の領域に伝熱させやすくすることができ、信頼性に優れた電子素子搭載用基板1とすることができる。
第2の実施形態の電子素子搭載用基板1は、その他は上述の実施形態の電子素子搭載用基板1と同様の製造方法を用いて製作することができる。
(第3の実施形態)
次に、本開示の第3の実施形態による電子装置について、図10~図12を参照しつつ説明する。
次に、本開示の第3の実施形態による電子装置について、図10~図12を参照しつつ説明する。
本開示の第3の実施形態における電子素子搭載用基板1において、上記した実施形態の電子素子搭載用基板1と異なる点は、厚み方向における第2主面側に位置する、第2電子素子3を搭載する第2搭載部1bを有しており、平面視において、第2基板12は、厚み方向の熱伝導より平面方向の熱伝導が大きい点である。
第3の実施形態における電子素子搭載用基板1は、平面視において、第2基板12と第3基板13との間に、枠状に位置した第3基板13を有している。枠状に位置した第3基板13は、第2基板12を囲んでいる。
第3の実施形態における電子素子搭載用基板1において、仮想のx軸方向に相対する2個の第3基板13(図10、図11における薄い網掛け)は、熱伝導率λ2であり、仮想のy軸方向相対する2個の第3基板13(図10、図11における濃い網掛け)は、熱伝導率がλ3である。第2基板12の熱伝導率λと、第3基板13の熱伝導率λ2と、第3基板13の熱伝導率λ3とは、熱伝導率の大きい方向と熱伝導率が小さい方向とがそれぞれ異なっている。
第3基板13の熱伝導率λ3は、第3基板13の平面方向におけるx方向とy方向とで大きさが異なっている。第3基板13のそれぞれの方向における熱伝導率λx3、λy3、λz3の関係は、「熱伝導率λx3≒熱伝導率λz3>>熱伝導率λy3」である。第3基板13の熱伝導率λ3は、平面方向におけるx方向と厚み方向におけるz方向とが同等であり、平面方向におけるy方向が異なっている。例えば、第3基板13の熱伝導率λx3および熱伝導率λz3は、1000W/m・K程度であり、第3基板13の熱伝導率λy3は、4W/m・K程度である。なお、本実施形態の図および後述する実施形態の図において、便宜上、熱伝導率λx3、λy3、λz3のいずれかを省略したものを含んでいる。
厚み方向における第2主面側に位置する、第2電子素子3を搭載する第2搭載部1bを有しており、第2基板12が、厚み方向の熱伝導より平面方向の熱伝導が大きいことから、第1搭載部1aに第1電子素子2を搭載し、第2搭載部1bに第2電子素子3を搭載して作動した際、第1電子素子2および第2電子素子3から発熱した熱が、互いに反対側に位置する第1搭載部1aおよび第2搭載部1bから第1搭載部1aおよび第2搭載部1bの外周側の平面方向に伝熱させやすくすることで、第1搭載部1aおよび第2搭載部1bにおける熱の滞留を抑制し、第1搭載部1aに搭載された第1電子素子2および第2搭載部1bに搭載された第2電子素子3の作動を阻害させることがなく、第1電子素子2および第2電子素子3を良好に機能させることができる。
また、第3基板13が、第2基板12の辺が延びる方向の熱伝導率が、第2基板12の辺が延びる方向に垂直に交わる方向の熱伝導率より大きいと、第2基板12の外縁側に伝熱した熱を、第2基板12の辺が延びる方向および第3基板13の厚み方向に拡散して放熱させやすくするので、第1搭載部1aに第1電子素子2を搭載し、第2搭載部1bに第2電子素子3を搭載して作動した際、熱を良好に外部に放出させることができ、第1搭載部1aに搭載された第1電子素子2および第2搭載部1bに搭載された第2電子素子3の作動を阻害させることがなく、第1電子素子2および第2電子素子3を良好に機能させることができる。なお、第3基板13は枠状であってもよく、平面視で第2基板12を囲んでいる。また、矩形状の第3基板13を例えば4個用いて、平面視で第2基板12を囲むように位置して枠状としてもよい。
第3の実施形態の電子素子搭載用基板1は、その他は上述の実施形態の電子素子搭載用基板1と同様の製造方法を用いて製作することができる。
(第4の実施形態)
次に、本開示の第4の実施形態による電子装置について、図13~図17を参照しつつ説明する。
次に、本開示の第4の実施形態による電子装置について、図13~図17を参照しつつ説明する。
本開示の第4の実施形態における電子素子搭載用基板1において、上記した実施形態の電子素子搭載用基板1と異なる点は、第2基板12と第3基板13とが平面方向で互い違いに位置している点である。第1基板11の内側に、第2基板12および第3基板13が各2個で2列×2行の合計4個が位置している。
第2基板12と第3基板13とが平面方向で互い違いに位置していることから、搭載部1aに電子素子2を搭載して作動させた際、電子素子2の熱を第2基板12の熱伝導率の大きい方向(λx1の方向)と第3基板13の熱伝導率が大きい方向(λy2の方向)に、それぞれ平面視で異なる方向により分散して伝熱させることができるので、熱伝導に優れ、信頼性に優れた電子素子搭載用基板1とすることができる。
また、平面視において、搭載部1aは、第2基板12および第3基板13との境界を跨ぐように位置していることから、搭載部1aに電子素子2を搭載して作動させた際、電子素子2の熱を第2基板12の熱伝導率の大きい方向(λx1の方向)と第3基板13の熱伝導率が大きい方向(λy2の方向)に、それぞれ平面視で異なる方向に効果的に分散して伝熱させることができるので、熱伝導に優れ、信頼性に優れた電子素子搭載用基板1とすることができる。
第4の実施形態の電子素子搭載用基板1は、その他は上述の実施形態の電子素子搭載用基板1と同様の製造方法を用いて製作することができる。
(第5の実施形態)
次に、本開示の第5の実施形態による電子装置について、図18~図22を参照しつつ説明する。
次に、本開示の第5の実施形態による電子装置について、図18~図22を参照しつつ説明する。
本開示の第5の実施形態における電子素子搭載用基板1において、上記した実施形態の電子素子搭載用基板1と異なる点は、第1基板11の第1主面に設けられ、第1主面と対向する第7主面(図18~図22では下面)および第7主面と反対側に位置する第8主面(図18~図22では上面)を有する第4基板15と、第1基板11の第2主面に設けられ、第2主面と対向する第9主面(図18~図22では上面)および第9主面と反対側に位置する第10主面(図18~図22では下面)を有する第5基板16とを有している点である。
第1基板11、第4基板15、第5基板16は、図19に示す例において、斜視にて不可視となる第1基板11の外面、第4基板15の外面、第5基板16の外面、第1基板11の貫通穴11aの内面とを点線にて示している。第2基板12および第3基板13は、図19に示す例において、網掛けにて示している。
第4基板15および第5基板16は、例えば、酸化アルミニウム質焼結体(アルミナセラミックス),窒化アルミニウム質焼結体,ムライト質焼結体またはガラスセラミックス焼結体等のセラミックスを用いることができる。第4基板15および第5基板16は、上述のセラミックスからなる第1基板11と同様の材料、方法により製作することができる。
第4基板15および第5基板16は、熱伝導率に優れた窒化アルミニウム質焼結体が好適に用いられる。第1基板11として、窒化アルミニウム質焼結体が用いられる場合、第4基板15および第5基板16は、窒化アルミニウム質焼結体が用いられてもよい。第4基板15の第8主面と、第1基板11の第1主面、第2基板12の第3主面、第3基板13の第5主面とが、例えば、TiCuAg合金、TiSnAgCu等の活性ろう材からなる接合材により接着される。第5基板16の第9主面と、第1基板11の第2主面、第2基板12の第4主面、第3基板13の第6主面とが、例えば、TiCuAg合金、TiSnAgCu等の活性ろう材からなる接合材により接着される。接合材は、第4基板15と、第1基板11、第2基板12、第3基板13との間、または、第5基板16と、第1基板11、第2基板12、第3基板13との間に数10μm程度の厚みに形成される。
第4基板15の熱伝導率κ2は、平面方向におけるx方向とy方向とで略一定であり、第4基板15の厚み方向におけるz方向も平面方向におけるx方向とy方向と同等である(κx2≒κy2≒κz2)。例えば、第4基板15として、窒化アルミニウム質焼結体が用いられる場合、第4基板15は、100~200W/m・K程度の熱伝導率κ2である基板が用いられる。
第5基板16の熱伝導率κ3は、平面方向におけるx方向とy方向とで略一定であり、第5基板16の厚み方向におけるz方向も平面方向におけるx方向とy方向と同等である(κx3≒κy3≒κz3)。例えば、第5基板16として、窒化アルミニウム質焼結体が用いられる場合、第5基板16は、100~200W/m・K程度の熱伝導率κ3である基板が用いられる。なお、本実施形態の図において、便宜上、熱伝導率κx2、κy2、κz2、κx3、κy3、κz3のいずれかを省略したものを含んでいる。
また、第5の実施形態の電子素子搭載用基板1において、第1基板11は、例えば、銅(Cu)、銅-タングステン(Cu-W)、銅-モリブデン(Cu-Mo)等の金属材料を用いることもできる。例えば、第1基板11として銅が用いられる場合、第1基板11として、400W/m・K程度の熱伝導率κである基板が用いられる。
第4基板15の基板厚みT4は、例えば、50μm~500μm程度である。第2基板12と第4基板15とは、T2>T4であり、第3基板13と第4基板15とは、T3>T4であると、電子素子2の熱を第4基板15を介して第2基板12および第3基板13に良好に放熱することができる。
また、第5基板16の厚みT5は、第1基板11の基板厚みT1と同様に、例えば、50μm~500μm程度である。第4基板15の厚みT4と第5基板16の厚みT5とは、10%程度の範囲内において同等の厚みで設けられている(0.90T5≦T4≦1.10T5)と、より効果的に電子素子搭載用基板1の歪みを抑制することで良好に光を放出しやすくすることができる。例えば、第4基板15の厚みが100μmである場合、第5基板16の厚みは、100μm(90μm~110μm)であることが好ましい。
第1基板11は、平面視にて、方形の枠状をしており、第2基板12および第3基板13を埋め込むための貫通穴11aを有している。第2基板12は、平面視にて、方形状をしている。第3基板13は、平面視にて、方形状をしている。第4基板15は、平面視にて方形状をしている。第5基板16は、平面視にて、方形状をしている。第1基板11と、第2基板12と、第3基板13と、第4基板15と、第5基板16とを接着することにより、方形状の複合基板が形成される。平面視にて、第1基板11は正方形の枠状をしており、第2基板12および第3基板13は長方形状をしており、第4基板15および第5基板16は、正方形状をしており、正方形状の複合基板が形成される。
また、第5の実施形態の電子素子搭載用基板1において、第5基板16は、枠状であっても構わない。
また、第4基板15の厚みT4は、電子素子搭載用基板1の中央側と外周側、すなわち平面視にて、第2基板12と重なる領域における厚みと、第1基板11と重なる領域における厚みとを異ならせても構わない。第2基板12と重なる領域における第4基板15の厚みが、第1基板11と重なる領域における第4基板15の厚みより大きいと、第4基板15に搭載された電子素子2の熱をより良好に第2基板12側に伝熱させやすくすることができる。
また、第5基板16の厚みT5は、電子素子搭載用基板1の中央側と外周側、すなわち平面視にて、第2基板12と重なる領域における厚みと、第1基板11と重なる領域における厚みとを異ならせても構わない。
第5の実施形態の電子素子搭載用基板1は、その他は上述の実施形態の電子素子搭載用基板1と同様の製造方法を用いて製作することができる。
本開示は、上述の実施形態の例に限定されるものではなく、種々の変更は可能である。例えば、第1の実施形態の電子素子搭載用基板1~第5の実施形態の電子素子搭載用基板1において、複合基板の角部に切欠き部または面取り部を有している方形状であっても構わない。
また、本開示の電子素子搭載用基板1において、第1の実施形態の電子素子搭載用基板1~第5の実施形態の電子素子搭載用基板1のいずれかを組み合わせたものであっても構わない。例えば、第2の実施形態の電子素子搭載用基板1、第3の実施形態の電子素子搭載用基板1、第4の実施形態の電子素子搭載用基板1において、第5の実施形態の電子素子搭載用基板1のように、第4基板15および第5基板16を有する電子素子搭載用基板1であっても構わない。
また、第2~第5の実施形態の電子素子搭載用基板1において、第5基板16を第3基板16の3辺において、第2基板12と第3基板13との間に位置していても構わない。
また、搭載部1a上に、電子素子2の搭載層を設けておいても構わない。上記の搭載層は、金属層14と同様の材料および方法により製作することができる。
また、第2基板12および第3基板13の表面に、例えば、最表面がAuめっき層等である金属めっき層を設けていても構わない。
Claims (13)
- 第1主面および該第1主面と反対側に位置する第2主面を有する第1基板と、
平面視で該第1基板の内側に位置し、炭素材料からなり、厚み方向における前記第1主面側に位置した第3主面および該第3主面と反対側に位置する第4主面を有する第2基板と、
平面視で前記第1基板と前記第2基板との間に位置し、炭素材料からなり、厚み方向における前記第1主面側に位置した第5主面および該第5主面と反対側に位置する第6主面を有する第3基板と、
厚み方向における前記第1主面側に位置する、第1電子素子を搭載する第1搭載部とを有しており、
前記第2基板および前記第3基板は、それぞれにおいて熱伝導が小さい方向と熱伝導が大きい方向を有しており、
前記第2基板と前記第3基板とは、それぞれにおける熱伝導の小さい方向が互いに垂直に交わり、それぞれにおける熱伝導の大きい方向が互いに垂直に交わるように位置していることを特徴とする電子素子搭載用基板。 - 前記第3基板は矩形状であり、平面視において、前記第2基板は、前記第3基板の長手方向の熱伝導より前記第3基板の長手方向に垂直に交わる方向の熱伝導が大きく、前記第3基板は、長手方向に垂直に交わる方向の熱伝導より長手方向の熱伝導が大きいことを特徴とする請求項1に記載の電子素子搭載用基板。
- 平面視において、前記第3基板は、前記第2基板を挟むように位置していることを特徴とする請求項2に記載の電子素子搭載用基板。
- 平面視において、前記第3基板は、前記第2基板より前記第3基板の長手方向に突出していることを特徴とする請求項2または請求項3に記載の電子素子搭載用基板。
- 厚み方向における前記第2主面側に位置する、第2電子素子を搭載する第2搭載部を有しており、
平面視において、前記第2基板は、厚み方向の熱伝導より平面方向の熱伝導が大きいことを特徴とする請求項1に記載の電子素子搭載用基板。 - 前記第3基板は、前記第2基板の辺が延びる方向の熱伝導率が、前記第2基板の辺が延びる方向に垂直に交わる方向の熱伝導率より大きいことを特徴とする請求項5に記載の電子素子搭載用基板。
- 前記第2基板と前記第3基板とは、平面方向で互い違いに位置していることを特徴とする請求項1に記載の電子素子搭載用基板。
- 平面視において、第1搭載部は、第2基板および第3基板との境界を跨ぐように位置していることを特徴とする請求項7に記載の電子素子搭載用基板。
- 前記第1主面に設けられ、前記第1主面と対向する第7主面および該第7主面と反対側に位置する第8主面を有する第4基板と、
前記第2主面に設けられ、前記第2主面と対向する第9主面および該第9主面と反対側に位置する第10主面を有する第5基板とを有していることを特徴とする請求項1乃至請求項8のいずれかに記載の電子素子搭載用基板。 - 請求項1乃至請求項9のいずれかに記載の電子素子搭載用基板と、
該電子素子搭載用基板の第1搭載部に搭載された第1電子素子とを有していることを特徴とする電子装置。 - 請求項5または請求項6に記載の電子素子搭載用基板と、
該電子素子搭載用基板の第2搭載部に搭載された第2電子素子とを有していることを特徴とする電子装置。 - 前記電子素子搭載用基板が搭載された配線基板または電子素子収納用パッケージを有していることを特徴とする請求項10または請求項11に記載の電子装置。
- 請求項10乃至請求項12のいずれかに記載の電子装置と、
該電子装置が接続されたモジュール用基板とを有することを特徴とする電子モジュール。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP19826497.0A EP3817042A4 (en) | 2018-06-27 | 2019-06-27 | MOUNTING SUBSTRATE FOR ELECTRONIC ELEMENT, ELECTRONIC DEVICE AND ELECTRONIC MODULE |
US17/254,887 US11521912B2 (en) | 2018-06-27 | 2019-06-27 | Electronic element mounting substrate, electronic device, and electronic module |
JP2020527647A JP7055870B2 (ja) | 2018-06-27 | 2019-06-27 | 電子素子搭載用基板、電子装置および電子モジュール |
CN201980042334.6A CN112313794A (zh) | 2018-06-27 | 2019-06-27 | 电子元件搭载用基板、电子装置以及电子模块 |
Applications Claiming Priority (8)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018122144 | 2018-06-27 | ||
JP2018-122144 | 2018-06-27 | ||
JP2018122143 | 2018-06-27 | ||
JP2018-122143 | 2018-06-27 | ||
JP2018-141503 | 2018-07-27 | ||
JP2018141501 | 2018-07-27 | ||
JP2018-141501 | 2018-07-27 | ||
JP2018141503 | 2018-07-27 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2020004567A1 true WO2020004567A1 (ja) | 2020-01-02 |
Family
ID=68986645
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2019/025658 WO2020004567A1 (ja) | 2018-06-27 | 2019-06-27 | 電子素子搭載用基板、電子装置および電子モジュール |
Country Status (5)
Country | Link |
---|---|
US (1) | US11521912B2 (ja) |
EP (1) | EP3817042A4 (ja) |
JP (1) | JP7055870B2 (ja) |
CN (1) | CN112313794A (ja) |
WO (1) | WO2020004567A1 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023058201A1 (ja) * | 2021-10-07 | 2023-04-13 | Tdk株式会社 | 積層電極、電極付き歪抵抗膜および圧力センサ |
JP7549984B2 (ja) | 2020-07-06 | 2024-09-12 | Tdk株式会社 | 積層電極、電極付き歪抵抗膜および圧力センサ |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP3817041B1 (en) * | 2018-06-26 | 2023-08-16 | Kyocera Corporation | Electronic element mounting substrate, electronic device, and electronic module |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005347616A (ja) * | 2004-06-04 | 2005-12-15 | Fujitsu Ltd | ヒートスプレッダ、電子装置、およびヒートスプレッダ製造方法 |
JP2008124326A (ja) * | 2006-11-14 | 2008-05-29 | Shimane Pref Gov | 熱伝導経路プレート、電子部品基板及び電子部品筺体 |
WO2008087373A2 (en) * | 2007-01-17 | 2008-07-24 | Queen Mary & Westfield College | Structures with improved properties |
JP2011159662A (ja) * | 2010-01-29 | 2011-08-18 | Toyota Central R&D Labs Inc | 半導体装置 |
JP2011199202A (ja) * | 2010-03-23 | 2011-10-06 | Toyota Central R&D Labs Inc | 熱拡散部材、放熱部材及び冷却装置 |
JP2013175508A (ja) | 2012-02-23 | 2013-09-05 | Kyocera Corp | 配線基板および電子装置ならびに配線基板の製造方法 |
WO2016079921A1 (ja) * | 2014-11-19 | 2016-05-26 | 株式会社デンソー | 半導体装置およびそれを用いた電子部品 |
JP2016149450A (ja) * | 2015-02-12 | 2016-08-18 | 株式会社豊田中央研究所 | 半導体モジュール |
US9698089B2 (en) * | 2014-02-14 | 2017-07-04 | International Business Machines Corporation | Substrate device and electric circuit arrangement having first substrate section perpendicular to second substrate section |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000150743A (ja) * | 1998-11-11 | 2000-05-30 | Furukawa Electric Co Ltd:The | 半導体装置用基板及びその製造方法 |
JP2007311770A (ja) * | 2006-04-17 | 2007-11-29 | Mitsubishi Electric Corp | 半導体装置 |
US7763973B1 (en) * | 2007-04-05 | 2010-07-27 | Hewlett-Packard Development Company, L.P. | Integrated heat sink for a microchip |
JP2008263126A (ja) * | 2007-04-13 | 2008-10-30 | Oki Data Corp | 半導体装置、該半導体装置の製造方法、ledヘッド、及び画像形成装置 |
JP5612471B2 (ja) * | 2007-09-07 | 2014-10-22 | スペシャルティ ミネラルズ (ミシガン) インコーポレーテツド | 層状熱拡散器およびその製造方法 |
US8085531B2 (en) * | 2009-07-14 | 2011-12-27 | Specialty Minerals (Michigan) Inc. | Anisotropic thermal conduction element and manufacturing method |
US20110127562A1 (en) * | 2009-07-23 | 2011-06-02 | Chien-Min Sung | Electronic Substrate Having Low Current Leakage and High Thermal Conductivity and Associated Methods |
JP2011124456A (ja) * | 2009-12-12 | 2011-06-23 | Molex Inc | 冷却装置、電子機器 |
JP2011258755A (ja) | 2010-06-09 | 2011-12-22 | Denso Corp | 熱拡散体および発熱体の冷却装置 |
US9273914B2 (en) * | 2010-11-29 | 2016-03-01 | Kyocera Corporation | Electronic component mounting package and electronic apparatus using the same |
JP5316602B2 (ja) * | 2010-12-16 | 2013-10-16 | 株式会社日本自動車部品総合研究所 | 熱拡散部材の接合構造、発熱体の冷却構造、及び熱拡散部材の接合方法 |
JP5621698B2 (ja) * | 2011-04-08 | 2014-11-12 | 株式会社日本自動車部品総合研究所 | 発熱体モジュール及びその製造方法 |
JP6271867B2 (ja) * | 2012-07-31 | 2018-01-31 | 京セラ株式会社 | 電子部品搭載用基板 |
KR101605666B1 (ko) * | 2013-02-20 | 2016-03-22 | 미쓰비시덴키 가부시키가이샤 | 냉각 장치 및 이것을 이용한 냉각 장치가 부착된 파워 모듈 |
JP6806330B2 (ja) * | 2014-12-26 | 2021-01-06 | リンテック株式会社 | 熱伝導性接着シート、その製造方法及びそれを用いた電子デバイス |
US20170083061A1 (en) * | 2015-09-23 | 2017-03-23 | Microsoft Technology Licensing, Llc | Hybrid thermal solution for electronic devices |
JP6605973B2 (ja) * | 2016-01-28 | 2019-11-13 | 京セラ株式会社 | 電子部品搭載用パッケージ、電子装置および電子モジュール |
KR102565119B1 (ko) * | 2016-08-25 | 2023-08-08 | 삼성전기주식회사 | 전자 소자 내장 기판과 그 제조 방법 및 전자 소자 모듈 |
JP6767204B2 (ja) * | 2016-08-25 | 2020-10-14 | 京セラ株式会社 | 電子部品搭載用基板、電子装置および電子モジュール |
-
2019
- 2019-06-27 WO PCT/JP2019/025658 patent/WO2020004567A1/ja unknown
- 2019-06-27 JP JP2020527647A patent/JP7055870B2/ja active Active
- 2019-06-27 US US17/254,887 patent/US11521912B2/en active Active
- 2019-06-27 CN CN201980042334.6A patent/CN112313794A/zh active Pending
- 2019-06-27 EP EP19826497.0A patent/EP3817042A4/en active Pending
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005347616A (ja) * | 2004-06-04 | 2005-12-15 | Fujitsu Ltd | ヒートスプレッダ、電子装置、およびヒートスプレッダ製造方法 |
JP2008124326A (ja) * | 2006-11-14 | 2008-05-29 | Shimane Pref Gov | 熱伝導経路プレート、電子部品基板及び電子部品筺体 |
WO2008087373A2 (en) * | 2007-01-17 | 2008-07-24 | Queen Mary & Westfield College | Structures with improved properties |
JP2011159662A (ja) * | 2010-01-29 | 2011-08-18 | Toyota Central R&D Labs Inc | 半導体装置 |
JP2011199202A (ja) * | 2010-03-23 | 2011-10-06 | Toyota Central R&D Labs Inc | 熱拡散部材、放熱部材及び冷却装置 |
JP2013175508A (ja) | 2012-02-23 | 2013-09-05 | Kyocera Corp | 配線基板および電子装置ならびに配線基板の製造方法 |
US9698089B2 (en) * | 2014-02-14 | 2017-07-04 | International Business Machines Corporation | Substrate device and electric circuit arrangement having first substrate section perpendicular to second substrate section |
WO2016079921A1 (ja) * | 2014-11-19 | 2016-05-26 | 株式会社デンソー | 半導体装置およびそれを用いた電子部品 |
JP2016149450A (ja) * | 2015-02-12 | 2016-08-18 | 株式会社豊田中央研究所 | 半導体モジュール |
Non-Patent Citations (1)
Title |
---|
See also references of EP3817042A4 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7549984B2 (ja) | 2020-07-06 | 2024-09-12 | Tdk株式会社 | 積層電極、電極付き歪抵抗膜および圧力センサ |
WO2023058201A1 (ja) * | 2021-10-07 | 2023-04-13 | Tdk株式会社 | 積層電極、電極付き歪抵抗膜および圧力センサ |
Also Published As
Publication number | Publication date |
---|---|
JPWO2020004567A1 (ja) | 2021-07-08 |
EP3817042A4 (en) | 2022-04-13 |
EP3817042A1 (en) | 2021-05-05 |
JP7055870B2 (ja) | 2022-04-18 |
US11521912B2 (en) | 2022-12-06 |
US20210210408A1 (en) | 2021-07-08 |
CN112313794A (zh) | 2021-02-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2020004567A1 (ja) | 電子素子搭載用基板、電子装置および電子モジュール | |
JP7460704B2 (ja) | 複合基板および電子装置 | |
JP7082188B2 (ja) | 電子素子搭載用基板、電子装置および電子モジュール | |
US12004293B2 (en) | Substrate for mounting electronic element, electronic device, and electronic module | |
JP6983178B2 (ja) | 電子素子搭載用基板、電子装置および電子モジュール | |
JP7174046B2 (ja) | 電子素子搭載用基板、電子装置および電子モジュール | |
JP7084134B2 (ja) | 電子装置 | |
WO2018199022A1 (ja) | 電子素子搭載用基板、電子装置および電子モジュール | |
JP7025545B2 (ja) | 電子素子搭載用基板、電子装置および電子モジュール | |
JP7488885B2 (ja) | 電子部品搭載用基板および電子装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 19826497 Country of ref document: EP Kind code of ref document: A1 |
|
ENP | Entry into the national phase |
Ref document number: 2020527647 Country of ref document: JP Kind code of ref document: A |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
ENP | Entry into the national phase |
Ref document number: 2019826497 Country of ref document: EP Effective date: 20210127 |