WO2019102788A1 - 半導体素子およびその製造方法、ならびに無線通信装置 - Google Patents
半導体素子およびその製造方法、ならびに無線通信装置 Download PDFInfo
- Publication number
- WO2019102788A1 WO2019102788A1 PCT/JP2018/039909 JP2018039909W WO2019102788A1 WO 2019102788 A1 WO2019102788 A1 WO 2019102788A1 JP 2018039909 W JP2018039909 W JP 2018039909W WO 2019102788 A1 WO2019102788 A1 WO 2019102788A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- shape
- semiconductor device
- semiconductor
- electrode
- source electrode
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 272
- 238000004519 manufacturing process Methods 0.000 title claims description 29
- 238000004891 communication Methods 0.000 title claims description 23
- 238000000034 method Methods 0.000 title description 68
- 239000011247 coating layer Substances 0.000 claims abstract description 94
- 239000010410 layer Substances 0.000 claims abstract description 63
- 239000000463 material Substances 0.000 claims abstract description 38
- 239000002041 carbon nanotube Substances 0.000 claims description 50
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 claims description 43
- 229910021393 carbon nanotube Inorganic materials 0.000 claims description 38
- 238000000576 coating method Methods 0.000 claims description 26
- 229920000547 conjugated polymer Polymers 0.000 claims description 22
- XMWRBQBLMFGWIX-UHFFFAOYSA-N C60 fullerene Chemical compound C12=C3C(C4=C56)=C7C8=C5C5=C9C%10=C6C6=C4C1=C1C4=C6C6=C%10C%10=C9C9=C%11C5=C8C5=C8C7=C3C3=C7C2=C1C1=C2C4=C6C4=C%10C6=C9C9=C%11C5=C5C8=C3C3=C7C1=C1C2=C4C6=C2C9=C5C3=C12 XMWRBQBLMFGWIX-UHFFFAOYSA-N 0.000 claims description 4
- 229910003472 fullerene Inorganic materials 0.000 claims description 4
- 229910021389 graphene Inorganic materials 0.000 claims description 4
- 238000012986 modification Methods 0.000 description 26
- 230000004048 modification Effects 0.000 description 26
- 239000000758 substrate Substances 0.000 description 25
- 239000011248 coating agent Substances 0.000 description 13
- 239000010408 film Substances 0.000 description 12
- 230000000052 comparative effect Effects 0.000 description 11
- 239000000047 product Substances 0.000 description 11
- -1 polyethylene terephthalate Polymers 0.000 description 10
- 238000010438 heat treatment Methods 0.000 description 9
- 229920000642 polymer Polymers 0.000 description 9
- 239000000243 solution Substances 0.000 description 9
- 238000007639 printing Methods 0.000 description 8
- 238000003860 storage Methods 0.000 description 8
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 6
- 230000015572 biosynthetic process Effects 0.000 description 6
- 238000005516 engineering process Methods 0.000 description 6
- 229910052710 silicon Inorganic materials 0.000 description 6
- 238000004544 sputter deposition Methods 0.000 description 6
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 6
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 5
- 229920001665 Poly-4-vinylphenol Polymers 0.000 description 5
- 239000004020 conductor Substances 0.000 description 5
- 239000010931 gold Substances 0.000 description 5
- 239000011810 insulating material Substances 0.000 description 5
- 239000002904 solvent Substances 0.000 description 5
- 238000004528 spin coating Methods 0.000 description 5
- 239000010409 thin film Substances 0.000 description 5
- 238000012546 transfer Methods 0.000 description 5
- 230000004888 barrier function Effects 0.000 description 4
- 150000001721 carbon Chemical group 0.000 description 4
- 229910052799 carbon Inorganic materials 0.000 description 4
- 239000000969 carrier Substances 0.000 description 4
- 238000007607 die coating method Methods 0.000 description 4
- 238000010894 electron beam technology Methods 0.000 description 4
- 238000001704 evaporation Methods 0.000 description 4
- 230000008020 evaporation Effects 0.000 description 4
- 238000007654 immersion Methods 0.000 description 4
- 150000002894 organic compounds Chemical class 0.000 description 4
- 229920001296 polysiloxane Polymers 0.000 description 4
- 229920000123 polythiophene Polymers 0.000 description 4
- 238000007650 screen-printing Methods 0.000 description 4
- OKKJLVBELUTLKV-UHFFFAOYSA-N Methanol Chemical compound OC OKKJLVBELUTLKV-UHFFFAOYSA-N 0.000 description 3
- 239000012298 atmosphere Substances 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 3
- 239000013522 chelant Substances 0.000 description 3
- 239000011651 chromium Substances 0.000 description 3
- 238000011161 development Methods 0.000 description 3
- 238000011156 evaluation Methods 0.000 description 3
- 230000005669 field effect Effects 0.000 description 3
- 238000005227 gel permeation chromatography Methods 0.000 description 3
- 239000011521 glass Substances 0.000 description 3
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 3
- 229910052737 gold Inorganic materials 0.000 description 3
- 229910010272 inorganic material Inorganic materials 0.000 description 3
- 239000011147 inorganic material Substances 0.000 description 3
- 229920000139 polyethylene terephthalate Polymers 0.000 description 3
- 239000005020 polyethylene terephthalate Substances 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- RWNUSVWFHDHRCJ-UHFFFAOYSA-N 1-butoxypropan-2-ol Chemical compound CCCCOCC(C)O RWNUSVWFHDHRCJ-UHFFFAOYSA-N 0.000 description 2
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 2
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 2
- XEEYBQQBJWHFJM-UHFFFAOYSA-N Iron Chemical compound [Fe] XEEYBQQBJWHFJM-UHFFFAOYSA-N 0.000 description 2
- 239000002033 PVDF binder Substances 0.000 description 2
- KDLHZDBZIXYQEI-UHFFFAOYSA-N Palladium Chemical compound [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 description 2
- NBIIXXVUZAFLBC-UHFFFAOYSA-N Phosphoric acid Chemical compound OP(O)(O)=O NBIIXXVUZAFLBC-UHFFFAOYSA-N 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 2
- 239000004793 Polystyrene Substances 0.000 description 2
- 239000004372 Polyvinyl alcohol Substances 0.000 description 2
- WYURNTSHIVDZCO-UHFFFAOYSA-N Tetrahydrofuran Chemical compound C1CCOC1 WYURNTSHIVDZCO-UHFFFAOYSA-N 0.000 description 2
- 238000004833 X-ray photoelectron spectroscopy Methods 0.000 description 2
- 230000006978 adaptation Effects 0.000 description 2
- HIGRAKVNKLCVCA-UHFFFAOYSA-N alumine Chemical compound C1=CC=[Al]C=C1 HIGRAKVNKLCVCA-UHFFFAOYSA-N 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 2
- 229910021417 amorphous silicon Inorganic materials 0.000 description 2
- MWPLVEDNUUSJAV-UHFFFAOYSA-N anthracene Chemical compound C1=CC=CC2=CC3=CC=CC=C3C=C21 MWPLVEDNUUSJAV-UHFFFAOYSA-N 0.000 description 2
- 238000009835 boiling Methods 0.000 description 2
- 229910052804 chromium Inorganic materials 0.000 description 2
- 239000002131 composite material Substances 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 239000006185 dispersion Substances 0.000 description 2
- 238000009826 distribution Methods 0.000 description 2
- 238000000572 ellipsometry Methods 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 239000007789 gas Substances 0.000 description 2
- 238000007733 ion plating Methods 0.000 description 2
- 239000007788 liquid Substances 0.000 description 2
- 238000005259 measurement Methods 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 238000002156 mixing Methods 0.000 description 2
- 239000000178 monomer Substances 0.000 description 2
- 229910052757 nitrogen Inorganic materials 0.000 description 2
- 239000011368 organic material Substances 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 229920002120 photoresistant polymer Polymers 0.000 description 2
- 238000007747 plating Methods 0.000 description 2
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 2
- 229920000301 poly(3-hexylthiophene-2,5-diyl) polymer Polymers 0.000 description 2
- 229920001197 polyacetylene Polymers 0.000 description 2
- 229920000767 polyaniline Polymers 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- 229920000128 polypyrrole Polymers 0.000 description 2
- 229920002223 polystyrene Polymers 0.000 description 2
- 229920002451 polyvinyl alcohol Polymers 0.000 description 2
- 229920000915 polyvinyl chloride Polymers 0.000 description 2
- 239000004800 polyvinyl chloride Substances 0.000 description 2
- 229920002981 polyvinylidene fluoride Polymers 0.000 description 2
- 238000002360 preparation method Methods 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 238000012216 screening Methods 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 239000002356 single layer Substances 0.000 description 2
- 239000007787 solid Substances 0.000 description 2
- PCCVSPMFGIFTHU-UHFFFAOYSA-N tetracyanoquinodimethane Chemical compound N#CC(C#N)=C1C=CC(=C(C#N)C#N)C=C1 PCCVSPMFGIFTHU-UHFFFAOYSA-N 0.000 description 2
- WGTYBPLFGIVFAS-UHFFFAOYSA-M tetramethylammonium hydroxide Chemical compound [OH-].C[N+](C)(C)C WGTYBPLFGIVFAS-UHFFFAOYSA-M 0.000 description 2
- 238000005406 washing Methods 0.000 description 2
- 125000001140 1,4-phenylene group Chemical group [H]C1=C([H])C([*:2])=C([H])C([H])=C1[*:1] 0.000 description 1
- LIPRQQHINVWJCH-UHFFFAOYSA-N 1-ethoxypropan-2-yl acetate Chemical compound CCOCC(C)OC(C)=O LIPRQQHINVWJCH-UHFFFAOYSA-N 0.000 description 1
- ZCYVEMRRCGMTRW-UHFFFAOYSA-N 7553-56-2 Chemical compound [I] ZCYVEMRRCGMTRW-UHFFFAOYSA-N 0.000 description 1
- OYPRJOBELJOOCE-UHFFFAOYSA-N Calcium Chemical compound [Ca] OYPRJOBELJOOCE-UHFFFAOYSA-N 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 101000685663 Homo sapiens Sodium/nucleoside cotransporter 1 Proteins 0.000 description 1
- DGAQECJNVWCQMB-PUAWFVPOSA-M Ilexoside XXIX Chemical compound C[C@@H]1CC[C@@]2(CC[C@@]3(C(=CC[C@H]4[C@]3(CC[C@@H]5[C@@]4(CC[C@@H](C5(C)C)OS(=O)(=O)[O-])C)C)[C@@H]2[C@]1(C)O)C)C(=O)O[C@H]6[C@@H]([C@H]([C@@H]([C@H](O6)CO)O)O)O.[Na+] DGAQECJNVWCQMB-PUAWFVPOSA-M 0.000 description 1
- WHXSMMKQMYFTQS-UHFFFAOYSA-N Lithium Chemical compound [Li] WHXSMMKQMYFTQS-UHFFFAOYSA-N 0.000 description 1
- FYYHWMGAXLPEAU-UHFFFAOYSA-N Magnesium Chemical compound [Mg] FYYHWMGAXLPEAU-UHFFFAOYSA-N 0.000 description 1
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- 229920001609 Poly(3,4-ethylenedioxythiophene) Polymers 0.000 description 1
- 239000004695 Polyether sulfone Substances 0.000 description 1
- 239000004698 Polyethylene Substances 0.000 description 1
- 239000004734 Polyphenylene sulfide Substances 0.000 description 1
- ZLMJMSJWJFRBEC-UHFFFAOYSA-N Potassium Chemical compound [K] ZLMJMSJWJFRBEC-UHFFFAOYSA-N 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- DBMJMQXJHONAFJ-UHFFFAOYSA-M Sodium laurylsulphate Chemical compound [Na+].CCCCCCCCCCCCOS([O-])(=O)=O DBMJMQXJHONAFJ-UHFFFAOYSA-M 0.000 description 1
- 102100023116 Sodium/nucleoside cotransporter 1 Human genes 0.000 description 1
- YTPLMLYBLZKORZ-UHFFFAOYSA-N Thiophene Chemical group C=1C=CSC=1 YTPLMLYBLZKORZ-UHFFFAOYSA-N 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- HCHKCACWOHOZIP-UHFFFAOYSA-N Zinc Chemical compound [Zn] HCHKCACWOHOZIP-UHFFFAOYSA-N 0.000 description 1
- 238000013019 agitation Methods 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- HSFWRNGVRCDJHI-UHFFFAOYSA-N alpha-acetylene Natural products C#C HSFWRNGVRCDJHI-UHFFFAOYSA-N 0.000 description 1
- 229910000147 aluminium phosphate Inorganic materials 0.000 description 1
- 238000000137 annealing Methods 0.000 description 1
- 239000007864 aqueous solution Substances 0.000 description 1
- 229910052786 argon Inorganic materials 0.000 description 1
- 125000004429 atom Chemical group 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 230000006399 behavior Effects 0.000 description 1
- 238000012661 block copolymerization Methods 0.000 description 1
- 229910052792 caesium Inorganic materials 0.000 description 1
- TVFDJXOCXUVLDH-UHFFFAOYSA-N caesium atom Chemical compound [Cs] TVFDJXOCXUVLDH-UHFFFAOYSA-N 0.000 description 1
- 239000011575 calcium Substances 0.000 description 1
- 229910052791 calcium Inorganic materials 0.000 description 1
- 239000002238 carbon nanotube film Substances 0.000 description 1
- 239000003575 carbonaceous material Substances 0.000 description 1
- 238000005266 casting Methods 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000004140 cleaning Methods 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 229920001940 conductive polymer Polymers 0.000 description 1
- 238000001816 cooling Methods 0.000 description 1
- 238000007334 copolymerization reaction Methods 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- OMZSGWSJDCOLKM-UHFFFAOYSA-N copper(II) sulfide Chemical compound [S-2].[Cu+2] OMZSGWSJDCOLKM-UHFFFAOYSA-N 0.000 description 1
- GBRBMTNGQBKBQE-UHFFFAOYSA-L copper;diiodide Chemical compound I[Cu]I GBRBMTNGQBKBQE-UHFFFAOYSA-L 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 238000001035 drying Methods 0.000 description 1
- 239000007772 electrode material Substances 0.000 description 1
- 239000012776 electronic material Substances 0.000 description 1
- 238000000921 elemental analysis Methods 0.000 description 1
- DQYBDCGIPTYXML-UHFFFAOYSA-N ethoxyethane;hydrate Chemical compound O.CCOCC DQYBDCGIPTYXML-UHFFFAOYSA-N 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 125000001072 heteroaryl group Chemical group 0.000 description 1
- 230000001771 impaired effect Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 229910003437 indium oxide Inorganic materials 0.000 description 1
- PJXISJQVUVHSOJ-UHFFFAOYSA-N indium(iii) oxide Chemical compound [O-2].[O-2].[O-2].[In+3].[In+3] PJXISJQVUVHSOJ-UHFFFAOYSA-N 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 239000011261 inert gas Substances 0.000 description 1
- 238000007641 inkjet printing Methods 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 238000011835 investigation Methods 0.000 description 1
- 239000011630 iodine Substances 0.000 description 1
- 229910052740 iodine Inorganic materials 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- 229910052742 iron Inorganic materials 0.000 description 1
- 230000001678 irradiating effect Effects 0.000 description 1
- 239000011344 liquid material Substances 0.000 description 1
- 229910052744 lithium Inorganic materials 0.000 description 1
- 239000011777 magnesium Substances 0.000 description 1
- 229910052749 magnesium Inorganic materials 0.000 description 1
- 238000000691 measurement method Methods 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
- 150000002736 metal compounds Chemical class 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- BFXIKLCIZHOAAZ-UHFFFAOYSA-N methyltrimethoxysilane Chemical compound CO[Si](C)(OC)OC BFXIKLCIZHOAAZ-UHFFFAOYSA-N 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 229910021392 nanocarbon Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 125000004430 oxygen atom Chemical group O* 0.000 description 1
- 229910052763 palladium Inorganic materials 0.000 description 1
- 238000005192 partition Methods 0.000 description 1
- SLIUAWYAILUBJU-UHFFFAOYSA-N pentacene Chemical compound C1=CC=CC2=CC3=CC4=CC5=CC=CC=C5C=C4C=C3C=C21 SLIUAWYAILUBJU-UHFFFAOYSA-N 0.000 description 1
- IEQIEDJGQAUEQZ-UHFFFAOYSA-N phthalocyanine Chemical compound N1C(N=C2C3=CC=CC=C3C(N=C3C4=CC=CC=C4C(=N4)N3)=N2)=C(C=CC=C2)C2=C1N=C1C2=CC=CC=C2C4=N1 IEQIEDJGQAUEQZ-UHFFFAOYSA-N 0.000 description 1
- 229910052697 platinum Inorganic materials 0.000 description 1
- 229920000553 poly(phenylenevinylene) Polymers 0.000 description 1
- 229920000172 poly(styrenesulfonic acid) Polymers 0.000 description 1
- 229920002492 poly(sulfone) Polymers 0.000 description 1
- 229920000515 polycarbonate Polymers 0.000 description 1
- 239000004417 polycarbonate Substances 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 125000005575 polycyclic aromatic hydrocarbon group Chemical group 0.000 description 1
- 229920000728 polyester Polymers 0.000 description 1
- 229920006393 polyether sulfone Polymers 0.000 description 1
- 229920000573 polyethylene Polymers 0.000 description 1
- 229920002098 polyfluorene Polymers 0.000 description 1
- 238000006116 polymerization reaction Methods 0.000 description 1
- 229920000069 polyphenylene sulfide Polymers 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 229940005642 polystyrene sulfonic acid Drugs 0.000 description 1
- 239000011148 porous material Substances 0.000 description 1
- 229910052700 potassium Inorganic materials 0.000 description 1
- 239000011591 potassium Substances 0.000 description 1
- 239000000843 powder Substances 0.000 description 1
- 239000002244 precipitate Substances 0.000 description 1
- 230000002265 prevention Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- LLHKCFNBLRBOGN-UHFFFAOYSA-N propylene glycol methyl ether acetate Chemical compound COCC(C)OC(C)=O LLHKCFNBLRBOGN-UHFFFAOYSA-N 0.000 description 1
- YYMBJDOZVAITBP-UHFFFAOYSA-N rubrene Chemical compound C1=CC=CC=C1C(C1=C(C=2C=CC=CC=2)C2=CC=CC=C2C(C=2C=CC=CC=2)=C11)=C(C=CC=C2)C2=C1C1=CC=CC=C1 YYMBJDOZVAITBP-UHFFFAOYSA-N 0.000 description 1
- 239000000523 sample Substances 0.000 description 1
- 239000012488 sample solution Substances 0.000 description 1
- 239000010980 sapphire Substances 0.000 description 1
- 229910052594 sapphire Inorganic materials 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 150000003384 small molecules Chemical class 0.000 description 1
- 229910052708 sodium Inorganic materials 0.000 description 1
- 239000011734 sodium Substances 0.000 description 1
- 238000003756 stirring Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 239000006228 supernatant Substances 0.000 description 1
- YLQBMQCUIZJEEH-UHFFFAOYSA-N tetrahydrofuran Natural products C=1C=COC=1 YLQBMQCUIZJEEH-UHFFFAOYSA-N 0.000 description 1
- 229910052718 tin Inorganic materials 0.000 description 1
- 239000011135 tin Substances 0.000 description 1
- XOLBLPGZBRYERU-UHFFFAOYSA-N tin dioxide Chemical compound O=[Sn]=O XOLBLPGZBRYERU-UHFFFAOYSA-N 0.000 description 1
- 229910001887 tin oxide Inorganic materials 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
- ZNOCGWVLWPVKAO-UHFFFAOYSA-N trimethoxy(phenyl)silane Chemical compound CO[Si](OC)(OC)C1=CC=CC=C1 ZNOCGWVLWPVKAO-UHFFFAOYSA-N 0.000 description 1
- DQZNLOXENNXVAD-UHFFFAOYSA-N trimethoxy-[2-(7-oxabicyclo[4.1.0]heptan-4-yl)ethyl]silane Chemical compound C1C(CC[Si](OC)(OC)OC)CCC2OC21 DQZNLOXENNXVAD-UHFFFAOYSA-N 0.000 description 1
- 229910052725 zinc Inorganic materials 0.000 description 1
- 239000011701 zinc Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K10/00—Organic devices specially adapted for rectifying, amplifying, oscillating or switching; Organic capacitors or resistors having potential barriers
-
- C—CHEMISTRY; METALLURGY
- C01—INORGANIC CHEMISTRY
- C01B—NON-METALLIC ELEMENTS; COMPOUNDS THEREOF; METALLOIDS OR COMPOUNDS THEREOF NOT COVERED BY SUBCLASS C01C
- C01B32/00—Carbon; Compounds thereof
- C01B32/15—Nano-sized carbon materials
- C01B32/158—Carbon nanotubes
- C01B32/168—After-treatment
-
- C—CHEMISTRY; METALLURGY
- C08—ORGANIC MACROMOLECULAR COMPOUNDS; THEIR PREPARATION OR CHEMICAL WORKING-UP; COMPOSITIONS BASED THEREON
- C08K—Use of inorganic or non-macromolecular organic substances as compounding ingredients
- C08K7/00—Use of ingredients characterised by shape
- C08K7/02—Fibres or whiskers
- C08K7/04—Fibres or whiskers inorganic
- C08K7/06—Elements
-
- C—CHEMISTRY; METALLURGY
- C08—ORGANIC MACROMOLECULAR COMPOUNDS; THEIR PREPARATION OR CHEMICAL WORKING-UP; COMPOSITIONS BASED THEREON
- C08L—COMPOSITIONS OF MACROMOLECULAR COMPOUNDS
- C08L65/00—Compositions of macromolecular compounds obtained by reactions forming a carbon-to-carbon link in the main chain; Compositions of derivatives of such polymers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
Definitions
- the present invention relates to a semiconductor device, a method of manufacturing the same, and a wireless communication device including the semiconductor device.
- RFID tags are expected to be used in various applications such as physical distribution management, product management, and shoplifting prevention, and are being introduced into IC cards such as traffic cards and product tags.
- the RFID tag has an IC chip and an antenna for wireless communication with a reader / writer.
- the drive circuit in the IC chip operates by the antenna installed in the tag receiving the carrier wave transmitted from the reader / writer.
- RFID tags are expected to be used in various products. In order to use an RFID tag for every goods, it is necessary to reduce manufacturing cost. In order to reduce the manufacturing cost, a flexible, inexpensive, and miniaturizable method using coating technology and printing technology has been studied by improving the conventional manufacturing process using vacuum and high temperature. Specifically, a field effect transistor (hereinafter referred to as "FET”) has been proposed in which an organic semiconductor excellent in formability is used as a semiconductor layer for a drive circuit in an IC chip.
- FET field effect transistor
- a source electrode, a drain electrode, and a semiconductor layer are provided on a substrate, and a top gate structure in which a gate insulating layer and a gate electrode are sequentially stacked on top of each other;
- a bottom gate structure in which a gate insulating layer is sequentially stacked and a source electrode and a drain electrode and a semiconductor layer are provided on the respective layers.
- a drain electrode and a source electrode formed in a comb shape having a plurality of teeth and a connecting portion connecting the teeth on or under an amorphous silicon thin film for forming a channel are formed.
- a configuration in which they are provided to bite each other see Patent Document 3).
- the shape of the semiconductor coating layer formed by the coating method is substantially circular. Therefore, when the conventional comb-teeth-shaped electrode is coated with a semiconductor forming layer for forming a channel, an area which is not utilized in the semiconductor forming layer is generated, and the area of the semiconductor forming layer is increased to enlarge the semiconductor element.
- the wettability of the substrate surface is controlled, or a barrier structure (bank structure) is provided along the contour of the desired pattern. , Control the behavior of the liquid on the surface of the substrate.
- the present invention has been made in view of the above problems, and an object thereof is to simplify the manufacturing process of the field effect transistor or to increase the area of the semiconductor coating layer without increasing the size and cost. It is an object of the present invention to provide a semiconductor device capable of increasing the current flowing between a source electrode and a drain electrode by a configuration, a method of manufacturing the same, and a wireless communication device provided with the semiconductor device.
- a semiconductor device is provided to be separated from an insulating base, a gate electrode, a source electrode, and the source electrode.
- a semiconductor element comprising: a drain electrode; a semiconductor coating layer provided in a closed region in contact with the source electrode and a part of the drain electrode; and a gate insulating layer insulating the semiconductor coating layer from the gate electrode
- An overlapping region in which at least a part of the source electrode and the drain electrode are alternately arranged has a shape corresponding to the shape of the closed region.
- the shape of the overlapping region and the shape of the closed region are substantially equal.
- the opposing region between the source electrode and the drain electrode in the overlapping region has a concavo-convex shape in which one convex portion and the other concave portion are opposed. is there.
- the opposing region between the source electrode and the drain electrode in the overlapping region is a plurality of one parallel plurality of convex portions and the other parallel plurality It has a continuous uneven shape in which the concave portions face each other.
- the opposing region between the source electrode and the drain electrode in the overlapping region is a plurality of one parallel plurality of convex portions and the other parallel plurality It has a discrete shape in which the concave portions face each other.
- the uneven shape of the opposite region is a comb shape, a wave shape, a sawtooth shape, or a triangular shape.
- the uneven shape of the opposite region is an uneven shape in which uneven unevenness is continued.
- the overlapping area is an area inside a curve smoothly connecting outer edges of the opposing area and the alternately arranged portions, and the overlapping area
- the shape of is substantially circular or elliptical.
- the semiconductor device is, in the above invention, a spiral shape in which the shapes of the source electrode and the drain electrode in the overlapping region are alternately arranged in the radial direction.
- the shape of the closed region is a substantially circular shape or a substantially elliptical shape covering the overlapping region.
- the semiconductor coating layer contains one or more selected from the group consisting of carbon nanotubes, graphene, fullerene, and an organic semiconductor.
- the semiconductor coating layer is made of carbon nanotubes in which a conjugated polymer is attached to at least a part of the surface.
- a method of manufacturing a semiconductor device according to an aspect of the present invention is a method of manufacturing a semiconductor device according to the above-described invention, and the semiconductor coating layer is formed by a coating method.
- a wireless communication apparatus includes the semiconductor device according to the above invention.
- the semiconductor coated layer is provided in the closed region such that the shape of the overlapping region in which at least a part of the source electrode and the drain electrode are alternately arranged is in contact with a part of the source electrode and the drain electrode.
- FIG. 1A is a schematic cross-sectional view showing a semiconductor device according to a first embodiment of the present invention.
- FIG. 1B is a schematic cross-sectional view showing a semiconductor device according to a modification of the first embodiment of the present invention.
- FIG. 2A is a schematic cross-sectional view showing a semiconductor device according to a second embodiment of the present invention.
- FIG. 2B is a schematic cross-sectional view showing a semiconductor device according to a modification of the second embodiment of the present invention.
- FIG. 3A is a schematic cross-sectional view showing a semiconductor device according to a third embodiment of the present invention.
- FIG. 3B is a schematic cross-sectional view showing a semiconductor device according to a modification of the third embodiment of the present invention.
- FIG. 1A is a schematic cross-sectional view showing a semiconductor device according to a first embodiment of the present invention.
- FIG. 1B is a schematic cross-sectional view showing a semiconductor device according to a modification of the first embodiment of
- FIG. 4A is a schematic cross-sectional view showing a semiconductor device according to a fourth embodiment of the present invention.
- FIG. 4B is a schematic cross-sectional view showing a semiconductor device according to a modification of the fourth embodiment of the present invention.
- FIG. 5A is a plan view schematically showing the shape of electrodes in a semiconductor device according to the prior art as a comparative example.
- FIG. 5B is a plan view schematically showing an electrode shape and a semiconductor coating layer in a semiconductor element according to the prior art as a comparative example.
- FIG. 6A is a plan view schematically showing an electrode of a shape in which asperities are arranged in parallel in a semiconductor device according to a fifth embodiment of the present invention.
- FIG. 6B is a plan view schematically showing an electrode and a semiconductor coating layer in a shape in which asperities are arranged in parallel in a semiconductor device according to a fifth embodiment of the present invention.
- FIG. 7A is a plan view schematically showing a comb-like electrode in a semiconductor device according to a sixth embodiment of the present invention.
- FIG. 7B is a plan view schematically showing a comb-like electrode and a semiconductor coating layer in a semiconductor device according to a sixth embodiment of the present invention.
- FIG. 7C is a plan view schematically showing a comb-like electrode in a semiconductor device according to a modification of the sixth embodiment of the present invention.
- FIG. 7D is a plan view schematically showing a comb-like electrode and a semiconductor coating layer in a semiconductor device according to a modification of the sixth embodiment of the present invention.
- FIG. 7E is a plan view schematically showing a comb-like electrode in a semiconductor device according to a modification of the sixth embodiment of the present invention.
- FIG. 7F is a plan view schematically showing a comb-like electrode and a semiconductor coating layer in a semiconductor device according to a modification of the sixth embodiment of the present invention.
- FIG. 7G is a plan view schematically showing a comb-like electrode in a semiconductor device according to a modification of the sixth embodiment of the present invention.
- FIG. 7H is a plan view schematically showing a comb-like electrode and a semiconductor coating layer in a semiconductor device according to a modification of the sixth embodiment of the present invention.
- FIG. 7I is a plan view schematically showing a comb-like electrode in a semiconductor device according to a modification of the sixth embodiment of the present invention.
- FIG. 7J is a plan view schematically showing a comb-like electrode and a semiconductor coating layer in a semiconductor device according to a modification of the sixth embodiment of the present invention.
- FIG. 8A is a plan view schematically showing a corrugated electrode in a semiconductor device according to a seventh embodiment of the present invention.
- FIG. 8B is a plan view schematically showing the wavy electrode and the semiconductor coating layer in the semiconductor device according to the seventh embodiment of the present invention.
- FIG. 9A is a plan view schematically showing a sawtooth electrode in a semiconductor device according to an eighth embodiment of the present invention.
- FIG. 9B is a plan view schematically showing a sawtooth electrode and a semiconductor coating layer in a semiconductor device according to an eighth embodiment of the present invention.
- FIG. 10A is a plan view schematically showing a triangular wave electrode in a semiconductor device according to a ninth embodiment of the present invention.
- FIG. 10B is a plan view schematically showing a triangular wave electrode and a semiconductor coating layer in a semiconductor device according to a ninth embodiment of the present invention.
- FIG. 9A is a plan view schematically showing a triangular wave electrode in a semiconductor device according to a ninth embodiment of the present invention.
- FIG. 10B is a plan view schematically showing a triangular wave electrode and a semiconductor
- FIG. 11A is a plan view schematically showing a spiral electrode in a semiconductor device according to a tenth embodiment of the present invention.
- FIG. 11B is a plan view schematically showing a spiral electrode and a semiconductor coating layer in the semiconductor device according to the tenth embodiment of the present invention.
- FIG. 11C is a plan view schematically showing a spiral electrode in a semiconductor device according to a modification of the tenth embodiment of the present invention.
- FIG. 12A is a schematic cross-sectional view showing the method of manufacturing the semiconductor device according to the first embodiment of the present invention.
- FIG. 12B is a schematic cross-sectional view showing the method of manufacturing the semiconductor device according to the first embodiment of the present invention.
- FIG. 12A is a schematic cross-sectional view showing the method of manufacturing the semiconductor device according to the first embodiment of the present invention.
- FIG. 12C is a schematic cross-sectional view showing the method of manufacturing the semiconductor device according to the first embodiment of the present invention.
- FIG. 12D is a schematic cross sectional view showing the manufacturing method of the semiconductor device according to the first embodiment of the present invention.
- FIG. 13A is a schematic cross-sectional view showing the method of manufacturing the semiconductor device according to the second embodiment of the present invention.
- FIG. 13B is a schematic cross-sectional view showing the method of manufacturing the semiconductor device according to the second embodiment of the present invention.
- FIG. 13C is a schematic cross-sectional view showing the method of manufacturing the semiconductor device according to the second embodiment of the present invention.
- FIG. 13D is a schematic cross sectional view illustrating the method for manufacturing the semiconductor device according to the second embodiment of the present invention.
- FIG. 14 is a block diagram showing an example of a wireless communication apparatus using a semiconductor device according to the present invention.
- FIG. 1A is a schematic cross-sectional view showing the semiconductor device according to the first embodiment.
- the semiconductor device according to the first embodiment includes an insulating substrate 1, a gate electrode 2, a gate insulating layer 3, a semiconductor coating layer 4, a source electrode 5, and a drain electrode 6.
- a field effect transistor (FET) The gate electrode 2 is provided on the insulating substrate 1.
- the gate insulating layer 3 is provided to cover the gate electrode 2.
- the semiconductor coating layer 4 is provided in the closed region so as to be in contact with a part of the source electrode 5 and the drain electrode 6 provided apart from each other on the gate insulating layer 3.
- the semiconductor coating layer 4 is preferably made of a material including a carbon nanotube complex in which a conjugated polymer is attached to at least a part of the surface.
- the gate insulating layer 3 is configured to insulate the semiconductor coating layer 4 from the gate electrode 2.
- the semiconductor device has an overlapping region 7 in which at least a part of the source electrode 5 and the drain electrode 6 are alternately arranged in parallel.
- the overlapping area 7 has a shape corresponding to the shape of the closed area in which the semiconductor coating layer 4 is provided.
- the overlapping area 7 includes an opposing area 7 a which is an area in which the source electrode 5 and the drain electrode 6 oppose each other.
- FIG. 1B is a schematic cross-sectional view showing a semiconductor device according to a modification of the first embodiment. As shown in FIG. 1B, in the semiconductor device according to the modification of the first embodiment, the shape of the gate electrode 2 corresponds to the shape of the opposing region 7a.
- the gate electrode 2 is disposed below the semiconductor coating layer 4, and the source electrode 5 and the drain electrode 6 are connected to part of the lower surface of the semiconductor coating layer 4. It is a so-called bottom gate bottom contact structure.
- FIG. 2A is a schematic cross-sectional view showing the semiconductor device according to the second embodiment.
- a semiconductor application layer 4 is provided on the gate insulating layer 3 in a closed region, unlike the first embodiment.
- the source electrode 5 and the drain electrode 6 are provided on the gate insulating layer 3 and the semiconductor coating layer 4 while being separated from each other.
- the overlapping region 7 in which at least a part of the source electrode 5 and the drain electrode 6 are alternately arranged has a shape corresponding to the shape of the closed region of the semiconductor coating layer 4.
- the overlapping region 7 includes an opposing region 7 a in which the source electrode 5 and the drain electrode 6 are opposed to each other.
- the semiconductor coating layer 4 is provided to be in contact with part of the source electrode 5 and the drain electrode 6 in the upper surface portion.
- the other configuration is the same as that of the first embodiment.
- FIG. 2B is a schematic cross-sectional view showing a semiconductor device according to a modification of the second embodiment.
- the shape of the gate electrode 2 is a shape corresponding to the facing region 7a.
- the semiconductor coating layer 4 is preferably made of a material including a carbon nanotube complex in which a conjugated polymer is attached to at least a part of the surface.
- the gate electrode 2 is disposed below the semiconductor coating layer 4, and the source electrode 5 and the drain electrode 6 are connected to a part of the top surface of the semiconductor coating layer 4.
- a so-called bottom gate top contact structure is disposed below the semiconductor coating layer 4, and the source electrode 5 and the drain electrode 6 are connected to a part of the top surface of the semiconductor coating layer 4.
- FIG. 3A is a schematic cross-sectional view showing the semiconductor device according to the third embodiment.
- the semiconductor device according to the third embodiment differs from the first embodiment in that the source electrode 5 and the drain electrode 6 are provided apart from each other on the insulating substrate 1.
- the semiconductor coating layer 4 is provided in the closed region so as to cover a part of the source electrode 5 and the drain electrode 6.
- a gate insulating layer 3 is provided to cover the semiconductor coating layer 4, the source electrode 5, and the drain electrode 6.
- the gate electrode 2 is selectively provided on the gate insulating layer 3.
- the overlapping region 7 in which at least parts of the source electrode 5 and the drain electrode 6 are alternately arranged has a shape corresponding to the shape of the closed region of the semiconductor coating layer 4.
- the other configuration is the same as that of the first embodiment.
- FIG. 3B is a schematic cross-sectional view showing a semiconductor device according to a modification of the third embodiment.
- the shape of the gate electrode 2 is a shape corresponding to the facing region 7a.
- the semiconductor coating layer 4 is preferably made of a material including a carbon nanotube complex in which a conjugated polymer is attached to at least a part of the surface.
- the gate electrode 2 is disposed above the semiconductor coating layer 4, and the source electrode 5 and the drain electrode 6 are connected to a part of the lower surface of the semiconductor coating layer 4. It is a so-called top gate bottom contact structure.
- FIG. 4A is a schematic cross-sectional view showing the semiconductor device according to the fourth embodiment.
- the semiconductor coating layer 4 is partially provided on the insulating substrate 1.
- the semiconductor coating layer 4 is provided in the closed region.
- the source electrode 5 and the drain electrode 6 are provided apart from each other partially on the upper surface of the insulating substrate 1 and the upper surface of the semiconductor coating layer 4.
- a gate insulating layer 3 is provided to cover the semiconductor coating layer 4, the source electrode 5, and the drain electrode 6.
- the gate electrode 2 is selectively provided on the gate insulating layer 3.
- the overlapping region 7 in which at least parts of the source electrode 5 and the drain electrode 6 are alternately arranged has a shape corresponding to the shape of the closed region of the semiconductor coating layer 4.
- the other configuration is the same as that of the first embodiment.
- FIG. 4B is a schematic cross-sectional view showing a semiconductor device according to a modification of the fourth embodiment.
- the shape of the gate electrode 2 is a shape corresponding to the facing region 7a.
- the semiconductor coating layer 4 is preferably made of a material including a carbon nanotube complex in which a conjugated polymer is attached to at least a part of the surface.
- the gate electrode 2 is disposed above the semiconductor coating layer 4, and the source electrode 5 and the drain electrode 6 are connected to a part of the top surface of the semiconductor coating layer 4. It is a so-called top gate top contact structure.
- the semiconductor element of this invention is not limited to embodiment mentioned above, The following description is common irrespective of embodiment unless there is particular notice.
- FIG. 5A is a plan view schematically showing the shape of electrodes in a semiconductor device according to the prior art as a comparative example.
- FIG. 5B is a plan view schematically showing an electrode shape and a semiconductor coating layer in a semiconductor element according to the prior art as a comparative example.
- the semiconductor device according to the prior art is arranged in the stacking direction of the stacked structure on the insulating substrate 1 along the surface direction of the upper surface which is one main surface of the insulating substrate.
- the source electrode 25 and the drain electrode 26 are provided at a predetermined distance from each other.
- the illustration of the gate electrode is omitted in FIGS. 5A and 5B.
- Carriers move to the semiconductor coating layer 24 in the facing region 27 a between the source electrode 25 and the drain electrode 26. Most of the carriers induced in the semiconductor coating layer 24 in the facing region 27a move along the interface of the semiconductor coating layer 24 with the gate insulating layer (not shown).
- the separation distance between the source electrode 25 and the drain electrode 26 is a length in the moving direction of the carrier, and is referred to as a channel length L.
- a length along the direction orthogonal to the direction of the channel length L between the source electrode 25 and the drain electrode 26 is referred to as a channel width W.
- the area other than the facing area 27a in the semiconductor coating layer 24 is an area that is not used for carrier movement.
- the area of the semiconductor coating layer 24 needs to be increased. In this case, the area of the semiconductor element also increases.
- an overlapping area in which at least a part of the source electrode and the drain electrode are alternately arranged is provided, and this overlapping area is shaped to correspond to the closed area of the semiconductor coating layer. It was devised to do.
- the channel width W can be substantially increased without increasing the area of the semiconductor coating layer as compared with the prior art, and a current (source current) that can be flowed between the source electrode and the drain electrode The drain current Id) could be increased.
- source current source current
- Id drain current
- the shape of the closed region of the semiconductor coating layer is substantially circular or substantially covering the overlapping region. It is desirable to be elliptical.
- the on current is increased and the current is turned on at a high on current. It is possible to realize the improvement of the / off ratio and the reduction of the variation of the source-drain current Id.
- the on / off ratio of the current is represented by the ratio (Ion / Ioff) of the maximum current value to the minimum current value of the source-drain current Id in the current transfer characteristic of the transistor. On / off ratio indicates the superiority of the function as a switch larger, a large current from the driving also allows the system requiring the drive, preferably 10 4 or more.
- the channel is composed of a network in which a plurality of CNTs are in continuous contact, and this network connects the source electrode and the drain electrode, and controls the density of the CNT network to adjust FET characteristics. can do.
- the method of increasing the density of the network was adopted to obtain high on current, but the off current is also high and the current on / off ratio is lowered, so high at high on current It was difficult to realize the on / off ratio.
- the present inventor conducted intensive studies, provided an overlapping region in which at least a part of the source electrode and the drain electrode were alternately arranged in parallel, and devised a shape corresponding to the closed region of the semiconductor coating layer.
- This increases the effective channel width W, increases the on current, improves the on / off ratio at high on current, and further improves the uniformity with the increase of the network area.
- the overlapping region 7 preferably has a concavo-convex shape or a spiral shape corresponding to the shape of the closed region.
- the overlapping region is a region in which at least parts of the source electrode and the drain electrode are alternately arranged, and is defined as an inner region in which the outer edges of the alternately arranged portions are smoothly connected.
- the overlapping region is a region including the portions of the source electrode and the drain electrode which are alternately arranged, and the opposing region which is the region between the source electrode and the drain electrode. This is the area inside the curve that smoothly connects the outermost edges of the source and drain electrodes and the opposing area.
- the shape of the overlapping region is not particularly limited, but is preferably defined by a substantially circular shape or a substantially elliptical shape.
- the opposing region 7a in the overlapping region 7 in which at least a part of the source electrode 5 and the drain electrode 6 are alternately arranged in the semiconductor coating layer 4 is a region where carriers move. Most of the carriers induced in the facing region 7 a of the semiconductor coating layer 4 move along the interface of the semiconductor coating layer 4 with the gate insulating layer 3.
- the length of the carrier in the moving direction that is, the distance between the source electrode 5 and the drain electrode 6 is the channel length L
- the direction of the channel length L between the source electrode 5 and the drain electrode 6 The length along the orthogonal direction is called a channel width W.
- FIG. 6A is a plan view schematically showing an electrode having a shape in which asperities are arranged in parallel in the semiconductor device according to the fifth embodiment
- FIG. 6B is a plan view showing an electrode having a shape in which asperities are arranged in parallel; It is a top view shown typically.
- the source electrode 5 and the drain electrode 6 in the overlapping region 7 are alternately arranged.
- the opposing region 7a between the source electrode 5 and the drain electrode 6 has a concavo-convex shape in which respective convex portions and concave portions are arranged in parallel while facing each other.
- the facing area 7 a has an uneven shape in which the uneven unevenness of the length D is continued along the surface direction of the insulating substrate 1.
- Overlap area 7 is an area inside a curve that smoothly connects opposing area 7a and the outermost edge of drain electrode 6, and in the example shown in FIGS. 6A and 6B, the shape of overlap area 7 is substantially circular. It is a state.
- the overlapping region 7 is a region inside a curve smoothly connecting the outermost regions of the facing region 7 a and the source electrode 5.
- FIGS. 7A, 8A, 9A, and 10A are plan views schematically showing electrodes in semiconductor elements according to sixth, seventh, eighth, and ninth embodiments of the present invention, respectively.
- FIGS. 7B, 8B, 9B and 10B are plan views schematically showing electrodes and a semiconductor coating layer in the semiconductor device according to the sixth, seventh, eighth and ninth embodiments, respectively.
- the concavo-convex shape of the opposing region 7a is A comb-like shape (FIG. 7A), a wave shape (FIG. 8A), a sawtooth shape (FIG. 9A), or a triangular wave shape (FIG. 10A) in which the tip portion of the convex shape and / or the bottom end portion of the concave shape is partially rectangular. Good.
- the unevenness lengths D and D 'in the figure are made uneven, and the unevenness of the opposite area 7a is uneven. It is preferable to make the unevenness into a continuous shape. In other words, it is preferable that the lengths D 'of the juxtaposed convex portions in the source electrode 5 are not all uniform along the channel width W direction, and the lengths D of the juxtaposed convex portions in the drain electrode 6 It is preferable that not all the lines be aligned in the W direction.
- the shape of the overlapping region 7 is substantially circular, but various shapes are provided based on the shape of a curve smoothly connecting the outermost edges of the opposing region 7a and the drain electrode 6 It is possible to make it curvilinear.
- 7C, 7E, 7G, and 7I are plan views schematically showing electrodes in a semiconductor device according to a modification of the sixth embodiment corresponding to FIG. 7A.
- 7D, 7F, 7H and 7J are plan views schematically showing electrodes and a semiconductor coating layer in a semiconductor device according to a modification of the sixth embodiment corresponding to FIG. 7B.
- a part of convex-convex part may be curvilinear shape. That is, as shown in FIG. 7C and FIG. 7D, in the case where the concavo-convex shape of the facing region 7a is a comb shape, the shape of the tip portion of the convex shape and / or the bottom end portion of the concave shape is the tip portion and / or It is also possible to form a substantially rectangular shape in which a part of the bottom end portion is a straight line and the corner is a smooth curve.
- the projections of the concavo-convex may have a curved shape. That is, as shown in FIGS. 7E and 7F, when the uneven shape of the facing area 7a has a comb shape, the shape of the tip portion of the convex shape and / or the bottom end portion of the concave shape is a semicircular curve. It is also possible to make it a semi-circular shape.
- the opposite area 7a between the outermost sides of the overlapping area 7 in the overlapping area 7 is divided by one side of the one side by a dividing line which is a horizontal line in the drawing.
- the area of the facing area 7a in the divided central part is divided into one, when divided into three areas of the part, the other divided on the other edge side, and the divided central part between the divided one part and the divided other part.
- the area of the opposing area 7a in the part and the area of the opposing area 7a in the other divided part are larger.
- the opposing area 7a of the divided central portion It is preferable that the area of the region 7 be larger than the area of the facing region 7a of the divided end.
- the length of the unevenness located at the center of the overlapping area 7 among the unevenness forming the opposite area 7a is longer than the length of the unevenness located outermost in the overlapping area 7 of the unevenness forming the opposite area 7a. It is preferable to be large. That is, more specifically, the concavo-convex length D1 located at the center of the overlapping area 7, that is, the length D1 of the convex portion is longer than the concavo-convex length D2 located at the end, that is, the length D2 of the convex portion (D1> D2) is preferable. Furthermore, the length D of the unevenness is shortened from the unevenness located at the center in the overlapping area 7 of the unevenness forming the opposite area 7a toward the unevenness located at the outermost side in the overlapping area 7 Is also preferred.
- the shapes of the protrusions of the source electrode 5 and the drain electrode 6 are not limited to simple rectangular shapes or substantially rectangular shapes, and the facing regions 7a are not limited to shapes connected continuously.
- the shapes of the protrusions of the source electrode 5 and the drain electrode 6 adopt other shapes as long as the entire facing region 7a formed by these is a shape corresponding to the closed region of the semiconductor coating layer 4. It is also good.
- the protrusion in at least one of the source electrode 5 and the drain electrode 6 may have a step shape with different widths in the direction perpendicular to the longitudinal direction of the protrusion.
- the opposing region 7 a is substantially linearly shaped between the protrusion of the source electrode 5 and the protrusion of the drain electrode 6, and discretely and discretely provided in the overlapping region 7. That is, as shown to FIG. 7G and FIG. 7H, the semiconductor application layer 4 is provided so that the whole of the opposing area
- the overlapping region 7 in which at least a part of the source electrode 5 and the drain electrode 6 are alternately arranged has a shape corresponding to the shape of the closed region of the semiconductor coating layer 4.
- the protrusions of the source electrode 5 has a step shape having different widths in the direction perpendicular to the longitudinal direction of the protrusions, and at least a portion of the protrusions of the drain electrode 6
- a step shape corresponding to the step shape of the protrusion of the source electrode 5 may be provided.
- the opposing region 7 a has a substantially linear and bent portion between the projection of the source electrode 5 and the projection of the drain electrode 6, and is provided discretely and discretely in the overlapping region 7.
- the semiconductor coating layer 4 is provided so as to cover the whole of the facing region 7a in which the substantially linear and bent portions are discretely formed. Also in this case, the overlapping region 7 in which at least a part of the source electrode 5 and the drain electrode 6 are alternately arranged has a shape corresponding to the shape of the closed region of the semiconductor coating layer 4.
- FIG. 11A is a plan view schematically showing a spiral shaped electrode in the semiconductor device according to the tenth embodiment
- FIG. 11B is a plan view schematically showing a spiral shaped electrode and a semiconductor coating layer.
- the shapes of the source electrode 5 and the drain electrode 6 in the overlapping region 7 are along the radial direction from the center, in other words, along the radial direction of the substantially circular overlapping region 7 It is a spiral shape arranged alternately.
- FIG. 11C is a plan view schematically showing a spiral electrode in a semiconductor device according to a modification of the tenth embodiment.
- the shapes of the source electrode 5 and the drain electrode 6 in the overlapping region 7 according to the modification of the tenth embodiment have a spiral shape of less than one turn alternately arranged along the radial direction from the center It is.
- the insulating substrate 1 may be made of any material as long as at least the surface on which the electrode system is disposed is insulating.
- the material of the insulating substrate 1 is, for example, an inorganic material such as silicon wafer, glass, sapphire, alumina sintered body, polyimide, polyvinyl alcohol, polyvinyl chloride, polyethylene terephthalate, polyvinylidene fluoride, polysiloxane, polyvinyl phenol (PVP And organic materials such as polyester, polycarbonate, polysulfone, polyethersulfone, polyethylene, polyphenylene sulfide and polyparaxylene are preferably used.
- the insulating substrate 1 may be, for example, one in which a PVP film is formed on a silicon wafer, or one in which a plurality of materials such as one in which a polysiloxane film is formed on polyethylene terephthalate is laminated.
- any conductive material generally used as an electrode may be adopted.
- conductive metal oxides such as tin oxide, indium oxide, and indium tin oxide (ITO); platinum, gold, silver, copper, iron, tin, zinc, aluminum, indium, chromium, lithium, sodium, potassium, cesium, Calcium, magnesium, palladium, molybdenum, metals such as amorphous silicon and polysilicon, and alloys thereof; inorganic conductive materials such as copper iodide and copper sulfide; polythiophene, polypyrrole, polyaniline; complex of polyethylenedioxythiophene and polystyrene sulfonic acid Etc .; conductive polymers etc.
- Electrode materials may be used alone, a plurality of materials may be laminated or mixed.
- the width and thickness of the gate electrode 2, the source electrode 5, the drain electrode 6, and the wiring (not shown), and the channel length L of the source electrode 5 and the drain electrode 6 can be set arbitrarily. is there.
- the width of the gate electrode 2, the source electrode 5 and the drain electrode 6 is preferably 5 ⁇ m to 1 mm, the thickness is preferably 0.01 ⁇ m to 100 ⁇ m, and the distance between the source electrode 5 and the drain electrode 6 is preferably 1 ⁇ m to 500 ⁇ m. It is not necessarily limited to these.
- the width and thickness of the wiring can be set arbitrarily.
- the wiring preferably has a thickness of 0.01 ⁇ m to 100 ⁇ m and a width of 5 ⁇ m to 500 ⁇ m, but is not necessarily limited thereto.
- the gate electrode 2 As a method of forming the gate electrode 2, the source electrode 5, the drain electrode 6, and the wiring (not shown), resistance heating evaporation, electron beam beam, sputtering, plating, CVD, ion plating coating, ink jet, or printing Or a paste containing the above-mentioned organic component and conductor, spin coating, blade coating, slit die coating, screen printing, bar coater method, mold method, printing transfer method, or It can be applied to the insulating substrate by a known technique such as immersion and pulling and dried by using an oven, a hot plate, or an infrared ray, and the like. It is not limited.
- the electrode thin film produced by the above-described method may be patterned in a desired shape by a known photolithography method or the like, or the electrode and the wiring material are deposited.
- the electrode and the wiring material are deposited.
- it may be patterned through a mask of a desired shape.
- a method of directly forming a pattern using an inkjet method or a printing method may be employed.
- the material used for the gate insulating layer 3 is not particularly limited, but inorganic materials such as silicon oxide and alumina; polyimides, polyvinyl alcohol, polyvinyl chloride, polyethylene terephthalate, polyvinylidene fluoride, polysiloxane, polyvinyl phenol (PVP), etc. Organic high material; or a mixture of inorganic material powder and organic material can be mentioned. Among them, those containing an organic compound containing a bond of a silicon atom and a carbon atom are preferable. In addition, those containing an organic compound containing a bond of a silicon atom and a carbon atom and a metal compound containing a bond of a metal atom and an oxygen atom are also preferable.
- inorganic materials such as silicon oxide and alumina; polyimides, polyvinyl alcohol, polyvinyl chloride, polyethylene terephthalate, polyvinylidene fluoride, polysiloxane, polyvinyl phenol (PVP
- the gate insulating layer 3 may be a single layer or a plurality of layers. Further, one layer may be formed of a plurality of insulating materials, or a plurality of insulating materials may be stacked to form a plurality of insulating layers.
- the gate insulating layer 3 can be formed by resistance heating evaporation, electron beam, sputtering, plating, CVD, ion plating coating, inkjet, printing, spin coating, blade coating, slit die coating, screen printing, bar coating There are known techniques such as a coater method, a mold method, a printing transfer method, or an immersion and pulling method, but it is not limited thereto.
- the film thickness of the gate insulating layer 3 is preferably 0.05 ⁇ m or more and 5 ⁇ m or less, and more preferably 0.1 ⁇ m or more and 1 ⁇ m or less. By setting the film thickness of the gate insulating layer 3 in the above-described range, uniform thin film formation becomes easy. The film thickness can be measured by an atomic force microscope, ellipsometry or the like.
- the semiconductor coating layer 4 may have any property as a semiconductor, but preferably contains one or more selected from the group consisting of carbon nanotubes, graphene, fullerenes, and organic semiconductors.
- organic semiconductor include polycyclic aromatic hydrocarbons such as pentacene, anthracene and rubrene, low molecular weight compounds such as phthalocyanine, tetracyanoquinodimethane (TCNQ) and the like, polyacetylene, poly-3-hexylthiophene (P3HT) and the like.
- the semiconductor coating layer 4 may further contain an organic semiconductor or an insulating material as long as the electrical properties are not impaired. In addition, these may be used alone, or a plurality of materials may be stacked or mixed and used.
- the semiconductor coating layer 4 preferably contains CNT. Furthermore, a CNT in which a conjugated polymer is attached to at least a part of the surface is more preferable.
- the state in which the conjugated polymer is attached to at least a part of the surface of the CNT means the state in which the conjugated polymer covers a part or all of the surface of the CNT.
- the reason that the conjugated polymer can coat the CNTs is presumed to be due to the interaction caused by the overlap of ⁇ electron clouds derived from the conjugated structure of the two. Whether or not the CNT is coated with the conjugated polymer can be judged by the color of the coated CNT being closer to the color of the conjugated polymer from the color of the uncoated CNT. Quantitatively, the presence of the deposit and the weight ratio of the deposit to the CNT can be identified by elemental analysis such as X-ray photoelectron spectroscopy (XPS).
- XPS X-ray photoelectron spectroscopy
- the weight average molecular weight of the conjugated polymer is preferably 1000 or more in view of the ease of adhesion to CNTs.
- a conjugated polymer refers to a compound in which the repeating unit has a conjugated structure and the degree of polymerization is 2 or more.
- the method of attaching the conjugated polymer to the CNT includes (I) a method of adding and mixing the CNT into the melted conjugated polymer, (II) dissolving the conjugated polymer in a solvent, and (III) CNTs are pre-dispersed in a solvent by ultrasonic waves etc., and a conjugated polymer is added and mixed there. (IV) A conjugated polymer in a solvent
- the method of putting in CNT, irradiating the ultrasonic wave to this mixed system, and mixing etc. is mentioned. In the present invention, any method may be used, and a plurality of methods may be combined.
- conjugated polymers examples include polythiophene polymers, polypyrrole polymers, polyaniline polymers, polyacetylene polymers, poly-p-phenylene polymers and poly-p-phenylene vinylene polymers.
- the polymers described above are preferably used in which single monomer units are arranged, but those obtained by block copolymerization of different monomer units and those obtained by random copolymerization are also used. Moreover, what was graft-polymerized can also be used.
- a polythiophene-based polymer which is easily attached to CNTs and easily forms a CNT complex is preferably used. It is more preferable to contain in the repeating unit a fused heteroaryl unit having a nitrogen-containing double bond in the ring and a thiophene unit.
- the length of the CNT is preferably shorter than the distance between the source electrode 5 and the drain electrode 6 (channel length L).
- the average length of the CNT depends on the distance between the source electrode 5 and the drain electrode 6 but is preferably 2 ⁇ m or less, more preferably 1 ⁇ m or less.
- the average length of CNTs refers to the average value of the length of 20 randomly picked CNTs.
- 20 CNTs are randomly picked up from an image obtained by an atomic force microscope, a scanning electron microscope, a transmission electron microscope or the like, and the average of their lengths is obtained. There is a way to get the value.
- the diameter of the CNTs is not particularly limited, but is preferably 1 nm or more and 100 nm or less, more preferably 50 nm or less.
- the film thickness of the semiconductor coating layer 4 is preferably 1 nm or more and 100 nm or less. Within this range, uniform thin film formation is facilitated. More preferably, it is 1 nm or more and 50 nm or less, and still more preferably 1 nm or more and 20 nm or less.
- the film thickness can be measured by an atomic force microscope, ellipsometry or the like.
- the coating method is preferable to use the coating method from the viewpoint of manufacturing cost and adaptation to a large area.
- spin coating method, blade coating method, slit die coating method, screen printing method, bar coater method, mold method, printing transfer method, immersion pulling method, ink jet method etc. can be preferably used, and coating film thickness control
- the coating method can be selected according to the coating film characteristics to be obtained, such as orientation control and the like.
- the formed coating may be subjected to an annealing treatment under the atmosphere, under reduced pressure, or under an inert gas atmosphere such as nitrogen or argon.
- the second insulating layer may be formed on the side of the semiconductor coating layer 4 opposite to the gate insulating layer 3. Thereby, the semiconductor coating layer 4 can be protected from the external environment such as oxygen and moisture. It does not specifically limit as a material used for a 2nd insulating layer. Further, one layer may be formed of a plurality of insulating materials, or may be formed by stacking a plurality of insulating materials.
- the method of forming the second insulating layer is not particularly limited, and dry methods such as resistance heating evaporation, electron beam, sputtering, and CVD may be used, but from the viewpoint of manufacturing cost and adaptation to a large area. It is preferable to use a coating method.
- a coating method specifically, spin coating method, blade coating method, slit die coating method, screen printing method, bar coater method, mold method, printing transfer method, immersion pulling method, ink jet method, drop casting method, etc. are preferably used. be able to.
- the coating method can be selected according to the coating film characteristics to be obtained, such as coating film thickness control and orientation control.
- Method of manufacturing semiconductor device Although the manufacturing method of a semiconductor element does not have a restriction
- a method of manufacturing a semiconductor device according to the embodiment shown in FIGS. 1 and 2 will be specifically described by way of example.
- the gate electrode 2 is formed on the insulating substrate 1 by the method described above.
- an organic compound containing a bond of a silicon atom and a carbon atom is applied and dried to form a gate insulating layer 3.
- the source electrode 5 and the drain electrode 6 are simultaneously formed on the gate insulating layer 3 using the same material by the method described above.
- the semiconductor coating layer 4 is formed between the source electrode 5 and the drain electrode 6 by the method described above. Thus, the semiconductor element is manufactured.
- the gate electrode 2 is formed on the insulating base 1 by the method described above.
- an organic compound containing a bond of a silicon atom and a carbon atom is applied and dried to form a gate insulating layer 3.
- the semiconductor coating layer 4 is formed by the method described above.
- the source electrode 5 and the drain electrode 6 are simultaneously formed on the gate insulating layer 3 and the semiconductor coating layer 4 using the same material by the method described above. Thus, the semiconductor element is manufactured.
- the wireless communication apparatus is an apparatus that performs electric communication by receiving a carrier wave transmitted from an antenna mounted on a reader / writer, such as an RFID, for example.
- the antenna of the RFID tag receives a wireless signal transmitted from an antenna mounted on a reader / writer, and is converted into a direct current by a rectifier circuit to generate an RFID tag.
- the generated RFID tag receives a command from the wireless signal and performs an operation according to the command.
- the response of the result according to the command is transmitted from the antenna of the RFID tag to the antenna of the reader / writer as a wireless signal.
- the operation according to the command is performed by at least a known demodulation circuit, operation control logic circuit, and modulation circuit.
- a wireless communication device of the present invention at least includes the above-described semiconductor element and an antenna.
- FIG. 14 is a block diagram showing an example of a wireless communication apparatus using a semiconductor device according to the present invention. As shown in FIG. 14, the wireless communication apparatus includes an antenna 9, a control circuit 11, a storage circuit 12, a modulation circuit 13, a demodulation circuit 14, and a power supply generation unit 15, and these units are electrically connected to each other. And be configured.
- the power supply generation unit 15 rectifies an external modulation wave signal received by the antenna 9 and supplies power to each unit.
- the demodulation circuit 14 demodulates the modulated wave signal described above and supplies it to the control circuit 11.
- the modulation circuit 13 modulates the data supplied from the control circuit 11 and supplies the modulated data to the antenna 9.
- the control circuit 11 writes the data demodulated by the demodulation circuit 14 into the storage circuit 12 or reads the data from the storage circuit 12 and supplies the data to the modulation circuit 13.
- the control circuit 11, the memory circuit 12, the modulation circuit 13, and the demodulation circuit 14 are formed of complementary semiconductor elements such as CMOSFETs, and may further include a capacitor, a resistance element, and a diode.
- the storage circuit 12 further includes a non-volatile rewritable storage unit such as an EEPROM (Electrically Erasable Programmable Read-Only Memory) or an FeRAM (Ferroelectric Random Access Memory).
- the power supply generation unit 15 is configured of a capacitor and a diode.
- the antenna, the capacitor, the resistor element, the diode, and the non-volatile rewritable storage portion may be those generally used, and the material and the shape to be used are not particularly limited. Moreover, the material which electrically connects each may be any conductive material that can be generally used.
- the connection method may be any method as long as electrical connection can be made, and the width and thickness of the connection portion can be arbitrarily set.
- the merchandise tag comprises, for example, a substrate and the above-described wireless communication device covered by the substrate.
- the substrate is made of, for example, a non-metallic material such as flat paper.
- the base has a structure in which two flat sheets of paper are bonded to each other, and the above-described wireless communication device is disposed between the two sheets of paper.
- individual identification information for identifying an individual product is stored in advance.
- the reader / writer is a device that reads and writes data with respect to a product tag wirelessly, and exchanges data with the product tag during the distribution process and settlement of the product. For example, there are portable ones and fixed ones installed at a cash register. A well-known reader / writer can be used.
- the product tag has an identification information reply function of wirelessly returning the stored individual identification information in response to a command from a predetermined reader / writer requesting transmission of the individual identification information.
- POS Point Of Sale System, point-of-sales information management
- the weight average molecular weight of the polymer is determined by filtering the sample solution through a 0.45 ⁇ m pore size membrane filter and then GPC (GEL PERMEATION CHROMATOGRAPHY: gel permeation chromatography, Tosoh Corporation HLC-8220GPC) (developing solvent: It measured using tetrahydrofuran, development speed: 0.4 ml / min, and the weight average molecular weight of polystyrene conversion was calculated
- Example 1 (1) Preparation of semiconductor solution 1.5 mg of CNT1 (CNI, single layer CNT) having a purity of 95% and 1.5 mg of sodium dodecyl sulfate (Wako Pure Chemical Industries, Ltd.) in 30 ml of water In addition, ultrasonic agitation was performed for 3 hours with an output of 250 W while cooling with ice using an ultrasonic homogenizer to obtain a CNT complex dispersion having a CNT complex concentration of 0.05 g / l with respect to the solvent.
- CNI single layer CNT
- the obtained CNT composite dispersion was centrifuged at 21000 G for 30 minutes using a centrifuge (manufactured by Hitachi Koki Co., Ltd., CT15E), and then 80% by volume of the supernatant was taken out to obtain a semiconductor solution.
- gate insulating layer material A weigh out 10 g of gate insulating layer material A, and use aluminum bis (ethylacetoacetate) mono (2,4-pentanedionate) (trade name “Alumine Chelate D”, manufactured by Kawaken Fine Chemicals Co., Ltd., hereinafter referred to as “Alumine Chelate D”) 13 g and 42 g of propylene glycol monoethyl ether acetate (manufactured by Aldrich, hereinafter referred to as PGMEA) having a boiling point of 146 ° C., stirred at room temperature for 2 hours, and having a solid concentration of 24% by weight An insulating layer material B was obtained.
- Aldrich hereinafter referred to as PGMEA
- the content of the above-mentioned polysiloxane in this solution was 20 parts by weight with respect to 100 parts by weight of aluminum chelate D.
- the semiconductor element of the aspect shown to FIG. 1B which carried out the electrode shape shown to FIG. 7A was produced. That is, for example, by vacuum-depositing chromium (Cr) to a thickness of 5 nm and gold to a thickness of 50 nm through a mask on the insulating substrate 1 made of glass having a thickness of 0.7 mm, for example, by resistance heating.
- the gate electrode 2 is formed.
- the gate insulating layer material B prepared by the method described above is spin coated on the glass substrate on which the gate electrode 2 is formed at a rotation number of 800 rpm for 20 seconds, and then heat treated at a temperature of 120 ° C.
- the gate insulating layer material B is applied again by spin coating at a rotational speed of 800 rpm for 20 seconds, and then heat treatment is performed at a temperature of 200 ° C. for 30 minutes under a nitrogen (N 2 ) gas flow.
- a gate insulating layer 3 of 400 nm is formed.
- gold (Au) is vacuum deposited on the gate insulating layer 3 to a thickness of 50 nm by resistance heating.
- a photoresist (trade name "LC100-10cP", manufactured by Rohm and Haas Co., Ltd.) is spin-coated on the formed Au layer at a rotational speed of 1000 rpm for 20 seconds, and then at a temperature of 100 ° C. for 10 minutes. It was dried by heating.
- the formed photoresist film is pattern-exposed through a mask using a parallel light mask aligner (PLA-501F, manufactured by Canon Inc.), and then the density is adjusted in an automatic developing apparatus (AD-2000, manufactured by Takizawa Sangyo Co., Ltd.)
- AD-2000 manufactured by Takizawa Sangyo Co., Ltd.
- shower development was performed for 70 seconds using a 2.38% by mass aqueous solution of tetramethylammonium hydroxide (trade name “ELM-D, manufactured by Mitsubishi Gas Chemical Co., Ltd.), followed by washing with water for 30 seconds.
- etching was performed for 5 minutes using an etching solution (trade name “AURUM-302”, manufactured by Kanto Chemical Co., Ltd.), followed by washing with water for 30 seconds.
- the resist is exfoliated by immersing in a resist stripping solution (trade name "AZ Remover 100", manufactured by AZ Electronic Materials, Inc.) for 5 minutes, and after performing water cleaning for 30 seconds, the temperature is 120 ° C. Heat dry for 20 minutes.
- AZ Remover 100 manufactured by AZ Electronic Materials, Inc.
- the semiconductor solution produced by the above-described method is dropped in an amount of 400 pl using an ink jet apparatus (manufactured by Cluster Technology Inc.) onto the insulating base material 1 on which the source electrode 5 and the drain electrode 6 are formed Form 4 Then, heat treatment is performed for 30 minutes at a temperature of 150 ° C. in a nitrogen stream on a hot plate.
- the semiconductor device shown in FIG. 1B was manufactured.
- the total length of the CNT complex present per 1 ⁇ m 2 in the semiconductor coating layer 4 was 20 ⁇ m.
- planar shapes of the source electrode 5 and the drain electrode 6 in the above-described embodiment may be opposite to each other. That is, in the embodiment described above, the shape of the source electrode 5 may be the shape of the drain electrode 6, and the shape of the drain electrode 6 may be the shape of the source electrode 5.
- the semiconductor device, the method of manufacturing the same, and the wireless communication device according to the present invention can be suitably used for a noncontact RFID tag used in a wireless communication system.
Landscapes
- Chemical & Material Sciences (AREA)
- Engineering & Computer Science (AREA)
- Organic Chemistry (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Materials Engineering (AREA)
- Nanotechnology (AREA)
- Health & Medical Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Medicinal Chemistry (AREA)
- Polymers & Plastics (AREA)
- Power Engineering (AREA)
- Inorganic Chemistry (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Thin Film Transistor (AREA)
- Carbon And Carbon Compounds (AREA)
Abstract
簡易かつ低コストで、ソース電極・ドレイン電極間に流れる電流を増加できる半導体素子を提供することを目的とする。半導体素子は、絶縁性基材と、ゲート電極と、ソース電極と、ソース電極と離間して設けられたドレイン電極と、ソース電極およびドレイン電極の一部と接するように閉領域に設けられた半導体塗布層と、半導体塗布層とゲート電極とを絶縁するゲート絶縁層と、を備える半導体素子であって、ソース電極とドレイン電極との少なくとも一部が互い違いに配置された重複領域が、閉領域の形状に対応した形状である。
Description
発明は、半導体素子およびその製造方法、ならびにこの半導体素子を備えた無線通信装置に関する。
近年、非接触型のタグとして、RFID(Radio Frequency IDentification)技術を用いた無線通信システムの開発が進められている。RFIDシステムにおいては、リーダ/ライタと呼ばれる無線送受信機とRFIDタグとの間で、無線通信が行われる。
RFIDタグは、物流管理、商品管理、および万引き防止などの様々な用途での利用が期待されており、交通カードなどのICカードや商品タグなどへの導入が始まっている。RFIDタグは、ICチップ、およびリーダ/ライタと無線通信を行うためのアンテナを有する。タグ内に設置されたアンテナが、リーダ/ライタから送信される搬送波を受信することによって、ICチップ内の駆動回路が動作する。
RFIDタグは、種々の商品での使用が期待されている。RFIDタグを、あらゆる商品に利用するためには、製造コストを低減する必要がある。製造コストを低減するために、真空や高温を使用する従来の製造プロセスを改善して、塗布技術や印刷技術を用いた、フレキシブルで安価、かつ小型化可能な方法が検討されている。具体的に、ICチップ内の駆動回路に、半導体層として成形性に優れた有機半導体を用いた、電界効果型トランジスタ(以下、FET)が提案されている。
FETとしては、基板上に、ソース電極およびドレイン電極と、半導体層とが設けられ、それぞれの上層にゲート絶縁層、およびゲート電極が順次積層されたトップゲート構造、ならびに基板上に、ゲート電極およびゲート絶縁層が順次積層され、それぞれの上層に、ソース電極およびドレイン電極と、半導体層とが設けられたボトムゲート構造が提案されている(特許文献1参照)。特許文献1においては、基板上に半導体層を形成する際に、有機半導体材料を含む液体を基板上に塗布した後に、固化および硬化させる方法、いわゆる塗布法が用いられている。
この塗布法においては、有機半導体をインクとして利用することによって、インクジェット技術やスクリーニング技術などにより、フレキシブル基板上に回路パターンを直接形成することが可能になる。また、大気中での使用が可能であることから、半導体層の形成工程の簡易化、およびトランジスタの低コスト化を実現できる。そこで、従来の無機半導体に代わり、有機半導体や、塗布法を用いて製造する場合に好適なカーボンナノチューブ(CNT)を用いたFETが検討されている(特許文献2参照)。
一般に、FETにおいては、ソース電極とドレイン電極との間の距離であるチャネル長を短くしたり、ソース電極とドレイン電極との間においてチャネル長に対して直交する方向のチャネル幅を長くしたりすると、ソース電極とドレイン電極との間に電流が流れ易くなるため、電気特性を向上できる。そこで、薄膜トランジスタにおいて、チャネル形成用のアモルファスシリコン薄膜上または下に、複数の歯部とこれらの歯部を連結する連結部とを有して櫛歯状に形成されたドレイン電極とソース電極とが互いに食い込むように設ける構成が提案されている(特許文献3参照)。
しかしながら、塗布法、特にインクジェット技術によって形成される半導体塗布層は、その形状が略円形になる。そのため、従来の櫛歯状の電極にチャネル形成用の半導体塗布層を塗布すると、半導体塗布層において活用されない領域が生じるとともに、半導体塗布層の面積が大きくなって半導体素子が大型化してしまう。
そこで、この問題を解決するために、特許文献1に記載の技術においては、基板表面の濡れ性を制御したり、所望のパターンの輪郭に沿って障壁構造(バンク構造)を設けたりすることによって、基板の表面における液体の挙動を制御している。
しかしながら、上述した濡れ性を制御したり障壁構造を設けたりする方法においては、FETを構成する各部の形成とは別に、濡れ性を制御する領域を形成したり障壁構造を形成したりする必要があった。特に、濡れ性を制御する領域や障壁構造の形成には、フォトリソグラフィー法を用いる必要があるため、FETの製造工程が複雑化して、生産性が低下するという問題があった。
本発明は、上記の課題に鑑みてなされたものであり、その目的は、電界効果トランジスタの製造工程を複雑化させたり、半導体塗布層の面積を大きくしたりすることなく、簡易かつ低コストの構成によって、ソース電極とドレイン電極との間に流れる電流を増加させることができる半導体素子およびその製造方法、ならびにこの半導体素子を備えた無線通信装置を提供することにある。
上述した課題を解決し、上記目的を達成するために、本発明の一態様に係る半導体素子は、絶縁性基材と、ゲート電極と、ソース電極と、前記ソース電極と離間して設けられたドレイン電極と、前記ソース電極および前記ドレイン電極の一部と接するように閉領域に設けられた半導体塗布層と、前記半導体塗布層と前記ゲート電極とを絶縁するゲート絶縁層と、を備える半導体素子であって、前記ソース電極と前記ドレイン電極との少なくとも一部が互い違いに配置された重複領域が、前記閉領域の形状に対応した形状である。
本発明の一態様に係る半導体素子は、上記の発明において、前記重複領域の形状と前記閉領域の形状とが略等しい。
本発明の一態様に係る半導体素子は、上記の発明において、前記重複領域における前記ソース電極と前記ドレイン電極との間の対向領域が、一方の凸部と他方の凹部とが対向した凹凸形状である。
本発明の一態様に係る半導体素子は、上記の発明において、前記重複領域における前記ソース電極と前記ドレイン電極との間の対向領域が、一方の並列した複数の凸部と他方の並列した複数の凹部とがそれぞれ対向してなる連続的な凹凸形状を有する。
本発明の一態様に係る半導体素子は、上記の発明において、前記重複領域における前記ソース電極と前記ドレイン電極との間の対向領域が、一方の並列した複数の凸部と他方の並列した複数の凹部とがそれぞれ対向してなる離散的な形状を有する。
本発明の一態様に係る半導体素子は、上記の発明において、前記対向領域の凹凸形状は、櫛歯状、波状、鋸歯状、または三角波状である。
本発明の一態様に係る半導体素子は、上記の発明において、前記対向領域の凹凸形状は、不均一な凹凸が連続される凹凸形状である。
本発明の一態様に係る半導体素子は、上記の発明において、前記重複領域は、前記対向領域および前記互い違いに配置された部分の外縁を滑らかに繋いだ曲線の内側の領域であり、前記重複領域の形状は、略円状または略楕円状である。
本発明の一態様に係る半導体素子は、上記の発明において、前記重複領域における前記ソース電極および前記ドレイン電極の形状が、径方向に沿って互い違いに並んだ渦巻形状である。
本発明の一態様に係る半導体素子は、上記の発明において、前記閉領域の形状は、前記重複領域を覆う略円状または略楕円状である。
本発明の一態様に係る半導体素子は、上記の発明において、前記半導体塗布層は、カーボンナノチューブ、グラフェン、フラーレン、および有機半導体からなる群より選ばれる1種以上を含有する。
本発明の一態様に係る半導体素子は、上記の発明において、前記半導体塗布層は、表面の少なくとも一部に共役系重合体が付着したカーボンナノチューブからなる。
本発明の一態様に係る半導体素子の製造方法は、上記の発明による半導体素子を製造する半導体素子の製造方法であって、前記半導体塗布層を塗布法によって形成する。
本発明の一態様に係る無線通信装置は、上記の発明による半導体素子を備える。
本発明によれば、ソース電極とドレイン電極との少なくとも一部が互い違いに配置された重複領域の形状が、ソース電極およびドレイン電極の一部と接するようにして閉領域に設けられた半導体塗布層の形状に対応した形状であることによって、濡れ性を制御する領域や隔壁構造を有する半導体素子に比して、半導体塗布層の面積を大きくすることなく、ソース電極とドレイン電極との間に流れる電流を増加させることが可能となる。
以下、本発明の実施形態について図面を参照しつつ説明する。なお、以下の実施形態の全図においては、同一または対応する部分には同一の符号を付す。また、本発明は以下に説明する実施形態によって限定されるものではない。
(第1の実施形態)
まず、本発明の第1の実施形態による半導体素子について説明する。図1Aは、この第1の実施形態による半導体素子を示す模式断面図である。図1Aに示すように、第1の実施形態による半導体素子は、絶縁性基材1、ゲート電極2、ゲート絶縁層3、半導体塗布層4、ソース電極5、およびドレイン電極6を有して構成された電界効果トランジスタ(FET)である。ゲート電極2は、絶縁性基材1上に設けられている。ゲート絶縁層3は、ゲート電極2を覆うように設けられている。半導体塗布層4は、ゲート絶縁層3上に互いに離間して設けられたソース電極5およびドレイン電極6の一部と接するように、閉領域に設けられている。半導体塗布層4は、表面の少なくとも一部に共役系重合体が付着したカーボンナノチューブ複合体を含む材料から構成するのが好ましい。ゲート絶縁層3は、半導体塗布層4とゲート電極2とを絶縁するように構成されている。第1の実施形態において、半導体素子は、ソース電極5とドレイン電極6との少なくとも一部が互い違いに並列に配置された重複領域7を有する。重複領域7は、半導体塗布層4が設けられる閉領域の形状に対応した形状を有する。また、重複領域7は、ソース電極5とドレイン電極6とが対向する領域である対向領域7aを含む。
まず、本発明の第1の実施形態による半導体素子について説明する。図1Aは、この第1の実施形態による半導体素子を示す模式断面図である。図1Aに示すように、第1の実施形態による半導体素子は、絶縁性基材1、ゲート電極2、ゲート絶縁層3、半導体塗布層4、ソース電極5、およびドレイン電極6を有して構成された電界効果トランジスタ(FET)である。ゲート電極2は、絶縁性基材1上に設けられている。ゲート絶縁層3は、ゲート電極2を覆うように設けられている。半導体塗布層4は、ゲート絶縁層3上に互いに離間して設けられたソース電極5およびドレイン電極6の一部と接するように、閉領域に設けられている。半導体塗布層4は、表面の少なくとも一部に共役系重合体が付着したカーボンナノチューブ複合体を含む材料から構成するのが好ましい。ゲート絶縁層3は、半導体塗布層4とゲート電極2とを絶縁するように構成されている。第1の実施形態において、半導体素子は、ソース電極5とドレイン電極6との少なくとも一部が互い違いに並列に配置された重複領域7を有する。重複領域7は、半導体塗布層4が設けられる閉領域の形状に対応した形状を有する。また、重複領域7は、ソース電極5とドレイン電極6とが対向する領域である対向領域7aを含む。
図1Bは、この第1の実施形態における変形例による半導体素子を示す模式断面図である。図1Bに示すように、第1の実施形態の変形例による半導体素子は、ゲート電極2の形状が対向領域7aの形状に対応した形状である。
上述した第1の実施形態による半導体素子の構造は、ゲート電極2が半導体塗布層4の下方に配置され、半導体塗布層4の下面の一部にソース電極5およびドレイン電極6が接続された配置である、いわゆる、ボトムゲート・ボトムコンタクト構造である。
(第2の実施形態)
次に、本発明の第2の実施形態による半導体素子について説明する。図2Aは、この第2の実施形態による半導体素子を示す模式断面図である。図2Aに示すように、第2の実施形態による半導体素子は、第1の実施形態と異なり、半導体塗布層4が、ゲート絶縁層3上において閉領域に設けられている。ソース電極5およびドレイン電極6は、互いに離間しつつ、ゲート絶縁層3および半導体塗布層4上に設けられている。ソース電極5とドレイン電極6との少なくとも一部が互い違いに配置された重複領域7が、半導体塗布層4の閉領域の形状に対応した形状を有する。重複領域7は、ソース電極5とドレイン電極6とが対向する領域である対向領域7aを含む。半導体塗布層4は、その上面の部分において、ソース電極5およびドレイン電極6の一部と接するように設けられている。その他の構成は、第1の実施形態と同様である。
次に、本発明の第2の実施形態による半導体素子について説明する。図2Aは、この第2の実施形態による半導体素子を示す模式断面図である。図2Aに示すように、第2の実施形態による半導体素子は、第1の実施形態と異なり、半導体塗布層4が、ゲート絶縁層3上において閉領域に設けられている。ソース電極5およびドレイン電極6は、互いに離間しつつ、ゲート絶縁層3および半導体塗布層4上に設けられている。ソース電極5とドレイン電極6との少なくとも一部が互い違いに配置された重複領域7が、半導体塗布層4の閉領域の形状に対応した形状を有する。重複領域7は、ソース電極5とドレイン電極6とが対向する領域である対向領域7aを含む。半導体塗布層4は、その上面の部分において、ソース電極5およびドレイン電極6の一部と接するように設けられている。その他の構成は、第1の実施形態と同様である。
図2Bは、この第2の実施形態における変形例による半導体素子を示す模式断面図である。図2Bに示すように、第2の実施形態の変形例による半導体素子においては、ゲート電極2の形状は、対向領域7aに対応した形状である。また、半導体塗布層4は、表面の少なくとも一部に共役系重合体が付着したカーボンナノチューブ複合体を含む材料から構成するのが好ましい。
上述した第2の実施形態による半導体素子の構造は、ゲート電極2が半導体塗布層4の下方に配置され、半導体塗布層4の上面の一部にソース電極5およびドレイン電極6が接続された配置である、いわゆる、ボトムゲート・トップコンタクト構造である。
(第3の実施形態)
次に、本発明の第3の実施形態による半導体素子について説明する。図3Aは、この第3の実施形態による半導体素子を示す模式断面図である。図3Aに示すように、第3の実施形態による半導体素子は、第1の実施形態と異なり、絶縁性基材1上に、ソース電極5およびドレイン電極6が互いに離間して設けられている。半導体塗布層4は、ソース電極5およびドレイン電極6の一部を覆うように閉領域に設けられている。半導体塗布層4、ソース電極5、およびドレイン電極6を覆うように、ゲート絶縁層3が設けられている。ゲート電極2は、ゲート絶縁層3上に選択的に設けられている。ソース電極5とドレイン電極6との少なくとも一部が互い違いに配置された重複領域7は、半導体塗布層4の閉領域の形状に対応した形状である。その他の構成は、第1の実施形態と同様である。
次に、本発明の第3の実施形態による半導体素子について説明する。図3Aは、この第3の実施形態による半導体素子を示す模式断面図である。図3Aに示すように、第3の実施形態による半導体素子は、第1の実施形態と異なり、絶縁性基材1上に、ソース電極5およびドレイン電極6が互いに離間して設けられている。半導体塗布層4は、ソース電極5およびドレイン電極6の一部を覆うように閉領域に設けられている。半導体塗布層4、ソース電極5、およびドレイン電極6を覆うように、ゲート絶縁層3が設けられている。ゲート電極2は、ゲート絶縁層3上に選択的に設けられている。ソース電極5とドレイン電極6との少なくとも一部が互い違いに配置された重複領域7は、半導体塗布層4の閉領域の形状に対応した形状である。その他の構成は、第1の実施形態と同様である。
図3Bは、この第3の実施形態における変形例による半導体素子を示す模式断面図である。図3Bに示すように、第3の実施形態の変形例による半導体素子においては、ゲート電極2の形状は、対向領域7aに対応した形状である。また、半導体塗布層4は、表面の少なくとも一部に共役系重合体が付着したカーボンナノチューブ複合体を含む材料から構成するのが好ましい。
上述した第3の実施形態による半導体素子の構造は、ゲート電極2が半導体塗布層4の上方に配置され、半導体塗布層4の下面の一部にソース電極5およびドレイン電極6が接続された配置である、いわゆる、トップゲート・ボトムコンタクト構造である。
(第4の実施形態)
次に、本発明の第4の実施形態による半導体素子について説明する。図4Aは、この第4の実施形態による半導体素子を示す模式断面図である。図4Aに示すように、第4の実施形態による半導体素子においては、第3の実施形態と異なり、絶縁性基材1上に部分的に半導体塗布層4が設けられている。半導体塗布層4は、閉領域に設けられている。絶縁性基材1の上面および半導体塗布層4の上面に部分的に、ソース電極5およびドレイン電極6が互いに離間して設けられている。半導体塗布層4、ソース電極5、およびドレイン電極6を覆うように、ゲート絶縁層3が設けられている。ゲート絶縁層3上には、ゲート電極2が選択的に設けられている。ソース電極5とドレイン電極6との少なくとも一部が互い違いに配置された重複領域7は、半導体塗布層4の閉領域の形状に対応した形状である。その他の構成は、第1の実施形態と同様である。
次に、本発明の第4の実施形態による半導体素子について説明する。図4Aは、この第4の実施形態による半導体素子を示す模式断面図である。図4Aに示すように、第4の実施形態による半導体素子においては、第3の実施形態と異なり、絶縁性基材1上に部分的に半導体塗布層4が設けられている。半導体塗布層4は、閉領域に設けられている。絶縁性基材1の上面および半導体塗布層4の上面に部分的に、ソース電極5およびドレイン電極6が互いに離間して設けられている。半導体塗布層4、ソース電極5、およびドレイン電極6を覆うように、ゲート絶縁層3が設けられている。ゲート絶縁層3上には、ゲート電極2が選択的に設けられている。ソース電極5とドレイン電極6との少なくとも一部が互い違いに配置された重複領域7は、半導体塗布層4の閉領域の形状に対応した形状である。その他の構成は、第1の実施形態と同様である。
図4Bは、この第4の実施形態における変形例による半導体素子を示す模式断面図である。図4Bに示すように、第4の実施形態の変形例による半導体素子においては、ゲート電極2の形状は、対向領域7aに対応した形状である。また、半導体塗布層4は、表面の少なくとも一部に共役系重合体が付着したカーボンナノチューブ複合体を含む材料から構成するのが好ましい。
上述した第4の実施形態による半導体素子の構造は、ゲート電極2が半導体塗布層4の上方に配置され、半導体塗布層4の上面の一部にソース電極5およびドレイン電極6が接続された配置である、いわゆるトップゲート・トップコンタクト構造である。
なお、本発明の半導体素子は、上述した実施形態に限定されるものではなく、以下の説明は、特に断りのない限り実施形態によらず共通する。
(電極形状)
図5Aは、比較例となる従来技術による半導体素子における電極形状を模式的に示す平面図である。図5Bは、比較例となる従来技術による半導体素子における電極形状および半導体塗布層を模式的に示す平面図である。
図5Aは、比較例となる従来技術による半導体素子における電極形状を模式的に示す平面図である。図5Bは、比較例となる従来技術による半導体素子における電極形状および半導体塗布層を模式的に示す平面図である。
図5Aおよび図5Bに示すように、従来技術による半導体素子は、絶縁性基材の一主面である上面の面方向に沿って、換言すると絶縁性基材1上の積層構造における積層方向に沿った上方から見て、ソース電極25とドレイン電極26とが、所定距離離間して設けられている。なお、図5Aおよび図5Bにおいてゲート電極の図示は省略している。ソース電極25とドレイン電極26との間の対向領域27aにおける半導体塗布層24には、キャリアが移動する。対向領域27aにおける半導体塗布層24に誘起された大部分のキャリアは、半導体塗布層24のゲート絶縁層(図示せず)との界面に沿って移動する。ソース電極25とドレイン電極26との離間距離は、キャリアの移動方向の長さであって、チャネル長Lという。一方、ソース電極25とドレイン電極26との間においてチャネル長Lの方向と直交する方向に沿った長さをチャネル幅Wという。
図5Bに示すように、従来技術においては、半導体塗布層24のうちの対向領域27a以外の領域は、キャリアの移動に活用されない領域となる。従来技術によるソース電極25およびドレイン電極26においては、対向領域27aのチャネル幅Wを増加させるためには、半導体塗布層24の面積を増加させる必要が生じる。この場合、半導体素子の面積も増加してしまう。
この点に関して、本発明者が鋭意検討を行った結果、ソース電極とドレイン電極との少なくとも一部を互い違いに配置した重複領域を設け、この重複領域を半導体塗布層の閉領域に対応した形状にすることを案出した。これにより、従来技術に比して、半導体塗布層の面積を増加させることなく、実質的にチャネル幅Wを増加させることができ、ソース電極とドレイン電極との間に流すことができる電流(ソース・ドレイン間電流Id)を増加させることができた。実質的なチャネル幅Wを可能な限り増加させるためには、重複領域の形状と半導体塗布層の閉領域の形状とは略等しいことが望ましい。さらに、後述する半導体塗布層材料を液状材料とし、インクジェット技術やスクリーニング技術などによって、半導体塗布層を形成することを考慮すると、半導体塗布層の閉領域の形状は重複領域を覆う略円状または略楕円状であることが望ましい。
さらに具体的には、半導体塗布層を、表面の少なくとも一部に共役系重合体が付着したカーボンナノチューブ複合体を含む材料から構成したFETの場合、オン電流の増加、高いオン電流における電流のオン/オフ比の向上、さらにはソース・ドレイン間電流Idのばらつきの低減を実現できた。電流のオン/オフ比とは、トランジスタの電流伝達特性におけるソース・ドレイン間電流Idの最大電流値と最小電流値の比(Ion/Ioff)で表される。電流のオン/オフ比は、大きいほどスイッチとしての機能が優れていることを示し、駆動に大電流を要する方式の駆動も可能となることから、104以上が好ましい。
CNT-FETにおいて、チャネルは複数本のCNT同士が連続的に接触したネットワークから構成され、このネットワークがソース電極とドレイン電極とを接続し、CNTのネットワークの密度を制御することでFET特性を調整することができる。従来、CNT-FETにおいては高いオン電流を得るためにネットワークの密度を増す方法が採用されていたが、オフ電流も高くなり、電流のオン/オフ比が低下するため、高いオン電流での高いオン/オフ比を実現することが困難であった。
そこで、本発明者は鋭意検討を行い、ソース電極とドレイン電極との少なくとも一部を互い違いに並列した重複領域を設け、この重複領域を半導体塗布層の閉領域に対応した形状を案出した。これによって、有効となるチャネル幅Wを増加させ、オン電流の増加、高いオン電流でのオン/オフ比の向上、さらにはネットワーク領域の増加に伴う均一性の向上によりソース・ドレイン間電流Idのばらつきの低減を実現した。そのため、本発明者が案出した電極形状を有するCNT-FETを作製することにより、高いFET特性とFET間の性能のばらつきを低減できる。さらに、本発明者が案出した電極形状を有するCNT-FETを並列させることによって、駆動に大電流を要する方式のスイッチも実現できる。
より具体的に説明すると、半導体塗布層4の閉領域内にて、重複領域7のチャネル幅Wを増大するにあたり、重複領域7は、閉領域の形状に対応した凹凸形状または渦巻形状が望ましい。
ここで、重複領域とは、ソース電極とドレイン電極との少なくとも一部が互い違いに配置される領域であって、互い違いに配置された部分の外縁を滑らかに繋いだ内側の領域として規定される。換言すると、重複領域は、互い違いに配置されたソース電極およびドレイン電極の部分と、ソース電極とドレイン電極との間の領域である対向領域と、を含む領域であり、互い違いに配置された部分のソース電極およびドレイン電極と対向領域との最も外側の縁を滑らかにつないだ曲線の内側の領域である。重複領域の形状は特に限定されないが、好適には略円状や略楕円状によって規定される。
また、FETなどの半導体素子において、半導体塗布層4における、ソース電極5とドレイン電極6との少なくとも一部が互い違いに配置された重複領域7における対向領域7aは、キャリアが移動する領域になる。半導体塗布層4の対向領域7aに誘起された大部分のキャリアは、半導体塗布層4のゲート絶縁層3との界面に沿って移動する。以下、重複領域7において、キャリアの移動方向の長さ、すなわちソース電極5とドレイン電極6との間の距離をチャネル長L、ソース電極5とドレイン電極6との間においてチャネル長Lの方向と直交する方向に沿った長さをチャネル幅Wと言う。
(第5の実施形態)
次に、本発明の第5の実施形態による半導体素子における電極形状について説明する。図6Aは、この第5の実施形態による半導体素子における、凹凸を並列させた形状の電極を模式的に示す平面図であり、図6Bは、凹凸を並列させた形状の電極および半導体塗布層を模式的に示す平面図である。図6Aおよび図6Bに示すように、重複領域7におけるソース電極5とドレイン電極6とは、互い違いに配置されている。ソース電極5とドレイン電極6との間の対向領域7aは、それぞれの凸部と凹部とが相互に対向しつつ並列に並んだ凹凸形状である。換言すると、対向領域7aは、絶縁性基材1の面方向に沿って長さDの不均一な凹凸が連続される凹凸形状である。重複領域7は、対向領域7aおよびドレイン電極6の最も外側の縁を滑らかにつないだ曲線の内側の領域であって、図6Aおよび図6Bに示す例においては、重複領域7の形状は略円状である。なお、ドレイン電極6とソース電極5の形状が互いに入れ替わった場合、重複領域7は、対向領域7aおよびソース電極5の最も外側の縁を滑らかにつないだ曲線の内側の領域となる。
次に、本発明の第5の実施形態による半導体素子における電極形状について説明する。図6Aは、この第5の実施形態による半導体素子における、凹凸を並列させた形状の電極を模式的に示す平面図であり、図6Bは、凹凸を並列させた形状の電極および半導体塗布層を模式的に示す平面図である。図6Aおよび図6Bに示すように、重複領域7におけるソース電極5とドレイン電極6とは、互い違いに配置されている。ソース電極5とドレイン電極6との間の対向領域7aは、それぞれの凸部と凹部とが相互に対向しつつ並列に並んだ凹凸形状である。換言すると、対向領域7aは、絶縁性基材1の面方向に沿って長さDの不均一な凹凸が連続される凹凸形状である。重複領域7は、対向領域7aおよびドレイン電極6の最も外側の縁を滑らかにつないだ曲線の内側の領域であって、図6Aおよび図6Bに示す例においては、重複領域7の形状は略円状である。なお、ドレイン電極6とソース電極5の形状が互いに入れ替わった場合、重複領域7は、対向領域7aおよびソース電極5の最も外側の縁を滑らかにつないだ曲線の内側の領域となる。
(第6~第9の実施形態)
次に、本発明の第6~第9の実施形態について説明する。図7A、図8A、図9A、および図10Aはそれぞれ、本発明の第6、第7、第8、および第9の実施形態による半導体素子における電極を模式的に示す平面図である。図7B、図8B、図9B、および図10Bはそれぞれ、この第6、第7、第8、および第9の実施形態による半導体素子における電極および半導体塗布層を模式的に示す平面図である。
次に、本発明の第6~第9の実施形態について説明する。図7A、図8A、図9A、および図10Aはそれぞれ、本発明の第6、第7、第8、および第9の実施形態による半導体素子における電極を模式的に示す平面図である。図7B、図8B、図9B、および図10Bはそれぞれ、この第6、第7、第8、および第9の実施形態による半導体素子における電極および半導体塗布層を模式的に示す平面図である。
図7A、図7B~図10A、図10Bに示すように、対向領域7aの凹凸形状、すなわち、重複領域7内におけるソース電極5およびドレイン電極6が並列に互い違いに配置される部分の形状は、凸形状の先端部分および/または凹形状の底端部分が一部矩形状である櫛歯状(図7A)、波状(図8A)、鋸歯状(図9A)、または三角波状(図10A)でもよい。さらに、半導体塗布層4の閉領域の形状に対向領域7aの凹凸形状を対応させるために、図中の凹凸長さD,D′を不均一にして、対向領域7aの凹凸形状を不均一な凹凸が連続される形状にすることが好ましい。換言すると、ソース電極5における並列する凸部の長さD′は、チャネル幅W方向に並んで全てが均一ではないことが好ましく、ドレイン電極6における並列する凸部の長さDも、チャネル幅W方向に並んで全てが均一ではないことが好ましい。また、第6~第9の実施形態において、重複領域7の形状は略円状であるが、対向領域7aおよびドレイン電極6の最も外側の縁を滑らかにつないだ曲線の形状に基づいて種々の曲線状とすることが可能である。
次に、本発明の第6の実施形態の変形例について説明する。図7C、図7E、図7G、および図7Iは、図7Aに対応する第6の実施形態の変形例による半導体素子における電極を模式的に示す平面図である。図7D、図7F、図7H、および図7Jは、図7Bに対応する第6の実施形態における変形例による半導体素子における電極および半導体塗布層を模式的に示す平面図である。
図7Cに示すように凹凸の突起部の一部が曲線形状でもよい。すなわち、図7Cおよび図7Dに示すように、対向領域7aの凹凸形状が櫛歯状である場合、凸形状の先端部分、および/または凹形状の底端部分の形状を、先端部分および/または底端部分の一部が直線であって角部が滑らかな曲線となる略矩形状とすることも可能である。
また、図7Eに示すように凹凸の突起部が曲線形状でもよい。すなわち、図7Eおよび図7Fに示すように、対向領域7aの凹凸形状が櫛歯状である場合、凸形状の先端部分、および/または凹形状の底端部分の形状を、半円状の曲線となる半円形状にすることも可能である。
また、対向領域7aを構成する辺のうちの重複領域7内において最も外側に位置する端辺の間を、図に対して横水平線となる3等分線によって、一方の端辺側の分割一方部、他方の端辺側の分割他方部、および分割一方部と分割他方部との間の分割中央部の3つの領域に分割したときに、分割中央部における対向領域7aの面積は、分割一方部における対向領域7aの面積および分割他方部における対向領域7aの面積よりも大きい。すなわち、より具体的には、重複領域7をソース電極5とドレイン電極6との並び方向に沿った線からなる3等分線によって3つに分割したとき、分割された中央部分の対向領域7aの面積が、分割された端部の対向領域7aの面積よりも大きくなることが好ましい。
対向領域7aを構成する凹凸のうちの重複領域7内の中央に位置する凹凸の長さが、対向領域7aを構成する凹凸のうちの重複領域7内において最も外側に位置する凹凸の長さよりも大きいことが好ましい。すなわち、より具体的には、重複領域7の中央に位置する凹凸長さD1、すなわち凸部の長さD1が、端に位置する凹凸長さD2、すなわち凸部の長さD2よりも長いこと(D1>D2)が好ましい。さらに、対向領域7aを構成する凹凸のうちの重複領域7内の中央に位置する凹凸から、重複領域7内において最も外側に位置する凹凸に向かって、凹凸の長さDが短縮されていることも好ましい。
また、ソース電極5およびドレイン電極6の突起部の形状は単純な矩形状や略矩形状に限定されるものではなく、対向領域7aも連続的につながった形状に限定されるものではない。ソース電極5およびドレイン電極6の突起部の形状は、これらによって形成される対向領域7aの全体が、半導体塗布層4の閉領域に対応した形状になっていれば、その他の形状を採用してもよい。
図7Gに示すように、ソース電極5およびドレイン電極6の少なくとも一方における突起部が、突起部の長手方向に対する直角方向において幅が異なる段差形状を有してもよい。さらに、対向領域7aは、ソース電極5の突起部およびドレイン電極6の突起部との間において、略直線形状であるとともに、重複領域7内において不連続で離散的に設けられる。すなわち、図7Gおよび図7Hに示すように、略直線状かつ離散的に形成される対向領域7aの全体を覆うように、半導体塗布層4が設けられる。この場合においても、ソース電極5とドレイン電極6との少なくとも一部が互い違いに配置された重複領域7は、半導体塗布層4の閉領域の形状に対応した形状となる。
また、図7Iに示すように、ソース電極5の少なくとも一部の突起部が、突起部の長手方向に対する直角方向において幅が異なる段差形状を有するとともに、ドレイン電極6の少なくとも一部の突起部が、ソース電極5の突起部の段差形状に対応した段差形状を有してもよい。この場合、対向領域7aは、ソース電極5の突起部およびドレイン電極6の突起部との間において、略直線形状および屈曲形状の部分を有するとともに、重複領域7内において不連続で離散的に設けられる。すなわち、図7Iおよび図7Jに示すように、略直線形状および屈曲形状の部分が離散的に形成される対向領域7aの全体を覆うように、半導体塗布層4が設けられる。この場合においても、ソース電極5とドレイン電極6との少なくとも一部が互い違いに配置された重複領域7は、半導体塗布層4の閉領域の形状に対応した形状となる。
(第10の実施形態)
次に、本発明の第10の実施形態について説明する。図11Aは、この第10の実施形態による半導体素子における渦巻形状の電極を模式的に示す平面図であり、図11Bは、渦巻形状の電極および半導体塗布層を模式的に示す平面図である。
次に、本発明の第10の実施形態について説明する。図11Aは、この第10の実施形態による半導体素子における渦巻形状の電極を模式的に示す平面図であり、図11Bは、渦巻形状の電極および半導体塗布層を模式的に示す平面図である。
図11Aおよび図11Bに示すように、重複領域7におけるソース電極5およびドレイン電極6の形状は、中心からの径方向に沿って、換言すると略円状の重複領域7の径方向に沿って、互い違いに並んだ渦巻形状である。
図11Cは、第10の実施形態における変形例による半導体素子における渦巻形状の電極を模式的に示す平面図である。図11Cに示すように、第10の実施形態の変形例による重複領域7におけるソース電極5およびドレイン電極6の形状は、中心からの径方向に沿って、互い違いに並んだ1周未満の渦巻形状である。
次に、上述した実施形態による半導体素子を構成する絶縁性基材1、ゲート電極2、ゲート絶縁層3、半導体塗布層4、ソース電極5、およびドレイン電極6の材料や構成、および形成方法について説明する。
(絶縁性基材)
絶縁性基材1は、少なくとも電極系が配置される面が絶縁性であればいかなる材質のものでもよい。絶縁性基材1の材質としては、例えば、シリコンウエハ、ガラス、サファイア、アルミナ焼結体等の無機材料、ポリイミド、ポリビニルアルコール、ポリビニルクロライド、ポリエチレンテレフタレート、ポリフッ化ビニリデン、ポリシロキサン、ポリビニルフェノール(PVP)、ポリエステル、ポリカーボネート、ポリスルホン、ポリエーテルスルホン、ポリエチレン、ポリフェニレンスルフィド、ポリパラキシレン等の有機材料などが好適に用いられる。
絶縁性基材1は、少なくとも電極系が配置される面が絶縁性であればいかなる材質のものでもよい。絶縁性基材1の材質としては、例えば、シリコンウエハ、ガラス、サファイア、アルミナ焼結体等の無機材料、ポリイミド、ポリビニルアルコール、ポリビニルクロライド、ポリエチレンテレフタレート、ポリフッ化ビニリデン、ポリシロキサン、ポリビニルフェノール(PVP)、ポリエステル、ポリカーボネート、ポリスルホン、ポリエーテルスルホン、ポリエチレン、ポリフェニレンスルフィド、ポリパラキシレン等の有機材料などが好適に用いられる。
絶縁性基材1としては、例えば、シリコンウエハ上にPVP膜を形成したものや、ポリエチレンテレフタレート上にポリシロキサン膜を形成したものなど、複数の材料が積層されたものであってもよい。
(電極)
ゲート電極2、ソース電極5、ドレイン電極6、および配線(図示せず)に用いられる材料は、一般的に電極として使用される導電材料であれば、いかなるものを採用してもよい。例えば、酸化錫、酸化インジウム、酸化錫インジウム(ITO)などの導電性金属酸化物;白金、金、銀、銅、鉄、錫、亜鉛、アルミニウム、インジウム、クロム、リチウム、ナトリウム、カリウム、セシウム、カルシウム、マグネシウム、パラジウム、モリブデン、アモルファスシリコンやポリシリコンなどの金属やこれらの合金;ヨウ化銅、硫化銅などの無機導電性物質;ポリチオフェン、ポリピロール、ポリアニリン;ポリエチレンジオキシチオフェンとポリスチレンスルホン酸の錯体など;ヨウ素などのドーピングなどで導電率を向上させた導電性ポリマーなど;炭素材料など;および有機成分と導電体を含有する材料などが挙げられるが、これらに限定されるものではない。これらの電極材料は、単独で用いてもよいが、複数の材料を積層または混合して用いてもよい。
ゲート電極2、ソース電極5、ドレイン電極6、および配線(図示せず)に用いられる材料は、一般的に電極として使用される導電材料であれば、いかなるものを採用してもよい。例えば、酸化錫、酸化インジウム、酸化錫インジウム(ITO)などの導電性金属酸化物;白金、金、銀、銅、鉄、錫、亜鉛、アルミニウム、インジウム、クロム、リチウム、ナトリウム、カリウム、セシウム、カルシウム、マグネシウム、パラジウム、モリブデン、アモルファスシリコンやポリシリコンなどの金属やこれらの合金;ヨウ化銅、硫化銅などの無機導電性物質;ポリチオフェン、ポリピロール、ポリアニリン;ポリエチレンジオキシチオフェンとポリスチレンスルホン酸の錯体など;ヨウ素などのドーピングなどで導電率を向上させた導電性ポリマーなど;炭素材料など;および有機成分と導電体を含有する材料などが挙げられるが、これらに限定されるものではない。これらの電極材料は、単独で用いてもよいが、複数の材料を積層または混合して用いてもよい。
また、ゲート電極2、ソース電極5、ドレイン電極6、および配線(図示せず)における、幅や厚み、ならびにソース電極5とドレイン電極6とのチャネル長Lは、任意に設定することが可能である。ゲート電極2、ソース電極5、およびドレイン電極6において、幅は5μm~1mmが好ましく、厚みは0.01μm~100μmが好ましく、ソース電極5とドレイン電極6との間隔は1μm~500μmが好ましいが、必ずしもこれらに限定されない。
さらに、配線における幅や厚みも任意に設定可能である。配線において、厚みは0.01μm~100μmが好ましく、幅は5μm~500μmが好ましいが、必ずしもこれらに限定されない。
また、ゲート電極2、ソース電極5、ドレイン電極6、および配線(図示せず)の形成方法としては、抵抗加熱蒸着、電子線ビーム、スパッタリング、メッキ、CVD、イオンプレーティングコーティング、インクジェット、または印刷などの公知技術を用いた方法や、上述した有機成分および導電体を含むペーストを、スピンコート法、ブレードコート法、スリットダイコート法、スクリーン印刷法、バーコーター法、鋳型法、印刷転写法、または浸漬引き上げ法などの公知の技術で絶縁基板上に塗布し、オーブン、ホットプレート、または赤外線などを用いて乾燥を行って形成する方法などを挙げることができるが、導通可能な状態に形成できれば特に限定されるものではない。
また、電極および配線のパターンの形成方法としては、上述した方法により作製した電極薄膜を、公知のフォトリソグラフィー法などによって所望の形状にパターン形成してもよいし、または電極および配線物質を蒸着させたりスパッタリングによって形成したりする際に、所望の形状のマスクを介してパターン形成してもよい。また、インクジェット法や印刷法を用いて直接パターンを形成する方法を採用してもよい。
(ゲート絶縁層)
ゲート絶縁層3に用いられる材料としては、特に限定されないが、酸化シリコン、アルミナ等の無機材料;ポリイミド、ポリビニルアルコール、ポリビニルクロライド、ポリエチレンテレフタレート、ポリフッ化ビニリデン、ポリシロキサン、ポリビニルフェノール(PVP)等の有機高材料;または無機材料粉末と有機材料の混合物を挙げることができる。中でも、ケイ素原子と炭素原子との結合を含む有機化合物を含むものが好ましい。また、ケイ素原子と炭素原子との結合を含む有機化合物と、金属原子および酸素原子の結合を含む金属化合物とを含むものも好ましい。
ゲート絶縁層3に用いられる材料としては、特に限定されないが、酸化シリコン、アルミナ等の無機材料;ポリイミド、ポリビニルアルコール、ポリビニルクロライド、ポリエチレンテレフタレート、ポリフッ化ビニリデン、ポリシロキサン、ポリビニルフェノール(PVP)等の有機高材料;または無機材料粉末と有機材料の混合物を挙げることができる。中でも、ケイ素原子と炭素原子との結合を含む有機化合物を含むものが好ましい。また、ケイ素原子と炭素原子との結合を含む有機化合物と、金属原子および酸素原子の結合を含む金属化合物とを含むものも好ましい。
ゲート絶縁層3は単層でも複数層でもよい。また、1つの層を複数の絶縁性材料から形成してもよいし、複数の絶縁性材料を積層して複数の絶縁層を形成してもよい。ゲート絶縁層3の形成方法としては、抵抗加熱蒸着、電子線ビーム、スパッタリング、メッキ、CVD、イオンプレーティングコーティング、インクジェット、印刷、スピンコート法、ブレードコート法、スリットダイコート法、スクリーン印刷法、バーコーター法、鋳型法、印刷転写法、または浸漬引き上げ法などの公知の技術が挙げられるが、これらに限定されるものではない。
ゲート絶縁層3の膜厚は0.05μm以上5μm以下が好ましく、0.1μm以上1μm以下がより好ましい。ゲート絶縁層3の膜厚を上述した範囲にすることによって、均一な薄膜形成が容易になる。膜厚は、原子間力顕微鏡やエリプソメトリ法などにより測定できる。
(半導体塗布層)
半導体塗布層4は、半導体としての性質を示すものであればよいが、カーボンナノチューブ、グラフェン、フラーレン、および有機半導体からなる群より選ばれる1種以上を含有するのが好ましい。有機半導体としては、例えば、ペンタセン、アントラセン、ルブレンなどの多環芳香族炭化水素、フタロシアニン、テトラシアノキノジメタン(TCNQ)などの低分子化合物、ポリアセチレン、ポリ-3-ヘキシルチオフェン(P3HT)などのポリチオフェン、ポリパラフェニレンビニレン(PPV)、ポリフルオレンなどのポリマー、CNTやグラフェンやフラーレンなどのナノカーボンなどが挙げられる。半導体塗布層4は、電気特性を阻害しない範囲であれば、さらに有機半導体や絶縁性材料を含んでもよい。またこれらを単独で用いても、複数の材料を積層または混合して用いてもよい。
半導体塗布層4は、半導体としての性質を示すものであればよいが、カーボンナノチューブ、グラフェン、フラーレン、および有機半導体からなる群より選ばれる1種以上を含有するのが好ましい。有機半導体としては、例えば、ペンタセン、アントラセン、ルブレンなどの多環芳香族炭化水素、フタロシアニン、テトラシアノキノジメタン(TCNQ)などの低分子化合物、ポリアセチレン、ポリ-3-ヘキシルチオフェン(P3HT)などのポリチオフェン、ポリパラフェニレンビニレン(PPV)、ポリフルオレンなどのポリマー、CNTやグラフェンやフラーレンなどのナノカーボンなどが挙げられる。半導体塗布層4は、電気特性を阻害しない範囲であれば、さらに有機半導体や絶縁性材料を含んでもよい。またこれらを単独で用いても、複数の材料を積層または混合して用いてもよい。
中でも、半導体塗布層4はCNTを含むものが好ましい。さらに表面の少なくとも一部に共役系重合体が付着したCNTがより好ましい。CNTの表面の少なくとも一部に共役系重合体が付着した状態とは、CNTの表面の一部、あるいは全部を共役系重合体が被覆した状態を意味する。共役系重合体がCNTを被覆できるのは、両者の共役系構造に由来するπ電子雲が重なることによって相互作用が生じるためと推測される。CNTが共役系重合体で被覆されているか否かは、被覆されたCNTの反射色が被覆されていないCNTの色から共役系重合体の色に近づくことで判断できる。定量的にはX線光電子分光(XPS)などの元素分析によって、付着物の存在とCNTに対する付着物の重量比を同定することができる。
また、CNTへの付着のしやすさから、共役系重合体の重量平均分子量が1000以上であることが好ましい。ここで、共役系重合体とは、繰り返し単位が共役構造をとり、重合度が2以上の化合物を指す。
CNTの表面の少なくとも一部に共役系重合体を付着させることにより、CNTの保有する高い電気的特性を損なうことなくCNTを溶液中に均一に分散することが可能になる。また、CNTが均一に分散した溶液から塗布法により、均一に分散したCNT膜を形成することが可能になる。これにより、高い半導体特性を実現できる。
CNTに共役系重合体を付着させる方法は、(I)溶融した共役系重合体中にCNTを添加して混合する方法、(II)共役系重合体を溶媒中に溶解させ、この中にCNTを添加して混合する方法、(III)CNTを溶媒中に超音波等で予備分散させておき、そこへ共役系重合体を添加し混合する方法、(IV)溶媒中に共役系重合体とCNTを入れ、この混合系へ超音波を照射して混合する方法などが挙げられる。本発明では、いずれの方法を用いてもよく、複数の方法を組み合わせてもよい。
共役系重合体としては、ポリチオフェン系重合体、ポリピロール系重合体、ポリアニリン系重合体、ポリアセチレン系重合体、ポリ-p-フェニレン系重合体、ポリ-p-フェニレンビニレン系重合体などが挙げられるが、特に限定されない。上述した重合体は単一のモノマーユニットが並んだものが好ましく用いられるが、異なるモノマーユニットをブロック共重合したもの、ランダム共重合したものも用いられる。また、グラフト重合したものも用いることができる。
上述した重合体の中でも本発明においては、CNTへの付着が容易であり、CNT複合体を形成しやすいポリチオフェン系重合体が好ましく使用される。環中に含窒素二重結合を有する縮合へテロアリールユニットとチオフェンユニットを繰り返し単位中に含むものがより好ましい。
本発明において、CNTを半導体素子の半導体塗布層4に用いる場合、CNTの長さは、ソース電極5とドレイン電極6との間の距離(チャネル長L)よりも短いことが好ましい。CNTの平均長さは、ソース電極5とドレイン電極6との間隔にもよるが、好ましくは2μm以下、より好ましくは1μm以下である。
CNTの平均長さとは、ランダムにピックアップした20本のCNTの長さの平均値を言う。CNTの平均長さの測定方法としては、原子間力顕微鏡、走査型電子顕微鏡、透過型電子顕微鏡等で得た画像の中から、20本のCNTをランダムにピックアップし、それらの長さの平均値を得る方法が挙げられる。CNTの直径は特に限定されないが、1nm以上100nm以下が好ましく、より好ましくは50nm以下である。
半導体塗布層4の膜厚は1nm以上100nm以下が好ましい。この範囲内にあることで、均一な薄膜形成が容易になる。より好ましくは1nm以上50nm以下、さらに好ましくは1nm以上20nm以下である。膜厚は、原子間力顕微鏡やエリプソメトリ法などにより測定できる。
半導体塗布層4の形成方法としては、抵抗加熱蒸着、電子線ビーム、スパッタリング、CVDなど乾式の方法を用いることも可能であるが、製造コストや大面積への適合の観点から塗布法を用いることが好ましい。具体的には、スピンコート法、ブレードコート法、スリットダイコート法、スクリーン印刷法、バーコーター法、鋳型法、印刷転写法、浸漬引き上げ法、インクジェット法などを好ましく用いることができ、塗膜厚み制御や配向制御など、得ようとする塗膜特性に応じて塗布方法を選択できる。また、形成した塗膜に対して、大気下、減圧下または窒素やアルゴン等の不活性ガス雰囲気下でアニーリング処理を行ってもよい。
(第2絶縁層)
本発明では、半導体塗布層4に対してゲート絶縁層3と反対側に第2絶縁層を形成してもよい。これにより、半導体塗布層4を酸素や水分などの外部環境から保護することができる。第2絶縁層に用いられる材料としては特に限定されない。また、1つの層を複数の絶縁性材料から形成してもよいし、複数の絶縁性材料を積層して形成しても構わない。
本発明では、半導体塗布層4に対してゲート絶縁層3と反対側に第2絶縁層を形成してもよい。これにより、半導体塗布層4を酸素や水分などの外部環境から保護することができる。第2絶縁層に用いられる材料としては特に限定されない。また、1つの層を複数の絶縁性材料から形成してもよいし、複数の絶縁性材料を積層して形成しても構わない。
第2絶縁層の形成方法としては、特に限定されず、抵抗加熱蒸着、電子線ビーム、スパッタリング、CVDなど乾式の方法を用いることも可能であるが、製造コストや大面積への適合の観点から塗布法を用いることが好ましい。塗布法として、具体的には、スピンコート法、ブレードコート法、スリットダイコート法、スクリーン印刷法、バーコーター法、鋳型法、印刷転写法、浸漬引き上げ法、インクジェット法、ドロップキャスト法などを好ましく用いることができる。塗膜厚み制御や配向制御など、得ようとする塗膜特性に応じて塗布方法を選択できる。
(半導体素子の製造方法)
半導体素子の製造方法は特に制限はないが、半導体素子の半導体塗布層4を塗布および乾燥して形成する工程を含むことが好ましい。以下、図1と図2に示す実施形態に係る半導体素子の製造方法を例に具体的に説明する。
半導体素子の製造方法は特に制限はないが、半導体素子の半導体塗布層4を塗布および乾燥して形成する工程を含むことが好ましい。以下、図1と図2に示す実施形態に係る半導体素子の製造方法を例に具体的に説明する。
図1に示す半導体素子の製造方法について、図12Aに示すように、上述した方法によって、絶縁性基材1上にゲート電極2を形成する。次に、図12Bに示すように、ケイ素原子と炭素原子の結合を含む有機化合物を塗布および乾燥して、ゲート絶縁層3を形成する。次に、図12Cに示すように、上述した方法によって、ゲート絶縁層3上にソース電極5およびドレイン電極6を、同一の材料を用いて同時に形成する。次に、図12Dに示すように、上述した方法によって、ソース電極5とドレイン電極6との間に半導体塗布層4を形成する。以上により、半導体素子が製造される。
図2に示す半導体素子の製造方法について、図13Aに示すように、上述した方法によって、絶縁性基材1上にゲート電極2を形成する。次に、図13Bに示すように、ケイ素原子と炭素原子の結合を含む有機化合物を塗布および乾燥して、ゲート絶縁層3を形成する。次に、図13Cに示すように、上述した方法によって、半導体塗布層4を形成する。次に、図13Dに示すように、上述した方法によって、ゲート絶縁層3および半導体塗布層4上にソース電極5およびドレイン電極6を、同一の材料を用いて同時に形成する。以上により半導体素子が製造される。
<無線通信装置>
次に、本発明の半導体素子を含有する無線通信装置について説明する。無線通信装置は、例えばRFIDなどの、リーダ/ライタに搭載されたアンテナから送信される搬送波を、RFIDタグが受信することによって電気通信を行う装置である。具体的な動作は、例えばリーダ/ライタに搭載されたアンテナから送信された無線信号を、RFIDタグのアンテナが受信し、整流回路により直流電流に変換されRFIDタグが起電する。次に、起電されたRFIDタグは、無線信号からコマンドを受信し、コマンドに応じた動作を行う。その後、コマンドに応じた結果の回答を、RFIDタグのアンテナからリーダ/ライタのアンテナに無線信号で送信する。なお、コマンドに応じた動作は少なくとも公知の復調回路、動作制御ロジック回路、変調回路で行われる。
次に、本発明の半導体素子を含有する無線通信装置について説明する。無線通信装置は、例えばRFIDなどの、リーダ/ライタに搭載されたアンテナから送信される搬送波を、RFIDタグが受信することによって電気通信を行う装置である。具体的な動作は、例えばリーダ/ライタに搭載されたアンテナから送信された無線信号を、RFIDタグのアンテナが受信し、整流回路により直流電流に変換されRFIDタグが起電する。次に、起電されたRFIDタグは、無線信号からコマンドを受信し、コマンドに応じた動作を行う。その後、コマンドに応じた結果の回答を、RFIDタグのアンテナからリーダ/ライタのアンテナに無線信号で送信する。なお、コマンドに応じた動作は少なくとも公知の復調回路、動作制御ロジック回路、変調回路で行われる。
本発明の無線通信装置は、上述の半導体素子と、アンテナと、を少なくとも有するものである。図14は、本発明による半導体素子を用いた無線通信装置の一例を示すブロック図である。図14に示すように、無線通信装置は、アンテナ9、制御回路11、記憶回路12、変調回路13、復調回路14、および電源生成部15を有し、これらの各部が相互に電気的に接続されて構成される。
無線通信装置において、電源生成部15は、アンテナ9で受信した外部からの変調波信号の整流を行い、各部に電源を供給する。復調回路14は、上述した変調波信号を復調して制御回路11に供給する。変調回路13は、制御回路11から供給されたデータを変調してアンテナ9に供給する。制御回路11は、復調回路14によって復調されたデータを記憶回路12に書き込んだり記憶回路12からデータを読み出したりして、変調回路13に供給する。制御回路11、記憶回路12、変調回路13、復調回路14は、CMOSFETなどの相補型半導体素子から構成され、さらにコンデンサ、抵抗素子、およびダイオードを含んでもよい。記憶回路12は、さらにEEPROM(Electrically Erasable Programmable Read-Only Memory)、FeRAM(Ferroelectric Random Access Memory)などの不揮発性の書き換え可能な記憶部を有する。電源生成部15は、コンデンサやダイオードから構成される。
アンテナ、コンデンサ、抵抗素子、ダイオード、不揮発性の書き換え可能な記憶部は一般的に使用されるものであればよく、用いられる材料や形状は、特に限定されない。また、それぞれを電気的に接続する材料も、一般的に使用されうる導電材料であればいかなるものでもよい。接続方法も電気的に導通可能な状態にできれば、いかなる方法でもよく、接続部の幅や厚みは任意に設定可能である。
<商品タグ>
次に、本発明の無線通信装置を含有する商品タグについて説明する。この商品タグは、例えば基体と、この基体によって被覆された上述した無線通信装置とを有する。
次に、本発明の無線通信装置を含有する商品タグについて説明する。この商品タグは、例えば基体と、この基体によって被覆された上述した無線通信装置とを有する。
基体は、例えば、平板状に形成された紙などの非金属材料によって形成されている。例えば、基体は2枚の平板状の紙を貼り合わせた構造をしており、この2枚の紙の間に上述した無線通信装置が配置されている。上述した無線記憶装置の記憶回路12に、例えば商品を個体識別する個体識別情報が予め格納されている。
この商品タグとリーダ/ライタとの間で、無線通信を行う。リーダ/ライタとは、無線により商品タグに対するデータの読み取りおよび書き込みを行う装置であり、商品の流通過程や決済時に、商品タグとデータのやり取りを行うものである。例えば、携帯型のものや、レジに設置される固定型のものがある。リーダ/ライタは公知のものが利用できる。
具体的には、この商品タグは個体識別情報の送信を要求する所定のリーダ/ライタからのコマンドに応じ、記憶している個体識別情報を無線により返信する識別情報返信機能を備えている。これにより、例えば商品の精算レジにおいて、非接触で多数の商品を同時に識別することが可能となり、バーコードでの識別と比較すると決済処理の容易化や迅速化を図ることができる。
例えば、商品の会計の際には、リーダ/ライタが商品タグから読み取った商品情報をPOS(Point Of Sale System、販売時点情報管理)端末に送信すると、POS端末においてその商品情報によって特定される商品の販売登録がなされるといったことが可能となる。
(実施例)
次に、本発明の実施例について説明する。なお、本発明は、以下の実施例に限定されるものではない。実施例における各評価法を以下の[1]~[3]で説明する。
次に、本発明の実施例について説明する。なお、本発明は、以下の実施例に限定されるものではない。実施例における各評価法を以下の[1]~[3]で説明する。
[1]重量平均分子量測定
ポリマーの重量平均分子量は、サンプル溶液を孔径0.45μmメンブレンフィルターで濾過後、GPC(GEL PERMEATION CHROMATOGRAPHY:ゲル浸透クロマトグラフィー、東ソー社製、HLC-8220GPC)(展開溶剤:テトラヒドロフラン、展開速度:0.4ml/分)を用いて測定し、ポリスチレン標準試料との比較により、ポリスチレン換算の重量平均分子量を求めた。
ポリマーの重量平均分子量は、サンプル溶液を孔径0.45μmメンブレンフィルターで濾過後、GPC(GEL PERMEATION CHROMATOGRAPHY:ゲル浸透クロマトグラフィー、東ソー社製、HLC-8220GPC)(展開溶剤:テトラヒドロフラン、展開速度:0.4ml/分)を用いて測定し、ポリスチレン標準試料との比較により、ポリスチレン換算の重量平均分子量を求めた。
[2]CNT複合体の総長さの測定方法
半導体塗布層4中の任意の1μm2を、透過型電子顕微鏡を用いて倍率150万倍で観察し、その領域に含まれる全てのCNT複合体の長さを測定して、総長さを求めた。
半導体塗布層4中の任意の1μm2を、透過型電子顕微鏡を用いて倍率150万倍で観察し、その領域に含まれる全てのCNT複合体の長さを測定して、総長さを求めた。
[3]半導体素子のIdVsd特性の評価
FETのゲート電圧(Vg)を変えたときのソース・ドレイン間電流(Id)-ソース・ドレイン間電圧(Vsd)特性を測定した。測定には半導体特性評価システム4200-SCS型(ケースレーインスツルメンツ社製)を用い、大気下で測定した。Vg=0V~-5Vに変化させたときのVg=-5V、Vsd=-5VにおけるIdの値を求めた。
FETのゲート電圧(Vg)を変えたときのソース・ドレイン間電流(Id)-ソース・ドレイン間電圧(Vsd)特性を測定した。測定には半導体特性評価システム4200-SCS型(ケースレーインスツルメンツ社製)を用い、大気下で測定した。Vg=0V~-5Vに変化させたときのVg=-5V、Vsd=-5VにおけるIdの値を求めた。
(実施例1)
(1)半導体溶液の作製
純度が95%のCNT1(CNI社製、単層CNT)を1.5mgと、ドデシル硫酸ナトリウム(和光純薬工業社製)を1.5mgとを、30mlの水中に加え、氷冷しながら超音波ホモジナイザーを用いて、出力を250Wとして3時間超音波撹拌し、溶媒に対するCNT複合体濃度が0.05g/lのCNT複合体分散液を得た。得られたCNT複合体分散液を、遠心分離機(日立工機社製、CT15E)を用いて、21000Gで30分間遠心分離した後、上澄みの80体積%を取り出すことによって半導体溶液を得た。
(1)半導体溶液の作製
純度が95%のCNT1(CNI社製、単層CNT)を1.5mgと、ドデシル硫酸ナトリウム(和光純薬工業社製)を1.5mgとを、30mlの水中に加え、氷冷しながら超音波ホモジナイザーを用いて、出力を250Wとして3時間超音波撹拌し、溶媒に対するCNT複合体濃度が0.05g/lのCNT複合体分散液を得た。得られたCNT複合体分散液を、遠心分離機(日立工機社製、CT15E)を用いて、21000Gで30分間遠心分離した後、上澄みの80体積%を取り出すことによって半導体溶液を得た。
(2)ゲート絶縁層材料の作製
メチルトリメトキシシラン(以下、MTMSiという)を61.29g(0.45mol)、β-(3,4-エポキシシクロヘキシル)エチルトリメトキシシラン(以下、β-EpETMSiという)を12.31g(0.05mol)、およびフェニルトリメトキシシラン(以下、PhTMSiという)を99.15g(0.5mol)用いて、203.36gの容量の沸点が170℃のプロピレングリコールモノブチルエーテルに溶解させた。これに、水を54.90g、リン酸を0.864g、撹拌しながら加えた。得られた溶液をバス温を105℃として2時間加熱し、内温を90℃まで上昇させて、主として副生するメタノールからなる成分を留出した。次に、バス温を130℃として2.0時間加熱し、内温を118℃まで上昇させて、主として水とプロピレングリコールモノブチルエーテルからなる成分を留出せしめた後、室温まで冷却し、固形分濃度が26.0質量%のゲート絶縁層材料Aを得た。ゲート絶縁層材料Aを10gだけ量り取り、アルミニウムビス(エチルアセトアセテート)モノ(2,4-ペンタンジオナート)(商品名「アルミキレートD」、川研ファインケミカル社製、以下、アルミキレートDという)を13gと、沸点が146℃のプロピレングリコールモノエチルエーテルアセテート(アルドリッチ社製、以下、PGMEAという)を42gとを混合して、室温にて2時間撹拌し、固形分濃度が24重量%のゲート絶縁層材料Bを得た。本溶液中の上述したポリシロキサンの含有量は、アルミキレートDが100重量部に対して20重量部であった。上述したゲート絶縁層材料Bを、大気中かつ室温で保存したところ、1か月経過しても析出物は観察されず安定であることが確認された。
メチルトリメトキシシラン(以下、MTMSiという)を61.29g(0.45mol)、β-(3,4-エポキシシクロヘキシル)エチルトリメトキシシラン(以下、β-EpETMSiという)を12.31g(0.05mol)、およびフェニルトリメトキシシラン(以下、PhTMSiという)を99.15g(0.5mol)用いて、203.36gの容量の沸点が170℃のプロピレングリコールモノブチルエーテルに溶解させた。これに、水を54.90g、リン酸を0.864g、撹拌しながら加えた。得られた溶液をバス温を105℃として2時間加熱し、内温を90℃まで上昇させて、主として副生するメタノールからなる成分を留出した。次に、バス温を130℃として2.0時間加熱し、内温を118℃まで上昇させて、主として水とプロピレングリコールモノブチルエーテルからなる成分を留出せしめた後、室温まで冷却し、固形分濃度が26.0質量%のゲート絶縁層材料Aを得た。ゲート絶縁層材料Aを10gだけ量り取り、アルミニウムビス(エチルアセトアセテート)モノ(2,4-ペンタンジオナート)(商品名「アルミキレートD」、川研ファインケミカル社製、以下、アルミキレートDという)を13gと、沸点が146℃のプロピレングリコールモノエチルエーテルアセテート(アルドリッチ社製、以下、PGMEAという)を42gとを混合して、室温にて2時間撹拌し、固形分濃度が24重量%のゲート絶縁層材料Bを得た。本溶液中の上述したポリシロキサンの含有量は、アルミキレートDが100重量部に対して20重量部であった。上述したゲート絶縁層材料Bを、大気中かつ室温で保存したところ、1か月経過しても析出物は観察されず安定であることが確認された。
(3)半導体素子の作製
次に、半導体素子の製造方法の一例について説明する。図7Aに示す電極形状をした図1Bに示す態様の半導体素子を作製した。すなわち、例えば、厚さが0.7mmのガラス製の絶縁性基材1上に、例えば抵抗加熱法により、マスクを通してクロム(Cr)を5nmおよび金を50nmの膜厚に真空蒸着することにより、ゲート電極2を形成する。次に、上述した方法によって作製したゲート絶縁層材料Bを、ゲート電極2が形成されたガラス基板上に、800rpmの回転数で20秒間、スピンコート塗布した後、120℃の温度で5分間熱処理を行う。次に、ゲート絶縁層材料Bを再度、800rpmの回転数で20秒間、スピンコート塗布した後、窒素(N2)気流下において、200℃の温度で30分間熱処理を行うことによって、膜厚が400nmのゲート絶縁層3を形成する。
次に、半導体素子の製造方法の一例について説明する。図7Aに示す電極形状をした図1Bに示す態様の半導体素子を作製した。すなわち、例えば、厚さが0.7mmのガラス製の絶縁性基材1上に、例えば抵抗加熱法により、マスクを通してクロム(Cr)を5nmおよび金を50nmの膜厚に真空蒸着することにより、ゲート電極2を形成する。次に、上述した方法によって作製したゲート絶縁層材料Bを、ゲート電極2が形成されたガラス基板上に、800rpmの回転数で20秒間、スピンコート塗布した後、120℃の温度で5分間熱処理を行う。次に、ゲート絶縁層材料Bを再度、800rpmの回転数で20秒間、スピンコート塗布した後、窒素(N2)気流下において、200℃の温度で30分間熱処理を行うことによって、膜厚が400nmのゲート絶縁層3を形成する。
次に、ゲート絶縁層3上に、抵抗加熱法により、金(Au)を50nmの膜厚になるように真空蒸着する。形成されたAu層上に、フォトレジスト(商品名「LC100-10cP」、ローム・アンド・ハース社製)を、1000rpmの回転数で20秒間、スピンコート塗布し、100℃の温度で10分間、加熱乾燥させた。形成したフォトレジスト膜を、パラレルライトマスクアライナー(キヤノン社製、PLA-501F)を用いて、マスクを介してパターン露光した後、自動現像装置(滝沢産業社製、AD-2000)において、濃度が2.38質量%の水酸化テトラメチルアンモニウム水溶液(商品名「ELM-D」、三菱ガス化学社製)を用いて、70秒間シャワー現像し、続いて30秒間、水による洗浄を行った。
次に、エッチング液(商品名「AURUM-302」、関東化学社製)を用いて、5分間エッチング処理した後、30秒間、水による洗浄を行った。次に、レジスト剥離液(商品名「AZリムーバ100」、AZエレクトロニックマテリアルズ社製)に5分間浸漬させることにより、レジストを剥離し、30秒間の水洗浄を行った後、120℃の温度で20分間加熱乾燥を行う。これによって、ソース電極5およびドレイン電極6が形成される。ソース電極5およびドレイン電極6のチャネル幅Wは、2000μm、チャネル長Lは10μmである。ソース電極5およびドレイン電極6が形成された絶縁性基材1上に、上述した方法によって作製した半導体溶液を、インクジェット装置(クラスターテクノロジー社製)を用いて400plの量で滴下して半導体塗布層4を形成する。その後、ホットプレート上で窒素気流下において150℃の温度で30分間の熱処理を行う。これにより、図1Bに示す半導体素子を製造した。半導体塗布層4中の1μm2当たりに存在するCNT複合体の総長さは、20μmであった。半導体素子のIdVsd特性を測定した結果、ゲート電極2の電圧Vg=-5V、ソース・ドレイン間の電圧Vsd=-5VにおけるIdの値は9μAであり、そのオン/オフ比は3.2×104であった。また集団の標準偏差を平均値で割った変動係数をばらつきと定義した場合、N=6におけるオン電流のばらつきは±22.2%であった。
(比較例1)
比較例1として、断面形状が図1Bに示す半導体素子において、図5に示す電極形状を有する半導体素子を製造した。電極形状と、ソース電極5およびドレイン電極6のチャネル幅Wを200μmとしたこと以外は、実施例1と同様にして半導体素子を製造した。半導体素子のIdVsd特性を測定した結果、ゲート電極2の電圧Vg=-5V、ソース・ドレイン間の電圧Vsd=-5VにおけるIdの値は1μAであった。また、比較例1による半導体素子のオン/オフ比は5.4×104であった。また、N=6におけるオン電流のばらつきは±41.1%であった。
比較例1として、断面形状が図1Bに示す半導体素子において、図5に示す電極形状を有する半導体素子を製造した。電極形状と、ソース電極5およびドレイン電極6のチャネル幅Wを200μmとしたこと以外は、実施例1と同様にして半導体素子を製造した。半導体素子のIdVsd特性を測定した結果、ゲート電極2の電圧Vg=-5V、ソース・ドレイン間の電圧Vsd=-5VにおけるIdの値は1μAであった。また、比較例1による半導体素子のオン/オフ比は5.4×104であった。また、N=6におけるオン電流のばらつきは±41.1%であった。
(比較例2)
比較例2として、実施例1と同程度のオン電流を得られるようにCNTのネットワークの密度を制御したこと以外は、比較例1と同様にして半導体素子を製造した。半導体素子のIdVsd特性を測定した結果、ゲート電極2の電圧Vg=-5V、ソース・ドレイン間の電圧Vsd=-5VにおけるIdの値は9μAであった。また、比較例2による半導体素子のオン/オフ比は5.1×103であった。また、N=6におけるオン電流のばらつきは±30.6%であった。
比較例2として、実施例1と同程度のオン電流を得られるようにCNTのネットワークの密度を制御したこと以外は、比較例1と同様にして半導体素子を製造した。半導体素子のIdVsd特性を測定した結果、ゲート電極2の電圧Vg=-5V、ソース・ドレイン間の電圧Vsd=-5VにおけるIdの値は9μAであった。また、比較例2による半導体素子のオン/オフ比は5.1×103であった。また、N=6におけるオン電流のばらつきは±30.6%であった。
以上、本発明の実施形態について具体的に説明したが、本発明は、上述の実施形態に限定されるものではなく、本発明の技術的思想に基づく各種の変形が可能である。例えば、上述の実施形態において挙げた数値、材料、および構成はあくまでも例に過ぎず、必要に応じてこれと異なる数値、材料、および構成を用いてもよい。また、上述の実施形態において挙げた材料や数値は、本発明の技術的思想の範囲内で適宜種々組み合わせることが可能である。
例えば、上述した実施形態におけるソース電極5およびドレイン電極6の平面の形状は、互いに反対の形状であってもよい。すなわち、上述した実施形態において、ソース電極5の形状をドレイン電極6の形状にするとともに、ドレイン電極6の形状をソース電極5の形状としてもよい。
本発明に係る半導体素子およびその製造方法、ならびに無線通信装置は、無線通信システムに用いられる非接触型のRFIDタグに好適に用いることができる。
1 絶縁性基材
2 ゲート電極
3 ゲート絶縁層
4,24 半導体塗布層
5,25 ソース電極
6,26 ドレイン電極
7 重複領域
7a,27a 対向領域
9 アンテナ
11 制御回路
12 記憶回路
13 変調回路
14 復調回路
15 電源生成部
D 凹凸長さ(ドレイン電極の凸部の長さ)
D′ 凹凸長さ(ソース電極の凸部の長さ)
D1 重複領域の中央における凹凸長さ
D2 重複領域の端における凹凸長さ
L チャネル長
W チャネル幅
2 ゲート電極
3 ゲート絶縁層
4,24 半導体塗布層
5,25 ソース電極
6,26 ドレイン電極
7 重複領域
7a,27a 対向領域
9 アンテナ
11 制御回路
12 記憶回路
13 変調回路
14 復調回路
15 電源生成部
D 凹凸長さ(ドレイン電極の凸部の長さ)
D′ 凹凸長さ(ソース電極の凸部の長さ)
D1 重複領域の中央における凹凸長さ
D2 重複領域の端における凹凸長さ
L チャネル長
W チャネル幅
Claims (14)
- 絶縁性基材と、
ゲート電極と、
ソース電極と、
前記ソース電極と離間して設けられたドレイン電極と、
前記ソース電極および前記ドレイン電極の一部と接するように閉領域に設けられた半導体塗布層と、
前記半導体塗布層と前記ゲート電極とを絶縁するゲート絶縁層と、を備える半導体素子であって、
前記ソース電極と前記ドレイン電極との少なくとも一部が互い違いに配置された重複領域が、前記閉領域の形状に対応した形状である
半導体素子。 - 前記重複領域の形状と前記閉領域の形状とが略等しい請求項1に記載の半導体素子。
- 前記重複領域における前記ソース電極と前記ドレイン電極との間の対向領域が、一方の凸部と他方の凹部とが対向した凹凸形状である請求項1または2に記載の半導体素子。
- 前記重複領域における前記ソース電極と前記ドレイン電極との間の対向領域が、一方の並列した複数の凸部と他方の並列した複数の凹部とがそれぞれ対向してなる連続的な凹凸形状を有する請求項1~3のいずれか1項に記載の半導体素子。
- 前記重複領域における前記ソース電極と前記ドレイン電極との間の対向領域が、一方の並列した複数の凸部と他方の並列した複数の凹部とがそれぞれ対向してなる離散的な形状を有する請求項1または2に記載の半導体素子。
- 前記対向領域の凹凸形状は、櫛歯状、波状、鋸歯状、または三角波状である請求項3~5のいずれか1項に記載の半導体素子。
- 前記対向領域の凹凸形状は、不均一な凹凸が連続される凹凸形状である請求項3~6のいずれか1項に記載の半導体素子。
- 前記重複領域は、前記対向領域および前記互い違いに配置された部分の外縁を滑らかに繋いだ曲線の内側の領域であり、前記重複領域の形状は、略円状または略楕円状である請求項3~7のいずれか1項に記載の半導体素子。
- 前記重複領域における前記ソース電極および前記ドレイン電極の形状が、径方向に沿って互い違いに並んだ渦巻形状である請求項1または2に記載の半導体素子。
- 前記閉領域の形状は、前記重複領域を覆う略円状または略楕円状である請求項1~9のいずれか1項に記載の半導体素子。
- 前記半導体塗布層は、カーボンナノチューブ、グラフェン、フラーレン、および有機半導体からなる群より選ばれる1種以上を含有する請求項1~10のいずれか1項に記載の半導体素子。
- 前記半導体塗布層は、表面の少なくとも一部に共役系重合体が付着したカーボンナノチューブからなる請求項1~11のいずれか1項に記載の半導体素子。
- 請求項1~12のいずれか1項に記載の半導体素子を製造する半導体素子の製造方法であって、前記半導体塗布層を塗布法によって形成する半導体素子の製造方法。
- 請求項1~12のいずれか1項に記載の半導体素子を備える無線通信装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018557964A JPWO2019102788A1 (ja) | 2017-11-27 | 2018-10-26 | 半導体素子およびその製造方法、ならびに無線通信装置 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017-227072 | 2017-11-27 | ||
JP2017227072 | 2017-11-27 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2019102788A1 true WO2019102788A1 (ja) | 2019-05-31 |
Family
ID=66630678
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2018/039909 WO2019102788A1 (ja) | 2017-11-27 | 2018-10-26 | 半導体素子およびその製造方法、ならびに無線通信装置 |
Country Status (3)
Country | Link |
---|---|
JP (1) | JPWO2019102788A1 (ja) |
TW (1) | TW201937771A (ja) |
WO (1) | WO2019102788A1 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11955548B2 (en) * | 2021-01-29 | 2024-04-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Two-dimensional (2D) material for oxide semiconductor (OS) ferroelectric field-effect transistor (FeFET) device |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005260216A (ja) * | 2004-02-13 | 2005-09-22 | Semiconductor Energy Lab Co Ltd | 半導体装置、及び半導体装置の作製方法、液晶テレビジョン装置、並びにelテレビジョン装置 |
JP2007012669A (ja) * | 2005-06-28 | 2007-01-18 | Toppan Printing Co Ltd | 薄膜トランジスタアレイとディスプレイ及び薄膜トランジスタアレイの製造方法 |
JP2008159722A (ja) * | 2006-12-21 | 2008-07-10 | Seiko Epson Corp | トランジスタ、トランジスタの製造方法、電子デバイスおよび電子機器 |
JP2009283924A (ja) * | 2008-04-24 | 2009-12-03 | Toray Ind Inc | 電界効果型トランジスタ |
JP2011515844A (ja) * | 2008-03-19 | 2011-05-19 | ケンブリッジ、ディスプレイ、テクノロジー、リミテッド | 有機薄膜トランジスタ |
JP2014512108A (ja) * | 2011-04-21 | 2014-05-19 | シーピーアイ イノベーション サービシズ リミテッド | トランジスタ |
JP2014115437A (ja) * | 2012-12-10 | 2014-06-26 | Japan Display Inc | 液晶表示装置及びその製造方法 |
JP2017069528A (ja) * | 2015-10-02 | 2017-04-06 | 日本写真印刷株式会社 | 能動素子、および能動素子の製造方法 |
JP2018157078A (ja) * | 2017-03-17 | 2018-10-04 | Necライティング株式会社 | 電界効果トランジスタおよび電子装置 |
-
2018
- 2018-10-26 JP JP2018557964A patent/JPWO2019102788A1/ja active Pending
- 2018-10-26 WO PCT/JP2018/039909 patent/WO2019102788A1/ja active Application Filing
- 2018-11-12 TW TW107140072A patent/TW201937771A/zh unknown
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005260216A (ja) * | 2004-02-13 | 2005-09-22 | Semiconductor Energy Lab Co Ltd | 半導体装置、及び半導体装置の作製方法、液晶テレビジョン装置、並びにelテレビジョン装置 |
JP2007012669A (ja) * | 2005-06-28 | 2007-01-18 | Toppan Printing Co Ltd | 薄膜トランジスタアレイとディスプレイ及び薄膜トランジスタアレイの製造方法 |
JP2008159722A (ja) * | 2006-12-21 | 2008-07-10 | Seiko Epson Corp | トランジスタ、トランジスタの製造方法、電子デバイスおよび電子機器 |
JP2011515844A (ja) * | 2008-03-19 | 2011-05-19 | ケンブリッジ、ディスプレイ、テクノロジー、リミテッド | 有機薄膜トランジスタ |
JP2009283924A (ja) * | 2008-04-24 | 2009-12-03 | Toray Ind Inc | 電界効果型トランジスタ |
JP2014512108A (ja) * | 2011-04-21 | 2014-05-19 | シーピーアイ イノベーション サービシズ リミテッド | トランジスタ |
JP2014115437A (ja) * | 2012-12-10 | 2014-06-26 | Japan Display Inc | 液晶表示装置及びその製造方法 |
JP2017069528A (ja) * | 2015-10-02 | 2017-04-06 | 日本写真印刷株式会社 | 能動素子、および能動素子の製造方法 |
JP2018157078A (ja) * | 2017-03-17 | 2018-10-04 | Necライティング株式会社 | 電界効果トランジスタおよび電子装置 |
Also Published As
Publication number | Publication date |
---|---|
JPWO2019102788A1 (ja) | 2020-10-01 |
TW201937771A (zh) | 2019-09-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108475642B (zh) | n型半导体元件和互补型半导体器件及其制造方法以及使用其的无线通信设备 | |
US20070242202A1 (en) | Active matrix substrate, electro-optical device, electronic apparatus, and manufacturing method of active matrix substrate | |
JP2013034028A (ja) | 電子デバイス | |
CN111095566B (zh) | 场效应晶体管、其制造方法和使用它的无线通信装置和商品标签 | |
TWI690982B (zh) | 半導體元件、互補型半導體裝置、半導體元件的製造方法、無線通信裝置及商品標籤 | |
JP6350757B2 (ja) | メモリアレイ、メモリアレイの製造方法、メモリアレイシート、メモリアレイシートの製造方法および無線通信装置 | |
JP7559563B2 (ja) | 無線通信デバイス、およびその製造方法 | |
WO2019102788A1 (ja) | 半導体素子およびその製造方法、ならびに無線通信装置 | |
JP7230509B2 (ja) | 集積回路およびその製造方法ならびにそれを用いた無線通信装置 | |
CN113646900B (zh) | n型半导体元件及其制造方法、无线通信装置和商品标签 | |
CN112868091B (zh) | 场效应型晶体管的制造方法及无线通信装置的制造方法 | |
WO2021054143A1 (ja) | 半導体装置用基板、半導体装置用基板の製造方法および無線通信装置の製造方法 | |
JP2023004911A (ja) | 素子およびその製造方法ならびに電子デバイスおよび無線通信装置 | |
JP2023123360A (ja) | 半導体装置の製造方法、半導体装置およびそれを有する無線通信装置 | |
JP2021132208A (ja) | 半導体装置およびその製造方法、ならびに無線通信装置 | |
JP2023073980A (ja) | 半導体装置、その製造方法、それを用いた相補型半導体装置、センサおよび無線通信装置 | |
CN113272942A (zh) | 场效应晶体管、其制造方法及使用其的无线通信装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ENP | Entry into the national phase |
Ref document number: 2018557964 Country of ref document: JP Kind code of ref document: A |
|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 18882143 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 18882143 Country of ref document: EP Kind code of ref document: A1 |