WO2018135146A1 - 半導体装置および半導体装置の製造方法 - Google Patents

半導体装置および半導体装置の製造方法 Download PDF

Info

Publication number
WO2018135146A1
WO2018135146A1 PCT/JP2017/042928 JP2017042928W WO2018135146A1 WO 2018135146 A1 WO2018135146 A1 WO 2018135146A1 JP 2017042928 W JP2017042928 W JP 2017042928W WO 2018135146 A1 WO2018135146 A1 WO 2018135146A1
Authority
WO
WIPO (PCT)
Prior art keywords
semiconductor
semiconductor layer
type
layer
silicon carbide
Prior art date
Application number
PCT/JP2017/042928
Other languages
English (en)
French (fr)
Inventor
悠一 橋爪
熊田 恵志郎
保幸 星
Original Assignee
富士電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 富士電機株式会社 filed Critical 富士電機株式会社
Priority to JP2018562917A priority Critical patent/JP6884803B2/ja
Publication of WO2018135146A1 publication Critical patent/WO2018135146A1/ja
Priority to US16/233,784 priority patent/US10868168B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7803Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device
    • H01L29/7804Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device the other device being a pn-junction diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4916Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a silicon layer, e.g. polysilicon doped with boron, phosphorus or nitrogen
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/66068Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • H01L29/0623Buried supplementary region, e.g. buried guard ring
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • H01L29/7396Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
    • H01L29/7397Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT

Definitions

  • the present invention relates to a semiconductor device and a method for manufacturing the semiconductor device.
  • silicon has been used as a constituent material of power semiconductor devices that control high voltage and large current.
  • power semiconductor devices such as bipolar transistors, IGBTs (Insulated Gate Bipolar Transistors), MOSFETs (Metal Oxide Semiconductor Field Transistors, Insulated Gate Field Effect Transistors). It has been.
  • bipolar transistors and IGBTs have a higher current density than MOSFETs and can be increased in current, but cannot be switched at high speed.
  • the bipolar transistor is limited in use at a switching frequency of about several kHz
  • the IGBT is limited in use at a switching frequency of about several tens of kHz.
  • a power MOSFET has a lower current density than a bipolar transistor or IGBT and is difficult to increase in current, but can perform a high-speed switching operation up to several MHz.
  • SiC is a chemically very stable material, has a wide band gap of 3 eV, and can be used extremely stably as a semiconductor even at high temperatures. This is also because the maximum electric field strength is one digit or more larger than that of silicon. Since SiC has a high possibility of exceeding the material limit in silicon, future growth is greatly expected in power semiconductor applications, particularly MOSFETs. In particular, the on-resistance is expected to be small, but a vertical SiC-MOSFET having a further low on-resistance while maintaining high withstand voltage characteristics can be expected.
  • FIG. 7 is a cross-sectional view showing a configuration of a conventional vertical SiC-MOSFET.
  • n-type silicon carbide epitaxial layer 2 is deposited on the front surface of n + -type silicon carbide substrate 1, and p-type base layer 4 is selectively formed on the surface of n-type silicon carbide epitaxial layer 2.
  • An n + type source region 5 and a p + type contact region 6 are selectively provided on the surface of the p type base layer 4.
  • a gate electrode 9 is provided on the surface of the p-type base layer 4 and the n + -type source region 5 via a gate insulating film 8.
  • a source electrode 10 is provided on the surfaces of n-type silicon carbide epitaxial layer 2, p + -type contact region 6 and n + -type source region 5.
  • a drain electrode 11 is provided on the back surface of the n + type silicon carbide substrate 1.
  • the MIS transistor is caused to function as a diode for flowing a current in the reverse direction from the source electrode to the drain electrode through the second silicon carbide semiconductor layer, and the absolute value of the rising voltage of the diode is set as the absolute value of the rising voltage of the body diode.
  • FIG. 8 is a graph showing the relationship between the forward voltage of the built-in PN diode and the threshold value of the SiC-MOSFET.
  • the horizontal axis indicates the forward voltage
  • the unit is V
  • the vertical axis indicates the threshold value
  • the unit is V.
  • the threshold voltage Vth of the MOSFET increases.
  • the relationship between the threshold voltage Vth of the MOSFET and the forward voltage Vf of the built-in PN diode is Vf> Vth.
  • the threshold voltage Vth is 1V to 2V
  • the forward voltage Vf is 3V to 5V.
  • the relationship between the threshold voltage Vth of the MOSFET and the forward voltage Vf of the built-in PN diode is Vf ⁇ Vth.
  • the threshold voltage Vth is 0.7V to 1.0V
  • the forward voltage Vf is 2V to 5V.
  • the present invention provides a semiconductor device and a method of manufacturing the semiconductor device that can suppress the generation of crystal defects when a high potential is applied to the source electrode to drive the built-in PN diode.
  • the purpose is to provide.
  • a semiconductor device has the following characteristics.
  • a first conductivity type first semiconductor layer having a lower impurity concentration than the semiconductor substrate is provided on the front surface of the first conductivity type semiconductor substrate.
  • a second conductivity type second semiconductor layer is selectively provided on a surface layer of the first semiconductor layer opposite to the semiconductor substrate side.
  • a second conductive type third semiconductor layer having a lower impurity concentration than the second semiconductor layer is provided on a surface layer of the first semiconductor layer and the second semiconductor layer opposite to the semiconductor substrate side.
  • a first conductivity type first semiconductor region is selectively provided in a surface layer of the third semiconductor layer opposite to the semiconductor substrate side.
  • a second semiconductor region of a first conductivity type that penetrates the third semiconductor layer and reaches the first semiconductor layer is provided.
  • a gate electrode is provided on at least a part of the surface of the third semiconductor layer sandwiched between the first semiconductor region and the second semiconductor region via a gate insulating film.
  • a first electrode is provided on the surfaces of the first semiconductor region and the third semiconductor layer.
  • a second electrode is provided on the back surface of the semiconductor substrate.
  • a threshold voltage is higher than a forward voltage of a built-in PN diode composed of the second semiconductor layer, the semiconductor substrate, and the first semiconductor layer.
  • the semiconductor device according to the present invention further includes a trench that penetrates through the third semiconductor layer and reaches the first semiconductor layer in the above-described invention, and the gate electrode includes the gate insulation inside the trench. It is provided through a film.
  • the semiconductor device according to the present invention is characterized in that, in the above-described invention, the impurity concentration of the third semiconductor layer is 1 ⁇ 10 15 to 1 ⁇ 10 18 / cm 3 .
  • the semiconductor device according to the present invention is characterized in that, in the above-described invention, the gate insulating film has a thickness of 25 nm to 200 nm.
  • the gate electrode is made of second conductivity type polysilicon, and the impurity concentration of the gate electrode is 1 ⁇ 10 20 to 1 ⁇ 10 22 / cm. 3 is a feature.
  • a semiconductor device manufacturing method has the following characteristics. First, a first step of forming a first conductive type first semiconductor layer having a lower impurity concentration than the semiconductor substrate on the front surface of the first conductive type semiconductor substrate is performed. Next, a second step of selectively forming a second semiconductor layer of the second conductivity type on the surface layer of the first semiconductor layer opposite to the semiconductor substrate side is performed. Next, on the surface layer of the first semiconductor layer and the second semiconductor layer opposite to the semiconductor substrate side, a second conductivity type third semiconductor layer having a lower impurity concentration than the second semiconductor layer is provided. A third step of forming is performed.
  • a fourth step of selectively forming the first semiconductor region of the first conductivity type on the surface layer of the third semiconductor layer opposite to the semiconductor substrate side is performed.
  • a fifth step of forming a second semiconductor region of the first conductivity type that reaches the first semiconductor layer through the third semiconductor layer is performed.
  • a sixth step of forming a gate electrode through a gate insulating film on at least a part of the surface of the third semiconductor layer sandwiched between the first semiconductor region and the second semiconductor region is performed.
  • a seventh step of forming a first electrode on the surfaces of the first semiconductor region and the third semiconductor layer is performed.
  • an eighth step of forming a second electrode on the back surface of the semiconductor substrate is performed.
  • the threshold voltage of the semiconductor device is set higher than the forward voltage of the built-in PN diode composed of the second semiconductor layer, the semiconductor substrate, and the first semiconductor layer.
  • the third semiconductor layer is penetrated to reach the first semiconductor layer.
  • the method further includes a step of forming a trench, and in the sixth step, the gate electrode is formed inside the trench through the gate insulating film.
  • the MOSFET threshold voltage Vth is increased by increasing the impurity concentration of the p-type base layer (second conductivity type third semiconductor layer), etc., and the forward voltage of the built-in PN diode is increased. It is higher than Vf.
  • Vf the forward voltage of the built-in PN diode
  • the semiconductor device and the method for manufacturing the semiconductor device of the present invention it is possible to suppress the generation of crystal defects when a high potential is applied to the source electrode to drive the built-in PN diode.
  • FIG. 1 is a cross-sectional view showing the structure of the silicon carbide semiconductor device according to the embodiment.
  • FIG. 2 is a cross-sectional view showing a state in the process of manufacturing the silicon carbide semiconductor device according to the embodiment (part 1).
  • FIG. 3 is sectional drawing which shows the state in the middle of manufacture of the silicon carbide semiconductor device concerning embodiment (the 2).
  • FIG. 4 is sectional drawing which shows the state in the middle of manufacture of the silicon carbide semiconductor device concerning embodiment (the 3).
  • FIG. 5 is sectional drawing which shows the state in the middle of manufacture of the silicon carbide semiconductor device concerning embodiment (the 4).
  • FIG. 6 is a cross-sectional view showing another structure of the silicon carbide semiconductor device according to the embodiment.
  • FIG. 7 is a cross-sectional view showing the structure of a conventional vertical SiC-MOSFET.
  • FIG. 8 is a graph showing the relationship between the forward voltage of the built-in PN diode and the threshold value of the SiC-MOSFET.
  • the semiconductor device according to the present invention is configured using a wide band gap semiconductor having a wider band gap than silicon.
  • a silicon carbide semiconductor device manufactured using, for example, silicon carbide (SiC) as a wide band gap semiconductor will be described using MOSFET as an example.
  • FIG. 1 is a cross-sectional view showing a configuration of the silicon carbide semiconductor device according to the embodiment.
  • the silicon carbide semiconductor device includes an n-type silicon carbide epitaxial layer on a main surface (front surface) of an n + -type silicon carbide substrate (first conductivity type semiconductor substrate) 1.
  • a layer (first semiconductor layer of the first conductivity type) 2 is deposited.
  • n + type silicon carbide substrate 1 is a silicon carbide single crystal substrate doped with, for example, nitrogen (N).
  • N-type silicon carbide epitaxial layer 2 is a low-concentration n-type drift layer formed by doping, for example, nitrogen with an impurity concentration lower than that of n + -type silicon carbide substrate 1.
  • the n + -type silicon carbide substrate 1 alone or the n + -type silicon carbide substrate 1 and the n-type silicon carbide epitaxial layer 2 are combined to form a silicon carbide semiconductor substrate.
  • the silicon carbide semiconductor device has a surface (silicon carbide semiconductor substrate) opposite to the n-type silicon carbide epitaxial layer 2 side of n + -type silicon carbide substrate 1 serving as a drain region. Is provided with a drain electrode (second electrode) 11. In addition, a drain electrode pad (not shown) for connecting to an external device is provided.
  • a MOS (insulated gate made of metal-oxide film-semiconductor) structure (element structure) is formed on the front surface side of the silicon carbide semiconductor substrate. Specifically, a p + type base layer (on the surface side of the n type silicon carbide epitaxial layer 2 opposite to the n + type silicon carbide substrate 1 side (the front surface side of the silicon carbide semiconductor substrate)) is formed. A second semiconductor layer 2 of the second conductivity type) 3 is selectively provided. The p + type base layer 3 is doped with, for example, aluminum (Al).
  • a second conductivity type third semiconductor layer 4 is selectively deposited on the surface of p + type base layer 3 and n type silicon carbide epitaxial layer 2 sandwiched between adjacent p + type base layers 3, a p type silicon carbide epitaxial layer (hereinafter referred to as a p type base layer, A second conductivity type third semiconductor layer) 4 is selectively deposited.
  • the impurity concentration of the p-type base layer 4 is lower than the impurity concentration of the p + -type base layer 3.
  • the p-type base layer 4 is doped with aluminum, for example.
  • an n + -type source region (first conductivity type first semiconductor region) 5 and a p + -type contact region 6 are provided on the surface of the p-type base layer 4 on the p + -type base layer 3.
  • the n + type source region 5 and the p + type contact region 6 are in contact with each other.
  • the n + type source region 5 is arranged on the outer periphery of the p + type contact region 6.
  • an n-type well region (first region) that penetrates p-type base layer 4 in the depth direction and reaches n-type silicon carbide epitaxial layer 2.
  • a conductive second semiconductor region) 7 is provided.
  • N type well region 7 forms a drift region together with n type silicon carbide epitaxial layer 2.
  • a gate electrode 9 is provided on the surface of the portion of the p-type base layer 4 sandwiched between the n + -type source region 5 and the n-type well region 7 via a gate insulating film 8. The gate electrode 9 may be provided on the surface of the n-type well region 7 via the gate insulating film 8.
  • FIG. 1 illustrates only one MOS structure, but a plurality of MOS structures may be arranged in parallel.
  • An interlayer insulating film (not shown) is provided so as to cover the gate electrode 9 on the entire front surface side of the silicon carbide semiconductor substrate.
  • the source electrode (first electrode) 10 is in contact with the n + type source region 5 and the p + type contact region 6 through a contact hole opened in the interlayer insulating film.
  • the source electrode 10 is electrically insulated from the gate electrode 9 by an interlayer insulating film.
  • An electrode pad (not shown) is provided on the source electrode 10.
  • the impurity concentration of the p-type base layer 4 is higher than the impurity concentration of the p-type base layer 4 of the conventional SiC-MOSFET. Since the p-type base layer 4 is a region where a channel is formed when the MOSFET is turned on, increasing the impurity concentration of the p-type base layer 4 increases the voltage required to form the channel. Therefore, in the first embodiment, the threshold voltage Vth of the MOSFET increases, and the threshold voltage Vth is derived from the p + type base layer 3, the n + type silicon carbide substrate 1, and the n type silicon carbide epitaxial layer 2. It becomes higher than the forward voltage Vf of the built-in PN diode.
  • the threshold voltage Vth of the MOSFET is preferably about 1.5 to 2 times higher than the initial forward voltage Vf of the built-in PN diode. This is because the forward voltage Vf gradually increases due to the current flowing in the built-in PN diode, etc., so that the threshold voltage Vth becomes higher than the increased forward voltage Vf.
  • the threshold voltage Vth is preferably 3V to 8V.
  • the impurity concentration of the p-type base layer 4 is set to 1 ⁇ 10 15 to 1 It is preferable to set it to x10 18 / cm 3 .
  • the gate insulating film 8 may be made thicker than the conventional SiC-MOSFET. In this case, it is not necessary to increase the impurity concentration of the p-type base layer 4. Specifically, in order to make the threshold voltage Vth of the MOSFET about 1.5 to 2 times higher than the forward voltage Vf of the built-in PN diode, the thickness of the gate insulating film 8 is set to 25 nm to 200 nm. Is preferred.
  • the gate electrode 9 may be made thicker than the conventional SiC-MOSFET. In this case, it is not necessary to increase the impurity concentration of the p-type base layer 4, and it is not necessary to increase the thickness of the gate insulating film 8. At this time, a p-type impurity is more preferable as a dopant for the gate electrode 9 than an n-type impurity because the threshold voltage Vth can be higher than that of an n-type impurity because of the band gap.
  • boron (B) or aluminum (Al) is preferable as the p-type impurity.
  • the gate electrode 9 is made of p-type polysilicon,
  • the concentration is preferably 1 ⁇ 10 20 to 1 ⁇ 10 22 / cm 3 .
  • the width of the p-type base layer 4 may be narrower than that of the conventional SiC-MOSFET, and the impurity concentration of the n + -type source region 5 is set to be lower than that of the conventional SiC-MOSFET. It may be thicker. In these cases, it is not necessary to increase the impurity concentration of the p-type base layer 4, to increase the thickness of the gate insulating film 8, and to increase the thickness of the gate electrode 9.
  • the threshold voltage Vth of the MOSFET There are five methods for increasing the threshold voltage Vth of the MOSFET as described above. These can be performed alone to increase the threshold voltage Vth, but these methods may be combined to increase the threshold voltage Vth. For example, the impurity concentration of the p-type base layer 4 may be increased, and the thickness of the gate insulating film 8 may be increased.
  • n + type silicon carbide substrate 1 doped with nitrogen at an impurity concentration of about 2 ⁇ 10 19 / cm 3 is prepared.
  • N + type silicon carbide substrate 1 may have a (000-1) plane whose main surface has an off angle of about 4 degrees in the ⁇ 11-20> direction, for example.
  • an n-type silicon carbide epitaxial layer 2 having a thickness of about 10 ⁇ m doped with nitrogen at an impurity concentration of 1.0 ⁇ 10 16 / cm 3 on the (000-1) plane of the n + -type silicon carbide substrate 1. Grow. Here, the structure shown in FIG. 2 is obtained.
  • an oxide film mask for ion implantation is formed by photolithography and etching, and ap + type base layer 3 is selectively formed on the surface layer of n-type silicon carbide epitaxial layer 2 by ion implantation.
  • the dopant may be aluminum, and the dose may be set so that the impurity concentration of the p + -type base layer 3 is 1.0 ⁇ 10 18 / cm 3 .
  • the structure shown in FIG. 3 is obtained.
  • a p-type silicon carbide epitaxial layer to be the p-type base layer 4 is grown on the surface of the n-type silicon carbide epitaxial layer 2 with a thickness of, for example, 0.5 ⁇ m.
  • the impurity concentration of the p-type base layer 4 becomes 1 ⁇ 10 15 to 1 ⁇ 10 18 / cm 3.
  • a p-type silicon carbide epitaxial layer doped with aluminum may be grown.
  • the conductivity type of the portion of the p-type base layer 4 on the n-type silicon carbide epitaxial layer 2 is inverted by photolithography and ion implantation to selectively form the n-type well region 7.
  • Nitrogen ions may be ion-implanted so that the impurity concentration of the n-type well region 7 is 5.0 ⁇ 10 18 / cm 3 .
  • the n + type source region 5 is selectively formed on the surface layer of the p type base layer 4 on the p + type base layer 3 by photolithography and ion implantation.
  • the p + type contact region 6 is selectively formed on the surface layer of the p type base layer 4 on the p + type base layer 3 by photolithography and ion implantation.
  • the structure shown in FIG. 4 is obtained.
  • a heat treatment is performed to activate the p + type base layer 3, the n + type source region 5, the p + type contact region 6, and the n type well region 7.
  • the heat treatment temperature and heat treatment time at this time may be 1620 ° C. and 10 minutes, respectively.
  • the order of forming the p + -type base layer 3, the n + -type source region 5, the p + -type contact region 6, and the n-type well region 7 can be variously changed.
  • the front surface side of the silicon carbide semiconductor substrate is thermally oxidized to form the gate insulating film 8.
  • the thickness of the gate insulating film 8 may be set to 25 nm to 200 nm in order to make the threshold voltage Vth of the MOSFET higher than the forward voltage Vf of the built-in PN diode.
  • This thermal oxidation may be performed by heat treatment at a temperature of about 1000 ° C. in a mixed atmosphere of oxygen (O 2 ) and hydrogen (H 2 ).
  • O 2 oxygen
  • H 2 hydrogen
  • a polycrystalline silicon layer (polysilicon (poly-Si) layer) doped with, for example, phosphorus (P) is formed on the gate insulating film 8 as the gate electrode 9.
  • the polycrystalline silicon layer is selectively removed by patterning, leaving the polycrystalline silicon layer on the portion of the p-type base layer 4 sandwiched between the n + -type source region 5 and the n-type well region 7. .
  • a polycrystalline silicon layer may be left on the n-type well region 7.
  • phosphorous glass is formed as an interlayer insulating film so as to cover the gate insulating film 8.
  • the thickness of the interlayer insulating film may be 1.0 ⁇ m.
  • the interlayer insulating film and the gate insulating film 8 are patterned and selectively removed to form contact holes, and the n + type source region 5 and the p + type contact region 6 are exposed.
  • heat treatment for planarizing the interlayer insulating film is performed.
  • the source electrode 10 is formed on the surface of the interlayer insulating film. At this time, the source electrode 10 is buried also in the contact hole, and the n + -type source region 5 and the p + -type contact region 6 are brought into contact with the source electrode 10. Next, the source electrode 10 other than the contact hole is selectively removed. Here, the structure shown in FIG. 5 is obtained.
  • a nickel film for example, is formed as the drain electrode 11 on the surface of the n + type silicon carbide substrate 1 (the back surface of the silicon carbide semiconductor substrate). Then, for example, heat treatment is performed at a temperature of 970 ° C. to form an ohmic junction between the n + -type silicon carbide substrate 1 and the drain electrode 11.
  • an electrode pad is deposited so as to cover the source electrode 10 and the interlayer insulating film over the entire front surface of the silicon carbide semiconductor substrate, for example, by sputtering.
  • the thickness of the electrode pad on the interlayer insulating film may be 5 ⁇ m, for example.
  • the electrode pad may be formed of aluminum containing silicon (Al—Si) at a rate of 1%, for example.
  • the electrode pad is selectively removed.
  • titanium (Ti), nickel (Ni), and gold (Au) are deposited in this order as drain electrode pads on the surface of the drain electrode 11.
  • a protective film may be formed on the surface. Thereby, the MOSFET shown in FIG. 1 is completed.
  • FIG. 6 is a cross-sectional view showing another structure of the silicon carbide semiconductor device according to the embodiment.
  • FIG. 6 shows a vertical MOSFET provided with a trench structure.
  • the trench structure in which the channel is formed perpendicular to the substrate surface can increase the cell density per unit area rather than the planar structure in which the channel is formed in parallel to the substrate surface.
  • the current density per area can be increased, which is advantageous in terms of cost.
  • a trench structure is formed on the first main surface side (p-type base layer 4 side) of the silicon carbide semiconductor substrate.
  • trench 18 penetrates p-type base layer 4 from the surface opposite to the n + -type silicon carbide substrate 1 side of p-type base layer 4 (the first main surface side of the silicon carbide semiconductor substrate).
  • the n-type silicon carbide epitaxial layer 2 is reached.
  • a gate insulating film 8 is formed on the bottom and side walls of the trench 18 along the inner wall of the trench 18, and a gate electrode 9 is formed inside the gate insulating film 8 in the trench 18.
  • Gate electrode 9 is insulated from n-type silicon carbide epitaxial layer 2 and p-type base layer 4 by gate insulating film 8. A part of the gate electrode 9 may protrude from the upper side of the trench 18 (the side where the source electrode pad is provided) to the source electrode pad side.
  • a p + type base layer (second conductivity type second layer) is formed on the surface opposite to the n + type silicon carbide substrate 1 side of the n type silicon carbide epitaxial layer 2 (the first main surface side of the silicon carbide semiconductor substrate).
  • 3 semiconductor regions) 3 are selectively provided.
  • the p + -type base layer 3 reaches a position deeper on the drain side than the bottom of the trench 18.
  • the lower end portion (drain side end portion) of the p + type base layer 3 is located closer to the drain side than the bottom portion of the trench 18.
  • second p + -type region 3 a is selectively provided inside n-type silicon carbide epitaxial layer 2.
  • Second p + -type region 3 a is provided in contact with the bottom of trench 18.
  • Second p + type region 3 a is formed between n + type silicon carbide substrate 1 and n type silicon carbide epitaxial layer 2 from a position deeper on the drain side than the interface between p type base layer 4 and n type silicon carbide epitaxial layer 2. It is provided at a depth that does not reach the interface.
  • the other structure of the MOSFET shown in FIG. 6 is the same as that of the MOSFET shown in FIG.
  • the MOSFET manufacturing method shown in FIG. 6 is the same as the MOSFET manufacturing method shown in FIG. 1 except for the step of forming the trench 18, the gate insulating film 8 and the gate electrode 9. .
  • the trench 18, the gate insulating film 8, and the gate electrode 9 are formed as follows, for example.
  • a mask (not shown) having a desired opening is formed with an oxide film, for example, by photolithography. . Then, using this oxide film as a mask, a trench 18 that penetrates n + type source region 5 and p type base layer 4 and reaches n type silicon carbide epitaxial layer 2 is formed by dry etching or the like.
  • the gate insulating film 8 is formed along the surfaces of the n + -type source region 5 and the p + -type contact region 6 and the bottom and side walls of the trench 18.
  • the gate insulating film 8 may be formed by thermal oxidation by heat treatment at a temperature of about 1000 ° C. in an oxygen atmosphere. Further, the gate insulating film 8 may be formed by a method of depositing by a chemical reaction such as high temperature oxidation (HTO).
  • HTO high temperature oxidation
  • a polycrystalline silicon layer doped with, for example, phosphorus atoms is formed on the gate insulating film 8.
  • This polycrystalline silicon layer is formed so as to fill the trench 18.
  • the gate electrode 9 is formed.
  • the impurity concentration of the p-type base layer 4 is increased, the thickness of the gate insulating film 8 is increased, and the thickness of the gate electrode 9 is increased.
  • the threshold voltage Vth of the MOSFET is made higher than the forward voltage Vf of the built-in PN diode by reducing the width of the p-type base layer 4 or increasing the impurity concentration of the n + -type source region 5. Can do. Also, these methods may be combined in the MOSFET shown in FIG.
  • the threshold voltage Vth of the MOSFET is increased by increasing the impurity concentration of the p-type base layer, and the forward voltage of the built-in PN diode. It is higher than Vf.
  • the on-resistance of the semiconductor device does not increase due to crystal defects, fluctuations in the threshold voltage Vth of the MOSFET and the forward voltage Vf of the built-in PN diode can be suppressed, and the reliability of the semiconductor device is maintained. Is possible.
  • the present invention can be variously modified without departing from the gist of the present invention.
  • the dimensions and impurity concentration of each part are variously set according to required specifications.
  • the MOSFET has been described as an example.
  • the present invention is not limited to this, and various silicon carbides that conduct and cut off current by gate drive control based on a predetermined gate threshold voltage.
  • the present invention can be widely applied to semiconductor devices. For example, it can be applied to an IGBT by using a semiconductor substrate having a conductivity type different from that of the MOSFET.
  • the case where silicon carbide is used as the wide band gap semiconductor has been described as an example. However, it can be applied to a wide band gap semiconductor such as gallium nitride (GaN) other than silicon carbide. It is.
  • the first conductivity type is n-type and the second conductivity type is p-type.
  • the first conductivity type is p-type and the second conductivity type is n-type. It holds.
  • the semiconductor device and the method for manufacturing the semiconductor device according to the present invention are useful for a high voltage semiconductor device used for a power conversion device, a power supply device such as various industrial machines, and the like.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

半導体装置は、半導体基板(1)と、第1導電型の第1半導体層(2)と、第2導電型の第2半導体層(3)と、第2導電型の第3半導体層(4)と、第1導電型の第1半導体領域(5)と、第1導電型の第2半導体領域(7)と、ゲート絶縁膜(8)と、ゲート電極(9)とを備える。半導体装置のしきい値電圧は、第2半導体層(3)と半導体基板(1)と第1半導体層(2)とからなる内蔵PNダイオードの順方向電圧よりも高い。このようにすることで、ソース電極に高電位を印加して、内蔵PNダイオードを駆動する場合に結晶欠陥の発生を抑制できる。

Description

半導体装置および半導体装置の製造方法
 この発明は、半導体装置および半導体装置の製造方法に関する。
 従来、高電圧や大電流を制御するパワー半導体装置の構成材料として、シリコン(Si)が用いられている。パワー半導体装置は、バイポーラトランジスタやIGBT(Insulated Gate Bipolar Transistor:絶縁ゲート型バイポーラトランジスタ)、MOSFET(Metal Oxide Semiconductor Field Effect Transistor:絶縁ゲート型電界効果トランジスタ)など複数種類あり、これらは用途に合わせて使い分けられている。
 例えば、バイポーラトランジスタやIGBTは、MOSFETに比べて電流密度は高く大電流化が可能であるが、高速にスイッチングさせることができない。具体的には、バイポーラトランジスタは数kHz程度のスイッチング周波数での使用が限界であり、IGBTは数十kHz程度のスイッチング周波数での使用が限界である。一方、パワーMOSFETは、バイポーラトランジスタやIGBTに比べて電流密度が低く大電流化が難しいが、数MHz程度までの高速スイッチング動作が可能である。
 しかしながら、市場では大電流と高速性とを兼ね備えたパワー半導体装置への要求が強く、IGBTやパワーMOSFETはその改良に力が注がれ、現在ではほぼ材料限界に近いところまで開発が進んでいる。パワー半導体装置の観点からシリコンに代わる半導体材料が検討されており、低オン電圧、高速特性、高温特性に優れた次世代のパワー半導体装置を作製(製造)可能な半導体材料として炭化珪素(SiC)が注目を集めている(下記、非特許文献1参照)。
 その背景には、SiCは化学的に非常に安定な材料であり、バンドギャップが3eVと広く、高温でも半導体として極めて安定的に使用できる。また、最大電界強度もシリコンより1桁以上大きいからである。SiCはシリコンにおける材料限界を超える可能性大であることからパワー半導体用途、特にMOSFETでは今後の伸長が大きく期待される。特にそのオン抵抗が小さいことが期待されているが高耐圧特性を維持したままより一層の低オン抵抗を有する縦型SiC-MOSFETが期待できる。
 図7は、従来の縦型SiC-MOSFETの構成を示す断面図である。図7に示すように、n+型炭化珪素基板1のおもて面にn型炭化珪素エピタキシャル層2が堆積され、n型炭化珪素エピタキシャル層2の表面にp型ベース層4が選択的に設けられる。また、p型ベース層4の表面にn+型ソース領域5、p+型コンタクト領域6が選択的に設けられる。
 p型ベース層4およびn+型ソース領域5との表面に、ゲート絶縁膜8を介してゲート電極9が設けられている。また、n型炭化珪素エピタキシャル層2、p+型コンタクト領域6およびn+型ソース領域5の表面に、ソース電極10が設けられている。また、n+型炭化珪素基板1の裏面には、ドレイン電極11が設けられている。
 図7の構造のMOSFETにおいて、ソース電極10に対しドレイン電極11に正の電圧が印加された状態でゲート電極9にゲートしきい値Vth以下の電圧が印加されている場合には、p+型ベース層3とn型炭化珪素エピタキシャル層2の間のPN接合、あるいはp型ベース層4とn型ウェル領域7の間のPN接合が逆バイアスされた状態であるため電流は流れない。一方、ゲート電極9にゲートしきい値Vth以上の電圧を印加すると、ゲート電極9直下のp+型ベース層3またはp型ベース層4の表面にはn型の反転層(チャネル)が形成されることにより電流が流れるため、ゲート電極9に印加する電圧によってMOSFETのスイッチング動作を行うことができる。MOSFETがオフしている際、ソース電極10に高電位を印加することでp+型ベース層3とn+型炭化珪素基板1とn型炭化珪素エピタキシャル層2からなる内蔵PN(pin)ダイオードを駆動できる。
 また、MISトランジスタを、ソース電極から第2の炭化珪素半導体層を介してドレイン電極へ逆方向に電流を流すダイオードとして機能させ、このダイオードの立ち上がり電圧の絶対値をボディダイオードの立ち上がり電圧の絶対値よりも小さくすることで、iC半導体装置の結晶劣化の進行を抑制することで高信頼性を保つ技術がある(例えば、下記特許文献1参照)。
特開2012-104856号公報
ケイ・シェナイ(K.Shenai)、外2名、オプティウム セミコンダクターズ フォー ハイパワー エレクトロニクス(Optimum Semiconductors for High-Power Electronics)、アイ・トリプル・イー トランザクションズ オン エレクトロン デバイシズ(IEEE Transactions on Electron Devices)、1989年9月、第36巻、第9号、p.1811-1823
 ここで、図8は、内蔵PNダイオードの順方向電圧とSiC-MOSFETのしきい値との関係を示すグラフである。横軸は順方向電圧を示し、単位はVであり、縦軸はしきい値を示し、単位はVである。図8に示すように、SiC-MOSFETの内蔵PNダイオードの順方向電圧Vfが増加すると、MOSFETのしきい値電圧Vthも増加している。しかしながら、SiC-MOSFETでは、MOSFETのしきい値電圧Vthと内蔵PNダイオードの順方向電圧Vfとの関係は、Vf>Vthとなっている。一般的には、しきい値電圧Vthは1V~2Vであり、順方向電圧Vfは3V~5Vとなっている。
 シリコンの場合は、MOSFETのしきい値電圧Vthと内蔵PNダイオードの順方向電圧Vfとの関係は、Vf<Vthとなっている。一般的には、しきい値電圧Vthは、0.7V~1.0Vであり、順方向電圧Vfは2V~5Vとなっている。
 ソース電極10に高電位を印加して、内蔵PNダイオードを駆動すると、内蔵PNダイオードに電流が流れる(例えば、図7のA)。この際、SiC-MOSFETでは、Vf>Vthであるため、ゲート電極9の直下を通りp型ベース層4とn型ウェル領域7の間のPN接合に電流が流れる場合がある(例えば、図7のB)。この電流により、n+型炭化珪素基板1とn型炭化珪素エピタキシャル層2にキャリアが注入され電流が流れやすくなる。このため、電導度変調の率が高くなり、結晶欠陥が発生しやすくなる。この結晶欠陥により、オン抵抗が増加して、MOSFETのしきい値電圧Vthと内蔵PNダイオードの順方向電圧Vfが変動するという問題がある。
 また、SiC-MOSFETにおいて、当初Vf<Vthであったとしても、内蔵PNダイオードに流れる電流等により、順方向電圧Vfは徐々に増加していく。このため、SiC-MOSFETを使用し続けるとVf>Vthとなり、上記の問題が発生する。
 この発明は、上述した従来技術による問題点を解消するため、ソース電極に高電位を印加して、内蔵PNダイオードを駆動する場合に結晶欠陥の発生を抑制できる半導体装置および半導体装置の製造方法を提供することを目的とする。
 上述した課題を解決し、本発明の目的を達成するため、この発明にかかる半導体装置は、次の特徴を有する。第1導電型の半導体基板のおもて面に、前記半導体基板より低不純物濃度の第1導電型の第1半導体層が設けられる。前記第1半導体層の、前記半導体基板側に対して反対側の表面層に選択的に第2導電型の第2半導体層が設けられる。前記第1半導体層および前記第2半導体層の、前記半導体基板側に対して反対側の表面層に、前記第2半導体層より低不純物濃度の第2導電型の第3半導体層が設けられる。前記第3半導体層の、前記半導体基板側に対して反対側の表面層に選択的に第1導電型の第1半導体領域が設けられる。前記第3半導体層を貫通して前記第1半導体層に達する第1導電型の第2半導体領域が設けられる。記第1半導体領域と前記第2半導体領域とに挟まれた前記第3半導体層の表面上の少なくとも一部にゲート絶縁膜を介してゲート電極が設けられる。前記第1半導体領域と前記第3半導体層の表面に第1電極が設けられる。前記半導体基板の裏面に第2電極が設けられる。前記第2半導体層と前記半導体基板と前記第1半導体層とからなる内蔵PNダイオードの順方向電圧よりも高いしきい値電圧を有する。
 また、この発明にかかる半導体装置は、上述した発明において、前記第3半導体層を貫通して、前記第1半導体層に達するトレンチをさらに備え、前記ゲート電極は、前記トレンチの内部に前記ゲート絶縁膜を介して設けられていることを特徴とする。
 また、この発明にかかる半導体装置は、上述した発明において、前記第3半導体層の不純物濃度が、1×1015~1×1018/cm3であることを特徴とする。
 また、この発明にかかる半導体装置は、上述した発明において、前記ゲート絶縁膜の膜厚が、25nm~200nmであることを特徴とする。
 また、この発明にかかる半導体装置は、上述した発明において、前記ゲート電極は、第2導電型のポリシリコンで構成され、前記ゲート電極の不純物濃度が、1×1020~1×1022/cm3であることを特徴とする。
 上述した課題を解決し、本発明の目的を達成するため、この発明にかかる半導体装置の製造方法は、次の特徴を有する。まず、第1導電型の半導体基板のおもて面に、前記半導体基板より低不純物濃度の第1導電型の第1半導体層を形成する第1工程を行う。次に、前記第1半導体層の、前記半導体基板側に対して反対側の表面層に選択的に第2導電型の第2半導体層を形成する第2工程を行う。次に、前記第1半導体層および前記第2半導体層の、前記半導体基板側に対して反対側の表面層に、前記第2半導体層より低不純物濃度の第2導電型の第3半導体層を形成する第3工程を行う。次に、前記第3半導体層の、前記半導体基板側に対して反対側の表面層に選択的に第1導電型の第1半導体領域を形成する第4工程を行う。次に、前記第3半導体層を貫通して前記第1半導体層に達する第1導電型の第2半導体領域を形成する第5工程を行う。次に、前記第1半導体領域と前記第2半導体領域とに挟まれた前記第3半導体層の表面上の少なくとも一部にゲート絶縁膜を介してゲート電極を形成する第6工程を行う。次に、前記第1半導体領域と前記第3半導体層の表面に第1電極を形成する第7工程を行う。次に、前記半導体基板の裏面に第2電極を形成する第8工程を行う。また、当該半導体装置のしきい値電圧を、前記第2半導体層と前記半導体基板と前記第1半導体層とからなる内蔵PNダイオードの順方向電圧よりも高くする。
 また、この発明にかかる半導体装置の製造方法は、上述した発明において、前記第5工程より後、前記第6工程より前に、前記第3半導体層を貫通して、前記第1半導体層に達するトレンチを形成する工程をさらに含み、前記第6工程では、前記ゲート電極を、前記トレンチの内部に前記ゲート絶縁膜を介して形成することを特徴とする。
 上述した発明によれば、p型ベース層(第2導電型の第3半導体層)の不純物濃度を高くすること等により、MOSFETのしきい値電圧Vthを高くし、内蔵PNダイオードの順方向電圧Vfより高くしている。これにより、ソース電極(第1電極)に高電位を印加して、内蔵PNダイオードを駆動しても、ゲート電極の直下のp型ベース層とn型ウェル領域(第1導電型の第2半導体領域)の間のPN接合に電流が流れず、n+型炭化珪素基板(第1導電型の半導体基板)とn型炭化珪素エピタキシャル層(第1導電型の第1半導体層)に結晶欠陥が発生することを抑制することができる。このため、結晶欠陥により半導体装置のオン抵抗が増加することがなく、MOSFETのしきい値電圧Vthと内蔵PNダイオードの順方向電圧Vfの変動を抑えることができ、半導体装置の信頼性を保つことが可能になる。
 本発明にかかる半導体装置および半導体装置の製造方法によれば、ソース電極に高電位を印加して、内蔵PNダイオードを駆動する場合に結晶欠陥の発生を抑制できるという効果を奏する。
図1は、実施の形態にかかる炭化珪素半導体装置の構造を示す断面図である。 図2は、実施の形態にかかる炭化珪素半導体装置の製造途中の状態を示す断面図である(その1)。 図3は、実施の形態にかかる炭化珪素半導体装置の製造途中の状態を示す断面図である(その2)。 図4は、実施の形態にかかる炭化珪素半導体装置の製造途中の状態を示す断面図である(その3)。 図5は、実施の形態にかかる炭化珪素半導体装置の製造途中の状態を示す断面図である(その4)。 図6は、実施の形態にかかる炭化珪素半導体装置の他の構造を示す断面図である。 図7は、従来の縦型SiC-MOSFETの構造を示す断面図である。 図8は、内蔵PNダイオードの順方向電圧とSiC-MOSFETのしきい値との関係を示すグラフである。
 以下に添付図面を参照して、この発明にかかる半導体装置および半導体装置の製造方法の好適な実施の形態を詳細に説明する。本明細書および添付図面においては、nまたはpを冠記した層や領域では、それぞれ電子または正孔が多数キャリアであることを意味する。また、nやpに付す+および-は、それぞれそれが付されていない層や領域よりも高不純物濃度および低不純物濃度であることを意味する。+および-を含めたnやpの表記が同じ場合は近い濃度であることを示し濃度が同等とは限らない。なお、以下の実施の形態の説明および添付図面において、同様の構成には同一の符号を付し、重複する説明を省略する。なお、本明細書では、ミラー指数の表記において、“-”はその直後の指数につくバーを意味しており、指数の前に“-”を付けることで負の指数をあらわしている。
(実施の形態)
 本発明にかかる半導体装置は、シリコンよりバンドギャップが広いワイドバンドギャップ半導体を用いて構成される。実施の形態においては、ワイドバンドギャップ半導体として例えば炭化珪素(SiC)を用いて作製された炭化珪素半導体装置について、MOSFETを例に説明する。図1は、実施の形態にかかる炭化珪素半導体装置の構成を示す断面図である。
 図1に示すように、実施の形態にかかる炭化珪素半導体装置は、n+型炭化珪素基板(第1導電型の半導体基板)1の主面(おもて面)上にn型炭化珪素エピタキシャル層(第1導電型の第1半導体層)2が堆積されている。
 n+型炭化珪素基板1は、例えば窒素(N)がドーピングされた炭化珪素単結晶基板である。n型炭化珪素エピタキシャル層2は、n+型炭化珪素基板1よりも低い不純物濃度で例えば窒素がドーピングされてなる低濃度n型ドリフト層である。以下、n+型炭化珪素基板1単体、またはn+型炭化珪素基板1とn型炭化珪素エピタキシャル層2を併せて炭化珪素半導体基体とする。
 図1に示すように、実施の形態にかかる炭化珪素半導体装置は、ドレイン領域となるn+型炭化珪素基板1のn型炭化珪素エピタキシャル層2側に対して反対側の表面(炭化珪素半導体基体の裏面)には、ドレイン電極(第2電極)11が設けられている。また、外部装置と接続するためのドレイン電極パッド(不図示)が設けられている。
 炭化珪素半導体基体のおもて面側には、MOS(金属-酸化膜-半導体からなる絶縁ゲート)構造(素子構造)が形成されている。具体的には、n型炭化珪素エピタキシャル層2のn+型炭化珪素基板1側に対して反対側(炭化珪素半導体基体のおもて面側)の表面層には、p+型ベース層(第2導電型の第2半導体層)3が選択的に設けられている。p+型ベース層3は、例えばアルミニウム(Al)がドーピングされている。
 p+型ベース層3、および当該隣り合うp+型ベース層3に挟まれたn型炭化珪素エピタキシャル層2の表面には、p型炭化珪素エピタキシャル層(以下、p型ベース層とする、第2導電型の第3半導体層)4が選択的に堆積されている。p型ベース層4の不純物濃度は、p+型ベース層3の不純物濃度よりも低い。p型ベース層4は、例えばアルミニウムがドーピングされている。
 p+型ベース層3上のp型ベース層4の表面には、n+型ソース領域(第1導電型の第1半導体領域)5およびp+型コンタクト領域6が設けられている。また、n+型ソース領域5およびp+型コンタクト領域6は互いに接する。n+型ソース領域5は、p+型コンタクト領域6の外周に配置されている。
 また、p型ベース層4の、n型炭化珪素エピタキシャル層2上の部分には、深さ方向にp型ベース層4を貫通しn型炭化珪素エピタキシャル層2に達するn型ウェル領域(第1導電型の第2半導体領域)7が設けられている。n型ウェル領域7は、n型炭化珪素エピタキシャル層2とともにドリフト領域を構成する。p型ベース層4の、n+型ソース領域5とn型ウェル領域7とに挟まれた部分の表面には、ゲート絶縁膜8を介してゲート電極9が設けられている。ゲート電極9は、ゲート絶縁膜8を介して、n型ウェル領域7の表面に設けられていてもよい。
 図1では、1つのMOS構造のみを図示しているが、複数のMOS構造が並列に配置されていてもよい。
 層間絶縁膜(不図示)は、炭化珪素半導体基体のおもて面側の全面に、ゲート電極9を覆うように設けられている。ソース電極(第1電極)10は、層間絶縁膜に開口されたコンタクトホールを介して、n+型ソース領域5およびp+型コンタクト領域6に接する。ソース電極10は、層間絶縁膜によって、ゲート電極9と電気的に絶縁されている。ソース電極10上には、電極パッド(不図示)が設けられている。
 ここで、p型ベース層4の不純物濃度は、従来のSiC-MOSFETのp型ベース層4の不純物濃度より高くなっている。p型ベース層4は、MOSFETがオンするときにチャネルが形成される領域であるため、p型ベース層4の不純物濃度を高くすることより、チャネルを形成するために必要な電圧が高くなる。このため、実施の形態1では、MOSFETのしきい値電圧Vthが高くなり、しきい値電圧Vthは、p+型ベース層3とn+型炭化珪素基板1とn型炭化珪素エピタキシャル層2からなる内蔵PNダイオードの順方向電圧Vfより高くなる。
 また、MOSFETのしきい値電圧Vthは、内蔵PNダイオードの当初の順方向電圧Vfより1.5~2倍程度高いことが好ましい。これは、内蔵PNダイオードに流れる電流等により、順方向電圧Vfは徐々に増加していくため、増加後の順方向電圧Vfよりも、しきい値電圧Vthが高くなるようにするためである。例えば、SiC-MOSFETでは、内蔵PNダイオードの順方向電圧Vfは3V~5Vであるため、しきい値電圧Vthは、3V~8Vであることが好ましい。ここで、MOSFETのしきい値電圧Vthを、内蔵PNダイオードの順方向電圧Vfより1.5~2倍程度高くするためには、p型ベース層4の不純物濃度を、1×1015~1×1018/cm3にすることが好ましい。
 また、MOSFETのしきい値電圧Vthを高くするため、ゲート絶縁膜8の膜厚を従来のSiC-MOSFETより厚くしてもよい。この場合、p型ベース層4の不純物濃度を高くする必要はない。具体的には、MOSFETのしきい値電圧Vthを、内蔵PNダイオードの順方向電圧Vfより1.5~2倍程度高くするために、ゲート絶縁膜8の膜厚を、25nm~200nmにすることが好ましい。
 また、MOSFETのしきい値電圧Vthを高くするため、ゲート電極9の膜厚を従来のSiC-MOSFETより厚くしてもよい。この場合、p型ベース層4の不純物濃度を高くする必要はなく、ゲート絶縁膜8の膜厚を厚くする必要もない。この際、ゲート電極9のドーパントとして、バンドギャップの関係でn型の不純物よりp型の不純物のほうがしきい値電圧Vthを高くできるため好ましい。例えば、しきい値電圧Vthを高くするため、p型の不純物としてホウ素(B)やアルミニウム(Al)が好ましい。具体的には、MOSFETのしきい値電圧Vthを、内蔵PNダイオードの順方向電圧Vfより1.5~2倍程度大きくするために、ゲート電極9を、p型のポリシリコンで構成し、不純物濃度を、1×1020~1×1022/cm3にすることが好ましい。
 また、MOSFETのしきい値電圧Vthを高くするため、p型ベース層4の幅を従来のSiC-MOSFETより狭くしてもよいし、n+型ソース領域5の不純物濃度を従来のSiC-MOSFETより厚くしてもよい。これらの場合、p型ベース層4の不純物濃度を高くする必要、ゲート絶縁膜8の膜厚を厚くする必要およびゲート電極9の膜厚を厚くする必要はない。
 MOSFETのしきい値電圧Vthを高くする手法として、上記のように5つの手法がある。これらは、単独で行うことでしきい値電圧Vthを高くすることが可能であるが、これらの手法を組み合わせて、しきい値電圧Vthを高くしてもよい。例えば、p型ベース層4の不純物濃度を高くし、さらに、ゲート絶縁膜8の膜厚を厚くしてもよい。
(実施の形態にかかる炭化珪素半導体装置の製造方法)
 次に、実施の形態にかかる炭化珪素半導体装置の製造方法について、例えば1200Vの耐圧クラスのMOSFETを作成する場合を例に説明する。図2~5は、実施の形態にかかる炭化珪素半導体装置の製造途中の状態を示す断面図である。まず、例えば2×1019/cm3程度の不純物濃度で窒素がドーピングされたn+型炭化珪素基板1を用意する。n+型炭化珪素基板1は、主面が例えば、<11-20>方向に4度程度のオフ角を有する(000-1)面であってもよい。次に、n+型炭化珪素基板1の(000-1)面上に、1.0×1016/cm3の不純物濃度で窒素がドーピングされた厚さ10μm程度のn型炭化珪素エピタキシャル層2を成長させる。ここで、図2に示される構造となる。
 次に、フォトリソグラフィおよびエッチングによりイオン注入用の酸化膜マスクを形成し、イオン注入によってn型炭化珪素エピタキシャル層2の表面層に、p+型ベース層3を選択的に形成する。このイオン注入では、例えば、ドーパントをアルミニウムとし、p+型ベース層3の不純物濃度が1.0×1018/cm3となるようにドーズ量を設定してもよい。ここで、図3に示される構造となる。
 次に、n型炭化珪素エピタキシャル層2の表面に、p型ベース層4となるp型炭化珪素エピタキシャル層を例えば0.5μmの厚さで成長させる。このとき、例えば、MOSFETのしきい値電圧Vthを内蔵PNダイオードの順方向電圧Vfより高くするため、p型ベース層4の不純物濃度が1×1015~1×1018/cm3となるようにアルミニウムがドーピングされたp型炭化珪素エピタキシャル層を成長させてもよい。
 次に、フォトリソグラフィおよびイオン注入によって、p型ベース層4のn型炭化珪素エピタキシャル層2上の部分の導電型を反転させて、n型ウェル領域7を選択的に形成する。n型ウェル領域7の不純物濃度が5.0×1018/cm3となるように窒素イオンをイオン注入してもよい。
 次に、フォトリソグラフィおよびイオン注入によって、p+型ベース層3上のp型ベース層4の表面層に、n+型ソース領域5を選択的に形成する。次に、フォトリソグラフィおよびイオン注入によって、p+型ベース層3上のp型ベース層4の表面層に、p+型コンタクト領域6を選択的に形成する。ここで、図4に示される構造となる。
 p+型ベース層3、n+型ソース領域5、p+型コンタクト領域6、n型ウェル領域7を活性化させるための熱処理(アニール)を行う。このときの熱処理温度および熱処理時間は、それぞれ1620℃および10分間であってもよい。
 p+型ベース層3、n+型ソース領域5、p+型コンタクト領域6、n型ウェル領域7を形成する順序は種々変更可能である。
 次に、炭化珪素半導体基体のおもて面側を熱酸化し、ゲート絶縁膜8を形成する。このとき、例えば、MOSFETのしきい値電圧Vthを内蔵PNダイオードの順方向電圧Vfより高くするため、ゲート絶縁膜8の膜厚を25nm~200nmとしてもよい。この熱酸化は、酸素(O2)と水素(H2)の混合雰囲気中において1000℃程度の温度の熱処理によって行ってもよい。これにより、p型ベース層4およびn型炭化珪素エピタキシャル層2の表面に形成された各領域がゲート絶縁膜8で覆われる。
 次に、ゲート絶縁膜8上に、ゲート電極9として、例えばリン(P)がドープされた多結晶シリコン層(ポリシリコン(poly-Si)層)を形成する。次に、多結晶シリコン層をパターニングして選択的に除去し、p型ベース層4の、n+型ソース領域5とn型ウェル領域7とに挟まれた部分上に多結晶シリコン層を残す。このとき、n型ウェル領域7上に多結晶シリコン層を残してもよい。
 次に、ゲート絶縁膜8を覆うように、層間絶縁膜として例えばリンガラス(PSG:Phospho Silicate Glass)を成膜する。層間絶縁膜の厚さは1.0μmであってもよい。次に、層間絶縁膜およびゲート絶縁膜8をパターニングして選択的に除去してコンタクトホールを形成し、n+型ソース領域5およびp+型コンタクト領域6を露出させる。次に、層間絶縁膜を平坦化するための熱処理(リフロー)を行う。
 次に、層間絶縁膜の表面に、ソース電極10を成膜する。このとき、コンタクトホール内にもソース電極10を埋め込み、n+型ソース領域5およびp+型コンタクト領域6とソース電極10とを接触させる。次に、コンタクトホール以外のソース電極10を選択的に除去する。ここで、図5に示される構造となる。
 次に、n+型炭化珪素基板1の表面(炭化珪素半導体基体の裏面)に、ドレイン電極11として例えばニッケル膜を成膜する。そして、例えば970℃の温度で熱処理し、n+型炭化珪素基板1とドレイン電極11とのオーミック接合を形成する。次に、例えばスパッタ法によって、炭化珪素半導体基体のおもて面の全面にソース電極10および層間絶縁膜を覆うように、電極パッドを堆積する。電極パッドの層間絶縁膜上の部分の厚さは、例えば5μmであってもよい。電極パッドは、例えば、1%の割合でシリコンを含んだアルミニウム(Al-Si)で形成してもよい。次に、電極パッドを選択的に除去する。
 次に、ドレイン電極11の表面に、ドレイン電極パッドとして例えばチタン(Ti)、ニッケル(Ni)および金(Au)をこの順に成膜する。次に、保護膜を表面に形成してもよい。これにより、図1に示すMOSFETが完成する。
 図6は、実施の形態にかかる炭化珪素半導体装置の他の構造を示す断面図である。図6は、トレンチ構造を設けた縦型MOSFETである。縦型MOSFETでは、チャネルが基板表面に対して平行に形成されるプレーナー構造よりも基板表面に対して垂直に形成されるトレンチ構造の方が単位面積当たりのセル密度を増やすことができるため、単位面積当たりの電流密度を増やすことができ、コスト面から有利である。
 図6において、炭化珪素半導体基体の第1主面側(p型ベース層4側)には、トレンチ構造が形成されている。具体的には、トレンチ18は、p型ベース層4のn+型炭化珪素基板1側に対して反対側(炭化珪素半導体基体の第1主面側)の表面からp型ベース層4を貫通してn型炭化珪素エピタキシャル層2に達する。トレンチ18の内壁に沿って、トレンチ18の底部および側壁にゲート絶縁膜8が形成されており、トレンチ18内のゲート絶縁膜8の内側にゲート電極9が形成されている。ゲート絶縁膜8によりゲート電極9が、n型炭化珪素エピタキシャル層2およびp型ベース層4と絶縁されている。ゲート電極9の一部は、トレンチ18の上方(ソース電極パッドが設けられている側)からソース電極パッド側に突出していてもよい。
 n型炭化珪素エピタキシャル層2のn+型炭化珪素基板1側に対して反対側(炭化珪素半導体基体の第1主面側)の表面には、p+型ベース層(第2導電型の第3半導体領域)3が選択的に設けられている。p+型ベース層3は、トレンチ18の底部よりもドレイン側に深い位置にまで達している。p+型ベース層3の下端部(ドレイン側端部)は、トレンチ18の底部よりもドレイン側に位置する。
 また、n型炭化珪素エピタキシャル層2の内部には、第2p+型領域3aが選択的に設けられている。第2p+型領域3aは、トレンチ18の底に接するように設けられている。第2p+型領域3aは、p型ベース層4とn型炭化珪素エピタキシャル層2との界面よりもドレイン側に深い位置から、n+型炭化珪素基板1とn型炭化珪素エピタキシャル層2との界面に達しない深さで設けられている。
 図6に示すMOSFETの他の構造は、図1に示すMOSFETの構造と同様であるため、説明を省略する。また、図6に示すMOSFETの製造方法は、トレンチ18、ゲート絶縁膜8およびゲート電極9を形成する工程以外は、図1に示すMOSFETの製造方法と同様であるため、詳細な説明を省略する。なお、トレンチ18、ゲート絶縁膜8およびゲート電極9の形成は、例えば、以下のように行う。
 まず、p型ベース層4の表面(すなわちn+型ソース領域5およびp+型コンタクト領域6の表面)上に、フォトリソグラフィ技術によって所望の開口部を有する図示しないマスクを例えば酸化膜で形成する。そして、この酸化膜をマスクとしてドライエッチング等によってn+型ソース領域5およびp型ベース層4を貫通してn型炭化珪素エピタキシャル層2に達するトレンチ18を形成する。
 次に、n+型ソース領域5およびp+型コンタクト領域6の表面と、トレンチ18の底部および側壁と、に沿ってゲート絶縁膜8を形成する。このゲート絶縁膜8は、酸素雰囲気中において1000℃程度の温度の熱処理によって熱酸化によって形成してもよい。また、このゲート絶縁膜8は高温酸化(High Temperature Oxide:HTO)等のような化学反応によって堆積する方法で形成してもよい。
 次に、ゲート絶縁膜8上に、例えばリン原子がドーピングされた多結晶シリコン層を形成する。この多結晶シリコン層はトレンチ18内を埋めるように形成する。この多結晶シリコン層をパターニングして、トレンチ18内部に残すことによって、ゲート電極9が形成される。
 図6に示すMOSFETでも、図1に示すMOSFETと同様に、p型ベース層4の不純物濃度を高くすること、ゲート絶縁膜8の膜厚を厚くすること、ゲート電極9の膜厚を厚くすること、p型ベース層4の幅を狭くすること、またはn+型ソース領域5の不純物濃度を高くすることで、MOSFETのしきい値電圧Vthを内蔵PNダイオードの順方向電圧Vfより高くすることができる。また、図6に示すMOSFETでもこれらの手法を組み合わせてもよい。
 以上、説明したように、実施の形態にかかる半導体装置によれば、p型ベース層の不純物濃度を高くすること等により、MOSFETのしきい値電圧Vthを高くし、内蔵PNダイオードの順方向電圧Vfより高くしている。これにより、ソース電極に高電位を印加して、内蔵PNダイオードを駆動しても、ゲート電極の直下のp型ベース層とn型ウェル領域の間のPN接合に電流が流れず、n+型炭化珪素基板とn型炭化珪素エピタキシャル層に結晶欠陥が発生することを抑制することができる。このため、結晶欠陥により半導体装置のオン抵抗が増加することがなく、MOSFETのしきい値電圧Vthと内蔵PNダイオードの順方向電圧Vfの変動を抑えることができ、半導体装置の信頼性を保つことが可能になる。
 以上において本発明は本発明の趣旨を逸脱しない範囲で種々変更可能であり、上述した各実施の形態において、例えば各部の寸法や不純物濃度等は要求される仕様等に応じて種々設定される。また、上述した各実施の形態では、MOSFETを例に説明しているが、これに限らず、所定のゲート閾値電圧に基づいてゲート駆動制御されることで電流を導通および遮断する種々な炭化珪素半導体装置にも広く適用可能である。例えば、MOSFETとは異なる導電型の半導体基板を用いることで、IGBTに適用することができる。また、上述した各実施の形態では、ワイドバンドギャップ半導体として炭化珪素を用いた場合を例に説明しているが、炭化珪素以外の例えば窒化ガリウム(GaN)などのワイドバンドギャップ半導体にも適用可能である。また、各実施の形態では第1導電型をn型とし、第2導電型をp型としたが、本発明は第1導電型をp型とし、第2導電型をn型としても同様に成り立つ。
 以上のように、本発明にかかる半導体装置および半導体装置の製造方法は、電力変換装置や種々の産業用機械などの電源装置などに使用される高耐圧半導体装置に有用である。
 1 n+型炭化珪素基板
 2 n型炭化珪素エピタキシャル層
 3 p+型ベース層
 3a 第2p+型領域
 4 p型ベース層
 5 n+型ソース領域
 6 p+型コンタクト領域
 7 n型ウェル領域
 8 ゲート絶縁膜
 9 ゲート電極
10 ソース電極
11 ドレイン電極
18 トレンチ

Claims (7)

  1.  第1導電型の半導体基板と、
     前記半導体基板のおもて面に設けられた、前記半導体基板より低不純物濃度の第1導電型の第1半導体層と、
     前記第1半導体層の、前記半導体基板側に対して反対側の表面層に選択的に設けられた第2導電型の第2半導体層と、
     前記第1半導体層および前記第2半導体層の、前記半導体基板側に対して反対側の表面層に設けられた、前記第2半導体層より低不純物濃度の第2導電型の第3半導体層と、
     前記第3半導体層の、前記半導体基板側に対して反対側の表面層に選択的に設けられた第1導電型の第1半導体領域と、
     前記第3半導体層を貫通して前記第1半導体層に達する第1導電型の第2半導体領域と、
     前記第1半導体領域と前記第2半導体領域とに挟まれた前記第3半導体層の表面上の少なくとも一部にゲート絶縁膜を介して設けられたゲート電極と、
     前記第1半導体領域と前記第3半導体層の表面に設けられた第1電極と、
     前記半導体基板の裏面に設けられた第2電極と、
     を備え、
     前記第2半導体層と前記半導体基板と前記第1半導体層とからなる内蔵PNダイオードの順方向電圧よりも高いしきい値電圧を有することを特徴とする半導体装置。
  2.  前記第3半導体層を貫通して、前記第1半導体層に達するトレンチをさらに備え、
     前記ゲート電極は、前記トレンチの内部に前記ゲート絶縁膜を介して設けられていることを特徴とする請求項1に記載の半導体装置。
  3.  前記第3半導体層の不純物濃度が、1×1015~1×1018/cm3であることを特徴とする請求項1または2に記載の半導体装置。
  4.  前記ゲート絶縁膜の膜厚が、25nm~200nmであることを特徴とする請求項1または2に記載の半導体装置。
  5.  前記ゲート電極は、第2導電型のポリシリコンで構成され、前記ゲート電極の不純物濃度が、1×1020~1×1022/cm3であることを特徴とする請求項1または2に記載の半導体装置。
  6.  第1導電型の半導体基板のおもて面に、前記半導体基板より低不純物濃度の第1導電型の第1半導体層を形成する第1工程と、
     前記第1半導体層の、前記半導体基板側に対して反対側の表面層に選択的に第2導電型の第2半導体層を形成する第2工程と、
     前記第1半導体層および前記第2半導体層の、前記半導体基板側に対して反対側の表面層に、前記第2半導体層より低不純物濃度の第2導電型の第3半導体層を形成する第3工程と、
     前記第3半導体層の、前記半導体基板側に対して反対側の表面層に選択的に第1導電型の第1半導体領域を形成する第4工程と、
     前記第3半導体層を貫通して前記第1半導体層に達する第1導電型の第2半導体領域を形成する第5工程と、
     前記第1半導体領域と前記第2半導体領域とに挟まれた前記第3半導体層の表面上の少なくとも一部にゲート絶縁膜を介してゲート電極を形成する第6工程と、
     前記第1半導体領域と前記第3半導体層の表面に第1電極を形成する第7工程と、
     前記半導体基板の裏面に第2電極を形成する第8工程と、
     を含み、
     半導体装置のしきい値電圧を、前記第2半導体層と前記半導体基板と前記第1半導体層とからなる内蔵PNダイオードの順方向電圧よりも高くすることを特徴とする半導体装置の製造方法。
  7.  前記第5工程より後、前記第6工程より前に、
     前記第3半導体層を貫通して、前記第1半導体層に達するトレンチを形成する工程をさらに含み、
     前記第6工程では、前記ゲート電極を、前記トレンチの内部に前記ゲート絶縁膜を介して形成することを特徴とする請求項6に記載の半導体装置の製造方法。
PCT/JP2017/042928 2017-01-17 2017-11-29 半導体装置および半導体装置の製造方法 WO2018135146A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2018562917A JP6884803B2 (ja) 2017-01-17 2017-11-29 半導体装置および半導体装置の製造方法
US16/233,784 US10868168B2 (en) 2017-01-17 2018-12-27 Semiconductor device and method of manufacturing semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017-005668 2017-01-17
JP2017005668 2017-01-17

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US16/233,784 Continuation US10868168B2 (en) 2017-01-17 2018-12-27 Semiconductor device and method of manufacturing semiconductor device

Publications (1)

Publication Number Publication Date
WO2018135146A1 true WO2018135146A1 (ja) 2018-07-26

Family

ID=62908517

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2017/042928 WO2018135146A1 (ja) 2017-01-17 2017-11-29 半導体装置および半導体装置の製造方法

Country Status (3)

Country Link
US (1) US10868168B2 (ja)
JP (1) JP6884803B2 (ja)
WO (1) WO2018135146A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109166927A (zh) * 2018-09-25 2019-01-08 盛世瑶兰(深圳)科技有限公司 功率器件及其制造方法
JP2021002624A (ja) * 2019-06-24 2021-01-07 株式会社デンソー 窒化物半導体装置
JP7574892B2 (ja) 2023-08-08 2024-10-29 富士電機株式会社 炭化珪素半導体装置の製造方法

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010110246A1 (ja) * 2009-03-25 2010-09-30 ローム株式会社 半導体装置
JP2011082454A (ja) * 2009-10-09 2011-04-21 Panasonic Corp 絶縁膜構造体及びこれを用いた半導体装置
WO2012056705A1 (ja) * 2010-10-29 2012-05-03 パナソニック株式会社 半導体素子およびその製造方法
JP2013254789A (ja) * 2012-06-05 2013-12-19 Hitachi Ltd ワイドバンドギャップ半導体装置およびその製造方法
JP2015072999A (ja) * 2013-10-02 2015-04-16 株式会社デンソー 炭化珪素半導体装置
JP2015162578A (ja) * 2014-02-27 2015-09-07 住友電気工業株式会社 ワイドバンドギャップ半導体装置およびその製造方法
WO2016013471A1 (ja) * 2014-07-23 2016-01-28 富士電機株式会社 半導体装置及び半導体装置の製造方法
WO2016181903A1 (ja) * 2015-05-14 2016-11-17 三菱電機株式会社 炭化珪素半導体装置およびその製造方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8410489B2 (en) 2009-04-30 2013-04-02 Panasonic Corporation Semiconductor element, semiconductor device, and power converter
JP2012104856A (ja) 2009-04-30 2012-05-31 Panasonic Corp 半導体素子、半導体装置および電力変換器
JP5636254B2 (ja) * 2009-12-15 2014-12-03 株式会社東芝 半導体装置
JP5533104B2 (ja) * 2010-03-23 2014-06-25 日産自動車株式会社 半導体装置
JP5531787B2 (ja) * 2010-05-31 2014-06-25 株式会社デンソー 炭化珪素半導体装置およびその製造方法
JP2014099444A (ja) 2012-11-13 2014-05-29 Renesas Electronics Corp 半導体装置
CN106463541B (zh) * 2014-05-23 2019-05-21 松下知识产权经营株式会社 碳化硅半导体装置
JP2016025324A (ja) * 2014-07-24 2016-02-08 パナソニックIpマネジメント株式会社 半導体装置およびその制御方法
JP6335717B2 (ja) * 2014-08-20 2018-05-30 昭和電工株式会社 半導体デバイス
DE102015103072B4 (de) * 2015-03-03 2021-08-12 Infineon Technologies Ag Halbleitervorrichtung mit grabenstruktur einschliesslich einer gateelektrode und einer kontaktstruktur fur ein diodengebiet
JP6552951B2 (ja) * 2015-03-24 2019-07-31 株式会社東芝 半導体装置、インバータ回路、駆動装置、車両及び、昇降機

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010110246A1 (ja) * 2009-03-25 2010-09-30 ローム株式会社 半導体装置
JP2011082454A (ja) * 2009-10-09 2011-04-21 Panasonic Corp 絶縁膜構造体及びこれを用いた半導体装置
WO2012056705A1 (ja) * 2010-10-29 2012-05-03 パナソニック株式会社 半導体素子およびその製造方法
JP2013254789A (ja) * 2012-06-05 2013-12-19 Hitachi Ltd ワイドバンドギャップ半導体装置およびその製造方法
JP2015072999A (ja) * 2013-10-02 2015-04-16 株式会社デンソー 炭化珪素半導体装置
JP2015162578A (ja) * 2014-02-27 2015-09-07 住友電気工業株式会社 ワイドバンドギャップ半導体装置およびその製造方法
WO2016013471A1 (ja) * 2014-07-23 2016-01-28 富士電機株式会社 半導体装置及び半導体装置の製造方法
WO2016181903A1 (ja) * 2015-05-14 2016-11-17 三菱電機株式会社 炭化珪素半導体装置およびその製造方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109166927A (zh) * 2018-09-25 2019-01-08 盛世瑶兰(深圳)科技有限公司 功率器件及其制造方法
JP2021002624A (ja) * 2019-06-24 2021-01-07 株式会社デンソー 窒化物半導体装置
JP7574892B2 (ja) 2023-08-08 2024-10-29 富士電機株式会社 炭化珪素半導体装置の製造方法

Also Published As

Publication number Publication date
JP6884803B2 (ja) 2021-06-09
JPWO2018135146A1 (ja) 2019-06-27
US20190131444A1 (en) 2019-05-02
US10868168B2 (en) 2020-12-15

Similar Documents

Publication Publication Date Title
JP6903931B2 (ja) 半導体装置および半導体装置の製造方法
US10991821B2 (en) Semiconductor device and method of manufacturing semiconductor device
US9793392B2 (en) Semiconductor device
JP7087280B2 (ja) 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
CN109841616B (zh) 碳化硅半导体装置及碳化硅半导体装置的制造方法
JP2017092368A (ja) 半導体装置および半導体装置の製造方法
JP6561759B2 (ja) 半導体装置および半導体装置の製造方法
WO2017047286A1 (ja) 半導体装置
JP2018022854A (ja) 半導体装置および半導体装置の製造方法
JP2017092355A (ja) 半導体装置および半導体装置の製造方法
JP2019029501A (ja) 半導体装置および半導体装置の製造方法
US10868168B2 (en) Semiconductor device and method of manufacturing semiconductor device
JP6862782B2 (ja) 半導体装置および半導体装置の製造方法
JP6880637B2 (ja) 半導体装置および半導体装置の製造方法
JP6648852B1 (ja) 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
JP7074173B2 (ja) 半導体装置および半導体装置の製造方法
JP2020155438A (ja) 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
JP7106882B2 (ja) 半導体装置および半導体装置の製造方法
JP2017092364A (ja) 半導体装置および半導体装置の製造方法
CN107408575B (zh) 半导体装置及半导体装置的制造方法
JP2021002597A (ja) 半導体装置
WO2019077878A1 (ja) 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
JP2021002652A (ja) 半導体装置および半導体装置の製造方法
JP2020047672A (ja) 炭化珪素半導体装置および炭化珪素半導体装置の製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17892692

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2018562917

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 17892692

Country of ref document: EP

Kind code of ref document: A1