WO2016115877A1 - 一种iii族半导体发光器件 - Google Patents

一种iii族半导体发光器件 Download PDF

Info

Publication number
WO2016115877A1
WO2016115877A1 PCT/CN2015/086437 CN2015086437W WO2016115877A1 WO 2016115877 A1 WO2016115877 A1 WO 2016115877A1 CN 2015086437 W CN2015086437 W CN 2015086437W WO 2016115877 A1 WO2016115877 A1 WO 2016115877A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
type
nitride semiconductor
transparent conductive
type nitride
Prior art date
Application number
PCT/CN2015/086437
Other languages
English (en)
French (fr)
Inventor
许顺成
Original Assignee
湘能华磊光电股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 湘能华磊光电股份有限公司 filed Critical 湘能华磊光电股份有限公司
Publication of WO2016115877A1 publication Critical patent/WO2016115877A1/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • H01L33/385Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape the electrode extending at least partially onto a side surface of the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)

Abstract

一种III族半导体发光器件,包括:自下而上依次设置的衬底(1)、缓冲层(2)、n型氮化物半导体层(3)、有源层(4)和p型氮化物半导体层(5),并构成凸台(16),其中,凸台(16)的上表面为p型氮化物半导体层(5)的上表面;凸台(16)表面上还设有N型线电极(14),N型线电极(14)下方的有源层(4)为被蚀刻掉或N型线电极(14)下方的有源层(4)为被部分蚀刻掉,N型线电极(14)还连接有N型焊盘(12),该N型焊盘(12)位于有源层(4)上方,N型线电极(14)与N型焊盘(12)组成N型电极(9);发光器件还包括P型电极(8),包括:P型焊盘(11)与P型线电极(13),该P型电极(8)位于凸台(16)上。解决了有源层蚀刻过多的问题,增加了有源层从而改善光电特性,增加了发光面积,操作电压下降,亮度上升。

Description

一种III族半导体发光器件 技术领域
本申请涉及半导体照明技术领域,具体地说,是涉及一种III族半导体发光器件。
背景技术
氮化镓基发光二极管的发光效率近些年得到了很大程度上的提高,但外部量子效率、电流分布均匀性已经成为制约发光二极管性能进一步提高的主要技术瓶颈。现有技术中蓝宝石衬底上氮化镓基发光二极管会因其P型电极、N型电极均位于衬底同一则,其P型电极、N型电极一般包括线接合焊盘以及线电极,由于N型电极的线接合焊盘要用来焊接金球(金球直径一般为75um),因此N型电极线接合焊盘尺寸设计的较大,这样就导致有源层蚀刻面积过大。
为了解决蓝宝石衬底上氮化镓基发光二极管存在有源层蚀刻面积过大问题,目前解决方法如下:
1、由激光剥离技术将衬底与氮化物半导体层相剥离而制造垂直式发光器件,虽然垂直结构发光二极管技术解决了传统蓝宝石衬底上氮化镓基发光二极管存在的问题,如散热、有源层蚀刻面积过大、电流分布均匀性等问题,但是衬底剥离工艺复杂,成本高昂且良率过低。
2、通过在蓝宝石衬底里形成多个蓝宝石孔,蓝宝石衬底孔壁和底部沉积一种N型半导体金属,并且每个孔被填满另一种金属以形成一个N型电极触点进而形成垂直结构发光二极管。但是此方案存在蓝宝石钻多个孔工艺复杂,成本高昂并且工艺可靠性较低等问题。
发明内容
为了解决在上述现有技术中出现的问题,本发明的目的是提供一种III族半导体发光器件,以解决有源层蚀刻过多的问题,增加有源层从而改善光电特性,并通过提供的新结构让电流分布更均匀及增加抗静电的能力。
本发明提供了一种III族半导体发光器件,该发光器件包括:自下而上依次设置的衬底、缓冲层、n型氮化物半导体层、有源层和p型氮化物半导体层, 并构成凸台,其中,
所述凸台的上表面为p型氮化物半导体层的上表面;
所述凸台表面上还设有N型线电极,所述N型线电极下方的有源层为被蚀刻掉或所述N型线电极下方的有源层为被部分蚀刻掉,所述N型线电极还连接有N型焊盘,该N型焊盘位于所述有源层上方,所述N型线电极与所述N型焊盘组成N型电极;
所述发光器件还包括P型电极,包括:P型焊盘与P型线电极,该P型电极位于所述凸台上。
优选地,所述发光器件还设有绝缘层和透明导电层,所述透明导电层位于所述p型氮化物半导体层上表面或者位于所述p型氮化物半导体层及n型氮化物半导体层的表面,所述绝缘层位于所述透明导电层的表面及所述凸台的表面;
所述N型焊盘位于所述绝缘层表面之上;
所述N型线电极位于所述n型氮化物半导体层表面上。
优选地,所述发光器件还设有绝缘层和透明导电层,所述透明导电层位于所述p型氮化物半导体层上表面或者位于所述p型氮化物半导体层及n型氮化物半导体层的表面,所述绝缘层位于所述透明导电层的表面及所述凸台的表面;
所述N型焊盘位于所述绝缘层表面之上;
所述N型线电极位于所述透明导电层上。
优选地,所述发光器件还设有绝缘层和透明导电层,所述透明导电层位于所述p型氮化物半导体层上表面或者位于所述p型氮化物半导体层及n型氮化物半导体层的表面,所述绝缘层位于所述透明导电层的表面及所述凸台的表面;
所述N型焊盘位于所述绝缘层表面之上;
所述N型线电极位于所述n型氮化物半导体层及绝缘层之间。
优选地,所述发光器件还设有绝缘层和透明导电层,所述透明导电层位于所述p型氮化物半导体层上表面或者位于所述p型氮化物半导体层及n型氮化物半导体层的表面,所述绝缘层位于所述透明导电层的表面及所述凸台的表面;
所述N型焊盘位于所述绝缘层表面之上;
所述N型线电极位于所述透明导电层及绝缘层之间。
优选地,所述发光器件还设有绝缘层和透明导电层,所述透明导电层位于所述p型氮化物半导体层上表面或者位于所述p型氮化物半导体层及n型氮化物半导体层的表面,所述绝缘层位于所述透明导电层的表面及所述凸台的表面;
所述N型焊盘位于所述绝缘层表面之上;
所述N型线电极位于所述n型氮化物半导体层及透明导电层之间。
优选地,所述发光器件还设有绝缘层和透明导电层,所述透明导电层位于所述p型氮化物半导体层上表面或者位于所述p型氮化物半导体层及n型氮化物半导体层的表面,所述绝缘层位于所述透明导电层的表面及所述凸台的表面;
所述N型焊盘位于所述绝缘层表面之上;
所述N型线电极位于所述n型氮化物半导体层、透明导电层及绝缘层之间。
优选地,所述发光器件还设有绝缘层和透明导电层,所述透明导电层位于所述p型氮化物半导体层上表面或者位于所述p型氮化物半导体层及n型氮化物半导体层的表面,所述绝缘层位于所述透明导电层的表面及所述凸台的表面;
所述N型焊盘位于所述绝缘层表面之上;
所述N型线电极位于所述绝缘层表面之上。
优选地,所述P型电极,进一步为,
所述P型焊盘位于所述绝缘层表面上、;
所述P型线电极位于所述透明导电层表面之上、或位于所述透明导电层及绝缘层之间、或部分位于所述绝缘层表面之上、或位于所述p型氮化物半导体层表面之上、或位于所述p型氮化物半导体层及透明导电层之间、或位于所述p型氮化物半导体层及绝缘层之间、或位于所述p型氮化物半导体层、绝缘层及透明导电层之间。
优选地,所述P型电极,进一步为,
所述P型焊盘位于所述透明导电层表面之上;
所述P型线电极位于所述透明导电层表面之上、或位于所述透明导电层及绝缘层之间、或部分位于所述绝缘层表面之上、或位于所述p型氮化物半导体层表面之上、或位于所述p型氮化物半导体层及透明导电层之间、或位于所述p型氮化物半导体层及绝缘层之间、或位于所述p型氮化物半导体层、绝缘层及透明导电层之间。
优选地,所述P型电极,进一步为,
所述P型焊盘位于所述p型氮化物半导体层表面上;
所述P型线电极位于所述透明导电层表面之上、或位于所述透明导电层及绝缘层之间、或部分位于所述绝缘层表面之上、或位于所述p型氮化物半导体层表面之上、或位于所述p型氮化物半导体层及透明导电层之间、或位于所述p型氮化物半导体层及绝缘层之间、或位于所述p型氮化物半导体层、绝缘层及透明导电层之间。
优选地,所述P型电极,进一步为,
所述P型焊盘位于所述绝缘层及透明导电层之间;
所述P型线电极位于所述透明导电层表面之上、或位于所述透明导电层及绝缘层之间、或部分位于所述绝缘层表面之上、或位于所述p型氮化物半导体层表面之上、或位于所述p型氮化物半导体层及透明导电层之间、或位于所述p型氮化物半导体层及绝缘层之间、或位于所述p型氮化物半导体层、绝缘层及透明导电层之间。
优选地,所述P型电极,进一步为,
所述P型焊盘位于所述p型氮化物半导体层及透明导电层之间;
所述P型线电极位于所述透明导电层表面之上、或位于所述透明导电层及绝缘层之间、或部分位于所述绝缘层表面之上、或位于所述p型氮化物半导体层表面之上、或位于所述p型氮化物半导体层及透明导电层之间、或位于所述p型氮化物半导体层及绝缘层之间、或位于所述p型氮化物半导体层、绝缘层及透明导电层之间。
优选地,所述P型电极,进一步为,
所述P型焊盘位于所述绝缘层及p型氮化物半导体层之间;
所述P型线电极位于所述透明导电层表面之上、或位于所述透明导电层及绝缘层之间、或部分位于所述绝缘层表面之上、或位于所述p型氮化物半导 体层表面之上、或位于所述p型氮化物半导体层及透明导电层之间、或位于所述p型氮化物半导体层及绝缘层之间、或位于所述p型氮化物半导体层、绝缘层及透明导电层之间。
优选地,所述P型电极,进一步为,
所述P型焊盘位于所述绝缘层、透明导电层及p型氮化物半导体层之间;
所述P型线电极位于所述透明导电层表面之上、或位于所述透明导电层及绝缘层之间、或部分位于所述绝缘层表面之上、或位于所述p型氮化物半导体层表面之上、或位于所述p型氮化物半导体层及透明导电层之间、或位于所述p型氮化物半导体层及绝缘层之间、或位于所述p型氮化物半导体层、绝缘层及透明导电层之间。所述N型焊盘位于所述绝缘层表面之上
优选地,所述P型焊盘和N型焊盘结构相同,进一步地,
所述P型焊盘和N型焊盘为由内向外依次排列的第一Ni层、Al层、中间Cr层、第二Ni层以及Au层组成,或由内向外依次排列的第一Ni层、Al层、中间Cr层、Pt层、Au层组成,或由内向外依次排列的第一Ni层、Al层、第二Ni层、Pt层、Au层组成,或由内向外依次排列的第一Ni层、Al层、Ti层、Pt层以及Au层组成,或由内向外依次排列的第一Ni层、Al层、Ti层、Pt层、Ti层、Pt层、Ti层、Pt层以及Au层组成,或由内向外依次排列的第一Cr层、Al层、中间Cr层、Pt层、Au层组成,或由内向外依次排列的第一Cr层、Al层、第二Ni层、Pt层、Au层组成。
优选地,所述P型焊盘和N型焊盘结构,进一步的,其中所述第一Ni层的厚度为0.4~3nm,Al层的厚度为50~300nm,中间Cr层的厚度为10~300nm,第二Ni层的厚度为10~300nm,Au层的厚度为50~3000nm,Pt层的厚度为10~300nm,Ti层的厚度为10~300nm,第一Cr层的厚度为0.4~5nm。
优选地,所述N型焊盘与所述P型焊盘之间的高度差低于300nm。
优选地,所述绝缘层,为三氧化二铝、二氧化硅、二氧化钛、五氧化二钽、五氧化二铌、氮氧化硅或氮化硅中的一种或两种以上制成的绝缘层。
优选地,所述发光器件还设有电流阻挡层,该电流阻挡层位于所述透明导电层内部。
与现有技术相比,本申请所述的III族半导体发光器件,具有以下优点:
(1)本发明提供了一种新的III族半导体发光器件结构,以解决有源层 蚀刻过多的问题,增加了有源层从而改善光电特性,还原了N型焊盘下方的有源层,还可以还原部分N型线电极下方的有源层,这样增加了发光面积。由于发光面积变大,所以操作电压下降,亮度上升。
(2)本发明还原了N型焊盘下方的有源层,芯片尺寸越小还原N型焊盘下方的有源层占发光面积的百分比越多,所以越小尺寸操作电压下降越多,亮度上升越多。
(3)本发明中P型焊盘或N型焊盘的结构可位于绝缘层上方的任何位置,所以完全不参与电流的分布,仅仅只有线电极参于电流分布,因此更容易设计光罩图案。
(4)本发明中线接合焊盘(金属)-绝缘层-透明导电层的结构,构成了一个电容结构,有效地增加了抗静电的能力。
(5)现有技术中P型电极或N型电极(包含P型焊盘、N型焊盘、P型线电极及N型线电极)是一次性镀的,但是本发明中的P型电极和N型电极可以一次镀完,也可以将P型焊盘、N型焊盘和P型线电极、N型线电极分别镀,以达到更好的欧姆接触。
(6)现有技术中的P型焊盘或N型焊盘之间的高度差达1100~1600nm,而本发明中P型焊盘和N型焊盘之间的高度差低于300nm,相比现有技术本发明的比传统更有利于打线。
(7)本发明可以靠蚀刻绝缘层的区域来定义要参于电流分布的图案,所以P型焊盘、P型线电极及N型线电极可以靠蚀刻绝缘层的区域来定义要参于电流分布的图案,所以光罩设计更容易。
(8)本发明的第一步骤可以将透明导电层与凸台图案一起制作,不但简化了制程,也解决了透明导电层与台面图案对准的问题。
当然,实施本申请的任一产品不必一定需要同时达到以上所述的所有技术效果。
附图说明
此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
图1为现有技术中III族半导体发光器件的俯视图;
图2为图1沿A-B方向的剖面图;
图3为本发明提供的III族半导体发光器件的俯视图;
图4a-图4c为图3中的N型焊盘沿I-J方向的剖面图;
图5a-图5d为图3中的P型焊盘沿M-N方向的剖面图;
图6a和图6b为图3中的N型焊盘沿C-D方向的剖面图;
图7a-图7d为图3中的P型线电极沿E-F方向的剖面图;
图8a-图8d为图3中的N型线电极沿G-H方向的剖面图;
图9为N型线电极及其下方的有源层的俯视图;
图10为图9中的N型线电极沿K-L方向的剖面图;
图11a和图11b为本发明中的线接合焊盘-绝缘层-透明导电层及其等效电路;
图12为实施例3和实施例4提供的III族半导体发光器件结构图。
具体实施方式
如在说明书及权利要求当中使用了某些词汇来指称特定组件。本领域技术人员应可理解,硬件制造商可能会用不同名词来称呼同一个组件。本说明书及权利要求并不以名称的差异来作为区分组件的方式,而是以组件在功能上的差异来作为区分的准则。如在通篇说明书及权利要求当中所提及的“包含”为一开放式用语,故应解释成“包含但不限定于”。“大致”是指在可接收的误差范围内,本领域技术人员能够在一定误差范围内解决所述技术问题,基本达到所述技术效果。此外,“耦接”一词在此包含任何直接及间接的电性耦接手段。因此,若文中描述一第一装置耦接于一第二装置,则代表所述第一装置可直接电性耦接于所述第二装置,或通过其他装置或耦接手段间接地电性耦接至所述第二装置。说明书后续描述为实施本申请的较佳实施方式,然所述描述乃以说明本申请的一般原则为目的,并非用以限定本申请的范围。本申请的保护范围当视所附权利要求所界定者为准。
以下结合附图对本申请作进一步详细说明,但不作为对本申请的限定。
实施例1:
如图3所示,为本实施例提供的III族半导体发光器件的俯视图,图4a-图4c为图3中的N型焊盘沿I-J方向往N型线电极的剖面图;图5a至图5d为图3中的 P型焊盘沿M-N方向的剖面图;图6a和图6b为图3中的N型焊盘沿C-D方向的剖面图;图7a-图7d为图3中的P型线电极沿E-F方向的剖面图;图8a-8d为图3中的N型线电极沿G-H方向的剖面图;图9为N型线电极及其下方的有源层的俯视图;图10为图9中N型线电极下方有源层被还原的剖面图;图11a和图11b为本发明中的线接合焊盘-绝缘层-透明导电层及其等效电路图。
本实施例中的III族半导体发光器件,如图4a所示,自下而上依次设置的衬底1、缓冲层2、n型氮化物半导体层3、有源层4和p型氮化物半导体层5,这五个层构成凸台16结构,凸台16的上表面即为p型氮化物半导体层的上表面,该凸台上设有N型线电极14,N型线电极14与n型氮化物半导体层3相接触,如图9所示,N型线电极14下方的有源层4被部分蚀刻掉,N型线电极14还连接有N型焊盘12,该N型焊盘12位于有源层4上方,N型线电极14与N型焊盘12组成N型电极9。这里的发光器件还包括P型电极8,包括:P型焊盘11与P型线电极13,该P型电极8位于所述凸台16上。
此外,在本发明的另一实施例中还提供一种III族半导体发光器件,其自下而上依次设置的衬底1、缓冲层2、n型氮化物半导体层3、有源层4和p型氮化物半导体层5,这五个层构成凸台16结构,凸台16的上表面即为p型氮化物半导体层的上表面,该凸台上设有N型线电极14,N型线电极14与n型氮化物半导体层3相接触,如图3所示,N型线电极14下方的有源层4是全部被蚀刻掉的,N型线电极14还连接有N型焊盘12,该N型焊盘12位于有源层4上方,N型线电极14与N型焊盘12组成N型电极9。这里的发光器件还包括P型电极8,包括:P型焊盘11与P型线电极13,该P型电极8位于所述凸台16上。
如图4a至图10所示,在上述III族半导体发光器件的基础上,其还设有绝缘层15和透明导电层7,透明导电层7位于p型氮化物半导体层5上表面或者透明导电层7位于所述p型氮化物半导体层5上表面及n型氮化物半导体层3的表面(透明导电层7与p型氮化物半导体层5、n型氮化物半导体层3相接触),绝缘层15位于透明导电层7的上表面及凸台16的表面。
本发明的另一实施例中在N型线电极14的下侧还设有透明导电层7(见图8b和图8d),这里不对N型线电极14下侧是否具有透明导电层7做具体限定。
如图5a至图10中所示发光器件设有绝缘层15,该绝缘层15位于所述透明导电层7的上表面及所述凸台16的表面,从图中可以看出,绝缘层15 将透明导电层7和凸台16全部包裹在其中以达到绝缘的目的,这里的绝缘层15的材质为绝缘材料,优选地是三氧化二铝、二氧化硅、二氧化钛、五氧化二钽、五氧化二铌、氮氧化硅或氮化硅中的一种或两种以上制成的绝缘层,本实施例中的绝缘材料为二氧化硅,当然这里不对其材质做具体限定,也不对其绝缘材料的生产方法做具体限定,具体可以实际情况而定。
如图5a至图5d、和图7a至图7d中所示,该发光器件的P型电极8,包括:P型焊盘11和P型线电极13,其中:
P型焊盘11的位置可以有多种设置,图5a-图5d是这些设置中的特例。图5a中P型焊盘11位于绝缘层15表面上,所以P型焊盘11不参与电流分布,当然P型焊盘11可以位于绝缘层15的表面上,也可以嵌入到绝缘层15内,这里不做具体限定;在本发明提供的另外一个实施例中,如图5c所示,P型焊盘11位于透明导电层7表面之上,当然P型焊盘11还可以嵌入到透明导电层7内;在本发明提供的又一个实施例中,如图5d所示,P型焊盘11位于p型氮化物半导体层5上,当然P型焊盘11还可以嵌入到p型氮化物半导体层5内;当然该P型焊盘11还可以位于所述p型氮化物半导体层5及透明导电层7之间(同时与p型氮化物半导体层5及透明导电层7相接触),也就是说P型焊盘11的一部分与p型氮化物半导体层5接触,一部分与透明导电层7相接触;P型焊盘11位于所述绝缘层15及透明导电层7之间(同时与绝缘层15及透明导电层7相接触),也就是说P型焊盘11的一部分与绝缘层15相接触,一部分与透明导电层7相接触;P型焊盘11也可以位于p型氮化物半导体层5及绝缘层15之间(同时与p型氮化物半导体层5及绝缘层15相接触);P型焊盘11还可以位于绝缘层15、透明导电层7和p型氮化物半导体层5之间(即同时与位于绝缘层15、透明导电层7和p型氮化物半导体层5相接触),也就是说P型焊盘11有一部分位于绝缘层15接触、一部分位于透明导电层7接触、还有一部分位于p型氮化物半导体层5接触,本实施例中的P型焊盘11位于绝缘层15上,这里不对P型焊盘11的具体位置不做具体限定。
本发明中不对P型焊盘11的形状做具体限定,P型焊盘11可以为圆形、二十五边形、正方形或椭圆形,本实施例中P型焊盘为圆形。
对于P型线电极13的位置,有多种设置,图7a-图7d为P型线电极13的设置情况。P型线电极13可以位于透明导电层7表面上,还可以嵌入在透明导电层 7内;P型线电极13还可以位于透明导电层7及绝缘层15之间(同时与透明导电层7及绝缘层15接触),也就是说P型线电极13的一部分与透明导电层7接触,一部分与绝缘层15接触;P型线电极13也可以其部分位于所述绝缘层15表面上,因为P型线电极13不能单独位于绝缘层15表面上,所以是一部分位于绝缘层15表面上;P型线电极13也可以位于所述p型氮化物半导体层5表面上,当然P型线电极还可以嵌入在所述p型氮化物半导体层5内;P型线电极13也可以位于所述p型氮化物半导体层5及透明导电层7之间(同时与所述p型氮化物半导体层5及透明导电层7相接触),即一部分与p型氮化物半导体层5相接触,一部分与透明导电层7相接触);P型线电极13也可以位于所述p型氮化物半导体层5及绝缘层15之间(同时与所述p型氮化物半导体层5及绝缘层15相接触),即一部分与所述p型氮化物半导体层5相接触,一部分与绝缘层15相接触);P型线电极13还可以位于所述p型氮化物半导体层5、绝缘层15及透明导电层7之间(同时与所述p型氮化物半导体层5、绝缘层15及透明导电层7之间),即一部分与所述p型氮化物半导体层5相接触,一部分与绝缘层15相接触,还有一部分与透明导电层7相接触,这里对P型线电极13的位置不做具体限定。
所述P型焊盘11为由内向外依次排列的第一Ni层、Al层、中间Cr层、第二Ni层以及Au层组成,或由内向外依次排列的第一Ni层、Al层、中间Cr层、Pt层、Au层组成,或由内向外依次排列的第一Ni层、Al层、第二Ni层、Pt层、Au层组成,或由内向外依次排列的第一Ni层、Al层、Ti层、Pt层以及Au层组成,或由内向外依次排列的第一Ni层、Al层、Ti层、Pt层、Ti层、Pt层、Ti层、Pt层以及Au层组成,或由内向外依次排列的第一Cr层、Al层、中间Cr层、Pt层、Au层组成,或由内向外依次排列的第一Cr层、Al层、第二Ni层、Pt层、Au层组成。上述几种结构中,每种结构中的结构层厚度为:第一Ni层的厚度为0.4~3nm,Al层的厚度为50~300nm,中间Cr层的厚度为10~300nm,第二Ni层的厚度为10~300nm,Au层的厚度为200~3000nm,Pt层的厚度为10~300nm,Ti层的厚度为10~300nm,第一Cr层的厚度为0.4~5nm。
需要说明的是,本实施例中的P型焊盘11的结构为由内而外依次排列的第一Ni层、Al层、第二Ni层、Pt层和Au层组成,其中,第一Ni层的厚度为0.4-3nm,Al层的厚度为50-300nm,第二Ni层的厚度为10-300nm,Pt层的厚度 为10-300nm,Au层的厚度为200-3000nm。而P型线电极的结构可以与P型焊盘11相同,也可以不相同,这里不做具体限定。
本发明提供的发光器件,其N型电极9中的N型焊盘12和N型线电极14进一步为:
N型焊盘12位于绝缘层15表面之上,这样的N型焊盘是100%不参与电流分布的,这样的结构达到了更容易设计光罩图案的目的。
需要说明的是本发明中不对N型焊盘12的形状做具体限定,N型焊盘12可以为圆形、二十五边形、正方形或椭圆形,本实施例中的N型焊盘12为正方形。
结合图8a-8d及图10,N型线电极14可以位于n型氮化物半导体层3表面之上,也可以嵌入到n型氮化物半导体层3内;N型线电极14也可以位于透明导电层7上,其中N型线电极14可以位于透明导电层7表面之上,也可以嵌入到透明导电层7内;N型线电极14还可以位于n型氮化物半导体层3及绝缘层15之间(同时与n型氮化物半导体层3及绝缘层15相接触),即一部分与所述n型氮化物半导体层3相接触,一部分与绝缘层15相接触;N型线电极14还可以位于透明导电层7和绝缘层15之间(同时与透明导电层7和绝缘层15相接触),即一部分与所述透明导电层7相接触,一部分与绝缘层15相接触;N型线电极14还可以位于n型氮化物半导体层3、透明导电层7及绝缘层15之间(同时与所述n型氮化物半导体层3、透明导电层7及绝缘层15相接触),即一部分与所述n型氮化物半导体层3相接触,一部分与透明导电层7相接触,还有一部分与绝缘层相接触)。图10的剖面图是图9中的N型线电极沿K-L方向的剖面图,此时的N型线电极14位于绝缘层15上,可以位于绝缘层15表面之上,也可以嵌入到绝缘层15内。
本发明中N型焊盘12为由内向外依次排列的第一Ni层、Al层、中间Cr层、第二Ni层以及Au层组成,或由内向外依次排列的第一Ni层、Al层、中间Cr层、Pt层、Au层组成,或由内向外依次排列的第一Ni层、Al层、第二Ni层、Pt层、Au层组成,或由内向外依次排列的第一Ni层、Al层、Ti层、Pt层以及Au层组成,或由内向外依次排列的第一Ni层、Al层、Ti层、Pt层、Ti层、Pt层、Ti层、Pt层以及Au层组成,或由内向外依次排列的第一Cr层、Al层、中间Cr层、Pt层、Au层组成,或由内向外依次排列的第一Cr层、Al层、第二Ni 层、Pt层、Au层组成。上述几种结构中,其中第一Ni层的厚度为0.4~3nm,Al层的厚度为50~300nm,中间Cr层的厚度为10~300nm,第二Ni层的厚度为10~300nm,Au层的厚度为200~3000nm,Pt层的厚度为10~300nm,Ti层的厚度为10~300nm,第一Cr层的厚度为0.4~5nm。
本实施例中N型焊盘12的结构与P型焊盘11的结构相同,为由内而外依次排列的第一Ni层、Al层、第二Ni层、Pt层和Au层组成,其中,所述第一Ni层的厚度为0.4-3nm,所述Al层的厚度为50-300nm,所述第二Ni层的厚度为10-300nm,所述Pt层的厚度为10-300nm,所述Au层的厚度为200-3000nm。这里N型线电极14的结构与N型焊盘12的结构可以相同,也可以不相同,这里不做具体限定。
由此可见,本发明中N型焊盘12与P焊盘11的材质或结构是相同的,当然也可以不相同,这里不做具体限定。
从图3与图1的对比中可以看出,本发明中的N型焊盘12与P型焊盘11位于同一侧,在同一直线方向。而现有技术中(如图1所示),N型焊盘12和P型焊盘11是在对角的位置。本发明的N型焊盘12与P型焊盘11的位置也可以位于对角位置,只是较优的情况位于同一侧,这里对于N型焊盘12与P型焊盘11的具体位置不做具体限定。本发明的这种结构中N型焊盘12与P型焊盘11之间的高度差低于300nm,这样更有利于打线。本发明的这种结构中N型焊盘12与P型焊盘11之间的高度也可以是相等,这里不做具体限定。
如图11a和图11b所示,由于本实施例中结构中还具有线接合焊盘(金属)-绝缘层-透明导电层的结构,这里的线接合焊盘是指N型焊盘12或P型焊盘11,这种结构也就是自上而下依次为P型焊盘11(或N型焊盘12)、绝缘层15和透明导电层7,其实质上是一个电容结构,所以能够有效地增加抗静电能力。
如图7b所示,在一III族半导体发光器件中凸台16上表面还设有电流阻挡层6,当然也可以不设置该电流阻挡层6,这里不对是否在凸台16上表面设置电流阻挡层6做具体限定。如果实施例中同时具有电流阻挡层6和透明导电层7,则电流阻挡层6位于透明导电层7的内部。
实施例2:
在实施例1的基础上,图3是本实施例提供的III族半导体发光器件的俯视图,而图4a至~图8d分别是图3的截面图。
图5a-图5d、图6a、图6b分别是图3的P型焊盘11和N型焊盘12沿M-N及C-D剖面线之截面图,可看出P型焊盘11和N型焊盘12皆位于有源层4的上方,其中图5a、图5b、图6a、图6b的结构可位于绝缘层上方的任何位置,因为不影响电流分布,因此更容易设计光罩图案。
图5a、图5b、图6a和图6b中的P型焊盘11和N型焊盘12下方是绝缘层,所以不参于电流分布,因此此结构只有P型线电极13、N型线电极14参于电流分布。图5c的P型焊盘11皆参于电流分布。而图5d参于电流分布的情况,视P型焊盘11与p型氮化物半导体层5的欧姆接触情况。图5a-图5d结构可同时存在P型焊盘11,或任二者或任三者或同时存在于P型焊盘11,图6a和图6b的N型焊盘12下方是绝缘层,所以皆不参于电流分布,图6a与图6b这两种结构可同时存在与发光器件中。
图5a、6a的P型焊盘11和N型焊盘12下方是绝缘层,所以不参于电流分布,但是可以增加抗静电能力的良率,因为结构为线接合焊盘(金属)/绝缘层/透明导电层,此结构为电容结构,所以将此结构运用在半导体发光器件上,等效电路如图11b,假设圆形焊盘的半径为50μm,圆形焊盘面积S为7.85×10-9m2,本实施例中SiO2为绝缘层,SiO2厚度d为200nm,相对介电常数εr为4,真空介电常数ε0为8.85×10-12F/m,代入电容公式C=ε0εrS/d,如图11a所示,得到一个圆形焊盘产生电容1.39pF,可以增加抗静电的能力。
图7a-图8d分别是图3的P型线电极13、N型线电极14的截面图,图10为图9的N型线电极14的截面图,传统制程的P电极、N电极(包含P/N型焊盘11、12,及P/N型线电极13、14)是一次性镀的,但是在本发明中P型电极8和N型电极9可以一次镀完,也可以将P型焊盘11、N型焊盘12和P型线电极13、N型线电极14分别镀,在此P型焊盘11、N型焊盘12和P型线电极13、N型线电极14结构成份可以相同也可以不同,图7a-图7d结构可同时存在或任二者或任三者同时存在或单独存在,但图7d的结构通常不单独存在,因为不参于电流分布,所以会和图7a、图7b和图7c的结构一起使用,另外图8c、图8d和图10的结构通常不单独存在,因为不参于电流分布,所以会和图8a或图8b中的结构一起使用。
实施例3:
如图12所示,本实施例提供的Ⅲ族氮化物半导体发光器件,包括自下而 上依次设置的衬底1、缓冲层2、n型氮化物半导体层3、有源层4、p型氮化物半导体层5、透明导电层7和绝缘层15。
其中衬底1、缓冲层2、n型氮化物半导体层3、有源层4和p型氮化物半导体层5这五个层构成凸台16结构。
凸台16的上表面即为p型氮化物半导体层的上表面。
该凸台上设有N型线电极14,N型线电极14与n型氮化物半导体层3相接触。
N型线电极14下方的有源层4被部分蚀刻掉(见图9)。
N型线电极14还连接有N型焊盘12,该N型焊盘12位于绝缘层15上,N型线电极14与N型焊盘12组成N型电极9。
这里的发光器件还包括P型电极8,包括:P型焊盘11与P型线电极13,该P型电极8位于所述凸台16上。
进一步的,P型焊盘11位于绝缘层15上,P型线电极13位于透明导电层7和绝缘层15上。
实施例4:
如图12所示,本实施例提供的Ⅲ族氮化物半导体发光器件,包括自下而上依次设置的衬底1、缓冲层2、n型氮化物半导体层3、有源层4、p型氮化物半导体层5、透明导电层7和绝缘层15。
其中衬底1、缓冲层2、n型氮化物半导体层3、有源层4和p型氮化物半导体层5这五个层构成凸台16结构。
凸台16的上表面即为p型氮化物半导体层的上表面。
该凸台上设有N型线电极14,N型线电极14与n型氮化物半导体层3相接触。
N型线电极14下方的有源层4被完全蚀刻掉(如图3所示)。
N型线电极14还连接有N型焊盘12,该N型焊盘12位于绝缘层15上,N型线电极14与N型焊盘12组成N型电极9。
这里的发光器件还包括P型电极8,包括:P型焊盘11与P型线电极13,该P型电极8位于所述凸台16上。
进一步的,P型焊盘11位于绝缘层15上,P型线电极13位于透明导电层7和绝缘层15上。
实施例5:
在实施例1、实施例2、实施例3和实施例4的基础上,制作Ⅲ族氮化物半导体发光器件,规格为300um×700um,该Ⅲ族氮化物半导体器件包括衬底1,在所述衬底1上外延生长缓冲层2,在所述缓冲层2上外延生长的n型氮化物半导体层3,在所述n型氮化物半导体层3上外延生长的有源层4,在所述有源层4上外延生长的p型氮化物半导体层5,其芯片制作方法包括以下步骤:
第一步:沉积透明导电层7,使用电子束蒸镀法或溅镀法沉积ITO当透明导电层7,沉积在p型氮化物半导体层5上,透明导电层7的厚度为10-300nm;并利用黄光蚀刻制程定义凸台16图案,再用干法蚀刻透明导电层7、p型氮化物半导体层5和有源层4,而暴露n型氮化物半导体层3,再用蚀刻溶液将透明导电层7内缩,最后去除光阻,形成具有凸台的氮化物半导体结构,再将Wafer进行高温退火,使透明导电层7与p型氮化物半导体层5之间形成良好的欧姆接触和穿透率。退火方式用快速退火炉(RTA)快速退火,温度为560℃,时间为3分钟;
第二步:使用PECVD沉积SiO2当绝缘层15,SiO2厚度为50-300nm,其中功率为50W,压力为850mTorr,温度为200~400℃,N2O为1000sccm,N2为400sccm,5%SiH4/N2为400sccm;利用黄光蚀刻制程定义要参于电流分布的图案,再利用干法或湿法蚀刻绝缘层15,最后去除光阻;
第三步:黄光剥离制程定义P型电极8和N型电极9(包含P型焊盘11、N型焊盘12及P型线电极13、N型线电极14)图案,使用电子束蒸镀法同时沉积P型电极8和N型电极9,再去除光阻,其结构详见图12;P型电极8和N型电极9结构相同,且均为由氮化物半导体层的表层向外依次排列的第一Ni层、Al层、第二Ni层、Pt层以及Au层,第一Ni层的厚度为0.4~3nm,Al层的厚度为50-300nm,第二Ni层的厚度为10-300nm,Pt层的厚度为10-300nm,Au层的厚度为200-300nm;
第四步:最后将圆片进行减薄、划片、背镀、裂片、测试、分选。
对比试验:
对比试验:为现有技术的Ⅲ族氮化物半导体发光器件,如图1和图2所示:包括衬底1,在所述衬底1上外延生长缓冲层2,在所述缓冲层2上外延生长的n 型氮化物半导体层3,在所述n型氮化物半导体层3上外延生长的有源层4,在所述有源层4上外延生长的p型氮化物半导体层5,在所述P型氮化物半导体5上分别沉积电流阻挡层6,透明导电层7及P型电极8(包含P型焊盘11,P型线电极13),在通过蚀刻p型氮化物半导体层5和有源层4,而暴露n型氮化物半导体层3上形成N型电极9(包含N型焊盘12,N型线电极14),最后沉积钝化层10。将现有技术产品标号为XY1,按照实施例5提供的方法制作的产品标号S1,在同一条件下进行检测,测试结果如表1所示:
表1 S1、XY1比较数据表
Figure PCTCN2015086437-appb-000001
从表1中可知,S1的逆向电压(输入电流为-10uA)以及漏电(输入电压为-5V)特性与XY1差不多;S1抗静电能力的良率远好于XY1;在操作电压(输入电流为120mA)方面,S1与XY1比较,电压下降0.1V;在亮度方面,S1的平均亮度为22lm(64.6mW),XY1的平均亮度为20.7lm(61mW),发光亮度提升了6%;综合良率>85%,稳定性好。
与现有技术相比,本申请所述的III族半导体发光器件,具有以下优点:
(1)本发明提供了一种新的III族半导体发光器件结构,以解决有源层蚀刻过多的问题,增加了有源层从而改善光电特性,还原了N型焊盘下方的有源层,还可以还原部分N型线电极下方的有源层,这样增加了发光面积。由于发光面积变大,所以操作电压下降,亮度上升。
(2)本发明还原了N型焊盘下方的有源层,芯片尺寸越小还原N型焊盘下方的有源层占发光面积的百分比越多,所以越小尺寸操作电压下降越多,亮度上升越多。
(3)本发明中P型焊盘或N型焊盘的结构可位于绝缘层上方的任何位置,所以完全不参与电流的分布,仅仅只有线电极参于电流分布,因此更容易设计光罩图案。
(4)本发明中线接合焊盘(金属)-绝缘层-透明导电层的结构,构成了一个电容结构,有效地增加了抗静电的能力。
(5)现有技术中P型电极或N型电极(包含P型焊盘、N型焊盘、P型线电极及N型线电极)是一次性镀的,但是本发明中的P型电极和N型电极可以一次镀完,也可以将P型焊盘、N型焊盘和P型线电极、N型线电极分别镀,以达到更好的欧姆接触。
(6)现有技术中的P型焊盘或N型焊盘之间的高度差达1100~1600nm,而本发明中P型焊盘和N型焊盘之间的高度差低于300nm,相比现有技术本发明的比传统更有利于打线。
(7)本发明可以靠蚀刻绝缘层的区域来定义要参于电流分布的图案,所以P型焊盘、P型线电极及N型线电极可以靠蚀刻绝缘层的区域来定义要参于电流分布的图案,所以光罩设计更容易。
(8)本发明的第一步骤将透明导电层与台面图案一起制作,不但简化了制程,也解决了透明导电层与台面图案对准的问题。
上述说明示出并描述了本申请的若干优选实施例,但如前所述,应当理解本申请并非局限于本文所披露的形式,不应看作是对其他实施例的排除,而可用于各种其他组合、修改和环境,并能够在本文所述申请构想范围内,通过上述教导或相关领域的技术或知识进行改动。而本领域人员所进行的改动和变化不脱离本申请的精神和范围,则都应在本申请所附权利要求的保护范围内。
本发明公开了A1一种III族半导体发光器件,其特征在于,该发光器件包括:自下而上依次设置的衬底、缓冲层、n型氮化物半导体层、有源层和p型氮化物半导体层,并构成凸台,其中,
所述凸台的上表面为p型氮化物半导体层的上表面;
所述凸台表面上还设有N型线电极,所述N型线电极下方的有源层为被蚀刻掉或所述N型线电极下方的有源层为被部分蚀刻掉,所述N型线电极还连接有N型焊盘,该N型焊盘位于所述有源层上方,所述N型线电极与所述N型焊盘组成N型电极;
所述发光器件还包括P型电极,包括:P型焊盘与P型线电极,该P型电极位于所述凸台上。
A2、根据前述A1所述的III族半导体发光器件,其特征在于,所述发光器件还设有绝缘层和透明导电层,所述透明导电层位于所述p型氮化物半导体层上表面或者位于所述p型氮化物半导体层及n型氮化物半导体层的表面,所述绝缘层位于所述透明导电层的表面及所述凸台的表面;
所述N型焊盘位于所述绝缘层表面之上;
所述N型线电极位于所述n型氮化物半导体层表面上。
A3、根据前述A1所述的III族半导体发光器件,其特征在于,所述发光器件还设有绝缘层和透明导电层,所述透明导电层位于所述p型氮化物半导体层上表面或者位于所述p型氮化物半导体层及n型氮化物半导体层的表面,所述绝缘层位于所述透明导电层的表面及所述凸台的表面;
所述N型焊盘位于所述绝缘层表面之上;
所述N型线电极位于所述透明导电层上。
A4、根据前述A1所述的III族半导体发光器件,其特征在于,所述发光器件还设有绝缘层和透明导电层,所述透明导电层位于所述p型氮化物半导体层上表面或者位于所述p型氮化物半导体层及n型氮化物半导体层的表面,所述绝缘层位于所述透明导电层的表面及所述凸台的表面;
所述N型焊盘位于所述绝缘层表面之上;
所述N型线电极位于所述n型氮化物半导体层及绝缘层之间。
A5、根据前述A1所述的III族半导体发光器件,其特征在于,所述发光器件还设有绝缘层和透明导电层,所述透明导电层位于所述p型氮化物半导体层上表面或者位于所述p型氮化物半导体层及n型氮化物半导体层的表面,所述绝缘层位于所述透明导电层的表面及所述凸台的表面;
所述N型焊盘位于所述绝缘层表面之上;
所述N型线电极位于所述透明导电层及绝缘层之间。
A6、根据前述A1所述的III族半导体发光器件,其特征在于,所述发光器件还设有绝缘层和透明导电层,所述透明导电层位于所述p型氮化物半导体层上表面或者位于所述p型氮化物半导体层及n型氮化物半导体层的表面,所述绝缘层位于所述透明导电层的表面及所述凸台的表面;
所述N型焊盘位于所述绝缘层表面之上;
所述N型线电极位于所述n型氮化物半导体层及透明导电层之间。
A7、根据前述A1所述的III族半导体发光器件,其特征在于,所述发光器件还设有绝缘层和透明导电层,所述透明导电层位于所述p型氮化物半导体层上表面或者位于所述p型氮化物半导体层及n型氮化物半导体层的表面,所述绝缘层位于所述透明导电层的表面及所述凸台的表面;
所述N型焊盘位于所述绝缘层表面之上;
所述N型线电极位于所述n型氮化物半导体层、透明导电层及绝缘层之间。
A8、根据前述A2至A7中任一所述的III族半导体发光器件,其特征在于,所述发光器件还设有绝缘层和透明导电层,所述透明导电层位于所述p型氮化物半导体层上表面或者位于所述p型氮化物半导体层及n型氮化物半导体层的表面,所述绝缘层位于所述透明导电层的表面及所述凸台的表面;
所述N型焊盘位于所述绝缘层表面之上;
所述N型线电极位于所述绝缘层表面之上。
A9、根据前述A8所述的III族半导体发光器件,其特征在于,所述P型电极,进一步为,
所述P型焊盘位于所述绝缘层表面上、;
所述P型线电极位于所述透明导电层表面之上、或位于所述透明导电层及绝缘层之间、或部分位于所述绝缘层表面之上、或位于所述p型氮化物半导体层表面之上、或位于所述p型氮化物半导体层及透明导电层之间、或位于所述p型氮化物半导体层及绝缘层之间、或位于所述p型氮化物半导体层、绝缘层及透明导电层之间。
A10、根据前述A8所述的III族半导体发光器件,其特征在于,所述P型电极,进一步为,
所述P型焊盘位于所述透明导电层表面之上;
所述P型线电极位于所述透明导电层表面之上、或位于所述透明导电层及绝缘层之间、或部分位于所述绝缘层表面之上、或位于所述p型氮化物半导体层表面之上、或位于所述p型氮化物半导体层及透明导电层之间、或位于所述p型氮化物半导体层及绝缘层之间、或位于所述p型氮化物半导体层、绝缘层及透明导电层之间。
A11、根据前述A8所述的III族半导体发光器件,其特征在于,所述P型电 极,进一步为,
所述P型焊盘位于所述p型氮化物半导体层表面上;
所述P型线电极位于所述透明导电层表面之上、或位于所述透明导电层及绝缘层之间、或部分位于所述绝缘层表面之上、或位于所述p型氮化物半导体层表面之上、或位于所述p型氮化物半导体层及透明导电层之间、或位于所述p型氮化物半导体层及绝缘层之间、或位于所述p型氮化物半导体层、绝缘层及透明导电层之间。
A12、根据前述A8所述的III族半导体发光器件,其特征在于,所述P型电极,进一步为,
所述P型焊盘位于所述绝缘层及透明导电层之间;
所述P型线电极位于所述透明导电层表面之上、或位于所述透明导电层及绝缘层之间、或部分位于所述绝缘层表面之上、或位于所述p型氮化物半导体层表面之上、或位于所述p型氮化物半导体层及透明导电层之间、或位于所述p型氮化物半导体层及绝缘层之间、或位于所述p型氮化物半导体层、绝缘层及透明导电层之间。
A13、根据前述A8所述的III族半导体发光器件,其特征在于,所述P型电极,进一步为,
所述P型焊盘位于所述p型氮化物半导体层及透明导电层之间;
所述P型线电极位于所述透明导电层表面之上、或位于所述透明导电层及绝缘层之间、或部分位于所述绝缘层表面之上、或位于所述p型氮化物半导体层表面之上、或位于所述p型氮化物半导体层及透明导电层之间、或位于所述p型氮化物半导体层及绝缘层之间、或位于所述p型氮化物半导体层、绝缘层及透明导电层之间。
A14、根据前述A8所述的III族半导体发光器件,其特征在于,所述P型电极,进一步为,
所述P型焊盘位于所述绝缘层及p型氮化物半导体层之间;
所述P型线电极位于所述透明导电层表面之上、或位于所述透明导电层及绝缘层之间、或部分位于所述绝缘层表面之上、或位于所述p型氮化物半导体层表面之上、或位于所述p型氮化物半导体层及透明导电层之间、或位于所述p型氮化物半导体层及绝缘层之间、或位于所述p型氮化物半导体层、绝缘 层及透明导电层之间。
A15、根据前述A8所述的III族半导体发光器件,其特征在于,所述P型电极,进一步为,
所述P型焊盘位于所述绝缘层、透明导电层及p型氮化物半导体层之间;
所述P型线电极位于所述透明导电层表面之上、或位于所述透明导电层及绝缘层之间、或部分位于所述绝缘层表面之上、或位于所述p型氮化物半导体层表面之上、或位于所述p型氮化物半导体层及透明导电层之间、或位于所述p型氮化物半导体层及绝缘层之间、或位于所述p型氮化物半导体层、绝缘层及透明导电层之间。所述N型焊盘位于所述绝缘层表面之上
A16、根据前述A1所述的III族半导体发光器件,其特征在于,所述P型焊盘和N型焊盘结构相同,进一步地,
所述P型焊盘和N型焊盘为由内向外依次排列的第一Ni层、Al层、中间Cr层、第二Ni层以及Au层组成,或由内向外依次排列的第一Ni层、Al层、中间Cr层、Pt层、Au层组成,或由内向外依次排列的第一Ni层、Al层、第二Ni层、Pt层、Au层组成,或由内向外依次排列的第一Ni层、Al层、Ti层、Pt层以及Au层组成,或由内向外依次排列的第一Ni层、Al层、Ti层、Pt层、Ti层、Pt层、Ti层、Pt层以及Au层组成,或由内向外依次排列的第一Cr层、Al层、中间Cr层、Pt层、Au层组成,或由内向外依次排列的第一Cr层、Al层、第二Ni层、Pt层、Au层组成。
A17、根据前述A16所述的III族半导体发光器件,其特征在于,所述P型焊盘和N型焊盘结构,进一步的,其中所述第一Ni层的厚度为0.4~3nm,Al层的厚度为50~300nm,中间Cr层的厚度为10~300nm,第二Ni层的厚度为10~300nm,Au层的厚度为50~3000nm,Pt层的厚度为10~300nm,Ti层的厚度为10~300nm,第一Cr层的厚度为0.4~5nm。
A18、根据前述A1所述的III族半导体发光器件,其特征在于,所述N型焊盘与所述P型焊盘之间的高度差低于300nm。
A19、根据前述A8所述的III族半导体发光器件,其特征在于,所述绝缘层,为三氧化二铝、二氧化硅、二氧化钛、五氧化二钽、五氧化二铌、氮氧化硅或氮化硅中的一种或两种以上制成的绝缘层。
A20、根据前述A8所述的III族半导体发光器件,其特征在于,所述发光 器件还设有电流阻挡层,该电流阻挡层位于所述透明导电层内部。

Claims (20)

  1. 一种III族半导体发光器件,其特征在于,该发光器件包括:自下而上依次设置的衬底、缓冲层、n型氮化物半导体层、有源层和p型氮化物半导体层,并构成凸台,其中,
    所述凸台的上表面为p型氮化物半导体层的上表面;
    所述凸台表面上还设有N型线电极,所述N型线电极下方的有源层为被蚀刻掉或所述N型线电极下方的有源层为被部分蚀刻掉,所述N型线电极还连接有N型焊盘,该N型焊盘位于所述有源层上方,所述N型线电极与所述N型焊盘组成N型电极;
    所述发光器件还包括P型电极,包括:P型焊盘与P型线电极,该P型电极位于所述凸台上。
  2. 根据权利要求1所述的III族半导体发光器件,其特征在于,所述发光器件还设有绝缘层和透明导电层,所述透明导电层位于所述p型氮化物半导体层上表面或者位于所述p型氮化物半导体层及n型氮化物半导体层的表面,所述绝缘层位于所述透明导电层的表面及所述凸台的表面;
    所述N型焊盘位于所述绝缘层表面之上;
    所述N型线电极位于所述n型氮化物半导体层表面上。
  3. 根据权利要求1所述的III族半导体发光器件,其特征在于,所述发光器件还设有绝缘层和透明导电层,所述透明导电层位于所述p型氮化物半导体层上表面或者位于所述p型氮化物半导体层及n型氮化物半导体层的表面,所述绝缘层位于所述透明导电层的表面及所述凸台的表面;
    所述N型焊盘位于所述绝缘层表面之上;
    所述N型线电极位于所述透明导电层上。
  4. 根据权利要求1所述的III族半导体发光器件,其特征在于,所述发光器件还设有绝缘层和透明导电层,所述透明导电层位于所述p型氮化物半导体层上表面或者位于所述p型氮化物半导体层及n型氮化物半导体层的表面,所 述绝缘层位于所述透明导电层的表面及所述凸台的表面;
    所述N型焊盘位于所述绝缘层表面之上;
    所述N型线电极位于所述n型氮化物半导体层及绝缘层之间。
  5. 根据权利要求1所述的III族半导体发光器件,其特征在于,所述发光器件还设有绝缘层和透明导电层,所述透明导电层位于所述p型氮化物半导体层上表面或者位于所述p型氮化物半导体层及n型氮化物半导体层的表面,所述绝缘层位于所述透明导电层的表面及所述凸台的表面;
    所述N型焊盘位于所述绝缘层表面之上;
    所述N型线电极位于所述透明导电层及绝缘层之间。
  6. 根据权利要求1所述的III族半导体发光器件,其特征在于,所述发光器件还设有绝缘层和透明导电层,所述透明导电层位于所述p型氮化物半导体层上表面或者位于所述p型氮化物半导体层及n型氮化物半导体层的表面,所述绝缘层位于所述透明导电层的表面及所述凸台的表面;
    所述N型焊盘位于所述绝缘层表面之上;
    所述N型线电极位于所述n型氮化物半导体层及透明导电层之间。
  7. 根据权利要求1所述的III族半导体发光器件,其特征在于,所述发光器件还设有绝缘层和透明导电层,所述透明导电层位于所述p型氮化物半导体层上表面或者位于所述p型氮化物半导体层及n型氮化物半导体层的表面,所述绝缘层位于所述透明导电层的表面及所述凸台的表面;
    所述N型焊盘位于所述绝缘层表面之上;
    所述N型线电极位于所述n型氮化物半导体层、透明导电层及绝缘层之间。
  8. 根据权利要求2至7中任一所述的III族半导体发光器件,其特征在于,所述发光器件还设有绝缘层和透明导电层,所述透明导电层位于所述p型氮化物半导体层上表面或者位于所述p型氮化物半导体层及n型氮化物半导体层的表面,所述绝缘层位于所述透明导电层的表面及所述凸台的表面;
    所述N型焊盘位于所述绝缘层表面之上;
    所述N型线电极位于所述绝缘层表面之上。
  9. 根据权利要求8所述的III族半导体发光器件,其特征在于,所述P型电极,进一步为,
    所述P型焊盘位于所述绝缘层表面上;
    所述P型线电极位于所述透明导电层表面之上、或位于所述透明导电层及绝缘层之间、或部分位于所述绝缘层表面之上、或位于所述p型氮化物半导体层表面之上、或位于所述p型氮化物半导体层及透明导电层之间、或位于所述p型氮化物半导体层及绝缘层之间、或位于所述p型氮化物半导体层、绝缘层及透明导电层之间。
  10. 根据权利要求8所述的III族半导体发光器件,其特征在于,所述P型电极,进一步为,
    所述P型焊盘位于所述透明导电层表面之上;
    所述P型线电极位于所述透明导电层表面之上、或位于所述透明导电层及绝缘层之间、或部分位于所述绝缘层表面之上、或位于所述p型氮化物半导体层表面之上、或位于所述p型氮化物半导体层及透明导电层之间、或位于所述p型氮化物半导体层及绝缘层之间、或位于所述p型氮化物半导体层、绝缘层及透明导电层之间。
  11. 根据权利要求8所述的III族半导体发光器件,其特征在于,所述P型电极,进一步为,
    所述P型焊盘位于所述p型氮化物半导体层表面上;
    所述P型线电极位于所述透明导电层表面之上、或位于所述透明导电层及绝缘层之间、或部分位于所述绝缘层表面之上、或位于所述p型氮化物半导体层表面之上、或位于所述p型氮化物半导体层及透明导电层之间、或位于所述p型氮化物半导体层及绝缘层之间、或位于所述p型氮化物半导体层、绝缘层及透明导电层之间。
  12. 根据权利要求8所述的III族半导体发光器件,其特征在于,所述P型电极,进一步为,
    所述P型焊盘位于所述绝缘层及透明导电层之间;
    所述P型线电极位于所述透明导电层表面之上、或位于所述透明导电层及绝缘层之间、或部分位于所述绝缘层表面之上、或位于所述p型氮化物半导体层表面之上、或位于所述p型氮化物半导体层及透明导电层之间、或位于所述p型氮化物半导体层及绝缘层之间、或位于所述p型氮化物半导体层、绝缘层及透明导电层之间。
  13. 根据权利要求8所述的III族半导体发光器件,其特征在于,所述P型电极,进一步为,
    所述P型焊盘位于所述p型氮化物半导体层及透明导电层之间;
    所述P型线电极位于所述透明导电层表面之上、或位于所述透明导电层及绝缘层之间、或部分位于所述绝缘层表面之上、或位于所述p型氮化物半导体层表面之上、或位于所述p型氮化物半导体层及透明导电层之间、或位于所述p型氮化物半导体层及绝缘层之间、或位于所述p型氮化物半导体层、绝缘层及透明导电层之间。
  14. 根据权利要求8所述的III族半导体发光器件,其特征在于,所述P型电极,进一步为,
    所述P型焊盘位于所述绝缘层及p型氮化物半导体层之间;
    所述P型线电极位于所述透明导电层表面之上、或位于所述透明导电层及绝缘层之间、或部分位于所述绝缘层表面之上、或位于所述p型氮化物半导体层表面之上、或位于所述p型氮化物半导体层及透明导电层之间、或位于所述p型氮化物半导体层及绝缘层之间、或位于所述p型氮化物半导体层、绝缘层及透明导电层之间。
  15. 根据权利要求8所述的III族半导体发光器件,其特征在于,所述P型电极,进一步为,
    所述P型焊盘位于所述绝缘层、透明导电层及p型氮化物半导体层之间;
    所述P型线电极位于所述透明导电层表面之上、或位于所述透明导电层及绝缘层之间、或部分位于所述绝缘层表面之上、或位于所述p型氮化物半导体层表面之上、或位于所述p型氮化物半导体层及透明导电层之间、或位于所述p型氮化物半导体层及绝缘层之间、或位于所述p型氮化物半导体层、绝缘层及透明导电层之间。所述N型焊盘位于所述绝缘层表面之上
  16. 根据权利要求1所述的III族半导体发光器件,其特征在于,所述P型焊盘和N型焊盘结构相同,进一步地,
    所述P型焊盘和N型焊盘为由内向外依次排列的第一Ni层、Al层、中间Cr层、第二Ni层以及Au层组成,或由内向外依次排列的第一Ni层、Al层、中间Cr层、Pt层、Au层组成,或由内向外依次排列的第一Ni层、Al层、第二Ni层、Pt层、Au层组成,或由内向外依次排列的第一Ni层、Al层、Ti层、Pt层以及Au层组成,或由内向外依次排列的第一Ni层、Al层、Ti层、Pt层、Ti层、Pt层、Ti层、Pt层以及Au层组成,或由内向外依次排列的第一Cr层、Al层、中间Cr层、Pt层、Au层组成,或由内向外依次排列的第一Cr层、Al层、第二Ni层、Pt层、Au层组成。
  17. 根据权利要求16所述的III族半导体发光器件,其特征在于,所述P型焊盘和N型焊盘结构,进一步的,其中所述第一Ni层的厚度为0.4~3nm,Al层的厚度为50~300nm,中间Cr层的厚度为10~300nm,第二Ni层的厚度为10~300nm,Au层的厚度为50~3000nm,Pt层的厚度为10~300nm,Ti层的厚度为10~300nm,第一Cr层的厚度为0.4~5nm。
  18. 根据权利要求1所述的III族半导体发光器件,其特征在于,所述N型焊盘与所述P型焊盘之间的高度差低于300nm。
  19. 根据权利要求8所述的III族半导体发光器件,其特征在于,所述绝缘层,为三氧化二铝、二氧化硅、二氧化钛、五氧化二钽、五氧化二铌、氮氧化硅或氮化硅中的一种或两种以上制成的绝缘层。
  20. 根据权利要求8所述的III族半导体发光器件,其特征在于,所述发光器件还设有电流阻挡层,该电流阻挡层位于所述透明导电层内部。
PCT/CN2015/086437 2015-01-20 2015-08-09 一种iii族半导体发光器件 WO2016115877A1 (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201510027630.2 2015-01-20
CN201510027630.2A CN104659177A (zh) 2015-01-20 2015-01-20 一种 iii 族半导体发光器件

Publications (1)

Publication Number Publication Date
WO2016115877A1 true WO2016115877A1 (zh) 2016-07-28

Family

ID=53250082

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2015/086437 WO2016115877A1 (zh) 2015-01-20 2015-08-09 一种iii族半导体发光器件

Country Status (2)

Country Link
CN (1) CN104659177A (zh)
WO (1) WO2016115877A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104659177A (zh) * 2015-01-20 2015-05-27 湘能华磊光电股份有限公司 一种 iii 族半导体发光器件
DE102017205639A1 (de) * 2016-04-18 2017-10-19 Seoul Viosys Co., Ltd Lumineszenzdiode mit hoher Effizienz
CN106571414B (zh) * 2016-11-09 2019-11-19 佛山市国星半导体技术有限公司 一种垂直结构led芯片的制造方法
CN106601877A (zh) * 2016-11-09 2017-04-26 佛山市国星半导体技术有限公司 一种垂直结构led芯片的制造方法
CN108110099B (zh) * 2017-04-01 2019-03-12 厦门乾照光电股份有限公司 一种led芯片及其制作方法
TWI635626B (zh) * 2017-10-19 2018-09-11 友達光電股份有限公司 發光裝置
CN111463329B (zh) * 2019-01-18 2021-09-17 北京北方华创微电子装备有限公司 一种led芯片及其制作方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005013382A1 (en) * 2003-07-30 2005-02-10 Epivalley Co., Ltd. Semiconductor light emitting device
CN1976075A (zh) * 2005-12-01 2007-06-06 索尼株式会社 半导体发光器件及其制造方法
US20110294242A1 (en) * 2009-07-20 2011-12-01 Enerlighting Corp. Flip-chip gan led fabrication method
CN102569586A (zh) * 2012-03-15 2012-07-11 北京工业大学 整面压合式倒装led及其制备方法
CN102569585A (zh) * 2012-02-24 2012-07-11 余丽 一种led芯片
CN104659177A (zh) * 2015-01-20 2015-05-27 湘能华磊光电股份有限公司 一种 iii 族半导体发光器件

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014500624A (ja) * 2010-11-18 2014-01-09 ソウル バイオシス カンパニー リミテッド 電極パッドを有する発光ダイオードチップ

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005013382A1 (en) * 2003-07-30 2005-02-10 Epivalley Co., Ltd. Semiconductor light emitting device
CN1976075A (zh) * 2005-12-01 2007-06-06 索尼株式会社 半导体发光器件及其制造方法
US20110294242A1 (en) * 2009-07-20 2011-12-01 Enerlighting Corp. Flip-chip gan led fabrication method
CN102569585A (zh) * 2012-02-24 2012-07-11 余丽 一种led芯片
CN102569586A (zh) * 2012-03-15 2012-07-11 北京工业大学 整面压合式倒装led及其制备方法
CN104659177A (zh) * 2015-01-20 2015-05-27 湘能华磊光电股份有限公司 一种 iii 族半导体发光器件

Also Published As

Publication number Publication date
CN104659177A (zh) 2015-05-27

Similar Documents

Publication Publication Date Title
WO2016115877A1 (zh) 一种iii族半导体发光器件
WO2016115876A1 (zh) 一种iii族半导体发光器件的制作方法
US9793440B2 (en) Light emitting diode having electrode pads
WO2016177335A1 (zh) 一种iii族半导体发光器件的倒装结构
WO2016177333A1 (zh) Iii族半导体发光器件倒装结构的制作方法
JP4091049B2 (ja) 静電気放電防止機能を有する窒化物半導体発光素子
US8455914B2 (en) Light emitting device
KR102357289B1 (ko) 발광 소자
US20060163604A1 (en) Gallium nitride-based light emitting device having light emitting diode for protecting electrostatic discharge, and melthod for manufacturing the same
US20120168805A1 (en) Light emitting device and light emitting device package
US20110001145A1 (en) Semiconductor light emitting device
US11393967B2 (en) Eutectic electrode structure of flip-chip LED chip and flip-chip LED chip
WO2016115875A1 (zh) 一种iii族半导体发光器件的制作方法
US9966519B2 (en) Gallium nitride flip-chip light emitting diode
US10475849B2 (en) Device comprising a plurality of diodes
US20240145630A1 (en) Light-emitting device and method for manufacturing the same
CN102956784A (zh) 发光二极管结构及其制造方法
CN104576868A (zh) 一种iii族半导体发光器件的制作方法
CN104576867B (zh) 一种 iii 族半导体发光器件的制作方法
US20180233628A1 (en) Diode with an improved electric current injection
WO2016177334A1 (zh) Iii族半导体发光器件倒装结构的制作方法
KR101081061B1 (ko) 발광소자, 발광소자의 제조방법 및 발광소자 패키지
KR100942713B1 (ko) 질화물계 발광소자 및 그 제조방법
TWI756602B (zh) 發光二極體
TWI792867B (zh) 發光二極體

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 15878547

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 15878547

Country of ref document: EP

Kind code of ref document: A1