WO2016096025A1 - Verfahren zum bonden von gedünnten substraten - Google Patents

Verfahren zum bonden von gedünnten substraten Download PDF

Info

Publication number
WO2016096025A1
WO2016096025A1 PCT/EP2014/078585 EP2014078585W WO2016096025A1 WO 2016096025 A1 WO2016096025 A1 WO 2016096025A1 EP 2014078585 W EP2014078585 W EP 2014078585W WO 2016096025 A1 WO2016096025 A1 WO 2016096025A1
Authority
WO
WIPO (PCT)
Prior art keywords
substrate
substrates
fixing
bonding
carrier
Prior art date
Application number
PCT/EP2014/078585
Other languages
English (en)
French (fr)
Inventor
Andreas FEHKÜHRER
Original Assignee
Ev Group E. Thallner Gmbh
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to SG11201603148VA priority Critical patent/SG11201603148VA/en
Priority to JP2016525094A priority patent/JP6509208B2/ja
Priority to KR1020167008434A priority patent/KR102115067B1/ko
Priority to CN201480057663.5A priority patent/CN105960706B/zh
Priority to PCT/EP2014/078585 priority patent/WO2016096025A1/de
Priority to US14/917,318 priority patent/US9859246B2/en
Application filed by Ev Group E. Thallner Gmbh filed Critical Ev Group E. Thallner Gmbh
Priority to ATA9333/2014A priority patent/AT518738B1/de
Priority to DE112014003660.9T priority patent/DE112014003660B4/de
Priority to TW108132829A priority patent/TWI720613B/zh
Priority to TW104137404A priority patent/TW201634289A/zh
Publication of WO2016096025A1 publication Critical patent/WO2016096025A1/de
Priority to US15/820,907 priority patent/US20180096962A1/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/68Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for positioning, orientation or alignment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B37/00Methods or apparatus for laminating, e.g. by curing or by ultrasonic bonding
    • B32B37/0046Methods or apparatus for laminating, e.g. by curing or by ultrasonic bonding characterised by constructional aspects of the apparatus
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B38/00Ancillary operations in connection with laminating processes
    • B32B38/18Handling of layers or the laminate
    • B32B38/1825Handling of layers or the laminate characterised by the control or constructional features of devices for tensioning, stretching or registration
    • B32B38/1833Positioning, e.g. registration or centering
    • B32B38/1841Positioning, e.g. registration or centering during laying up
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B38/00Ancillary operations in connection with laminating processes
    • B32B38/18Handling of layers or the laminate
    • B32B38/1858Handling of layers or the laminate using vacuum
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/185Joining of semiconductor bodies for junction formation
    • H01L21/187Joining of semiconductor bodies for junction formation by direct bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/304Mechanical treatment, e.g. grinding, polishing, cutting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67092Apparatus for mechanical treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6831Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using electrostatic chucks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L21/6836Wafer tapes, e.g. grinding or dicing support tapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
    • H01L24/75Apparatus for connecting with bump connectors or layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2309/00Parameters for the laminating or treatment process; Apparatus details
    • B32B2309/08Dimensions, e.g. volume
    • B32B2309/10Dimensions, e.g. volume linear, e.g. length, distance, width
    • B32B2309/105Thickness
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2457/00Electrical equipment
    • B32B2457/14Semiconductor wafers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68363Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used in a transfer process involving transfer directly from an origin substrate to a target substrate without use of an intermediate handle substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68368Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used in a transfer process involving at least two transfer steps, i.e. including an intermediate handle substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68381Details of chemical or physical process used for separating the auxiliary support from a device or wafer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54426Marks applied to semiconductor devices or parts for alignment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54453Marks applied to semiconductor devices or parts for use prior to dicing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/0212Auxiliary members for bonding areas, e.g. spacers
    • H01L2224/02122Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
    • H01L2224/02233Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body not in direct contact with the bonding area
    • H01L2224/0224Alignment aids
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/038Post-treatment of the bonding area
    • H01L2224/0381Cleaning, e.g. oxide removal step, desmearing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/038Post-treatment of the bonding area
    • H01L2224/0382Applying permanent coating, e.g. in-situ coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/038Post-treatment of the bonding area
    • H01L2224/0383Reworking, e.g. shaping
    • H01L2224/03831Reworking, e.g. shaping involving a chemical process, e.g. etching the bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/038Post-treatment of the bonding area
    • H01L2224/0383Reworking, e.g. shaping
    • H01L2224/0384Reworking, e.g. shaping involving a mechanical process, e.g. planarising the bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • H01L2224/081Disposition
    • H01L2224/0812Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/08121Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the connected bonding areas being not aligned with respect to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • H01L2224/081Disposition
    • H01L2224/0812Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/08135Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/08145Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/7525Means for applying energy, e.g. heating means
    • H01L2224/75251Means for applying energy, e.g. heating means in the lower part of the bonding apparatus, e.g. in the apparatus chuck
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/7525Means for applying energy, e.g. heating means
    • H01L2224/75272Oven
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/757Means for aligning
    • H01L2224/75701Means for aligning in the lower part of the bonding apparatus, e.g. in the apparatus chuck
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/757Means for aligning
    • H01L2224/75702Means for aligning in the upper part of the bonding apparatus, e.g. in the bonding head
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/757Means for aligning
    • H01L2224/75703Mechanical holding means
    • H01L2224/75704Mechanical holding means in the lower part of the bonding apparatus, e.g. in the apparatus chuck
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/757Means for aligning
    • H01L2224/75703Mechanical holding means
    • H01L2224/75705Mechanical holding means in the upper part of the bonding apparatus, e.g. in the bonding head
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/757Means for aligning
    • H01L2224/75723Electrostatic holding means
    • H01L2224/75724Electrostatic holding means in the lower part of the bonding apparatus, e.g. in the apparatus chuck
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/757Means for aligning
    • H01L2224/75723Electrostatic holding means
    • H01L2224/75725Electrostatic holding means in the upper part of the bonding apparatus, e.g. in the bonding head
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/757Means for aligning
    • H01L2224/75733Magnetic holding means
    • H01L2224/75734Magnetic holding means in the lower part of the bonding apparatus, e.g. in the apparatus chuck
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/757Means for aligning
    • H01L2224/75733Magnetic holding means
    • H01L2224/75735Magnetic holding means in the upper part of the bonding apparatus, e.g. in the bonding head
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/757Means for aligning
    • H01L2224/75743Suction holding means
    • H01L2224/75744Suction holding means in the lower part of the bonding apparatus, e.g. in the apparatus chuck
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/757Means for aligning
    • H01L2224/75743Suction holding means
    • H01L2224/75745Suction holding means in the upper part of the bonding apparatus, e.g. in the bonding head
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/7598Apparatus for connecting with bump connectors or layer connectors specially adapted for batch processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/80003Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding involving a temporary auxiliary member not forming part of the bonding apparatus
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/80003Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding involving a temporary auxiliary member not forming part of the bonding apparatus
    • H01L2224/80006Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding involving a temporary auxiliary member not forming part of the bonding apparatus being a temporary or sacrificial substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/80009Pre-treatment of the bonding area
    • H01L2224/8001Cleaning the bonding area, e.g. oxide removal step, desmearing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/80009Pre-treatment of the bonding area
    • H01L2224/8001Cleaning the bonding area, e.g. oxide removal step, desmearing
    • H01L2224/80011Chemical cleaning, e.g. etching, flux
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/80009Pre-treatment of the bonding area
    • H01L2224/8001Cleaning the bonding area, e.g. oxide removal step, desmearing
    • H01L2224/80013Plasma cleaning
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/80009Pre-treatment of the bonding area
    • H01L2224/8002Applying permanent coating to the bonding area in the bonding apparatus, e.g. in-situ coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/80009Pre-treatment of the bonding area
    • H01L2224/8003Reshaping the bonding area in the bonding apparatus, e.g. flattening the bonding area
    • H01L2224/80047Reshaping the bonding area in the bonding apparatus, e.g. flattening the bonding area by mechanical means, e.g. severing, pressing, stamping
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/80009Pre-treatment of the bonding area
    • H01L2224/80051Forming additional members
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/80053Bonding environment
    • H01L2224/80091Under pressure
    • H01L2224/80093Transient conditions, e.g. gas-flow
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/80053Bonding environment
    • H01L2224/80095Temperature settings
    • H01L2224/80099Ambient temperature
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/8012Aligning
    • H01L2224/80121Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors
    • H01L2224/8013Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors using marks formed on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/8012Aligning
    • H01L2224/80121Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors
    • H01L2224/80132Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors using marks formed outside the semiconductor or solid-state body, i.e. "off-chip"
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/802Applying energy for connecting
    • H01L2224/80201Compression bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/802Applying energy for connecting
    • H01L2224/80201Compression bonding
    • H01L2224/80203Thermocompression bonding, e.g. diffusion bonding, pressure joining, thermocompression welding or solid-state welding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/802Applying energy for connecting
    • H01L2224/80201Compression bonding
    • H01L2224/80209Compression bonding applying unidirectional static pressure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/802Applying energy for connecting
    • H01L2224/80213Applying energy for connecting using a reflow oven
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/80905Combinations of bonding methods provided for in at least two different groups from H01L2224/808 - H01L2224/80904
    • H01L2224/80907Intermediate bonding, i.e. intermediate bonding step for temporarily bonding the semiconductor or solid-state body, followed by at least a further bonding step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • H01L2225/06565Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices having the same size and there being no auxiliary carrier between the devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L24/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area

Definitions

  • the invention relates to a method for bonding according to claim 1.
  • substrates with different functional units for example substrates with memory chips and microcontrollers
  • substrates with different functional units for example substrates with memory chips and microcontrollers
  • the resulting substrate stacks have a thickness of a few hundred micrometers.
  • the bonding technology can also be used for temporarily fixing a substrate and / or a substrate stack.
  • a product substrate is fixed with the aid of an adhesive on a carrier substrate under pressure and / or temperature. After processing the product substrate, the product substrate is released again from the carrier substrate.
  • the alignment and bonding process is performed on substrates of a defined standard thickness. After a second substrate has been bonded to a first substrate, the thinning of the second substrate occurs.
  • Re-thinning process is made from a formerly thick substrate to a thin substrate.
  • a further, third, thick substrate is bonded, the thickness of which is reduced in a further back-thinning process.
  • a technical problem is that a permanent bond can not be reversed, so in case of a false bond
  • Substrates can be worth tens of thousands of euros.
  • the present invention is therefore based on the object of specifying a method which solves the aforementioned problems at least partially, preferably predominantly. Furthermore, the object of the present invention is to enable a cost-effective, in particular as possible without jetting, production of bonds.
  • the basic idea of the present invention is to thinnish at least one of the substrates to be bonded, preferably all, in departure from the previous practice, from the, in particular permanent, bonding.
  • the invention thus relates in particular to a method for bonding already thinned substrates.
  • the invention is preferably based on the idea to fix thinned substrates, preferably wafers, on a support, in particular a film which has been stretched on a frame (substrate fixing) and to transport, align and bond in this state.
  • the substrate is therefore preferably thinned to its intended thickness during transport, and / or alignment and / or bonding.
  • thick substrates are fixed to the carrier and thinned back immediately before the alignment (preferably) or immediately before bonding, so that over a certain distance, a transport dircker substrates is possible.
  • a thinned substrate may be bonded to a non-thinned substrate or, more preferably, a substrate stack. For even better avoidance of according to the invention, only thinned substrates can be bonded together.
  • the first substrate and / or the second substrate to a thickness less than 1000 ⁇ , in particular less than 500 ⁇ , preferably less than 100 ⁇ , more preferably less than 50 ⁇ , most preferably less than 30 ⁇ , thinned.
  • the first substrate and / or the second substrate for thinning and / or bonding is / is fixed on a carrier having a carrier surface, in particular an annular frame.
  • a carrier having a carrier surface in particular an annular frame.
  • the first substrate and / or the second substrate in particular at least one respective cross-sectional area of the first substrate and / or the second substrate parallel to a bonding surface, preferably completely, are congruent and / or have similar geometric dimensions.
  • the present invention is used as a wafer-to-wafer (W2W) process, which provides processing speed and throughput advantages.
  • first substrate and the second substrate are prior to bonding on the basis of corresponding alignment marks of the substrates, especially with an alignment accuracy better than 100 ⁇ , preferably better than 50 ⁇ , more preferably better than 1 ⁇ , most preferably better than 500 nm, most preferably aligned better than 200 nm to each other and then, in particular magnetically, prefixed, influences the Alignment of the carrier to each other are virtually eliminated.
  • D2W die-to-wafer
  • thinned substrates can be bonded directly. More preferably, one or more of the subsequent treatment steps are performed prior to transport and / or prior to alignment and / or prior to bonding:
  • a substrate fixing which is designed to fix a substrate, in particular thinned on a support of the substrate fixing.
  • all common substrate types are suitable, in particular wafers.
  • the substrates may have any desired shape, but are preferably circular.
  • the diameter of the substrates is in particular industrially standardized.
  • industry standard diameters are 1 inch, 2 inches, 3 inches, 4 inches, 5 inches, 6 inches, 8 inches, 12 inches, and 18 inches.
  • the method according to the invention could also be of particular interest for the processing of rectangular substrates, in particular glass or sapphire substrates.
  • the substrates may be semiconductor substrates, metallic substrates, ceramic substrates, mineral substrates, in particular sapphire substrates, glass substrates or polymer substrates.
  • ceramic or mineral substrates sapphire substrates are preferably used.
  • the fixing of thinned substrates or the fixing of substrate stacks, which consists of a plurality of already aligned and mutually allied, thinned substrates are built, possible.
  • substrate is also understood as a synonym for substrate stack.
  • the substrate fixing consists of a frame (English: frame) and a tensioned over the frame, elastic film (engl .: tape) as a carrier.
  • the film forms a, in particular adhesive, Substratfixier Chemistry on which the substrate is fixable.
  • the film constitutes a fixing element.
  • the frame forms a, in particular magnetically acting, carrier fixing surface (carrier fixing region) for fixing the substrate fixing with a second, in particular corresponding, substrate fixing.
  • the substrate fixations are therefore magnetically fixable with each other.
  • the frame is therefore preferably magnetic or magnetizable.
  • the magnetic flux density of the frame in particular greater than 1 0 '5 T, preferably greater than 1 0 "T 4, more preferably greater than 10" 3 T, on Trentzugtesten greater than 10 "' T, the allerbevorzugtesten greater than I T.
  • the pressure resulting from two magnetically adhering frames at the contact surfaces of the substrates is greater than 10 -5 N / m 2 , preferably greater than 10 -3 N / m 2 , more preferably greater than 1 N / m, most preferably greater than 10 N / m, most preferably greater than 10 3 N / m 2 .
  • the substrate fixings in particular from the outside, can be fixed to one another via clamps.
  • the substrate fixings can be fixed to one another via a plug-in system.
  • the plug-in system is preferably designed so that along a full-circumference plug elements and recesses, which serve to receive the plug-in elements of the opposite substrate fixing, alternate.
  • the substrate fixations can be fixed to one another electrostatically.
  • respective plates which can be brought to an electric potential are distributed evenly along the substrate fixation.
  • the plates are preferably electrically isolated from the remaining substrate fixation.
  • the substrate fixing has a solid basic body with, in particular controllable, fixing elements for fixing the substrate on a planar substrate fixing surface of the basic body.
  • the substrate fixings according to the embodiments of the invention described above can be fixed to each other.
  • the substrate fixations are magnetically fixable to each other.
  • the main body is therefore in particular magnetically or magnetizable on its substrate fixing surface.
  • the magnetic flux density of the base body in particular in the Rheinfixier Scheme, in particular greater than 10 "S T, preferably greater than 1 0 " 4 T, still more preferably greater than 10 "3 T, most preferably greater than ⁇ ' ⁇ , most preferably greater than I T.
  • the magnetically adhered to each other by two substrate fixation is formed on the contact surfaces of the substrates pressure greater than 10 "5 N / m 2, preferably greater than 10" 3 N / m 2, more preferably greater than ⁇ ⁇ / m,
  • Trustzugtesten at greater as 10 N / m, most preferably greater than 10 3 N / m 2 .
  • the fixing, in particular magnetic, properties of the base body, frame and / or substrate fixing for adhesion between two associated basic bodies, frames and / or substrate fixation, in particular on the Sufixier Structure or a Sufixier Scheme are preferably independent of the following mentioned fixer properties of fixing elements for fixing the substrates.
  • the fixing element is at least one adhesive surface.
  • the adhesive surface is preferably electrically and / or magnetically switchable, so that it is possible to switch between a state of high adhesion and a state of low adhesion, in particular by means of a control device.
  • the fixing element is at least one vacuum fixation on the substrate fixing surface.
  • the vacuum fixation preferably consists of several vacuum supply lines, which pass through the carrier surface.
  • the vacuum feed lines are preferably with a vacuum chamber located in the substrate fixation or in the carrier connected.
  • the vacuum chamber can be closed off via a feed line, which can be separated fluid-dynamically from the environment via a valve, preferably by a control device.
  • This makes it possible according to the invention to fix a, in particular back-thinned, substrate to the support surface by applying a vacuum and to close the valve during the evacuation process.
  • the normal pressure acting from the outside thus represents an overpressure with respect to the negative pressure area in the carrier and thus fixes the substrate on the carrier.
  • the fixing element is at least one electrostatic fixing.
  • the electrostatic fixing consists in particular of a plurality of specially shaped, mutually aligned and oriented electrodes on which a defined potential can be set by means of an electrical line.
  • a charge separation in particular an influence, can be generated in the electrically conductive regions of a substrate to be fixed, which leads to an electrostatic attraction between the support on the substrate fixing surface and the substrate. This is controllable in particular by a control device.
  • the fixing element is at least one magnetic fixing.
  • the magnetic fixation is preferably switchable and differs from the, in particular permanent, magnetization of the body.
  • the switchable, magnetic fixation is preferably a magnetic coil, the magnetic flux through a current flow Build up the field to fix the substrate to the Substratfixier Structure. Accordingly, the substrate to be fixed at least partially magnetic properties.
  • the fixing element is at least one mechanical fixation.
  • the mechanical fixation consists in particular of clamping elements.
  • the clamping elements fix the substrate along the substrate surface to be bonded.
  • the clamping elements may remain in the fixing position during the alignment process according to the invention and even during the approach of the two substrates to each other. The clamping elements can then shortly before. be removed during or even after the contacting of the substrates.
  • the substrate fixations therefore preferably have a substrate fixing surface and a carrier fixing surface (or carrier fixing region) surrounding the substrate fixing surface.
  • the substrate can be thinned back before and / or after fixation on the substrate fixation. If the substrate is thinned back before fixation on the substrate fixation, the substrate fixation is not contaminated. However, then a transfer of a back-thinned substrate must be done on the substrate fixation. If the substrate is thinned back after fixation on the substrate fixation, the substrate fixation is preferably cleaned after re-thinning. However, the immediate fixation of the substrate to be re-thinned results in stability advantages. Furthermore, there is no need to transfer a back-thinned substrate to the substrate fixing according to the invention. The process
  • the two thinned substrates to be bonded are arranged at a distance from one another by means of a first fixation according to the invention without first contacting or preliminarily connecting the contact surfaces of the substrates (pre-bond).
  • the substrates are therefore in each case at, in particular corresponding, opposite,
  • alignment of two substrates takes place on the basis of alignment marks of the substrates relative to one another.
  • the orientation of the substrate fixations according to the invention to one another may not be completely perfect, as long as they are not aligned identically with the respective substrates.
  • the alignment can be done for example with one of the systems of US 6,214,692 B l, PCT / EP 201 3/07583 1 or PCT / EP 201 3/062473.
  • the alignment process may also be subject to an error minimization process where optimal alignment of the substrate fuses and thus the small substrates thereon is accomplished by minimizing errors.
  • error minimization process Such processes are described in the document WO2013 / 1 82236A1.
  • the further processing takes place when an orientation angle about the normal of the two corresponding Substrate fixations to one another, in particular less than 5 °, preferably less than 1 °, more preferably less than 0.1 °, most preferably less than 0.01 °, most preferably less than 0.0001 ° and / or a translational displacement of the two corresponding substrate fixations to one another, in particular less than 5 mm, preferably less than 1 mm, more preferably less than ⁇ ⁇ , most preferably less than ⁇ ⁇ , most preferably smaller than l OOnm are.
  • the aforementioned values can be determined with a test device.
  • the approach of the substrate fixations according to the invention to one another takes place.
  • continuous control of the alignment marks and / or characteristic features of the substrates relative to each other or to other features may be made so that a continuous review of the positions of the substrates during the approximation phase may take place. This ensures that no displacement of the two substrates takes place during the approach phase.
  • the surfaces of the, in particular magnetic, substrate fixing in this case the frame touch on the Sufixier vom.
  • the frames are fixed to each other.
  • the fixation is preferably carried out via a, in particular intrinsic, magnetization of at least one of the two frames at least on the Collinsfixier inhabit.
  • a prebond or bonding process takes place by an approach of the two substrates fixed on the substrates to the substrate fixing surfaces.
  • the bonding process by approaching the two substrates can in particular also be effected by means for approaching, in particular a centrically oriented printing apparatus, in particular by a mandrel, from the rear side of the substrate fixing according to the invention.
  • Such approaching means and in particular sample holders which would be suitable for holding the substrate fixings are described in more detail in PCT / EP 201 1/064353.
  • the approach is effected by a deformation of the carrier, in particular of the film stretched in the frame.
  • the film can be deformed by a centrically oriented printing device or by a roller from the substrate side facing away from the film.
  • the document WO2014037044A 1 describes a device with a roller, by means of which an embossing can be carried out.
  • the person skilled in the art could build a plant from the device in document WO2014037044A, which generates a corresponding linear load on the substrate fixing according to the invention, in particular the film, and thus initiates a corresponding contacting and / or bonding process.
  • the two substrates are fixed to one another by means of the second substrate fixation described above.
  • a first process step an orientation of two substrates takes place based on their alignment marks to each other. What has been said above about the first embodiment of the process applies above all to the second embodiment. While in the first embodiment, a post-fixation of the substrate with respect to the frame may occur when the film warps by mechanical and / or thermal stress, this is virtually eliminated in the second embodiment.
  • the second process step is analogous to the first embodiment, wherein the fixation of the substrate fixations preferably at a Codfix michs Scheme (instead of directly by ontaktierung on a Sufixier Structure), in particular with distance from each other, preferably magnetically.
  • the two substrates have been prefixed by a prebond zueiander, it may be provided according to the invention to perform an additional full-area bond before and / or during a heat treatment to exert an additional, in particular full-surface and uniform, compressive stress on the two substrates.
  • the applied force is in particular greater than 100 N, preferably greater than 1 kN, more preferably greater than 10 kN, most preferably greater than 1 00 kN, most preferably greater than 1000 kN.
  • the pressures are calculated by dividing the applied force by the area of the substrate to be bonded.
  • the pressure acting on a circular 200 mm substrate is therefore about 3.2 Pa bar at a pressure of 1 N, and about 320000 Pa at a pressure of 10 kN.
  • the substrate fixations can be handled with a sample holder and / or a robot and transported between different processes and stations.
  • All embodiments of the substrate fixations according to the invention are preferably suitable for surviving a heat treatment process, in particular for bonding.
  • the first embodiment may be limited by a maximum use temperature of the carrier or the substrate fixing, in particular when the carrier is a film.
  • the substrates may be subjected to a heat treatment to result in a permanent bond.
  • the bond strength of the permanent bond is greater than 1 .0 J / m 2, preferably greater than 1 .5 J / m 2, more preferably greater than 2.0 J / m 2, most preferably greater than or equal to 2.5 J / m 2.
  • the substrates are located on the substrate fixations according to the invention. This makes it possible to heat the substrate fixings in a mass process (English: batch process). The heating is preferably carried out in a continuous furnace. In an alternative A s Officesform takes place the heat treatment in a module of a cluster of a series of modules. Also conceivable according to the invention is bonding to a heating plate.
  • the temperature used in such a heat treatment process is in particular less than 700 ° C, preferably less than 500 ° C, more preferably less than 300 ° C, most preferably less than 100 ° C, most preferably less than 50 ° C.
  • the substrates can already be so strongly bonded to each other during contact at room temperature that an additional heat treatment is no longer necessary.
  • the Curie temperature is preferably not exceeded in order not to lose the magnetic properties of the substrate fixing according to the invention.
  • precisely the disappearance of the ferromagnetism of the substrate fixations according to the invention when the Curie temperature is exceeded can describe a further aspect according to the invention. If the bond strength of the permanent bond between two substrates reaches its maximum only above a certain temperature, and if this temperature is at least close to the Curie temperature, further heating above the Curie temperature can automatically separate the substrate fixations by loss of ferromagnetism respectively.
  • the substrate holders according to the invention are then separated before the Curie temperature is reached again, which leads to a return of the ferromagnetism, or at least by further separating elements separated from each other so that they can not connect at least below the Curie temperature, or at least easier to separate.
  • Such automatic separation processes are particularly advantageous in fully automatic batch processes.
  • Figure 1a is a schematic, not to scale
  • Figure l b is a schematic, not to scale
  • Figure 2a is a schematic, not to scale
  • Figure 2b is a schematic, not to scale
  • Figure 2c is a schematic, not to scale
  • Figure 3a is a schematic, not to scale
  • Figure 3 b is a schematic, not to scale
  • the carrier 3 can then be elastically deformed in particular by a load from its carrier surface 3o.
  • the substrate fixing 1 has a substrate fixing surface 9 (or substrate fixing region) on a carrier surface 3o and a ring-shaped, in particular annular, surrounding the substrate fixing surface 9,
  • Carrier fixing surface 8 (or Sufixier Scheme) on. Together, the frame 2 and the carrier 3 form a
  • Substrate 4 with respect to the Sufixier Chemistry 8 preferably
  • the back-thinned first substrate 4 is fixed to the Substratfixier Chemistry 9 (here a film surface) of the stretched over a frame 2 carrier 3 (here an elastic film).
  • the carrier surface 3o is adhesive for fixing the first substrate 4 and for fixing the carrier 3 to the frame 2.
  • monolithic substrate fixation 1 ' shown. This has a rigid support 3 'with a support surface 3o', which has a vacuum fixation as a fixing element 5.
  • the fixing element 5 may have vacuum webs (as shown), but instead also electrostatic fixings, magnetic fixings, adhesive surfaces or mechanical clamps.
  • the fixing elements 5 also act during transport of the carrier 3 'over long distances / long times.
  • the vacuum can be used to fix the first substrate 4, the vacuum can be used to fix the vacuum.
  • valve 6 can generally as
  • Control unit are interpreted, which is controlled by a control device. Conceivable instead would be a supply line for electric current in the case of electrostatic and / or magnetic fixation.
  • the layer thickness of the thinned first substrate 4 is so small that a stabilization of the first substrate 4 by a carrier 3, 3 'according to the invention is advantageous in order to avoid damage to the first substrate 4.
  • first substrate applies analogously to a second substrate 4 'or further substrates, provided that they are of identical design. It can also combinations of the described
  • Substrate fixations 1, 1 * are used for the second or further substrates.
  • FIG. 2a shows an alignment process in which the two
  • Substrates 4, 4 ' are respectively fixed on oppositely arranged carriers 3 of the substrate fixings 1 and are aligned with each other.
  • the alignment is preferably via a not shown
  • Alignment system (English: aligner). The alignment takes place in a known per se, preferably between corresponding Alignment marks on the substrate surfaces 4o, 4o 'of
  • the substrate fixations 1 can be shifted relative to each other. This shift is, however, usually marginal and
  • the displacement according to the invention is less than 5 mm, preferably less than 1 mm, more preferably less than 100 ⁇ , most preferably less than 1 0 ⁇ , am
  • FIG. 2b shows a contacting process in which surfaces 2o (carrier fixing surfaces 8) of the two frames 2 contact one another.
  • the two frames are 2, in particular by intrinsic
  • the surfaces 2o are pulled independently of one another, in particular by magnetic forces.
  • the contacting can by any, the substrates 4, 4 'in opposite directions with force acting elements, in particular by centric and radially symmetric pressure elements or by rolling.
  • the elastic support 3 expands in the direction of the opposite support 3.
  • the contacting takes place especially in magnetic frame independently by their magnetic attraction.
  • FIG. 3b shows a contacting process in which the substrate surfaces 4o, 4o 'of the two substrates 4, 4' contact one another before the substrate fixations 1 'can come into contact.
  • the substrate fixations 1 'therefore operate without contact in this embodiment.
  • the substrate stack thus formed is fixed in particular by intrinsic magnetic forces of the carrier 3 '.
  • At least one of the two is
  • Substrates 4, 4 'around a thinned substrate 4, 4' are thus no longer limited to the use of thick, dimensionally stable substrates.
  • Fixing element in particular vacuum fixing control unit, in particular valve magnetic field lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
  • Recrystallisation Techniques (AREA)
  • Combinations Of Printed Boards (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

Die vorliegende Erfindung betrifft ein Verfahren zum Bonden eines ersten Substrats (4) mit einem zweiten Substrat (4'), wobei das erste Substrat (4) und/oder das zweite Substrat (4') vor dem Bonden gedünnt ist/wird. Die Substrate (4, 4') können Wafer, Halbleitersubstrate, metallische Substrate, mineralische Substrate, insbesondere Saphirsubstrate, Glassubstrate oder Polymersubstrate sein. Das erste Substrat (4) und/oder das zweite Substrat (4') werden zum Dünnen und/oder Bonden auf einem auf einer Trägeroberfläche (3o, 3o') eines, insbesondere einen ringförmigen Rahmen (2) aufweisenden, Trägers (3, 3') fixiert. Das erste Substrat (4) und das zweite Substrat (4') werden vor dem Bonden an Hand von korrespondierenden Ausrichtungsmarkierungen der Substrate (4, 4') zueinander ausgerichtet und anschließend, insbesondere magnetisch, vorfixiert. Substratfixierungen weisen jeweils eine Substratfixierfläche (9) zur Fixierung jeweils eines Substrats (4, 4') und jeweils eine die Substratfixierfläche (9) umgebende Trägerfixierfläche (8) oder Trägerfixierbereich zur gegenseitigen Fixierung der Substratfixierungen auf, wobei insbesondere die Trägerfixierfläche (8) oder der Trägerfixierbereich magnetisiert oder magnetisierbar ist, oder alternativ die Substratfixierungen mittels eines Klebers, über Klemmen, über ein Stecksystem oder elektrostatisch miteinander fixierbar sind.

Description

VERFAHREN ZUM BONDEN VON GEDÜNNTEN SUBSTRATEN
B e s c h r e i b u n g
Die Erfindung betrifft ein Verfahren zum Bonden gemäß Anspruch 1 .
In der Halbleiterindustrie werden Substrate durch sogenannte
Bondingprozesse permanent oder temporär miteinander verbunden.
Durch einen Bondingprozess können beispielsweise Substrate mit unterschiedlichen funktionalen Einheiten, beispielsweise Substrate mit Speicherchips und Mikrokontrollern, übereinander gestapelt werden. Durch die Stapelung und permanente Fixierung mehrerer Substrate mit unterschiedlichen Eigenschaften erhält man Substratstapel mit
komplexeren Eigenschaften. Die so entstandenen Substratstapel besitzen eine Dicke von wenigen hundert Mikrometern.
Die Bondingtechnologie kann aber auch zur temporären Fixierung eines Substrats und/oder eines Substratstapels verwendet werden. Dabei wird ein Produktsubstrat mit Hilfe eines Klebers auf einem Trägersubstrat unter Druck und/oder Temperatur fixiert. Nach der Prozessierung des Produktsubstrats wird das Produktsubstrat wieder vom Trägersubstrat gelöst.
Das größte Problem im Stand der Technik besteht in der Ausrichtung und permanenten Fixierung mehrerer extrem dünner Substrate. Die Stapelung derartiger dünner Substrate erzeugt einen Substratstapel, einen
sogenannten„multi-stack". Um die schwere und umständliche
Handhabung dünner Substrate zu vermeiden, wird der Ausrichtungs- und Bondprozess an Substraten mit definierter Standarddicke vorgenommen. Nachdem ein zweites Substrat zu einem ersten Substrate gebondet wurde, erfolgt die Rückdünnung des zweiten Substrats. Durch den
Rückdünnprozess wird aus einem vormals dicken Substrat ein dünnes Substrat hergestellt. Auf dieses zweite, rückgedünnte Substrat wird gegebenenfalls ein weiteres, drittes, dickes Substrat gebondet werden, dessen Dicke in einem weiteren Rückdünnprozess reduziert. Durch den, theoretisch beliebig oft wiederholbaren, Prozess können so Substratstapel beliebiger Funktionalität erzeugt werden.
Ein technisches Problem besteht darin, dass ein permanenter Bond nicht rückgängig gemacht werden kann, so dass im Falle einer falschen
Ausrichtung und/oder Beschädigung der gesamte, bis dahin aufgebaute Substratstapel unbrauchbar wird. Ein Substratstapel aus mehreren
Substraten kann mehrere zehntausend Euro wert sein.
Der vorliegenden Erfindung liegt somit die Aufgabe zugrunde, ein Verfahren anzugeben, das die vorgenannten Probleme zumindest teilweise, vorzugsweise überwiegend löst. Weiterhin besteht die Aufgabe der vorliegenden Erfindung darin, eine kostengünstige, insbesondere möglichst ausschussfreie, Herstellung von Bonds zu ermöglichen.
Diese Aufgabe wird mit den Merkmalen des Anspruchs 1 gelöst.
Vorteilhafte Weiterbildungen der Erfindung sind in den Unteransprüchen angegeben, in den Rahmen der Erfindung fallen auch sämtliche
Kombinationen aus zumindest zwei von in der Beschreibung, den Ansprüchen und/oder den Figuren angegebenen Merkmalen. Bei
angegebenen Wertebereichen sollen auch innerhalb der genannten
Grenzen Hegende Werte als Grenzwerte offenbart und in beliebiger Kombination beanspruchbar sein.
Grundgedanke der vorliegenden Erfindung ist es, mindestens eines der zu bondenden Substrate, vorzugsweise alle, in Abkehr von der bisherigen Praxis, vor dem, insbesondere permanenten, Bonden rückzudünnen.
Die Erfindung betrifft somit insbesondere eine Methode zum Bonden bereits gedünnter Substrate. Der Erfindung liegt dabei vorzugsweise der Gedanke zugrunde, gedünnte Substrate, vorzugsweise Wafer, auf einem Träger, insbesondere einer Folie, die auf einem Rahmen gespannt wurde (Substratfixierung) zu fixieren und in diesem Zustand zu transportieren, auszurichten und zu bonden. Das Substrat ist daher während des Transports, und/oder der Ausrichtung und/oder des Bondvorgangs vorzugsweise auf seine bestimmungsgemäße Dicke gedünnt. In besonderen erfindungsgemäßen Ausführungsformen werden dicke Substrate am Träger fixiert und erst unmittelbar vor dem Ausrichten (bevorzugt) oder unmittelbar vor dem Bonden rückgedünnt, sodass über eine gewisse Strecke auch ein Transport dircker Substrate möglich ist. Im weiteren Verlauf wird der Einfachheit wegen davon ausgegangen, dass die Substrate bereits zu allen Zeitpunkten gedünnt sind, es sei denn es wird explizit ein anderer Zustand beschrieben.
In einer bevorzugten Ausführungsform kann ein gedünntes Substrat auf einem nicht gedünnten Substrate oder - noch bevorzugter - einem Substratstapel gebondet werden. Zur noch besseren Vermeidung von ausschussbehafteten Substratstapeln können erfindungsgemäß ausschließlich gedünnte Substrate miteinander gebondet werden.
Gemäß einer vorteilhaften Ausführungsform der Erfindung wird das erste Substrat und/oder das zweite Substrat auf eine Dicke kleiner 1 000 μτη, insbesondere kleiner 500 μηι, vorzugsweise kleiner 100 μιη, noch bevorzugter kleiner 50 μηι, am bevorzugtesten kleiner 30 μηι, gedünnt.
In Weiterbildung der vorliegenden Erfindung ist es vorgesehen, dass das erste Substrat und/oder das zweite Substrat zum Dünnen und/oder Bonden auf einem auf einer Trägeroberfläche eines, insbesondere einen ringförmigen Rahmen aufweisenden, Trägers fixiert ist/wird. Insbesondere bei Verwendung desselben Trägers zum Dünnen und Bonden kann auf einen Austausch des Trägers verzichtet werden, so dass das dünne Substrat immer eine Unterstützung hat und somit ein Ausschuss, insbesondere nach dem Dünnen, verhindert wird.
Mit Vorteil ist es gemäß einer Ausführungsform der vorliegenden Erfindung vorgesehen, dass das erste Substrat und/oder das zweite Substrat, insbesondere zumindest auf jeweils eine Querschnittsfläche des ersten Substrats und/oder des zweiten Substrats parallel zu einer Bondfläche bezogen, vorzugsweise vollständig, formkongruent sind und/oder ähnliche geometrische Abmessungen aufweisen. Insbesondere wird die vorliegende Erfindung als Wafer-to-Wafer-Verfahren (W2W) angewendet, woraus sich Vorteile für die Verarbeitungsgeschwindigkeit und den Durchsatz ergeben.
Soweit das erste Substrat und das zweite Substrat vor dem Bonden an Hand von korrespondierenden Ausrichtungsmarkierungen der Substrate, insbesondere mit einer Ausrichtungsgenauigkeit besser als 1 00 μιη, vorzugsweise besser als 50 μιπ, noch bevorzugter besser als 1 μιη, am bevorzugtesten besser als 500 nm, am allerbevorzugtesten besser als 200 nm zueinander ausgerichtet und anschließend, insbesondere magnetisch, vorfixiert werden, können Einflüsse der Ausrichtung der Träger zueinander praktisch eliminiert werden.
Denkbar wäre allerdings auch, dass mehrere kleine zweite Substrate auf einem Träger, insbesondere regelmäßig, angeordnet sind und insbesondere auch rückgedünnt wurden um sie gleichzeitig auf ein erstes Substrat zu bonden. Dadurch erhält man ein erfindungsgemäßes Die-to~ Wafer (D2W) Verfahren, wobei die kleinen Substrate, der Nomenklatur in der Halbleiterindustrie folgend, als Chip (engl. : die) bezeichnet werden, obwohl sie nicht notwendigerweise Chips sein müssen, also nicht notwendigerweise eine elektrische Funktionalität besitzen müssen. Die kleinen Substrate werden insbesondere vor dem Bonden erfindungsgemäß rückgedünnt.
In einer besonderen dritten erfindungsgemäßen Ausführungsform wäre sogar das gleichzeitige Bonden mehrerer kleiner Substrate zu mehreren kleinen Substraten möglich, was einem chip-to-chip (C2C) Verfahren entsprechen würde. Die kleinen Substrate werden insbesondere vor dem Bonden erfindungsgemäß rückgedünnt.
Im weiteren Verlauf wird der Einfachheit halber ausschließlich von zwei großen, insbesondere formkongruenten, Substraten, gesprochen werden, die erfindungsgemäß gehandhabt werden. Mit Vorteil können erfindungsgemäß gedünnte Substrate direkt gebondet werden. Noch bevorzugter werden einer oder mehrere der nachfolgenden Behandlungsschritte vor dem Transport und/oder vor der Ausrichtung und/oder vor dem Bonden durchgeführt:
- Schleifen und/oder
- Polieren und/oder
- Ätzen und/oder
- Trennen )engl . : Dicen)
- Reinigen
- Beschichten, insbesondere durch
o Physikalische Verfahren, insbesondere
- PVD
o chemische Verfahren, insbesondere
■ CVD, PE-CVD
- Funktionalisieren, insbesondere mit elektronischen Strukturen versehen und/oder, insbesondere
o Belacken
o Lithographie
o Prägen
o Entwickeln
- Testen.
Bevorzugt werden ausschließlich intakte (also nach den vorgenannten Schritten getestete), gedünnte Substrate Teil eines neuen, zu bondenden Substratstapels. Gedünnte Substrate, die Fehler aufweisen, insbesondere funktionalisierte, gedünnte Substrate, bei denen eine überwiegende oder sogar alle funktionale Einheiten nicht funktionieren, können aus der Prozesskette entfernt werden. Dadurch wird die Wahrscheinlichkeit, dass der gesamte Substratstapel zerstört wird, drastisch reduziert. Durch den erfindungsgemäßen Prozess kann die Zerstörung des Substratstapels nur mehr im Ausrichtungs- und/oder Bondschritt erfolgen. Diese beiden Schritte werden allerdings auch im Stand der Technik verwendet, um Substratstapel herzustellen und stellen daher keine zusätzlichen Prozessschritte nach dem Bonden dar.
Erfindungsgemäß ist insbesondere eine Substratfixierung vorgesehen, die so ausgebildet ist, um ein, insbesondere auf einem Träger der Substratfixierung, gedünntes Substrat zu fixieren.
Substratarten
Erfindungsgemäß sind alle gängigen Substrattypen geeignet, insbesondere Wafer. Die Substrate können j ede beliebige Form besitzen, sind aber bevorzugt kreisrund. Der Durchmesser der Substrate ist insbesondere industriell genormt. Für Wafer sind die industrieüblichen Durchmesser, 1 Zoll, 2 Zoll, 3 Zoll, 4 Zoll, 5 Zoll, 6 Zoll, 8 Zoll, 12 Zoll und 1 8 Zoll. Besonders interessant könnte das erfindungsgemäße Verfahren auch zur Prozessierung von rechteckigen Substraten, insbesondere Glas- oder Saphirsubtraten, sein.
Bei den Substraten kann es sich um Halbleitersubstrate, um metallische Substrate, um keramische Substrate, um mineralische Substrate, insbesondere Saphirsubstrate, um Glassubstrate oder um Polymersubstrate handeln. Bei den keramischen bzw. mineralischen Substraten werden vorzugsweise Saphirsubstrate verwendet.
Erfindungsgemäß ist die Fixierung gedünnter Substrate bzw. die Fixierung von Substratstapeln, die aus mehreren bereits zueinander ausgerichteten und miteinander verbündeten, gedünnten Substraten aufgebaut sind, möglich. Im weiteren Verlauf wird daher Substrat auch als Synonym für Substratstapel verstanden.
Substratfixierung
In einer Weiterbildung der Erfindung besteht die Substratfixierung aus einem Rahmen (engl. : frame) und einer über den Rahmen gespannten, elastischen Folie (engl . : tape) als Träger.
Die Folie bildet eine, insbesondere adhäsive, Substratfixierfläche aus, an der das Substrat fixierbar ist. Die Folie stellt ein Fixierelement dar. Der Rahmen bildet eine, insbesondere magnetisch wirkende, Trägerfixierfläche (Trägerfixierbereich) zur Fixierung der Substratfixierung mit einer zweiten, insbesondere korrespondierenden, Substratfixierung aus.
In einer ersten, bevorzugten Ausführungsform sind die Substratfixierungen daher magnetisch miteinander fixierbar. Bevorzugt ist der Rahmen daher magnetisch oder magnetisierbar. Die magnetische Flussdichte des Rahmens ist insbesondere größer als 1 0'5T, vorzugsweise größer als 1 0"4T, noch bevorzugter größer als 10"3T, am bevorzugtesten größer als 10"' T, am allerbevorzugtesten größer als I T.
Mit Vorteil ist der durch zwei magnetisch aneinander haftende Rahmen an den Kontaktflächen der Substrate entstehende Druck größer als 10" 5N/m2, vorzugsweise größer als 1 0"3N/m2, noch bevorzugter größer als l N/m , am bevorzugtesten größer als 10 N/m , am allerbevorzugtesten größer als 1 03N/m2. In einer zweiten, erfindungsgemäßen Ausführungsform sind die Substratfixierungen, insbesondere von der Außenseite, über Klemmen miteinander fixierbar.
In einer dritten, erfindungsgemäßen Ausführungsform sind die Substratfixierungen über ein Stecksystem miteinander fixierbar. Das Stecksystem ist vorzugsweise so ausgebaut, dass sich entlang eines vollumfänglichen Umfangs Steckelemente und Vertiefungen, welche zur Aufnahme der Steckelemente der gegenüberliegenden Substratfixierung dienen, abwechseln.
In einer vierten, erfindungsgemäßen Ausführungsform sind die Substratfixierungen elektrostatisch miteinander fixierbar. In diesem Fall befinden sich entsprechende Platten, die auf ein elektrisches Potential gebracht werden können gleichmäßig entlang der Substratfixierung verteilt. Die Platten sind vorzugsweise von der restlichen Substratfixierung elektrisch isoliert.
In einer Weiterbildung der Erfindung weist die Substratfixierung einen festen Grundkörper mit, insbesondere steuerbaren, Fixierelementen zur Fixierung des Substrats auf einer ebenen Substratfixierfläche des Grundkörpers auf. Zusätzlich können die Substratfixierungen gemäß den oben beschriebenen erfindungsgemäßen Ausführungsformen untereinander fixiert werden.
In einer Weiterbildung sind die Substratfixierungen magnetisch miteinander fixierbar. Der Grundkörper ist an seiner Substratfixierfläche daher insbesondere magnetisch oder magnetisierbar. Die magnetische Flussdichte des Grundkörpers, insbesondere im Trägerfixierbereich, ist insbesondere größer als 10"ST, vorzugsweise größer als 1 0"4T, noch bevorzugter größer als 10"3T, am bevorzugtesten größer als ΚΤ' Τ, am ailerbevorzugtesten größer als I T.
Mit Vorteil ist der durch zwei magnetisch aneinander haftende Substratfixierungen an den Kontaktflächen der Substrate entstehende Druck größer als 10"5N/m2, vorzugsweise größer als 10"3N/m2, noch bevorzugter größer als Ι Ν/m , am bevorzugtesten größer als 10 N/m , am ailerbevorzugtesten größer als 1 03N/m2.
Die fixierenden, insbesondere magnetischen, Eigenschaften des Grundkörpers, Rahmens und/oder Substratfixierung zur Haftung zwischen zwei zugehörigen Grundkörpern, Rahmen und/oder Substratfixierung, insbesondere an der Trägerfixierfläche oder einem Trägerfixierbereich, sind vorzugsweise unabhängig von nachfolgend genannten Fixereigenschaften von Fixierungselementen zur Fixierung der Substrate.
Gemäß einer ersten, erfindungsgemäßen Ausführungsform handelt es sich bei dem Fixierungselement um mindestens eine adhäsive Oberfläche. Die adhäsive Oberfläche ist vorzugsweise elektrisch und/oder magnetisch schaltbar, sodass zwischen einem Zustand hoher Adhäsion und einem Zustand niedriger Adhäsion gewechselt werden kann, insbesondere mittels einer Steuerungseinrichtung.
In einer zweiten, erfindungsgemäßen Ausführungsform handelt es sich bei dem Fixierungselement um mindestens eine Vakuumfixierung an der Substratfixierfläche. Die Vakuumfixierung besteht vorzugsweise aus mehreren Vakuumzuleitungen, welche die Trägeroberfläche durchsetzen. Die Vakuumzuleitungen sind vorzugsweise mit einer sich in der Substratfixierung oder im Träger befindlichen Vakuumkammer verbunden. Die Vakuumkammer kann über eine Zuleitung, die über ein Ventil fluiddynamisch von der Umgebung trennbar ist, verschlossen werden, vorzugsweise durch eine Steuerungseinrichtung. Dadurch ist es erfindungsgemäß möglich, ein, insbesondere rückgedünntes, Substrat an der Trägeroberfläche durch das Anlegen eines Vakuums zu fixeren und während des Evakuierungsvorgangs das Ventil zu verschließen. Dadurch entsteht ein bleibender Unterdruck in den Vakuumzuleitungen und der Vakuumkammer. Der von außen wirkende Normaldruck stellt damit in Bezug auf den Unterdruckbereich im Träger einen Überdruck dar und fixiert so das Substrat am Träger.
In einer dritten, erfindungsgemäßen Ausführungsform handelt es sich bei dem Fixierungselement um mindestens eine elektrostatische Fixierung. Die elektrostatische Fixierung besteht insbesondere aus mehreren, speziell geformten, zueinander ausgerichteten und orientierten Elektroden, an denen durch eine elektrische Leitung ein definiertes Potential eingestellt werden kann. Durch die erzeugte Ladungstrennung kann in den elektrisch leitfähigen Bereichen eines zu fixierenden Substrats eine Ladungstrennung, insbesondere eine Influenz, erzeugt werden, welche zu einer elektrostatischen Anziehung zwischen dem Träger an der Substratfixierfläche und dem Substrat führt. Diese ist insbesondere durch eine Steuerungseinrichtung steuerbar.
In einer vierten, erfindungsgemäßen Ausführungsform handelt es sich bei dem Fixierungselement um mindestens eine magnetische Fixierung. Die magnetische Fixierung ist vorzugsweise schaltbar und unterscheidet sich von der, insbesondere permanenten, Magnetisierung des Grundkörpers. Bei der schaltbaren, magnetischen Fixierung handelt es sich vorzugsweise um magnetische Spulen, die durch einen Stromfluss ein magnetisches Feld zur Fixierung des Substrats an der Substratfixierfläche aufbauen. Entsprechend weist das zu fixierende Substrat zumindest teilweise magnetische Eigenschaften auf.
Bei einer fünften, erfindungsgemäßen Ausführungsform handelt es sich bei dem Fixierungselement um mindestens eine mechanische Fixierung. Die mechanische Fixierung besteht insbesondere aus Klemmelementen. Die Klemmelemente fixieren die Substrat entlang der zu bondenden Substratoberfläche. Die Klemmelemente können während des erfindungsgemäßen Ausrichtungsprozesses und sogar noch während der Annäherung der beiden Substrate zueinander in der fixierenden Stellung verbleiben. Die Klemmelemente können dann kurz vor. während oder sogar nach der Kontaktierung der Substrate entfernt werden.
Die Substratfixierungen weisen also vorzugsweise eine Substratfixierfläche und eine die Substratfixierfläche umgebende Trägerfixierfläche (oder Trägerfixierbereich) auf.
Das Substrat kann vor und/oder nach der Fixierung auf der Substratfixierung rückgedünnt werden. Wird das Substrat vor der Fixierung auf der Substratfixierung rückgedünnt, wird die Substratfixierung nicht verschmutzt. Allerdings muss dann ein Transfer eines rückgedünnten Substrats auf die Substratfixierung erfolgen. Wird das Substrat nach der Fixierung auf der Substratfixierung rückgedünnt, wird die Substratfixierung vorzugsweise nach dem Rückdünnen gereinigt. Durch die sofortige Fixierung des rückzudünnenden Substrats ergeben sich allerdings Stabilitätsvorteile. Des Weiteren besteht keine Notwendigkeit der Transferierung eines rückgedünnten Substrats auf die erfindungsgemäße Substratfixierung. Der Prozess
Gemäß einer ersten Ausführungsform des erfindungsgemäßen Prozesses werden die beiden zu bondenden, gedünnten Substrate mittels einer ersten erfindungsgemäßen Fixierung mit Abstand zueinander angeordnet, ohne zunächst die Kontaktflächen der Substrate zu kontaktieren oder vorläufig zu verbinden (Pre-Bond). Die Substrate sind demnach j eweils an, insbesondere korrespondierenden, gegenüberliegenden,
Substratfixierflächen von Substratfixierungen fixiert.
In einem ersten Prozessschritt erfolgt eine Ausrichtung zweier Substrate anhand von Ausrichtungsmarkierungen der Substrate zueinander. Trotz der Ausrichtung der an den erfindungsgemäßen Substratfixierungen fixierten Substrate an Hand deren Ausrichtungsmarkierungen kann es zu einer nicht gänzlich perfekten Ausrichtung der erfindungsgemäßen Substratfixierungen zueinander kommen, soweit diese nicht identisch mit den jeweiligen Substraten ausgerichtet sind. Die Ausrichtung kann beispielsweise mit einer der Anlagen aus US 6,214.692 B l , PCT/EP 201 3/07583 1 oder PCT/EP 201 3/062473 erfolgen. Bei der Ausrichtung mehrere kleiner Substrate zu einem großen Substrat oder der Ausrichtung mehrere kleiner Substrate zu mehreren kleinen Substraten, kann der Ausrichtungsprozess auch einem Fehlerminimierungsprozess unterliegen, bei dem die optimale Ausrichtung der Substratfixierungen und damit der darauf befindlichen kleinen Substrate durch eine Fehlerminimierung erfolgt. Derartige Prozesse werden in der Druckschrift WO2013/1 82236A1 beschrieben.
Insbesondere erfolgt die Weiterverarbeitung dann, wenn ein Orientierungswinkel um die Normale der beiden korrespondierenden Substratfixierungen zueinander insbesondere kleiner als 5 °, vorzugsweise kleiner als 1 °, noch bevorzugter kleiner als 0.1 °, am bevorzugtesten kleiner als 0.01 °, am allerbevorzugtesten kleiner als 0.0001 ° und/oder eine translatorische Verschiebung der beiden korrespondierenden Substratfixierungen zueinander insbesondere kleiner als 5mm, vorzugsweise kleiner als 1 mm, noch bevorzugter kleiner als Ι ΟΟμηι, am bevorzugtesten kleiner als Ι μηι, am allerbevorzugtesten kleiner als l OOnm sind. Die vorgenannten Werte können mit einer Testeinrichtung ermittelt werden.
In einem erfindungsgemäßen zweiten Prozessschritt erfolgt die Annäherung der erfindungsgemäßen Substratfixierungen zueinander. Bei der Annäherung kann optional eine kontinuierliche Kontrolle der Ausrichtungsmarkierungen und/oder charakteristischer Merkmale der Substrate zueinander oder zu anderen Merkmalen erfolgen, sodass eine kontinuierliche Überprüfung der Positionen der Substrate während der Annäherungsphase stattfinden kann. Dadurch wird sichergestellt, dass während der Annäherungsphase keine Verschiebung der beiden Substrate zueinander erfolgt. Am Ende des Prozessschrittes berühren sich die Oberflächen der, insbesondere magnetischen, Substratfixierung, hier der Rahmen an den Trägerfixierflächen. Die Rahmen werden zueinander fixiert. Die Fixierung erfolgt vorzugsweise über eine, insbesondere intrinsische, Magnetisierung mindestens eines der beiden Rahmen zumindest an den Trägerfixierflächen. Denkbar ist allerdings auch die Fixierung mittels eines Klebers, der auf mindestens einer der Trägerfixierflächen aufgebracht wird, Eine weitere denkbare Fixiermöglichkeit ist eine Klemmung mithilfe außen angelegter Klemmelemente. In einem erfindungsgemäßen dritten Prozessschritt erfolgt ein Prebond oder Bondvorgang durch eine Annäherung der beiden auf den Trägern an den Substratfixierflächen fixierten Substrate zueinander. Der Bondvorgang durch Annäherung der beiden Substrate kann insbesondere auch durch Mittel zur Annäherung, insbesondere einer zentrisch orientierten Druckvorrichtung, insbesondere durch einen Dorn, von der Rückseite der erfindungsgemäßen Substratfixierung, erfolgen. Derartige Mittel zur Annäherung und insbesondere Probenhalter, die zur Halterung der Substratfixierungen geeignet wären, sind genauer in der Druckschrift PCT/EP 201 1 /064353 beschrieben.
Bei dieser Ausführungsform erfolgt die Annäherung durch eine Verformung des Trägers, insbesondere der im Rahmen aufgespannten Folie. Die Folie kann durch eine zentrisch orientierte Druckvorrichtung oder durch eine Rolle von der substratabgewandten Seite der Folie verformt werden. In der Druckschrift WO2014037044A 1 wird eine Vorrichtung mit einer Rolle beschrieben, mit deren Hilfe eine Prägung vorgenommen werden kann. Der Fachmann könnte aus der Vorrichtung in der Druckschrift WO2014037044A 1 eine Anlage bauen, welche eine entsprechend linienförmige Belastung der erfindungsgemäßen Substratfixierung, insbesondere der Folie, erzeugt und so einen entsprechenden Kontaktier- und/oder Bondvorgang einleitet. In besonderen erfindungsgemäßen Ausführungsformen kann es zweckdienlich sein, nur eines der beiden Substrate durch eine Verformung des Trägers an das zweite, insbesondere planar gehaltene, Substrat anzunähern. Denkbar ist vor allem eine zentrische Belastung, insbesondere mit Hilfe eines Stifts (engl. : pin) zur Einleitung einer sich automatisch ausbreitenden Bondwelle. Diese erfindungsgemäße Ausführungsform eignet sich vor allem zum Prebonden bzw. Bonden von Substraten, die durch einen Fusionsbondvorgang miteinander verbunden werden sollen.
Bei einer zweiten Ausführungsform des erfindungsgemäßen Prozesses werden die beiden Substrate mittels der zweiten, oben beschriebenen Substratfixierung zueinander fixiert.
In einem ersten Prozessschritt erfolgt eine Ausrichtung zweier Substrate anhand deren Ausrichtungsmarkierungen zueinander. Das oben zur ersten Ausführungsform des Prozesses Gesagte gilt vor allem für die zweite Ausführungsform. Während bei der ersten Ausführungsform eine nach der Fixierung des Substrats auftretende Verschiebung des Substrats in Bezug zum Rahmen auftreten kann, wenn sich die Folie durch mechanische und/oder thermische Belastung verzieht, ist dies bei der zweiten Ausführungsform praktisch ausgeschlossen.
Der zweite Prozessschritt erfolgt analog der ersten Ausführungsform, wobei die Fixierung der Substratfixierungen bevorzugt an einem Trägerfixierungsbereich (statt direkt durch ontaktierung an einer Trägerfixierfläche), insbesondre mit Abstand zueinander, vorzugsweise magnetisch, erfolgt.
Sollten die beiden Substrate durch einen prebond zueiander vorfixiert worden sein, kann es erfindungsgemäß vorgesehen sein, einen zusätzlichen vollflächigen Bond vor und/oder während einer Wärmebehandlung durchzuführen, um eine zusätzliche, insbesondere vollflächige und gleichmäßige, Druckbeanspruchung auf die beiden Substrate auszuüben. Die aufgebrachte Kraft ist dabei insbesondere größer als 100 N, vorzugsweise größer als 1 kN, noch bevorzugter größer als 10 kN, am bevorzugtesten größer als 1 00 kN, am alierbevorzugtesten größer als 1000 kN. Dir Drücke berechnen sich durch die Division der aufgebrachten Kraft durch die Fläche des zu bondenden Substrats. Der Druck, der auf ein kreisrundes 200 mm Substrat wirkt, beträgt bei einer Druckbeaufschlagung von 1 N daher ca. 3.2 Pa bar, bei einer Druckbeaufschlagung von 10 kN ca. 320000 Pa.
Die Substratfixierungen können mit einem Probenhalter und/oder einem Roboter gehandhabt und zwischen verschiedenen Prozessen und Stationen transportiert werden.
Die Wärmebehandlung
Alle erfindungsgemäßen Ausführungsformen der Substratfixierungen sind vorzugsweise dazu geeignet, einen Wärmebehandlungsprozess, insbesondere zum Bonden, zu überstehen. Die erste Ausführungsform kann allerdings durch eine maximale Einsatztemperatur des Trägers oder der Substratfixierung, insbesondere wenn es sich beim Träger um eine Folie handelt, beschränkt sein.
Die Substrate können einer Wärmebehandlung unterzogen werden, um zu einer permanenten Verbindung (permanenter Bond) zu führen. Die Bondstärke des permanenten Bonds ist insbesondere größer als 1 .0 J/rn2, vorzugsweise größer als 1 .5 J/m2, noch bevorzugter größer als 2.0 J/m2, am bevorzugtesten größer oder gleich 2.5 J/m2. Dabei ist es erfindungsgemäß vorteilhaft, wenn sich die Substrate auf den erfindungsgemäßen Substratfixierungen befinden. Dadurch wird es nämlich ermöglicht, die Substratfixierungen in einem Massenprozess (engl. : batch process) zu erwärmen. Die Erwärmung erfolgt vorzugsweise in einem Durchlaufofen. Bei einer alternativen A sführungsform erfolgt die Wärmebehandlung in einem Modul eines Clusters aus einer Reihe von Modulen. Erfindungsgemäß denkbar ist auch das Bonden auf einer Heizplatte. Die verwendete Temperatur in einem derartigen Wärmebehandlungsprozess ist insbesondere kleiner als 700°C, vorzugsweise kleiner als 500°C, noch bevorzugter kleiner als 300°C, am bevorzugtesten kleiner als 100°C, am aller bevorzugtesten kleiner als 50°C. In besonderen Fällen, bei denen die fixierten Substrate über besonders präparierte Oberflächen verfügen, können die Substrate bei Kontaktierung bei Raumtemperatur bereits derart fest miteinander verbonden, dass eine zusätzliche Wärmebehandlung nicht mehr notwendig wird.
Soweit die erfindungsgemäßen Substratfixierungen ein ferromagnetisches Material aufweisen, wird die Curie-Temperatur bevorzugt nicht überschritten, um die magnetischen Eigenschaften der erfindungsgemäßen Substratfixierung nicht zu verlieren.
In einer weiteren erfindungsgemäßen Ausführungsform kann aber gerade das Verschwinden des Ferromagnetismus der erfindungsgemäßen Substratfixierungen bei der Überschreitung der Curie-Temperatur einen weiteren erfindungsgemäßen Aspekt beschreiben. Erreicht die Bondstärke des permanenten Bonds zwischen zwei Substraten erst oberhalb einer gewissen Temperatur ihr Maximum, und liegt diese Temperatur zumindest in der Nähe der Curie-Temperatur, so kann durch ein weiteres Erwärmen über die Curie-Temperatur eine automatisch Trennung der Substratfixierungen durch Verlust des Ferromagnetismus erfolgen. Vorteilhafterweise werden die erfindungsgemäßen Substrathalterungen danach getrennt, bevor die Curie-Temperatur wieder unterschritten wird, was zu einer Rückkehr des Ferromagnetismus führt, oder zumindest durch weitere Trennelemente so voneinander getrennt, dass sie sich bei unterschreiten der Curie-Temperatur zumindest nicht mehr miteinander verbinden oder zumindest leichter trennen lassen. Derartige automatische Trennvorgänge sind vor allem in vollautomatischen Batchprozessen von Vorteil.
Weitere Vorteile, Merkmale und Einzelheiten der Erfindung ergeben sich aus der nachfolgenden Beschreibung bevorzugter Ausführungsbeispiele sowie anhand der Zeichnungen; diese zeigen jeweils in schematischer Ansicht:
Figur l a eine schematische, nicht maßstabsgetreue
Querschnittsdarsteliung einer ersten Ausführungsform einer erfindungsgemäßen Vorrichtung,
Figur l b eine schematische, nicht maßstabsgetreue
Querschnittsdarstellung einer zweiten Ausführungsform der erfindungsgemäßen Vorrichtung,
Figur 2a eine schematische, nicht maßstabsgetreue
Querschnittsdarstellung eines ersten Prozessschrittes einer ersten Ausführungsform des erfindungsgemäßen Prozesses,
Figur 2b eine schematische, nicht maßstabsgetreue
Querschnittsdarstellung eines zweiten Prozessschrittes der ersten Ausführungsform, Figur 2c eine schematische, nicht maßstabsgetreue
Querschnittsdarstellung eines dritten Prozessschrittes der ersten Ausführungsform,
Figur 3a eine schematische, nicht maßstabsgetreue
Querschnittsdarstellung eines ersten Prozessschrittes einer zweiten Ausführungsform des erfindungsgemäßen Prozesses und
Figur 3 b eine schematische, nicht maßstabsgetreue
Querschnittsdarstellung eines zweiten Prozessschrittes der zweiten Ausführungsform.
In den Figuren sind gleiche Bauteile oder Bauteile mit der gleichen Funktion mit den gleichen Bezugszeichen gekennzeichnet.
Bei der ersten Ausführungsform gemäß Figur l a handelt es sich um eine aus einem Rahmen 2 und einem über den Rahmen 2 gespannten Träger 3 (hier einer elastischen Folie) gebildeten Siibstratfixierung 1. Denkbar ist auch, dass es sich bei dem gespannten Träger 3 um eine sehr dünne, aber im nicht unterstützten Zustand steife, daher nicht als Folie
interpretierbare, Platte handelt. Der Träger 3 kann dann insbesondere auch durch eine Belastung von seiner Trägeroberfläche 3o elastisch verformt werden. Die Substratfixierung 1 weist an einer Trägeroberfläche 3o eine Substratfixierfläche 9 (oder Substratfixierbereich) und eine die Substratfixierfläche 9 umgebende, insbesondere ringförmige,
Trägerfixierfläche 8 (oder Trägerfixierbereich) auf. Gemeinsam bilden der Rahmen 2 und der Träger 3 einen
Aufnahmebereich zur Aufnahme eines, insbesondere gedünnten, ersten Substrats 4, wobei eine vom Träger 3 abgewandte Seite des ersten
Substrats 4 gegenüber der Trägerfixierfläche 8 vorzugsweise
zurückgesetzt ist.
Das rückgedünnte erste Substrat 4 wird an der Substratfixierfläche 9 (hier einer Folienoberfläche) des über einen Rahmen 2 gespannten Trägers 3 (hier einer elastischen Folie) fixiert. Die Trägeroberfläche 3o ist zur Fixierung des ersten Substrats 4 und zur Fixierung des Trägers 3 an dem Rahmen 2 adhäsiv.
Bei der Ausführungsform gemäß Figur l b ist eine, insbesondere
monolithische, Substratfixierung 1 ' gezeigt. Diese weist einen starren Träger 3 ' mit einer Trägeroberfläche 3o' auf, die als Fixierelement 5 eine Vakuumfixierung aufweist.
Das Fixierelement 5 kann Vakuumbahnen (wie dargestellt), stattdessen aber auch elektrostatische Fixierungen, magnetische Fixierungen, adhäsive Oberflächen oder mechanische Klemmen aufweisen.
Insbesondere wirken die Fixierelemente 5 auch bei einem Transport des Trägers 3 ' über weite Strecken/lange Zeiten. Bei der Verwendung eines Vakuums zur Fixierung des ersten Substrats 4, kann das Vakuum
innerhalb einer Vakuumkammer und/oder der Vakuumbahnen durch das Verschließen eines Ventils 6 aufrechterhalten werden. Im Falle anderer erfindungsgemäßer Fixierungen kann das Ventil 6 allgemein als
Steuereinheit interpretiert werden, die über eine Steuerungseinrichtung gesteuert wird. Denkbar wäre stattdessen auch eine Zuleitung für elektrischen Strom im Falle einer elektrostatischen und/oder magnetischen Fixierung.
Die Schichtdicke des gedünnten ersten Substrats 4 ist so gering, dass eine Stabilisierung des ersten Substrats 4 durch einen erfindungsgemäßen Träger 3 , 3 ' von Vorteil ist, um Beschädigungen des ersten Substrats 4 zu vermeiden.
Das oben für das erste Substrat Gesagte gilt analog für ein zweites Substrat 4' oder weitere Substrate, soweit diese identisch ausgebildet sind. Es können auch Kombinationen der beschriebenen
Substratfixierungen 1 , 1 * für das zweite oder weitere Substrate verwendet werden.
In den folgenden Figuren wird der erfindungsgemäße Prozess anhand zweier Beispiele erläutert, wobei die zu bondenden Substrate (erstes, zweites und etwaige weitere Substrate) und Substratfixierungen j eweils identisch ausgebildet sind. Es ist erfindungsgemäß denkbar,
unterschiedliche Substratfixierungen und oder Substrate für das erste Substrat 4 und das zweite Substrat 4' oder weitere Substrate zu
verwenden.
Die Figur 2a zeigt einen Ausrichtungsvorgang, bei dem die zwei
Substrate 4, 4' jeweils auf gegenüberliegend angeordneten Trägern 3 der Substratfixierungen 1 fixiert sind und zueinander ausgerichtet werden. Die Ausrichtung erfolgt vorzugsweise über eine nicht dargestellte
Ausrichtungsanlage (engl. : aligner). Die Ausrichtung erfolgt auf an sich bekannte Weise, vorzugsweise zwischen korrespondierenden Ausrichtungsmarkierungen an den Substratoberflächen 4o, 4o' der
Substrate 4, 4' .
Da die Ausrichtung an Ausrichtungsmarkierungen der Substrate 4, 4' erfolgt, können die Substratfixierungen 1 zueinander verschoben sein. Diese Verschiebung ist allerdings im Regelfall marginal und
vernachlässigbar. Insbesondere ist die Verschiebung erfindungsgemäß kleiner als 5 mm, vorzugsweise kleiner als 1 mm, noch bevorzugter kleiner als 100 μιη, am bevorzugtesten kleiner als 1 0 μηι, am
allerbevorzugtesten kleiner als 1 μηι. Es ist hierbei entscheidend, dass sich die korrespondierenden Trägerfixierbereiche oder
Trägerfixierflächen 8 derart gegenüberliegen, dass eine ausreichende Kraftübertragung zur gegenseitigen Fixierung der Substratfixierungen 1 ermöglicht wird.
Figur 2b zeigt einen Kontaktierungsvorgang, bei dem Oberflächen 2o (Trägerfixierflächen 8) der beiden Rahmen 2 miteinander kontaktieren. Die beiden Rahmen 2 werden, insbesondere durch intrinsische
magnetische Kräfte (dargestellt durch magnetische Feldlinien 7), direkt aneinander fixiert. Denkbar ist auch, dass die Substratoberflächen 4o über den Oberflächen 2o liegt. In diesem Fall kontaktieren die
Substratoberflächen 4o vor den Oberflächen 2o. Die Oberflächen 2o werden unabhängig davon, insbesondere durch magnetische Kräfte, aufeinander zugezogen.
Bei dem Verfahrensschritt gemäß Figur 2c findet eine Kontaktierung der beiden Substrate 4, 4' statt. Die Kontaktierung kann durch beliebige, die Substrate 4, 4' gegenläufig mit Kraft beaufschlagende Elemente, insbesondere durch zentrische und radialsymmetrische Druckelemente oder durch Rollen, erfolgen. Durch die Kraftbeaufschlagung dehnt sich der elastische Träger 3 in Richtung des gegenüberliegenden Trägers 3. Insbesondere ist es wie dargestellt denkbar, beide Träger 3 gegeneinander zu verformen- Ragen die Substratoberflächen 4o über die Oberflächen 2o, erfolgt in diesem Prozessschritt eine Kontaktierung der äußeren Rahmen 2. Die Kontaktierung erfolgt insbesondere bei magnetischen Rahmen selbstständig durch deren magnetische Anziehung.
In der Figur 3a ist ein Ausrichtungsvorgang analog Figur 2a mit
Substratfixierungen gemäß Figur l b.
In der Figur 3b ist ein Kontaktierungsvorgang dargestellt, bei dem die Substratoberflächen 4o, 4o ' der beiden Substrate 4, 4' miteinander kontaktieren, bevor die Substratfixierungen 1 ' in Kontakt treten können. Die Substratfixierungen 1 ' arbeiten daher bei dieser Ausführungsform berührungslos. Der so gebildete Substratstapel wird insbesondere durch intrinsische magnetische Kräfte der Träger 3 ' fixiert.
Erfindungsgemäß handelt es sich bei mindestens einem der beiden
Substrate 4, 4' um ein gedünntes Substrat 4, 4' . Der Bondvorgang ist damit nicht mehr auf die Verwendung dicker, formstabiler Substrate beschränkt.
Bezugszeichenliste , Substratfixierung
Rahmen
o Oberfläche
, 3' Träger
o, 3o' Trägeroberfläche
, 4' Substrat
o, 4o' Substratoberfläche
Fixierelement, insbesondere Vakuumfixierung Steuereinheit, insbesondere Ventil magnetische Feldlinien
Trägerfixierbereich/Trägerfixierfläche
Substratfixierfläche

Claims

Patentansprüche
1. Verfahren zum Bonden eines ersten Substrats (4) mit einem zweiten Substrat (4'), dadurch gekennzeichnet, dass das erste Substrat (4) und/oder das zweite Substrat (4') vor dem Bonden gedünnt ist/wird.
2. Verfahren nach Anspruch 1 , bei dem das erste Substrat (4) und/oder das zweite Substrat (4') auf eine Dicke kleiner 1000 μηα, insbesondere kleiner 500 μιη, vorzugsweise kleiner 100 μηι, noch bevorzugter kleiner 50 μηι, am allerbevorzugtesten kleiner 30 μηι gedünnt ist/wird.
3. Verfahren nach einem der Ansprüche 1 oder 2, bei dem das erste Substrat (4) und/oder das zweite Substrat (4' ) zum Dünnen und/oder Bonden auf einem auf einer Trägeroberfläche (3 o, 3o ') eines, insbesondere einen ringförmigen Rahmen (2) aufweisenden, Trägers (3 , 3 ' ) fixiert ist/wird.
4. Verfahren nach einem der vorhergehenden Ansprüche, bei dem das erste Substrat (4') und das zweite Substrat (4')5 insbesondere zumindest auf jeweils eine Querschnittsfläche parallel zu einer Bondfläche bezogen, vorzugsweise vollständig, formkongruent sind und/oder ähnliche geometrische Abmessungen aufweisen.
5. Verfahren nach einem der vorhergehenden Ansprüche, bei dem das erste Substrat (4') und das zweite Substrat (4') vor dem Bonden an Hand von korrespondierenden Ausrichtungsmarkierungen der Substrate, insbesondere mit einer Ausrichtungsgenauigkeit besser als 100 μπι, vorzugsweise besser als 50 μιη, noch bevorzugter besser als 1 μιη, am bevorzugtesten besser als 500 nm, am allerbevorzugtesten besser als 50 nm, zueinander ausgerichtet und anschließend, insbesondere magnetisch, vorfixiert werden.
6. Verfahren nach einem der vorhergehenden Ansprüche, bei dem Substratfixierungen jeweils eine Substratfixierfläche (9) zur Fixierung jeweils eines Substrats (4, 4') und j eweils eine die Substratfixierfläche (9) umgebende Trägerfixierfläche (8) oder Trägerfixierbereich zur gegenseitigen Fixierung der Substratfixierungen aufweisen.
7. Verfahren nach Anspruch 6, bei dem die Trägerfixierfläche (8) oder der Trägerfixierbereich magnetisiert oder magnetisierbar ist.
PCT/EP2014/078585 2014-12-18 2014-12-18 Verfahren zum bonden von gedünnten substraten WO2016096025A1 (de)

Priority Applications (11)

Application Number Priority Date Filing Date Title
SG11201603148VA SG11201603148VA (en) 2014-12-18 2014-11-18 Method for bonding substrates
KR1020167008434A KR102115067B1 (ko) 2014-12-18 2014-12-18 기질을 접합시키기 위한 방법
CN201480057663.5A CN105960706B (zh) 2014-12-18 2014-12-18 用于接合薄化基片的方法
PCT/EP2014/078585 WO2016096025A1 (de) 2014-12-18 2014-12-18 Verfahren zum bonden von gedünnten substraten
US14/917,318 US9859246B2 (en) 2014-12-18 2014-12-18 Method for bonding substrates
JP2016525094A JP6509208B2 (ja) 2014-12-18 2014-12-18 薄膜化基板の貼り合わせ方法
ATA9333/2014A AT518738B1 (de) 2014-12-18 2014-12-18 Verfahren zum Bonden von Substraten
DE112014003660.9T DE112014003660B4 (de) 2014-12-18 2014-12-18 Verfahren zum Bonden von Substraten
TW108132829A TWI720613B (zh) 2014-12-18 2015-11-12 用於接合基板之方法
TW104137404A TW201634289A (zh) 2014-12-18 2015-11-12 用於接合基板之方法
US15/820,907 US20180096962A1 (en) 2014-12-18 2017-11-22 Substrate attachment for attaching a substrate thereto

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/EP2014/078585 WO2016096025A1 (de) 2014-12-18 2014-12-18 Verfahren zum bonden von gedünnten substraten

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US14/917,318 A-371-Of-International US9859246B2 (en) 2014-12-18 2014-12-18 Method for bonding substrates
US15/820,907 Continuation US20180096962A1 (en) 2014-12-18 2017-11-22 Substrate attachment for attaching a substrate thereto

Publications (1)

Publication Number Publication Date
WO2016096025A1 true WO2016096025A1 (de) 2016-06-23

Family

ID=52282714

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/EP2014/078585 WO2016096025A1 (de) 2014-12-18 2014-12-18 Verfahren zum bonden von gedünnten substraten

Country Status (9)

Country Link
US (2) US9859246B2 (de)
JP (1) JP6509208B2 (de)
KR (1) KR102115067B1 (de)
CN (1) CN105960706B (de)
AT (1) AT518738B1 (de)
DE (1) DE112014003660B4 (de)
SG (1) SG11201603148VA (de)
TW (2) TW201634289A (de)
WO (1) WO2016096025A1 (de)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018059699A1 (de) * 2016-09-29 2018-04-05 Ev Group E. Thallner Gmbh Vorrichtung und verfahren zum bonden zweier substrate

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SG11201603148VA (en) * 2014-12-18 2016-07-28 Ev Group E Thallner Gmbh Method for bonding substrates
KR20200134708A (ko) 2019-05-23 2020-12-02 삼성전자주식회사 웨이퍼 본딩 장치
JP7339905B2 (ja) 2020-03-13 2023-09-06 キオクシア株式会社 貼合装置および貼合方法
KR102415588B1 (ko) * 2021-02-25 2022-06-30 아주대학교산학협력단 판 부재 정렬 장치 및 이를 구비하는 판 부재 적층 시스템

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6214692B1 (en) 1998-01-13 2001-04-10 Erich Thallner Method and apparatus for the aligned joining of disk-shaped semiconductor substrates
WO2007047536A2 (en) * 2005-10-14 2007-04-26 Silicon Genesis Corporation Method and apparatus for flag-less wafer bonding tool
US20130037942A1 (en) * 2011-08-08 2013-02-14 SK Hynix Inc. Semiconductor chips having a dual-layered structure, packages having the same, and methods of fabricating the semiconductor chips and the packages
WO2013182236A1 (de) 2012-06-06 2013-12-12 Ev Group E. Thallner Gmbh Vorrichtung und verfahren zur ermittlung von ausrichtungsfehlern
WO2014037044A1 (de) 2012-09-06 2014-03-13 Ev Group E. Thallner Gmbh Strukturstempel, vorrichtung und verfahren zum prägen
WO2014099406A1 (en) * 2012-12-21 2014-06-26 Io Semiconductor, Inc. Back-to-back stacked integrated circuit assembly and method of making

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5843832A (en) * 1995-03-01 1998-12-01 Virginia Semiconductor, Inc. Method of formation of thin bonded ultra-thin wafers
US6399143B1 (en) * 1996-04-09 2002-06-04 Delsys Pharmaceutical Corporation Method for clamping and electrostatically coating a substrate
US7160105B2 (en) * 2001-06-01 2007-01-09 Litrex Corporation Temperature controlled vacuum chuck
JP2005093528A (ja) * 2003-09-12 2005-04-07 Canon Inc 近接場露光用マスクの支持固定構造、該支持固定構造を有する近接場露光装置
US7611671B2 (en) 2005-10-14 2009-11-03 Aperon Biosystems Corp. Reduction of carbon monoxide interference in gaseous analyte detectors
KR100832696B1 (ko) * 2008-01-18 2008-05-28 임권현 진공척
JP5370903B2 (ja) * 2008-02-18 2013-12-18 株式会社ニコン 基板貼り合わせ方法
TW201131689A (en) * 2009-07-21 2011-09-16 Nikon Corp Substrate holder system, substrate joining apparatus and method for manufacturing a device
EP2290679B1 (de) * 2009-09-01 2016-05-04 EV Group GmbH Vorrichtung und Verfahren zum Ablösen eines Produktsubstrats (z.B. eines Halbleiterwafers) von einem Trägersubstrat durch Verformung eines auf einem Filmrahmen montierten flexiblen Films
EP2299472B1 (de) * 2009-09-22 2020-07-08 EV Group E. Thallner GmbH Vorrichtung zum Ausrichten zweier Substrate
EP2325121B1 (de) * 2009-11-18 2013-06-05 EV Group E. Thallner GmbH Transportsystem zur Aufnahme und zum Transport von flexiblen Substraten
US9064686B2 (en) * 2010-04-15 2015-06-23 Suss Microtec Lithography, Gmbh Method and apparatus for temporary bonding of ultra thin wafers
EP2523209B1 (de) * 2010-04-23 2017-03-08 EV Group GmbH Vorrichtung und Verfahren zum Ablösen eines Produktsubstrats von einem Trägersubstrat
JP2014501440A (ja) * 2010-12-14 2014-01-20 エーファウ・グループ・エー・タルナー・ゲーエムベーハー ウェハを保持しマウントするための保持装置
US8946058B2 (en) * 2011-03-14 2015-02-03 Plasma-Therm Llc Method and apparatus for plasma dicing a semi-conductor wafer
EP2704182B1 (de) * 2011-04-26 2018-01-03 Nikon Corporation Substratbindungsvorrichtung und substratbindungsverfahren
JP5754261B2 (ja) * 2011-06-23 2015-07-29 株式会社ニコン 基板貼り合わせ装置、基板貼り合わせ方法および積層半導体装置の製造方法
JP5977826B2 (ja) * 2011-08-12 2016-08-24 エーファウ・グループ・エー・タルナー・ゲーエムベーハー 基板のボンディング装置及び方法
JP5485958B2 (ja) * 2011-09-16 2014-05-07 東京エレクトロン株式会社 接合方法、プログラム、コンピュータ記憶媒体、接合装置及び接合システム
US9012265B2 (en) * 2012-03-26 2015-04-21 Ge Yi Magnet assisted alignment method for wafer bonding and wafer level chip scale packaging
US8765578B2 (en) * 2012-06-06 2014-07-01 International Business Machines Corporation Edge protection of bonded wafers during wafer thinning
KR102092432B1 (ko) * 2013-03-27 2020-03-24 에베 그룹 에. 탈너 게엠베하 기판 스택을 취급하기 위한 장치 및 방법과 보유 장치
JP6258479B2 (ja) 2013-06-17 2018-01-10 エーファウ・グループ・エー・タルナー・ゲーエムベーハー 複数の基板を位置合わせする装置及び方法
KR20150080449A (ko) 2013-12-06 2015-07-09 에베 그룹 에. 탈너 게엠베하 기질들을 정렬하기 위한 장치 및 방법
KR101640743B1 (ko) * 2014-10-14 2016-07-19 안성룡 자유변형 흡착척
SG11201603148VA (en) * 2014-12-18 2016-07-28 Ev Group E Thallner Gmbh Method for bonding substrates

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6214692B1 (en) 1998-01-13 2001-04-10 Erich Thallner Method and apparatus for the aligned joining of disk-shaped semiconductor substrates
WO2007047536A2 (en) * 2005-10-14 2007-04-26 Silicon Genesis Corporation Method and apparatus for flag-less wafer bonding tool
US20130037942A1 (en) * 2011-08-08 2013-02-14 SK Hynix Inc. Semiconductor chips having a dual-layered structure, packages having the same, and methods of fabricating the semiconductor chips and the packages
WO2013182236A1 (de) 2012-06-06 2013-12-12 Ev Group E. Thallner Gmbh Vorrichtung und verfahren zur ermittlung von ausrichtungsfehlern
WO2014037044A1 (de) 2012-09-06 2014-03-13 Ev Group E. Thallner Gmbh Strukturstempel, vorrichtung und verfahren zum prägen
WO2014099406A1 (en) * 2012-12-21 2014-06-26 Io Semiconductor, Inc. Back-to-back stacked integrated circuit assembly and method of making

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
HAISMA J ET AL: "Silicon-wafer fabrication and (potential) applications of direct-bonded silicon", PHILIPS JOURNAL OF RESEARCH, ELSEVIER, AMSTERDAM, NL, vol. 49, no. 1-2, 1995, pages 65 - 89, XP004011507, ISSN: 0165-5817, DOI: 10.1016/0165-5817(95)82004-3 *
MATTHIAS T ET AL: "Aligned Wafer Bonding for 3D Interconnect and Wafer-Level Layer Transfer Processes", PROCEEDINGS - 2005 INTERNATIONAL SYMPOSIUM ON MICROELECTRONICS (IMAPS 2005), 25.-29. SEPTEMBER 2005, PHILADELPHIA, PA (USA), 2005, pages 6 - 16, XP009185885, ISBN: 978-0-930815-77-6 *

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018059699A1 (de) * 2016-09-29 2018-04-05 Ev Group E. Thallner Gmbh Vorrichtung und verfahren zum bonden zweier substrate
KR20190051959A (ko) * 2016-09-29 2019-05-15 에베 그룹 에. 탈너 게엠베하 2개의 기판을 접합하기 위한 장치 및 방법
EP3690926A1 (de) * 2016-09-29 2020-08-05 EV Group E. Thallner GmbH Vorrichtung und verfahren zum bonden zweier substrate
US10964562B2 (en) 2016-09-29 2021-03-30 Ev Group E. Thallner Gmbh Device and method for bonding of two substrates
US11276589B2 (en) 2016-09-29 2022-03-15 Ev Group E. Thallner Gmbh Device and method for bonding of two substrates
US11562912B2 (en) 2016-09-29 2023-01-24 Ev Group E. Thallner Gmbh Device and method for bonding of two substrates
KR102541696B1 (ko) 2016-09-29 2023-06-08 에베 그룹 에. 탈너 게엠베하 2개의 기판을 접합하기 위한 장치 및 방법
US11862487B2 (en) 2016-09-29 2024-01-02 Ev Group E. Thallner Gmbh Device and method for bonding of two substrates

Also Published As

Publication number Publication date
US20180096962A1 (en) 2018-04-05
JP6509208B2 (ja) 2019-05-08
DE112014003660B4 (de) 2019-06-13
TW201634289A (zh) 2016-10-01
US9859246B2 (en) 2018-01-02
TW202023835A (zh) 2020-07-01
KR20170096938A (ko) 2017-08-25
JP2018503239A (ja) 2018-02-01
CN105960706B (zh) 2021-07-23
CN105960706A (zh) 2016-09-21
AT518738A5 (de) 2017-12-15
KR102115067B1 (ko) 2020-05-26
TWI720613B (zh) 2021-03-01
US20160358881A1 (en) 2016-12-08
DE112014003660A5 (de) 2016-09-29
AT518738B1 (de) 2023-06-15
SG11201603148VA (en) 2016-07-28

Similar Documents

Publication Publication Date Title
DE112014003660B4 (de) Verfahren zum Bonden von Substraten
EP2979298B9 (de) Aufnahmeeinrichtung, vorrichtung und verfahren zur handhabung von substratstapeln
AT503848B1 (de) Handhabungsvorrichtung sowie handhabungsverfahren für wafer
AT506622B1 (de) Vorrichtung und verfahren zum aufbringen und/oder ablösen eines wafers auf einen/von einem träger
EP3501037B1 (de) Vorrichtung und verfahren zum verbinden von substraten
WO2005013352A2 (de) Verfahren zum herstellen eines halbleiterbauelements mit einem kunststoffgehäuse und trägerplatte zur durchführung des verfahrens
EP2422357B1 (de) Vorrichtung und verfahren zum trennen eines substrats von einem trägersubstrat
WO2015113641A1 (de) Verfahren und vorrichtung zum bonden von substraten
EP1869701A2 (de) Verfahren und vorrichtung zur übertragung eines chips auf ein kontaktsubstrat
WO2013023708A1 (de) Vorrichtung und verfahren zum bonden von substraten
EP2422364B1 (de) Vorrichtung zur ausrichtung und vorfixierung eines wafers
DE102006026331B4 (de) Transportable Einheit zum Transport von Wafern und Verwendung einer Gelfolie in einer transportablen Einheit
WO2008145368A2 (de) Solarzellen-fertigungsanlage
WO2015000527A1 (de) Verfahren zum bonden von metallischen kontaktflächen unter lösen einer auf einer der kontaktflächen aufgebrachten opferschicht in mindestens einer der kontaktflächen
DE102014008030A1 (de) Verfahren zur Herstellung einer elektrostatischen Haltevorrichtung
WO1993026040A1 (de) Verfahren und vorrichtung zum stapeln von substraten, die durch bonden miteinander zu verbinden sind
DE102013113580B4 (de) Verfahren zum Positionieren eines Trägers mit einer Vielzahl elektronischer Bauteile in einer Einrichtung zum Prüfen der elektronischen Bauteile
DE102015113421A1 (de) Verfahren zum Herstellen von Halbleiterchips
EP4173044A1 (de) Waferbonding
EP3216049A1 (de) Verfahren und vorrichtung zum beschichten eines produktsubstrats
EP4107775A1 (de) Verfahren und vorrichtung zur übertragung von bauteilen
DE102006048799B4 (de) Verfahren und Einrichtung zum Ablösen eines dünnen Wafers oder bereits vereinzelter Bauelemente eines dünnen Wafers von einem Träger
AT405224B (de) Vorrichtung zum ausrichten, zusammenführen und festhalten von scheibenförmigen bauteilen
WO2021089173A1 (de) Vorrichtung und verfahren zum verbinden von substraten
EP2742527A1 (de) Vorrichtung und verfahren zum bonden von substraten

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 112014003660

Country of ref document: DE

WWE Wipo information: entry into national phase

Ref document number: ATA 9333/2014

Country of ref document: AT

WWE Wipo information: entry into national phase

Ref document number: 14917318

Country of ref document: US

ENP Entry into the national phase

Ref document number: 20167008434

Country of ref document: KR

Kind code of ref document: A

ENP Entry into the national phase

Ref document number: 2016525094

Country of ref document: JP

Kind code of ref document: A

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 14823978

Country of ref document: EP

Kind code of ref document: A1

REG Reference to national code

Ref country code: DE

Ref legal event code: R225

Ref document number: 112014003660

Country of ref document: DE

122 Ep: pct application non-entry in european phase

Ref document number: 14823978

Country of ref document: EP

Kind code of ref document: A1