WO2016038855A1 - ソースドライバ回路および表示装置 - Google Patents

ソースドライバ回路および表示装置 Download PDF

Info

Publication number
WO2016038855A1
WO2016038855A1 PCT/JP2015/004465 JP2015004465W WO2016038855A1 WO 2016038855 A1 WO2016038855 A1 WO 2016038855A1 JP 2015004465 W JP2015004465 W JP 2015004465W WO 2016038855 A1 WO2016038855 A1 WO 2016038855A1
Authority
WO
WIPO (PCT)
Prior art keywords
offset
voltage
amplifier
source driver
driver circuit
Prior art date
Application number
PCT/JP2015/004465
Other languages
English (en)
French (fr)
Inventor
中川 博文
Original Assignee
株式会社Joled
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社Joled filed Critical 株式会社Joled
Priority to US15/509,674 priority Critical patent/US10043454B2/en
Priority to JP2016547689A priority patent/JPWO2016038855A1/ja
Publication of WO2016038855A1 publication Critical patent/WO2016038855A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Definitions

  • the present disclosure relates to a source driver circuit and a display device provided in the display device.
  • an active matrix (Active-Matrix, hereinafter sometimes abbreviated as AM) type display device having pixels having display elements arranged in a matrix has been developed.
  • the display element for example, an organic electroluminescence (Organic Electro-Luminescence; hereinafter, sometimes referred to as EL or OLED) element is used.
  • a voltage (gradation voltage) corresponding to the gradation is supplied to the display element.
  • the gradation voltage is generated by dividing the supplied external voltage with a resistor (see, for example, Patent Document 1).
  • Patent Document 1 discloses a technique for generating a gradation voltage according to the characteristics of a display device by using a gamma resistor and a gamma correction circuit, and faithfully reproducing an image based on display data.
  • the number of gradation voltages (number of bits) of display devices is increasing.
  • the number of gradation voltages has increased from 8 bits to 12 bits in recent years.
  • the layout size of the minimum unit resistor that constitutes the ladder resistor and the voltage dividing resistance value cannot be changed.
  • the resistance value increases.
  • the circuit scale of the voltage selector for selecting an arbitrary gradation voltage is increased, so that the parasitic capacitance generated in the voltage selector is increased.
  • the circuit for generating the gradation voltage the time constant due to the gamma resistance and the parasitic capacitance increases, and it takes a long time for the gradation voltage to converge to a predetermined value. Therefore, when the gradation voltage is output before the gradation voltage reaches the predetermined value, there arises a problem that a desired gradation is not displayed. In particular, in a display device using an organic EL element, it is easy to see a difference in luminance due to a gradation shift, and it is difficult to faithfully reproduce an image.
  • the present disclosure has been made in view of the above-described problems, and an object thereof is to provide a source driver circuit and a display device that can stably output a gradation voltage with high accuracy and at high speed.
  • a source driver circuit is a source driver circuit that supplies an electric signal corresponding to a pixel signal to each of a plurality of pixels arranged in a matrix, and a reference voltage in which a plurality of resistors are connected in series
  • An offset canceling amplifier connected between the generator, a gradation voltage generating resistor that divides the input voltage into a plurality of voltages, the plurality of resistors, and the gradation voltage generating resistor;
  • the offset cancellation state in which the amplifier with offset cancellation extracts an offset voltage of the amplifier with offset cancellation, and a buffer output state in which the offset voltage is added to the pixel signal for output And are repeated alternately.
  • FIG. 1 is a schematic diagram showing a configuration of a display device according to the present embodiment.
  • FIG. 2 is a circuit diagram showing a configuration of a pixel according to the present embodiment.
  • FIG. 3 is a block diagram showing the configuration of the source driver circuit according to this embodiment.
  • FIG. 4 is a schematic diagram showing the configuration of the gradation voltage generation circuit according to the present embodiment.
  • FIG. 5 is a diagram for explaining the blanking period.
  • FIG. 6A is a diagram illustrating the operation of the amplifier with offset cancellation.
  • FIG. 6B is a diagram illustrating the operation of the amplifier with offset cancellation.
  • FIG. 7 is a timing chart showing the operation of the amplifier with offset cancellation according to the present embodiment.
  • FIG. 8 is a circuit diagram illustrating a configuration of an amplifier with offset cancellation in an offset extraction state.
  • FIG. 9 is a circuit diagram showing a configuration of the amplifier with offset cancellation in the buffer output state.
  • FIG. 10 is an external view of a thin flat TV incorporating the display device
  • a source driver circuit is a source driver circuit that supplies an electrical signal corresponding to a pixel signal to each of a plurality of pixels arranged in a matrix.
  • a reference voltage generating unit in which a plurality of resistors are connected in series; a gradation voltage generating resistor that divides an input voltage into a plurality of voltages; a voltage between the plurality of resistors; and the gradation voltage
  • a gradation voltage generation circuit having an offset canceling amplifier connected between the generating resistor, the offset canceling amplifier extracting an offset voltage of the offset canceling amplifier, and the offset
  • the buffer output state in which the voltage is added to the pixel signal and output is alternately repeated.
  • the reference voltage generation unit is arranged at the input stage of the amplifier with offset cancellation, and the reference voltage generation unit generates the reference voltage with high scuffing and high accuracy.
  • the output voltage of the amplifier with offset cancellation is connected to the reference voltage generation unit in the video data period to generate a gradation voltage.
  • the amplifier with offset cancellation and the gradation voltage generating resistor are disconnected. Therefore, at the time of gradation switching, switching noise does not occur in the gradation voltage generating circuit and the gradation voltage generating resistor, and the amplifier is connected, so that convergence is easy. Therefore, the gradation voltage can be stably output with high accuracy and high speed.
  • the amplifier with offset cancellation includes an amplifier and an offset capacitor, and in the offset extraction state, charges corresponding to the offset voltage of the amplifier are accumulated in the offset capacitor, and in the buffer output state, A voltage corresponding to the charge accumulated in the offset capacitor may be added to the pixel signal and output.
  • the switch corresponding to the offset voltage is temporarily stored in the offset capacitor and then the switch is switched, the gradation voltage is stably output with high accuracy when the offset extraction state and the buffer output state are switched. be able to.
  • the pixel may include a light emitting element, and the light emitting element may be an organic electroluminescence (EL) element.
  • EL organic electroluminescence
  • the amplifier with offset cancellation is in the offset extraction state in a blanking period after the end of the video data period in which video data is displayed on the display screen, and the offset voltage is converted into the offset capacitance within the blanking period.
  • the charge When the charge has been accumulated in the buffer, it may be in the buffer output state.
  • a display device includes a source driver circuit having the above-described features.
  • FIG. 1 is a schematic diagram showing a configuration of a display device according to the present embodiment.
  • FIG. 2 is a circuit diagram showing a configuration of a pixel according to the present embodiment.
  • FIG. 3 is a block diagram showing the configuration of the source driver circuit according to this embodiment.
  • FIG. 4 is a schematic diagram showing the configuration of the gradation voltage generation circuit according to the present embodiment.
  • the display device 1 includes a display screen 10, a plurality of COFs (Chip On Film) 22 in which circuits 20a are arranged, a gate printed circuit board 26, and a plurality of COFs 32 in which circuits 30a are arranged.
  • the source printed circuit board 36 is provided.
  • a plurality of circuits 20 a arranged between the display screen 10 and the gate printed circuit board 26 are collectively referred to as a gate driver circuit 20.
  • the COF 22 in which the circuit 20 a is arranged is arranged so as to connect the display screen 10 and the gate printed board 26.
  • the COF 22 is connected to each of the display screen 10 and the gate printed circuit board 26 by an ACF (Anisotropic Conductive Film) resin.
  • a scanning line 13 is connected to each circuit 20a.
  • a scanning signal scan is supplied from the circuit 20 a to the pixel 12 through the scanning line 13.
  • the plurality of circuits 30 a arranged between the display screen 10 and the source printed board 36 are collectively referred to as a source driver circuit 30.
  • the COF 32 in which the circuit 30 a is arranged is arranged so as to connect the display screen 10 and the source printed board 36.
  • the COF 32 is connected to each of the display screen 10 and the source printed board 36 by an ACF resin.
  • the data line 14 is connected to each circuit 30a.
  • a voltage Vdata corresponding to the pixel signal is supplied from the circuit 30 a to the pixel 12 through the data line 14.
  • the configuration of the source driver circuit 30 will be described in detail later.
  • the display screen 10 has a plurality of pixels 12 arranged in a matrix.
  • the pixel 12 is electrically connected to the scanning line 13 and the data line 14, respectively.
  • the pixel 12 includes an organic EL element 15, a capacitive element 16, a driving transistor 17a, and switching transistors 17b to 17e.
  • the voltage Vdata corresponding to the pixel signal is applied from the data line 14 to the gate of the driving transistor 17a.
  • a current corresponding to the pixel signal flows through the organic EL element 15, and the organic EL element 15 emits light with luminance corresponding to the pixel signal.
  • the pixel 12 includes a reference power line Vref, an EL anode power line Vtft, an EL cathode power line Vel, an initialization power line Vini, a reference voltage control line ref, and an initialization control line ini.
  • the enable line enb is wired.
  • An anode voltage generation circuit (not shown) that generates an anode voltage to be applied to the organic EL element 15 is connected to the EL anode power line Vtft.
  • a cathode voltage generation circuit (not shown) that generates a cathode voltage to be applied to the organic EL element 15 is connected to the EL cathode power supply line Vel.
  • the EL cathode power supply line Vel may be grounded instead of being connected to the cathode voltage generation circuit.
  • the initialization power supply line Vini is connected to a Vini voltage generation circuit (not shown) that generates an initialization voltage Vini when the capacitor 16 is initialized. With this configuration, a current can be stably passed through the organic EL element 15.
  • the configuration of the pixel 12 is not limited to the configuration illustrated in FIG. 2, and may be another configuration. As a minimum configuration capable of fulfilling the function as the pixel 12, it is only necessary to include at least the organic EL element 15, the capacitor 16, the driving transistor 17a, and the switching transistor 17b.
  • the source driver circuit 30 includes a receiver & decoder 40, a shift register 42, a latch circuit 44, a DA converter (voltage selector) 46, a buffer circuit 48, a switch 50, and a gradation voltage.
  • a generation resistor 52 and a gradation voltage generation circuit 60 are provided.
  • the gradation voltage generating resistor 52 is a so-called gamma resistor, and the gradation voltage generating resistor 52 is divided into a plurality of resistors and connected to the DA converter 46.
  • a voltage corresponding to the gradation voltage is generated by dividing the voltage at both ends of the gradation voltage generating resistor 52, and is output to the DA converter 46.
  • the organic EL element 15 arranged in each pixel emits light with a luminance corresponding to each gradation.
  • the gradation voltage generation circuit 60 includes a reference voltage generation unit 62 and an amplifier 64 with offset cancellation.
  • the gradation voltage generation circuit 60 has input terminals V1 and V2.
  • the gradation voltage generation circuit 60 is connected to the gradation voltage generation resistor 52.
  • the voltage output from the gradation voltage generation circuit 60 is divided by the gradation voltage generation resistor 52 and supplied to the voltage selector 54.
  • the reference voltage generation unit 62 is a so-called input ladder resistor.
  • the reference voltage generation unit 62 generates the reference voltage with high scuffing and high accuracy.
  • the reference voltage generation unit 62 is connected between the external input terminals V1 and V2, and a plurality of resistors 63 are connected in series.
  • An amplifier 64 with offset cancellation is connected between the resistors 63 and the gradation voltage generating resistor 52.
  • the offset canceling amplifier 64 connects the output voltage of the offset canceling amplifier 64 to the gradation voltage generating resistor 52 for a short period after the offset cancellation to generate a gradation voltage. After a certain period, the output SW is turned off to disconnect the gamma amplifier and the gamma resistor.
  • the offset canceling amplifier 64 includes an amplifier 65, an offset capacitor 66, and switches SW1, SW2, SW3, and SW4.
  • the offset canceling amplifier 64 turns off the switches SW1 and SW2 and turns on the switches SW3 and SW4 to enter the offset extraction state, and turns on the switches SW1 and SW2 and turns off the switches SW3 and SW4.
  • the buffer output state is set. The offset extraction state and the buffer output state will be described later.
  • Corresponding control signals are supplied to the receiver & decoder 40, the shift register 42, the latch circuit 44, the DA converter 46, the buffer circuit 48, the switch 50, and the gradation voltage generation circuit 60 from a control unit (not shown). Then, when the switch 50 is turned on at a predetermined timing, the data voltage corresponding to the video signal is simultaneously output from the source driver circuit 30 for one line. As a result, the data voltage is supplied to the pixels 12 for one row of the display screen 10 all at once, and an image is displayed on the display screen 10.
  • the signal supplied to the switch 50 includes a control signal for controlling a voltage applied to the pixel 12 during a blanking period to be described later. It is.
  • FIG. 5 is a diagram for explaining the blanking period.
  • 6A and 6B are diagrams illustrating the operation of the amplifier with offset cancellation.
  • FIG. 7 is a timing chart showing the operation of the amplifier with offset cancellation according to the present embodiment.
  • FIG. 8 is a circuit diagram illustrating a configuration of an amplifier with offset cancellation in an offset extraction state.
  • FIG. 9 is a circuit diagram showing a configuration of the amplifier with offset cancellation in the buffer output state.
  • the display device 1 is driven by, for example, a progressive driving method of an organic EL light emitting panel.
  • a progressive driving method of an organic EL light emitting panel is executed in a row sequence. That is, the display screen 10 is sequentially driven from the first line to the last line. This period is called a video data period.
  • the operation is performed in the order of the initialization operation, the Vth detection operation, the writing operation, and the light emitting operation from the first row to the last row.
  • the writing period of the nth row of a certain TV field one field in the present invention
  • the writing period of the first row of the subsequent TV field the other field in the present invention
  • FIG. 5 shows a virtual line that is a blanking line after the last line of the display screen 10. This corresponds to a blanking period in which the circuit 30a secures a time for returning scanning from the last scanning line (second line 160) to the scanning start line (first line of the next TV field). Is represented by the number of scanning rows corresponding to the period.
  • a predetermined voltage is applied to the data line 14. For example, a voltage of 0 V may be applied to the data line 14.
  • the video data period and the blanking period are alternately repeated. Accordingly, in the offset canceling amplifier 64, the buffer output state and the offset extraction state are alternately repeated.
  • the offset canceling amplifier 64 has a circuit configuration in which an offset capacitor 66 is connected between the input terminal and the amplifier 65, as shown in FIG. 6A. Therefore, Vin + Voffset obtained by adding the capacitance Voffset of the offset capacitance 66 to the input voltage Vin is output from the output terminal of the offset canceling amplifier 64 in the offset extraction state as the output voltage Vout.
  • FIG. 7 is a timing chart showing the operation of the amplifier 64 with offset cancellation.
  • a period in which the amplifier 64 with offset cancellation is in the buffer output state is referred to as a buffer output period
  • a period in which the amplifier 64 with offset cancellation is in the offset extraction state is referred to as an offset extraction period.
  • the switches SW1 to SW4 are closed when the signal level is Low and open when the signal level is High.
  • Vin + Voffset ⁇ Voffset Vin is output as the output voltage Vout from the output terminal of the offset canceling amplifier 64 in the offset extraction state.
  • the blanking period ends and the video data period starts. That is, in the pixel 12, the initialization operation, the Vth detection operation, the writing operation, and the light emitting operation are performed in order from the first to the last row of the first row, and the video data is displayed on the display screen 10.
  • the offset canceling amplifier 64 enters the offset extraction state from the buffer output state as shown in FIG. As a result, charges corresponding to the offset voltage of the amplifier 65 are accumulated in the offset capacitor 66. Therefore, Vin + Voffset is output as the output voltage Vout from the output terminal of the offset-canceled amplifier 64 in the offset extraction state.
  • the reference voltage generation unit 62 is arranged in the input stage of the amplifier, and the reference voltage generation unit 62 generates the reference voltage with high scuffing and high accuracy.
  • the gradation voltage generating resistor 52 cancels the offset during the blanking period.
  • the output switch SW1 is turned on, and the amplifier output voltage is connected to the reference voltage generation unit 62 for a short period of time to generate the gradation voltage. After a certain period, the output switch SW1 is turned off to disconnect the gamma amplifier and the gamma resistor.
  • the gradation voltage can be stably generated with high accuracy and at high speed.
  • the amplifier 64 with offset cancellation includes the amplifier 65 and the offset capacitor 66.
  • the amplifier 64 with offset cancellation may not include the offset capacitor 66.
  • the display device is not limited to the above-described embodiment.
  • the present invention includes modifications obtained by making various modifications conceived by those skilled in the art within the scope of the present invention without departing from the gist of the present invention, and various devices incorporating a display device.
  • the switching timings of the switches SW1, SW2, SW3, and SW4 are the same, but the switching timings of the switches are not necessarily matched, and may be switched sequentially.
  • the configuration of the amplifier with offset cancellation is not limited to the configuration described above, and may be another configuration.
  • two amplifiers with offset cancellation may be connected as a pair between a plurality of resistors of the reference voltage generation unit and a resistor for gradation voltage generation.
  • the present invention is particularly useful in technical fields such as flat-screen televisions and personal computer displays that require a large screen and high resolution.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)

Abstract

 行列状に配置された複数の画素(12)のそれぞれに、画素信号に応じた電気信号を供給するソースドライバ回路(30)であって、複数の抵抗(63)が直列に接続された基準電圧生成部(62)と、入力電圧を複数の大きさの電圧に分圧する階調電圧生成用抵抗(52)と、複数の抵抗(63)の間と、階調電圧生成用抵抗(52)との間に接続され、オフセットキャンセル付アンプ(64)を有する階調電圧生成回路(60)とを備え、オフセットキャンセル付アンプ(64)は、オフセットキャンセル付アンプ(64)のオフセット電圧を抽出するオフセット抽出状態と、オフセット電圧を画素信号に加算して出力するバッファ出力状態とを交互に繰り返す。

Description

ソースドライバ回路および表示装置
 本開示は、表示装置に設けられたソースドライバ回路および表示装置に関する。
 近年、表示素子を有する画素をマトリクス状に備えたアクティブマトリックス(Active-Matrix、以下、AMと略する場合がある)型の表示装置が開発されている。表示素子としては、例えば有機エレクトロルミネッセンス(Organic Electro-Luminescence。以下、EL、またはOLEDと呼ぶことがある。)素子が用いられている。
 このような表示装置では、例えば、階調に応じた電圧(階調電圧)が表示素子に供給される。階調電圧は、供給された外部電圧を抵抗で分割することにより生成される(例えば、特許文献1参照)。
 特許文献1では、ガンマ抵抗およびガンマ補正回路を用いることにより、表示装置の特性に応じた階調電圧を発生し、表示データに基づいて画像を忠実に再現する技術が開示されている。
特開2005-10276号公報
 近年の表示装置の高画像化に伴い、表示装置の階調電圧数(bit数)は増加している。例えば、有機EL素子を用いた表示装置では、近年、階調電圧数は8bitから12bitへと増加している。
 各階調における電圧値のばらつき精度を維持しつつ階調電圧数を増加させる場合は、ラダー抵抗を構成している最小ユニット抵抗のレイアウトサイズ、及び分圧抵抗値を変えることが出来ないため、総抵抗値が大きくなる。また、階調電圧数を増加させると任意の階調電圧を選択する電圧セレクタの回路規模も大きくなるため、電圧セレクタにて生じる寄生容量が増加することになる。
 これにより、階調電圧を生成する回路において、ガンマ抵抗と寄生容量による時定数が増加することとなり、階調電圧が所定の値に収束するまでに長時間を要する。したがって、階調電圧が所定の値に達しないうちに階調電圧が出力される場合には、所望の階調が表示されないという問題が生じる。特に、有機EL素子を用いた表示装置では、階調ずれによる輝度の違いが見え易く、画像を忠実に再現することが難しい。
 本開示は、上述の課題に鑑みてなされたものであり、階調電圧を高精度でかつ高速に安定して出力することができるソースドライバ回路および表示装置を提供することを目的とする。
 本開示にかかるソースドライバ回路は、行列状に配置された複数の画素のそれぞれに、画素信号に応じた電気信号を供給するソースドライバ回路であって、複数の抵抗が直列に接続された基準電圧生成部と、入力電圧を複数の大きさの電圧に分圧する階調電圧生成用抵抗と、前記複数の抵抗の間と、前記階調電圧生成用抵抗との間に接続され、オフセットキャンセル付アンプを有する階調電圧生成回路とを備え、前記オフセットキャンセル付アンプは、前記オフセットキャンセル付アンプのオフセット電圧を抽出するオフセット抽出状態と、前記オフセット電圧を前記画素信号に加算して出力するバッファ出力状態とを交互に繰り返す。
 本開示によれば、階調電圧を高精度でかつ高速に安定して出力することができるソースドライバおよび表示装置を提供することができる。
図1は、本実施の形態にかかる表示装置の構成を示す概略図である。 図2は、本実施の形態にかかる画素の構成を示す回路図である。 図3は、本実施の形態にかかるソースドライバ回路の構成を示すブロック図である。 図4は、本実施の形態にかかる階調電圧生成回路の構成を示す概略図である。 図5は、ブランキング期間の説明のための図である。 図6Aは、オフセットキャンセル付アンプの動作を示す図である。 図6Bは、オフセットキャンセル付アンプの動作を示す図である。 図7は、本実施の形態にかかるオフセットキャンセル付アンプの動作を示すタイミングチャートである。 図8は、オフセット抽出状態のオフセットキャンセル付アンプの構成を示す回路図である。 図9は、バッファ出力状態のオフセットキャンセル付アンプの構成を示す回路図である。 図10は、実施の形態にかかる表示装置を内蔵した薄型フラットTVの外観図である。
 上述のような問題を解決するために、本開示の一態様に係るソースドライバ回路は、行列状に配置された複数の画素のそれぞれに、画素信号に応じた電気信号を供給するソースドライバ回路であって、複数の抵抗が直列に接続された基準電圧生成部と、入力電圧を複数の大きさの電圧に分圧する階調電圧生成用抵抗と、前記複数の抵抗の間と、前記階調電圧生成用抵抗との間に接続され、オフセットキャンセル付アンプを有する階調電圧生成回路とを備え、前記オフセットキャンセル付アンプは、前記オフセットキャンセル付アンプのオフセット電圧を抽出するオフセット抽出状態と、前記オフセット電圧を前記画素信号に加算して出力するバッファ出力状態とを交互に繰り返す。
 この構成によれば、オフセットキャンセル付アンプの入力段に基準電圧生成部を配置し、基準電圧生成部で基準電圧を高キザミでかつ高精度に発生する。また、オフセットキャンセル後、オフセットキャンセル付アンプの出力電圧を映像データ期間、基準電圧生成部に接続して、階調電圧を発生させる。一定期間後、オフセットキャンセル付きアンプと階調電圧生成用抵抗とを切り離す。したがって、階調の切り替え時には、階調電圧生成回路および階調電圧生成用抵抗において、スイッチングノイズが発生せず、かつ、アンプが接続されているため、収束性が容易となる。したがって、階調電圧を高精度でかつ高速に安定して出力することができる。
 また、前記オフセットキャンセル付アンプは、アンプと、オフセット容量とを有し、前記オフセット抽出状態において、前記アンプの前記オフセット電圧に対応する電荷を前記オフセット容量に蓄積し、前記バッファ出力状態において、前記オフセット容量に蓄積された前記電荷に対応する電圧を、前記画素信号に加算して出力してもよい。
 この構成によれば、オフセット電圧に対応する電荷をオフセット容量に一旦蓄積した後スイッチを切り替えるので、オフセット抽出状態とバッファ出力状態とを切り替えたときに階調電圧を高精度で安定して出力することができる。
 また、前記画素は、発光素子を有しており、前記発光素子は、有機エレクトロルミネッセンス(EL)素子であってもよい。
 この構成によれば、有機EL素子に安定した電流を供給することができる。
 また、前記オフセットキャンセル付アンプは、表示画面に映像データが表示される映像データ期間の終了後のブランキング期間において、前記オフセット抽出状態となり、前記ブランキング期間内において、前記オフセット電圧を前記オフセット容量に電荷として蓄積し終えると前記バッファ出力状態となってもよい。
 この構成によれば、ブランキング期間にオフセットキャンセルが行われるので、オフセットキャンセルの影響が表示画面に現れることがない。したがって、表示画像を安定して出力することができる。
 また、本開示の一態様に係る表示装置は、上述した特徴を有するソースドライバ回路を備える。
 この構成によれば、上述した特徴を有するソースドライバ回路を備えた表示装置を提供することができる。
 以下、本発明の実施の形態について、図面を用いて詳細に説明する。なお、以下で説明する実施の形態は、いずれも包括的または具体的な例を示すものである。以下の実施の形態で示される数値、形状、材料、構成要素、構成要素の配置位置及び接続形態などは、一例であり、本発明を限定する主旨ではない。また、以下の実施の形態における構成要素のうち、独立請求項に記載されていない構成要素については、任意の構成要素として説明される。各図は、必ずしも各寸法または各寸法比等を厳密に図示したものではない。
 (実施の形態)
 [1.表示装置の構成]
 図1は、本実施の形態にかかる表示装置の構成を示す概略図である。図2は、本実施の形態にかかる画素の構成を示す回路図である。図3は、本実施の形態にかかるソースドライバ回路の構成を示すブロック図である。図4は、本実施の形態にかかる階調電圧生成回路の構成を示す概略図である。
 図1に示すように、表示装置1は、表示画面10と、回路20aが配置された複数のCOF(Chip On Film)22と、ゲートプリント基板26と、回路30aが配置された複数のCOF32と、ソースプリント基板36とを備えている。
 表示画面10とゲートプリント基板26との間に配置された複数の回路20aを、まとめてゲートドライバ回路20と呼ぶ。回路20aが配置されたCOF22は、表示画面10とゲートプリント基板26とを接続するように配置されている。COF22は、表示画面10およびゲートプリント基板26のそれぞれにACF(Anisotropic Conductive Film)樹脂で接続されている。
 ゲートドライバ回路20において、それぞれの回路20aには、走査線13が接続されている。画素12には、走査線13を介して回路20aから走査信号scanが供給される。
 また、表示画面10とソースプリント基板36との間に配置された複数の回路30aを、まとめてソースドライバ回路30と呼ぶ。回路30aが配置されたCOF32は、表示画面10とソースプリント基板36とを接続するように配置されている。COF32は、表示画面10およびソースプリント基板36のそれぞれにACF樹脂で接続されている。
 ソースドライバ回路30において、それぞれの回路30aには、データ線14が接続されている。画素12には、データ線14を介して回路30aから画素信号に応じた電圧Vdataが供給される。なお、ソースドライバ回路30の構成については、後に詳述する。
 表示画面10は、行列状に配置された複数の画素12を有している。画素12は、それぞれ走査線13およびデータ線14に電気的に接続されている。
 画素12は、図2に示すように、有機EL素子15と、容量素子16と、駆動用トランジスタ17aと、スイッチ用トランジスタ17b~17eとを備えている。画素12では、走査線13から走査信号scanが供給されたときに、データ線14から画素信号に応じた電圧Vdataが駆動用トランジスタ17aのゲートに印加される。これにより、画素信号に応じた電流が有機EL素子15に流れ、有機EL素子15は、画素信号に応じた輝度で発光する。
 より詳細には、画素12には、参照電源線Vrefと、ELアノード電源線Vtftと、ELカソード電源線Velと、初期化電源線Viniと、参照電圧制御線refと、初期化制御線iniと、イネーブル線enbとが配線されている。ELアノード電源線Vtftには、有機EL素子15に印加するアノード電圧を発生するアノード電圧発生回路(図示せず)が接続されている。ELカソード電源線Velには、有機EL素子15に印加するカソード電圧を発生するカソード電圧発生回路(図示せず)が接続されている。なお、ELカソード電源線Velは、カソード電圧発生回路に接続される代わりに、接地されてもよい。初期化電源線Viniは、容量素子16を初期化するときの初期化電圧Viniを発生するVini電圧発生回路(図示せず)に接続されている。この構成により、有機EL素子15に電流を安定して流すことができる。
 なお、画素12の構成は、図2に示した構成に限らず、他の構成であってもよい。画素12としての機能を果たすことができる最小の構成として、少なくとも有機EL素子15と、容量素子16と、駆動用トランジスタ17aと、スイッチ用トランジスタ17bとを備えていればよい。
 ソースドライバ回路30は、図3に示すように、レシーバ&デコーダ40と、シフトレジスタ42と、ラッチ回路44と、DAコンバータ(電圧セレクタ)46と、バッファ回路48と、スイッチ50と、階調電圧生成用抵抗52と、階調電圧生成回路60とを備えている。
 階調電圧生成用抵抗52は、いわゆるガンマ抵抗であり、階調電圧生成用抵抗52は、複数の抵抗に分割されてDAコンバータ46に接続されている。階調電圧生成用抵抗52では、階調電圧生成用抵抗52の両端に係る電圧が分圧されることで階調電圧に応じた電圧が生成され、DAコンバータ46に出力される。これにより、各画素に配置された有機EL素子15は、各階調に応じた輝度で発光する。
 階調電圧生成回路60は、図4に示すように、基準電圧生成部62と、オフセットキャンセル付アンプ64とを有している。階調電圧生成回路60は、入力端子V1およびV2を有している。また、階調電圧生成回路60は、階調電圧生成用抵抗52に接続されている。階調電圧生成回路60から出力された電圧は、階調電圧生成用抵抗52で分圧され、電圧セレクタ54に供給される。
 階調電圧生成回路60において、基準電圧生成部62は、いわゆる入力ラダー抵抗である。基準電圧生成部62は、基準電圧を高キザミに、かつ、高精度に発生する。基準電圧生成部62は、外部入力端子V1とV2との間に接続され、複数の抵抗63が直列に接続されている。各抵抗63の間と階調電圧生成用抵抗52との間には、オフセットキャンセル付アンプ64が接続されている。
 オフセットキャンセル付アンプ64は、オフセットキャンセル後に、オフセットキャンセル付アンプ64の出力電圧を短期間階調電圧生成用抵抗52に接続して、階調電圧を発生させる。一定期間後、出力SWをオフ状態にさせて、ガンマアンプとガンマ抵抗とを切り離す。
 オフセットキャンセル付アンプ64は、アンプ65と、オフセット容量66と、スイッチSW1、SW2、SW3、SW4とを備えている。オフセットキャンセル付アンプ64は、スイッチSW1とSW2とをオフ、スイッチSW3とSW4とをオンにすることにより、オフセット抽出状態となり、スイッチSW1とSW2とをオン、スイッチSW3とSW4とをオフにすることにより、バッファ出力状態となる。なお、オフセット抽出状態およびバッファ出力状態については、後述する。
 レシーバ&デコーダ40、シフトレジスタ42、ラッチ回路44、DAコンバータ46、バッファ回路48、スイッチ50および階調電圧生成回路60には、制御部(図示せず)から、それぞれ対応する制御信号が供給される。そして、所定のタイミングでスイッチ50がオン状態となることにより、ソースドライバ回路30から、映像信号に対応するデータ電圧が一行分一斉に出力される。これにより、表示画面10の一行分の各画素12に一斉にデータ電圧が供給され、表示画面10に映像が表示される。
 なお、制御部からソースドライバ回路30に供給される制御信号のうち、スイッチ50に供給される信号には、後述するブランキング期間に画素12に印加される電圧を制御するための制御信号も含まれている。
 以下、本実施の形態にかかる表示装置の駆動方法について、詳細に説明する。
 [2.表示装置の駆動方法]
 次に、表示装置の駆動方法について説明する。図5は、ブランキング期間の説明のための図である。図6Aおよび図6Bは、オフセットキャンセル付アンプの動作を示す図である。図7は、本実施の形態にかかるオフセットキャンセル付アンプの動作を示すタイミングチャートである。図8は、オフセット抽出状態のオフセットキャンセル付アンプの構成を示す回路図である。図9は、バッファ出力状態のオフセットキャンセル付アンプの構成を示す回路図である。
 本実施の形態に係る表示装置1は、例えば、有機EL発光パネルのプログレッシブ駆動方式により駆動される。詳細には、複数の画素12が行列状に配置された表示画面10において、初期化動作、Vth(閾値電圧)検出動作、書き込み動作、および発光動作が行順次に実行される。すなわち、表示画面10の行数1行目から最終行目まで、順に駆動される。この期間を映像データ期間と呼ぶ。映像データ期間には、画素12では、先頭行の1行目から最終行目まで、それぞれ初期化動作、Vth検出動作、書き込み動作、発光動作の順に動作が行われる。
 また、あるTVフィールド(本発明における一のフィールド)のn行目の書き込み期間が終了してから、後続する次のTVフィールド(本発明における他のフィールド)の1行目の書き込み期間が開始するまでの間の期間を、ブランキング期間と呼ぶ。
 図5には、表示画面10の最終行目以降に、ブランキング行なる仮想行が示されている。これは、回路30aが走査最終行(第2160行)から走査開始行(次のTVフィールドの第1行)へ走査を戻す時間を確保するブランキング期間に相当するものであり、当該ブランキング期間を、当該期間に相当する走査行数で表したものである。
 ブランキング期間において、データ線14には、所定値の電圧が印加される。例えば、データ線14には、0Vの電圧が印加されてもよい。
 表示装置1では、映像データ期間とブランキング期間とが交互に繰り返される。また、これに伴い、オフセットキャンセル付アンプ64では、バッファ出力状態とオフセット抽出状態とが交互に繰り返される。
 オフセット抽出状態のオフセットキャンセル付アンプ64は、図6Aに示すように、オフセット容量66が入力端子とアンプ65との間に接続された回路構成となる。したがって、オフセット抽出状態のオフセットキャンセル付アンプ64の出力端子からは、入力電圧Vinにオフセット容量66の容量Voffsetが加算されたVin+Voffsetが、出力電圧Voutとして出力される。
 また、バッファ出力状態のオフセットキャンセル付アンプ64は、図6Bに示すように、オフセット容量66がアンプ65と出力端子との間に接続された回路構成となる。したがって、バッファ出力状態のオフセットキャンセル付アンプ64では、オフセット容量66の容量は-Voffsetと表される。よって、オフセットキャンセル付アンプ64の出力端子からは、図6Aに示したVoutからさらに-Voffsetが加算されたVin+Voffset-Voffset=Vinが、出力電圧Voutとして出力される。オフセット電圧に対応する電荷をオフセット容量66に一旦蓄積した後スイッチSW1~SW4を切り替えるので、オフセット抽出状態とバッファ出力状態とを切り替えたときに階調電圧を高精度で安定して出力することができる。
 図7に、オフセットキャンセル付アンプ64の動作を示すタイミングチャートを示す。なお、図7において、オフセットキャンセル付アンプ64がバッファ出力状態となる期間をバッファ出力期間、オフセットキャンセル付アンプ64がオフセット抽出状態となる期間をオフセット抽出期間という。また、スイッチSW1~SW4は、信号レベルがLowのときに閉状態、信号レベルがHighのときに開状態となる。
 図7に示すように、ブランキング期間内の所定の時刻t1において、スイッチSW1およびSW2が開状態、スイッチSW3およびSW4が閉状態となると、オフセットキャンセル付アンプ64は、図8に示すように、オフセット抽出状態からバッファ出力状態となる。したがって、オフセット抽出状態のオフセットキャンセル付アンプ64の出力端子からは、Vin+Voffset-Voffset=Vinが出力電圧Voutとして出力される。
 次に、時刻t2において、ブランキング期間が終了され、映像データ期間が開始される。すなわち、画素12では、先頭行の1行目から最終行目まで、それぞれ初期化動作、Vth検出動作、書き込み動作、発光動作の順に動作が行われ、表示画面10に映像データが表示される。
 さらに、時刻t3において、映像データ期間が終了され、ブランキング期間が開始される。このとき、オフセットキャンセル付アンプ64は、未だバッファ出力状態であり、オフセットキャンセル付アンプ64の出力端子からは、Vin+Voffset-Voffset=Vinが出力電圧Voutとして出力される。
 次に、時刻t4において、スイッチSW1およびSW2が閉状態、スイッチSW3およびSW4が開状態となると、オフセットキャンセル付アンプ64は、図9に示すように、バッファ出力状態からオフセット抽出状態となる。これにより、アンプ65のオフセット電圧に対応する電荷がオフセット容量66に蓄積される。したがって、オフセット抽出状態のオフセットキャンセル付アンプ64の出力端子からは、Vin+Voffsetが出力電圧Voutとして出力される。
 そして、アンプ65のオフセット電圧に対応する電荷がオフセット容量66に蓄積されると、時刻t5において、再びスイッチSW1およびSW2が開状態、スイッチSW3およびSW4が閉状態となり、オフセットキャンセル付アンプ64は、図8に示すように、オフセット抽出状態からバッファ出力状態となる。したがって、オフセット抽出状態のオフセットキャンセル付アンプ64の出力端子からは、Vin+Voffset-Voffset=Vinが出力電圧Voutとして出力される。なお、時刻t5は、ブランキング期間内である。
 その後、時刻t6、t7、t8においては、時刻t2、t3、t4と同様の動作が繰り返される。
 以上のように、本実施の形態に係るソースドライバ回路30は、アンプの入力段に基準電圧生成部62を配置し、基準電圧生成部62で基準電圧を高キザミでかつ高精度に発生する。また、階調電圧生成用抵抗52は、ブランキング期間にオフセットキャンセルする。オフセットキャンセル後、出力スイッチSW1をオンにさせて、アンプ出力電圧を短期間、基準電圧生成部62に接続して、階調電圧を発生させる。一定期間後、出力スイッチSW1をオフさせて、ガンマアンプとガンマ抵抗とを切り離す。
 この構成により、階調切り替え時には、階調電圧生成回路60および階調電圧生成用抵抗52において、スイッチングノイズが発生しない。したがって、階調電圧を高精度で安定して出力することができる。
 以上、本実施の形態に係るソースドライバ回路によると、階調電圧を高精度でかつ高速に安定して、発生できる。
 なお、上述したソースドライバ回路30では、オフセットキャンセル付アンプ64は、アンプ65と、オフセット容量66とを備える構成としたが、オフセットキャンセル付アンプ64は、オフセット容量66を備えない構成としてもよい。
 (他の実施の形態)
 以上、実施の形態に係る表示装置について説明したが、表示装置は、上述した実施の形態に限定されるものではない。上述した実施の形態に対して、本発明の主旨を逸脱しない範囲で当業者が思いつく各種変形を施して得られる変形例や、表示装置を内蔵した各種機器も本発明に含まれる。
 例えば、上述した実施の形態では、スイッチSW1、SW2、SW3およびSW4の切り替えのタイミングは一致しているが、スイッチの切り替えタイミングは必ずしも一致させる必要はなく、順次切り替えてもよい。
 また、オフセットキャンセル付アンプの構成は、上述した構成に限らず、他の構成であってもよい。例えば、オフセットキャンセル付アンプは、基準電圧生成部の複数の抵抗の間と階調電圧生成用抵抗との間に、2つのオフセットキャンセル付アンプが一対として接続されていてもよい。
 また、本発明の趣旨を逸脱しない限り、当業者が思いつく各種変形を本実施の形態に施したものや、異なる実施の形態における構成要素を組み合わせて構築される形態も、本発明の範囲内に含まれる。例えば、図10に示すような、本発明にかかるソースドライバ回路を備えた薄型フラットテレビシステムも本発明に含まれる。
 本発明は、特に、大画面および高解像度が要望される薄型テレビおよびパーソナルコンピュータのディスプレイなどの技術分野に有用である。
 1 表示装置
 10 表示画面
 12 画素
 13 走査線
 14 データ線
 15 有機EL素子
 16 容量素子
 17a 駆動用トランジスタ
 17b、17c、17d、17e スイッチ用トランジスタ
 20 ゲートドライバ回路
 20a、30a 回路
 22、32 COF
 26 ゲートプリント基板
 30 ソースドライバ回路
 36 ソースプリント基板
 40 レシーバ&デコーダ
 42 シフトレジスタ
 44 ラッチ回路
 46 DAコンバータ(電圧セレクタ)
 48 バッファ回路
 50 スイッチ
 52 階調電圧生成用抵抗(ガンマ抵抗)
 54 寄生容量
 60 階調電圧生成回路
 62 基準電圧生成部
 64 オフセットキャンセル付アンプ
 65 アンプ
 66 オフセット容量
 SW1、SW2、SW3、SW4 スイッチ

Claims (5)

  1.  行列状に配置された複数の画素のそれぞれに、画素信号に応じた電気信号を供給するソースドライバ回路であって、
     複数の抵抗が直列に接続された基準電圧生成部と、
     入力電圧を複数の大きさの電圧に分圧する階調電圧生成用抵抗と、
     前記複数の抵抗の間と、前記階調電圧生成用抵抗との間に接続され、オフセットキャンセル付アンプを有する階調電圧生成回路とを備え、
     前記オフセットキャンセル付アンプは、
     前記オフセットキャンセル付アンプのオフセット電圧を抽出するオフセット抽出状態と、前記オフセット電圧を前記画素信号に加算して出力するバッファ出力状態とを交互に繰り返す
     ソースドライバ回路。
  2.  前記オフセットキャンセル付アンプは、
     アンプと、
     オフセット容量とを有し、
     前記オフセット抽出状態において、前記アンプの前記オフセット電圧に対応する電荷を前記オフセット容量に蓄積し、
     前記バッファ出力状態において、前記オフセット容量に蓄積された前記電荷に対応する電圧を、前記画素信号に加算して出力する
     請求項1に記載のソースドライバ回路。
  3.  前記画素は、発光素子を有しており、
     前記発光素子は、有機エレクトロルミネッセンス(EL)素子である
     請求項1または2に記載のソースドライバ回路。
  4.  前記オフセットキャンセル付アンプは、
     表示画面に映像データが表示される映像データ期間の終了後のブランキング期間において、前記オフセット抽出状態となり、
     前記ブランキング期間内において、前記オフセット電圧を前記オフセット容量に電荷として蓄積し終えると前記バッファ出力状態となる
     請求項1~3のいずれか1項に記載のソースドライバ回路。
  5.  請求項1~4のいずれか1項に記載のソースドライバ回路を備える
     表示装置。
PCT/JP2015/004465 2014-09-12 2015-09-02 ソースドライバ回路および表示装置 WO2016038855A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US15/509,674 US10043454B2 (en) 2014-09-12 2015-09-02 Source driver circuit, and display device
JP2016547689A JPWO2016038855A1 (ja) 2014-09-12 2015-09-02 ソースドライバ回路および表示装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014186892 2014-09-12
JP2014-186892 2014-09-12

Publications (1)

Publication Number Publication Date
WO2016038855A1 true WO2016038855A1 (ja) 2016-03-17

Family

ID=55458627

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2015/004465 WO2016038855A1 (ja) 2014-09-12 2015-09-02 ソースドライバ回路および表示装置

Country Status (3)

Country Link
US (1) US10043454B2 (ja)
JP (1) JPWO2016038855A1 (ja)
WO (1) WO2016038855A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220077063A (ko) * 2020-12-01 2022-06-08 주식회사 글로벌테크놀로지 디스플레이를 위한 백라이트 장치의 전류 제어 집적회로
US12046208B2 (en) 2020-12-01 2024-07-23 Global Technologies Co., Ltd Current control integrated circuit of backlight device for display

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104773594B (zh) * 2015-03-23 2017-01-11 京东方科技集团股份有限公司 一种覆晶薄膜贴附装置
KR101731032B1 (ko) * 2016-06-14 2017-04-27 주식회사 이노액시스 고속 충방전이 가능한 소스 드라이버
JP7316776B2 (ja) * 2018-10-26 2023-07-28 ラピスセミコンダクタ株式会社 半導体装置
JP7286498B2 (ja) * 2019-09-24 2023-06-05 ラピスセミコンダクタ株式会社 レベル電圧生成回路、データドライバ及び表示装置
JP7446800B2 (ja) * 2019-12-06 2024-03-11 ラピスセミコンダクタ株式会社 表示ドライバ及び表示装置
KR20220100778A (ko) * 2021-01-08 2022-07-18 삼성디스플레이 주식회사 감마 전압 생성 회로 및 이를 포함하는 표시 장치
US11915636B2 (en) * 2022-03-30 2024-02-27 Novatek Microelectronics Corp. Gamma voltage generator, source driver and display apparatus
KR20240051610A (ko) * 2022-10-13 2024-04-22 주식회사 엘엑스세미콘 데이터구동회로 및 이를 포함하는 표시장치

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09244590A (ja) * 1996-03-11 1997-09-19 Toshiba Corp 出力回路及びこれを含む液晶表示器の駆動回路
JP2000098981A (ja) * 1998-09-28 2000-04-07 Seiko Epson Corp 画像信号処理回路及びこれを用いた電気光学装置並びに電子機器
JP2003337560A (ja) * 2002-03-13 2003-11-28 Nec Corp 表示装置の駆動回路、その制御方法、携帯電話機及び携帯用電子機器
JP2004354625A (ja) * 2003-05-28 2004-12-16 Renesas Technology Corp 自発光表示装置及び自発光表示用駆動回路
JP2005316188A (ja) * 2004-04-28 2005-11-10 Sony Corp フラットディスプレイ装置の駆動回路及びフラットディスプレイ装置
JP2006099850A (ja) * 2004-09-29 2006-04-13 Nec Electronics Corp サンプル・ホールド回路、駆動回路及び表示装置
JP2006308784A (ja) * 2005-04-27 2006-11-09 Nec Corp アクティブマトリクス型表示装置及びその駆動方法
JP2007334061A (ja) * 2006-06-15 2007-12-27 Sony Corp 液晶パネル駆動回路及び液晶表示装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4449189B2 (ja) 2000-07-21 2010-04-14 株式会社日立製作所 画像表示装置およびその駆動方法
DE10303427A1 (de) 2002-02-06 2003-10-16 Nec Corp Tokio Tokyo Verstärker-Schaltung, Treiber-Schaltung für ein Anzeigegerät , tragbares Telefon und tragbares elektronisches Gerät
JP2005010276A (ja) 2003-06-17 2005-01-13 Seiko Epson Corp ガンマ補正回路、液晶駆動回路、表示装置、電源回路
JP5260462B2 (ja) * 2009-10-07 2013-08-14 ルネサスエレクトロニクス株式会社 出力増幅回路及びそれを用いた表示装置のデータドライバ
JP5713616B2 (ja) 2010-09-21 2015-05-07 ラピスセミコンダクタ株式会社 液晶駆動用のソースドライバのオフセットキャンセル出力回路
JP5738041B2 (ja) 2011-03-31 2015-06-17 ラピスセミコンダクタ株式会社 液晶駆動用のソースドライバのオフセット低減出力回路
KR102193688B1 (ko) * 2014-02-05 2020-12-21 삼성전자주식회사 증폭기 오프셋 보상 기능을 갖는 버퍼 회로 및 이를 포함하는 소스 구동 회로

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09244590A (ja) * 1996-03-11 1997-09-19 Toshiba Corp 出力回路及びこれを含む液晶表示器の駆動回路
JP2000098981A (ja) * 1998-09-28 2000-04-07 Seiko Epson Corp 画像信号処理回路及びこれを用いた電気光学装置並びに電子機器
JP2003337560A (ja) * 2002-03-13 2003-11-28 Nec Corp 表示装置の駆動回路、その制御方法、携帯電話機及び携帯用電子機器
JP2004354625A (ja) * 2003-05-28 2004-12-16 Renesas Technology Corp 自発光表示装置及び自発光表示用駆動回路
JP2005316188A (ja) * 2004-04-28 2005-11-10 Sony Corp フラットディスプレイ装置の駆動回路及びフラットディスプレイ装置
JP2006099850A (ja) * 2004-09-29 2006-04-13 Nec Electronics Corp サンプル・ホールド回路、駆動回路及び表示装置
JP2006308784A (ja) * 2005-04-27 2006-11-09 Nec Corp アクティブマトリクス型表示装置及びその駆動方法
JP2007334061A (ja) * 2006-06-15 2007-12-27 Sony Corp 液晶パネル駆動回路及び液晶表示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220077063A (ko) * 2020-12-01 2022-06-08 주식회사 글로벌테크놀로지 디스플레이를 위한 백라이트 장치의 전류 제어 집적회로
KR102550985B1 (ko) 2020-12-01 2023-07-04 주식회사 글로벌테크놀로지 디스플레이를 위한 백라이트 장치의 전류 제어 집적회로
US12046208B2 (en) 2020-12-01 2024-07-23 Global Technologies Co., Ltd Current control integrated circuit of backlight device for display

Also Published As

Publication number Publication date
US10043454B2 (en) 2018-08-07
US20170263185A1 (en) 2017-09-14
JPWO2016038855A1 (ja) 2017-05-25

Similar Documents

Publication Publication Date Title
WO2016038855A1 (ja) ソースドライバ回路および表示装置
EP3596723B1 (en) Pixel circuit, display panel, and driving method
US10504405B2 (en) Display device including reference voltage supply
CN109584791B (zh) 有机发光显示装置及其驱动方法
US9424770B2 (en) Error compensator and organic light emitting display device using the same
US11195474B2 (en) Display device having a compensation power generator for adjusting input voltages and driving method thereof
US11030951B2 (en) Light-emitting display and method of driving the same
US10198997B2 (en) Scan driver circuit and driving method for the scan driver circuit
US11114034B2 (en) Display device
KR102344969B1 (ko) 유기발광표시패널 및 유기발광표시장치
CN112908258A (zh) 像素驱动电路、驱动方法、显示面板与显示装置
US11386849B2 (en) Light emitting display device and method of driving same
KR102706728B1 (ko) 픽셀 전원 보상 회로와 이를 이용한 표시장치
JP2019035957A (ja) 表示装置、電子機器、及びボディバイアシング回路
JP6288710B2 (ja) 表示装置の駆動方法および表示装置
TW201905884A (zh) 資料驅動器及有機發光顯示裝置
WO2015118599A1 (ja) 表示装置および表示装置の駆動方法
KR102045210B1 (ko) 표시 장치, 표시 구동 장치, 구동 방법, 및 전자 기기
US11367400B2 (en) Display device
JP2021089398A (ja) 電気光学装置、電子機器及び駆動方法
KR101492935B1 (ko) 유기발광다이오드 표시장치의 문턱전압 보상 화소회로
KR102676123B1 (ko) 표시장치와 그 구동 방법
US11532277B2 (en) Display device having a plurality of data lines for driving a plurality of display regions
KR101408809B1 (ko) 유기발광다이오드 표시장치의 문턱전압 보상 화소회로
KR20190062127A (ko) 전계 발광 표시장치

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 15840233

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2016547689

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 15509674

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 15840233

Country of ref document: EP

Kind code of ref document: A1